--- /srv/reproducible-results/rbuild-debian/r-b-build.xK4ftBLB/b1/xmake_2.9.6+ds-1_armhf.changes +++ /srv/reproducible-results/rbuild-debian/r-b-build.xK4ftBLB/b2/xmake_2.9.6+ds-1_armhf.changes ├── Files │ @@ -1,3 +1,3 @@ │ │ 5e47646b5e5d5b928e18c4e589f17039 750968 devel optional xmake-data_2.9.6+ds-1_all.deb │ - eef5a4cddf70764731457c6094b967f0 233860 devel optional xmake_2.9.6+ds-1_armhf.deb │ + 9de14814b8a59de83c3c7a2761e8a8f4 233940 devel optional xmake_2.9.6+ds-1_armhf.deb ├── xmake_2.9.6+ds-1_armhf.deb │ ├── file list │ │ @@ -1,3 +1,3 @@ │ │ -rw-r--r-- 0 0 0 4 2024-11-01 13:20:37.000000 debian-binary │ │ -rw-r--r-- 0 0 0 1000 2024-11-01 13:20:37.000000 control.tar.xz │ │ --rw-r--r-- 0 0 0 232668 2024-11-01 13:20:37.000000 data.tar.xz │ │ +-rw-r--r-- 0 0 0 232748 2024-11-01 13:20:37.000000 data.tar.xz │ ├── control.tar.xz │ │ ├── control.tar │ │ │ ├── ./md5sums │ │ │ │ ├── ./md5sums │ │ │ │ │┄ Files differ │ ├── data.tar.xz │ │ ├── data.tar │ │ │ ├── ./usr/bin/xmake │ │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ │ ├── readelf --wide --sections {} │ │ │ │ │ @@ -11,16 +11,16 @@ │ │ │ │ │ [ 6] .dynstr STRTAB 000018bc 0018bc 0012b2 00 A 0 0 1 │ │ │ │ │ [ 7] .gnu.version VERSYM 00002b6e 002b6e 0002de 02 A 5 0 2 │ │ │ │ │ [ 8] .gnu.version_r VERNEED 00002e4c 002e4c 000180 00 A 6 7 4 │ │ │ │ │ [ 9] .rel.dyn REL 00002fcc 002fcc 0014d0 08 A 5 0 4 │ │ │ │ │ [10] .rel.plt REL 0000449c 00449c 0009d8 08 AI 5 22 4 │ │ │ │ │ [11] .init PROGBITS 00004e74 004e74 00000c 00 AX 0 0 4 │ │ │ │ │ [12] .plt PROGBITS 00004e80 004e80 000f8c 04 AX 0 0 4 │ │ │ │ │ - [13] .text PROGBITS 00005e10 005e10 03c248 00 AX 0 0 8 │ │ │ │ │ - [14] .fini PROGBITS 00042058 042058 000008 00 AX 0 0 4 │ │ │ │ │ + [13] .text PROGBITS 00005e10 005e10 03c240 00 AX 0 0 8 │ │ │ │ │ + [14] .fini PROGBITS 00042050 042050 000008 00 AX 0 0 4 │ │ │ │ │ [15] .rodata PROGBITS 00042080 042080 015054 00 A 0 0 64 │ │ │ │ │ [16] .ARM.exidx ARM_EXIDX 000570d4 0570d4 000008 00 AL 13 0 4 │ │ │ │ │ [17] .eh_frame PROGBITS 000570dc 0570dc 000004 00 A 0 0 4 │ │ │ │ │ [18] .init_array INIT_ARRAY 00058080 058080 000004 04 WA 0 0 4 │ │ │ │ │ [19] .fini_array FINI_ARRAY 00058084 058084 000004 04 WA 0 0 4 │ │ │ │ │ [20] .data.rel.ro PROGBITS 00058088 058088 000788 00 WA 0 0 4 │ │ │ │ │ [21] .dynamic DYNAMIC 00058810 058810 000148 08 WA 6 0 4 │ │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ │ @@ -9,15 +9,15 @@ │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libtinfo.so.6] │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [liblua5.4-cjson.so.0] │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgcc_s.so.1] │ │ │ │ │ 0x0000000c (INIT) 0x4e74 │ │ │ │ │ - 0x0000000d (FINI) 0x42058 │ │ │ │ │ + 0x0000000d (FINI) 0x42050 │ │ │ │ │ 0x00000019 (INIT_ARRAY) 0x58080 │ │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ │ 0x0000001a (FINI_ARRAY) 0x58084 │ │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1b4 │ │ │ │ │ 0x00000005 (STRTAB) 0x18bc │ │ │ │ │ 0x00000006 (SYMTAB) 0x1cc │ │ │ │ ├── readelf --wide --notes {} │ │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ │ Owner Data size Description │ │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ce30ec62159cbe6202b32aec11f1cfae55a17add │ │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 98774a7a920613624be962c1174f5c8c764b40f7 │ │ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ │ Owner Data size Description │ │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ │ @@ -272,14 +272,16 @@ │ │ │ │ │ GLIBC_2.34 │ │ │ │ │ H KxD J{D │ │ │ │ │ F I HzDyDxD │ │ │ │ │ 3I+F2FyD F │ │ │ │ │ I3F*FyD F │ │ │ │ │ "I3F:FyD F │ │ │ │ │ $I F}DyD │ │ │ │ │ +SI;F*FyD F │ │ │ │ │ +BI3F"FyD(F │ │ │ │ │ !h@Q@#F7F │ │ │ │ │ \kM@CFg@ │ │ │ │ │ ($rFq@dFS │ │ │ │ │ XkM@CFG@ │ │ │ │ │ F*DS@1D[B │ │ │ │ │ 'Q@BF+F8F1F │ │ │ │ │ -TI+F2FyD F │ │ │ │ │ FI+F2FyD F │ │ │ │ │ :F+F0FIF │ │ │ │ │ -eI3F*FyD@F │ │ │ │ │ bI+F2FyD F │ │ │ │ │ +TI+F2FyD F │ │ │ │ │ NI3F:FyD F │ │ │ │ │ +eI3F*FyD@F │ │ │ │ │ +KI+F2FyD F │ │ │ │ │ +BF+F8FIF │ │ │ │ │ +>BF+F8F1F │ │ │ │ │ !I:F FyD │ │ │ │ │ QJ)F FzD │ │ │ │ │ OJ)F FzD │ │ │ │ │ QJ)F FzD │ │ │ │ │ OJ)F FzD │ │ │ │ │ J#F@!zD0F │ │ │ │ │ J3F@!zD(F │ │ │ │ │ @@ -497,14 +497,16 @@ │ │ │ │ │ poller_wait │ │ │ │ │ readlink │ │ │ │ │ emptydir │ │ │ │ │ strerror │ │ │ │ │ syserror │ │ │ │ │ filesize │ │ │ │ │ getwinsize │ │ │ │ │ +[xmake]: [vtag]: xmake_v2_9_6_20241101_armv7a_thumb_vfp_elf by gnu c/c++ 14.2 │ │ │ │ │ +20241101 │ │ │ │ │ buffer is too small │ │ │ │ │ invalid data(%p) and size(%d)! │ │ │ │ │ invalid hash count(%p) and item maxn(%d)! │ │ │ │ │ curses.stdscr │ │ │ │ │ curses.window │ │ │ │ │ bad curses window │ │ │ │ │ curses window (%s) │ │ │ │ │ @@ -656,90 +658,90 @@ │ │ │ │ │ doupdate │ │ │ │ │ mousemask │ │ │ │ │ getmouse │ │ │ │ │ noutrefresh │ │ │ │ │ getmaxyx │ │ │ │ │ __tostring │ │ │ │ │ invalid mode(%d))! │ │ │ │ │ -invalid poller object! │ │ │ │ │ -invalid pipe file! │ │ │ │ │ +invalid socket! │ │ │ │ │ invalid data(%p)! │ │ │ │ │ invalid size(%d)! │ │ │ │ │ -get rawfd for invalid sock! │ │ │ │ │ +invalid pipe file! │ │ │ │ │ read(invalid file)! │ │ │ │ │ -invalid socket! │ │ │ │ │ -isatty(invalid file)! │ │ │ │ │ -seek(invalid file)! │ │ │ │ │ -seek failed, invalid offset! │ │ │ │ │ -seek failed! │ │ │ │ │ -seek is not supported on this file │ │ │ │ │ -invalid stdfile type! │ │ │ │ │ -get size for invalid file! │ │ │ │ │ +get rawfd for invalid sock! │ │ │ │ │ init buffer failed! │ │ │ │ │ failed to readline │ │ │ │ │ continuation is not supported for std streams │ │ │ │ │ invalid read size, must be positive nubmber or 0 │ │ │ │ │ continuation is not supported for read number of bytes │ │ │ │ │ read number of bytes only allows binary file, reopen with 'rb' and try again │ │ │ │ │ failed to read all │ │ │ │ │ read number is not implemented │ │ │ │ │ unknonwn read mode │ │ │ │ │ -utf-16le │ │ │ │ │ -utf-16be │ │ │ │ │ -file not found! │ │ │ │ │ -invalid open mode! │ │ │ │ │ -failed to open file! │ │ │ │ │ +write(invalid file)! │ │ │ │ │ +get size for invalid file! │ │ │ │ │ +flush(invalid file)! │ │ │ │ │ +failed to flush file │ │ │ │ │ +isatty(invalid file)! │ │ │ │ │ +invalid poller object! │ │ │ │ │ +seek(invalid file)! │ │ │ │ │ +seek failed, invalid offset! │ │ │ │ │ +seek failed! │ │ │ │ │ +seek is not supported on this file │ │ │ │ │ close(invalid file)! │ │ │ │ │ +get rawfd for invalid file! │ │ │ │ │ +invalid stdfile type! │ │ │ │ │ invalid pipe! │ │ │ │ │ invalid file! │ │ │ │ │ invalid file type! │ │ │ │ │ cannot get file reference! │ │ │ │ │ cannot send empty file! │ │ │ │ │ invalid start position(%d)! │ │ │ │ │ invalid last position(%d)! │ │ │ │ │ -invalid address! │ │ │ │ │ -flush(invalid file)! │ │ │ │ │ -failed to flush file │ │ │ │ │ -write(invalid file)! │ │ │ │ │ -get rawfd for invalid file! │ │ │ │ │ get peer address for invalid sock! │ │ │ │ │ -libc.setbyte(invalid data)! │ │ │ │ │ -libc.setbyte(invalid offset)! │ │ │ │ │ -libc.setbyte(invalid value)! │ │ │ │ │ -libc.strndup(invalid args)! │ │ │ │ │ +utf-16le │ │ │ │ │ +utf-16be │ │ │ │ │ +file not found! │ │ │ │ │ +invalid open mode! │ │ │ │ │ +failed to open file! │ │ │ │ │ +invalid address! │ │ │ │ │ libc.dataptr(invalid data)! │ │ │ │ │ libc.byteof(invalid data)! │ │ │ │ │ libc.byteof(invalid offset)! │ │ │ │ │ -invalid output size(%d)! │ │ │ │ │ +libc.strndup(invalid args)! │ │ │ │ │ +libc.setbyte(invalid data)! │ │ │ │ │ +libc.setbyte(invalid offset)! │ │ │ │ │ +libc.setbyte(invalid value)! │ │ │ │ │ invalid handle! │ │ │ │ │ -Permission denied │ │ │ │ │ -Not access because it is busy │ │ │ │ │ -No such file or directory │ │ │ │ │ -error: call string.match(%s, %s) failed: %s! │ │ │ │ │ +invalid output size(%d)! │ │ │ │ │ invalid field type(%s) in `egid` for os.gid │ │ │ │ │ invalid field type(%s) in `rgid` for os.gid │ │ │ │ │ invalid argument type(%s) for os.gid │ │ │ │ │ invalid argument count for os.gid │ │ │ │ │ -invalid field type(%s) in `euid` for os.uid │ │ │ │ │ -invalid field type(%s) in `ruid` for os.uid │ │ │ │ │ -invalid argument type(%s) for os.uid │ │ │ │ │ -invalid argument count for os.uid │ │ │ │ │ -_SIGNAL_HANDLER_%d │ │ │ │ │ /proc/meminfo │ │ │ │ │ MemTotal: │ │ │ │ │ MemAvailable: │ │ │ │ │ MemFree: │ │ │ │ │ Buffers: │ │ │ │ │ pagesize │ │ │ │ │ totalsize │ │ │ │ │ availsize │ │ │ │ │ -splitonly │ │ │ │ │ +invalid field type(%s) in `euid` for os.uid │ │ │ │ │ +invalid field type(%s) in `ruid` for os.uid │ │ │ │ │ +invalid argument type(%s) for os.uid │ │ │ │ │ +invalid argument count for os.uid │ │ │ │ │ +Permission denied │ │ │ │ │ +Not access because it is busy │ │ │ │ │ +No such file or directory │ │ │ │ │ /proc/stat │ │ │ │ │ cpu %lld %lld %lld %lld %lld %lld %lld %lld %lld %lld │ │ │ │ │ usagerate │ │ │ │ │ +splitonly │ │ │ │ │ +_SIGNAL_HANDLER_%d │ │ │ │ │ +error: call string.match(%s, %s) failed: %s! │ │ │ │ │ normalize │ │ │ │ │ load %s failed │ │ │ │ │ cannot get symbol %s failed │ │ │ │ │ xmisetup │ │ │ │ │ cannot get symbol xmisetup failed │ │ │ │ │ envs is too large(%d > %d) for process.openv │ │ │ │ │ invalid envs[%d] type(%s) for process.openv │ │ │ │ │ @@ -752,22 +754,20 @@ │ │ │ │ │ (error object is not a string) │ │ │ │ │ $interactive_setfenv │ │ │ │ │ error calling '$interactive_setfenv' (%s) │ │ │ │ │ $interactive_dump │ │ │ │ │ error calling '$interactive_dump' (%s) │ │ │ │ │ unable to parse semver '%s' │ │ │ │ │ unable to parse semver range '%s' │ │ │ │ │ -prerelease │ │ │ │ │ unable to select version for range '%s' │ │ │ │ │ charset not found │ │ │ │ │ 0123456789ABCDEF │ │ │ │ │ bin2c: open %s failed │ │ │ │ │ bin2c: dump data failed │ │ │ │ │ -[xmake]: [vtag]: xmake_v2_9_6_20241101_armv7a_thumb_vfp_elf by gnu c/c++ 14.2 │ │ │ │ │ -20241101 │ │ │ │ │ +prerelease │ │ │ │ │ [%04ld-%02ld-%02ld %02ld:%02ld:%02ld]: │ │ │ │ │ https:// │ │ │ │ │ socks:// │ │ │ │ │ 0.0.0.0:0 │ │ │ │ │ %s%s%s:%u │ │ │ │ │ keep-alive │ │ │ │ │ Connection │ │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ │ @@ -106,15 +106,15 @@ │ │ │ │ │ strtmi lr, [sl], -lr, lsl #24 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ bmi 280718 │ │ │ │ │ stmdbmi r9, {r0, r1, r9, sl, lr} │ │ │ │ │ ldrbtmi r4, [sl], #-2057 @ 0xfffff7f7 │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - ldc2 0, cr15, [r0], #104 @ 0x68 │ │ │ │ │ + stc2 0, cr15, [ip], #104 @ 0x68 │ │ │ │ │ cdple 0, 15, cr6, cr15, cr13, {1} │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ andeq r3, r5, r8, lsl #8 │ │ │ │ │ @ instruction: 0x0003c1bc │ │ │ │ │ @ instruction: 0x0003c1b6 │ │ │ │ │ andeq ip, r3, sl, ror r1 │ │ │ │ │ andeq ip, r3, ip, ror r1 │ │ │ │ │ @@ -126,21 +126,21 @@ │ │ │ │ │ stmdacs ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8dfb0c7 │ │ │ │ │ strmi r3, [pc], -ip, ror #16 │ │ │ │ │ @ instruction: 0x4606447a │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9345 │ │ │ │ │ @ instruction: 0xf01b0300 │ │ │ │ │ - cmpcs r4, r3, ror #16 @ │ │ │ │ │ - @ instruction: 0xf8b2f01b │ │ │ │ │ + cmpcs r4, pc, asr r8 @ │ │ │ │ │ + @ instruction: 0xf8aef01b │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0x46048350 │ │ │ │ │ ldrtmi r2, [r1], -r0, asr #4 │ │ │ │ │ @ instruction: 0xf0193004 │ │ │ │ │ - @ instruction: 0xf7ffffd5 │ │ │ │ │ + @ instruction: 0xf7ffffd1 │ │ │ │ │ strhtvs lr, [r0], -r0 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf7ff833d │ │ │ │ │ stmdavs r5!, {r4, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdane ip!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ ldc 7, cr15, [r4, #-1020]! @ 0xfffffc04 │ │ │ │ │ @@ -401,15 +401,15 @@ │ │ │ │ │ @ instruction: 0x61a8f501 │ │ │ │ │ mrc 7, 6, APSR_nzcv, cr12, cr14, {7} │ │ │ │ │ strbtne pc, [r8], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ svc 0x0024f7fe │ │ │ │ │ strbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ │ - stc2l 0, cr15, [r0, #-12] │ │ │ │ │ + stc2 0, cr15, [r8, #12]! │ │ │ │ │ @ instruction: 0xf7ff6820 │ │ │ │ │ @ instruction: 0xf8dfeb7a │ │ │ │ │ stmdavs r0!, {r2, r4, r6, r7, sl, ip} │ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ │ stmdavs r0!, {r1, r2, r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ rsble r2, r6, r0, lsl #16 │ │ │ │ │ strbpl pc, [r4], #2271 @ 0x8df @ │ │ │ │ │ @@ -466,50 +466,50 @@ │ │ │ │ │ @ instruction: 0xf10deeac │ │ │ │ │ subcs r0, r0, #20, 18 @ 0x50000 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ mrc 7, 6, APSR_nzcv, cr0, cr14, {7} │ │ │ │ │ ldreq pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ │ strbmi r2, [r9], -r0, asr #4 │ │ │ │ │ @ instruction: 0xf0294478 │ │ │ │ │ - stmdacs r0, {r0, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ addhi pc, r9, r0, asr #32 │ │ │ │ │ - blx fe5425ca │ │ │ │ │ + ldc2 0, cr15, [r4, #-0] │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ addshi pc, sl, r0 │ │ │ │ │ mvnshi pc, #14614528 @ 0xdf0000 │ │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r0 │ │ │ │ │ strbmi r7, [r8], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf7fe44f8 │ │ │ │ │ @ instruction: 0x4641eeb8 │ │ │ │ │ @ instruction: 0xf0194640 │ │ │ │ │ - teqlt r0, r9, lsr sp @ │ │ │ │ │ + teqlt r0, r5, lsr sp @ │ │ │ │ │ strbmi r4, [r0], -r1, asr #12 │ │ │ │ │ - ldc2 0, cr15, [r4, #-100]! @ 0xffffff9c │ │ │ │ │ + ldc2 0, cr15, [r0, #-100]! @ 0xffffff9c │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ ldc 1, cr8, [r5, #308] @ 0x134 │ │ │ │ │ @ instruction: 0xf44f7b02 │ │ │ │ │ stmdavc fp!, {r7, r8, ip, sp, lr} │ │ │ │ │ bmi ffcd7ec8 │ │ │ │ │ blvc c1be0 │ │ │ │ │ mulgt r2, r5, r8 │ │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ │ @ instruction: 0xf895c004 │ │ │ │ │ @ instruction: 0xf8cdc001 │ │ │ │ │ @ instruction: 0xf018c000 │ │ │ │ │ - strbmi pc, [r9], -r9, lsr #25 @ │ │ │ │ │ + strbmi pc, [r9], -r5, lsr #25 @ │ │ │ │ │ @ instruction: 0xf7ff6820 │ │ │ │ │ stmibmi fp!, {r1, r2, r3, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ │ mcr 7, 3, pc, cr2, cr14, {7} @ │ │ │ │ │ stmdavc fp!, {r1, r3, r5, r7, fp, ip, sp, lr} │ │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ │ strbmi r9, [r8], -r1, lsl #4 │ │ │ │ │ andls r7, r0, #6946816 @ 0x6a0000 │ │ │ │ │ ldrbtmi r4, [sl], #-2789 @ 0xfffff51b │ │ │ │ │ - ldc2 0, cr15, [r4], {24} │ │ │ │ │ + ldc2 0, cr15, [r0], {24} │ │ │ │ │ stmdavs r0!, {r0, r3, r6, r9, sl, lr} │ │ │ │ │ svc 0x00f8f7fe │ │ │ │ │ stmdavs r0!, {r1, r5, r6, r7, r8, fp, lr} │ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ │ stmdavs r0!, {r1, r2, r3, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ │ ldrtmi r8, [r1], -r8, lsr #2 │ │ │ │ │ @@ -538,30 +538,30 @@ │ │ │ │ │ blls 11606cc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0x462080f7 │ │ │ │ │ pop {r0, r1, r2, r6, ip, sp, pc} │ │ │ │ │ stmibmi r8, {r4, r5, r6, r7, r8, r9, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ │ - ldc2 0, cr15, [lr], #100 @ 0x64 │ │ │ │ │ + ldc2 0, cr15, [sl], #100 @ 0x64 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ blmi ff172444 │ │ │ │ │ stmibmi r5, {r1, sp}^ │ │ │ │ │ stmdavs r2!, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ andsvs r4, sl, r9, ror r4 │ │ │ │ │ ldc 7, cr15, [r0, #-1016] @ 0xfffffc08 │ │ │ │ │ - blx ffec26fc │ │ │ │ │ + ldc2l 0, cr15, [sl], #-0 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ svcge 0x0066f47f │ │ │ │ │ tstlt r8, r0, lsr #16 │ │ │ │ │ bl fe0c46a8 │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ - ldc2 0, cr15, [r0, #-104] @ 0xffffff98 │ │ │ │ │ + stc2 0, cr15, [ip, #-104] @ 0xffffff98 │ │ │ │ │ @ instruction: 0xf01a4621 │ │ │ │ │ - strcs pc, [r0], #-3547 @ 0xfffff225 │ │ │ │ │ + strcs pc, [r0], #-3543 @ 0xfffff229 │ │ │ │ │ strtmi lr, [r8], -ip, asr #15 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ stmda lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [r1], -r2, asr #12 │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ str lr, [pc], r0, ror #28 │ │ │ │ │ @ instruction: 0xf06f4628 │ │ │ │ │ @@ -655,15 +655,15 @@ │ │ │ │ │ strbmi r7, [r8], -fp, lsr #16 │ │ │ │ │ stmdahi r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ stmiavc r9!, {r0, r3, r4, r6, r9, fp, lr} │ │ │ │ │ ldrbtmi r9, [sl], #-257 @ 0xfffffeff │ │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ │ mulgt r1, r5, r8 │ │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ │ - blx 18428b6 │ │ │ │ │ + blx 17428b6 │ │ │ │ │ mrcmi 6, 2, lr, cr4, cr5, {5} │ │ │ │ │ @ instruction: 0xe6d4447e │ │ │ │ │ ldmda r2!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ andeq r2, r5, ip, asr r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ strdeq ip, [r3], -lr │ │ │ │ │ andeq r2, r5, lr, asr #4 │ │ │ │ │ @@ -682,17 +682,17 @@ │ │ │ │ │ strdeq fp, [r3], -r2 │ │ │ │ │ andeq fp, r3, r8, ror #31 │ │ │ │ │ andeq r2, r5, ip, lsl r1 │ │ │ │ │ @ instruction: 0x0003bfb8 │ │ │ │ │ @ instruction: 0x0003bfba │ │ │ │ │ ldrdeq r2, [r5], -lr │ │ │ │ │ andeq fp, r3, sl, lsl #31 │ │ │ │ │ - andeq sp, r3, r0, lsr r3 │ │ │ │ │ + andeq sp, r3, ip, lsl #7 │ │ │ │ │ andeq r2, r5, r0, lsr #1 │ │ │ │ │ - andeq sp, r3, r0, lsl #6 │ │ │ │ │ + andeq sp, r3, ip, asr r3 │ │ │ │ │ andeq fp, r3, r6, asr #30 │ │ │ │ │ andeq r2, r5, r2, rrx │ │ │ │ │ andeq fp, r3, r6, lsl pc │ │ │ │ │ andeq fp, r3, r0, lsl pc │ │ │ │ │ andeq r2, r5, r4, lsr #32 │ │ │ │ │ andeq fp, r3, r0, ror #29 │ │ │ │ │ ldrdeq fp, [r3], -lr │ │ │ │ │ @@ -750,17 +750,17 @@ │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ffb108 │ │ │ │ │ movwcs lr, #2550 @ 0x9f6 │ │ │ │ │ @ instruction: 0xf01a6023 │ │ │ │ │ - strtmi pc, [r1], -r3, lsl #23 │ │ │ │ │ + @ instruction: 0x4621fb7f │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - mcrrlt 0, 1, pc, ip, cr10 @ │ │ │ │ │ + mcrrlt 0, 1, pc, r8, cr10 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ cdpmi 4, 10, cr15, cr0, cr15, {2} │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ vmlaeq.f64 d14, d30, d28 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ @@ -829,29 +829,29 @@ │ │ │ │ │ stc 7, cr15, [r0], {254} @ 0xfe │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ bl ffec4af4 │ │ │ │ │ vst2.32 {d20-d21}, [pc :256], r3 │ │ │ │ │ strbmi r5, [r9], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf0284478 │ │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ adchi pc, r2, r0 │ │ │ │ │ vst1.16 {d20-d22}, [pc], r8 │ │ │ │ │ strtmi r5, [r9], -r0, lsl #5 │ │ │ │ │ - blx 242bc8 │ │ │ │ │ + blx 142bc8 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0x46298099 │ │ │ │ │ @ instruction: 0xf7fe6820 │ │ │ │ │ stmibmi r9!, {r1, r2, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ │ bl fecc4b2c │ │ │ │ │ vst2.32 {d20-d21}, [pc :128], r7 │ │ │ │ │ strtmi r5, [r9], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf0284478 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ adcshi pc, pc, r0, asr #32 │ │ │ │ │ vst2.32 {d20-d21}, [pc :128], r3 │ │ │ │ │ strtmi r5, [r9], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf7fe4478 │ │ │ │ │ mcrne 15, 2, lr, cr2, cr6, {6} │ │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ │ vqsub.s8 d4, d16, d10 │ │ │ │ │ @@ -865,107 +865,107 @@ │ │ │ │ │ bl fe344b78 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strbmi r2, [r0], -r0, lsl #2 │ │ │ │ │ bl fecc4b84 │ │ │ │ │ vst2.32 {d20-d21}, [pc :64], r4 │ │ │ │ │ strbmi r5, [r1], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf0284478 │ │ │ │ │ - stmdacs r0, {r0, r1, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ addshi pc, fp, r0, asr #32 │ │ │ │ │ stmdbpl r3, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ stmdaeq r4, {r0, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [r1], -r8, lsr #12 │ │ │ │ │ svc 0x00a6f7fe │ │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ │ strmi sp, [r1], #638 @ 0x27e │ │ │ │ │ movwcs r4, #1600 @ 0x640 │ │ │ │ │ stccc 8, cr15, [r4], {9} │ │ │ │ │ - @ instruction: 0xf8cef02b │ │ │ │ │ + @ instruction: 0xf8caf02b │ │ │ │ │ rsble r2, r5, r0, lsl #16 │ │ │ │ │ cmppl r2, sp, lsl #10 @ │ │ │ │ │ vst1.16 {d20-d22}, [pc], r0 │ │ │ │ │ teqcc ip, r0, lsl #5 │ │ │ │ │ - blx 9c2c8a │ │ │ │ │ + blx 8c2c8a │ │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ svcge 0x002bf43f │ │ │ │ │ beq 104301c │ │ │ │ │ @ instruction: 0xf1aa4a7e │ │ │ │ │ @ instruction: 0x1d230904 │ │ │ │ │ ldrbtmi r4, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ │ svccc 0x00042180 │ │ │ │ │ - @ instruction: 0xf98cf018 │ │ │ │ │ + @ instruction: 0xf988f018 │ │ │ │ │ @ instruction: 0xf8464b7a │ │ │ │ │ @ instruction: 0xf1aa9c8c │ │ │ │ │ ldrbtmi r0, [fp], #-2824 @ 0xfffff4f8 │ │ │ │ │ blmi 1e2b818 │ │ │ │ │ ldmdbeq r0, {r1, r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf846447b │ │ │ │ │ @ instruction: 0xf8593c90 │ │ │ │ │ @ instruction: 0xf44f1b04 │ │ │ │ │ strtmi r5, [sl], -r0, lsl #7 │ │ │ │ │ @ instruction: 0xf02b4640 │ │ │ │ │ - orrlt pc, r8, r1, asr #17 │ │ │ │ │ + @ instruction: 0xb188f8bd │ │ │ │ │ vst2.8 {d25,d27}, [pc], r3 │ │ │ │ │ ldrtmi r5, [sl], -r0, lsl #7 │ │ │ │ │ @ instruction: 0xf02b4628 │ │ │ │ │ - strhlt pc, [r8, #-137] @ 0xffffff77 @ │ │ │ │ │ + strhlt pc, [r8, #-133] @ 0xffffff7b @ │ │ │ │ │ teqeq r0, sl, lsr #3 @ │ │ │ │ │ @ instruction: 0xf0294638 │ │ │ │ │ - @ instruction: 0xb118fbd7 │ │ │ │ │ + @ instruction: 0xb118fbd3 │ │ │ │ │ ldccc 8, cr15, [r0], #216 @ 0xd8 │ │ │ │ │ suble r2, sp, r2, lsl #22 │ │ │ │ │ @ instruction: 0xf43f45cb │ │ │ │ │ @ instruction: 0xe7e0aef4 │ │ │ │ │ @ instruction: 0xf44f1f35 │ │ │ │ │ strtmi r5, [r8], -r0, lsl #3 │ │ │ │ │ - ldc2 0, cr15, [ip], {40} @ 0x28 │ │ │ │ │ + ldc2 0, cr15, [r8], {40} @ 0x28 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ stmdami r2!, {r1, r2, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0xf0184478 │ │ │ │ │ - strbt pc, [r4], r9, lsl #21 @ │ │ │ │ │ + strbt pc, [r4], r5, lsl #21 @ │ │ │ │ │ ldrdhi pc, [r0], -r8 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr15, cr15, {1} │ │ │ │ │ strbmi r2, [r0], -r0, lsl #2 │ │ │ │ │ - blx fedc2d2a │ │ │ │ │ + blx fecc2d2a │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0x4641aed8 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf0194628 │ │ │ │ │ - @ instruction: 0xe766f99d │ │ │ │ │ + @ instruction: 0xe766f999 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ qasxmi r1, r8, r9 │ │ │ │ │ - blx ff0c2d50 │ │ │ │ │ + blx fefc2d50 │ │ │ │ │ addsle r2, r1, r0, lsl #16 │ │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strbmi r4, [r1], -sl, lsr #12 │ │ │ │ │ - @ instruction: 0xf87af02b │ │ │ │ │ + @ instruction: 0xf876f02b │ │ │ │ │ addle r2, r9, r0, lsl #16 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strbmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf986f019 │ │ │ │ │ + @ instruction: 0xf982f019 │ │ │ │ │ smlabbcs r0, r2, r7, lr │ │ │ │ │ @ instruction: 0xf0294628 │ │ │ │ │ - stmdacs r0, {r0, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0049f47f │ │ │ │ │ @ instruction: 0x4640e738 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf02b4629 │ │ │ │ │ - stmdacs r0, {r0, r2, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x005cf43f │ │ │ │ │ stmdavs r0!, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ ldcl 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ │ stmdavs r0!, {r6, r8, fp, lr} │ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ │ ldmdbmi pc!, {r4, r6, r7, r9, fp, sp, lr, pc} @ │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - @ instruction: 0xf98cf019 │ │ │ │ │ + @ instruction: 0xf988f019 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - blx 1cc2db2 │ │ │ │ │ + blx 1bc2db2 │ │ │ │ │ suble r2, r1, r0, lsl #16 │ │ │ │ │ andcs r6, r0, #32, 16 @ 0x200000 │ │ │ │ │ @ instruction: 0xf7fe4629 │ │ │ │ │ strmi lr, [r3], -lr, ror #29 │ │ │ │ │ bllt 1ce0da0 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ stmib sp, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ │ @@ -991,23 +991,23 @@ │ │ │ │ │ blvc ff04296c │ │ │ │ │ beq fe4425d8 │ │ │ │ │ andcs lr, r0, #99614720 @ 0x5f00000 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ b ffb44d80 │ │ │ │ │ ldmdami pc, {r0, r9, sl, lr} @ │ │ │ │ │ @ instruction: 0xf0184478 │ │ │ │ │ - @ instruction: 0xe652f9f7 │ │ │ │ │ + @ instruction: 0xe652f9f3 │ │ │ │ │ @ instruction: 0x4629481d │ │ │ │ │ @ instruction: 0xf0184478 │ │ │ │ │ - @ instruction: 0xe64cf9f1 │ │ │ │ │ + strb pc, [ip], -sp, ror #19 @ │ │ │ │ │ @ instruction: 0xf04f462a │ │ │ │ │ @ instruction: 0xf7fe31ff │ │ │ │ │ @ instruction: 0x4601eadc │ │ │ │ │ ldrbtmi r4, [r8], #-2072 @ 0xfffff7e8 │ │ │ │ │ - @ instruction: 0xf9e6f018 │ │ │ │ │ + @ instruction: 0xf9e2f018 │ │ │ │ │ @ instruction: 0xf7fee641 │ │ │ │ │ svclt 0x0000edc6 │ │ │ │ │ andeq r1, r5, ip, asr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ andeq r1, r5, r0, lsl pc │ │ │ │ │ ldrdeq fp, [r3], -r6 │ │ │ │ │ @ instruction: 0x0003b7b0 │ │ │ │ │ @@ -1065,1663 +1065,1715 @@ │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ bl feb5e0a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ @ instruction: 0x461f4616 │ │ │ │ │ tstge r4, #0 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ - @ instruction: 0xf017460d │ │ │ │ │ - mvnslt pc, r7, lsr #29 │ │ │ │ │ + @ instruction: 0xf000460d │ │ │ │ │ + mvnslt pc, r7, lsr #16 │ │ │ │ │ stmdbls r6, {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf88cf7ff │ │ │ │ │ @ instruction: 0xb1a84604 │ │ │ │ │ @ instruction: 0x4629463b │ │ │ │ │ @ instruction: 0xf7ff4632 │ │ │ │ │ stmdavs r3!, {r0, r1, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ tstlt r3, r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ │ movwcs lr, #3944 @ 0xf68 │ │ │ │ │ @ instruction: 0xf01a6023 │ │ │ │ │ - @ instruction: 0x4621f8f5 │ │ │ │ │ - @ instruction: 0xf9c0f01a │ │ │ │ │ - mcr2 0, 6, pc, cr12, cr7, {0} @ │ │ │ │ │ + @ instruction: 0x4621f8f1 │ │ │ │ │ + @ instruction: 0xf9bcf01a │ │ │ │ │ + @ instruction: 0xf84cf000 │ │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ │ ldrbcc pc, [pc, #79]! @ 6f4b @ │ │ │ │ │ @ instruction: 0xf04fe7f8 │ │ │ │ │ udf #29535 @ 0x735f │ │ │ │ │ teqeq r4, sp, asr #21 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ + andle r0, r1, r3, lsl #15 │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb5e11c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + ldcmi 15, cr0, [r6], {240} @ 0xf0 │ │ │ │ │ + ldmdami r6, {r1, r7, ip, sp, pc} │ │ │ │ │ + ldrbtmi r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ │ + mrc2 0, 0, pc, cr4, cr9, {0} │ │ │ │ │ + orrlt r7, fp, r3, lsr #16 │ │ │ │ │ + ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ │ + mcr2 0, 0, pc, cr14, cr9, {0} @ │ │ │ │ │ + blvc 3825bc │ │ │ │ │ + andcs r2, r2, #0, 2 │ │ │ │ │ + stc 6, cr4, [sp, #32] │ │ │ │ │ + @ instruction: 0xf0177b00 │ │ │ │ │ + stmdacc r0, {r0, r2, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + andcs fp, r1, r8, lsl pc │ │ │ │ │ + ldclt 0, cr11, [r0, #-8] │ │ │ │ │ + andcs r4, r6, #720896 @ 0xb0000 │ │ │ │ │ + movwne pc, #9792 @ 0x2640 @ │ │ │ │ │ + ldrbtmi r7, [r8], #-162 @ 0xffffff5e │ │ │ │ │ + @ instruction: 0xf0188023 │ │ │ │ │ + stmib r4, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + strb r0, [r1, r2, lsl #2]! │ │ │ │ │ + andhi pc, r0, pc, lsr #7 │ │ │ │ │ + teqeq r4, r4, lsl sl │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + andeq r2, r5, r8, lsr r4 │ │ │ │ │ + andeq fp, r3, lr, ror #21 │ │ │ │ │ + andeq r2, r5, sl, lsr #8 │ │ │ │ │ + andeq fp, r3, r6, lsl #22 │ │ │ │ │ + svclt 0x0034f017 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb5e198 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + stcmi 15, cr0, [fp], {248} @ 0xf8 │ │ │ │ │ + ldrbtmi r4, [ip], #-2059 @ 0xfffff7f5 │ │ │ │ │ + @ instruction: 0xf0194478 │ │ │ │ │ + stmdavc r3!, {r0, r1, r2, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdami r9, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ │ + ldclt 4, cr4, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ + andcs r4, r6, #8, 16 @ 0x80000 │ │ │ │ │ + movwne pc, #9792 @ 0x2640 @ │ │ │ │ │ + ldrbtmi r7, [r8], #-162 @ 0xffffff5e │ │ │ │ │ + @ instruction: 0xf0188023 │ │ │ │ │ + stmib r4, {r0, r3, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + ldrb r0, [r0, r2, lsl #2]! │ │ │ │ │ + @ instruction: 0x000523be │ │ │ │ │ + andeq fp, r3, r4, ror sl │ │ │ │ │ + @ instruction: 0x000523b0 │ │ │ │ │ + andeq fp, r3, sl, lsr #21 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5e114 │ │ │ │ │ + bl feb5e1e4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 949f88 │ │ │ │ │ + bmi 94a058 │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, r3, r4, lsr #22 │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ mrscc r5, (UNDEF: 20) │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ movwlt r0, #768 @ 0x300 │ │ │ │ │ movwcs sl, #3330 @ 0xd02 │ │ │ │ │ tstcs r1, sl, lsr #12 │ │ │ │ │ @ instruction: 0xf8424604 │ │ │ │ │ @ instruction: 0xf7fe3d08 │ │ │ │ │ - asrslt lr, r0, #19 │ │ │ │ │ + asrslt lr, r8, r9 │ │ │ │ │ stcne 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ @ instruction: 0xf5b1b199 │ │ │ │ │ andle r5, r6, #0, 30 │ │ │ │ │ @ instruction: 0xf44fad01 │ │ │ │ │ strtmi r5, [sl], -r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf948f019 │ │ │ │ │ + @ instruction: 0xf8dcf019 │ │ │ │ │ @ instruction: 0x4620b9d8 │ │ │ │ │ - stcl 7, cr15, [r8, #1016]! @ 0x3f8 │ │ │ │ │ + stc 7, cr15, [r0, #1016] @ 0x3f8 │ │ │ │ │ @ instruction: 0x46204912 │ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ │ - andcs lr, r2, r2, lsr fp │ │ │ │ │ + andcs lr, r2, sl, asr #21 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a0f │ │ │ │ │ - blmi 31b390 │ │ │ │ │ + blmi 31b460 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd10a │ │ │ │ │ andlt r5, r3, r0, lsl #26 │ │ │ │ │ @ instruction: 0x4602bd30 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - mrc 7, 6, APSR_nzcv, cr2, cr14, {7} │ │ │ │ │ + mcr 7, 3, pc, cr10, cr14, {7} @ │ │ │ │ │ strb r2, [r7, r1]! │ │ │ │ │ - stcl 7, cr15, [r4], {254} @ 0xfe │ │ │ │ │ - andeq r1, r5, r8, lsr #20 │ │ │ │ │ + mrrc 7, 15, pc, ip, cr14 @ │ │ │ │ │ + andeq r1, r5, r8, asr r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, ip, sl │ │ │ │ │ - andeq r1, r5, r6, asr #19 │ │ │ │ │ + andeq fp, r3, r8, lsr #20 │ │ │ │ │ + strdeq r1, [r5], -r6 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4a41 │ │ │ │ │ - blmi 105e3f0 │ │ │ │ │ + blmi 105e4c0 │ │ │ │ │ ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ strmi r3, [r4], -r4, lsl #2 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @ instruction: 0xb1b80300 │ │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ │ - @ instruction: 0x4606eed8 │ │ │ │ │ + @ instruction: 0x4606ee70 │ │ │ │ │ tstcs r2, r0, lsr #22 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x4605eed2 │ │ │ │ │ + strmi lr, [r5], -sl, ror #28 │ │ │ │ │ cmple lr, r0, lsl #16 │ │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ - ldc 7, cr15, [r0, #1016] @ 0x3f8 │ │ │ │ │ + stc 7, cr15, [r8, #-1016]! @ 0xfffffc08 │ │ │ │ │ @ instruction: 0x462b4933 │ │ │ │ │ ldrbtmi r4, [r9], #-1586 @ 0xfffff9ce │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x2002edb6 │ │ │ │ │ + andcs lr, r2, lr, asr #26 │ │ │ │ │ @ instruction: 0xf50d4a30 │ │ │ │ │ - blmi b5b440 │ │ │ │ │ + blmi b5b510 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd14c │ │ │ │ │ andlt r5, r2, r0, lsl #26 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x2102eb9e │ │ │ │ │ + tstcs r2, r6, lsr fp │ │ │ │ │ strtmi r4, [r0], -r0, lsl #13 │ │ │ │ │ - mcr 7, 5, pc, cr6, cr14, {7} @ │ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr14, cr14, {7} │ │ │ │ │ strmi r4, [r5], -r6, asr #12 │ │ │ │ │ sbcsle r2, r4, r0, lsl #16 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ │ strmi r0, [r7], -r0, lsl #30 │ │ │ │ │ svclt 0x000c4605 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ stcge 0, cr13, [r2, #-788] @ 0xfffffcec │ │ │ │ │ @ instruction: 0xf8404628 │ │ │ │ │ @ instruction: 0xf0193d08 │ │ │ │ │ - bl 206620 │ │ │ │ │ + bl 206540 │ │ │ │ │ @ instruction: 0xf5b30347 │ │ │ │ │ andle r4, r8, #128, 30 @ 0x200 │ │ │ │ │ @ instruction: 0xf44fad01 │ │ │ │ │ ldrtmi r5, [r9], -r0, lsl #6 │ │ │ │ │ strtmi r4, [sl], -r0, asr #12 │ │ │ │ │ - @ instruction: 0xf836f019 │ │ │ │ │ + @ instruction: 0xffcaf018 │ │ │ │ │ strtmi fp, [r0], -r0, asr #18 │ │ │ │ │ - stcl 7, cr15, [r2, #-1016] @ 0xfffffc08 │ │ │ │ │ + ldcl 7, cr15, [sl], {254} @ 0xfe │ │ │ │ │ strtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ @ instruction: 0xf7fe4479 │ │ │ │ │ - ldr lr, [r2, ip, lsl #21]! │ │ │ │ │ + ldr lr, [r2, r4, lsr #20]! │ │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - andcs lr, r1, r0, asr #28 │ │ │ │ │ + ldrdcs lr, [r1], -r8 │ │ │ │ │ ldrtmi lr, [r2], -ip, lsr #15 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl 17450e0 │ │ │ │ │ + b ffd451b0 │ │ │ │ │ ldr r4, [sl, r5, lsl #12] │ │ │ │ │ - stc 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ │ - andeq r1, r5, r6, ror #18 │ │ │ │ │ + bl ff0c51b8 │ │ │ │ │ + muleq r5, r6, r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq fp, [r3], -lr │ │ │ │ │ - andeq r1, r5, r6, lsl r9 │ │ │ │ │ - andeq fp, r3, r0, asr r9 │ │ │ │ │ + andeq fp, r3, sl, lsl #19 │ │ │ │ │ + andeq r1, r5, r6, asr #16 │ │ │ │ │ + ldrdeq fp, [r3], -ip │ │ │ │ │ ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mcrr 7, 15, pc, lr, cr14 @ │ │ │ │ │ + bl ff9c51e4 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r0, lsl sp │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf026d0f7 │ │ │ │ │ - strtmi pc, [r0], -sp, ror #29 │ │ │ │ │ + strtmi pc, [r0], -r1, lsl #29 │ │ │ │ │ @ instruction: 0xf7fe2101 │ │ │ │ │ - andcs lr, r1, sl, lsl #17 │ │ │ │ │ + andcs lr, r1, r2, lsr #16 │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5e34c │ │ │ │ │ + bl feb5e41c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi c4af14 │ │ │ │ │ - blmi c733d4 │ │ │ │ │ + bmi c4afe4 │ │ │ │ │ + blmi c734a4 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f931d │ │ │ │ │ biclt r0, r8, #0, 6 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ - bl 645168 │ │ │ │ │ + b fec45238 │ │ │ │ │ strmi r2, [r7], -r0, lsl #4 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl 4c5174 │ │ │ │ │ + b feac5244 │ │ │ │ │ strmi r2, [r5], -r0, lsl #4 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - bl 345180 │ │ │ │ │ + b fe945250 │ │ │ │ │ strmi r0, [r6], -r3, asr #31 │ │ │ │ │ svclt 0x00c82d10 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ smlabbcs r1, fp, fp, fp │ │ │ │ │ @ instruction: 0xf027a80e │ │ │ │ │ - @ instruction: 0xf10dfb6b │ │ │ │ │ + @ instruction: 0xf10dfaff │ │ │ │ │ @ instruction: 0x46ec0e3c │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ - blls 398a88 │ │ │ │ │ + blls 398b58 │ │ │ │ │ muleq r3, lr, r8 │ │ │ │ │ andeq lr, r3, ip, lsl #17 │ │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - ldc2l 0, cr15, [r4, #152]! @ 0x98 │ │ │ │ │ + stc2 0, cr15, [r8, #152] @ 0x98 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7feb171 │ │ │ │ │ - mulcs r1, r2, r8 │ │ │ │ │ - blmi 3d9a20 │ │ │ │ │ + andcs lr, r1, sl, lsr #16 │ │ │ │ │ + blmi 3d9af0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 761250 │ │ │ │ │ + blls 761320 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r0, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #124]! @ 0x7c │ │ │ │ │ - stc 7, cr15, [r8], #1016 @ 0x3f8 │ │ │ │ │ + mcrr 7, 15, pc, r0, cr14 @ │ │ │ │ │ strtmi lr, [r0], -pc, ror #15 │ │ │ │ │ - stc 7, cr15, [r4], #1016 @ 0x3f8 │ │ │ │ │ + ldc 7, cr15, [ip], #-1016 @ 0xfffffc08 │ │ │ │ │ ldrtmi r4, [r3], -r8, lsl #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - andcs lr, r2, sl, asr #25 │ │ │ │ │ + andcs lr, r2, r2, ror #24 │ │ │ │ │ @ instruction: 0xf7fee7e4 │ │ │ │ │ - svclt 0x0000eb98 │ │ │ │ │ - strdeq r1, [r5], -lr │ │ │ │ │ + svclt 0x0000eb30 │ │ │ │ │ + andeq r1, r5, lr, lsr #14 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r5, r8, ror r7 │ │ │ │ │ - andeq fp, r3, r6, asr #16 │ │ │ │ │ + andeq r1, r5, r8, lsr #13 │ │ │ │ │ + ldrdeq fp, [r3], -r2 │ │ │ │ │ + ldrlt fp, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + bl 1545308 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ │ + stmdacs r0, {r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf026d0f7 │ │ │ │ │ + strmi pc, [r2], -r9, lsl #29 │ │ │ │ │ + ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ + bl fe9c5328 │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrlt fp, [r8, #-808]! @ 0xfffffcd8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl fef45238 │ │ │ │ │ + bl d45348 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r8, lsr sp │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - strmi lr, [r5], -sl, lsr #20 │ │ │ │ │ + strmi lr, [r5], -r2, lsr #19 │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ andcs r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ │ - @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x4601e83c │ │ │ │ │ + @ instruction: 0xf7fd4620 │ │ │ │ │ + @ instruction: 0x4601efb4 │ │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0264628 │ │ │ │ │ - @ instruction: 0x4601fe75 │ │ │ │ │ + strmi pc, [r1], -r5, lsr #28 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, lr, ror #31 │ │ │ │ │ + andcs lr, r1, r6, ror #30 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ + ldrlt fp, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + bl 2c539c │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ │ + stmdacs r0, {r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf026d0f7 │ │ │ │ │ + @ instruction: 0x4601fe3b │ │ │ │ │ + @ instruction: 0xb1294620 │ │ │ │ │ + svc 0x009cf7fd │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + bl fef453c8 │ │ │ │ │ + svclt 0x0000e7f8 │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + b ff9c53e4 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7fe4620 │ │ │ │ │ + stmdacs r0, {r2, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf026d0f7 │ │ │ │ │ + @ instruction: 0x4620fd9b │ │ │ │ │ + @ instruction: 0xf7fd2101 │ │ │ │ │ + andcs lr, r1, r2, lsr #30 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ addlt r4, r3, fp, lsr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xb1200300 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl fe2452a0 │ │ │ │ │ + b fef45438 │ │ │ │ │ andcs fp, r0, r8, ror #18 │ │ │ │ │ - blmi d19b84 │ │ │ │ │ + blmi d19d1c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 61320 │ │ │ │ │ + blls 614b8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmple sl, r0, lsl #6 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ strdcs r8, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - strmi lr, [r5], -sl, ror #19 │ │ │ │ │ + @ instruction: 0x4605e91e │ │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r0, #-1016]! @ 0xfffffc08 │ │ │ │ │ + stc 7, cr15, [r4], #1016 @ 0x3f8 │ │ │ │ │ ldmiblt r8!, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stcl 7, cr15, [sl, #-1016]! @ 0xfffffc08 │ │ │ │ │ + ldc 7, cr15, [lr], {254} @ 0xfe │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4607d13c │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdbmi r2!, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r2!, {r2, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x463a4633 │ │ │ │ │ @ instruction: 0x46204479 │ │ │ │ │ - mcrr 7, 15, pc, sl, cr14 @ │ │ │ │ │ + bl 1fc549c │ │ │ │ │ strb r2, [sp, r2] │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - tstcs r3, r4, asr #20 │ │ │ │ │ + tstcs r3, r8, ror r9 │ │ │ │ │ strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - strmi lr, [r6], -ip, asr #26 │ │ │ │ │ + strmi lr, [r6], -r0, lsl #25 │ │ │ │ │ rscle r2, r1, r0, lsl #16 │ │ │ │ │ mrscs r2, R11_usr │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ │ strmi r0, [r1], r0, lsl #30 │ │ │ │ │ svclt 0x000c4606 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0x4668d0d2 │ │ │ │ │ @ instruction: 0xf0199300 │ │ │ │ │ - strbmi pc, [sl], -r7, lsl #24 @ │ │ │ │ │ + @ instruction: 0x464afb37 │ │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - cdp2 0, 7, cr15, cr6, cr6, {1} │ │ │ │ │ + stc2 0, cr15, [r6, #152]! @ 0x98 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - svc 0x0074f7fd │ │ │ │ │ + mcr 7, 5, pc, cr8, cr13, {7} @ │ │ │ │ │ str r2, [r1, r1]! │ │ │ │ │ tstcs r3, sl, lsr r6 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x4606ea18 │ │ │ │ │ + strmi lr, [r6], -ip, asr #18 │ │ │ │ │ @ instruction: 0xf7fee7bc │ │ │ │ │ - svclt 0x0000eae6 │ │ │ │ │ - andeq r1, r5, r6, asr #13 │ │ │ │ │ + svclt 0x0000ea1a │ │ │ │ │ + andeq r1, r5, lr, lsr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r5, r8, lsr #13 │ │ │ │ │ - andeq fp, r3, r8, lsr #14 │ │ │ │ │ - ldrlt fp, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl 2c539c │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf026d0f7 │ │ │ │ │ - @ instruction: 0x4601fe3f │ │ │ │ │ - @ instruction: 0xb1294620 │ │ │ │ │ - svc 0x009cf7fd │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - bl fef453c8 │ │ │ │ │ - svclt 0x0000e7f8 │ │ │ │ │ + andeq r1, r5, r0, lsl r5 │ │ │ │ │ + andeq fp, r3, ip, ror #11 │ │ │ │ │ ldrlt fp, [r8, #-808]! @ 0xfffffcd8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b ff9c53e4 │ │ │ │ │ + b fc5534 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r8, lsr sp │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - @ instruction: 0x4605e954 │ │ │ │ │ + strmi lr, [r5], -ip, lsr #17 │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ andcs r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strmi lr, [r1], -r6, ror #30 │ │ │ │ │ + @ instruction: 0x4601eebe │ │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0264628 │ │ │ │ │ - @ instruction: 0x4601fddb │ │ │ │ │ + @ instruction: 0x4601fcf3 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r8, lsl pc │ │ │ │ │ + andcs lr, r1, r0, ror lr │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - ldrlt fp, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b fef45438 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r1, r3, r5, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf026d0f7 │ │ │ │ │ - @ instruction: 0x4602fdf5 │ │ │ │ │ - ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - bl 3c5458 │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b fe745478 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7fe4620 │ │ │ │ │ - stmdacs r0, {r1, r3, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf026d0f7 │ │ │ │ │ - @ instruction: 0x4620fd55 │ │ │ │ │ - @ instruction: 0xf7fd2101 │ │ │ │ │ - ldrdcs lr, [r1], -r8 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb5e6b4 │ │ │ │ │ + bl feb5e784 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ │ - andcs lr, r0, lr, lsr sl │ │ │ │ │ + ldrdcs lr, [r0], -r6 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb5e6cc │ │ │ │ │ + bl feb5e79c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 18b4b4 │ │ │ │ │ + blmi 18b584 │ │ │ │ │ ldrbtmi r4, [fp], #-2566 @ 0xfffff5fa │ │ │ │ │ ldc 8, cr5, [r3, #620] @ 0x26c │ │ │ │ │ vmov.f32 s0, #128 @ 0xc0000000 -2.0 │ │ │ │ │ @ instruction: 0xf7fd0bc0 │ │ │ │ │ - andcs lr, r1, sl, asr #30 │ │ │ │ │ + andcs lr, r1, r2, ror #29 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ - andeq r1, r5, r2, lsl #9 │ │ │ │ │ + @ instruction: 0x000513b2 │ │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb5e6fc │ │ │ │ │ + bl feb5e7cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 18b4e4 │ │ │ │ │ + blmi 18b5b4 │ │ │ │ │ ldrbtmi r4, [fp], #-2566 @ 0xfffff5fa │ │ │ │ │ ldc 8, cr5, [r3, #620] @ 0x26c │ │ │ │ │ vmov.f32 s0, #128 @ 0xc0000000 -2.0 │ │ │ │ │ @ instruction: 0xf7fd0bc0 │ │ │ │ │ - andcs lr, r1, r2, lsr pc │ │ │ │ │ + andcs lr, r1, sl, asr #29 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ - andeq r1, r5, r2, asr r4 │ │ │ │ │ + andeq r1, r5, r2, lsl #7 │ │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e72c │ │ │ │ │ + bl feb5e7fc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 78b4b4 │ │ │ │ │ - blmi 7b3750 │ │ │ │ │ + bmi 78b584 │ │ │ │ │ + blmi 7b3820 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmpl r3, {r3, r5, r6, r9, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bl fe445544 │ │ │ │ │ + bl a45614 │ │ │ │ │ @ instruction: 0x4620b178 │ │ │ │ │ - b ffec554c │ │ │ │ │ - bmi 5cf55c │ │ │ │ │ + b fe4c561c │ │ │ │ │ + bmi 5cf62c │ │ │ │ │ ldrbtmi r4, [sl], #-2837 @ 0xfffff4eb │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, sp, lsl r1 │ │ │ │ │ @ instruction: 0x4603bd10 │ │ │ │ │ strtmi r9, [r0], -r4, lsl #20 │ │ │ │ │ - b fe0c5570 │ │ │ │ │ + b 6c5640 │ │ │ │ │ strtmi r9, [r0], -r1, lsl #20 │ │ │ │ │ @ instruction: 0xf7fe17d3 │ │ │ │ │ - bls c1f7c │ │ │ │ │ + bls c1eac │ │ │ │ │ ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - b 1e45584 │ │ │ │ │ + b 445654 │ │ │ │ │ strtmi r9, [r0], -r3, lsl #20 │ │ │ │ │ @ instruction: 0xf7fe17d3 │ │ │ │ │ - @ instruction: 0xf9bdea74 │ │ │ │ │ + @ instruction: 0xf9bdea0c │ │ │ │ │ strtmi r2, [r0], -r0 │ │ │ │ │ @ instruction: 0xf7fe17d3 │ │ │ │ │ - andcs lr, r5, lr, ror #20 │ │ │ │ │ + andcs lr, r5, r6, lsl #20 │ │ │ │ │ @ instruction: 0xf7fee7d7 │ │ │ │ │ - svclt 0x0000e9ce │ │ │ │ │ - andeq r1, r5, lr, lsl r4 │ │ │ │ │ + svclt 0x0000e966 │ │ │ │ │ + andeq r1, r5, lr, asr #6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r1, [r5], -lr │ │ │ │ │ + andeq r1, r5, lr, lsr #6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e7c0 │ │ │ │ │ + bl feb5e890 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - @ instruction: 0x4603eed0 │ │ │ │ │ + strmi lr, [r3], -r8, ror #28 │ │ │ │ │ andseq r4, fp, #32, 12 @ 0x2000000 │ │ │ │ │ mcr 2, 0, fp, cr0, cr11, {4} │ │ │ │ │ @ instruction: 0xeeb83a10 │ │ │ │ │ @ instruction: 0xf7fd0bc0 │ │ │ │ │ - andcs lr, r1, ip, asr #29 │ │ │ │ │ + andcs lr, r1, r4, ror #28 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e7f0 │ │ │ │ │ + bl feb5e8c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 50b5b8 │ │ │ │ │ - blmi 533804 │ │ │ │ │ + bmi 50b688 │ │ │ │ │ + blmi 5338d4 │ │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - mcr 7, 5, pc, cr14, cr13, {7} @ │ │ │ │ │ + mcr 7, 2, pc, cr6, cr13, {7} @ │ │ │ │ │ @ instruction: 0xf7fe4669 │ │ │ │ │ - movwcs lr, #2764 @ 0xacc │ │ │ │ │ + movwcs lr, #2660 @ 0xa64 │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - b bc5618 │ │ │ │ │ + stmib r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ movwcs r9, #2560 @ 0xa00 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ - bmi 281ed4 │ │ │ │ │ + bmi 281e04 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r2, r2, lsl #2 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - ldmdb lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r1, r5, sl, asr r3 │ │ │ │ │ + ldmdb r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r1, r5, sl, lsl #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r5, sl, lsr #6 │ │ │ │ │ + andeq r1, r5, sl, asr r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e85c │ │ │ │ │ + bl feb5e92c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - ldmib r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb ip!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - stcl 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ │ + stc 7, cr15, [r6, #1012] @ 0x3f4 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e87c │ │ │ │ │ + bl feb5e94c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - stcl 7, cr15, [r4], {253} @ 0xfd │ │ │ │ │ + mrrc 7, 15, pc, ip, cr13 @ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ svclt 0x00183101 │ │ │ │ │ @ instruction: 0xf7fd2101 │ │ │ │ │ - ldrdcs lr, [r1], -ip │ │ │ │ │ + andcs lr, r1, r4, ror sp │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e8a4 │ │ │ │ │ + bl feb5e974 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - @ instruction: 0xf7fdee5e │ │ │ │ │ - mcrrne 14, 2, lr, r3, cr10 │ │ │ │ │ + @ instruction: 0xf7fdedf6 │ │ │ │ │ + mcrrne 13, 12, lr, r3, cr2 │ │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ │ cdp 0, 0, cr13, cr7, cr7, {0} │ │ │ │ │ @ instruction: 0x46200a90 │ │ │ │ │ - bleq ffa031a8 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr6, cr13, {7} │ │ │ │ │ + bleq ffa03278 │ │ │ │ │ + stcl 7, cr15, [lr, #1012]! @ 0x3f4 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e8d8 │ │ │ │ │ + bl feb5e9a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - @ instruction: 0xf7feee44 │ │ │ │ │ - mcrrne 10, 8, lr, r1, cr8 │ │ │ │ │ + @ instruction: 0xf7feeddc │ │ │ │ │ + mcrrne 10, 2, lr, r1, cr0 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, ip, lsr #27 │ │ │ │ │ + andcs lr, r1, r4, asr #26 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5e904 │ │ │ │ │ + bl feb5e9d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - tstcs r2, lr, lsr #28 │ │ │ │ │ + smlabtcs r2, r6, sp, lr │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - mcr 7, 1, pc, cr8, cr13, {7} @ │ │ │ │ │ + stcl 7, cr15, [r0, #1012] @ 0x3f4 │ │ │ │ │ strmi r2, [r6], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strmi lr, [r2], -r4, lsr #28 │ │ │ │ │ + @ instruction: 0x4602edbc │ │ │ │ │ eorlt fp, r8, #268435459 @ 0x10000003 │ │ │ │ │ @ instruction: 0xf7fdb212 │ │ │ │ │ - mcrrne 14, 3, lr, r1, cr12 │ │ │ │ │ + mcrrne 13, 13, lr, r1, cr4 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r8, lsl #27 │ │ │ │ │ + andcs lr, r1, r0, lsr #26 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e94c │ │ │ │ │ + bl feb5ea1c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - svc 0x003af7fd │ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr2, cr13, {7} │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - ldcl 7, cr15, [r6, #-1012]! @ 0xfffffc0c │ │ │ │ │ + stc 7, cr15, [lr, #-1012] @ 0xfffffc0c │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e96c │ │ │ │ │ + bl feb5ea3c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - ldmib r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ svclt 0x00183101 │ │ │ │ │ @ instruction: 0xf7fd2101 │ │ │ │ │ - andcs lr, r1, r4, ror #26 │ │ │ │ │ + strdcs lr, [r1], -ip │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5e994 │ │ │ │ │ + bl feb5ea64 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbmi r7, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ ldrbtmi r4, [r9], #-1540 @ 0xfffff9fc │ │ │ │ │ - svc 0x0020f7fd │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr8, cr13, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d8 │ │ │ │ │ @ instruction: 0xf7fd71f0 │ │ │ │ │ - andcs lr, r1, r4, lsl #31 │ │ │ │ │ + andcs lr, r1, ip, lsl pc │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - ldrdeq fp, [r3], -sl │ │ │ │ │ + andeq fp, r3, r6, ror #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5e9c4 │ │ │ │ │ + bl feb5ea94 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 40b78c │ │ │ │ │ + bmi 40b85c │ │ │ │ │ strmi r2, [r5], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ │ - @ instruction: 0x4604ec9c │ │ │ │ │ + @ instruction: 0x4604ec34 │ │ │ │ │ stmdavs r3!, {r3, r7, r8, ip, sp, pc} │ │ │ │ │ tstcs r1, r3, ror #2 │ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ │ - @ instruction: 0x4602ef5e │ │ │ │ │ + @ instruction: 0x4602eef6 │ │ │ │ │ stmdbmi r9, {r4, r5, r8, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - ldmib r6, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb lr!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ ldrbtmi r4, [sl], #-2566 @ 0xfffff5fa │ │ │ │ │ - bmi 1c17d4 │ │ │ │ │ + bmi 1c18a4 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ │ - @ instruction: 0xe7e6ea3e │ │ │ │ │ - andeq fp, r3, r0, asr #5 │ │ │ │ │ - andeq fp, r3, r6, asr #5 │ │ │ │ │ - andeq fp, r3, lr, lsl #5 │ │ │ │ │ - muleq r3, ip, r2 │ │ │ │ │ + ubfx lr, r6, #19, #7 │ │ │ │ │ + andeq fp, r3, ip, asr #4 │ │ │ │ │ + andeq fp, r3, r2, asr r2 │ │ │ │ │ + andeq fp, r3, sl, lsl r2 │ │ │ │ │ + andeq fp, r3, r8, lsr #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5ea24 │ │ │ │ │ + bl feb5eaf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r9], {248} @ 0xf8 │ │ │ │ │ @ instruction: 0xf7fe447c │ │ │ │ │ - strdlt lr, [r0, -r0] │ │ │ │ │ - blmi 1f6c78 │ │ │ │ │ + smlabblt r0, r8, r8, lr │ │ │ │ │ + blmi 1f6d48 │ │ │ │ │ stmdavs r0!, {r2, r5, r6, r7, fp, ip, lr} │ │ │ │ │ - bl feec5834 │ │ │ │ │ + bl 14c5904 │ │ │ │ │ @ instruction: 0xf7fd6820 │ │ │ │ │ - pop {r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + pop {r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7fe4010 │ │ │ │ │ - svclt 0x0000b873 │ │ │ │ │ - andeq r1, r5, ip, lsr #2 │ │ │ │ │ + svclt 0x0000b80b │ │ │ │ │ + andeq r1, r5, ip, asr r0 │ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5ea60 │ │ │ │ │ + bl feb5eb30 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - smlabbcs r2, r0, sp, lr │ │ │ │ │ + tstcs r2, r8, lsl sp │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - ldcl 7, cr15, [sl, #-1012]! @ 0xfffffc0c │ │ │ │ │ + ldc 7, cr15, [r2, #-1012] @ 0xfffffc0c │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - svc 0x000af7fd │ │ │ │ │ + mcr 7, 5, pc, cr2, cr13, {7} @ │ │ │ │ │ @ instruction: 0x4605b1b8 │ │ │ │ │ tstcs r4, r1, lsl #4 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - bmi 3c3688 │ │ │ │ │ + bmi 3c35b8 │ │ │ │ │ @ instruction: 0xf64b4606 │ │ │ │ │ @ instruction: 0xf6cf11d8 │ │ │ │ │ ldrbtmi r7, [sl], #-496 @ 0xfffffe10 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - @ instruction: 0xf06fed14 │ │ │ │ │ + @ instruction: 0xf06fecac │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldmib r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ eorsvs r2, r5, r1 │ │ │ │ │ stmdbmi r6, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrc 7, 4, APSR_nzcv, cr4, cr13, {7} │ │ │ │ │ + mcr 7, 1, pc, cr12, cr13, {7} @ │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, sl, asr #26 │ │ │ │ │ + andcs lr, r1, r2, ror #25 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ - strdeq fp, [r3], -r6 │ │ │ │ │ - andeq fp, r3, r2, lsl r2 │ │ │ │ │ + andeq fp, r3, r2, lsl #3 │ │ │ │ │ + muleq r3, lr, r1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5ead8 │ │ │ │ │ + bl feb5eba8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - stmdacs r0, {r2, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ tstcs r1, r4, lsl #26 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - ldrdlt lr, [r8, #-218] @ 0xffffff26 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr14, cr13, {7} │ │ │ │ │ + hvclt 36562 @ 0x8ed2 │ │ │ │ │ + ldcl 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [r4], #1012 @ 0x3f4 │ │ │ │ │ + ldc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - stmdb ip, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ │ + ldc 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5eb24 │ │ │ │ │ + bl feb5ebf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ tstcs r1, r4, lsl #26 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strhlt lr, [r8, #-212] @ 0xffffff2c │ │ │ │ │ - stmda ip!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + cmplt r8, ip, asr #26 │ │ │ │ │ + svc 0x00c4f7fd │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ │ + ldc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - bl d4594c │ │ │ │ │ + b ff345a1c │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ │ + stc 7, cr15, [ip], {253} @ 0xfd │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5eb70 │ │ │ │ │ + bl feb5ec40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ - stmdacs r0, {r3, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ tstcs r1, r4, lsl #26 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - smlalbblt lr, r8, lr, sp │ │ │ │ │ - ldm r4, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + cmplt r8, r6, lsr #26 │ │ │ │ │ + stmda ip!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - mrrc 7, 15, pc, r8, cr13 @ │ │ │ │ │ + bl ffc45a60 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldcl 7, cr15, [ip, #1012]! @ 0x3f4 │ │ │ │ │ + ldc 7, cr15, [r4, #1012] @ 0x3f4 │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - mcrr 7, 15, pc, lr, cr13 @ │ │ │ │ │ + bl ff9c5a74 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5ebbc │ │ │ │ │ + bl feb5ec8c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 34b984 │ │ │ │ │ + bmi 34ba54 │ │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7fd447a │ │ │ │ │ - strmi lr, [r4], -r0, lsr #23 │ │ │ │ │ + @ instruction: 0x4604eb38 │ │ │ │ │ stmdavs r0!, {r4, r6, r8, ip, sp, pc} │ │ │ │ │ ldcllt 1, cr11, [r0, #-0] │ │ │ │ │ ldrtmi r4, [r1], -r8, lsl #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ │ - ldmdb r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldcllt 8, cr6, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ ldrtmi r4, [r1], -r5, lsl #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ │ - stmdb r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x0000e7ed │ │ │ │ │ - andeq fp, r3, r8, asr #1 │ │ │ │ │ - andeq fp, r3, r2, lsl #2 │ │ │ │ │ - strheq fp, [r3], -r2 │ │ │ │ │ + andeq fp, r3, r4, asr r0 │ │ │ │ │ + andeq fp, r3, lr, lsl #1 │ │ │ │ │ + andeq fp, r3, lr, lsr r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5ec0c │ │ │ │ │ + bl feb5ecdc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0xf7fdffcd │ │ │ │ │ - mcrrne 10, 12, lr, r1, cr12 │ │ │ │ │ + mcrrne 10, 6, lr, r1, cr4 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r2, lsl ip │ │ │ │ │ + andcs lr, r1, sl, lsr #23 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ addlt r2, r9, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0x2102ffb5 │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xffb0f7ff │ │ │ │ │ strmi r2, [r6], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - smlabbcs r4, r8, ip, lr │ │ │ │ │ + tstcs r4, r0, lsr #24 │ │ │ │ │ strtmi r9, [r0], -r7 │ │ │ │ │ - stc 7, cr15, [r2], {253} @ 0xfd │ │ │ │ │ + ldc 7, cr15, [sl], {253} @ 0xfd │ │ │ │ │ strmi r2, [r0], r5, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - tstcs r6, lr, ror ip │ │ │ │ │ + tstcs r6, r6, lsl ip │ │ │ │ │ strtmi r4, [r0], -r1, lsl #13 │ │ │ │ │ - ldcl 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ │ + ldc 7, cr15, [r0], {253} @ 0xfd │ │ │ │ │ strmi r2, [r2], r7, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - tstcs r8, r4, ror ip │ │ │ │ │ + tstcs r8, ip, lsl #24 │ │ │ │ │ strtmi r4, [r0], -r3, lsl #13 │ │ │ │ │ - stcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ │ + stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ │ strmi r2, [r7], -r9, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - bls 202eb4 │ │ │ │ │ + bls 202de4 │ │ │ │ │ ldrtmi r4, [r1], -r3, asr #12 │ │ │ │ │ andvc lr, r3, sp, asr #19 │ │ │ │ │ stmib sp, {r3, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf8cdab01 │ │ │ │ │ @ instruction: 0xf7fe9000 │ │ │ │ │ - mcrrne 9, 3, lr, r1, cr12 @ │ │ │ │ │ + mcrrne 8, 13, lr, r1, cr4 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r8, asr #23 │ │ │ │ │ + andcs lr, r1, r0, ror #22 │ │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ │ svclt 0x00008ff0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5ecd0 │ │ │ │ │ + bl feb5eda0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ andcs pc, r0, #428 @ 0x1ac │ │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - @ instruction: 0xf04febf6 │ │ │ │ │ + @ instruction: 0xf04feb8e │ │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ │ @ instruction: 0x460633ff │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - mcr 7, 0, pc, cr14, cr13, {7} @ │ │ │ │ │ - blle 2cf308 │ │ │ │ │ + stc 7, cr15, [r6, #1012]! @ 0x3f4 │ │ │ │ │ + blle 2cf3d8 │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ - svc 0x0024f7fd │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr12, cr13, {7} │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - bl fe745b08 │ │ │ │ │ + bl d45bd8 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stm r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r8, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strb r4, [sp, r2, lsl #12]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5ed2c │ │ │ │ │ + bl feb5edfc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ tstcs r2, sp, lsr pc @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - stc 7, cr15, [r4], #1012 @ 0x3f4 │ │ │ │ │ + ldc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ │ stmdacs r3, {r1, r8, sp} │ │ │ │ │ andsle r4, r0, r0, lsr #12 │ │ │ │ │ - ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ │ + ldc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ │ svclt 0x00182804 │ │ │ │ │ andsle r2, r1, r0, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ │ - mcrrne 12, 12, lr, r1, cr8 │ │ │ │ │ + mcrrne 12, 6, lr, r1, cr0 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r2, ror fp │ │ │ │ │ + andcs lr, r1, sl, lsl #22 │ │ │ │ │ @ instruction: 0xf7fdbd38 │ │ │ │ │ - cdp 15, 15, cr14, cr12, cr4, {2} │ │ │ │ │ + mrc 14, 7, lr, cr12, cr12, {6} │ │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ │ @ instruction: 0xe7ed1a90 │ │ │ │ │ andcs r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - stmdavc r1, {r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r1, {r1, r2, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0000e7e6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb6a7a0 │ │ │ │ │ + bl feb6a870 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ smlattcs r1, r8, pc, r0 @ │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ strmi pc, [r5], -r7, lsl #30 │ │ │ │ │ - ldmda r2, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00aaf7fd │ │ │ │ │ cdp 6, 0, cr4, cr8, cr3, {0} │ │ │ │ │ @ instruction: 0x46283a10 │ │ │ │ │ - svc 0x00d4f7fd │ │ │ │ │ + svc 0x006cf7fd │ │ │ │ │ cdp 6, 11, cr4, cr8, cr3, {0} │ │ │ │ │ vmls.f64 d0, d24, d8 │ │ │ │ │ @ instruction: 0x46203a10 │ │ │ │ │ - bl ff645bbc │ │ │ │ │ - bleq ff2436ac │ │ │ │ │ + bl 1c45c8c │ │ │ │ │ + bleq ff24377c │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - ldrdcs lr, [r2], -r4 │ │ │ │ │ - blhi c2ecc │ │ │ │ │ + andcs lr, r2, ip, ror #22 │ │ │ │ │ + blhi c2f9c │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb6a7f0 │ │ │ │ │ + bl feb6a8c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ smlattcs r1, r8, pc, r0 @ │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0x4605fedf │ │ │ │ │ - mcr 7, 7, pc, cr10, cr13, {7} @ │ │ │ │ │ + mcr 7, 4, pc, cr2, cr13, {7} @ │ │ │ │ │ cdp 6, 0, cr4, cr8, cr3, {0} │ │ │ │ │ @ instruction: 0x46283a10 │ │ │ │ │ - ldc 7, cr15, [sl, #-1012] @ 0xfffffc0c │ │ │ │ │ + ldc 7, cr15, [r2], #1012 @ 0x3f4 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr3, {0} │ │ │ │ │ vmls.f64 d0, d24, d8 │ │ │ │ │ @ instruction: 0x46203a10 │ │ │ │ │ - bl fec45c0c │ │ │ │ │ - bleq ff2436fc │ │ │ │ │ + bl 1245cdc │ │ │ │ │ + bleq ff2437cc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r2, ip, lsr #23 │ │ │ │ │ - blhi c2f1c │ │ │ │ │ + andcs lr, r2, r4, asr #22 │ │ │ │ │ + blhi c2fec │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5ee34 │ │ │ │ │ + bl feb5ef04 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ - @ instruction: 0xf7fefeb9 │ │ │ │ │ - mcrrne 8, 5, lr, r3, cr14 │ │ │ │ │ + @ instruction: 0xf7fdfeb9 │ │ │ │ │ + mcrrne 15, 15, lr, r3, cr6 │ │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ │ cdp 0, 0, cr13, cr7, cr7, {0} │ │ │ │ │ @ instruction: 0x46200a90 │ │ │ │ │ - bleq ffa03738 │ │ │ │ │ - bl fe3c5c50 │ │ │ │ │ + bleq ffa03808 │ │ │ │ │ + bl 9c5d20 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5ee68 │ │ │ │ │ + bl feb5ef38 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0x2102fe9f │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 1dc5c74 │ │ │ │ │ + bl 3c5d44 │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b ff745c88 │ │ │ │ │ + b 1d45d58 │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5eea0 │ │ │ │ │ + bl feb5ef70 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ smlabbcs r2, r3, lr, pc @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 16c5cac │ │ │ │ │ + b ffcc5d7c │ │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ │ - mcrrne 15, 3, lr, r1, cr14 │ │ │ │ │ + mcrrne 14, 13, lr, r1, cr6 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r0, asr #21 │ │ │ │ │ + andcs lr, r1, r8, asr sl │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5eedc │ │ │ │ │ + bl feb5efac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ tstcs r2, r5, ror #28 @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl f45ce8 │ │ │ │ │ + b ff545db8 │ │ │ │ │ strmi r2, [r1], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ │ - mcrrne 9, 12, lr, r1, cr12 @ │ │ │ │ │ + mcrrne 9, 6, lr, r1, cr4 @ │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, r2, lsr #21 │ │ │ │ │ + andcs lr, r1, sl, lsr sl │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb5ef18 │ │ │ │ │ + bl feb5efe8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0xf7fdfe47 │ │ │ │ │ - mcrrne 12, 4, lr, r1, cr0 │ │ │ │ │ + mcrrne 11, 13, lr, r1, cr8 │ │ │ │ │ tstcs r1, r8, lsl pc │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - andcs lr, r1, ip, lsl #21 │ │ │ │ │ + andcs lr, r1, r4, lsr #20 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5ef44 │ │ │ │ │ + bl feb5f014 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ tstcs r2, r1, lsr lr @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 245d50 │ │ │ │ │ + b fe845e20 │ │ │ │ │ strmi r2, [r6], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - ldrtmi lr, [r1], -r4, lsl #22 │ │ │ │ │ + @ instruction: 0x4631ea9c │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - ldc 7, cr15, [ip, #1012] @ 0x3f4 │ │ │ │ │ + ldc 7, cr15, [r4, #-1012]! @ 0xfffffc0c │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 1a45d70 │ │ │ │ │ + b 45e40 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5ef88 │ │ │ │ │ + bl feb5f058 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ tstcs r2, pc, lsl #28 @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl fe0c5d94 │ │ │ │ │ + bl 6c5e64 │ │ │ │ │ svclt 0x00181e01 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - svc 0x000cf7fd │ │ │ │ │ + mcr 7, 5, pc, cr4, cr13, {7} @ │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 12c5dac │ │ │ │ │ + stmib r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5efc4 │ │ │ │ │ + bl feb5f094 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ strdcs pc, [r2, -r1] │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 1945dd0 │ │ │ │ │ + b fff45ea0 │ │ │ │ │ svclt 0x00181e01 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - stmia r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b b45de8 │ │ │ │ │ + stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5f000 │ │ │ │ │ + bl feb5f0d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ ldrdcs pc, [r2, -r3] │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 11c5e0c │ │ │ │ │ + b ff7c5edc │ │ │ │ │ svclt 0x00181e01 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - stmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 3c5e24 │ │ │ │ │ + stmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5f03c │ │ │ │ │ + bl feb5f10c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0x2102fdb5 │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - bl 745e48 │ │ │ │ │ + b fed45f18 │ │ │ │ │ svclt 0x00d82800 │ │ │ │ │ stcle 1, cr2, [r6, #-4] │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl 845e58 │ │ │ │ │ + b fee45f28 │ │ │ │ │ svclt 0x00181e01 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00181c41 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb5f088 │ │ │ │ │ + bl feb5f158 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 3cbe50 │ │ │ │ │ + bmi 3cbf20 │ │ │ │ │ cdpmi 1, 0, cr2, cr15, cr1, {0} │ │ │ │ │ ldrbtmi r4, [sl], #-1541 @ 0xfffff9fb │ │ │ │ │ @ instruction: 0xf7fd447e │ │ │ │ │ - @ instruction: 0x4604e938 │ │ │ │ │ + @ instruction: 0x4604e8d0 │ │ │ │ │ stmdavs r0!, {r5, r6, r8, ip, sp, pc} │ │ │ │ │ - blmi 2f43a8 │ │ │ │ │ + blmi 2f4478 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ │ mulle r3, r8, r2 │ │ │ │ │ - bl ffac5ea8 │ │ │ │ │ + bl fe0c5f78 │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ │ tstcs r1, r6, lsl #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ │ - mrc 7, 6, APSR_nzcv, cr14, cr13, {7} │ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr6, cr13, {7} │ │ │ │ │ svclt 0x0000e7eb │ │ │ │ │ - strdeq sl, [r3], -sl @ │ │ │ │ │ - andeq r0, r5, r0, asr #21 │ │ │ │ │ + andeq sl, r3, r6, lsl #23 │ │ │ │ │ + strdeq r0, [r5], -r0 @ │ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ │ - ldrdeq sl, [r3], -lr │ │ │ │ │ + andeq sl, r3, sl, ror #22 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb5f0e4 │ │ │ │ │ + bl feb5f1b4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ @ instruction: 0x46047438 │ │ │ │ │ - mcr 7, 0, pc, cr12, cr13, {7} @ │ │ │ │ │ - ldrbtmi r4, [pc], #-1541 @ 7ef8 │ │ │ │ │ + stc 7, cr15, [r4, #1012]! @ 0x3f4 │ │ │ │ │ + ldrbtmi r4, [pc], #-1541 @ 7fc8 │ │ │ │ │ @ instruction: 0xf0012800 │ │ │ │ │ andcs r8, r1, #55312384 @ 0x34c0000 │ │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - mcrr 7, 15, pc, r0, cr13 @ │ │ │ │ │ + bl ff645fcc │ │ │ │ │ ldrcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ @ instruction: 0xf64b4606 │ │ │ │ │ @ instruction: 0xf6cf11d8 │ │ │ │ │ ldrbtmi r7, [sl], #-496 @ 0xfffffe10 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - @ instruction: 0xf06fe9d6 │ │ │ │ │ + @ instruction: 0xf06fe96e │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr10, cr13, {7} │ │ │ │ │ + ldcl 7, cr15, [r2, #1012]! @ 0x3f4 │ │ │ │ │ andcs r6, r0, r5, lsr r0 │ │ │ │ │ - b fe745f24 │ │ │ │ │ + b d45ff4 │ │ │ │ │ @ instruction: 0x462049fe │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - @ instruction: 0xf06feb56 │ │ │ │ │ + @ instruction: 0xf06feaee │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmia r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d8 │ │ │ │ │ @ instruction: 0xf7fd71f0 │ │ │ │ │ - ldmibmi r7!, {r1, r3, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r7!, {r1, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1145f50 │ │ │ │ │ - bleq ffc035dc │ │ │ │ │ + b ff746020 │ │ │ │ │ + bleq ffc036ac │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsl #20 │ │ │ │ │ + strtmi lr, [r0], -r2, lsr #19 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x00b8f7fc │ │ │ │ │ + svc 0x0050f7fc │ │ │ │ │ strtmi r4, [r0], -pc, ror #19 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vmov.u16 lr, d7[2] │ │ │ │ │ + vcvt.f64.f32 d14, s24 │ │ │ │ │ strtmi r0, [r0], -r0, lsl #22 │ │ │ │ │ - ldmib r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r8!, {r3, r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r8!, {r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 8c5f94 │ │ │ │ │ - bleq 43a64 │ │ │ │ │ + b feec6064 │ │ │ │ │ + bleq 43b34 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strtmi lr, [r0], -r8, ror #19 │ │ │ │ │ + strtmi lr, [r0], -r0, lsl #19 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0096f7fc │ │ │ │ │ + svc 0x002ef7fc │ │ │ │ │ strtmi r4, [r0], -r0, ror #19 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vmov.32 lr, d0[1] │ │ │ │ │ + @ instruction: 0xeeb0eaaa │ │ │ │ │ strtmi r0, [r0], -r8, lsl #22 │ │ │ │ │ - ldmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r9, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r9, {r1, r2, r3, r4, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 45fd8 │ │ │ │ │ - bleq 43aac │ │ │ │ │ + b fe6460a8 │ │ │ │ │ + bleq 43b7c │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strtmi lr, [r0], -r6, asr #19 │ │ │ │ │ + @ instruction: 0x4620e95e │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0074f7fc │ │ │ │ │ + svc 0x000cf7fc │ │ │ │ │ @ instruction: 0x462049d1 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - @ instruction: 0xeeb1eaf0 │ │ │ │ │ + @ instruction: 0xeeb1ea88 │ │ │ │ │ strtmi r0, [r0], -r4, lsl #22 │ │ │ │ │ - ldmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi sl, {r2, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi sl, {r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b ff7c601c │ │ │ │ │ - bleq 243af0 │ │ │ │ │ + b 1dc60ec │ │ │ │ │ + bleq 243bc0 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsr #19 │ │ │ │ │ + @ instruction: 0x4620e93c │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0052f7fc │ │ │ │ │ + mcr 7, 7, pc, cr10, cr12, {7} @ │ │ │ │ │ strtmi r4, [r0], -r2, asr #19 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vsqrt.f32 s28, s28 │ │ │ │ │ + vneg.f32 s28, s13 │ │ │ │ │ strtmi r0, [r0], -ip, lsl #22 │ │ │ │ │ - ldmib r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi fp!, {r1, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi fp!, {r1, r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fef46060 │ │ │ │ │ + b 1546130 │ │ │ │ │ @ instruction: 0x46204bb9 │ │ │ │ │ ldcl 8, cr5, [r5, #1012] @ 0x3f4 │ │ │ │ │ @ instruction: 0xeeb87a30 │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - @ instruction: 0x4620e97e │ │ │ │ │ + @ instruction: 0x4620e916 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x002cf7fc │ │ │ │ │ + mcr 7, 6, pc, cr4, cr12, {7} @ │ │ │ │ │ @ instruction: 0x462049b2 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr s29, [r5, #672] @ 0x2a0 │ │ │ │ │ + vldr s29, [r5, #256] @ 0x100 │ │ │ │ │ strtmi r7, [r0], -r8, ror #20 │ │ │ │ │ - bleq 1a03b80 │ │ │ │ │ - stmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1a03c50 │ │ │ │ │ + stmdb r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi sl!, {r1, r3, r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi sl!, {r1, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fe5460b0 │ │ │ │ │ - bvc 1dc3814 │ │ │ │ │ + b b46180 │ │ │ │ │ + bvc 1dc38e4 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - @ instruction: 0x4620e958 │ │ │ │ │ + @ instruction: 0x4620e8f0 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0006f7fc │ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr14, cr12, {7} │ │ │ │ │ strtmi r4, [r0], -r1, lsr #19 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr s29, [r5, #520] @ 0x208 │ │ │ │ │ + vldr s29, [r5, #104] @ 0x68 │ │ │ │ │ @ instruction: 0x46207a77 │ │ │ │ │ - bleq 1a03bcc │ │ │ │ │ - stmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1a03c9c │ │ │ │ │ + ldm ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r9, {r2, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r9, {r2, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1bc60fc │ │ │ │ │ - bvc 1d43860 │ │ │ │ │ + b 1c61cc │ │ │ │ │ + bvc 1d43930 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - @ instruction: 0x4620e932 │ │ │ │ │ + strtmi lr, [r0], -sl, asr #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mcr 7, 7, pc, cr0, cr12, {7} @ │ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr8, cr12, {7} │ │ │ │ │ @ instruction: 0x46204990 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr s29, [r5, #368] @ 0x170 │ │ │ │ │ + vldr.16 s29, [r5, #488] @ 0x1e8 │ │ │ │ │ @ instruction: 0x46207a75 │ │ │ │ │ - bleq 1a03c18 │ │ │ │ │ - ldmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 1a03ce8 │ │ │ │ │ + ldm r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r8, {r1, r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r8, {r1, r2, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1246148 │ │ │ │ │ - bvc 1b838ac │ │ │ │ │ + stmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc 1b8397c │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - strtmi lr, [r0], -ip, lsl #18 │ │ │ │ │ + strtmi lr, [r0], -r4, lsr #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr10, cr12, {7} │ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr2, cr12, {7} │ │ │ │ │ @ instruction: 0x4620497f │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr s29, [r5, #216] @ 0xd8 │ │ │ │ │ + vldr.16 s29, [r5, #412] @ 0x19c │ │ │ │ │ strtmi r7, [r0], -sl, ror #20 │ │ │ │ │ - bleq 1a03c64 │ │ │ │ │ - ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1a03d34 │ │ │ │ │ + ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi r7!, {r3, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi r7!, {r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 8c6194 │ │ │ │ │ - bvc 1b038f8 │ │ │ │ │ + ldmib sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc 1b039c8 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - strtmi lr, [r0], -r6, ror #17 │ │ │ │ │ + @ instruction: 0x4620e87e │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 4, APSR_nzcv, cr4, cr12, {7} │ │ │ │ │ + mcr 7, 1, pc, cr12, cr12, {7} @ │ │ │ │ │ strtmi r4, [r0], -lr, ror #18 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr s29, [r5, #64] @ 0x40 │ │ │ │ │ + vldr.16 s29, [r5, #336] @ 0x150 │ │ │ │ │ strtmi r7, [r0], -ip, ror #20 │ │ │ │ │ - bleq 1a03cb0 │ │ │ │ │ - ldm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1a03d80 │ │ │ │ │ + stmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmdbmi r6!, {r1, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi r6!, {r1, r3, r4, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bvc b43944 │ │ │ │ │ + ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc b43a14 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - strtmi lr, [r0], -r0, asr #17 │ │ │ │ │ + @ instruction: 0x4620e858 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mcr 7, 3, pc, cr14, cr12, {7} @ │ │ │ │ │ + mcr 7, 0, pc, cr6, cr12, {7} @ │ │ │ │ │ @ instruction: 0x4620495d │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr.16 s29, [r5, #468] @ 0x1d4 │ │ │ │ │ + vldr.16 s29, [r5, #260] @ 0x104 │ │ │ │ │ strtmi r7, [r0], -fp, lsr #20 │ │ │ │ │ - bleq 1a03cfc │ │ │ │ │ - stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 1a03dcc │ │ │ │ │ + stmda r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi r5, {r2, r3, r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi r5, {r2, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bvc b83990 │ │ │ │ │ + stmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc b83a60 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - @ instruction: 0x4620e89a │ │ │ │ │ + @ instruction: 0x4620e832 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mcr 7, 2, pc, cr8, cr12, {7} @ │ │ │ │ │ + stcl 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ │ strtmi r4, [r0], -ip, asr #18 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr.16 s29, [r5, #392] @ 0x188 │ │ │ │ │ + vldr.16 s29, [r5, #184] @ 0xb8 │ │ │ │ │ strtmi r7, [r0], -lr, lsr #20 │ │ │ │ │ - bleq 1a03d48 │ │ │ │ │ - stm r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 1a03e18 │ │ │ │ │ + ldmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmdbmi r4, {r1, r2, r4, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi r4, {r1, r2, r3, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bvc 1c839dc │ │ │ │ │ + stmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc 1c83aac │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fd0b67 │ │ │ │ │ - @ instruction: 0x4620e874 │ │ │ │ │ + strtmi lr, [r0], -ip, lsl #16 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mcr 7, 1, pc, cr2, cr12, {7} @ │ │ │ │ │ + ldc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ │ @ instruction: 0x4620493b │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr.16 s29, [r5, #316] @ 0x13c │ │ │ │ │ + vldr.16 s29, [r5, #108] @ 0x6c │ │ │ │ │ @ instruction: 0x46207a78 │ │ │ │ │ - bleq 1a03d94 │ │ │ │ │ - stmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1a03e64 │ │ │ │ │ + svc 0x00f8f7fc │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi r3!, {r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r3!, {r3, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bvc 1fc3a28 │ │ │ │ │ + stmdb r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc 1fc3af8 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7fd0b67 │ │ │ │ │ - strtmi lr, [r0], -lr, asr #16 │ │ │ │ │ + @ instruction: 0xf7fc0b67 │ │ │ │ │ + strtmi lr, [r0], -r6, ror #31 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ │ + ldc 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ │ strtmi r4, [r0], -sl, lsr #18 │ │ │ │ │ @ instruction: 0xf7fd4479 │ │ │ │ │ - vldr.16 s29, [r5, #240] @ 0xf0 │ │ │ │ │ + vldr.16 s29, [r5, #32] │ │ │ │ │ strtmi r7, [r0], -r1, ror #20 │ │ │ │ │ - bleq 1a03de0 │ │ │ │ │ - ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 1a03eb0 │ │ │ │ │ + svc 0x00d2f7fc │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmdbmi r2!, {r1, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r2!, {r1, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ svclt 0x0000e042 │ │ │ │ │ ... │ │ │ │ │ - andeq r0, r5, r2, ror #20 │ │ │ │ │ - andeq sl, r3, sl, ror fp │ │ │ │ │ - andeq sl, r3, r4, asr #22 │ │ │ │ │ - andeq sl, r3, lr, lsr #23 │ │ │ │ │ - muleq r3, r8, fp │ │ │ │ │ - andeq sl, r3, r2, lsl #23 │ │ │ │ │ - andeq sl, r3, ip, ror #22 │ │ │ │ │ - andeq sl, r3, sl, asr fp │ │ │ │ │ - andeq sl, r3, r4, asr #22 │ │ │ │ │ - andeq sl, r3, r2, lsr fp │ │ │ │ │ - andeq sl, r3, ip, lsl fp │ │ │ │ │ + muleq r5, r2, r9 │ │ │ │ │ andeq sl, r3, r6, lsl #22 │ │ │ │ │ + ldrdeq sl, [r3], -r0 │ │ │ │ │ + andeq sl, r3, sl, lsr fp │ │ │ │ │ + andeq sl, r3, r4, lsr #22 │ │ │ │ │ + andeq sl, r3, lr, lsl #22 │ │ │ │ │ + strdeq sl, [r3], -r8 │ │ │ │ │ + andeq sl, r3, r6, ror #21 │ │ │ │ │ + ldrdeq sl, [r3], -r0 │ │ │ │ │ + @ instruction: 0x0003aabe │ │ │ │ │ + andeq sl, r3, r8, lsr #21 │ │ │ │ │ + muleq r3, r2, sl │ │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ │ - andeq sl, r3, r8, ror #21 │ │ │ │ │ - andeq sl, r3, lr, asr #21 │ │ │ │ │ - @ instruction: 0x0003aab4 │ │ │ │ │ - muleq r3, sl, sl │ │ │ │ │ - andeq sl, r3, r0, lsl #21 │ │ │ │ │ - andeq sl, r3, r6, ror #20 │ │ │ │ │ - andeq sl, r3, r0, asr sl │ │ │ │ │ - andeq sl, r3, sl, lsr sl │ │ │ │ │ - andeq sl, r3, r4, lsr #20 │ │ │ │ │ - andeq sl, r3, lr, lsl #20 │ │ │ │ │ - strdeq sl, [r3], -r4 │ │ │ │ │ - ldrdeq sl, [r3], -sl @ │ │ │ │ │ - andeq sl, r3, r0, asr #19 │ │ │ │ │ - andeq sl, r3, r6, lsr #19 │ │ │ │ │ - andeq sl, r3, ip, lsl #19 │ │ │ │ │ - andeq sl, r3, r2, ror r9 │ │ │ │ │ - andeq sl, r3, r8, asr r9 │ │ │ │ │ - andeq sl, r3, lr, lsr r9 │ │ │ │ │ - stmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bvc 1a83afc │ │ │ │ │ + andeq sl, r3, r4, ror sl │ │ │ │ │ + andeq sl, r3, sl, asr sl │ │ │ │ │ + andeq sl, r3, r0, asr #20 │ │ │ │ │ + andeq sl, r3, r6, lsr #20 │ │ │ │ │ + andeq sl, r3, ip, lsl #20 │ │ │ │ │ + strdeq sl, [r3], -r2 │ │ │ │ │ + ldrdeq sl, [r3], -ip │ │ │ │ │ + andeq sl, r3, r6, asr #19 │ │ │ │ │ + @ instruction: 0x0003a9b0 │ │ │ │ │ + muleq r3, sl, r9 │ │ │ │ │ + andeq sl, r3, r0, lsl #19 │ │ │ │ │ + andeq sl, r3, r6, ror #18 │ │ │ │ │ + andeq sl, r3, ip, asr #18 │ │ │ │ │ + andeq sl, r3, r2, lsr r9 │ │ │ │ │ + andeq sl, r3, r8, lsl r9 │ │ │ │ │ + strdeq sl, [r3], -lr │ │ │ │ │ + andeq sl, r3, r4, ror #17 │ │ │ │ │ + andeq sl, r3, sl, asr #17 │ │ │ │ │ + ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc 1a83bcc │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - strtmi lr, [r0], -r4, ror #31 │ │ │ │ │ + qsub16mi lr, r0, ip │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ │ + stc 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ │ strne pc, [r0, #2271]! @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmdb ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bvc 19c3b24 │ │ │ │ │ + stmia r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc 19c3bf4 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - @ instruction: 0x4620efd0 │ │ │ │ │ + strtmi lr, [r0], -r8, ror #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ │ + ldc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ │ ldrbne pc, [ip, #-2271]! @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bvc 1843b4c │ │ │ │ │ + ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bvc 1843c1c │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - @ instruction: 0x4620efbc │ │ │ │ │ + qsaxmi lr, r0, r4 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stcl 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ │ + stc 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ │ ldrbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bvc 1a03b74 │ │ │ │ │ + ldmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc 1a03c44 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - strtmi lr, [r0], -r8, lsr #31 │ │ │ │ │ + strtmi lr, [r0], -r0, asr #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ │ + stcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ │ ldrne pc, [r4, #-2271]! @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bvc 1bc3b9c │ │ │ │ │ + stmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc 1bc3c6c │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - qadd8mi lr, r0, r4 │ │ │ │ │ + strtmi lr, [r0], -ip, lsr #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stcl 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ │ + ldcl 7, cr15, [sl], {252} @ 0xfc │ │ │ │ │ ldrne pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bvc 1c03bc4 │ │ │ │ │ + ldmda r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bvc 1c03c94 │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b67 │ │ │ │ │ - strtmi lr, [r0], -r0, lsl #31 │ │ │ │ │ + qadd16mi lr, r0, r8 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stc 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ │ + stcl 7, cr15, [r6], {252} @ 0xfc │ │ │ │ │ strbtne pc, [ip], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - beq 1d03aec │ │ │ │ │ + stmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + beq 1d03bbc │ │ │ │ │ cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ @ instruction: 0xf7fc0b40 │ │ │ │ │ - strtmi lr, [r0], -ip, ror #30 │ │ │ │ │ + strtmi lr, [r0], -r4, lsl #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ │ + ldc 7, cr15, [r2], #1008 @ 0x3f0 │ │ │ │ │ strbne pc, [r8], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ffc83b3c │ │ │ │ │ + stmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ffc83c0c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - qsaxmi lr, r0, sl │ │ │ │ │ + @ instruction: 0x4620eef2 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stc 7, cr15, [r8, #-1008] @ 0xfffffc10 │ │ │ │ │ + stc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ │ strtne pc, [r8], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ffac3b60 │ │ │ │ │ + ldmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ffac3c30 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r8, asr #30 │ │ │ │ │ + strtmi lr, [r0], -r0, ror #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ │ + stc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ │ strne pc, [r8], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff903b84 │ │ │ │ │ + stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ff903c54 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - qasxmi lr, r0, r6 │ │ │ │ │ + strtmi lr, [r0], -lr, asr #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stcl 7, cr15, [r4], #1008 @ 0x3f0 │ │ │ │ │ + ldcl 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ │ strbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmda lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff743ba8 │ │ │ │ │ + svc 0x00f6f7fc │ │ │ │ │ + bleq ff743c78 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsr #30 │ │ │ │ │ + @ instruction: 0x4620eebc │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ │ + stcl 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ │ strbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff583bcc │ │ │ │ │ + svc 0x00e4f7fc │ │ │ │ │ + bleq ff583c9c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - qadd16mi lr, r0, r2 │ │ │ │ │ + strtmi lr, [r0], -sl, lsr #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stcl 7, cr15, [r0], {252} @ 0xfc │ │ │ │ │ + mrrc 7, 15, pc, r8, cr12 @ │ │ │ │ │ strtne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmda sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ff3c3bf0 │ │ │ │ │ + svc 0x00d2f7fc │ │ │ │ │ + bleq ff3c3cc0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r0, lsl #30 │ │ │ │ │ + @ instruction: 0x4620ee98 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stc 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ │ + mcrr 7, 15, pc, r6, cr12 @ │ │ │ │ │ strne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ff203c14 │ │ │ │ │ + svc 0x00c0f7fc │ │ │ │ │ + bleq ff203ce4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -lr, ror #29 │ │ │ │ │ + strtmi lr, [r0], -r6, lsl #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [ip], {252} @ 0xfc │ │ │ │ │ + ldc 7, cr15, [r4], #-1008 @ 0xfffffc10 │ │ │ │ │ @ instruction: 0x462049fa │ │ │ │ │ - @ instruction: 0xf7fd4479 │ │ │ │ │ - ldc 8, cr14, [pc, #96] @ 8618 │ │ │ │ │ + @ instruction: 0xf7fc4479 │ │ │ │ │ + vldr , [pc, #192] @ 8748 │ │ │ │ │ strtmi r0, [r0], -r1, asr #23 │ │ │ │ │ - mrc 7, 6, APSR_nzcv, cr12, cr12, {7} │ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr4, cr12, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r3!, {r2, r3, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r3!, {r2, r5, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq feec3c58 │ │ │ │ │ + svc 0x009ef7fc │ │ │ │ │ + bleq feec3d28 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -ip, asr #29 │ │ │ │ │ + strtmi lr, [r0], -r4, ror #28 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ │ + ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ │ strtmi r4, [r0], -fp, ror #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr , [pc, #472] @ 87d4 │ │ │ │ │ + vldr , [pc, #56] @ 8704 │ │ │ │ │ @ instruction: 0x46200bb4 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr10, cr12, {7} │ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr2, cr12, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r4!, {r1, r3, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r4!, {r1, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00e4f7fc │ │ │ │ │ - bleq feb83c9c │ │ │ │ │ + svc 0x007cf7fc │ │ │ │ │ + bleq feb83d6c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsr #29 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #28 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrrc 7, 15, pc, r8, cr12 @ │ │ │ │ │ + bl ffc466f4 │ │ │ │ │ @ instruction: 0x462049dc │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr , [pc, #336] @ 8790 │ │ │ │ │ + ldc 15, cr14, [pc, #432] @ 88c0 │ │ │ │ │ strtmi r0, [r0], -r7, lsr #23 │ │ │ │ │ - mrc 7, 4, APSR_nzcv, cr8, cr12, {7} │ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr0, cr12, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r5, {r3, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r5, {r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00c2f7fc │ │ │ │ │ - bleq fe843ce0 │ │ │ │ │ + svc 0x005af7fc │ │ │ │ │ + bleq fe843db0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r8, lsl #29 │ │ │ │ │ + strtmi lr, [r0], -r0, lsr #28 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ │ + bl ff3c6738 │ │ │ │ │ strtmi r4, [r0], -sp, asr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr , [pc, #200] @ 874c │ │ │ │ │ + ldc 15, cr14, [pc, #296] @ 887c │ │ │ │ │ @ instruction: 0x46200b9a │ │ │ │ │ - mrc 7, 3, APSR_nzcv, cr6, cr12, {7} │ │ │ │ │ + mcr 7, 0, pc, cr14, cr12, {7} @ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r6, {r1, r2, r5, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r6, {r1, r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00a0f7fc │ │ │ │ │ - bleq fe503d24 │ │ │ │ │ + svc 0x0038f7fc │ │ │ │ │ + bleq fe503df4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r6, ror #28 │ │ │ │ │ + @ instruction: 0x4620edfe │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r4], {252} @ 0xfc │ │ │ │ │ + bl feb4677c │ │ │ │ │ @ instruction: 0x462049be │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr , [pc, #64] @ 8708 │ │ │ │ │ + ldc 15, cr14, [pc, #160] @ 8838 │ │ │ │ │ strtmi r0, [r0], -sp, lsl #23 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ │ + stcl 7, cr15, [ip, #1008]! @ 0x3f0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r7!, {r2, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r7!, {r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x007ef7fc │ │ │ │ │ - bleq fe1c3d68 │ │ │ │ │ + svc 0x0016f7fc │ │ │ │ │ + bleq fe1c3e38 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r4, asr #28 │ │ │ │ │ + @ instruction: 0x4620eddc │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl ffcc66f0 │ │ │ │ │ + bl fe2c67c0 │ │ │ │ │ strtmi r4, [r0], -pc, lsr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 15, cr14, [pc, #440] @ 88c4 │ │ │ │ │ + ldc 15, cr14, [pc, #24] @ 87f4 │ │ │ │ │ strtmi r0, [r0], -r0, lsl #23 │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr2, cr12, {7} │ │ │ │ │ + stcl 7, cr15, [sl, #1008] @ 0x3f0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r8!, {r1, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r8!, {r1, r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x005cf7fc │ │ │ │ │ - bleq 1e83dac │ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr4, cr12, {7} │ │ │ │ │ + bleq 1e83e7c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r2, lsr #28 │ │ │ │ │ + @ instruction: 0x4620edba │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl ff446734 │ │ │ │ │ + bl 1a46804 │ │ │ │ │ strtmi r4, [r0], -r0, lsr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 15, cr14, [pc, #304] @ 8880 │ │ │ │ │ + ldc 14, cr14, [pc, #912] @ 8bb0 │ │ │ │ │ @ instruction: 0x46200b73 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr0, cr12, {7} │ │ │ │ │ + stc 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r9, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r9, {r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x003af7fc │ │ │ │ │ - bleq 1b43df0 │ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr2, cr12, {7} │ │ │ │ │ + bleq 1b43ec0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r0, lsl #28 │ │ │ │ │ + @ instruction: 0x4620ed98 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl febc6778 │ │ │ │ │ + bl 11c6848 │ │ │ │ │ @ instruction: 0x46204991 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 15, cr14, [pc, #168] @ 883c │ │ │ │ │ + ldc 14, cr14, [pc, #776] @ 8b6c │ │ │ │ │ strtmi r0, [r0], -r6, ror #22 │ │ │ │ │ - stcl 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ │ + stc 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi sl, {r1, r2, r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmibmi sl, {r1, r2, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0018f7fc │ │ │ │ │ - bleq 1803e34 │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr0, cr12, {7} │ │ │ │ │ + bleq 1803f04 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620edde │ │ │ │ │ + @ instruction: 0x4620ed76 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl fe3467bc │ │ │ │ │ + bl 94688c │ │ │ │ │ strtmi r4, [r0], -r2, lsl #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 15, cr14, [pc, #32] @ 87f8 │ │ │ │ │ + ldc 14, cr14, [pc, #640] @ 8b28 │ │ │ │ │ @ instruction: 0x46200b59 │ │ │ │ │ - stcl 7, cr15, [ip, #1008] @ 0x3f0 │ │ │ │ │ + stcl 7, cr15, [r4, #-1008]! @ 0xfffffc10 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi fp!, {r2, r3, r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi fp!, {r2, r4, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrc 7, 7, APSR_nzcv, cr6, cr12, {7} │ │ │ │ │ - bleq 14c3e78 │ │ │ │ │ + mcr 7, 4, pc, cr14, cr12, {7} @ │ │ │ │ │ + bleq 14c3f48 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620edbc │ │ │ │ │ + @ instruction: 0x4620ed54 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl 1ac6800 │ │ │ │ │ + bl c68d0 │ │ │ │ │ @ instruction: 0x46204973 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 14, cr14, [pc, #920] @ 8bb4 │ │ │ │ │ + ldc 14, cr14, [pc, #504] @ 8ae4 │ │ │ │ │ strtmi r0, [r0], -ip, asr #22 │ │ │ │ │ - stc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ │ + stcl 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmdbmi ip!, {r1, r3, r4, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi ip!, {r1, r4, r5, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrc 7, 6, APSR_nzcv, cr4, cr12, {7} │ │ │ │ │ - bleq 1183ebc │ │ │ │ │ + mcr 7, 3, pc, cr12, cr12, {7} @ │ │ │ │ │ + bleq 1183f8c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ed9a │ │ │ │ │ + @ instruction: 0x4620ed32 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl 1246844 │ │ │ │ │ + b ff846914 │ │ │ │ │ strtmi r4, [r0], -r4, ror #18 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 14, cr14, [pc, #784] @ 8b70 │ │ │ │ │ + ldc 14, cr14, [pc, #368] @ 8aa0 │ │ │ │ │ @ instruction: 0x46200b3f │ │ │ │ │ - stc 7, cr15, [r8, #1008] @ 0x3f0 │ │ │ │ │ + stc 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi sp, {r3, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi sp, {r4, r6, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr2, cr12, {7} │ │ │ │ │ + mcr 7, 2, pc, cr10, cr12, {7} @ │ │ │ │ │ svclt 0x0000e0b6 │ │ │ │ │ ... │ │ │ │ │ rscsmi r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mrsmi r0, (UNDEF: 0) │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ tstmi r0, r0 │ │ │ │ │ @@ -2769,290 +2821,290 @@ │ │ │ │ │ rsbsmi lr, r4, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi pc, r4, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r0, r5, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r1, r5, r0 │ │ │ │ │ - muleq r3, sl, r8 │ │ │ │ │ - andeq sl, r3, lr, ror r8 │ │ │ │ │ - andeq sl, r3, r2, ror #16 │ │ │ │ │ - andeq sl, r3, r6, asr #16 │ │ │ │ │ - andeq sl, r3, sl, lsr #16 │ │ │ │ │ + andeq sl, r3, r6, lsr #16 │ │ │ │ │ andeq sl, r3, sl, lsl #16 │ │ │ │ │ - andeq sl, r3, sl, ror #15 │ │ │ │ │ + andeq sl, r3, lr, ror #15 │ │ │ │ │ ldrdeq sl, [r3], -r2 │ │ │ │ │ - @ instruction: 0x0003a7ba │ │ │ │ │ - andeq sl, r3, r2, lsr #15 │ │ │ │ │ - andeq sl, r3, sl, lsl #15 │ │ │ │ │ - andeq sl, r3, lr, ror #14 │ │ │ │ │ - andeq sl, r3, r2, asr r7 │ │ │ │ │ - andeq sl, r3, r8, lsr r7 │ │ │ │ │ - andeq sl, r3, r2, lsr #14 │ │ │ │ │ - andeq sl, r3, r8, lsl #14 │ │ │ │ │ - strdeq sl, [r3], -r6 │ │ │ │ │ - andeq sl, r3, r0, ror #13 │ │ │ │ │ - andeq sl, r3, sl, asr #13 │ │ │ │ │ - @ instruction: 0x0003a6b4 │ │ │ │ │ - muleq r3, sl, r6 │ │ │ │ │ - andeq sl, r3, r4, lsl #13 │ │ │ │ │ - andeq sl, r3, lr, ror #12 │ │ │ │ │ - andeq sl, r3, r8, asr r6 │ │ │ │ │ - andeq sl, r3, r6, asr #12 │ │ │ │ │ - andeq sl, r3, ip, lsr #12 │ │ │ │ │ - andeq sl, r3, r2, lsl r6 │ │ │ │ │ - strdeq sl, [r3], -r8 │ │ │ │ │ + @ instruction: 0x0003a7b6 │ │ │ │ │ + muleq r3, r6, r7 │ │ │ │ │ + andeq sl, r3, r6, ror r7 │ │ │ │ │ + andeq sl, r3, lr, asr r7 │ │ │ │ │ + andeq sl, r3, r6, asr #14 │ │ │ │ │ + andeq sl, r3, lr, lsr #14 │ │ │ │ │ + andeq sl, r3, r6, lsl r7 │ │ │ │ │ + strdeq sl, [r3], -sl @ │ │ │ │ │ ldrdeq sl, [r3], -lr │ │ │ │ │ - andeq sl, r3, r4, asr #11 │ │ │ │ │ - andeq sl, r3, lr, lsr #11 │ │ │ │ │ - muleq r3, r4, r5 │ │ │ │ │ - andeq sl, r3, sl, ror r5 │ │ │ │ │ - andeq sl, r3, r0, ror #10 │ │ │ │ │ - andeq sl, r3, r6, asr #10 │ │ │ │ │ - bleq ffc44070 │ │ │ │ │ + andeq sl, r3, r4, asr #13 │ │ │ │ │ + andeq sl, r3, lr, lsr #13 │ │ │ │ │ + muleq r3, r4, r6 │ │ │ │ │ + andeq sl, r3, r2, lsl #13 │ │ │ │ │ + andeq sl, r3, ip, ror #12 │ │ │ │ │ + andeq sl, r3, r6, asr r6 │ │ │ │ │ + andeq sl, r3, r0, asr #12 │ │ │ │ │ + andeq sl, r3, r6, lsr #12 │ │ │ │ │ + andeq sl, r3, r0, lsl r6 │ │ │ │ │ + strdeq sl, [r3], -sl @ │ │ │ │ │ + andeq sl, r3, r4, ror #11 │ │ │ │ │ + ldrdeq sl, [r3], -r2 │ │ │ │ │ + @ instruction: 0x0003a5b8 │ │ │ │ │ + muleq r3, lr, r5 │ │ │ │ │ + andeq sl, r3, r4, lsl #11 │ │ │ │ │ + andeq sl, r3, sl, ror #10 │ │ │ │ │ + andeq sl, r3, r0, asr r5 │ │ │ │ │ + andeq sl, r3, sl, lsr r5 │ │ │ │ │ + andeq sl, r3, r0, lsr #10 │ │ │ │ │ + andeq sl, r3, r6, lsl #10 │ │ │ │ │ + andeq sl, r3, ip, ror #9 │ │ │ │ │ + ldrdeq sl, [r3], -r2 │ │ │ │ │ + bleq ffc44140 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r0, asr #25 │ │ │ │ │ + @ instruction: 0x4620ec58 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 1bc69f8 │ │ │ │ │ + b 1c6ac8 │ │ │ │ │ strne pc, [r8], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stcl 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ │ - bleq ffa84094 │ │ │ │ │ + stc 7, cr15, [r0, #1008] @ 0x3f0 │ │ │ │ │ + bleq ffa84164 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -lr, lsr #25 │ │ │ │ │ + strtmi lr, [r0], -r6, asr #24 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 1746a1c │ │ │ │ │ + ldmib r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strbtne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ │ - bleq ff8c40b8 │ │ │ │ │ + stcl 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ │ + bleq ff8c4188 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ec9c │ │ │ │ │ + @ instruction: 0x4620ec34 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 12c6a40 │ │ │ │ │ + stmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stcl 7, cr15, [r4, #1008] @ 0x3f0 │ │ │ │ │ - bleq ff7040dc │ │ │ │ │ + ldcl 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ │ + bleq ff7041ac │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsl #25 │ │ │ │ │ + strtmi lr, [r0], -r2, lsr #24 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b e46a64 │ │ │ │ │ + ldmib r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r2, #1008]! @ 0x3f0 │ │ │ │ │ - bleq ff544100 │ │ │ │ │ + stcl 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ │ + bleq ff5441d0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ec78 │ │ │ │ │ + @ instruction: 0x4620ec10 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 9c6a88 │ │ │ │ │ + ldmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strne pc, [r8], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [r0, #1008]! @ 0x3f0 │ │ │ │ │ - bleq ff384124 │ │ │ │ │ + ldc 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ │ + bleq ff3841f4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r6, ror #24 │ │ │ │ │ + @ instruction: 0x4620ebfe │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 546aac │ │ │ │ │ + stmib ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462049fa │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 13, cr14, [pc, #576] @ 8d08 │ │ │ │ │ + ldc 13, cr14, [pc, #160] @ 8c38 │ │ │ │ │ strtmi r0, [r0], -r7, asr #23 │ │ │ │ │ - mrrc 7, 15, pc, r4, cr12 @ │ │ │ │ │ + bl ffb46b90 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r3!, {r2, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r3!, {r2, r3, r4, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [lr, #-1008]! @ 0xfffffc10 │ │ │ │ │ - bleq ff044168 │ │ │ │ │ + ldc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ │ + bleq ff044238 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r4, asr #24 │ │ │ │ │ + @ instruction: 0x4620ebdc │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -fp, ror #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 13, cr14, [pc, #440] @ 8cc4 │ │ │ │ │ + ldc 13, cr14, [pc, #24] @ 8bf4 │ │ │ │ │ @ instruction: 0x46200bba │ │ │ │ │ - ldc 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ │ + bl ff2c6bd4 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r4!, {r1, r5, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r4!, {r1, r3, r4, r5, r6, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [ip, #-1008] @ 0xfffffc10 │ │ │ │ │ - bleq fed041ac │ │ │ │ │ + ldcl 7, cr15, [r4], #1008 @ 0x3f0 │ │ │ │ │ + bleq fed0427c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r2, lsr #24 │ │ │ │ │ + @ instruction: 0x4620ebba │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldmib r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x462049dc │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 13, cr14, [pc, #304] @ 8c80 │ │ │ │ │ + ldc 12, cr14, [pc, #912] @ 8fb0 │ │ │ │ │ strtmi r0, [r0], -sp, lsr #23 │ │ │ │ │ - ldc 7, cr15, [r0], {252} @ 0xfc │ │ │ │ │ + bl fea46c18 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r5, {r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r5, {r3, r4, r6, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ │ - bleq fe9c41f0 │ │ │ │ │ + ldcl 7, cr15, [r2], {252} @ 0xfc │ │ │ │ │ + bleq fe9c42c0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r0, lsl #24 │ │ │ │ │ + @ instruction: 0x4620eb98 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -sp, asr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 13, cr14, [pc, #168] @ 8c3c │ │ │ │ │ + ldc 12, cr14, [pc, #776] @ 8f6c │ │ │ │ │ strtmi r0, [r0], -r0, lsr #23 │ │ │ │ │ - bl ffbc6b8c │ │ │ │ │ + bl fe1c6c5c │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r6, {r1, r2, r3, r4, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r6, {r1, r2, r4, r5, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r8, #-1008] @ 0xfffffc10 │ │ │ │ │ - bleq fe684234 │ │ │ │ │ + ldc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ │ + bleq fe684304 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ebde │ │ │ │ │ + @ instruction: 0x4620eb76 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462049be │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 13, cr14, [pc, #32] @ 8bf8 │ │ │ │ │ + ldc 12, cr14, [pc, #640] @ 8f28 │ │ │ │ │ @ instruction: 0x46200b93 │ │ │ │ │ - bl ff346bd0 │ │ │ │ │ + bl 1946ca0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r7!, {r2, r3, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r7!, {r2, r4, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ │ - bleq fe344278 │ │ │ │ │ + stc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ │ + bleq fe344348 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ebbc │ │ │ │ │ + @ instruction: 0x4620eb54 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -pc, lsr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #920] @ 8fb4 │ │ │ │ │ + ldc 12, cr14, [pc, #504] @ 8ee4 │ │ │ │ │ strtmi r0, [r0], -r6, lsl #23 │ │ │ │ │ - bl feac6c14 │ │ │ │ │ + bl 10c6ce4 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi r8!, {r1, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r8!, {r1, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r4], {252} @ 0xfc │ │ │ │ │ - bleq 20042bc │ │ │ │ │ + stcl 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ │ + bleq 200438c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eb9a │ │ │ │ │ + @ instruction: 0x4620eb32 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r0, lsr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #784] @ 8f70 │ │ │ │ │ + ldc 12, cr14, [pc, #368] @ 8ea0 │ │ │ │ │ @ instruction: 0x46200b79 │ │ │ │ │ - bl fe246c58 │ │ │ │ │ + bl 846d28 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmibmi r9, {r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r9, {r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r2], #1008 @ 0x3f0 │ │ │ │ │ - bleq 1cc4300 │ │ │ │ │ + mcrr 7, 15, pc, sl, cr12 @ │ │ │ │ │ + bleq 1cc43d0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eb78 │ │ │ │ │ + @ instruction: 0x4620eb10 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46204991 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #648] @ 8f2c │ │ │ │ │ + ldc 12, cr14, [pc, #232] @ 8e5c │ │ │ │ │ strtmi r0, [r0], -ip, ror #22 │ │ │ │ │ - bl 19c6c9c │ │ │ │ │ + b fffc6d6c │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmibmi sl, {r1, r2, r4, r8, fp, sp, lr, pc} │ │ │ │ │ + stmibmi sl, {r1, r2, r3, r5, r7, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r0], {252} @ 0xfc │ │ │ │ │ - bleq 1984344 │ │ │ │ │ + stc 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ │ + bleq 1984414 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eb56 │ │ │ │ │ + strtmi lr, [r0], -lr, ror #21 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r2, lsl #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #512] @ 8ee8 │ │ │ │ │ + ldc 12, cr14, [pc, #96] @ 8e18 │ │ │ │ │ @ instruction: 0x46200b5f │ │ │ │ │ - bl 1146ce0 │ │ │ │ │ + b ff746db0 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi fp!, {r2, r4, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi fp!, {r2, r3, r7, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stcl 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ │ - bleq 1644388 │ │ │ │ │ + stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ │ + bleq 1644458 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eb34 │ │ │ │ │ + strtmi lr, [r0], -ip, asr #21 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46204973 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #376] @ 8ea4 │ │ │ │ │ + vldr d14, [pc, #984] @ 91d4 │ │ │ │ │ @ instruction: 0x46200b52 │ │ │ │ │ - bl 8c6d24 │ │ │ │ │ + b feec6df4 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - stmdbmi ip!, {r1, r4, r6, r7, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi ip!, {r1, r3, r5, r6, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mcrr 7, 15, pc, ip, cr12 @ │ │ │ │ │ - bleq 13043cc │ │ │ │ │ + bl ff946e0c │ │ │ │ │ + bleq 130449c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eb12 │ │ │ │ │ + strtmi lr, [r0], -sl, lsr #21 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmia r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r4, ror #18 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 12, cr14, [pc, #240] @ 8e60 │ │ │ │ │ + vldr d14, [pc, #848] @ 9190 │ │ │ │ │ strtmi r0, [r0], -r5, asr #22 │ │ │ │ │ - bl 46d68 │ │ │ │ │ + b fe646e38 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fc71f0 │ │ │ │ │ - ldmdbmi sp, {r4, r5, r7, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi sp, {r3, r6, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [sl], #-1008 @ 0xfffffc10 │ │ │ │ │ - bleq fc4410 │ │ │ │ │ + bl ff0c6e50 │ │ │ │ │ + bleq fc44e0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620eaf0 │ │ │ │ │ + strtmi lr, [r0], -r8, lsl #21 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldm lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46204955 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - adc lr, r7, sl, lsl ip │ │ │ │ │ + strht lr, [r7], r2 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r2, r5, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r3, r5, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r4, r5, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -3101,283 +3153,283 @@ │ │ │ │ │ rsbsmi sl, r6, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi fp, r6, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi ip, r6, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi sp, r6, r0 │ │ │ │ │ - @ instruction: 0x0003a3be │ │ │ │ │ - andeq sl, r3, r6, lsr #7 │ │ │ │ │ - andeq sl, r3, lr, lsl #7 │ │ │ │ │ - andeq sl, r3, r6, ror r3 │ │ │ │ │ - andeq sl, r3, lr, asr r3 │ │ │ │ │ - andeq sl, r3, r8, asr #6 │ │ │ │ │ + andeq sl, r3, sl, asr #6 │ │ │ │ │ andeq sl, r3, r2, lsr r3 │ │ │ │ │ - andeq sl, r3, ip, lsl r3 │ │ │ │ │ - andeq sl, r3, r6, lsl #6 │ │ │ │ │ - andeq sl, r3, ip, ror #5 │ │ │ │ │ - ldrdeq sl, [r3], -r2 │ │ │ │ │ - @ instruction: 0x0003a2b8 │ │ │ │ │ - muleq r3, lr, r2 │ │ │ │ │ - andeq sl, r3, r4, lsl #5 │ │ │ │ │ - andeq sl, r3, sl, ror #4 │ │ │ │ │ - andeq sl, r3, r4, asr r2 │ │ │ │ │ - andeq sl, r3, sl, lsr r2 │ │ │ │ │ - andeq sl, r3, r4, lsr #4 │ │ │ │ │ - andeq sl, r3, lr, lsl #4 │ │ │ │ │ - strdeq sl, [r3], -r8 │ │ │ │ │ - andeq sl, r3, r2, ror #3 │ │ │ │ │ - andeq sl, r3, ip, asr #3 │ │ │ │ │ - @ instruction: 0x0003a1b2 │ │ │ │ │ - muleq r3, ip, r1 │ │ │ │ │ - andeq sl, r3, r6, lsl #3 │ │ │ │ │ - andeq sl, r3, r0, ror r1 │ │ │ │ │ - andeq sl, r3, sl, asr r1 │ │ │ │ │ - andeq sl, r3, r4, asr #2 │ │ │ │ │ - bleq ffc84584 │ │ │ │ │ + andeq sl, r3, sl, lsl r3 │ │ │ │ │ + andeq sl, r3, r2, lsl #6 │ │ │ │ │ + andeq sl, r3, sl, ror #5 │ │ │ │ │ + ldrdeq sl, [r3], -r4 │ │ │ │ │ + @ instruction: 0x0003a2be │ │ │ │ │ + andeq sl, r3, r8, lsr #5 │ │ │ │ │ + muleq r3, r2, r2 │ │ │ │ │ + andeq sl, r3, r8, ror r2 │ │ │ │ │ + andeq sl, r3, lr, asr r2 │ │ │ │ │ + andeq sl, r3, r4, asr #4 │ │ │ │ │ + andeq sl, r3, sl, lsr #4 │ │ │ │ │ + andeq sl, r3, r0, lsl r2 │ │ │ │ │ + strdeq sl, [r3], -r6 │ │ │ │ │ + andeq sl, r3, r0, ror #3 │ │ │ │ │ + andeq sl, r3, r6, asr #3 │ │ │ │ │ + @ instruction: 0x0003a1b0 │ │ │ │ │ + muleq r3, sl, r1 │ │ │ │ │ + andeq sl, r3, r4, lsl #3 │ │ │ │ │ + andeq sl, r3, lr, ror #2 │ │ │ │ │ + andeq sl, r3, r8, asr r1 │ │ │ │ │ + andeq sl, r3, lr, lsr r1 │ │ │ │ │ + andeq sl, r3, r8, lsr #2 │ │ │ │ │ + andeq sl, r3, r2, lsl r1 │ │ │ │ │ + strdeq sl, [r3], -ip │ │ │ │ │ + andeq sl, r3, r6, ror #1 │ │ │ │ │ + ldrdeq sl, [r3], -r0 │ │ │ │ │ + bleq ffc84654 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ea36 │ │ │ │ │ + strtmi lr, [r0], -lr, asr #19 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x00e4f7fb │ │ │ │ │ + svc 0x007cf7fb │ │ │ │ │ strne pc, [ip], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 17c6f18 │ │ │ │ │ - bleq ffac45a8 │ │ │ │ │ + b ffdc6fe8 │ │ │ │ │ + bleq ffac4678 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsr #20 │ │ │ │ │ + @ instruction: 0x4620e9bc │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x00d2f7fb │ │ │ │ │ + svc 0x006af7fb │ │ │ │ │ strbtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1346f3c │ │ │ │ │ - bleq ff9045cc │ │ │ │ │ + b ff94700c │ │ │ │ │ + bleq ff90469c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620ea12 │ │ │ │ │ + strtmi lr, [r0], -sl, lsr #19 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x00c0f7fb │ │ │ │ │ + svc 0x0058f7fb │ │ │ │ │ strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ec6f60 │ │ │ │ │ - bleq ff7445f0 │ │ │ │ │ + b ff4c7030 │ │ │ │ │ + bleq ff7446c0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r0, lsl #20 │ │ │ │ │ + @ instruction: 0x4620e998 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x00aef7fb │ │ │ │ │ + svc 0x0046f7fb │ │ │ │ │ strtne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl a46f84 │ │ │ │ │ - bleq ff584614 │ │ │ │ │ + b ff047054 │ │ │ │ │ + bleq ff5846e4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -lr, ror #19 │ │ │ │ │ + strtmi lr, [r0], -r6, lsl #19 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x009cf7fb │ │ │ │ │ + svc 0x0034f7fb │ │ │ │ │ strne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 5c6fa8 │ │ │ │ │ - bleq ff3c4638 │ │ │ │ │ + b febc7078 │ │ │ │ │ + bleq ff3c4708 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e9dc │ │ │ │ │ + @ instruction: 0x4620e974 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x008af7fb │ │ │ │ │ + svc 0x0022f7fb │ │ │ │ │ @ instruction: 0x462049fb │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr d14, [pc, #24] @ 8ff4 │ │ │ │ │ + vldr s28, [pc, #632] @ 9324 │ │ │ │ │ strtmi r0, [r0], -r8, asr #23 │ │ │ │ │ - stmib sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r4!, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r4!, {r1, r4, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b ffd46fec │ │ │ │ │ - bleq ff08467c │ │ │ │ │ + b fe3470bc │ │ │ │ │ + bleq ff08474c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e9ba │ │ │ │ │ + @ instruction: 0x4620e952 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0068f7fb │ │ │ │ │ + svc 0x0000f7fb │ │ │ │ │ strtmi r4, [r0], -ip, ror #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #912] @ 93b0 │ │ │ │ │ + vldr s28, [pc, #496] @ 92e0 │ │ │ │ │ @ instruction: 0x46200bbb │ │ │ │ │ - stmib r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r5!, {r3, r4, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r5!, {r4, r5, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b ff4c7030 │ │ │ │ │ - bleq fed446c0 │ │ │ │ │ + b 1ac7100 │ │ │ │ │ + bleq fed44790 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e998 │ │ │ │ │ + @ instruction: 0x4620e930 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0046f7fb │ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr14, cr11, {7} │ │ │ │ │ @ instruction: 0x462049dd │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #776] @ 936c │ │ │ │ │ + vldr s28, [pc, #360] @ 929c │ │ │ │ │ strtmi r0, [r0], -lr, lsr #23 │ │ │ │ │ - stmib r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r6, {r1, r2, r4, r5, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r6, {r1, r2, r3, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fec47074 │ │ │ │ │ - bleq fea04704 │ │ │ │ │ + b 1247144 │ │ │ │ │ + bleq fea047d4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e976 │ │ │ │ │ + strtmi lr, [r0], -lr, lsl #18 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0024f7fb │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr12, cr11, {7} │ │ │ │ │ strtmi r4, [r0], -lr, asr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #640] @ 9328 │ │ │ │ │ + vldr s28, [pc, #224] @ 9258 │ │ │ │ │ strtmi r0, [r0], -r1, lsr #23 │ │ │ │ │ - stmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r7, {r2, r4, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r7, {r2, r3, r5, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fe3c70b8 │ │ │ │ │ - bleq fe6c4748 │ │ │ │ │ + b 9c7188 │ │ │ │ │ + bleq fe6c4818 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e954 │ │ │ │ │ + strtmi lr, [r0], -ip, ror #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - svc 0x0002f7fb │ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr10, cr11, {7} │ │ │ │ │ @ instruction: 0x462049bf │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #504] @ 92e4 │ │ │ │ │ + vldr s28, [pc, #88] @ 9214 │ │ │ │ │ @ instruction: 0x46200b94 │ │ │ │ │ - stmdb r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r8!, {r1, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r8!, {r1, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1b470fc │ │ │ │ │ - bleq fe38478c │ │ │ │ │ + b 1471cc │ │ │ │ │ + bleq fe38485c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e932 │ │ │ │ │ + strtmi lr, [r0], -sl, asr #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mcr 7, 7, pc, cr0, cr11, {7} @ │ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ │ @ instruction: 0x462049b0 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #368] @ 92a0 │ │ │ │ │ + vldr.16 s28, [pc, #488] @ 93e8 │ │ │ │ │ strtmi r0, [r0], -r7, lsl #23 │ │ │ │ │ - stmdb r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r9!, {r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r9!, {r3, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 12c7140 │ │ │ │ │ - bleq fe0447d0 │ │ │ │ │ + stmib r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq fe0448a0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - @ instruction: 0x4620e910 │ │ │ │ │ + strtmi lr, [r0], -r8, lsr #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr14, cr11, {7} │ │ │ │ │ + mrc 7, 2, APSR_nzcv, cr6, cr11, {7} │ │ │ │ │ strtmi r4, [r0], -r1, lsr #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #232] @ 925c │ │ │ │ │ + vldr.16 s28, [pc, #420] @ 93e8 │ │ │ │ │ @ instruction: 0x46200b7a │ │ │ │ │ - ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi sl, {r1, r2, r3, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi sl, {r1, r2, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b a47184 │ │ │ │ │ - bleq 1d04814 │ │ │ │ │ + stmib r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 1d048e4 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -lr, ror #17 │ │ │ │ │ + strtmi lr, [r0], -r6, lsl #17 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 4, APSR_nzcv, cr12, cr11, {7} │ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr4, cr11, {7} │ │ │ │ │ @ instruction: 0x46204992 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr s28, [pc, #96] @ 9218 │ │ │ │ │ + vldr.16 s28, [pc, #352] @ 93e8 │ │ │ │ │ strtmi r0, [r0], -sp, ror #22 │ │ │ │ │ - ldm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi fp, {r2, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi fp, {r2, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1c71c8 │ │ │ │ │ - bleq 19c4858 │ │ │ │ │ + ldmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 19c4928 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -ip, asr #17 │ │ │ │ │ + strtmi lr, [r0], -r4, ror #16 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 3, APSR_nzcv, cr10, cr11, {7} │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr2, cr11, {7} │ │ │ │ │ strtmi r4, [r0], -r3, lsl #19 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr.16 s28, [pc, #492] @ 93e8 │ │ │ │ │ + vldr.16 s28, [pc, #284] @ 93e8 │ │ │ │ │ strtmi r0, [r0], -r0, ror #22 │ │ │ │ │ - ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi ip!, {r1, r3, r5, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi ip!, {r1, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq 168489c │ │ │ │ │ + ldmdb ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 168496c │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsr #17 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #16 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr8, cr11, {7} │ │ │ │ │ + ldcl 7, cr15, [r0, #1004]! @ 0x3ec │ │ │ │ │ @ instruction: 0x46204974 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr.16 s28, [pc, #424] @ 93e8 │ │ │ │ │ + vldr.16 s28, [pc, #216] @ 93e8 │ │ │ │ │ @ instruction: 0x46200b53 │ │ │ │ │ - ldm r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmdbmi sp!, {r3, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi sp!, {r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq 13448e0 │ │ │ │ │ + ldmdb sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 13449b0 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r8, lsl #17 │ │ │ │ │ + strtmi lr, [r0], -r0, lsr #16 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr6, cr11, {7} │ │ │ │ │ + stcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ │ strtmi r4, [r0], -r5, ror #18 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - vldr.16 s28, [pc, #356] @ 93e8 │ │ │ │ │ + vldr.16 s28, [pc, #148] @ 93e8 │ │ │ │ │ strtmi r0, [r0], -r6, asr #22 │ │ │ │ │ - ldmda r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmda lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi lr, {r1, r2, r5, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi lr, {r1, r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq 1004924 │ │ │ │ │ - @ instruction: 0xf7fc4620 │ │ │ │ │ - strtmi lr, [r0], -r6, ror #16 │ │ │ │ │ + ldmdb r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq 10049f4 │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + qsub8mi lr, r0, lr │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr4, cr11, {7} │ │ │ │ │ + stc 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ │ @ instruction: 0x46204956 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - umlal lr, r9, r0, r9 │ │ │ │ │ + adc lr, r9, r8, lsr #18 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r9, r9, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi lr, r6, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi pc, r6, r0 │ │ │ │ │ @@ -3427,283 +3479,283 @@ │ │ │ │ │ rsbsmi r4, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r5, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r6, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r7, r8, r0 │ │ │ │ │ - ldrdeq r9, [r3], -sl │ │ │ │ │ - andeq r9, r3, r2, asr #31 │ │ │ │ │ - andeq r9, r3, sl, lsr #31 │ │ │ │ │ - muleq r3, r2, pc @ │ │ │ │ │ - andeq r9, r3, sl, ror pc │ │ │ │ │ - andeq r9, r3, r8, ror #30 │ │ │ │ │ - andeq r9, r3, r2, asr pc │ │ │ │ │ - andeq r9, r3, r0, asr #30 │ │ │ │ │ - andeq r9, r3, sl, lsr #30 │ │ │ │ │ - andeq r9, r3, r4, lsl pc │ │ │ │ │ - strdeq r9, [r3], -lr │ │ │ │ │ - andeq r9, r3, r8, ror #29 │ │ │ │ │ - ldrdeq r9, [r3], -r2 │ │ │ │ │ - @ instruction: 0x00039ebc │ │ │ │ │ - andeq r9, r3, r6, lsr #29 │ │ │ │ │ - muleq r3, r0, lr │ │ │ │ │ - andeq r9, r3, lr, ror lr │ │ │ │ │ - andeq r9, r3, r8, ror #28 │ │ │ │ │ - andeq r9, r3, r2, asr lr │ │ │ │ │ - andeq r9, r3, r8, lsr lr │ │ │ │ │ - andeq r9, r3, lr, lsl lr │ │ │ │ │ - andeq r9, r3, r8, lsl #28 │ │ │ │ │ - strdeq r9, [r3], -r2 │ │ │ │ │ - ldrdeq r9, [r3], -ip │ │ │ │ │ - andeq r9, r3, r6, asr #27 │ │ │ │ │ - @ instruction: 0x00039db0 │ │ │ │ │ - muleq r3, sl, sp │ │ │ │ │ - andeq r9, r3, r4, lsl #27 │ │ │ │ │ - bleq ffc84a9c │ │ │ │ │ + andeq r9, r3, r6, ror #30 │ │ │ │ │ + andeq r9, r3, lr, asr #30 │ │ │ │ │ + andeq r9, r3, r6, lsr pc │ │ │ │ │ + andeq r9, r3, lr, lsl pc │ │ │ │ │ + andeq r9, r3, r6, lsl #30 │ │ │ │ │ + strdeq r9, [r3], -r4 │ │ │ │ │ + ldrdeq r9, [r3], -lr │ │ │ │ │ + andeq r9, r3, ip, asr #29 │ │ │ │ │ + @ instruction: 0x00039eb6 │ │ │ │ │ + andeq r9, r3, r0, lsr #29 │ │ │ │ │ + andeq r9, r3, sl, lsl #29 │ │ │ │ │ + andeq r9, r3, r4, ror lr │ │ │ │ │ + andeq r9, r3, lr, asr lr │ │ │ │ │ + andeq r9, r3, r8, asr #28 │ │ │ │ │ + andeq r9, r3, r2, lsr lr │ │ │ │ │ + andeq r9, r3, ip, lsl lr │ │ │ │ │ + andeq r9, r3, sl, lsl #28 │ │ │ │ │ + strdeq r9, [r3], -r4 │ │ │ │ │ + ldrdeq r9, [r3], -lr │ │ │ │ │ + andeq r9, r3, r4, asr #27 │ │ │ │ │ + andeq r9, r3, sl, lsr #27 │ │ │ │ │ + muleq r3, r4, sp │ │ │ │ │ + andeq r9, r3, lr, ror sp │ │ │ │ │ + andeq r9, r3, r8, ror #26 │ │ │ │ │ + andeq r9, r3, r2, asr sp │ │ │ │ │ + andeq r9, r3, ip, lsr sp │ │ │ │ │ + andeq r9, r3, r6, lsr #26 │ │ │ │ │ + andeq r9, r3, r0, lsl sp │ │ │ │ │ + bleq ffc84b6c │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsr #31 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ │ + ldcl 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ │ strne pc, [ip], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ffac4ac0 │ │ │ │ │ + stmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq ffac4b90 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - qadd8mi lr, r0, r8 │ │ │ │ │ + qasxmi lr, r0, r0 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stcl 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ │ + ldcl 7, cr15, [lr], {251} @ 0xfb │ │ │ │ │ strbtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff904ae4 │ │ │ │ │ + ldmda r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq ff904bb4 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r6, lsl #31 │ │ │ │ │ + qadd16mi lr, r0, lr │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ │ + stcl 7, cr15, [ip], {251} @ 0xfb │ │ │ │ │ strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ff744b08 │ │ │ │ │ + stmda r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq ff744bd8 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - qsub16mi lr, r0, r4 │ │ │ │ │ + strtmi lr, [r0], -ip, lsl #30 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stc 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ │ + ldc 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ │ strtne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ff584b2c │ │ │ │ │ + ldmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ff584bfc │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r2, ror #30 │ │ │ │ │ + @ instruction: 0x4620eefa │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ │ + stc 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ │ strne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stm sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq ff3c4b50 │ │ │ │ │ + stmda r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ff3c4c20 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - qsaxmi lr, r0, r0 │ │ │ │ │ + strtmi lr, [r0], -r8, ror #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ │ + ldc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ │ @ instruction: 0x462049fb │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 8, cr14, [pc, #488] @ 96dc │ │ │ │ │ + ldc 8, cr14, [pc, #72] @ 960c │ │ │ │ │ strtmi r0, [r0], -r8, asr #23 │ │ │ │ │ - svc 0x003ef7fb │ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr6, cr11, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r4!, {r1, r2, r3, r5, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r4!, {r1, r2, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff084b94 │ │ │ │ │ + stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bleq ff084c64 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -lr, lsr #30 │ │ │ │ │ + strtmi lr, [r0], -r6, asr #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [ip], {251} @ 0xfb │ │ │ │ │ + ldcl 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ │ strtmi r4, [r0], -ip, ror #19 │ │ │ │ │ - @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 8, cr14, [pc, #352] @ 9698 │ │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ │ + vldr , [pc, #448] @ 97c8 │ │ │ │ │ @ instruction: 0x46200bbb │ │ │ │ │ - svc 0x001cf7fb │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr4, cr11, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r5!, {r2, r3, r6, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r5!, {r2, r5, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r6, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq fed44bd8 │ │ │ │ │ + svc 0x00def7fb │ │ │ │ │ + bleq fed44ca8 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -ip, lsl #30 │ │ │ │ │ + strtmi lr, [r0], -r4, lsr #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ │ + mrrc 7, 15, pc, r2, cr11 @ │ │ │ │ │ @ instruction: 0x462049dd │ │ │ │ │ - @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 8, cr14, [pc, #216] @ 9654 │ │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ │ + vldr , [pc, #312] @ 9784 │ │ │ │ │ strtmi r0, [r0], -lr, lsr #23 │ │ │ │ │ - mrc 7, 7, APSR_nzcv, cr10, cr11, {7} │ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr2, cr11, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r6, {r1, r3, r5, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r6, {r1, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq fea04c1c │ │ │ │ │ + svc 0x00bcf7fb │ │ │ │ │ + bleq fea04cec │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -sl, ror #29 │ │ │ │ │ + strtmi lr, [r0], -r2, lsl #29 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ │ + ldc 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ │ strtmi r4, [r0], -lr, asr #19 │ │ │ │ │ - @ instruction: 0xf7fc4479 │ │ │ │ │ - ldc 8, cr14, [pc, #80] @ 9610 │ │ │ │ │ + @ instruction: 0xf7fb4479 │ │ │ │ │ + vldr , [pc, #176] @ 9740 │ │ │ │ │ strtmi r0, [r0], -r1, lsr #23 │ │ │ │ │ - mrc 7, 6, APSR_nzcv, cr8, cr11, {7} │ │ │ │ │ + mrc 7, 3, APSR_nzcv, cr0, cr11, {7} │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r7, {r3, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r7, {r5, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq fe6c4c60 │ │ │ │ │ + svc 0x009af7fb │ │ │ │ │ + bleq fe6c4d30 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r8, asr #29 │ │ │ │ │ + strtmi lr, [r0], -r0, ror #28 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldcl 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ │ + stc 7, cr15, [lr], {251} @ 0xfb │ │ │ │ │ @ instruction: 0x462049bf │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr , [pc, #456] @ 97cc │ │ │ │ │ + vldr , [pc, #40] @ 96fc │ │ │ │ │ @ instruction: 0x46200b94 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr6, cr11, {7} │ │ │ │ │ + mcr 7, 2, pc, cr14, cr11, {7} @ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r8!, {r1, r2, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi r8!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00e0f7fb │ │ │ │ │ - bleq fe384ca4 │ │ │ │ │ + svc 0x0078f7fb │ │ │ │ │ + bleq fe384d74 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r6, lsr #29 │ │ │ │ │ + @ instruction: 0x4620ee3e │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - mrrc 7, 15, pc, r4, cr11 @ │ │ │ │ │ + bl ffb476f8 │ │ │ │ │ @ instruction: 0x462049b0 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr , [pc, #320] @ 9788 │ │ │ │ │ + ldc 15, cr14, [pc, #416] @ 98b8 │ │ │ │ │ strtmi r0, [r0], -r7, lsl #23 │ │ │ │ │ - mrc 7, 4, APSR_nzcv, cr4, cr11, {7} │ │ │ │ │ + mcr 7, 1, pc, cr12, cr11, {7} @ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r9!, {r2, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r9!, {r2, r3, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00bef7fb │ │ │ │ │ - bleq fe044ce8 │ │ │ │ │ + svc 0x0056f7fb │ │ │ │ │ + bleq fe044db8 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsl #29 │ │ │ │ │ + @ instruction: 0x4620ee1c │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r2], #-1004 @ 0xfffffc14 │ │ │ │ │ + bl ff2c773c │ │ │ │ │ strtmi r4, [r0], -r1, lsr #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr , [pc, #184] @ 9744 │ │ │ │ │ + ldc 15, cr14, [pc, #280] @ 9874 │ │ │ │ │ @ instruction: 0x46200b7a │ │ │ │ │ - mrc 7, 3, APSR_nzcv, cr2, cr11, {7} │ │ │ │ │ + mcr 7, 0, pc, cr10, cr11, {7} @ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi sl, {r1, r5, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi sl, {r1, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x009cf7fb │ │ │ │ │ - bleq 1d04d2c │ │ │ │ │ + svc 0x0034f7fb │ │ │ │ │ + bleq 1d04dfc │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r2, ror #28 │ │ │ │ │ + @ instruction: 0x4620edfa │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldc 7, cr15, [r0], {251} @ 0xfb │ │ │ │ │ + bl fea47780 │ │ │ │ │ @ instruction: 0x46204992 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr , [pc, #48] @ 9700 │ │ │ │ │ + ldc 15, cr14, [pc, #144] @ 9830 │ │ │ │ │ strtmi r0, [r0], -sp, ror #22 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr0, cr11, {7} │ │ │ │ │ + stcl 7, cr15, [r8, #1004]! @ 0x3ec │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi fp, {sl, fp, sp, lr, pc} │ │ │ │ │ + stmibmi fp, {r3, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x007af7fb │ │ │ │ │ - bleq 19c4d70 │ │ │ │ │ + svc 0x0012f7fb │ │ │ │ │ + bleq 19c4e40 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r0, asr #28 │ │ │ │ │ + @ instruction: 0x4620edd8 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl ffbc76f4 │ │ │ │ │ + bl fe1c77c4 │ │ │ │ │ strtmi r4, [r0], -r3, lsl #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 15, cr14, [pc, #424] @ 98bc │ │ │ │ │ + ldc 15, cr14, [pc, #8] @ 97ec │ │ │ │ │ strtmi r0, [r0], -r0, ror #22 │ │ │ │ │ - mcr 7, 1, pc, cr14, cr11, {7} @ │ │ │ │ │ + stcl 7, cr15, [r6, #1004] @ 0x3ec │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi ip!, {r1, r2, r3, r4, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi ip!, {r1, r2, r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0058f7fb │ │ │ │ │ - bleq 1684db4 │ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr0, cr11, {7} │ │ │ │ │ + bleq 1684e84 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ee1e │ │ │ │ │ + @ instruction: 0x4620edb6 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl ff347738 │ │ │ │ │ + bl 1947808 │ │ │ │ │ @ instruction: 0x46204974 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 15, cr14, [pc, #288] @ 9878 │ │ │ │ │ + ldc 14, cr14, [pc, #896] @ 9ba8 │ │ │ │ │ @ instruction: 0x46200b53 │ │ │ │ │ - mcr 7, 0, pc, cr12, cr11, {7} @ │ │ │ │ │ + stc 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmdbmi sp!, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi sp!, {r2, r4, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0036f7fb │ │ │ │ │ - bleq 1344df8 │ │ │ │ │ + mcr 7, 6, pc, cr14, cr11, {7} @ │ │ │ │ │ + bleq 1344ec8 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620edfc │ │ │ │ │ + @ instruction: 0x4620ed94 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl feac777c │ │ │ │ │ + bl 10c784c │ │ │ │ │ strtmi r4, [r0], -r5, ror #18 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 15, cr14, [pc, #152] @ 9834 │ │ │ │ │ + ldc 14, cr14, [pc, #760] @ 9b64 │ │ │ │ │ strtmi r0, [r0], -r6, asr #22 │ │ │ │ │ - stcl 7, cr15, [sl, #1004]! @ 0x3ec │ │ │ │ │ + stc 7, cr15, [r2, #1004] @ 0x3ec │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi lr, {r1, r3, r4, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi lr, {r1, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0014f7fb │ │ │ │ │ - bleq 1004e3c │ │ │ │ │ + mcr 7, 5, pc, cr12, cr11, {7} @ │ │ │ │ │ + bleq 1004f0c │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620edda │ │ │ │ │ + @ instruction: 0x4620ed72 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - bl fe2477c0 │ │ │ │ │ + bl 847890 │ │ │ │ │ @ instruction: 0x46204956 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - adc lr, r9, r4, lsl #30 │ │ │ │ │ + umlal lr, r9, ip, lr │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r8, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r9, r8, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi sl, r8, r0 │ │ │ │ │ @@ -3753,282 +3805,282 @@ │ │ │ │ │ rsbsmi pc, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r0, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r1, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r2, r1, r0 │ │ │ │ │ - andeq r9, r3, r2, lsl ip │ │ │ │ │ - strdeq r9, [r3], -sl │ │ │ │ │ - andeq r9, r3, r6, ror #23 │ │ │ │ │ - andeq r9, r3, lr, asr #23 │ │ │ │ │ - @ instruction: 0x00039bb6 │ │ │ │ │ - andeq r9, r3, r4, lsr #23 │ │ │ │ │ - muleq r3, r2, fp │ │ │ │ │ - andeq r9, r3, ip, ror fp │ │ │ │ │ - andeq r9, r3, r6, ror #22 │ │ │ │ │ - andeq r9, r3, r4, asr fp │ │ │ │ │ - andeq r9, r3, lr, lsr fp │ │ │ │ │ - andeq r9, r3, r8, lsr #22 │ │ │ │ │ - andeq r9, r3, r2, lsl fp │ │ │ │ │ - andeq r9, r3, r0, lsl #22 │ │ │ │ │ - andeq r9, r3, sl, ror #21 │ │ │ │ │ - ldrdeq r9, [r3], -r4 │ │ │ │ │ - @ instruction: 0x00039abe │ │ │ │ │ - andeq r9, r3, r4, lsr #21 │ │ │ │ │ - andeq r9, r3, sl, lsl #21 │ │ │ │ │ - andeq r9, r3, r0, ror sl │ │ │ │ │ - andeq r9, r3, r6, asr sl │ │ │ │ │ - andeq r9, r3, ip, lsr sl │ │ │ │ │ - andeq r9, r3, r2, lsr #20 │ │ │ │ │ - andeq r9, r3, r8, lsl #20 │ │ │ │ │ - andeq r9, r3, lr, ror #19 │ │ │ │ │ - ldrdeq r9, [r3], -r4 │ │ │ │ │ - @ instruction: 0x000399ba │ │ │ │ │ - andeq r9, r3, r0, lsr #19 │ │ │ │ │ - bleq ffc04fb4 │ │ │ │ │ + muleq r3, lr, fp │ │ │ │ │ + andeq r9, r3, r6, lsl #23 │ │ │ │ │ + andeq r9, r3, r2, ror fp │ │ │ │ │ + andeq r9, r3, sl, asr fp │ │ │ │ │ + andeq r9, r3, r2, asr #22 │ │ │ │ │ + andeq r9, r3, r0, lsr fp │ │ │ │ │ + andeq r9, r3, lr, lsl fp │ │ │ │ │ + andeq r9, r3, r8, lsl #22 │ │ │ │ │ + strdeq r9, [r3], -r2 │ │ │ │ │ + andeq r9, r3, r0, ror #21 │ │ │ │ │ + andeq r9, r3, sl, asr #21 │ │ │ │ │ + @ instruction: 0x00039ab4 │ │ │ │ │ + muleq r3, lr, sl │ │ │ │ │ + andeq r9, r3, ip, lsl #21 │ │ │ │ │ + andeq r9, r3, r6, ror sl │ │ │ │ │ + andeq r9, r3, r0, ror #20 │ │ │ │ │ + andeq r9, r3, sl, asr #20 │ │ │ │ │ + andeq r9, r3, r0, lsr sl │ │ │ │ │ + andeq r9, r3, r6, lsl sl │ │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ │ + andeq r9, r3, r2, ror #19 │ │ │ │ │ + andeq r9, r3, r8, asr #19 │ │ │ │ │ + andeq r9, r3, lr, lsr #19 │ │ │ │ │ + muleq r3, r4, r9 │ │ │ │ │ + andeq r9, r3, sl, ror r9 │ │ │ │ │ + andeq r9, r3, r0, ror #18 │ │ │ │ │ + andeq r9, r3, r6, asr #18 │ │ │ │ │ + andeq r9, r3, ip, lsr #18 │ │ │ │ │ + bleq ffc05084 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ed1e │ │ │ │ │ + @ instruction: 0x4620ecb6 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b ff347938 │ │ │ │ │ + b 1947a08 │ │ │ │ │ ldrbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mcr 7, 2, pc, cr6, cr11, {7} @ │ │ │ │ │ - bleq ffa44fd8 │ │ │ │ │ + ldcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ │ + bleq ffa450a8 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -ip, lsl #26 │ │ │ │ │ + strtmi lr, [r0], -r4, lsr #25 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b feec795c │ │ │ │ │ + b 14c7a2c │ │ │ │ │ ldrtne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr4, cr11, {7} │ │ │ │ │ - bleq 4545c │ │ │ │ │ + stcl 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ │ + bleq 4552c │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ecfa │ │ │ │ │ + @ instruction: 0x4620ec92 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b fea47980 │ │ │ │ │ + b 1047a50 │ │ │ │ │ ldrne pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mcr 7, 1, pc, cr2, cr11, {7} @ │ │ │ │ │ - bleq 45464 │ │ │ │ │ + ldc 7, cr15, [sl, #1004]! @ 0x3ec │ │ │ │ │ + bleq 45534 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r8, ror #25 │ │ │ │ │ + strtmi lr, [r0], -r0, lsl #25 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b fe5c79a4 │ │ │ │ │ + b bc7a74 │ │ │ │ │ @ instruction: 0x462049ff │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - mrc 14, 5, lr, cr1, cr2, {0} │ │ │ │ │ + cdp 13, 11, cr14, cr1, cr10, {5} │ │ │ │ │ strtmi r0, [r0], -r0, lsl #22 │ │ │ │ │ - ldcl 7, cr15, [r6], {251} @ 0xfb │ │ │ │ │ + stcl 7, cr15, [lr], #-1004 @ 0xfffffc14 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi r8!, {r1, r2, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi r8!, {r1, r2, r3, r4, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mcr 7, 0, pc, cr0, cr11, {7} @ │ │ │ │ │ - bleq 454b0 │ │ │ │ │ + ldc 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ │ + bleq 45580 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r6, asr #25 │ │ │ │ │ + @ instruction: 0x4620ec5e │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 1d479e8 │ │ │ │ │ + b 347ab8 │ │ │ │ │ @ instruction: 0x462049f0 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - mrc 13, 5, lr, cr3, cr0, {7} │ │ │ │ │ + cdp 13, 11, cr14, cr3, cr8, {4} │ │ │ │ │ strtmi r0, [r0], -r0, lsl #22 │ │ │ │ │ - ldc 7, cr15, [r4], #1004 @ 0x3ec │ │ │ │ │ + mcrr 7, 15, pc, ip, cr11 @ │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r9!, {r2, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi r9!, {r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ │ - bleq fedc50a8 │ │ │ │ │ + ldcl 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ │ + bleq fedc5178 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsr #25 │ │ │ │ │ + @ instruction: 0x4620ec3c │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 14c7a2c │ │ │ │ │ + stmib sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r1, ror #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #824] @ 9d84 │ │ │ │ │ + ldc 13, cr14, [pc, #408] @ 9cb4 │ │ │ │ │ @ instruction: 0x46200bb0 │ │ │ │ │ - ldc 7, cr15, [r2], {251} @ 0xfb │ │ │ │ │ + stc 7, cr15, [sl], #-1004 @ 0xfffffc14 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi sl, {r1, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldmibmi sl, {r1, r3, r4, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ │ - bleq fea850ec │ │ │ │ │ + ldcl 7, cr15, [r4, #-1004] @ 0xfffffc14 │ │ │ │ │ + bleq fea851bc │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r2, lsl #25 │ │ │ │ │ + @ instruction: 0x4620ec1a │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b c47a70 │ │ │ │ │ + stmib r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x462049d2 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #688] @ 9d40 │ │ │ │ │ + ldc 13, cr14, [pc, #272] @ 9c70 │ │ │ │ │ strtmi r0, [r0], -r3, lsr #23 │ │ │ │ │ - ldcl 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ │ + stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi fp, {r5, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmibmi fp, {r3, r4, r5, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [sl, #1004] @ 0x3ec │ │ │ │ │ - bleq fe745130 │ │ │ │ │ + ldc 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ │ + bleq fe745200 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r0, ror #24 │ │ │ │ │ + @ instruction: 0x4620ebf8 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - b 3c7ab4 │ │ │ │ │ + stmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r3, asr #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #552] @ 9cfc │ │ │ │ │ + ldc 13, cr14, [pc, #136] @ 9c2c │ │ │ │ │ @ instruction: 0x46200b96 │ │ │ │ │ - mcrr 7, 15, pc, lr, cr11 @ │ │ │ │ │ + bl ff9c7b98 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi ip!, {r1, r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi ip!, {r1, r2, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ │ - bleq fe405174 │ │ │ │ │ + ldc 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ │ + bleq fe405244 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ec3e │ │ │ │ │ + @ instruction: 0x4620ebd6 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462049b4 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #416] @ 9cb8 │ │ │ │ │ + ldc 13, cr14, [pc] @ 9be8 │ │ │ │ │ strtmi r0, [r0], -r9, lsl #23 │ │ │ │ │ - stc 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ │ + bl ff147bdc │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi sp!, {r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmibmi sp!, {r2, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ │ - bleq fe0c51b8 │ │ │ │ │ + stcl 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ │ + bleq fe0c5288 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ec1c │ │ │ │ │ + @ instruction: 0x4620ebb4 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r2!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r5, lsr #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #280] @ 9c74 │ │ │ │ │ + ldc 12, cr14, [pc, #888] @ 9fa4 │ │ │ │ │ @ instruction: 0x46200b7c │ │ │ │ │ - stc 7, cr15, [sl], {251} @ 0xfb │ │ │ │ │ + bl fe8c7c20 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmibmi lr, {r1, r3, r4, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmibmi lr, {r1, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ │ - bleq 1d851fc │ │ │ │ │ + stcl 7, cr15, [ip], {251} @ 0xfb │ │ │ │ │ + bleq 1d852cc │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ebfa │ │ │ │ │ + @ instruction: 0x4620eb92 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46204996 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #144] @ 9c30 │ │ │ │ │ + ldc 12, cr14, [pc, #752] @ 9f60 │ │ │ │ │ strtmi r0, [r0], -pc, ror #22 │ │ │ │ │ - bl ffa47b94 │ │ │ │ │ + bl fe047c64 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi pc, {r3, r4, r7, r8, fp, sp, lr, pc} @ │ │ │ │ │ + stmibmi pc, {r4, r5, r8, fp, sp, lr, pc} @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r2, #-1004] @ 0xfffffc14 │ │ │ │ │ - bleq 1a45240 │ │ │ │ │ + stc 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ │ + bleq 1a45310 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ebd8 │ │ │ │ │ + @ instruction: 0x4620eb70 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmib r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r7, lsl #19 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 13, cr14, [pc, #8] @ 9bec │ │ │ │ │ + ldc 12, cr14, [pc, #616] @ 9f1c │ │ │ │ │ strtmi r0, [r0], -r2, ror #22 │ │ │ │ │ - bl ff1c7bd8 │ │ │ │ │ + bl 17c7ca8 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmibmi r0, {r1, r2, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + stmibmi r0, {r1, r2, r3, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0], #1004 @ 0x3ec │ │ │ │ │ - bleq 1705284 │ │ │ │ │ + stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ │ + bleq 1705354 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620ebb6 │ │ │ │ │ + strtmi lr, [r0], -lr, asr #22 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46204978 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 12, cr14, [pc, #896] @ 9fa8 │ │ │ │ │ + ldc 12, cr14, [pc, #480] @ 9ed8 │ │ │ │ │ @ instruction: 0x46200b55 │ │ │ │ │ - bl fe947c1c │ │ │ │ │ + bl f47cec │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi r1!, {r2, r4, r6, r8, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi r1!, {r2, r3, r5, r6, r7, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stcl 7, cr15, [lr], {251} @ 0xfb │ │ │ │ │ - bleq 13c52c8 │ │ │ │ │ + stcl 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ │ + bleq 13c5398 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620eb94 │ │ │ │ │ + strtmi lr, [r0], -ip, lsr #22 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r9, ror #18 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 12, cr14, [pc, #760] @ 9f64 │ │ │ │ │ + ldc 12, cr14, [pc, #344] @ 9e94 │ │ │ │ │ strtmi r0, [r0], -r8, asr #22 │ │ │ │ │ - bl fe0c7c60 │ │ │ │ │ + bl 6c7d30 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmdbmi r2!, {r1, r4, r5, r8, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi r2!, {r1, r3, r6, r7, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ │ - bleq 108530c │ │ │ │ │ + mcrr 7, 15, pc, r4, cr11 @ │ │ │ │ │ + bleq 10853dc │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620eb72 │ │ │ │ │ + strtmi lr, [r0], -sl, lsl #22 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - stmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620495a │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - ldc 12, cr14, [pc, #624] @ 9f20 │ │ │ │ │ + ldc 12, cr14, [pc, #208] @ 9e50 │ │ │ │ │ @ instruction: 0x46200b3b │ │ │ │ │ - bl 1847ca4 │ │ │ │ │ + b ffe47d74 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi r3, {r4, r8, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdbmi r3, {r3, r5, r7, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [sl], {251} @ 0xfb │ │ │ │ │ - bleq d45350 │ │ │ │ │ + stc 7, cr15, [r2], #-1004 @ 0xfffffc14 │ │ │ │ │ + bleq d45420 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4620eb50 │ │ │ │ │ + strtmi lr, [r0], -r8, ror #21 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldm lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -fp, asr #18 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - adds lr, r3, sl, ror ip │ │ │ │ │ + adds lr, r3, r2, lsl ip │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r3, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ rsbsmi r4, r1, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ submi r0, r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @@ -4067,357 +4119,625 @@ │ │ │ │ │ movmi r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ movsmi r0, r0 │ │ │ │ │ cdp2 0, 0, cr0, cr0, cr0, {0} │ │ │ │ │ strdmi pc, [pc, pc]! @ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ teqmi r0, r0 │ │ │ │ │ - andeq r9, r3, lr, lsr #16 │ │ │ │ │ - andeq r9, r3, r2, lsl r8 │ │ │ │ │ - andeq r9, r3, r2, lsl #16 │ │ │ │ │ - strdeq r9, [r3], -r0 │ │ │ │ │ - ldrdeq r9, [r3], -lr │ │ │ │ │ - ldrdeq r9, [r3], -r4 │ │ │ │ │ - andeq r9, r3, sl, asr #15 │ │ │ │ │ - @ instruction: 0x000397bc │ │ │ │ │ - andeq r9, r3, sl, lsr #15 │ │ │ │ │ - muleq r3, r8, r7 │ │ │ │ │ + @ instruction: 0x000397ba │ │ │ │ │ + muleq r3, lr, r7 │ │ │ │ │ andeq r9, r3, lr, lsl #15 │ │ │ │ │ - andeq r9, r3, r4, lsl #15 │ │ │ │ │ - andeq r9, r3, r6, ror r7 │ │ │ │ │ - andeq r9, r3, r4, ror #14 │ │ │ │ │ - andeq r9, r3, r2, asr r7 │ │ │ │ │ + andeq r9, r3, ip, ror r7 │ │ │ │ │ + andeq r9, r3, sl, ror #14 │ │ │ │ │ + andeq r9, r3, r0, ror #14 │ │ │ │ │ + andeq r9, r3, r6, asr r7 │ │ │ │ │ andeq r9, r3, r8, asr #14 │ │ │ │ │ - andeq r9, r3, lr, lsr r7 │ │ │ │ │ - andeq r9, r3, r0, lsr r7 │ │ │ │ │ - andeq r9, r3, lr, lsl r7 │ │ │ │ │ - andeq r9, r3, ip, lsl #14 │ │ │ │ │ + andeq r9, r3, r6, lsr r7 │ │ │ │ │ + andeq r9, r3, r4, lsr #14 │ │ │ │ │ + andeq r9, r3, sl, lsl r7 │ │ │ │ │ + andeq r9, r3, r0, lsl r7 │ │ │ │ │ andeq r9, r3, r2, lsl #14 │ │ │ │ │ - strdeq r9, [r3], -r8 │ │ │ │ │ - andeq r9, r3, r2, ror #13 │ │ │ │ │ - ldrdeq r9, [r3], -r0 │ │ │ │ │ - @ instruction: 0x000396ba │ │ │ │ │ - @ instruction: 0x000396b0 │ │ │ │ │ - andeq r9, r3, r2, lsr #13 │ │ │ │ │ - muleq r3, r4, r6 │ │ │ │ │ - bleq 90549c │ │ │ │ │ + strdeq r9, [r3], -r0 │ │ │ │ │ + ldrdeq r9, [r3], -lr │ │ │ │ │ + ldrdeq r9, [r3], -r4 │ │ │ │ │ + andeq r9, r3, sl, asr #13 │ │ │ │ │ + @ instruction: 0x000396bc │ │ │ │ │ + andeq r9, r3, sl, lsr #13 │ │ │ │ │ + muleq r3, r8, r6 │ │ │ │ │ + andeq r9, r3, lr, lsl #13 │ │ │ │ │ + andeq r9, r3, r4, lsl #13 │ │ │ │ │ + andeq r9, r3, lr, ror #12 │ │ │ │ │ + andeq r9, r3, ip, asr r6 │ │ │ │ │ + andeq r9, r3, r6, asr #12 │ │ │ │ │ + andeq r9, r3, ip, lsr r6 │ │ │ │ │ + andeq r9, r3, lr, lsr #12 │ │ │ │ │ + andeq r9, r3, r0, lsr #12 │ │ │ │ │ + bleq 90556c │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -sl, lsr #21 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #20 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldmda r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + svc 0x00f0f7fa │ │ │ │ │ strtmi r4, [r0], -r5, lsr #18 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr d14, [pc, #848] @ a190 │ │ │ │ │ + vldr d14, [pc, #432] @ a0c0 │ │ │ │ │ @ instruction: 0x46200b1d │ │ │ │ │ - b fe647e34 │ │ │ │ │ + b c47f04 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ - @ instruction: 0xf7fb71f0 │ │ │ │ │ - ldmdbmi lr, {r3, r6, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7fa71f0 │ │ │ │ │ + ldmdbmi lr, {r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff0c7e4c │ │ │ │ │ - bleq 5c54e0 │ │ │ │ │ + bl 16c7f1c │ │ │ │ │ + bleq 5c55b0 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -r8, lsl #21 │ │ │ │ │ + strtmi lr, [r0], -r0, lsr #20 │ │ │ │ │ bicsne pc, r7, fp, asr #12 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ - ldmda r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00cef7fa │ │ │ │ │ @ instruction: 0x46204916 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - vldr d14, [pc, #712] @ a14c │ │ │ │ │ + vldr d14, [pc, #296] @ a07c │ │ │ │ │ @ instruction: 0x46200b10 │ │ │ │ │ - b 1dc7e78 │ │ │ │ │ + b 3c7f48 │ │ │ │ │ @ instruction: 0xf64b4620 │ │ │ │ │ @ instruction: 0xf6cf11d7 │ │ │ │ │ - @ instruction: 0xf7fb71f0 │ │ │ │ │ - stmdami pc, {r1, r2, r5, fp, sp, lr, pc} @ │ │ │ │ │ + @ instruction: 0xf7fa71f0 │ │ │ │ │ + stmdami pc, {r1, r2, r3, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} @ │ │ │ │ │ @ instruction: 0xf0384478 │ │ │ │ │ - ldrdcs pc, [r1], -r5 │ │ │ │ │ + andcs pc, r1, r9, ror #16 │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ mrsmi r0, (UNDEF: 64) │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmpmi r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnmi r0, r0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ cmnmi r0, r0 │ │ │ │ │ - andeq r9, r3, r8, asr r5 │ │ │ │ │ - andeq r9, r3, r6, asr #10 │ │ │ │ │ - andeq r9, r3, ip, lsr r5 │ │ │ │ │ + andeq r9, r3, r4, ror #9 │ │ │ │ │ + ldrdeq r9, [r3], -r2 │ │ │ │ │ + andeq r9, r3, r8, asr #9 │ │ │ │ │ @ instruction: 0xffffd97d │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb610e4 │ │ │ │ │ + bl feb611b4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460e0ff0 │ │ │ │ │ strmi r4, [r4], -r5, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-3365 @ 0xfffff2db │ │ │ │ │ - bl fe447ee4 │ │ │ │ │ + bl a47fb4 │ │ │ │ │ strtmi r4, [r0], -r4, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1149 @ 0xfffffb83 │ │ │ │ │ - bl 1c47ef0 │ │ │ │ │ + bl 247fc0 │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ @ instruction: 0xf7fb0101 │ │ │ │ │ - strtmi lr, [r0], -ip, lsr #18 │ │ │ │ │ + strtmi lr, [r0], -r4, asr #17 │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ - stcl 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ │ + bl fffc7fd4 │ │ │ │ │ strtmi r2, [r9], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strtmi lr, [r0], -lr, ror #18 │ │ │ │ │ + strtmi lr, [r0], -r6, lsl #18 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ - bl fff47f18 │ │ │ │ │ + bl fe547fe8 │ │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - andcs lr, r0, #188416 @ 0x2e000 │ │ │ │ │ + andcs lr, r0, #3244032 @ 0x318000 │ │ │ │ │ lsleq pc, r5, #2 @ │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - ldmdbmi r3, {r1, r2, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r3, {r1, r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1347f38 │ │ │ │ │ + b ff948008 │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ @ instruction: 0xf7fb0101 │ │ │ │ │ - stmdbmi pc, {r3, r8, fp, sp, lr, pc} @ │ │ │ │ │ + stmdbmi pc, {r5, r7, fp, sp, lr, pc} @ │ │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - @ instruction: 0x4620e8fc │ │ │ │ │ + @ instruction: 0x4620e894 │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ - svc 0x00bcf7fa │ │ │ │ │ + svc 0x0054f7fa │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ - ldmib r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ andcs r4, r6, r8, lsl #18 │ │ │ │ │ @ instruction: 0xf7fb4479 │ │ │ │ │ - andcs lr, r1, lr, ror #22 │ │ │ │ │ + andcs lr, r1, r6, lsl #22 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ - muleq r3, lr, fp │ │ │ │ │ - andeq lr, r4, ip, lsl #3 │ │ │ │ │ - ldrdeq r9, [r3], -r2 │ │ │ │ │ - muleq r3, r2, r4 │ │ │ │ │ + andeq r8, r3, sl, lsr #22 │ │ │ │ │ + strheq lr, [r4], -ip │ │ │ │ │ + andeq r9, r3, lr, asr r4 │ │ │ │ │ + andeq r9, r3, lr, lsl r4 │ │ │ │ │ @ instruction: 0xffffdf7d │ │ │ │ │ - andeq sl, r3, ip, asr #8 │ │ │ │ │ + andeq sl, r3, ip, ror r3 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb61274 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff8 │ │ │ │ │ + @ instruction: 0xf027b138 │ │ │ │ │ + @ instruction: 0x4601f995 │ │ │ │ │ + tstlt r9, r0, lsr #12 │ │ │ │ │ + ldmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldcl 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ │ + svclt 0x0000e7fa │ │ │ │ │ + ldrlt fp, [r8, #-808]! @ 0xfffffcd8 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + @ instruction: 0x4605eaf2 │ │ │ │ │ + rscsle r2, r6, r0, lsl #16 │ │ │ │ │ + andcs r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + strmi lr, [r1], -r4, lsl #18 │ │ │ │ │ + rscle r2, lr, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf0274628 │ │ │ │ │ + @ instruction: 0x4601fa57 │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + @ instruction: 0x2001e8b6 │ │ │ │ │ + andcs fp, r0, r8, lsr sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + mrrc 7, 15, pc, sl, cr11 @ │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + stmdacs r0, {r3, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf027d0f7 │ │ │ │ │ + @ instruction: 0x4620f919 │ │ │ │ │ + @ instruction: 0xf7fb2101 │ │ │ │ │ + mulcs r1, r6, r8 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ ldrblt fp, [r0, #-856]! @ 0xfffffca8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [r2, #-1004] @ 0xfffffc14 │ │ │ │ │ + ldc 7, cr15, [sl], #-1004 @ 0xfffffc14 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r0, ror sp │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - @ instruction: 0x4605eb70 │ │ │ │ │ + strmi lr, [r5], -r8, lsr #21 │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strmi lr, [r6], -r2, lsl #19 │ │ │ │ │ + @ instruction: 0x4606e8ba │ │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - b 18c7fcc │ │ │ │ │ + ldmib sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46024631 │ │ │ │ │ @ instruction: 0xf0274628 │ │ │ │ │ - strmi pc, [r1], -r3, lsl #21 │ │ │ │ │ + @ instruction: 0x4601f9b7 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - andcs lr, r1, lr, lsr #18 │ │ │ │ │ + andcs lr, r1, r6, ror #16 │ │ │ │ │ andcs fp, r0, r0, ror sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb61204 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff8 │ │ │ │ │ - @ instruction: 0xf027b138 │ │ │ │ │ - @ instruction: 0x4601f9d1 │ │ │ │ │ - tstlt r9, r0, lsr #12 │ │ │ │ │ - ldmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldc 7, cr15, [r2, #1004] @ 0x3ec │ │ │ │ │ - svclt 0x0000e7fa │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb61230 │ │ │ │ │ + bl feb61394 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi d0d09c │ │ │ │ │ + bmi d0d200 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r2, r3, lsr fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @ instruction: 0xb1200300 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ │ + bl ffec81b0 │ │ │ │ │ andcs fp, r0, r8, lsl #19 │ │ │ │ │ @ instruction: 0xf50d4a2b │ │ │ │ │ - blmi a5e66c │ │ │ │ │ + blmi a5e7d0 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd143 │ │ │ │ │ andlt r5, r2, r0, lsl #27 │ │ │ │ │ tstcs r1, r0, ror sp │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strmi lr, [r5], -sl, lsl #22 │ │ │ │ │ + @ instruction: 0x4605ea58 │ │ │ │ │ rscle r2, r6, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strmi r4, [r2], -r9, ror #12 │ │ │ │ │ @ instruction: 0xf0274628 │ │ │ │ │ - @ instruction: 0x4605fad3 │ │ │ │ │ + @ instruction: 0x4605fa1d │ │ │ │ │ strbne r4, [r3, r2, lsl #12] │ │ │ │ │ cdpge 6, 0, cr4, cr2, cr0, {1} │ │ │ │ │ - stcl 7, cr15, [r4], #1004 @ 0x3ec │ │ │ │ │ + ldc 7, cr15, [r2], #-1004 @ 0xfffffc14 │ │ │ │ │ svclt 0x00d82d00 │ │ │ │ │ ldclle 0, cr2, [r3, #4] │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7fb4611 │ │ │ │ │ - ldmdbmi r4, {r1, r2, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r4, {r2, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fe2c80bc │ │ │ │ │ + ldmib r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi sl, [r0], -r1, lsl #18 │ │ │ │ │ - b fe1c80c4 │ │ │ │ │ + ldmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7fa4620 │ │ │ │ │ - stmdbmi lr, {r1, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi lr, {r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1f480d8 │ │ │ │ │ + stmib sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stccs 8, cr15, [r8], {86} @ 0x56 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - stcl 7, cr15, [r2], {251} @ 0xfb │ │ │ │ │ + ldc 7, cr15, [r0], {251} @ 0xfb │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ @ instruction: 0xf7fa0102 │ │ │ │ │ - strdcs lr, [r2], -r2 │ │ │ │ │ + andcs lr, r2, r0, asr #28 │ │ │ │ │ @ instruction: 0xf7fbe7ae │ │ │ │ │ - svclt 0x0000ec1e │ │ │ │ │ - andeq lr, r4, r4, lsl r9 │ │ │ │ │ + svclt 0x0000eb6c │ │ │ │ │ + @ instruction: 0x0004e7b0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r4, sl, ror #17 │ │ │ │ │ - andeq r8, r3, sl, ror r0 │ │ │ │ │ - andeq r9, r3, lr, lsr r4 │ │ │ │ │ - ldrlt fp, [r8, #-808]! @ 0xfffffcd8 │ │ │ │ │ + andeq lr, r4, r6, lsl #15 │ │ │ │ │ + andeq r7, r3, r6, lsl pc │ │ │ │ │ + andeq r9, r3, r6, lsr r3 │ │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mcrr 7, 15, pc, r0, cr11 @ │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + cdpeq 8, 3, cr15, cr8, cr12, {6} │ │ │ │ │ + @ instruction: 0xf5ad4a81 │ │ │ │ │ + blmi fe0616c4 │ │ │ │ │ + ldrbtmi fp, [sl], #-138 @ 0xffffff76 │ │ │ │ │ + tstpl r6, sp, lsl #10 @ │ │ │ │ │ + ldmpl r3, {r2, r5, r8, ip, sp}^ │ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + @ instruction: 0x4604b330 │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + b 1ac82b8 │ │ │ │ │ + strmi r2, [r6], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strmi lr, [r5], -lr, lsr #21 │ │ │ │ │ - rscsle r2, r6, r0, lsl #16 │ │ │ │ │ - andcs r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ │ + @ instruction: 0xb120ed74 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + stcl 7, cr15, [lr, #-1004]! @ 0xfffffc14 │ │ │ │ │ + andcs fp, r0, #80, 22 @ 0x14000 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + svc 0x00f4f7fa │ │ │ │ │ + smlabbcs r1, r0, r1, fp │ │ │ │ │ + ldc2l 0, cr15, [lr], {28} │ │ │ │ │ + teqlt r0, r5, lsl #12 │ │ │ │ │ + ldc2 0, cr15, [r2], {24} │ │ │ │ │ + teqle ip, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf0184628 │ │ │ │ │ + qasxmi pc, r0, r5 @ │ │ │ │ │ + ldc 7, cr15, [lr], {251} @ 0xfb │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 1a12314 │ │ │ │ │ + tstpl r6, sp, lsl #10 @ │ │ │ │ │ + @ instruction: 0x31244b65 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + @ instruction: 0xf50d80bd │ │ │ │ │ + andlt r5, sl, r6, lsl #26 │ │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strmi lr, [r1], -r0, asr #17 │ │ │ │ │ - rscle r2, lr, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf0274628 │ │ │ │ │ - @ instruction: 0x4601fa17 │ │ │ │ │ + andcs lr, r0, #48, 20 @ 0x30000 │ │ │ │ │ + tstcs r3, r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - andcs lr, r1, r2, ror r8 │ │ │ │ │ - andcs fp, r0, r8, lsr sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ + stmdacs r0, {r1, r3, r5, r9, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + svclt 0x000c4607 │ │ │ │ │ + beq 86498 │ │ │ │ │ + beq 4649c │ │ │ │ │ + strtmi sp, [r0], -r4, ror #2 │ │ │ │ │ + bl ffc48354 │ │ │ │ │ + @ instruction: 0x463b4953 │ │ │ │ │ + ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - stmdacs r0, {r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf027d0f7 │ │ │ │ │ - @ instruction: 0x4620f8d9 │ │ │ │ │ - @ instruction: 0xf7fb2101 │ │ │ │ │ - andcs lr, r1, r2, asr r8 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + andcs lr, r2, r6, lsl ip │ │ │ │ │ + @ instruction: 0xf50de7cb │ │ │ │ │ + @ instruction: 0x463178d4 │ │ │ │ │ + streq pc, [r4], -r8, lsr #3 │ │ │ │ │ + ldrtmi sl, [r8], -r2, lsl #30 │ │ │ │ │ + @ instruction: 0xf94ef02d │ │ │ │ │ + @ instruction: 0xf0184628 │ │ │ │ │ + stmiblt r0!, {r0, r1, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ │ + stc2 0, cr15, [r2], {24} │ │ │ │ │ + ldcle 14, cr1, [lr], #-8 │ │ │ │ │ + strtmi sp, [r8], -fp, lsl #2 │ │ │ │ │ + blx 16c640c │ │ │ │ │ + strmi r2, [r2], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf0184628 │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ │ + strbeq sp, [r3, r1, lsl #26] │ │ │ │ │ + @ instruction: 0xf10dd4e6 │ │ │ │ │ + ldrtmi r0, [r8], -r8, lsr #21 │ │ │ │ │ + strteq pc, [r4], -sl, lsr #3 │ │ │ │ │ + ldrtmi r2, [r1], -r0, lsr #4 │ │ │ │ │ + blx 1e46484 │ │ │ │ │ + bicsvc pc, r0, #168, 10 @ 0x2a000000 │ │ │ │ │ + addvc pc, r2, r8, lsr #11 │ │ │ │ │ + addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf8932100 │ │ │ │ │ + b 13ea3e4 │ │ │ │ │ + @ instruction: 0xf7fa0788 │ │ │ │ │ + svccs 0x0000ef84 │ │ │ │ │ + @ instruction: 0xf8dfd059 │ │ │ │ │ + @ instruction: 0xf1aa90cc │ │ │ │ │ + bl 18cc08 │ │ │ │ │ + ldrbmi r0, [r7], -r7, lsl #16 │ │ │ │ │ + @ instruction: 0xf81644f9 │ │ │ │ │ + ldrtmi r3, [r8], -r1, lsl #22 │ │ │ │ │ + tstcs r3, sl, asr #12 │ │ │ │ │ + stc2 0, cr15, [r0, #80] @ 0x50 │ │ │ │ │ + ldrmi r3, [r0, #1794]! @ 0x702 │ │ │ │ │ + @ instruction: 0x4651d1f5 │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + strtmi lr, [r8], -r6, ror #17 │ │ │ │ │ + mcr2 0, 5, pc, cr8, cr8, {0} @ │ │ │ │ │ + @ instruction: 0x4631e774 │ │ │ │ │ + @ instruction: 0xf02d4638 │ │ │ │ │ + @ instruction: 0xe7aff99b │ │ │ │ │ + ldmvc r4, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ + bicsvc pc, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ + @ instruction: 0xf8c34618 │ │ │ │ │ + @ instruction: 0xf016a000 │ │ │ │ │ + ldrtmi pc, [r1], -fp, lsl #23 @ │ │ │ │ │ + @ instruction: 0xf02d4648 │ │ │ │ │ + ldrtmi pc, [sl], -pc, ror #17 @ │ │ │ │ │ + strbmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf02dad29 │ │ │ │ │ + strbmi pc, [r8], -r5, lsl #19 @ │ │ │ │ │ + strtmi r2, [r9], -r0, lsr #4 │ │ │ │ │ + streq pc, [r4], -r8, lsr #3 │ │ │ │ │ + blx bc6518 │ │ │ │ │ + mulvc r0, r9, r8 │ │ │ │ │ + vst1.16 {d20-d22}, [pc :64], r1 │ │ │ │ │ + ldrtmi r7, [r0], -r0, lsl #5 │ │ │ │ │ + @ instruction: 0xf7fa00bf │ │ │ │ │ + cmnlt pc, lr, lsr pc @ │ │ │ │ │ + ldrdls pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ + ldrbtmi r4, [r9], #1071 @ 0x42f │ │ │ │ │ + blcc 884d8 │ │ │ │ │ + @ instruction: 0x464a4630 │ │ │ │ │ + @ instruction: 0xf0142103 │ │ │ │ │ + @ instruction: 0x3602fd3f │ │ │ │ │ + mvnsle r4, pc, lsr #5 │ │ │ │ │ + smlatbeq r4, r8, r1, pc @ │ │ │ │ │ + @ instruction: 0xf7fb4620 │ │ │ │ │ + andcs lr, r1, r4, lsr #17 │ │ │ │ │ + @ instruction: 0xf10de737 │ │ │ │ │ + ldr r0, [r4, r4, lsr #21]! │ │ │ │ │ + b 1348498 │ │ │ │ │ + andeq lr, r4, sl, lsr #13 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq lr, r4, ip, lsr r6 │ │ │ │ │ + andeq r8, r3, sl, lsl r7 │ │ │ │ │ + andeq r9, r3, ip, lsl #3 │ │ │ │ │ + andeq r9, r3, sl, lsl #2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb613bc │ │ │ │ │ + bl feb616cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 4ce0e4 │ │ │ │ │ - blmi 4f63f8 │ │ │ │ │ + bmi 4ce3f4 │ │ │ │ │ + blmi 4f6708 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ cmnlt r8, r0, lsl #6 │ │ │ │ │ mrscs r2, SP_irq │ │ │ │ │ - @ instruction: 0xf7fb461a │ │ │ │ │ - strmi lr, [r1], -lr, lsr #17 │ │ │ │ │ + @ instruction: 0xf7fa461a │ │ │ │ │ + strmi lr, [r1], -r6, lsr #30 │ │ │ │ │ @ instruction: 0xf02da801 │ │ │ │ │ - strmi pc, [r1], -r5, lsl #26 │ │ │ │ │ + @ instruction: 0x4601fb79 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ - strdcs lr, [r1], -sl │ │ │ │ │ - blmi 1dca18 │ │ │ │ │ + andcs lr, r1, r2, ror r8 │ │ │ │ │ + blmi 1dcd28 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2e4268 │ │ │ │ │ + blls 2e4578 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-48] @ 0xffffffd0 │ │ │ │ │ - bl fe6c81fc │ │ │ │ │ - andeq lr, r4, lr, lsl #15 │ │ │ │ │ + b 4c850c │ │ │ │ │ + andeq lr, r4, lr, ror r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r4, r0, ror #14 │ │ │ │ │ + andeq lr, r4, r0, asr r4 │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + cdpeq 8, 6, cr15, cr0, cr12, {6} │ │ │ │ │ + @ instruction: 0xf5ad4a6d │ │ │ │ │ + blmi 1b6196c │ │ │ │ │ + ldrbtmi fp, [sl], #-129 @ 0xffffff7f │ │ │ │ │ + tstpl r5, sp, lsl #10 @ │ │ │ │ │ + ldmpl r3, {r2, r3, r4, r5, r8, ip, sp}^ │ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + mrscs fp, SP_irq │ │ │ │ │ + @ instruction: 0xf7fb4605 │ │ │ │ │ + @ instruction: 0xb120ec26 │ │ │ │ │ + strtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ + stc 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ │ + andcs fp, r0, #80, 22 @ 0x14000 │ │ │ │ │ + strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ + mcr 7, 5, pc, cr6, cr10, {7} @ │ │ │ │ │ + smlabbcs r1, r0, r1, fp │ │ │ │ │ + blx fe446602 │ │ │ │ │ + teqlt r0, r4, lsl #12 │ │ │ │ │ + blx ff1465f8 │ │ │ │ │ + teqle ip, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf0184620 │ │ │ │ │ + strtmi pc, [r8], -r7, ror #27 │ │ │ │ │ + b ff448594 │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 15d25b0 │ │ │ │ │ + tstpl r5, sp, lsl #10 @ │ │ │ │ │ + teqcc ip, r4, asr fp │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + @ instruction: 0xf50d809a │ │ │ │ │ + andlt r5, r1, r6, lsl #26 │ │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7fb4628 │ │ │ │ │ + andcs lr, r0, #14811136 @ 0xe20000 │ │ │ │ │ + tstcs r2, r4, lsl #12 │ │ │ │ │ + @ instruction: 0xf7fb4628 │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0], {24} │ │ │ │ │ + svclt 0x000c4606 │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4628d156 │ │ │ │ │ + b fe8c85f0 │ │ │ │ │ + ldrtmi r4, [r3], -r2, asr #18 │ │ │ │ │ + ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ │ + @ instruction: 0xf7fb4628 │ │ │ │ │ + andcs lr, r2, r8, asr #21 │ │ │ │ │ + svcge 0x0060e7cb │ │ │ │ │ + stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ + tstcs r0, lr, lsr pc │ │ │ │ │ + @ instruction: 0xf02c4640 │ │ │ │ │ + strtmi pc, [r0], -sp, lsr #26 │ │ │ │ │ + @ instruction: 0xf982f018 │ │ │ │ │ + vst2.32 {d27,d29}, [pc :128], r0 │ │ │ │ │ + ldrtmi r5, [r1], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf0184620 │ │ │ │ │ + @ instruction: 0x1e02fab5 │ │ │ │ │ + tstle fp, r1, lsr ip │ │ │ │ │ + @ instruction: 0xf0184620 │ │ │ │ │ + tstcs r1, sp, lsl #18 @ │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + mrc2 0, 6, pc, cr14, cr7, {0} │ │ │ │ │ + stcle 8, cr2, [r1, #-0] │ │ │ │ │ + strbtle r0, [r6], #1987 @ 0x7c3 │ │ │ │ │ + ldrsbtls pc, [r8], pc @ │ │ │ │ │ + @ instruction: 0x4640ae1b │ │ │ │ │ + @ instruction: 0x46312210 │ │ │ │ │ + ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ + cdp2 0, 0, cr15, cr12, cr12, {1} │ │ │ │ │ + @ instruction: 0xf5a744f9 │ │ │ │ │ + strbmi r7, [r7], -r2, lsl #1 │ │ │ │ │ + addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf7fa2100 │ │ │ │ │ + @ instruction: 0xf816ee3a │ │ │ │ │ + ldrtmi r3, [r8], -r1, lsl #22 │ │ │ │ │ + tstcs r3, sl, asr #12 │ │ │ │ │ + mcrr2 0, 1, pc, r0, cr4 @ │ │ │ │ │ + strbmi r3, [r6, #-1794] @ 0xfffff8fe │ │ │ │ │ + @ instruction: 0x4631d1f5 │ │ │ │ │ + @ instruction: 0xf7fa4628 │ │ │ │ │ + strtmi lr, [r0], -r6, lsr #31 │ │ │ │ │ + stc2l 0, cr15, [r8, #-96]! @ 0xffffffa0 │ │ │ │ │ + ldrtmi lr, [r1], -r2, lsl #15 │ │ │ │ │ + @ instruction: 0xf02c4640 │ │ │ │ │ + @ instruction: 0xe7bcfd15 │ │ │ │ │ + @ instruction: 0xf8c0a801 │ │ │ │ │ + @ instruction: 0xf0169000 │ │ │ │ │ + @ instruction: 0x4631fa51 │ │ │ │ │ + @ instruction: 0x4620ae1f │ │ │ │ │ + @ instruction: 0x46322310 │ │ │ │ │ + stc2l 0, cr15, [r6, #176]! @ 0xb0 │ │ │ │ │ + @ instruction: 0xf8df4649 │ │ │ │ │ + svcge 0x00609050 │ │ │ │ │ + stmeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ + ldrbtmi r1, [r9], #3900 @ 0xf3c │ │ │ │ │ + addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf7fa4620 │ │ │ │ │ + @ instruction: 0xf816ee0a │ │ │ │ │ + strtmi r3, [r0], -r1, lsl #22 │ │ │ │ │ + tstcs r3, sl, asr #12 │ │ │ │ │ + ldc2 0, cr15, [r0], {20} │ │ │ │ │ + strbmi r3, [r6, #-1026] @ 0xfffffbfe │ │ │ │ │ + svcne 0x0039d1f5 │ │ │ │ │ + @ instruction: 0xf7fa4628 │ │ │ │ │ + andcs lr, r1, r6, ror pc │ │ │ │ │ + @ instruction: 0xf7fbe757 │ │ │ │ │ + svclt 0x0000e922 │ │ │ │ │ + andeq lr, r4, r2, lsl #8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq lr, r4, r0, lsr #7 │ │ │ │ │ + andeq r8, r3, lr, ror r4 │ │ │ │ │ + andeq r8, r3, ip, lsl pc │ │ │ │ │ + @ instruction: 0x00038eb6 │ │ │ │ │ @ instruction: 0x4614b5f0 │ │ │ │ │ svceq 0x000cf014 │ │ │ │ │ andeq pc, pc, #2 │ │ │ │ │ @ instruction: 0xf64ad01d │ │ │ │ │ @ instruction: 0xf2cc663d │ │ │ │ │ @ instruction: 0xf64e26b2 │ │ │ │ │ vabal.s8 , d2, d31 │ │ │ │ │ pkhtbmi r7, ip, r4, asr #11 │ │ │ │ │ @ instruction: 0xf85c1857 │ │ │ │ │ - bl fe9d8e54 │ │ │ │ │ + bl fe9d9354 │ │ │ │ │ @ instruction: 0xf1be0e0c │ │ │ │ │ - blx 18de5a │ │ │ │ │ - b 13cae5c │ │ │ │ │ - blx 157222 │ │ │ │ │ + blx 18e35a │ │ │ │ │ + b 13cb35c │ │ │ │ │ + blx 157722 │ │ │ │ │ ldmle r2!, {r0, r1, ip, sp, lr, pc}^ │ │ │ │ │ tstcc r4, r4, lsl #20 │ │ │ │ │ movweq pc, #12322 @ 0x3022 @ │ │ │ │ │ andeq pc, r3, #4 │ │ │ │ │ orrslt r4, r2, r9, lsl r4 │ │ │ │ │ ldcvc 2, cr15, [r1], #280 @ 0x118 │ │ │ │ │ mrrcvs 2, 12, pc, r6, cr1 @ │ │ │ │ │ ldrtne pc, [r1], #1607 @ 0x647 @ │ │ │ │ │ ldrtvs pc, [r7], #-1737 @ 0xfffff937 @ │ │ │ │ │ @ instruction: 0xf811440a │ │ │ │ │ addsmi r3, r1, #1024 @ 0x400 │ │ │ │ │ movweq pc, #15116 @ 0x3b0c @ │ │ │ │ │ cmnpl r3, #323584 @ 0x4f000 │ │ │ │ │ @ instruction: 0xf003fb04 │ │ │ │ │ - b fe03ea64 │ │ │ │ │ + b fe03ef64 │ │ │ │ │ @ instruction: 0xf64c30d0 │ │ │ │ │ vrshr.s8 q9, , #8 │ │ │ │ │ @ instruction: 0xf64a52eb │ │ │ │ │ vrsra.s8 d22, d29, #4 │ │ │ │ │ - blx 9316e │ │ │ │ │ - b fe0462a8 │ │ │ │ │ - blx d63ee │ │ │ │ │ - b fe0462b0 │ │ │ │ │ + blx 9366e │ │ │ │ │ + b fe0467a8 │ │ │ │ │ + blx d68ee │ │ │ │ │ + b fe0467b0 │ │ │ │ │ ldcllt 0, cr4, [r0, #64]! @ 0x40 │ │ │ │ │ push {r2, r3, r4, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf0034ff0 │ │ │ │ │ @ instruction: 0xf01c031f │ │ │ │ │ addlt r0, r5, r8, lsl pc │ │ │ │ │ ldrmi fp, [lr], -r8, lsl #30 │ │ │ │ │ ldmne sp, {r0, r1, r3, r4, r6, ip, lr, pc} │ │ │ │ │ movwpl lr, #2509 @ 0x9cd │ │ │ │ │ @ instruction: 0x2c02e9cd │ │ │ │ │ strbcc pc, [pc], -lr, asr #12 @ │ │ │ │ │ ldrbvc pc, [r4], r2, asr #5 @ │ │ │ │ │ ldrdgt pc, [r0], -sp │ │ │ │ │ - blvs f87c0c │ │ │ │ │ - blcs fecc6e18 │ │ │ │ │ + blvs f8810c │ │ │ │ │ + blcs fecc7318 │ │ │ │ │ strcs pc, [r7], #1612 @ 0x64c │ │ │ │ │ strbtpl pc, [fp], #712 @ 0x2c8 @ │ │ │ │ │ ldmne r1!, {r0, r1, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldmdavs r7!, {r0, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strbvs pc, [r3, -sl, asr #12]! @ │ │ │ │ │ ldrcs pc, [r2, ip, asr #5]! │ │ │ │ │ - bcs 1e07c34 │ │ │ │ │ - bpl ffb06e28 │ │ │ │ │ + bcs 1e08134 │ │ │ │ │ + bpl ffb07328 │ │ │ │ │ @ instruction: 0xf8d54615 │ │ │ │ │ strcc lr, [r8, #-0] │ │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ stmdbeq r5, {r2, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ vqdmulh.s d15, d14, d11 │ │ │ │ │ andcs pc, r3, #6144 @ 0x1800 │ │ │ │ │ vmlacc.f64 d15, d22, d30 │ │ │ │ │ @@ -4427,20 +4747,20 @@ │ │ │ │ │ vnmlaeq.f32 s29, s6, s28 │ │ │ │ │ vqrdmulh.s d15, d2, d8 │ │ │ │ │ movwcc pc, #60164 @ 0xeb04 @ │ │ │ │ │ vmlacs.f64 d15, d20, d18 │ │ │ │ │ ldrbtmi r4, [r3], #-66 @ 0xffffffbe │ │ │ │ │ ldrbeq r4, [r1], fp, asr #32 │ │ │ │ │ cmpne r3, r1, asr #20 │ │ │ │ │ - b 10cbebc │ │ │ │ │ - blx 20ec9e │ │ │ │ │ - blx 146f5e │ │ │ │ │ - blx fe856f66 │ │ │ │ │ + b 10cc3bc │ │ │ │ │ + blx 20f19e │ │ │ │ │ + blx 14745e │ │ │ │ │ + blx fe857466 │ │ │ │ │ stmibne r0, {r2, r8}^ │ │ │ │ │ - bl 105b3c8 │ │ │ │ │ + bl 105b8c8 │ │ │ │ │ @ instruction: 0xf1b9010a │ │ │ │ │ stmiale lr, {r0, r1, r2, r8, r9, sl, fp}^ │ │ │ │ │ andcc lr, r1, #3620864 @ 0x374000 │ │ │ │ │ ldrdgt pc, [ip], -sp │ │ │ │ │ andcc r3, r8, #8, 22 @ 0x2000 │ │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ │ streq pc, [r7], -ip │ │ │ │ │ @@ -4450,19 +4770,19 @@ │ │ │ │ │ vsubw.s8 q9, q12, d7 │ │ │ │ │ @ instruction: 0xf64753eb │ │ │ │ │ @ instruction: 0xf6c91cb1 │ │ │ │ │ @ instruction: 0xf64a6c37 │ │ │ │ │ @ instruction: 0xf2cc643d │ │ │ │ │ mcrcc 4, 0, r2, cr4, cr2, {5} │ │ │ │ │ movwpl pc, #15271 @ 0x3ba7 @ │ │ │ │ │ - blx 31a4c2 │ │ │ │ │ + blx 31a9c2 │ │ │ │ │ strbeq r3, [r8, #775]! @ 0x307 │ │ │ │ │ @ instruction: 0xf64e404b │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ - b 1026b0c │ │ │ │ │ + b 102700c │ │ │ │ │ ldrbeq r2, [fp, #83] @ 0x53 │ │ │ │ │ cmpcs r5, #274432 @ 0x43000 │ │ │ │ │ @ instruction: 0xf404fb00 │ │ │ │ │ strmi pc, [r3], #-2817 @ 0xfffff4ff │ │ │ │ │ mvnsne pc, #74448896 @ 0x4700000 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ smlatbeq r1, r0, fp, pc @ │ │ │ │ │ @@ -4475,77 +4795,77 @@ │ │ │ │ │ @ instruction: 0xf64e6756 │ │ │ │ │ vmull.p8 , d2, d31 │ │ │ │ │ @ instruction: 0xf64c7ed4 │ │ │ │ │ vabal.s8 q9, d24, d7 │ │ │ │ │ @ instruction: 0xf64755eb │ │ │ │ │ @ instruction: 0xf6c91cb1 │ │ │ │ │ ldrmi r6, [r6], #-3127 @ 0xfffff3c9 │ │ │ │ │ - blmi 88458 │ │ │ │ │ - blx fe91aede │ │ │ │ │ - b fe22b034 │ │ │ │ │ - blx 38a41e │ │ │ │ │ - b 13d7030 │ │ │ │ │ - b fe0d3724 │ │ │ │ │ - b 110b02c │ │ │ │ │ - b 13de978 │ │ │ │ │ - b 10d333c │ │ │ │ │ - blx 31f176 │ │ │ │ │ - blx 18743e │ │ │ │ │ - blx fe85b04a │ │ │ │ │ + blmi 88958 │ │ │ │ │ + blx fe91b3de │ │ │ │ │ + b fe22b534 │ │ │ │ │ + blx 38a91e │ │ │ │ │ + b 13d7530 │ │ │ │ │ + b fe0d3c24 │ │ │ │ │ + b 110b52c │ │ │ │ │ + b 13dee78 │ │ │ │ │ + b 10d383c │ │ │ │ │ + blx 31f676 │ │ │ │ │ + blx 18793e │ │ │ │ │ + blx fe85b54a │ │ │ │ │ ldrmi r0, [r9], #-261 @ 0xfffffefb │ │ │ │ │ - b fe03ebd4 │ │ │ │ │ + b fe03f0d4 │ │ │ │ │ @ instruction: 0xf64a0051 │ │ │ │ │ vrsra.s8 d22, d29, #4 │ │ │ │ │ @ instruction: 0xf64e23b2 │ │ │ │ │ vmlal.s , d2, d3[3] │ │ │ │ │ - blx 26faa │ │ │ │ │ - blx c706a │ │ │ │ │ + blx 274aa │ │ │ │ │ + blx c756a │ │ │ │ │ vcgt.s8 d19, d6, d1 │ │ │ │ │ vsra.s64 d23, d17, #63 │ │ │ │ │ - blx fe8229c2 │ │ │ │ │ + blx fe822ec2 │ │ │ │ │ @ instruction: 0xf6470402 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ strtmi r6, [r3], #-567 @ 0xfffffdc9 │ │ │ │ │ - b 110e188 │ │ │ │ │ - b fe0cb788 │ │ │ │ │ + b 110e688 │ │ │ │ │ + b fe0cbc88 │ │ │ │ │ rsbmi r7, r0, r3, asr r3 │ │ │ │ │ @ instruction: 0xf101fb00 │ │ │ │ │ tstne r3, r2, lsl #22 @ │ │ │ │ │ streq pc, [r2], #-2976 @ 0xfffff460 │ │ │ │ │ submi r4, r8, r1, lsr #8 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ svclt 0x00008ff0 │ │ │ │ │ - blvc 7c5b18 │ │ │ │ │ + blvc 7c6018 │ │ │ │ │ ldmdbmi r1!, {r0, r1, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8c02200 │ │ │ │ │ stc 2, cr2, [r0] │ │ │ │ │ ldrbtmi r7, [r9], #-2816 @ 0xfffff500 │ │ │ │ │ - blvc 705b2c │ │ │ │ │ + blvc 70602c │ │ │ │ │ andcs pc, r4, #192, 16 @ 0xc00000 │ │ │ │ │ andcs pc, r8, #192, 16 @ 0xc00000 │ │ │ │ │ - blvc c5abc │ │ │ │ │ - blvc 685b3c │ │ │ │ │ + blvc c5fbc │ │ │ │ │ + blvc 68603c │ │ │ │ │ andcs pc, ip, #192, 16 @ 0xc00000 │ │ │ │ │ andscs pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ - blvc 145acc │ │ │ │ │ - blvc 605b4c │ │ │ │ │ + blvc 145fcc │ │ │ │ │ + blvc 60604c │ │ │ │ │ andscs pc, r4, #192, 16 @ 0xc00000 │ │ │ │ │ eorsne pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ - blvc 1c5adc │ │ │ │ │ - blvc 585b5c │ │ │ │ │ - blvc 245ae4 │ │ │ │ │ - blvc 585b64 │ │ │ │ │ - blvc 2c5aec │ │ │ │ │ - blvc 585b6c │ │ │ │ │ - blvc 345af4 │ │ │ │ │ - blvc 585b74 │ │ │ │ │ - blvc 3c5afc │ │ │ │ │ - blvc 585b7c │ │ │ │ │ - blvc fe245b04 │ │ │ │ │ - ldc 6, cr4, [pc, #64] @ a548 │ │ │ │ │ + blvc 1c5fdc │ │ │ │ │ + blvc 58605c │ │ │ │ │ + blvc 245fe4 │ │ │ │ │ + blvc 586064 │ │ │ │ │ + blvc 2c5fec │ │ │ │ │ + blvc 58606c │ │ │ │ │ + blvc 345ff4 │ │ │ │ │ + blvc 586074 │ │ │ │ │ + blvc 3c5ffc │ │ │ │ │ + blvc 58607c │ │ │ │ │ + blvc fe246004 │ │ │ │ │ + ldc 6, cr4, [pc, #64] @ aa48 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ ldrbmi r7, [r0, -r6, lsl #23]! │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ @@ -4559,22 +4879,22 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbne r6, [r6], -r5, asr #15 │ │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ │ - muleq r3, r6, r2 │ │ │ │ │ - blx fe837a2e │ │ │ │ │ - blx fe8a157a │ │ │ │ │ + muleq r3, r6, sp │ │ │ │ │ + blx fe837f2e │ │ │ │ │ + blx fe8a1a7a │ │ │ │ │ strcs r2, [r0], #-3585 @ 0xfffff1ff │ │ │ │ │ @ instruction: 0x0c02eb1c │ │ │ │ │ @ instruction: 0x46a64672 │ │ │ │ │ - blx ff85ab12 │ │ │ │ │ - blx ff815d92 │ │ │ │ │ + blx ff85b012 │ │ │ │ │ + blx ff816292 │ │ │ │ │ ldmdbne r2, {r0, r1, sl, lr, pc} │ │ │ │ │ tsteq r0, lr, asr #2 @ │ │ │ │ │ andeq lr, r5, r2, lsl #21 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ svclt 0x0000bd30 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -4590,26 +4910,26 @@ │ │ │ │ │ ldc 8, cr15, [r0], {85} @ 0x55 │ │ │ │ │ @ instruction: 0xf855404b │ │ │ │ │ ldmib r4, {r2, r3, sl, fp, lr, pc}^ │ │ │ │ │ ldrcc r0, [r0], #-256 @ 0xffffff00 │ │ │ │ │ andeq lr, r0, lr, lsl #21 │ │ │ │ │ smlabbeq r1, ip, sl, lr │ │ │ │ │ @ instruction: 0xffc4f7ff │ │ │ │ │ - bl 11d0be4 │ │ │ │ │ + bl 11d10e4 │ │ │ │ │ strmi r0, [r6], -r1, lsl #14 │ │ │ │ │ mvnle r4, r0, lsr #11 │ │ │ │ │ ldrbne lr, [r7], -r0, lsl #21 │ │ │ │ │ orrsvc pc, r1, r6, asr #4 │ │ │ │ │ cmpvs r6, r1, asr #5 @ │ │ │ │ │ mvnsne pc, #74448896 @ 0x4700000 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ @ instruction: 0xf101fb06 │ │ │ │ │ tstne r7, r3, lsl #22 @ │ │ │ │ │ andvs pc, r3, #169984 @ 0x29800 │ │ │ │ │ - b fe05b654 │ │ │ │ │ + b fe05bb54 │ │ │ │ │ pop {r1, r2} │ │ │ │ │ svclt 0x000081f0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0028f8cc │ │ │ │ │ @ instruction: 0xf8df4693 │ │ │ │ │ @@ -4619,21 +4939,21 @@ │ │ │ │ │ ldrbtmi r4, [ip], #-1146 @ 0xfffffb86 │ │ │ │ │ @ instruction: 0xf1044688 │ │ │ │ │ @ instruction: 0xf10d06c0 │ │ │ │ │ ldrbmi r0, [r5], -r8, ror #20 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f932b │ │ │ │ │ andsls r0, r7, r0, lsl #6 │ │ │ │ │ - strgt ip, [pc, #-3599] @ 9849 │ │ │ │ │ + strgt ip, [pc, #-3599] @ 9d49 │ │ │ │ │ @ instruction: 0xf10b9401 │ │ │ │ │ mcrgt 4, 0, r3, cr15, cr15, {7} │ │ │ │ │ cdpgt 5, 0, cr12, cr15, cr15, {0} │ │ │ │ │ ldm r6, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ │ - beq fe8ca6ac │ │ │ │ │ + beq fe8cabac │ │ │ │ │ rscshi pc, r7, #0 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r7, r9}^ │ │ │ │ │ @ instruction: 0xf6474818 │ │ │ │ │ @ instruction: 0xf6c917b1 │ │ │ │ │ stcls 7, cr6, [r1], {55} @ 0x37 │ │ │ │ │ bicvc pc, r0, r8, lsl #10 │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @@ -4654,367 +4974,367 @@ │ │ │ │ │ @ instruction: 0xf8df9705 │ │ │ │ │ svcls 0x002925e8 │ │ │ │ │ ldrbtmi r9, [sl], #-1798 @ 0xfffff8fa │ │ │ │ │ strls r9, [r7, -r6, lsr #30] │ │ │ │ │ strls r9, [r8, -r7, lsr #30] │ │ │ │ │ streq pc, [r0, r2, lsl #2] │ │ │ │ │ stmdavc lr, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - blls 444e18 │ │ │ │ │ + blls 445318 │ │ │ │ │ tstmi r2, #3358720 @ 0x334000 │ │ │ │ │ vnmlage.f16 s28, s9, s26 @ │ │ │ │ │ @ instruction: 0xf5ac9116 │ │ │ │ │ @ instruction: 0xf89c73c0 │ │ │ │ │ ldmib r2, {ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf10c9400 │ │ │ │ │ @ instruction: 0xf8d30c40 │ │ │ │ │ @ instruction: 0xf852e004 │ │ │ │ │ - b fe3aa328 │ │ │ │ │ + b fe3aa828 │ │ │ │ │ ldmvs ip, {r2, r9, fp} │ │ │ │ │ - b fe124774 │ │ │ │ │ + b fe124c74 │ │ │ │ │ ldmvs pc, {r0, r1, r2, fp}^ @ │ │ │ │ │ stmdbeq r9, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa9c20a │ │ │ │ │ + blx ffa9c70a │ │ │ │ │ stmdbne r4!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ │ - bl 1171b4c │ │ │ │ │ + bl 117204c │ │ │ │ │ strls r0, [sl, #-1291] @ 0xfffffaf5 │ │ │ │ │ ldmdavs r4, {r0, r2, r5, r9, sl, lr}^ │ │ │ │ │ ldmvs r4, {r0, r1, r2, r5, r6, lr} │ │ │ │ │ vmlsne.f64 d15, d24, d23 │ │ │ │ │ @ instruction: 0x8014f8d3 │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r6, r7, fp, sp, lr} │ │ │ │ │ - b fe230764 │ │ │ │ │ + b fe230c64 │ │ │ │ │ ldmibvs pc, {r0, r1, r2, r9, fp} @ │ │ │ │ │ andeq lr, lr, r0, asr #22 │ │ │ │ │ @ instruction: 0xe01cf8d3 │ │ │ │ │ strmi r9, [r8], -r9 │ │ │ │ │ ssatmi r6, #26, r9, lsl #18 │ │ │ │ │ strdmi r4, [ip], #-99 @ 0xffffff9d │ │ │ │ │ - blls 149704 │ │ │ │ │ - bl 671794 │ │ │ │ │ - bl 110cb7c │ │ │ │ │ + blls 149c04 │ │ │ │ │ + bl 671c94 │ │ │ │ │ + bl 110d07c │ │ │ │ │ strls r0, [sp], #-1035 @ 0xfffffbf5 │ │ │ │ │ @ instruction: 0x464e6914 │ │ │ │ │ ldmdbvs r4, {r0, r1, r2, r5, r6, lr}^ │ │ │ │ │ vmlaeq.f32 s28, s9, s28 │ │ │ │ │ - blx ffbb17a6 │ │ │ │ │ + blx ffbb1ca6 │ │ │ │ │ ldmibvs r7, {r0, r1, r2, fp, ip}^ │ │ │ │ │ @ instruction: 0x9c0c1909 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ ldrdhi pc, [r4], -r3 @ │ │ │ │ │ strne lr, [fp], #-2509 @ 0xfffff633 │ │ │ │ │ - beq 2051b0 │ │ │ │ │ - bvs fe7e4ff8 │ │ │ │ │ + beq 2056b0 │ │ │ │ │ + bvs fe7e54f8 │ │ │ │ │ @ instruction: 0xf8d36994 │ │ │ │ │ ldrtmi lr, [r9], ip, lsr #32 │ │ │ │ │ ldrbtmi r4, [r3], ip, asr #32 │ │ │ │ │ - blls 14974c │ │ │ │ │ - bl 6717b4 │ │ │ │ │ + blls 149c4c │ │ │ │ │ + bl 671cb4 │ │ │ │ │ @ instruction: 0x9c040904 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strls lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ │ @ instruction: 0xf8d36a14 │ │ │ │ │ rsbmi r9, r7, ip, lsr r0 │ │ │ │ │ @ instruction: 0x46ca6a54 │ │ │ │ │ vmlaeq.f32 s28, s9, s28 │ │ │ │ │ - blx ffbb17ce │ │ │ │ │ - blvs 7d07e8 │ │ │ │ │ + blx ffbb1cce │ │ │ │ │ + blvs 7d0ce8 │ │ │ │ │ ldrsbt pc, [r8], -r3 @ │ │ │ │ │ @ instruction: 0x9c021909 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ ldrsbthi pc, [r4], -r3 @ │ │ │ │ │ strne lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ │ - bvs fe45c1b0 │ │ │ │ │ + bvs fe45c6b0 │ │ │ │ │ ldrsbtmi r6, [r9], #-164 @ 0xffffff5c │ │ │ │ │ streq lr, [r4], #-2696 @ 0xfffff578 │ │ │ │ │ - bcc 89780 │ │ │ │ │ + bcc 89c80 │ │ │ │ │ ldmdane fp, {r0, r1, r2, r8, fp, ip, pc}^ │ │ │ │ │ - bl 1070c18 │ │ │ │ │ + bl 1071118 │ │ │ │ │ stmib sp, {r1, r3, r8}^ │ │ │ │ │ - blvs 4d6c1c │ │ │ │ │ + blvs 4d711c │ │ │ │ │ vmlaeq.f32 s28, s7, s28 │ │ │ │ │ - b fe265554 │ │ │ │ │ - blls 14cc18 │ │ │ │ │ + b fe265a54 │ │ │ │ │ + blls 14d118 │ │ │ │ │ stmdavc lr, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blls 190c10 │ │ │ │ │ + blls 191110 │ │ │ │ │ movweq lr, #35651 @ 0x8b43 │ │ │ │ │ movwvc lr, #22989 @ 0x59cd │ │ │ │ │ addsmi r9, r3, #14336 @ 0x3800 │ │ │ │ │ svcge 0x0065f47f │ │ │ │ │ stmib sp, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ │ - bls 252898 │ │ │ │ │ + bls 252d98 │ │ │ │ │ ldrcs lr, [sp], -sp, asr #19 │ │ │ │ │ andsls r9, pc, #53248 @ 0xd000 │ │ │ │ │ eorls r9, r0, #45056 @ 0xb000 │ │ │ │ │ eorls r9, r1, #12, 20 @ 0xc000 │ │ │ │ │ eorls r9, r2, #12288 @ 0x3000 │ │ │ │ │ eorls r9, r3, #4, 20 @ 0x4000 │ │ │ │ │ ldmib sp, {r0, r9, fp, ip, pc}^ │ │ │ │ │ eorls fp, r4, #285212672 @ 0x11000000 │ │ │ │ │ - bcc 504fc4 │ │ │ │ │ - bls afcbc │ │ │ │ │ + bcc 5054c4 │ │ │ │ │ + bls b01bc │ │ │ │ │ ldrbteq pc, [r8], -r4, lsl #2 @ │ │ │ │ │ ldrbmi r9, [r5], -r5, lsr #4 │ │ │ │ │ eorls r9, r6, #28672 @ 0x7000 │ │ │ │ │ ldmib sp, {r3, r9, fp, ip, pc}^ │ │ │ │ │ ldmib sp, {r0, r1, r2, r3, r8, fp, pc}^ │ │ │ │ │ eorls lr, r7, #1073741829 @ 0x40000005 │ │ │ │ │ strls r9, [r8, -r6, lsl #20]! │ │ │ │ │ ldmib r5, {r0, r3, r5, r9, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8562700 │ │ │ │ │ submi r0, r2, r8, lsl #30 │ │ │ │ │ sbcscc lr, r7, #532480 @ 0x82000 │ │ │ │ │ submi r6, r7, r0, ror r8 │ │ │ │ │ andcs pc, r3, r2, lsr #23 │ │ │ │ │ - blcs 2489a0 │ │ │ │ │ - blx dbf4a │ │ │ │ │ + blcs 248ea0 │ │ │ │ │ + blx dc44a │ │ │ │ │ @ instruction: 0xf8450007 │ │ │ │ │ mvnle r0, r4, lsl #24 │ │ │ │ │ stmibvs r0, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf47f45c8 │ │ │ │ │ - blls 9b6488 │ │ │ │ │ - blls 9ef4b4 │ │ │ │ │ - blls 82f4bc │ │ │ │ │ - blls 86f4cc │ │ │ │ │ - blls 7af4d4 │ │ │ │ │ - blls 7ef4cc │ │ │ │ │ - blls 92f4d4 │ │ │ │ │ - blls 96f4ec │ │ │ │ │ - blls 8af4f4 │ │ │ │ │ + blls 9b6988 │ │ │ │ │ + blls 9ef9b4 │ │ │ │ │ + blls 82f9bc │ │ │ │ │ + blls 86f9cc │ │ │ │ │ + blls 7af9d4 │ │ │ │ │ + blls 7ef9cc │ │ │ │ │ + blls 92f9d4 │ │ │ │ │ + blls 96f9ec │ │ │ │ │ + blls 8af9f4 │ │ │ │ │ ldmdami r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - blls 8ef4f0 │ │ │ │ │ - blls a2f4f8 │ │ │ │ │ - blls a6f4d8 │ │ │ │ │ + blls 8ef9f0 │ │ │ │ │ + blls a2f9f8 │ │ │ │ │ + blls a6f9d8 │ │ │ │ │ vld2.8 {d9-d12}, [r4], r2 │ │ │ │ │ ldmib sp, {r0, r1, r2, r3, r4, r5, r6, r8, r9, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0xf023061c │ │ │ │ │ ldmib sp, {r0, r1, r8, r9}^ │ │ │ │ │ vmov.i32 d21, #51967 @ 0x0000caff │ │ │ │ │ stccs 4, cr1, [r0], {131} @ 0x83 │ │ │ │ │ adchi pc, pc, r0 │ │ │ │ │ ldrtmi r4, [r1], -r3, asr #8 │ │ │ │ │ addne lr, r4, #3072 @ 0xc00 │ │ │ │ │ - bmi ffbaf130 │ │ │ │ │ + bmi ffbaf630 │ │ │ │ │ strmi r4, [ip], r6, ror #12 │ │ │ │ │ - blhi 3c5038 │ │ │ │ │ + blhi 3c5538 │ │ │ │ │ @ instruction: 0xf8cd447a │ │ │ │ │ ldmib r2, {r6, sp, pc}^ │ │ │ │ │ @ instruction: 0xf8d39400 │ │ │ │ │ @ instruction: 0xf852e004 │ │ │ │ │ - b fe3aa538 │ │ │ │ │ + b fe3aaa38 │ │ │ │ │ ldmvs ip, {r2, r9, fp} │ │ │ │ │ - b fe124984 │ │ │ │ │ + b fe124e84 │ │ │ │ │ ldmvs pc, {r0, r1, r2, fp}^ @ │ │ │ │ │ stmdbeq r9, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf180f893 │ │ │ │ │ movtcc r4, #1723 @ 0x6bb │ │ │ │ │ - blmi 2898dc │ │ │ │ │ + blmi 289ddc │ │ │ │ │ strtmi r1, [r5], -r4, ror #18 │ │ │ │ │ - bl 11a4a8c │ │ │ │ │ + bl 11a4f8c │ │ │ │ │ rsbmi r0, r7, fp, lsl #12 │ │ │ │ │ - blx ff9e4b96 │ │ │ │ │ + blx ff9e5096 │ │ │ │ │ @ instruction: 0xf8531e08 │ │ │ │ │ ldmvs r7, {r2, r3, r5, sl, fp, pc}^ │ │ │ │ │ - b fe210974 │ │ │ │ │ - bl 130d170 │ │ │ │ │ + b fe210e74 │ │ │ │ │ + bl 130d670 │ │ │ │ │ @ instruction: 0xf8530c0e │ │ │ │ │ strmi r7, [r8], -r8, lsr #24 │ │ │ │ │ stc 8, cr15, [r4], #-332 @ 0xfffffeb4 │ │ │ │ │ ldcne 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ @ instruction: 0x46f346b9 │ │ │ │ │ - blx ffa9aa9e │ │ │ │ │ + blx ffa9af9e │ │ │ │ │ @ instruction: 0x9c059b04 │ │ │ │ │ stmdbeq r4, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1131990 │ │ │ │ │ + bl 1131e90 │ │ │ │ │ stmib sp, {r0, r1, r3, sl}^ │ │ │ │ │ ldmdbvs r4, {r0, r2, sl, ip, pc} │ │ │ │ │ ldmdbvs r4, {r0, r1, r2, r5, r6, lr}^ │ │ │ │ │ vmlaeq.f32 s28, s9, s28 │ │ │ │ │ - blx ffbb19aa │ │ │ │ │ + blx ffbb1eaa │ │ │ │ │ ldmibvs r7, {r0, r1, r2, fp, ip}^ │ │ │ │ │ ldc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ @ instruction: 0x9c081909 │ │ │ │ │ - bl 111c568 │ │ │ │ │ + bl 111ca68 │ │ │ │ │ @ instruction: 0xf8530408 │ │ │ │ │ stmib sp, {r2, r3, r4, sl, fp, pc}^ │ │ │ │ │ - b fe20f9c4 │ │ │ │ │ + b fe20fec4 │ │ │ │ │ @ instruction: 0xf8530a07 │ │ │ │ │ @ instruction: 0xf8531c20 │ │ │ │ │ ldmibvs r4, {r3, r4, sl, fp, ip, sp, lr} │ │ │ │ │ strhmi r4, [ip], #-105 @ 0xffffff97 │ │ │ │ │ - blls 149964 │ │ │ │ │ - bl 6719e4 │ │ │ │ │ + blls 149e64 │ │ │ │ │ + bl 671ee4 │ │ │ │ │ @ instruction: 0x9c0a0904 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strls lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ │ rsbmi r6, r7, r4, lsl sl │ │ │ │ │ - b fe3a5324 │ │ │ │ │ + b fe3a5824 │ │ │ │ │ stcls 14, cr0, [fp], {4} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ stmdbne r9, {r0, r1, r2, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ │ ldrbtmi r9, [r3], ip, lsl #24 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ strne lr, [fp], #-2509 @ 0xfffff633 │ │ │ │ │ ldcne 8, cr15, [r0], {83} @ 0x53 │ │ │ │ │ @ instruction: 0xf8536a94 │ │ │ │ │ - b fe06da2c │ │ │ │ │ + b fe06df2c │ │ │ │ │ @ instruction: 0xf8530a04 │ │ │ │ │ - b fe21da24 │ │ │ │ │ + b fe21df24 │ │ │ │ │ strtmi r0, [r1], r7, lsl #14 │ │ │ │ │ - blls 2c99a8 │ │ │ │ │ - bl 67261c │ │ │ │ │ + blls 2c9ea8 │ │ │ │ │ + bl 672b1c │ │ │ │ │ svcls 0x00040907 │ │ │ │ │ streq lr, [fp, -r7, asr #22] │ │ │ │ │ strls lr, [r3, -sp, asr #19] │ │ │ │ │ rsbsmi r6, ip, r7, lsl fp │ │ │ │ │ - b fe3a5780 │ │ │ │ │ - blx ffb8e246 │ │ │ │ │ + b fe3a5c80 │ │ │ │ │ + blx ffb8e746 │ │ │ │ │ stcls 8, cr1, [r1], {4} │ │ │ │ │ @ instruction: 0x9c021909 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ strne lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ │ addmi r9, fp, #212992 @ 0x34000 │ │ │ │ │ svcge 0x0065f47f │ │ │ │ │ @ instruction: 0xf8dd4663 │ │ │ │ │ ldmib sp, {r6, sp, pc}^ │ │ │ │ │ ldrtmi r8, [r4], lr, lsl #22 │ │ │ │ │ - bl 21c2c8 │ │ │ │ │ + bl 21c7c8 │ │ │ │ │ @ instruction: 0xf647030b │ │ │ │ │ @ instruction: 0xf6cd649f │ │ │ │ │ vshl.s8 , , │ │ │ │ │ @ instruction: 0xf6ce3778 │ │ │ │ │ @ instruction: 0xf64a2764 │ │ │ │ │ vmla.f d20, d19, d1[1] │ │ │ │ │ @ instruction: 0xf8534183 │ │ │ │ │ @ instruction: 0xf8538c40 │ │ │ │ │ @ instruction: 0xf853ec34 │ │ │ │ │ - b fe231b68 │ │ │ │ │ + b fe232068 │ │ │ │ │ @ instruction: 0xf8530404 │ │ │ │ │ - b fe255b60 │ │ │ │ │ + b fe256060 │ │ │ │ │ subsmi r0, r1, r7, lsl #14 │ │ │ │ │ ldrbtmi r9, [r1], -sp, lsl #2 │ │ │ │ │ smlattcs r4, r7, fp, pc @ │ │ │ │ │ ldrbcc pc, [r3], #1614 @ 0x64e @ │ │ │ │ │ strbpl pc, [r3], #716 @ 0x2cc @ │ │ │ │ │ stcvc 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ andsls r1, sl, #1343488 @ 0x148000 │ │ │ │ │ andeq lr, r1, #76, 22 @ 0x13000 │ │ │ │ │ - b fe3b0ed8 │ │ │ │ │ + b fe3b13d8 │ │ │ │ │ andsls r0, fp, #4, 8 @ 0x4000000 │ │ │ │ │ strbmi r4, [r2], -sp, asr #12 │ │ │ │ │ ldcgt 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ ldc 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ strcs pc, [r1, #-3044] @ 0xfffff41c │ │ │ │ │ orreq pc, r1, sl, asr #4 │ │ │ │ │ mvnscs pc, pc, asr #13 │ │ │ │ │ stchi 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ vtst.8 d17, d6, d2 │ │ │ │ │ vmov.i32 d19, #19 @ 0x00000013 │ │ │ │ │ - bl 11a6e7c │ │ │ │ │ + bl 11a737c │ │ │ │ │ @ instruction: 0xf8530605 │ │ │ │ │ - b fe321b78 │ │ │ │ │ + b fe322078 │ │ │ │ │ ldrls r0, [sp], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf8534078 │ │ │ │ │ andsls r6, ip, #36, 24 @ 0x2400 │ │ │ │ │ ldrtmi r4, [r4], -sl, lsr #12 │ │ │ │ │ strcs pc, [r1], #-3040 @ 0xfffff420 │ │ │ │ │ @ instruction: 0xf64d9905 │ │ │ │ │ vshr.s64 q9, q8, #51 │ │ │ │ │ ldmdane r2, {r0, r3, r6, ip, sp}^ │ │ │ │ │ - bls 1af374 │ │ │ │ │ + bls 1af874 │ │ │ │ │ tstpl sp, sp, asr #12 @ │ │ │ │ │ cmpvc r1, fp, asr #5 @ │ │ │ │ │ andeq lr, r6, r0, lsl #21 │ │ │ │ │ streq lr, [r4], #-2882 @ 0xfffff4be │ │ │ │ │ strbtmi r4, [r2], -r9, rrx │ │ │ │ │ @ instruction: 0x463c941f │ │ │ │ │ ldcvs 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ ldcvc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ stcpl 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ strcs pc, [r1], #-3040 @ 0xfffff420 │ │ │ │ │ @ instruction: 0xf6469907 │ │ │ │ │ @ instruction: 0xf6c200d4 │ │ │ │ │ ldmdane r2, {r1, r2, r3, r4, r7, ip, sp}^ │ │ │ │ │ - bls 22f3b4 │ │ │ │ │ + bls 22f8b4 │ │ │ │ │ tstpl r6, r5, asr #4 @ │ │ │ │ │ smlawtne r6, r2, r6, pc @ │ │ │ │ │ andeq lr, r0, lr, lsl #21 │ │ │ │ │ streq lr, [r4], #-2882 @ 0xfffff4be │ │ │ │ │ smlabbeq r1, r8, sl, lr │ │ │ │ │ strtls r4, [r1], #-1586 @ 0xfffff9ce │ │ │ │ │ - blx ff81c442 │ │ │ │ │ + blx ff81c942 │ │ │ │ │ stmdbls r9, {r0, sl, sp} │ │ │ │ │ andsvs pc, r6, fp, asr #12 │ │ │ │ │ subspl pc, r8, r7, asr #13 │ │ │ │ │ eorls r1, r2, #5373952 @ 0x520000 │ │ │ │ │ - b fe03138c │ │ │ │ │ + b fe03188c │ │ │ │ │ strbmi r0, [r1], -r6 │ │ │ │ │ - bl 109c544 │ │ │ │ │ + bl 109ca44 │ │ │ │ │ strtls r0, [r3], #-1028 @ 0xfffffbfc │ │ │ │ │ strbne pc, [r7], #-586 @ 0xfffffdb6 @ │ │ │ │ │ ldrbtvc pc, [ip], #1736 @ 0x6c8 @ │ │ │ │ │ @ instruction: 0xf853407c │ │ │ │ │ - blx ff915bc2 │ │ │ │ │ + blx ff9160c2 │ │ │ │ │ stmdals fp, {r9, sl, ip} │ │ │ │ │ stcmi 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ @ instruction: 0x91241809 │ │ │ │ │ vmla.i8 d25, d3, d12 │ │ │ │ │ vshr.s64 , q0, #60 │ │ │ │ │ - bl 105eed0 │ │ │ │ │ + bl 105f3d0 │ │ │ │ │ strtls r0, [r5], -r6, lsl #12 │ │ │ │ │ stcvs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ mvnseq pc, fp, asr #12 │ │ │ │ │ bicscs pc, r1, r7, asr #13 │ │ │ │ │ subsmi r4, r1, r8, rrx │ │ │ │ │ ldrtmi r4, [r7], -r3, lsr #12 │ │ │ │ │ strcc pc, [r1, -r0, ror #23] │ │ │ │ │ vmla.i8 d25, d0, d3 │ │ │ │ │ @ instruction: 0xf6ca4016 │ │ │ │ │ ldmdane fp, {r3, r5, ip, sp, lr}^ │ │ │ │ │ - blls 12f85c │ │ │ │ │ + blls 12fd5c │ │ │ │ │ andeq lr, r6, r0, lsl #21 │ │ │ │ │ orrcs pc, r7, ip, asr #12 │ │ │ │ │ mvnpl pc, r8, asr #5 │ │ │ │ │ streq lr, [r7, -r3, asr #22] │ │ │ │ │ biccs pc, fp, #70254592 @ 0x4300000 │ │ │ │ │ orrpl pc, pc, #-1879048180 @ 0x9000000c │ │ │ │ │ rsbmi r9, r3, r7, lsr #14 │ │ │ │ │ @ instruction: 0xf64a4c35 │ │ │ │ │ @ instruction: 0xf2cc663d │ │ │ │ │ ldrbtmi r2, [ip], #-1714 @ 0xfffff94e │ │ │ │ │ strcs pc, [r3, #-3040] @ 0xfffff420 │ │ │ │ │ ldrbmi r9, [r0], -r1, lsl #22 │ │ │ │ │ - blls 90f40 │ │ │ │ │ - blx feaef49e │ │ │ │ │ - bl 10d3004 │ │ │ │ │ + blls 91440 │ │ │ │ │ + blx feaef99e │ │ │ │ │ + bl 10d3504 │ │ │ │ │ @ instruction: 0xf6470505 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ strls r6, [r9, #-823]! @ 0xfffffcc9 │ │ │ │ │ movwne pc, #47875 @ 0xbb03 @ │ │ │ │ │ tsteq fp, r4, lsl #2 @ │ │ │ │ │ stc2l 7, cr15, [r0], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf104460b │ │ │ │ │ @ instruction: 0x461c0175 │ │ │ │ │ movtcc pc, #63054 @ 0xf64e @ │ │ │ │ │ bicsvc pc, r4, #536870924 @ 0x2000000c │ │ │ │ │ ldrbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ movwcs pc, #15275 @ 0x3bab @ │ │ │ │ │ - blx 19bb7e │ │ │ │ │ + blx 19c07e │ │ │ │ │ bicsmi r3, fp, #738197504 @ 0x2c000000 │ │ │ │ │ stc2 7, cr15, [lr], #1020 @ 0x3fc │ │ │ │ │ - bmi 7f189c │ │ │ │ │ + bmi 7f1d9c │ │ │ │ │ strpl lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 60b054 │ │ │ │ │ + blmi 60b554 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldmdals r7, {r0, r5, r8, ip, lr, pc} │ │ │ │ │ pop {r0, r2, r3, r5, ip, sp, pc} │ │ │ │ │ - bls 9aec24 │ │ │ │ │ + bls 9af124 │ │ │ │ │ andls r0, r3, #164, 18 @ 0x290000 │ │ │ │ │ andls r9, r4, #159744 @ 0x27000 │ │ │ │ │ andls r9, r7, #32, 20 @ 0x20000 │ │ │ │ │ andls r9, r8, #135168 @ 0x21000 │ │ │ │ │ andls r9, r5, #122880 @ 0x1e000 │ │ │ │ │ andls r9, r6, #126976 @ 0x1f000 │ │ │ │ │ andls r9, fp, #36, 20 @ 0x24000 │ │ │ │ │ @@ -5022,22 +5342,22 @@ │ │ │ │ │ andls r9, r9, #139264 @ 0x22000 │ │ │ │ │ andls r9, sl, #143360 @ 0x23000 │ │ │ │ │ andls r9, r1, #40, 20 @ 0x28000 │ │ │ │ │ ldmib sp, {r0, r3, r5, r9, fp, ip, pc}^ │ │ │ │ │ andls r0, r2, #28, 12 @ 0x1c00000 │ │ │ │ │ @ instruction: 0x5c1ae9dd │ │ │ │ │ @ instruction: 0xf7fae628 │ │ │ │ │ - svclt 0x0000ee52 │ │ │ │ │ - andeq lr, r4, r0, lsr #6 │ │ │ │ │ - andeq sl, r3, r6, lsl #2 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r2, ror r0 │ │ │ │ │ - andeq r9, r3, ip, lsr lr │ │ │ │ │ - andeq r9, r3, r6, asr fp │ │ │ │ │ - andeq sp, r4, r4, lsl sp │ │ │ │ │ + svclt 0x0000ebd2 │ │ │ │ │ + andeq sp, r4, r0, lsr #28 │ │ │ │ │ + andeq r9, r3, r6, lsl #24 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r9, r3, r2, ror fp │ │ │ │ │ + andeq r9, r3, ip, lsr r9 │ │ │ │ │ + andeq r9, r3, r6, asr r6 │ │ │ │ │ + andeq sp, r4, r4, lsl r8 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0030f8cc │ │ │ │ │ @ instruction: 0x2640f8df │ │ │ │ │ @ instruction: 0xf8dfb0ab │ │ │ │ │ strmi r4, [fp], r0, asr #12 │ │ │ │ │ @@ -5050,25 +5370,25 @@ │ │ │ │ │ @ instruction: 0xf04f9329 │ │ │ │ │ strls r0, [r0], #-768 @ 0xfffffd00 │ │ │ │ │ cdpgt 14, 0, cr1, cr15, cr12, {2} │ │ │ │ │ cdpgt 5, 0, cr12, cr15, cr15, {0} │ │ │ │ │ cdpgt 5, 0, cr12, cr15, cr15, {0} │ │ │ │ │ ldm r6, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ │ stm r5, {r0, r1, r2, r3} │ │ │ │ │ - beq fe8cad50 │ │ │ │ │ + beq fe8cb250 │ │ │ │ │ sbcshi pc, lr, #0 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r7, r9}^ │ │ │ │ │ @ instruction: 0xf6474816 │ │ │ │ │ @ instruction: 0xf6c917b1 │ │ │ │ │ stcls 7, cr6, [r0], {55} @ 0x37 │ │ │ │ │ bicvc pc, r0, r8, lsl #10 │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf10d4698 │ │ │ │ │ ldrtmi r0, [fp], -r0, lsr #29 │ │ │ │ │ - bl 725a0 │ │ │ │ │ + bl 72aa0 │ │ │ │ │ strls r0, [r9], -r9, lsl #24 │ │ │ │ │ @ instruction: 0x960a9e1e │ │ │ │ │ @ instruction: 0x960b9e1f │ │ │ │ │ @ instruction: 0x671ce9dd │ │ │ │ │ svcls 0x0022970c │ │ │ │ │ svcls 0x00239700 │ │ │ │ │ svcls 0x00209701 │ │ │ │ │ @@ -5079,120 +5399,120 @@ │ │ │ │ │ ldrcs pc, [r4, #2271]! @ 0x8df │ │ │ │ │ strls r9, [r5, -r7, lsr #30] │ │ │ │ │ svcls 0x0024447a │ │ │ │ │ svcls 0x00259706 │ │ │ │ │ @ instruction: 0xf1029707 │ │ │ │ │ ldcls 7, cr0, [r8, #-512] @ 0xfffffe00 │ │ │ │ │ stmdavc sp, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - blls 4054bc │ │ │ │ │ + blls 4059bc │ │ │ │ │ tstmi r1, #3358720 @ 0x334000 │ │ │ │ │ tst r3, sp, asr #19 │ │ │ │ │ subsge pc, r4, sp, asr #17 │ │ │ │ │ bicvc pc, r0, #172, 10 @ 0x2b000000 │ │ │ │ │ @ instruction: 0xf000f89c │ │ │ │ │ strls lr, [r0], #-2514 @ 0xfffff62e │ │ │ │ │ mcrreq 1, 0, pc, r0, cr12 @ │ │ │ │ │ ldrd pc, [r4], -r3 │ │ │ │ │ svcvc 0x0008f852 │ │ │ │ │ - beq 1457e8 │ │ │ │ │ + beq 145ce8 │ │ │ │ │ ldmdavs r9, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ │ stmdaeq r7, {r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe065138 │ │ │ │ │ + b fe065638 │ │ │ │ │ ldrtmi r0, [fp], r9, lsl #18 │ │ │ │ │ - blmi 289d6c │ │ │ │ │ + blmi 28a26c │ │ │ │ │ vstrls.16 s2, [r9, #-200] @ 0xffffff38 @ │ │ │ │ │ streq lr, [fp, #-2885] @ 0xfffff4bb │ │ │ │ │ strtmi r9, [r5], -r9, lsl #10 │ │ │ │ │ rsbmi r6, r7, r4, asr r8 │ │ │ │ │ - blx ff9e502a │ │ │ │ │ + blx ff9e552a │ │ │ │ │ @ instruction: 0xf8d31e08 │ │ │ │ │ ldmvs r7, {r2, r4, pc}^ │ │ │ │ │ stmdals r8, {r0, r3, fp, ip} │ │ │ │ │ - beq 205808 │ │ │ │ │ - bl 1025468 │ │ │ │ │ + beq 205d08 │ │ │ │ │ + bl 1025968 │ │ │ │ │ @ instruction: 0xf8d3000e │ │ │ │ │ andls lr, r8, ip, lsl r0 │ │ │ │ │ ldmdbvs r9, {r3, r9, sl, lr} │ │ │ │ │ @ instruction: 0x46f346b9 │ │ │ │ │ - blx ffa9af32 │ │ │ │ │ + blx ffa9b432 │ │ │ │ │ @ instruction: 0x9c0c9b04 │ │ │ │ │ stmdbeq r6, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ ldmdbvs r4, {r2, r3, sl, ip, pc} │ │ │ │ │ rsbmi r4, r7, lr, asr #12 │ │ │ │ │ - b fe3a5368 │ │ │ │ │ + b fe3a5868 │ │ │ │ │ stcls 14, cr0, [sl], {4} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbne r9, {r0, r1, r2, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ │ - bl 1131e54 │ │ │ │ │ + bl 1132354 │ │ │ │ │ @ instruction: 0xf8d30408 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ - b fe20fe5c │ │ │ │ │ - bvs 64d654 │ │ │ │ │ + b fe21035c │ │ │ │ │ + bvs 64db54 │ │ │ │ │ ldmibvs r4, {r0, r1, r2, r3, r4, r7, r9, fp, sp, lr} │ │ │ │ │ ldrd pc, [ip], -r3 @ │ │ │ │ │ strhmi r4, [ip], #-105 @ 0xffffff97 │ │ │ │ │ - blx ffa9ca16 │ │ │ │ │ + blx ffa9cf16 │ │ │ │ │ @ instruction: 0x9c029b04 │ │ │ │ │ stmdbeq r4, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1131e60 │ │ │ │ │ + bl 1132360 │ │ │ │ │ stmib sp, {r0, r1, r3, sl}^ │ │ │ │ │ - bvs 52fe64 │ │ │ │ │ + bvs 530364 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ - bvs 151b000 │ │ │ │ │ - b fe39c990 │ │ │ │ │ + bvs 151b500 │ │ │ │ │ + b fe39ce90 │ │ │ │ │ stcls 14, cr0, [r0], {4} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d36b1f │ │ │ │ │ stmdbne r9, {r3, r4, r5, sp, lr, pc} │ │ │ │ │ - bl 1131e80 │ │ │ │ │ + bl 1132380 │ │ │ │ │ @ instruction: 0xf8d30408 │ │ │ │ │ stmib sp, {r2, r4, r5, pc}^ │ │ │ │ │ ldrbtmi r1, [r3], -r0, lsl #8 │ │ │ │ │ - bvs ff5258d0 │ │ │ │ │ - b fe21b074 │ │ │ │ │ - blx ff90bea6 │ │ │ │ │ + bvs ff525dd0 │ │ │ │ │ + b fe21b574 │ │ │ │ │ + blx ff90c3a6 │ │ │ │ │ stmdbls r6, {r0, r9, fp, ip, sp} │ │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ smlabtcc r6, sp, r9, lr │ │ │ │ │ - b fe3a5af4 │ │ │ │ │ - blvs 14ce6b8 │ │ │ │ │ + b fe3a5ff4 │ │ │ │ │ + blvs 14cebb8 │ │ │ │ │ stmdbeq r3, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa71ac6 │ │ │ │ │ + blx ffa71fc6 │ │ │ │ │ ldmne pc!, {r1, r2, r3, fp, ip, sp, lr}^ @ │ │ │ │ │ - bl 10f1ad0 │ │ │ │ │ + bl 10f1fd0 │ │ │ │ │ stmib sp, {r3, r8, r9}^ │ │ │ │ │ - blls 367ad4 │ │ │ │ │ + blls 367fd4 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ - bls 276c60 │ │ │ │ │ + bls 277160 │ │ │ │ │ andscs lr, r9, sp, asr #19 │ │ │ │ │ stmib sp, {r3, r9, fp, ip, pc}^ │ │ │ │ │ - bls 314744 │ │ │ │ │ - bls 2af750 │ │ │ │ │ - bls 2ef758 │ │ │ │ │ - bls af760 │ │ │ │ │ - bls ef768 │ │ │ │ │ - bls 2f770 │ │ │ │ │ + bls 314c44 │ │ │ │ │ + bls 2afc50 │ │ │ │ │ + bls 2efc58 │ │ │ │ │ + bls afc60 │ │ │ │ │ + bls efc68 │ │ │ │ │ + bls 2fc70 │ │ │ │ │ ldrlt lr, [r0], #-2525 @ 0xfffff623 │ │ │ │ │ ldmib sp, {r1, r5, r9, ip, pc}^ │ │ │ │ │ ldrls r1, [r8, #-2580] @ 0xfffff5ec │ │ │ │ │ @ instruction: 0xf1049a01 │ │ │ │ │ eorls r0, r3, #120, 10 @ 0x1e000000 │ │ │ │ │ - bls 19c85c │ │ │ │ │ - bls 1ef798 │ │ │ │ │ + bls 19cd5c │ │ │ │ │ + bls 1efc98 │ │ │ │ │ stmdbhi lr, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x3e12e9dd │ │ │ │ │ - bls 16f7a8 │ │ │ │ │ + bls 16fca8 │ │ │ │ │ eorls r9, r7, #9961472 @ 0x980000 │ │ │ │ │ @ instruction: 0x2700e9d6 │ │ │ │ │ svceq 0x0008f855 │ │ │ │ │ - b fe09b02c │ │ │ │ │ + b fe09b52c │ │ │ │ │ stmdavs r8!, {r0, r1, r2, r4, r6, r7, r9, ip, sp}^ │ │ │ │ │ - blx fe89b04a │ │ │ │ │ + blx fe89b54a │ │ │ │ │ @ instruction: 0xf8462003 │ │ │ │ │ ldrmi r2, [r6, #2824]! @ 0xb08 │ │ │ │ │ andeq pc, r7, r3, lsl #22 │ │ │ │ │ stceq 8, cr15, [r4], {70} @ 0x46 │ │ │ │ │ @ instruction: 0xf509d1ec │ │ │ │ │ strbmi r6, [r8, #2432] @ 0x980 │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr8, cr15, {3} │ │ │ │ │ @@ -5212,215 +5532,215 @@ │ │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ │ tstls r0, r6, lsr #18 │ │ │ │ │ ldmib sp, {r0, r1, r2, r5, r8, fp, ip, pc}^ │ │ │ │ │ tstls r1, sl, lsl r6 │ │ │ │ │ @ instruction: 0x5c18e9dd │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ strbmi r8, [r3], #-175 @ 0xffffff51 │ │ │ │ │ - bl dc860 │ │ │ │ │ + bl dcd60 │ │ │ │ │ andls r1, ip, #536870920 @ 0x20000008 │ │ │ │ │ strbtmi r4, [r6], -r0, ror #21 │ │ │ │ │ stmib sp, {r2, r3, r7, r9, sl, lr}^ │ │ │ │ │ ldrbtmi r8, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ │ eorsge pc, ip, sp, asr #17 │ │ │ │ │ ldrdls lr, [r0], -r2 │ │ │ │ │ ldrd pc, [r4], -r3 │ │ │ │ │ svcvc 0x0008f852 │ │ │ │ │ - beq 459f8 │ │ │ │ │ + beq 45ef8 │ │ │ │ │ ldmdavs r9, {r3, r4, r7, fp, sp, lr} │ │ │ │ │ stmdaeq r7, {r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe065348 │ │ │ │ │ + b fe065848 │ │ │ │ │ @ instruction: 0xf8930909 │ │ │ │ │ ldrtmi pc, [fp], r0, lsl #3 @ │ │ │ │ │ - blx ffa97cda │ │ │ │ │ + blx ffa981da │ │ │ │ │ stmdbne r0, {r0, r3, r8, r9, fp}^ │ │ │ │ │ ldmdavs r0, {r0, r2, r9, sl, lr}^ │ │ │ │ │ streq lr, [fp], -r6, asr #22 │ │ │ │ │ ldmvs r0, {r0, r1, r2, r6, lr} │ │ │ │ │ vmlsne.f64 d15, d24, d23 │ │ │ │ │ stchi 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ stmdbne r9, {r0, r1, r2, r4, r6, r7, fp, sp, lr} │ │ │ │ │ - beq 205a18 │ │ │ │ │ + beq 205f18 │ │ │ │ │ @ instruction: 0x0c0eeb4c │ │ │ │ │ stcvc 8, cr15, [r8], #-332 @ 0xfffffeb4 │ │ │ │ │ @ instruction: 0xf853460c │ │ │ │ │ @ instruction: 0xf853ec24 │ │ │ │ │ @ instruction: 0x46b91c30 │ │ │ │ │ strdmi r4, [r8], #-99 @ 0xffffff9d │ │ │ │ │ - blls 49fbc │ │ │ │ │ - bl 671028 │ │ │ │ │ + blls 4a4bc │ │ │ │ │ + bl 671528 │ │ │ │ │ stmdals r5, {r8, fp} │ │ │ │ │ andeq lr, fp, r0, asr #22 │ │ │ │ │ andls lr, r4, sp, asr #19 │ │ │ │ │ submi r6, r7, r0, lsl r9 │ │ │ │ │ - b fe3a556c │ │ │ │ │ + b fe3a5a6c │ │ │ │ │ stmdals r6, {r9, sl, fp} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf85369d7 │ │ │ │ │ stmdane r9, {r2, r4, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r9, [r3], r7, lsl #16 │ │ │ │ │ andeq lr, r8, r0, asr #22 │ │ │ │ │ ldchi 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ andne lr, r6, sp, asr #19 │ │ │ │ │ - beq 205a70 │ │ │ │ │ + beq 205f70 │ │ │ │ │ stcne 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ ldcvc 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ ssatmi r6, #26, r0, lsl #19 │ │ │ │ │ - blx ffa9b182 │ │ │ │ │ + blx ffa9b682 │ │ │ │ │ stmdals r8, {r8, r9, fp, ip, pc} │ │ │ │ │ stmdbeq r0, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1031090 │ │ │ │ │ + bl 1031590 │ │ │ │ │ stmib sp, {r0, r1, r3}^ │ │ │ │ │ - bvs 42f094 │ │ │ │ │ - bvs 141b194 │ │ │ │ │ + bvs 42f594 │ │ │ │ │ + bvs 141b694 │ │ │ │ │ vmlaeq.f32 s28, s1, s28 │ │ │ │ │ - blx ffbb10aa │ │ │ │ │ + blx ffbb15aa │ │ │ │ │ @ instruction: 0xf8531807 │ │ │ │ │ - bvs ff606098 │ │ │ │ │ + bvs ff606598 │ │ │ │ │ stmdals fp, {r0, r3, fp, ip} │ │ │ │ │ - bl 101cc5c │ │ │ │ │ + bl 101d15c │ │ │ │ │ stmib sp, {r3}^ │ │ │ │ │ @ instruction: 0xf853100a │ │ │ │ │ - bvs fe4120dc │ │ │ │ │ + bvs fe4125dc │ │ │ │ │ stchi 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ - beq 45aa8 │ │ │ │ │ + beq 45fa8 │ │ │ │ │ stceq 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ streq lr, [r7, -r8, lsl #21] │ │ │ │ │ - blx ff9dcab6 │ │ │ │ │ + blx ff9dcfb6 │ │ │ │ │ svcls 0x00029b0a │ │ │ │ │ stmdbeq r7, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 11f2cc8 │ │ │ │ │ + bl 11f31c8 │ │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl}^ │ │ │ │ │ - blvs 5f0ccc │ │ │ │ │ - blvs 15db2a8 │ │ │ │ │ + blvs 5f11cc │ │ │ │ │ + blvs 15db7a8 │ │ │ │ │ vmlaeq.f32 s28, s15, s28 │ │ │ │ │ stmdane r0, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdane r9, {fp, ip, pc} │ │ │ │ │ - bl 10310dc │ │ │ │ │ + bl 10315dc │ │ │ │ │ stmib sp, {r3}^ │ │ │ │ │ stmdbls ip, {ip} │ │ │ │ │ @ instruction: 0xf47f428b │ │ │ │ │ strbtmi sl, [r3], -r5, ror #30 │ │ │ │ │ ldrsbtge pc, [ip], -sp @ │ │ │ │ │ - blhi 385864 │ │ │ │ │ + blhi 385d64 │ │ │ │ │ @ instruction: 0x461e46b4 │ │ │ │ │ movweq lr, #47880 @ 0xbb08 │ │ │ │ │ @ instruction: 0xf6474650 │ │ │ │ │ @ instruction: 0xf6cd619f │ │ │ │ │ vrhadd.s8 , , │ │ │ │ │ @ instruction: 0xf6ce3778 │ │ │ │ │ @ instruction: 0xf8532764 │ │ │ │ │ @ instruction: 0xf8532c40 │ │ │ │ │ @ instruction: 0xf853ec38 │ │ │ │ │ subsmi r8, r1, r4, lsr ip │ │ │ │ │ ldcge 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ strbmi r9, [r1], ip, lsl #4 │ │ │ │ │ streq lr, [r7, -sl, lsl #21] │ │ │ │ │ - blx ff9dcaf2 │ │ │ │ │ + blx ff9dcff2 │ │ │ │ │ @ instruction: 0xf64a2901 │ │ │ │ │ vmla.f d20, d19, d1[1] │ │ │ │ │ ldrbmi r4, [r7], -r3, lsl #3 │ │ │ │ │ @ instruction: 0xf64e1952 │ │ │ │ │ vshl.s64 , , #12 │ │ │ │ │ andsls r5, r8, #817889280 @ 0x30c00000 │ │ │ │ │ andeq lr, r9, #76, 22 @ 0x13000 │ │ │ │ │ - bls 32f9ac │ │ │ │ │ + bls 32feac │ │ │ │ │ smlabbeq r1, lr, sl, lr │ │ │ │ │ streq lr, [r5, #-2696] @ 0xfffff578 │ │ │ │ │ stcgt 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ ldcls 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ ldc 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ strcs pc, [r1, -r5, ror #23] │ │ │ │ │ orreq pc, r1, sl, asr #4 │ │ │ │ │ mvnscs pc, pc, asr #13 │ │ │ │ │ stchi 8, cr15, [r0], #-332 @ 0xfffffeb4 │ │ │ │ │ vmul.i8 d17, d6, d2 │ │ │ │ │ vmov.i32 d19, #1245184 @ 0x00130000 │ │ │ │ │ - bl 11a8524 │ │ │ │ │ + bl 11a8a24 │ │ │ │ │ @ instruction: 0xf8530607 │ │ │ │ │ - b fe32a210 │ │ │ │ │ + b fe32a710 │ │ │ │ │ ldrls r0, [fp], -r4, lsl #8 │ │ │ │ │ smlabbeq r1, r9, sl, lr │ │ │ │ │ stcvs 8, cr15, [r8], #-332 @ 0xfffffeb4 │ │ │ │ │ andsls r4, sl, #63963136 @ 0x3d00000 │ │ │ │ │ - blx ff91ca5e │ │ │ │ │ + blx ff91cf5e │ │ │ │ │ stmdbls r4, {r0, r8, sl, sp} │ │ │ │ │ ldrbtcs pc, [r0], #1613 @ 0x64d @ │ │ │ │ │ strbcc pc, [r9], #-717 @ 0xfffffd33 @ │ │ │ │ │ andsls r1, ip, #5373952 @ 0x520000 │ │ │ │ │ @ instruction: 0xf64d9a05 │ │ │ │ │ vaddw.s8 , , d13 │ │ │ │ │ - b fe1276f4 │ │ │ │ │ - bl 108c1d0 │ │ │ │ │ + b fe127bf4 │ │ │ │ │ + bl 108c6d0 │ │ │ │ │ rsbsmi r0, r1, r5, lsl #10 │ │ │ │ │ @ instruction: 0x464a951d │ │ │ │ │ @ instruction: 0xf8534665 │ │ │ │ │ vfma.f32 d23, d3, d4 │ │ │ │ │ @ instruction: 0xf2c41cd0 │ │ │ │ │ ldrtmi r5, [lr], -lr, asr #25 │ │ │ │ │ strcs pc, [r1, #-3044] @ 0xfffff41c │ │ │ │ │ @ instruction: 0xf6469906 │ │ │ │ │ @ instruction: 0xf6c204d4 │ │ │ │ │ ldmdane r2, {r1, r2, r3, r4, r7, sl, ip, sp}^ │ │ │ │ │ - bls 1efa58 │ │ │ │ │ + bls 1eff58 │ │ │ │ │ tstpl r6, r5, asr #4 @ │ │ │ │ │ smlawtne r6, r2, r6, pc @ │ │ │ │ │ streq lr, [r4], #-2702 @ 0xfffff572 │ │ │ │ │ streq lr, [r5, #-2882] @ 0xfffff4be │ │ │ │ │ @ instruction: 0xf853951f │ │ │ │ │ - b fe222258 │ │ │ │ │ + b fe222758 │ │ │ │ │ strtmi r0, [sl], -r1, lsl #2 │ │ │ │ │ strcs pc, [r1], -r4, ror #23 │ │ │ │ │ @ instruction: 0xf64b9908 │ │ │ │ │ @ instruction: 0xf6c76416 │ │ │ │ │ rsbmi r5, ip, r8, asr r4 │ │ │ │ │ strbne pc, [r7, #-586] @ 0xfffffdb6 @ │ │ │ │ │ ldrbvc pc, [ip, #1736]! @ 0x6c8 @ │ │ │ │ │ - b fe151360 │ │ │ │ │ + b fe151860 │ │ │ │ │ strbmi r0, [r1], -r7, lsl #10 │ │ │ │ │ eorls r4, r0, #124780544 @ 0x7700000 │ │ │ │ │ - blx ff971a4a │ │ │ │ │ - bl 1090e38 │ │ │ │ │ + blx ff971f4a │ │ │ │ │ + bl 1091338 │ │ │ │ │ @ instruction: 0xf8530606 │ │ │ │ │ @ instruction: 0x96212c10 │ │ │ │ │ stcvs 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ @ instruction: 0xf8539c0a │ │ │ │ │ - b fe1a224c │ │ │ │ │ + b fe1a274c │ │ │ │ │ stmdbne r9, {r2, r3, sl, fp} │ │ │ │ │ stmdbls fp, {r1, r5, r8, ip, pc} │ │ │ │ │ stcmi 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ streq lr, [r7, -r1, asr #22] │ │ │ │ │ mvnseq pc, fp, asr #12 │ │ │ │ │ bicscs pc, r1, r7, asr #13 │ │ │ │ │ subsmi r4, r1, r3, lsr #12 │ │ │ │ │ strtmi r9, [pc], -r3, lsr #14 │ │ │ │ │ strcc pc, [r1, -ip, ror #23] │ │ │ │ │ ldmdane fp, {r1, r8, fp, ip, pc}^ │ │ │ │ │ biccs pc, fp, r3, asr #12 │ │ │ │ │ orrpl pc, pc, r9, asr #5 │ │ │ │ │ - b fe06ff00 │ │ │ │ │ + b fe070400 │ │ │ │ │ vrhadd.s8 d16, d0, d4 │ │ │ │ │ @ instruction: 0xf6ca4416 │ │ │ │ │ - blls e831c │ │ │ │ │ + blls e881c │ │ │ │ │ streq lr, [r5], #-2692 @ 0xfffff57c │ │ │ │ │ streq lr, [r7, -r3, asr #22] │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ - blx ff930f26 │ │ │ │ │ + blx ff931426 │ │ │ │ │ stmdbls r0, {r0, r9, sl, sp} │ │ │ │ │ eorls r1, r6, #5373952 @ 0x520000 │ │ │ │ │ stmdbmi r3!, {r0, r9, fp, ip, pc} │ │ │ │ │ streq lr, [r6], -r2, asr #22 │ │ │ │ │ strcs pc, [r3], #-2987 @ 0xfffff455 │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ @ instruction: 0x96274479 │ │ │ │ │ - blx d76e2 │ │ │ │ │ + blx d7be2 │ │ │ │ │ @ instruction: 0xf7ff430b │ │ │ │ │ - bmi 749878 │ │ │ │ │ + bmi 749d78 │ │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r9, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, fp, r0, lsr #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ stmibeq r2!, {r2, r5, r8, fp, ip, pc} │ │ │ │ │ @@ -5434,22 +5754,22 @@ │ │ │ │ │ stmdbls r0!, {r0, r1, r3, r8, ip, pc} │ │ │ │ │ stmdbls r1!, {r3, r8, ip, pc} │ │ │ │ │ stmdbls r6!, {r0, r3, r8, ip, pc} │ │ │ │ │ stmdbls r7!, {r8, ip, pc} │ │ │ │ │ @ instruction: 0x461ae9dd │ │ │ │ │ ldmib sp, {r0, r8, ip, pc}^ │ │ │ │ │ @ instruction: 0xe6425c18 │ │ │ │ │ - bl 6492fc │ │ │ │ │ - andeq sp, r4, r8, ror ip │ │ │ │ │ - andeq r9, r3, lr, asr sl │ │ │ │ │ + ldm r8, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq sp, r4, r8, ror r7 │ │ │ │ │ + andeq r9, r3, lr, asr r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ ldrdeq r9, [r3], -r0 │ │ │ │ │ - muleq r3, r6, r7 │ │ │ │ │ - muleq r3, r4, r4 │ │ │ │ │ - muleq r4, sl, r6 │ │ │ │ │ + muleq r3, r6, r2 │ │ │ │ │ + muleq r3, r4, pc @ │ │ │ │ │ + muleq r4, sl, r1 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0010f8cc │ │ │ │ │ @ instruction: 0x467cf8df │ │ │ │ │ @ instruction: 0x4690b0b3 │ │ │ │ │ @ instruction: 0x2678f8df │ │ │ │ │ @@ -5459,48 +5779,48 @@ │ │ │ │ │ stmiapl r2!, {r0, r7, r9, sl, lr} │ │ │ │ │ strbeq pc, [r0], #-419 @ 0xfffffe5d @ │ │ │ │ │ strmi r3, [pc], -r0, asr #13 │ │ │ │ │ ldmdavs r2, {r0, r1, r5, r6, r7, fp} │ │ │ │ │ @ instruction: 0xf04f9231 │ │ │ │ │ tstls r0, #0, 4 │ │ │ │ │ stceq 1, cr15, [r0], {13} │ │ │ │ │ - blne fe105cb4 │ │ │ │ │ + blne fe1061b4 │ │ │ │ │ rsbgt pc, ip, sp, asr #17 │ │ │ │ │ stmia ip!, {r0, r1, r2, r3, r9, sl, fp, lr, pc} │ │ │ │ │ cps #15 │ │ │ │ │ mcrgt 5, 0, r3, cr15, cr15, {7} │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ stmia ip!, {r0, r1, r2, r3, r9, sl, fp, lr, pc} │ │ │ │ │ ldm r6, {r0, r1, r2, r3} │ │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ │ ldrbmi r0, [r9], -pc │ │ │ │ │ - @ instruction: 0xf7fa4628 │ │ │ │ │ - strmi lr, [fp, #2686]! @ 0xa7e │ │ │ │ │ + @ instruction: 0xf7f94628 │ │ │ │ │ + strmi lr, [fp, #4094]! @ 0xffe │ │ │ │ │ andsls r4, sl, fp, lsl #12 │ │ │ │ │ movwhi pc, #16896 @ 0x4200 @ │ │ │ │ │ - bl 2b18a0 │ │ │ │ │ + bl 2b1da0 │ │ │ │ │ @ instruction: 0xf5070004 │ │ │ │ │ @ instruction: 0xf04f76c0 │ │ │ │ │ - bl 28ebbc │ │ │ │ │ + bl 28f0bc │ │ │ │ │ @ instruction: 0xf6470501 │ │ │ │ │ @ instruction: 0xf6c912b1 │ │ │ │ │ @ instruction: 0xf8cd6237 │ │ │ │ │ @ instruction: 0xf8cd9074 │ │ │ │ │ @ instruction: 0x4634807c │ │ │ │ │ ldrdls pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0xf8dd4629 │ │ │ │ │ strmi r8, [r4], ip, rrx │ │ │ │ │ @ instruction: 0x4613931c │ │ │ │ │ @ instruction: 0x4677971e │ │ │ │ │ ldrbmi r9, [r6], -r2, lsr #20 │ │ │ │ │ strtmi r9, [r6], sl, lsl #4 │ │ │ │ │ andls r9, fp, #143360 @ 0x23000 │ │ │ │ │ eoreq lr, r0, #3620864 @ 0x374000 │ │ │ │ │ - bls 9afc28 │ │ │ │ │ - bls 9efc30 │ │ │ │ │ + bls 9b0128 │ │ │ │ │ + bls 9f0130 │ │ │ │ │ ldmib sp, {r1, r2, r3, r9, ip, pc}^ │ │ │ │ │ andls r5, r3, #36, 4 @ 0x40000002 │ │ │ │ │ andls r9, r4, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r5, #176128 @ 0x2b000 │ │ │ │ │ andls r9, r6, #40, 20 @ 0x28000 │ │ │ │ │ andls r9, r7, #167936 @ 0x29000 │ │ │ │ │ andls r9, r8, #188416 @ 0x2e000 │ │ │ │ │ @@ -5512,108 +5832,108 @@ │ │ │ │ │ stmib sp, {r0, r1, r4, sl, ip, pc}^ │ │ │ │ │ andls sl, pc, r5, lsl r3 @ │ │ │ │ │ stmib sp, {r9, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8cd1817 │ │ │ │ │ @ instruction: 0xf5aec064 │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ - bls 2f45c │ │ │ │ │ + bls 2f95c │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ andcc r6, r1, #1638400 @ 0x190000 │ │ │ │ │ @ instruction: 0x46d3685f │ │ │ │ │ - b fe2256cc │ │ │ │ │ - b fe24d464 │ │ │ │ │ + b fe225bcc │ │ │ │ │ + b fe24d964 │ │ │ │ │ @ instruction: 0xf89e0907 │ │ │ │ │ andls pc, r0, #0 │ │ │ │ │ @ instruction: 0xf8564632 │ │ │ │ │ @ instruction: 0xf10ecf08 │ │ │ │ │ stmdals pc, {r6, r9, sl, fp} @ │ │ │ │ │ @ instruction: 0x0c04ea8c │ │ │ │ │ - blmi 24a420 │ │ │ │ │ + blmi 24a920 │ │ │ │ │ @ instruction: 0x9018f8d3 │ │ │ │ │ - strls r1, [pc], #-2084 @ b484 │ │ │ │ │ + strls r1, [pc], #-2084 @ b984 │ │ │ │ │ stmdals ip, {r2, r4, r5, r6, fp, sp, lr} │ │ │ │ │ streq lr, [sl], #-2692 @ 0xfffff57c │ │ │ │ │ @ instruction: 0x8014f8d2 │ │ │ │ │ andeq lr, fp, r0, asr #22 │ │ │ │ │ stmdals sl, {r2, r3, ip, pc} │ │ │ │ │ strne pc, [ip, -r4, ror #23] │ │ │ │ │ @ instruction: 0xa01cf8d3 │ │ │ │ │ stmdane r9, {r2, r3, r4, r6, r8, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf8d2980b │ │ │ │ │ - b fe23b4ec │ │ │ │ │ - bl 100d4c0 │ │ │ │ │ + b fe23b9ec │ │ │ │ │ + bl 100d9c0 │ │ │ │ │ stmib sp, {r0, r1, r2}^ │ │ │ │ │ ldmdbvs r9, {r1, r3, ip} │ │ │ │ │ ldrbmi r4, [r3], pc, asr #12 │ │ │ │ │ - b fe3314cc │ │ │ │ │ - blx ffa0e4ca │ │ │ │ │ + b fe3319cc │ │ │ │ │ + blx ffa0e9ca │ │ │ │ │ @ instruction: 0xf8d27b0c │ │ │ │ │ ldmdbne pc!, {r2, r3, r4, lr, pc}^ @ │ │ │ │ │ @ instruction: 0x0c0aea8c │ │ │ │ │ ldmibvs r7, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ │ andeq lr, fp, r0, asr #22 │ │ │ │ │ - b fe1ef4e8 │ │ │ │ │ + b fe1ef9e8 │ │ │ │ │ stmdals sp, {r0, r3, r8, r9, sl} │ │ │ │ │ strne pc, [r7], #-3052 @ 0xfffff414 │ │ │ │ │ stmdals lr, {r0, r3, fp, ip} │ │ │ │ │ andeq lr, r4, r0, asr #22 │ │ │ │ │ andne lr, sp, sp, asr #19 │ │ │ │ │ ldrdls pc, [r8], -r3 @ │ │ │ │ │ ldrdge pc, [ip], -r3 @ │ │ │ │ │ @ instruction: 0x464f6a19 │ │ │ │ │ ldrdgt pc, [r4], -r3 @ │ │ │ │ │ @ instruction: 0xf8d246d3 │ │ │ │ │ - bvs 152b588 │ │ │ │ │ + bvs 152ba88 │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe131528 │ │ │ │ │ - blx ff90c546 │ │ │ │ │ - bvs fe52a138 │ │ │ │ │ + b fe131a28 │ │ │ │ │ + blx ff90ca46 │ │ │ │ │ + bvs fe52a638 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ stmdals r7, {r0, r1, r2, r3, r4, r5, fp, ip} │ │ │ │ │ streq lr, [r9], #-2692 @ 0xfffff57c │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ andeq lr, fp, r0, asr #22 │ │ │ │ │ andvc lr, r6, sp, asr #19 │ │ │ │ │ stmdals r4, {r0, r1, r2, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ - blx ff9dd066 │ │ │ │ │ - blvs 1712550 │ │ │ │ │ + blx ff9dd566 │ │ │ │ │ + blvs 1712a50 │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r8, r9, fp, sp, lr} │ │ │ │ │ - bl 103155c │ │ │ │ │ + bl 1031a5c │ │ │ │ │ @ instruction: 0xf8d2000c │ │ │ │ │ stmib sp, {r2, r4, r5, lr, pc}^ │ │ │ │ │ - blvs 64f564 │ │ │ │ │ + blvs 64fa64 │ │ │ │ │ @ instruction: 0x0c04ea8c │ │ │ │ │ stmdals r1, {r0, r1, r6, r9, sl, lr} │ │ │ │ │ - blx ffb1b69e │ │ │ │ │ + blx ffb1bb9e │ │ │ │ │ ldmdane fp, {r0, r1, r2, r9, fp, ip, sp} │ │ │ │ │ - bl 1031570 │ │ │ │ │ + bl 1031a70 │ │ │ │ │ stmib sp, {r1, r3}^ │ │ │ │ │ - blvs fe4d7574 │ │ │ │ │ - b fe0e64bc │ │ │ │ │ - b fe08c198 │ │ │ │ │ - blx ff88bda2 │ │ │ │ │ - blls 21058c │ │ │ │ │ - blls 2518a8 │ │ │ │ │ + blvs fe4d7a74 │ │ │ │ │ + b fe0e69bc │ │ │ │ │ + b fe08c698 │ │ │ │ │ + blx ff88c2a2 │ │ │ │ │ + blls 210a8c │ │ │ │ │ + blls 251da8 │ │ │ │ │ movweq lr, #19267 @ 0x4b43 │ │ │ │ │ movwne lr, #35277 @ 0x89cd │ │ │ │ │ - bls 321d0 │ │ │ │ │ + bls 326d0 │ │ │ │ │ @ instruction: 0xf63f4293 │ │ │ │ │ - bls 3372e8 │ │ │ │ │ - bls 2afe20 │ │ │ │ │ - bls 2efe28 │ │ │ │ │ + bls 3377e8 │ │ │ │ │ + bls 2b0320 │ │ │ │ │ + bls 2f0328 │ │ │ │ │ strcs lr, [r3, #-2509]! @ 0xfffff633 │ │ │ │ │ eorls r9, r5, #12288 @ 0x3000 │ │ │ │ │ eorls r9, r6, #53248 @ 0xd000 │ │ │ │ │ eorls r9, r7, #57344 @ 0xe000 │ │ │ │ │ eorls r9, r8, #24576 @ 0x6000 │ │ │ │ │ eorls r9, r9, #28672 @ 0x7000 │ │ │ │ │ stmdals pc, {r2, r9, fp, ip, pc} @ │ │ │ │ │ - bls 16fe68 │ │ │ │ │ + bls 170368 │ │ │ │ │ ldmdane r7, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8dd9020 │ │ │ │ │ ldmib sp, {r2, r5, r6, lr, pc}^ │ │ │ │ │ eorls fp, fp, #4456448 @ 0x440000 │ │ │ │ │ ldrls lr, [r3], #-2525 @ 0xfffff623 │ │ │ │ │ ldmib sp, {r0, r2, r5, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x4640a315 │ │ │ │ │ @@ -5622,258 +5942,258 @@ │ │ │ │ │ eorls r9, lr, #8, 20 @ 0x8000 │ │ │ │ │ eorls r9, pc, #36864 @ 0x9000 │ │ │ │ │ @ instruction: 0x6e00e9d0 │ │ │ │ │ @ instruction: 0xf8553508 │ │ │ │ │ rsbsmi r2, r2, r8, lsl #24 │ │ │ │ │ stcvs 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ sbcscc lr, lr, #532480 @ 0x82000 │ │ │ │ │ - b fe19c0a8 │ │ │ │ │ - blx fe88ce42 │ │ │ │ │ + b fe19c5a8 │ │ │ │ │ + blx fe88d342 │ │ │ │ │ @ instruction: 0xf8402e03 │ │ │ │ │ - blx d6232 │ │ │ │ │ + blx d6732 │ │ │ │ │ @ instruction: 0xf840e606 │ │ │ │ │ mvnle r6, r4, lsl #24 │ │ │ │ │ ldrbmi r3, [ip], #-1793 @ 0xfffff8ff │ │ │ │ │ @ instruction: 0xf63f45b9 │ │ │ │ │ ldmib sp, {r0, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0x460d391c │ │ │ │ │ ldmdavc lr, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - bls 68dc9c │ │ │ │ │ + bls 68e19c │ │ │ │ │ vseleq.f64 d15, d11, d2 │ │ │ │ │ eoreq lr, r0, #3620864 @ 0x374000 │ │ │ │ │ - bls 8afe5c │ │ │ │ │ - bls 8efe50 │ │ │ │ │ - bls 9afe58 │ │ │ │ │ - bls 9efe74 │ │ │ │ │ - bls 92fe7c │ │ │ │ │ - bls 96fe74 │ │ │ │ │ - bls aafe7c │ │ │ │ │ - bls aefe94 │ │ │ │ │ - bls a2fe90 │ │ │ │ │ - bls a6fe60 │ │ │ │ │ - bls bafe68 │ │ │ │ │ - bls befe70 │ │ │ │ │ - bls b2fe78 │ │ │ │ │ - bls b6fe88 │ │ │ │ │ + bls 8b035c │ │ │ │ │ + bls 8f0350 │ │ │ │ │ + bls 9b0358 │ │ │ │ │ + bls 9f0374 │ │ │ │ │ + bls 93037c │ │ │ │ │ + bls 970374 │ │ │ │ │ + bls ab037c │ │ │ │ │ + bls af0394 │ │ │ │ │ + bls a30390 │ │ │ │ │ + bls a70360 │ │ │ │ │ + bls bb0368 │ │ │ │ │ + bls bf0370 │ │ │ │ │ + bls b30378 │ │ │ │ │ + bls b70388 │ │ │ │ │ @ instruction: 0xf0009207 │ │ │ │ │ @ instruction: 0xf50e80b5 │ │ │ │ │ @ instruction: 0xf8dd7ec0 │ │ │ │ │ ldrtmi ip, [lr], #60 @ 0x3c │ │ │ │ │ - bl 29cfdc │ │ │ │ │ + bl 29d4dc │ │ │ │ │ stmib sp, {r0, r1, r6, r7, r8, r9}^ │ │ │ │ │ movwls r9, #59152 @ 0xe710 │ │ │ │ │ - bhi 4c5dc4 │ │ │ │ │ + bhi 4c62c4 │ │ │ │ │ @ instruction: 0xf5ae9514 │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ ldrtmi r9, [r2], -r4 │ │ │ │ │ svcvc 0x0008f856 │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ ldmdavs sp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ │ ldmvs ip, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r5, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ @ instruction: 0xf10e4067 │ │ │ │ │ - blx ffa4efc6 │ │ │ │ │ + blx ffa4f4c6 │ │ │ │ │ @ instruction: 0xf8d34b08 │ │ │ │ │ @ instruction: 0xf8d29018 │ │ │ │ │ stmdane r4!, {r2, r4, pc} │ │ │ │ │ - bl 10316f4 │ │ │ │ │ + bl 1031bf4 │ │ │ │ │ andls r0, r8, fp │ │ │ │ │ ldmdavs r4!, {r5, r9, sl, lr}^ │ │ │ │ │ streq lr, [sl], #-2692 @ 0xfffff57c │ │ │ │ │ @ instruction: 0xa01cf8d3 │ │ │ │ │ - blx ff91d236 │ │ │ │ │ + blx ff91d736 │ │ │ │ │ stcls 5, cr1, [r4], {7} │ │ │ │ │ stmdbne r9, {r0, r1, r2, r4, r8, fp, sp, lr} │ │ │ │ │ - bl 1132708 │ │ │ │ │ + bl 1132c08 │ │ │ │ │ ldmdbvs sp, {r0, r2, sl}^ │ │ │ │ │ strne lr, [r4], #-2509 @ 0xfffff633 │ │ │ │ │ ldmdbvs r9, {r2, r3, r6, r9, sl, lr} │ │ │ │ │ stmdaeq r5, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa1b846 │ │ │ │ │ + blx ffa1bd46 │ │ │ │ │ svcls 0x00094b07 │ │ │ │ │ svcls 0x000a19e4 │ │ │ │ │ streq lr, [fp, -r7, asr #22] │ │ │ │ │ strmi lr, [r9, -sp, asr #19] │ │ │ │ │ ldmibvs r7, {r2, r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ streq lr, [r9], #-2692 @ 0xfffff57c │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ strne pc, [r4, #-3047] @ 0xfffff419 │ │ │ │ │ stmdbne r9, {r0, r1, r3, sl, fp, ip, pc} │ │ │ │ │ - bl 1132760 │ │ │ │ │ + bl 1132c60 │ │ │ │ │ stmib sp, {r0, r2, sl}^ │ │ │ │ │ - bvs 650764 │ │ │ │ │ + bvs 650c64 │ │ │ │ │ @ instruction: 0xf8d36a5d │ │ │ │ │ @ instruction: 0xf8d39028 │ │ │ │ │ - bvs 5f37f4 │ │ │ │ │ + bvs 5f3cf4 │ │ │ │ │ @ instruction: 0xf8d2464c │ │ │ │ │ ldrbmi r8, [r3], r4, lsr #32 │ │ │ │ │ - b fe21b88c │ │ │ │ │ - blx ffa0d76a │ │ │ │ │ + b fe21bd8c │ │ │ │ │ + blx ffa0dc6a │ │ │ │ │ svcls 0x00004b07 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ svcls 0x000119e4 │ │ │ │ │ streq lr, [fp, -r7, asr #22] │ │ │ │ │ strmi lr, [r0, -sp, asr #19] │ │ │ │ │ - bvs ff5e61bc │ │ │ │ │ + bvs ff5e66bc │ │ │ │ │ streq lr, [r9], #-2692 @ 0xfffff57c │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ - blx ff9dd2a6 │ │ │ │ │ + blx ff9dd7a6 │ │ │ │ │ stcls 5, cr1, [sp], {4} │ │ │ │ │ - bl 4664e0 │ │ │ │ │ - bl 110bbb8 │ │ │ │ │ + bl 4669e0 │ │ │ │ │ + bl 110c0b8 │ │ │ │ │ strmi r0, [ip], r5, lsl #8 │ │ │ │ │ - blvs 6663e4 │ │ │ │ │ - blvs 17307c8 │ │ │ │ │ + blvs 6668e4 │ │ │ │ │ + blvs 1730cc8 │ │ │ │ │ strbmi r4, [r3], -sp, asr #32 │ │ │ │ │ - blx ff9db93a │ │ │ │ │ + blx ff9dbe3a │ │ │ │ │ vstrls s6, [r6, #-20] @ 0xffffffec │ │ │ │ │ vstrls.16 s2, [r7, #-182] @ 0xffffff4a @ │ │ │ │ │ streq lr, [sl, #-2885] @ 0xfffff4bb │ │ │ │ │ strcc lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ │ - blvs ff4a65fc │ │ │ │ │ + blvs ff4a6afc │ │ │ │ │ movweq lr, #35459 @ 0x8a83 │ │ │ │ │ andeq lr, r9, #532480 @ 0x82000 │ │ │ │ │ strne pc, [r3], #-3042 @ 0xfffff41e │ │ │ │ │ stmiane r9, {r1, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bl 10f23d0 │ │ │ │ │ + bl 10f28d0 │ │ │ │ │ stmib sp, {r2, r8, r9}^ │ │ │ │ │ - blls 3903d4 │ │ │ │ │ + blls 3908d4 │ │ │ │ │ @ instruction: 0xf47f429e │ │ │ │ │ ldmib sp, {r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0xf8cd9710 │ │ │ │ │ ldmib sp, {r2, r3, r4, r5, lr, pc}^ │ │ │ │ │ vldrls s16, [r4, #-72] @ 0xffffffb8 │ │ │ │ │ movweq lr, #35591 @ 0x8b07 │ │ │ │ │ ldcvs 8, cr15, [fp], #-340 @ 0xfffffeac │ │ │ │ │ mcrrcs 8, 5, pc, r7, cr5 @ │ │ │ │ │ @ instruction: 0xf8539610 │ │ │ │ │ @ instruction: 0xf8536c40 │ │ │ │ │ @ instruction: 0xf853cc34 │ │ │ │ │ - b fe0aa8dc │ │ │ │ │ + b fe0aaddc │ │ │ │ │ @ instruction: 0xf8550b06 │ │ │ │ │ @ instruction: 0xf8534c43 │ │ │ │ │ @ instruction: 0xf8552c3c │ │ │ │ │ subsmi r1, r4, pc, lsr ip │ │ │ │ │ ldc 8, cr15, [r7], #-340 @ 0xfffffeac │ │ │ │ │ tstls lr, r9, ror r0 │ │ │ │ │ - blx ff91d19e │ │ │ │ │ + blx ff91d69e │ │ │ │ │ ldcls 1, cr7, [r0], {11} │ │ │ │ │ stmdbls lr, {r0, r1, r3, r7, r9, sl, lr} │ │ │ │ │ streq lr, [ip], #-2692 @ 0xfffff57c │ │ │ │ │ @ instruction: 0xf8531838 │ │ │ │ │ eorls ip, r0, r0, lsr ip │ │ │ │ │ andvs pc, r1, #228, 22 @ 0x39000 │ │ │ │ │ @ instruction: 0xf8539908 │ │ │ │ │ - b fe38e8d8 │ │ │ │ │ - bl 104f06c │ │ │ │ │ + b fe38edd8 │ │ │ │ │ + bl 104f56c │ │ │ │ │ stmdbls r4, {r0, r1, r3, r8, r9, sl} │ │ │ │ │ stcmi 8, cr15, [r4], #-332 @ 0xfffffeb4 │ │ │ │ │ stmdbls r5, {r1, r2, r4, r5, r6, fp, ip} │ │ │ │ │ - bl 10714d0 │ │ │ │ │ + bl 10719d0 │ │ │ │ │ @ instruction: 0xf8530202 │ │ │ │ │ @ instruction: 0xf8557c2c │ │ │ │ │ stmib sp, {r0, r1, r4, r5, sl, fp, ip}^ │ │ │ │ │ strmi r6, [r2], -r2, lsr #4 │ │ │ │ │ @ instruction: 0x46264079 │ │ │ │ │ strcs pc, [lr], -r1, ror #23 │ │ │ │ │ ldmdane r2, {r0, r3, r8, fp, ip, pc}^ │ │ │ │ │ - bls 2b00fc │ │ │ │ │ - bl 109d154 │ │ │ │ │ + bls 2b05fc │ │ │ │ │ + bl 109d654 │ │ │ │ │ @ instruction: 0xf8550606 │ │ │ │ │ strtls r2, [r5], -pc, lsr #24 │ │ │ │ │ @ instruction: 0xf8554050 │ │ │ │ │ subsmi r2, r4, fp, lsr #24 │ │ │ │ │ - blx ff91d20e │ │ │ │ │ + blx ff91d70e │ │ │ │ │ stmdals fp, {r8, sp} │ │ │ │ │ eorls r1, r6, #1179648 @ 0x120000 │ │ │ │ │ @ instruction: 0xf8539a0c │ │ │ │ │ @ instruction: 0xf853ec20 │ │ │ │ │ - bl 10be908 │ │ │ │ │ + bl 10bee08 │ │ │ │ │ @ instruction: 0xf8530101 │ │ │ │ │ @ instruction: 0xf8536c18 │ │ │ │ │ @ instruction: 0xf8557c14 │ │ │ │ │ ldrtmi r0, [r2], -r3, lsr #24 │ │ │ │ │ ldrtmi r9, [ip], -r7, lsr #2 │ │ │ │ │ stcne 8, cr15, [r7], #-340 @ 0xfffffeac │ │ │ │ │ andeq lr, ip, r0, lsl #21 │ │ │ │ │ smlabbeq lr, r1, sl, lr │ │ │ │ │ strcs pc, [r1], #-3040 @ 0xfffff420 │ │ │ │ │ @ instruction: 0xf8559900 │ │ │ │ │ ldmdane r2, {r0, r1, r3, r4, sl, fp}^ │ │ │ │ │ - b fe031ccc │ │ │ │ │ + b fe0321cc │ │ │ │ │ @ instruction: 0xf8530007 │ │ │ │ │ - bl 106a8e0 │ │ │ │ │ + bl 106ade0 │ │ │ │ │ @ instruction: 0xf8550404 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, sl, fp, ip}^ │ │ │ │ │ ldrbtmi r2, [r2], -r8, lsr #8 │ │ │ │ │ @ instruction: 0x46644071 │ │ │ │ │ stcvs 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ - blx ff81d3da │ │ │ │ │ + blx ff81d8da │ │ │ │ │ stmdbls pc, {r0, sl, sp} @ │ │ │ │ │ ldceq 8, cr15, [r7], {85} @ 0x55 │ │ │ │ │ eorls r1, sl, #5373952 @ 0x520000 │ │ │ │ │ @ instruction: 0xf8539a0d │ │ │ │ │ - bl 109292c │ │ │ │ │ + bl 1092e2c │ │ │ │ │ @ instruction: 0xf8530404 │ │ │ │ │ strtls r2, [fp], #-3088 @ 0xfffff3f0 │ │ │ │ │ @ instruction: 0xf8554633 │ │ │ │ │ subsmi r4, r0, r3, lsl ip │ │ │ │ │ - blx ff91ba42 │ │ │ │ │ + blx ff91bf42 │ │ │ │ │ stmdals r6, {sl, fp, ip, sp} │ │ │ │ │ @ instruction: 0x932c181b │ │ │ │ │ @ instruction: 0xf8559b07 │ │ │ │ │ - bl 10ce94c │ │ │ │ │ + bl 10cee4c │ │ │ │ │ @ instruction: 0x932d030c │ │ │ │ │ stccc 8, cr15, [pc], {85} @ 0x55 │ │ │ │ │ rsbsmi r4, r3, r8, ror r0 │ │ │ │ │ smlattcs r3, r0, fp, pc @ │ │ │ │ │ ldmne r2, {r1, r8, r9, fp, ip, pc}^ │ │ │ │ │ @ instruction: 0xf64c922e │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ - blls e04ec │ │ │ │ │ - blx fea331b2 │ │ │ │ │ - bl 10d4950 │ │ │ │ │ + blls e09ec │ │ │ │ │ + blx fea336b2 │ │ │ │ │ + bl 10d4e50 │ │ │ │ │ @ instruction: 0xf6470101 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ @ instruction: 0x46306337 │ │ │ │ │ @ instruction: 0xf10a912f │ │ │ │ │ - blx cbd8a │ │ │ │ │ + blx cc28a │ │ │ │ │ @ instruction: 0xf7fe4308 │ │ │ │ │ - blls f4b1d0 │ │ │ │ │ + blls f4b6d0 │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ smlaltbeq pc, fp, r3, r1 @ │ │ │ │ │ movtcc pc, #63054 @ 0xf64e @ │ │ │ │ │ bicsvc pc, r4, #536870924 @ 0x2000000c │ │ │ │ │ @ instruction: 0xf64a4630 │ │ │ │ │ @ instruction: 0xf2cc663d │ │ │ │ │ ldrbmi r2, [r1], #-1714 @ 0xfffff94e │ │ │ │ │ movwcs pc, #15272 @ 0x3ba8 @ │ │ │ │ │ - blx 19c8d2 │ │ │ │ │ + blx 19cdd2 │ │ │ │ │ bicsmi r3, fp, #8, 6 @ 0x20000000 │ │ │ │ │ mcr2 7, 0, pc, cr4, cr14, {7} @ │ │ │ │ │ - blmi 31e1cc │ │ │ │ │ + blmi 31e6cc │ │ │ │ │ stmib r9, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmib r9, {sl, ip, lr}^ │ │ │ │ │ ldmpl r3, {r1, r8}^ │ │ │ │ │ - blls c65a0c │ │ │ │ │ + blls c65f0c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ eorslt r4, r3, r8, asr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - bl 2b22a8 │ │ │ │ │ + bl 2b27a8 │ │ │ │ │ ldrt r0, [r7], -r2, lsl #10 │ │ │ │ │ - svc 0x00c2f7f9 │ │ │ │ │ - andeq sp, r4, ip, lsl #12 │ │ │ │ │ + stcl 7, cr15, [r2, #-996] @ 0xfffffc1c │ │ │ │ │ + andeq sp, r4, ip, lsl #2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, sl, ror #7 │ │ │ │ │ - andeq ip, r4, r4, asr #31 │ │ │ │ │ + andeq r8, r3, sl, ror #29 │ │ │ │ │ + andeq ip, r4, r4, asr #21 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0010f8cc │ │ │ │ │ @ instruction: 0x4644f8df │ │ │ │ │ @ instruction: 0xf8df4689 │ │ │ │ │ adcslt r1, r3, r4, asr #12 │ │ │ │ │ @@ -5884,47 +6204,47 @@ │ │ │ │ │ strbeq pc, [r0, #-420] @ 0xfffffe5c @ │ │ │ │ │ @ instruction: 0xf10d4692 │ │ │ │ │ @ instruction: 0xf1090e80 │ │ │ │ │ stmiapl fp, {r0, r1, r2, r3, r4, r5, r6, r7, r9, sl, ip, sp}^ │ │ │ │ │ teqls r1, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ tstls r1, #15400960 @ 0xeb0000 │ │ │ │ │ - blne fe106358 │ │ │ │ │ + blne fe106858 │ │ │ │ │ rsbs pc, r0, sp, asr #17 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ │ @ instruction: 0x46304659 │ │ │ │ │ - svc 0x002af7f9 │ │ │ │ │ + stc 7, cr15, [sl], #996 @ 0x3e4 │ │ │ │ │ @ instruction: 0x460b45b3 │ │ │ │ │ vqadd.s8 d9, d0, d11 │ │ │ │ │ - bl 2ac5e8 │ │ │ │ │ + bl 2acae8 │ │ │ │ │ @ instruction: 0xf5070105 │ │ │ │ │ - bl 2a955c │ │ │ │ │ + bl 2a9a5c │ │ │ │ │ @ instruction: 0xf04f0504 │ │ │ │ │ @ instruction: 0xf6470e00 │ │ │ │ │ @ instruction: 0xf6c912b1 │ │ │ │ │ @ instruction: 0xf8cd6237 │ │ │ │ │ sxtab16mi r9, r8, ip │ │ │ │ │ ldrdls pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0xf8dd4634 │ │ │ │ │ @ instruction: 0x4629c070 │ │ │ │ │ @ instruction: 0x4613931d │ │ │ │ │ @ instruction: 0x4677971e │ │ │ │ │ ldrbmi r9, [r6], -r2, lsr #20 │ │ │ │ │ strtmi r9, [r6], fp, lsl #4 │ │ │ │ │ andls r9, ip, #143360 @ 0x23000 │ │ │ │ │ eoreq lr, r0, #3620864 @ 0x374000 │ │ │ │ │ - bls 9b02cc │ │ │ │ │ - bls 9f02d4 │ │ │ │ │ + bls 9b07cc │ │ │ │ │ + bls 9f07d4 │ │ │ │ │ ldmib sp, {r0, r1, r2, r3, r9, ip, pc}^ │ │ │ │ │ andls r5, r4, #36, 4 @ 0x40000002 │ │ │ │ │ andls r9, r5, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r6, #176128 @ 0x2b000 │ │ │ │ │ andls r9, r7, #40, 20 @ 0x28000 │ │ │ │ │ andls r9, r8, #167936 @ 0x29000 │ │ │ │ │ andls r9, r9, #188416 @ 0x2e000 │ │ │ │ │ @@ -5946,96 +6266,96 @@ │ │ │ │ │ ldmvs ip, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r7, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ ldrtmi r9, [r2], -r1, lsl #4 │ │ │ │ │ svcgt 0x0008f856 │ │ │ │ │ cdpeq 1, 4, cr15, cr0, cr14, {0} │ │ │ │ │ - b fe331b54 │ │ │ │ │ - blx ffa4eb2a │ │ │ │ │ + b fe332054 │ │ │ │ │ + blx ffa4f02a │ │ │ │ │ @ instruction: 0xf8d34b08 │ │ │ │ │ stmdane r4!, {r3, r4, ip, pc} │ │ │ │ │ ldmdavs r4!, {r4, sl, ip, pc}^ │ │ │ │ │ - b fe131b5c │ │ │ │ │ + b fe13205c │ │ │ │ │ @ instruction: 0xf8d2040a │ │ │ │ │ - bl 102bb80 │ │ │ │ │ + bl 102c080 │ │ │ │ │ andls r0, sp, fp │ │ │ │ │ - blx ff931b66 │ │ │ │ │ + blx ff932066 │ │ │ │ │ @ instruction: 0xf8d3170c │ │ │ │ │ ldmdbvs ip, {r2, r3, r4, sp, pc}^ │ │ │ │ │ stmdals ip, {r0, r3, fp, ip} │ │ │ │ │ @ instruction: 0xc010f8d2 │ │ │ │ │ stmdaeq r4, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ andeq lr, r7, r0, asr #22 │ │ │ │ │ andne lr, fp, sp, asr #19 │ │ │ │ │ @ instruction: 0x464f6919 │ │ │ │ │ stmdals r4, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0x0c01ea8c │ │ │ │ │ - blvc 34ab04 │ │ │ │ │ + blvc 34b004 │ │ │ │ │ @ instruction: 0xc01cf8d2 │ │ │ │ │ - b fe312168 │ │ │ │ │ + b fe312668 │ │ │ │ │ ldrtmi r0, [sp], -sl, lsl #24 │ │ │ │ │ - bl 10261d0 │ │ │ │ │ + bl 10266d0 │ │ │ │ │ andls r0, r4, fp │ │ │ │ │ streq lr, [r9, -r7, lsl #21] │ │ │ │ │ - blx ffb31bba │ │ │ │ │ + blx ffb320ba │ │ │ │ │ stmdane r9, {r0, r1, r2, sl, ip} │ │ │ │ │ - bl 1031bc4 │ │ │ │ │ + bl 10320c4 │ │ │ │ │ stmib sp, {r2}^ │ │ │ │ │ @ instruction: 0xf8d3100e │ │ │ │ │ @ instruction: 0xf8d39028 │ │ │ │ │ - bvs 673c48 │ │ │ │ │ + bvs 674148 │ │ │ │ │ @ instruction: 0xf8d3464f │ │ │ │ │ ldrbmi ip, [r3], r4, lsr #32 │ │ │ │ │ ldrdhi pc, [r0], -r2 @ │ │ │ │ │ - b fe2264f8 │ │ │ │ │ + b fe2269f8 │ │ │ │ │ stmdals r7, {r0, fp} │ │ │ │ │ streq lr, [ip], #-2692 @ 0xfffff57c │ │ │ │ │ - blvc 24ab44 │ │ │ │ │ + blvc 24b044 │ │ │ │ │ @ instruction: 0xf8d36a94 │ │ │ │ │ ldmdane pc!, {r3, r4, r5, pc} @ │ │ │ │ │ - b fe131be0 │ │ │ │ │ + b fe1320e0 │ │ │ │ │ @ instruction: 0xf8d30409 │ │ │ │ │ - bl 102fcb8 │ │ │ │ │ + bl 10301b8 │ │ │ │ │ stmib sp, {r0, r1, r3}^ │ │ │ │ │ - bvs ff5e7bec │ │ │ │ │ - b fe1f1be8 │ │ │ │ │ + bvs ff5e80ec │ │ │ │ │ + b fe1f20e8 │ │ │ │ │ strbmi r0, [sl], sl, lsl #14 │ │ │ │ │ @ instruction: 0x1c04fbe7 │ │ │ │ │ - blvs 5e6950 │ │ │ │ │ + blvs 5e6e50 │ │ │ │ │ stmdals r6, {r0, r3, fp, ip} │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ ldrsbtgt pc, [r4], -r2 @ │ │ │ │ │ andne lr, r5, sp, asr #19 │ │ │ │ │ - b fe326858 │ │ │ │ │ + b fe326d58 │ │ │ │ │ strbmi r0, [r3], -r4, lsl #24 │ │ │ │ │ submi r9, pc, r2, lsl #16 │ │ │ │ │ - bcc 20abb0 │ │ │ │ │ + bcc 20b0b0 │ │ │ │ │ stmdals r3, {r0, r1, r3, r4, fp, ip} │ │ │ │ │ andeq lr, sl, r0, asr #22 │ │ │ │ │ andcc lr, r2, sp, asr #19 │ │ │ │ │ - blvs ff4a6a5c │ │ │ │ │ + blvs ff4a6f5c │ │ │ │ │ movweq lr, #35459 @ 0x8a83 │ │ │ │ │ andeq lr, r9, #532480 @ 0x82000 │ │ │ │ │ strne pc, [r3], #-3042 @ 0xfffff41e │ │ │ │ │ stmiane r9, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bl 10f284c │ │ │ │ │ + bl 10f2d4c │ │ │ │ │ stmib sp, {r2, r8, r9}^ │ │ │ │ │ - blls 450850 │ │ │ │ │ + blls 450d50 │ │ │ │ │ addsmi r9, r3, #4096 @ 0x1000 │ │ │ │ │ svcge 0x0054f63f │ │ │ │ │ eorls r9, r1, #53248 @ 0xd000 │ │ │ │ │ eorls r9, r2, #45056 @ 0xb000 │ │ │ │ │ stmib sp, {r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ - bls 1150d0 │ │ │ │ │ - bls 3b04dc │ │ │ │ │ - bls 3f04e4 │ │ │ │ │ - bls 1f04ec │ │ │ │ │ - bls 2304f4 │ │ │ │ │ - bls 1704fc │ │ │ │ │ + bls 1155d0 │ │ │ │ │ + bls 3b09dc │ │ │ │ │ + bls 3f09e4 │ │ │ │ │ + bls 1f09ec │ │ │ │ │ + bls 2309f4 │ │ │ │ │ + bls 1709fc │ │ │ │ │ eorls r9, sl, #16, 16 @ 0x100000 │ │ │ │ │ ldmib sp, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ │ eorls r8, r0, r8, lsl ip │ │ │ │ │ @ instruction: 0xb712e9dd │ │ │ │ │ ldmib sp, {r0, r1, r3, r5, r9, ip, pc}^ │ │ │ │ │ @ instruction: 0x46459414 │ │ │ │ │ tstge r6, #3620864 @ 0x374000 │ │ │ │ │ @@ -6045,18 +6365,18 @@ │ │ │ │ │ eorls r9, lr, #36864 @ 0x9000 │ │ │ │ │ eorls r9, pc, #40960 @ 0xa000 │ │ │ │ │ @ instruction: 0x6e00e9d0 │ │ │ │ │ @ instruction: 0xf8553508 │ │ │ │ │ rsbsmi r2, r2, r8, lsl #24 │ │ │ │ │ stcvs 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ sbcscc lr, lr, #532480 @ 0x82000 │ │ │ │ │ - b fe19c744 │ │ │ │ │ - blx fe88d4de │ │ │ │ │ + b fe19cc44 │ │ │ │ │ + blx fe88d9de │ │ │ │ │ @ instruction: 0xf8402e03 │ │ │ │ │ - blx d68ce │ │ │ │ │ + blx d6dce │ │ │ │ │ @ instruction: 0xf840e606 │ │ │ │ │ mvnle r6, r4, lsl #24 │ │ │ │ │ ldrbmi r3, [ip], #-1793 @ 0xfffff8ff │ │ │ │ │ @ instruction: 0xf63f45b9 │ │ │ │ │ ldmib sp, {r0, r1, r5, r6, r7, r9, sl, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0x460d371d │ │ │ │ │ ldrsbtls pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ │ @@ -6067,25 +6387,25 @@ │ │ │ │ │ tstls ip, r6, lsr #18 │ │ │ │ │ tstls sp, r7, lsr #18 │ │ │ │ │ tstls sl, r4, lsr #18 │ │ │ │ │ tstls fp, r5, lsr #18 │ │ │ │ │ tstls r0, sl, lsr #18 │ │ │ │ │ tstls lr, fp, lsr #18 │ │ │ │ │ tstls r1, r8, lsr #18 │ │ │ │ │ - bls 6f219c │ │ │ │ │ + bls 6f269c │ │ │ │ │ stmdbls lr!, {r1, r8, ip, pc} │ │ │ │ │ stmdbls pc!, {r0, r1, r8, ip, pc} @ │ │ │ │ │ vqdmulh.s d15, d11, d2 │ │ │ │ │ stmdbls ip!, {r2, r8, ip, pc} │ │ │ │ │ pushls {r0, r1, r2, r8, ip, pc} │ │ │ │ │ @ instruction: 0xf0009108 │ │ │ │ │ @ instruction: 0xf50280b5 │ │ │ │ │ @ instruction: 0xf8dd7ec0 │ │ │ │ │ ldrtmi ip, [lr], #64 @ 0x40 │ │ │ │ │ - bl 29d678 │ │ │ │ │ + bl 29db78 │ │ │ │ │ stmib sp, {r0, r1, r6, r7, r8, r9}^ │ │ │ │ │ movwls r7, #63761 @ 0xf911 │ │ │ │ │ subge pc, ip, sp, asr #17 │ │ │ │ │ @ instruction: 0xf5ae9514 │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ ldrtmi r9, [r2], -r4 │ │ │ │ │ @@ -6093,295 +6413,295 @@ │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ ldmdavs sp, {r0, r3, r4, fp, sp, lr}^ │ │ │ │ │ ldmvs r8, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r5, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ @ instruction: 0xf10e4047 │ │ │ │ │ - blx ffa4f662 │ │ │ │ │ + blx ffa4fb62 │ │ │ │ │ @ instruction: 0xf8d30b08 │ │ │ │ │ @ instruction: 0xf8d29018 │ │ │ │ │ stmdbne r0, {r2, r4, pc} │ │ │ │ │ - bl 1132d94 │ │ │ │ │ + bl 1133294 │ │ │ │ │ strls r0, [r9], #-1035 @ 0xfffffbf5 │ │ │ │ │ ldmdavs r0!, {r2, r9, sl, lr}^ │ │ │ │ │ andeq lr, sl, r0, lsl #21 │ │ │ │ │ @ instruction: 0xa01cf8d3 │ │ │ │ │ - blx ff81d8d2 │ │ │ │ │ + blx ff81ddd2 │ │ │ │ │ stmdals r5, {r0, r1, r2, r8, sl, ip} │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r8, fp, sp, lr} │ │ │ │ │ - bl 1031da8 │ │ │ │ │ + bl 10322a8 │ │ │ │ │ ldmdbvs sp, {r0, r2}^ │ │ │ │ │ andne lr, r5, sp, asr #19 │ │ │ │ │ ldmdbvs r9, {r3, r6, r9, sl, lr} │ │ │ │ │ stmdaeq r5, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa1bee2 │ │ │ │ │ + blx ffa1c3e2 │ │ │ │ │ svcls 0x000a0b07 │ │ │ │ │ svcls 0x000b19c0 │ │ │ │ │ streq lr, [fp, -r7, asr #22] │ │ │ │ │ streq lr, [sl, -sp, asr #19] │ │ │ │ │ ldmibvs r7, {r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ andeq lr, r9, r0, lsl #21 │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ strne pc, [r0, #-3047] @ 0xfffff419 │ │ │ │ │ stmdane r9, {r2, r3, fp, ip, pc} │ │ │ │ │ - bl 1031e00 │ │ │ │ │ + bl 1032300 │ │ │ │ │ stmib sp, {r0, r2}^ │ │ │ │ │ - bvs 64fe04 │ │ │ │ │ + bvs 650304 │ │ │ │ │ @ instruction: 0xf8d36a5d │ │ │ │ │ @ instruction: 0xf8d39028 │ │ │ │ │ - bvs 5f3e90 │ │ │ │ │ + bvs 5f4390 │ │ │ │ │ @ instruction: 0xf8d24648 │ │ │ │ │ ldrbmi r8, [r3], r4, lsr #32 │ │ │ │ │ - b fe21bf28 │ │ │ │ │ - blx ffa0de06 │ │ │ │ │ + b fe21c428 │ │ │ │ │ + blx ffa0e306 │ │ │ │ │ svcls 0x00010b07 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ svcls 0x000219c0 │ │ │ │ │ streq lr, [fp, -r7, asr #22] │ │ │ │ │ streq lr, [r1, -sp, asr #19] │ │ │ │ │ - bvs ff5e6848 │ │ │ │ │ + bvs ff5e6d48 │ │ │ │ │ andeq lr, r9, r0, lsl #21 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ - blx ff9dd942 │ │ │ │ │ + blx ff9dde42 │ │ │ │ │ stmdals lr, {r8, sl, ip} │ │ │ │ │ - bl 466b7c │ │ │ │ │ - bl 100c254 │ │ │ │ │ + bl 46707c │ │ │ │ │ + bl 100c754 │ │ │ │ │ strmi r0, [ip], r5 │ │ │ │ │ - blvs 666a80 │ │ │ │ │ - blvs 162fe68 │ │ │ │ │ + blvs 666f80 │ │ │ │ │ + blvs 1630368 │ │ │ │ │ strbmi r4, [r3], -sp, asr #32 │ │ │ │ │ - blx ff9dbf56 │ │ │ │ │ + blx ff9dc456 │ │ │ │ │ vstrls s6, [r7, #-20] @ 0xffffffec │ │ │ │ │ vstrls.16 s2, [r8, #-182] @ 0xffffff4a @ │ │ │ │ │ streq lr, [sl, #-2885] @ 0xfffff4bb │ │ │ │ │ strcc lr, [r7, #-2509] @ 0xfffff633 │ │ │ │ │ - blvs ff4a6c98 │ │ │ │ │ + blvs ff4a7198 │ │ │ │ │ movweq lr, #35459 @ 0x8a83 │ │ │ │ │ andeq lr, r9, #532480 @ 0x82000 │ │ │ │ │ andne pc, r3, r2, ror #23 │ │ │ │ │ stmiane r9, {r0, r1, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bl 10f2a70 │ │ │ │ │ + bl 10f2f70 │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ - blls 3d0a74 │ │ │ │ │ + blls 3d0f74 │ │ │ │ │ @ instruction: 0xf47f429e │ │ │ │ │ ldmib sp, {r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0xf8cd7911 │ │ │ │ │ @ instruction: 0xf8ddc040 │ │ │ │ │ ldcls 0, cr10, [r4, #-304] @ 0xfffffed0 │ │ │ │ │ movweq lr, #39687 @ 0x9b07 │ │ │ │ │ mcrrcs 8, 5, pc, r7, cr5 @ │ │ │ │ │ - ldcgt 8, cr15, [pc], #-340 @ bd34 │ │ │ │ │ + ldcgt 8, cr15, [pc], #-340 @ c234 │ │ │ │ │ tsteq fp, sl, lsl #2 @ │ │ │ │ │ mcrrvc 8, 5, pc, r3, cr5 @ │ │ │ │ │ mcrrhi 8, 5, pc, r0, cr3 @ │ │ │ │ │ ldcvs 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ - beq 2468a4 │ │ │ │ │ + beq 246da4 │ │ │ │ │ ldccs 8, cr15, [r8], #-332 @ 0xfffffeb4 │ │ │ │ │ ldmdals ip, {r0, r1, r2, r4, r5, r6, lr} │ │ │ │ │ - bleq c68d8 │ │ │ │ │ + bleq c6dd8 │ │ │ │ │ ldcgt 8, cr15, [r4], #-332 @ 0xfffffeb4 │ │ │ │ │ - blx ff9dda4a │ │ │ │ │ + blx ff9ddf4a │ │ │ │ │ @ instruction: 0xf8532e0a │ │ │ │ │ @ instruction: 0xf8537c28 │ │ │ │ │ ldmdbne r2, {r4, r5, sl, fp, sp, pc} │ │ │ │ │ ldcmi 8, cr15, [fp], #-340 @ 0xfffffeac │ │ │ │ │ - bls 270744 │ │ │ │ │ + bls 270c44 │ │ │ │ │ streq lr, [ip], #-2692 @ 0xfffff57c │ │ │ │ │ stcgt 8, cr15, [r4], #-332 @ 0xfffffeb4 │ │ │ │ │ andeq lr, lr, #67584 @ 0x10800 │ │ │ │ │ strbmi r9, [r2], -r1, lsr #4 │ │ │ │ │ stchi 8, cr15, [ip], #-332 @ 0xfffffeb4 │ │ │ │ │ - blx ff91da76 │ │ │ │ │ + blx ff91df76 │ │ │ │ │ stcls 6, cr2, [r5], {11} │ │ │ │ │ eorls r1, r2, #294912 @ 0x48000 │ │ │ │ │ @ instruction: 0xf8559a06 │ │ │ │ │ - bl 109efc8 │ │ │ │ │ + bl 109f4c8 │ │ │ │ │ strtls r0, [r3], -r6, lsl #12 │ │ │ │ │ ldcvs 8, cr15, [r3], #-340 @ 0xfffffeac │ │ │ │ │ streq lr, [sl], #-2692 @ 0xfffff57c │ │ │ │ │ - b fe19d7e4 │ │ │ │ │ - blx ff98d722 │ │ │ │ │ + b fe19dce4 │ │ │ │ │ + blx ff98dc22 │ │ │ │ │ stcls 14, cr2, [sl], {4} │ │ │ │ │ - stcvs 8, cr15, [pc], #-340 @ bdb4 │ │ │ │ │ + stcvs 8, cr15, [pc], #-340 @ c2b4 │ │ │ │ │ eorls r1, r4, #294912 @ 0x48000 │ │ │ │ │ streq lr, [r7], -r6, lsl #21 │ │ │ │ │ @ instruction: 0xf8559a0b │ │ │ │ │ strbmi r7, [r4], -fp, lsr #24 │ │ │ │ │ andeq lr, lr, #67584 @ 0x10800 │ │ │ │ │ - b fe1f07b4 │ │ │ │ │ + b fe1f0cb4 │ │ │ │ │ ldrbmi r0, [r2], -ip, lsl #14 │ │ │ │ │ strcs pc, [r6], #-3047 @ 0xfffff419 │ │ │ │ │ ldmibne r2, {r2, r3, r9, sl, fp, ip, pc} │ │ │ │ │ - bls 3707c8 │ │ │ │ │ + bls 370cc8 │ │ │ │ │ streq lr, [r4], #-2882 @ 0xfffff4be │ │ │ │ │ @ instruction: 0xf8539427 │ │ │ │ │ @ instruction: 0xf853ac20 │ │ │ │ │ @ instruction: 0xf8538c1c │ │ │ │ │ @ instruction: 0xf853cc18 │ │ │ │ │ @ instruction: 0xf855ec14 │ │ │ │ │ strbtmi r4, [r2], -r7, lsr #24 │ │ │ │ │ stcvs 8, cr15, [r3], #-340 @ 0xfffffeac │ │ │ │ │ - b fe11d930 │ │ │ │ │ - b fe18cf80 │ │ │ │ │ - blx ff98d77e │ │ │ │ │ + b fe11de30 │ │ │ │ │ + b fe18d480 │ │ │ │ │ + blx ff98dc7e │ │ │ │ │ stcls 7, cr2, [r1], {4} │ │ │ │ │ ldcvs 8, cr15, [fp], {85} @ 0x55 │ │ │ │ │ @ instruction: 0x9c021912 │ │ │ │ │ streq lr, [lr], -r6, lsl #21 │ │ │ │ │ stc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ streq lr, [r7, -r4, asr #22] │ │ │ │ │ ldcmi 8, cr15, [pc], {85} @ 0x55 │ │ │ │ │ strcs lr, [r8, -sp, asr #19]! │ │ │ │ │ - b fe11d89c │ │ │ │ │ + b fe11dd9c │ │ │ │ │ ldrbmi r0, [r2], -ip, lsl #8 │ │ │ │ │ stcgt 8, cr15, [r8], {83} @ 0x53 │ │ │ │ │ - blx ff99db4e │ │ │ │ │ + blx ff99e04e │ │ │ │ │ ldcls 7, cr2, [r0], {4} │ │ │ │ │ ldcvs 8, cr15, [r7], {85} @ 0x55 │ │ │ │ │ eorls r1, sl, #294912 @ 0x48000 │ │ │ │ │ @ instruction: 0xf8539a0e │ │ │ │ │ - bl 109efd0 │ │ │ │ │ + bl 109f4d0 │ │ │ │ │ @ instruction: 0xf8530707 │ │ │ │ │ @ instruction: 0x972b2c10 │ │ │ │ │ @ instruction: 0xf8554663 │ │ │ │ │ subsmi r7, r6, r3, lsl ip │ │ │ │ │ - blx ff9dc152 │ │ │ │ │ + blx ff9dc652 │ │ │ │ │ cdpls 8, 0, cr3, cr7, cr6, {0} │ │ │ │ │ @ instruction: 0x932c199b │ │ │ │ │ - bl 10f2be0 │ │ │ │ │ + bl 10f30e0 │ │ │ │ │ @ instruction: 0x932d0308 │ │ │ │ │ stccc 8, cr15, [pc], {85} @ 0x55 │ │ │ │ │ stcpl 8, cr15, [fp], {85} @ 0x55 │ │ │ │ │ movweq lr, #51843 @ 0xca83 │ │ │ │ │ streq lr, [lr, #-2693] @ 0xfffff57b │ │ │ │ │ strcs pc, [r3], #-3045 @ 0xfffff41b │ │ │ │ │ ldmne r2, {r0, r1, r8, r9, fp, ip, pc}^ │ │ │ │ │ @ instruction: 0xf64c922e │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ - blls 120b94 │ │ │ │ │ + blls 121094 │ │ │ │ │ streq lr, [r4], #-2883 @ 0xfffff4bd │ │ │ │ │ - blx fea710ae │ │ │ │ │ + blx fea715ae │ │ │ │ │ @ instruction: 0xf6472402 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ - blx e4cda │ │ │ │ │ + blx e51da │ │ │ │ │ @ instruction: 0xf7fe4309 │ │ │ │ │ - bmi 34ab30 │ │ │ │ │ + bmi 34b030 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsr fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorslt sp, r3, r5, lsl #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ streq lr, [r4, #-2826] @ 0xfffff4f6 │ │ │ │ │ @ instruction: 0xf7f9e652 │ │ │ │ │ - svclt 0x0000ec90 │ │ │ │ │ - andeq r8, r3, r4, asr sp │ │ │ │ │ - andeq ip, r4, lr, asr pc │ │ │ │ │ + svclt 0x0000ea10 │ │ │ │ │ + andeq r8, r3, r4, asr r8 │ │ │ │ │ + andeq ip, r4, lr, asr sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r4, r2, asr r9 │ │ │ │ │ + andeq ip, r4, r2, asr r4 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c8f8cc │ │ │ │ │ stmcs r7, {r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmiapl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf647b085 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ @ instruction: 0x46176337 │ │ │ │ │ stmdbhi r8, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmib sp, {r2, r9, sl, lr}^ │ │ │ │ │ ldrtmi r6, [sp], -lr, lsl #20 │ │ │ │ │ - bleq fe04846c │ │ │ │ │ - blx ce49a │ │ │ │ │ + bleq fe04896c │ │ │ │ │ + blx ce99a │ │ │ │ │ andls r9, r1, r1, lsl #18 │ │ │ │ │ tstls r3, r2, lsl #4 │ │ │ │ │ ldrcc r6, [r0], #-2218 @ 0xfffff756 │ │ │ │ │ stcgt 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ - blne fe4994c4 │ │ │ │ │ + blne fe4999c4 │ │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ stcgt 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ movweq lr, #43875 @ 0xab63 │ │ │ │ │ ldceq 8, cr15, [r0], {85} @ 0x55 │ │ │ │ │ movweq lr, #51843 @ 0xca83 │ │ │ │ │ ldcgt 8, cr15, [r0], {84} @ 0x54 │ │ │ │ │ @ instruction: 0xf8551980 │ │ │ │ │ - b fe0130d8 │ │ │ │ │ + b fe0135d8 │ │ │ │ │ @ instruction: 0xf854000c │ │ │ │ │ - bl 12bf0e0 │ │ │ │ │ - b fe04c4b8 │ │ │ │ │ + bl 12bf5e0 │ │ │ │ │ + b fe04c9b8 │ │ │ │ │ @ instruction: 0xf7fe010c │ │ │ │ │ - bl 44aa18 │ │ │ │ │ - bl 124c0e0 │ │ │ │ │ + bl 44af18 │ │ │ │ │ + bl 124c5e0 │ │ │ │ │ strmi r0, [r0], r1, lsl #18 │ │ │ │ │ bicsle r4, r7, ip, asr r5 │ │ │ │ │ ldrdgt pc, [ip], -sp │ │ │ │ │ ldmdane r9, {r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf1ac9b01 │ │ │ │ │ @ instruction: 0xf8d70c10 │ │ │ │ │ - bl d42d8 │ │ │ │ │ + bl d47d8 │ │ │ │ │ @ instruction: 0xf8d7050c │ │ │ │ │ - blne fe4902c0 │ │ │ │ │ + blne fe4907c0 │ │ │ │ │ andeq pc, ip, r3, asr r8 @ │ │ │ │ │ ldrdcc pc, [r3], r7 │ │ │ │ │ ldrdgt pc, [r8], -r5 │ │ │ │ │ movweq lr, #43875 @ 0xab63 │ │ │ │ │ - b fe01271c │ │ │ │ │ + b fe012c1c │ │ │ │ │ @ instruction: 0xf8d70001 │ │ │ │ │ - b fe0902ec │ │ │ │ │ + b fe0907ec │ │ │ │ │ @ instruction: 0xf8d5020c │ │ │ │ │ stmdavs sp!, {r2, r3, lr, pc}^ │ │ │ │ │ tsteq r1, sl, asr #22 │ │ │ │ │ movweq lr, #51843 @ 0xca83 │ │ │ │ │ @ instruction: 0xf7fe4069 │ │ │ │ │ vpmax.s8 d31, d6, d25 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ @ instruction: 0xf6476356 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ @ instruction: 0x468b6237 │ │ │ │ │ - blx dd942 │ │ │ │ │ - blx c8d52 │ │ │ │ │ - blx fea18d5a │ │ │ │ │ + blx dde42 │ │ │ │ │ + blx c9252 │ │ │ │ │ + blx fea1925a │ │ │ │ │ ldrmi r1, [r3], #-514 @ 0xfffffdfe │ │ │ │ │ - b fe0f2944 │ │ │ │ │ + b fe0f2e44 │ │ │ │ │ ldrmi r0, [r9], r1, lsl #16 │ │ │ │ │ eorle r2, sl, r8, lsl #20 │ │ │ │ │ strcc r9, [r3, -r1, lsl #22] │ │ │ │ │ movwne lr, #11011 @ 0x2b03 │ │ │ │ │ ldmvs r9!, {r0, r8, r9, ip, pc} │ │ │ │ │ ldmvs fp!, {r4, sl, ip, sp}^ │ │ │ │ │ - blne fe259d98 │ │ │ │ │ + blne fe25a298 │ │ │ │ │ stcgt 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ movweq lr, #43875 @ 0xab63 │ │ │ │ │ ldceq 8, cr15, [r0], {87} @ 0x57 │ │ │ │ │ movweq lr, #51843 @ 0xca83 │ │ │ │ │ ldcgt 8, cr15, [r0], {84} @ 0x54 │ │ │ │ │ stmibne r0, {r1, r3, r6, lr} │ │ │ │ │ stcne 8, cr15, [ip], {87} @ 0x57 │ │ │ │ │ andeq lr, ip, r0, lsl #21 │ │ │ │ │ stcgt 8, cr15, [ip], {84} @ 0x54 │ │ │ │ │ tsteq r1, sl, asr #22 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xf9eef7fe │ │ │ │ │ stmdbne r0, {r0, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bleq 86ec0 │ │ │ │ │ + bleq 873c0 │ │ │ │ │ addsmi r4, ip, #5242880 @ 0x500000 │ │ │ │ │ - bl 640900 │ │ │ │ │ + bl 640e00 │ │ │ │ │ vhadd.s8 d16, d6, d5 │ │ │ │ │ vsra.s64 d23, d1, #63 │ │ │ │ │ - bl 12e4700 │ │ │ │ │ + bl 12e4c00 │ │ │ │ │ @ instruction: 0xf6470309 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ - b fe024a90 │ │ │ │ │ - blx 10306 │ │ │ │ │ - blx c85c2 │ │ │ │ │ - blx fe8105ce │ │ │ │ │ + b fe024f90 │ │ │ │ │ + blx 10806 │ │ │ │ │ + blx c8ac2 │ │ │ │ │ + blx fe810ace │ │ │ │ │ strtmi r0, [r1], #-1026 @ 0xfffffbfe │ │ │ │ │ andlt r4, r5, r8, asr #32 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ @@ -6394,28 +6714,28 @@ │ │ │ │ │ andls r5, r7, #-1409286141 @ 0xac000003 │ │ │ │ │ ldrdge pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ │ ldrdls pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ │ andcc pc, r3, #165888 @ 0x28800 │ │ │ │ │ movwls r9, #12298 @ 0x300a │ │ │ │ │ @ instruction: 0xf1082000 │ │ │ │ │ andls r0, r4, r0, lsl #7 │ │ │ │ │ - blx 70e3a │ │ │ │ │ + blx 7133a │ │ │ │ │ strbmi r2, [r5], -r5, lsl #4 │ │ │ │ │ @ instruction: 0xf8cd9005 │ │ │ │ │ andls r8, r6, #44 @ 0x2c │ │ │ │ │ stmiavs r2!, {r1, r2, r3, r5, r9, sl, lr} │ │ │ │ │ strcc r6, [r0, #-2275]! @ 0xfffff71d │ │ │ │ │ - bl feca62ac │ │ │ │ │ + bl feca67ac │ │ │ │ │ @ instruction: 0xf856020a │ │ │ │ │ - bl 18eae74 │ │ │ │ │ + bl 18eb374 │ │ │ │ │ stmdavs r1!, {r0, r3, r8, r9}^ │ │ │ │ │ andeq lr, sl, r0, lsl fp │ │ │ │ │ andeq lr, r7, r0, lsl #21 │ │ │ │ │ @ instruction: 0xf8559700 │ │ │ │ │ - bl 126b2b8 │ │ │ │ │ + bl 126b7b8 │ │ │ │ │ @ instruction: 0xf8550101 │ │ │ │ │ strtcc r8, [r0], #-3092 @ 0xfffff3ec │ │ │ │ │ smlsdxls r1, r9, r0, r4 │ │ │ │ │ ldcvc 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ movweq lr, #35459 @ 0x8a83 │ │ │ │ │ rsbsmi r9, sl, r2, lsl #14 │ │ │ │ │ @ instruction: 0xf982f7fe │ │ │ │ │ @@ -6425,85 +6745,85 @@ │ │ │ │ │ @ instruction: 0xf8d69a06 │ │ │ │ │ ldmvs r3!, {r2, sp, lr, pc}^ │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ stcgt 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ andeq lr, fp, #23552 @ 0x5c00 │ │ │ │ │ andeq lr, r2, #128, 20 @ 0x80000 │ │ │ │ │ stceq 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ - bl 13b0a9c │ │ │ │ │ + bl 13b0f9c │ │ │ │ │ submi r0, sl, r3, lsl #4 │ │ │ │ │ ldcvs 8, cr15, [r0], {84} @ 0x54 │ │ │ │ │ - bl fef30ab4 │ │ │ │ │ - bl 180cac8 │ │ │ │ │ + bl fef30fb4 │ │ │ │ │ + bl 180cfc8 │ │ │ │ │ @ instruction: 0xf8540009 │ │ │ │ │ submi r1, r3, ip, lsl #24 │ │ │ │ │ andeq lr, sl, r6, lsl fp │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ andeq lr, fp, #532480 @ 0x82000 │ │ │ │ │ - b fe05c498 │ │ │ │ │ + b fe05c998 │ │ │ │ │ @ instruction: 0xf7fe010e │ │ │ │ │ - bls 14a814 │ │ │ │ │ + bls 14ad14 │ │ │ │ │ stmne r0, {r8, r9, sl, fp, ip, pc} │ │ │ │ │ - bls 172ed0 │ │ │ │ │ + bls 1733d0 │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ svcls 0x000119db │ │ │ │ │ movweq lr, #14976 @ 0x3a80 │ │ │ │ │ - bl 11f0ee8 │ │ │ │ │ - b fe04cafc │ │ │ │ │ + bl 11f13e8 │ │ │ │ │ + b fe04cffc │ │ │ │ │ movwls r0, #21250 @ 0x5302 │ │ │ │ │ adcmi r9, fp, #9216 @ 0x2400 │ │ │ │ │ - bls 1c0958 │ │ │ │ │ + bls 1c0e58 │ │ │ │ │ mvnsne pc, r7, asr #12 │ │ │ │ │ teqvs r7, r9, asr #13 @ │ │ │ │ │ @ instruction: 0xf8dd9b03 │ │ │ │ │ - b fe0ec3a8 │ │ │ │ │ + b fe0ec8a8 │ │ │ │ │ ldmib sp, {r1, r4, r6, sl, ip}^ │ │ │ │ │ - b fe0d9b10 │ │ │ │ │ + b fe0da010 │ │ │ │ │ vqadd.s8 , q3, q3 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ - blx e5066 │ │ │ │ │ - blx 49722 │ │ │ │ │ - blx 88f22 │ │ │ │ │ - blx 60b22 │ │ │ │ │ - blx fe918f36 │ │ │ │ │ - blx fe821326 │ │ │ │ │ + blx e5566 │ │ │ │ │ + blx 49c22 │ │ │ │ │ + blx 89422 │ │ │ │ │ + blx 61022 │ │ │ │ │ + blx fe919436 │ │ │ │ │ + blx fe821826 │ │ │ │ │ strtmi r0, [r2], #-257 @ 0xfffffeff │ │ │ │ │ - b fe09d354 │ │ │ │ │ + b fe09d854 │ │ │ │ │ stmib sp, {r0, r2, r8}^ │ │ │ │ │ - b fe0d0b3c │ │ │ │ │ + b fe0d103c │ │ │ │ │ stmib sp, {r9}^ │ │ │ │ │ - blls 1d4f4c │ │ │ │ │ + blls 1d544c │ │ │ │ │ stmdble sp!, {r0, r1, r2, r3, r4, r7, r8, r9, fp, sp}^ │ │ │ │ │ @ instruction: 0xf1083ba0 │ │ │ │ │ @ instruction: 0xf02302a0 │ │ │ │ │ @ instruction: 0xf8dd031f │ │ │ │ │ ldrmi fp, [r3], #-36 @ 0xffffffdc │ │ │ │ │ - blls 230f74 │ │ │ │ │ + blls 231474 │ │ │ │ │ @ instruction: 0x465d1cdc │ │ │ │ │ stmiavs r3!, {r1, r5, r7, fp, sp, lr}^ │ │ │ │ │ - bleq 848788 │ │ │ │ │ - bl feca63e0 │ │ │ │ │ + bleq 848c88 │ │ │ │ │ + bl feca68e0 │ │ │ │ │ stmdavs r1!, {r1, r3, r9}^ │ │ │ │ │ movweq lr, #39779 @ 0x9b63 │ │ │ │ │ - blvs 44a4c0 │ │ │ │ │ + blvs 44a9c0 │ │ │ │ │ andeq lr, sl, r0, lsl fp │ │ │ │ │ ldcvc 8, cr15, [ip], {91} @ 0x5b │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ @ instruction: 0x96004070 │ │ │ │ │ @ instruction: 0xf85b4079 │ │ │ │ │ smladls r1, r8, ip, r6 │ │ │ │ │ @ instruction: 0xf85b3420 │ │ │ │ │ rsbsmi r7, r2, r4, lsl ip │ │ │ │ │ rsbsmi r9, fp, r2, lsl #12 │ │ │ │ │ @ instruction: 0xf8eaf7fe │ │ │ │ │ @ instruction: 0xf85b9b03 │ │ │ │ │ stmiane r0, {r4, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xf8d59b04 │ │ │ │ │ @ instruction: 0xf8d58008 │ │ │ │ │ - bl 11043b8 │ │ │ │ │ + bl 11048b8 │ │ │ │ │ stmiavs fp!, {r0, r8}^ │ │ │ │ │ andeq lr, r8, #22528 @ 0x5800 │ │ │ │ │ stcgt 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ andeq lr, r2, r0, lsl #21 │ │ │ │ │ andeq lr, r3, #79872 @ 0x13800 │ │ │ │ │ @ instruction: 0xf8549003 │ │ │ │ │ subsmi r0, r1, r4, lsl #24 │ │ │ │ │ @@ -6511,174 +6831,174 @@ │ │ │ │ │ andeq lr, sl, #188, 22 @ 0x2f000 │ │ │ │ │ andeq lr, r9, r0, ror #22 │ │ │ │ │ @ instruction: 0xf8549104 │ │ │ │ │ submi r1, r3, ip, lsl #24 │ │ │ │ │ andeq lr, sl, r5, lsl fp │ │ │ │ │ andeq lr, r8, #532480 @ 0x82000 │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ - b fe05c5a8 │ │ │ │ │ + b fe05caa8 │ │ │ │ │ @ instruction: 0xf7fe010e │ │ │ │ │ stcls 8, cr15, [r5, #-756] @ 0xfffffd0c │ │ │ │ │ stmdbne r0, {r8, r9, fp, ip, pc}^ │ │ │ │ │ stcls 14, cr9, [r6, #-8] │ │ │ │ │ - bl 1172c00 │ │ │ │ │ + bl 1173100 │ │ │ │ │ ldmibne fp, {r0, r8} │ │ │ │ │ andeq lr, r7, #67584 @ 0x10800 │ │ │ │ │ movwls r4, #20547 @ 0x5043 │ │ │ │ │ movweq lr, #10881 @ 0x2a81 │ │ │ │ │ - blls 271028 │ │ │ │ │ + blls 271528 │ │ │ │ │ orrsle r4, lr, fp, asr r5 │ │ │ │ │ ldrdhi pc, [ip], -sp @ │ │ │ │ │ stmdbls r8, {r0, r1, r2, r8, sl, fp, ip, pc} │ │ │ │ │ tsteq r0, #1073741865 @ 0x40000029 @ │ │ │ │ │ streq lr, [r3], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldrdcs pc, [pc], #-129 @ │ │ │ │ │ andvs pc, r3, r8, asr r8 @ │ │ │ │ │ ldrdeq pc, [r7], #-129 @ 0xffffff7f @ │ │ │ │ │ andeq lr, sl, #18432 @ 0x4800 │ │ │ │ │ ldrsbtcc pc, [r3], #-129 @ 0xffffff7f @ │ │ │ │ │ ldrdne pc, [fp], #-129 @ 0xffffff7f @ │ │ │ │ │ movweq lr, #15177 @ 0x3b49 │ │ │ │ │ @ instruction: 0x000aebb0 │ │ │ │ │ - b fe0265e4 │ │ │ │ │ + b fe026ae4 │ │ │ │ │ @ instruction: 0xf8d40006 │ │ │ │ │ - bl 1878480 │ │ │ │ │ + bl 1878980 │ │ │ │ │ strls r0, [r0], -r9, lsl #2 │ │ │ │ │ stmiavs r6!, {r0, r3, r4, r5, r6, lr} │ │ │ │ │ movweq lr, #47747 @ 0xba83 │ │ │ │ │ @ instruction: 0xf1a59701 │ │ │ │ │ rsbsmi r0, r2, r0, lsr #14 │ │ │ │ │ @ instruction: 0xf7fe9602 │ │ │ │ │ - bls 10a668 │ │ │ │ │ + bls 10ab68 │ │ │ │ │ streq lr, [r7], -r8, lsl #22 │ │ │ │ │ andvc pc, r7, r8, asr r8 @ │ │ │ │ │ - bls 112688 │ │ │ │ │ - bl 10b249c │ │ │ │ │ + bls 112b88 │ │ │ │ │ + bl 10b299c │ │ │ │ │ ldmvs r2!, {r0, r8, sl} │ │ │ │ │ ldrdhi pc, [r4], -r6 │ │ │ │ │ ldmvs r1!, {r0, r1, r3, r4, r5, r7, fp, ip}^ │ │ │ │ │ streq lr, [r3], #-2692 @ 0xfffff57c │ │ │ │ │ @ instruction: 0xf8d04603 │ │ │ │ │ @ instruction: 0xf8d0607f │ │ │ │ │ @ instruction: 0xf8d3e083 │ │ │ │ │ - bl 123c688 │ │ │ │ │ + bl 123cb88 │ │ │ │ │ @ instruction: 0xf8d00301 │ │ │ │ │ subsmi r0, sp, r7, ror r0 │ │ │ │ │ movweq lr, #43798 @ 0xab16 │ │ │ │ │ andeq lr, r3, #532480 @ 0x82000 │ │ │ │ │ movweq lr, #60233 @ 0xeb49 │ │ │ │ │ @ instruction: 0x000aebb0 │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ tsteq r9, ip, ror #22 │ │ │ │ │ - b fe05c6a0 │ │ │ │ │ + b fe05cba0 │ │ │ │ │ @ instruction: 0xf7fe0108 │ │ │ │ │ - bls 18a60c │ │ │ │ │ + bls 18ab0c │ │ │ │ │ stmne r0, {r9, sl, fp, ip, pc} │ │ │ │ │ svcls 0x00019a06 │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ ldmne r3!, {r1, r9, fp, ip, pc} │ │ │ │ │ ldrtne pc, [r1], r7, asr #12 @ │ │ │ │ │ ldrtvs pc, [r7], -r9, asr #13 @ │ │ │ │ │ andeq lr, r3, r0, lsl #21 │ │ │ │ │ movweq lr, #47943 @ 0xbb47 │ │ │ │ │ ldrbcs pc, [r7, -ip, asr #12]! @ │ │ │ │ │ strbpl pc, [fp, r8, asr #5]! @ │ │ │ │ │ @ instruction: 0xf64c4059 │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ @ instruction: 0xf64a52eb │ │ │ │ │ vqdmlal.s q11, d12, d3[4] │ │ │ │ │ - blx 1153ce │ │ │ │ │ - blx 49d22 │ │ │ │ │ - blx ca12a │ │ │ │ │ - blx e5d26 │ │ │ │ │ - blx fe92a11a │ │ │ │ │ + blx 1158ce │ │ │ │ │ + blx 4a222 │ │ │ │ │ + blx ca62a │ │ │ │ │ + blx e6226 │ │ │ │ │ + blx fe92a61a │ │ │ │ │ stmdane r4!, {r1, sl, fp, sp} │ │ │ │ │ movweq pc, #15264 @ 0x3ba0 @ │ │ │ │ │ streq lr, [r1, #-2885] @ 0xfffff4bb │ │ │ │ │ - ldrmi r4, [pc], #-1126 @ c524 │ │ │ │ │ + ldrmi r4, [pc], #-1126 @ ca24 │ │ │ │ │ ldmdane r2, {r0, r1, r2, r8, r9, fp, ip, pc} │ │ │ │ │ eorsvs pc, sp, sl, asr #12 │ │ │ │ │ adcscs pc, r2, ip, asr #5 │ │ │ │ │ streq lr, [r7], -r6, asr #22 │ │ │ │ │ @ instruction: 0x010aebb3 │ │ │ │ │ strbcc pc, [pc, -lr, asr #12] @ │ │ │ │ │ ldrbvc pc, [r4, r2, asr #5] @ │ │ │ │ │ ldrbne lr, [r5], #-2692 @ 0xfffff57c │ │ │ │ │ movteq lr, #39785 @ 0x9b69 │ │ │ │ │ @ instruction: 0xf000fb01 │ │ │ │ │ andeq pc, r3, r7, lsl #22 │ │ │ │ │ strne pc, [r7, -r1, lsr #23] │ │ │ │ │ - bl 126a4 │ │ │ │ │ - bl 108cd78 │ │ │ │ │ + bl 12ba4 │ │ │ │ │ + bl 108d278 │ │ │ │ │ vhsub.s8 d16, d6, d6 │ │ │ │ │ vsra.s64 d23, d1, #63 │ │ │ │ │ @ instruction: 0xf6476156 │ │ │ │ │ @ instruction: 0xf6c916f9 │ │ │ │ │ - b fe0e5e4c │ │ │ │ │ + b fe0e634c │ │ │ │ │ stmdals sl, {r1, r4, r6, r8, r9, ip} │ │ │ │ │ @ instruction: 0xf703fb01 │ │ │ │ │ @ instruction: 0xf101fb04 │ │ │ │ │ andvc pc, r2, #6144 @ 0x1800 │ │ │ │ │ tstne r5, r6, lsl #22 @ │ │ │ │ │ strcc pc, [r6, #-2979] @ 0xfffff45d │ │ │ │ │ strmi pc, [r6], -r4, lsr #23 │ │ │ │ │ subsmi r4, r3, sl, lsr #8 │ │ │ │ │ subsmi r4, fp, #822083584 @ 0x31000000 │ │ │ │ │ streq lr, [r1], #-2692 @ 0xfffff57c │ │ │ │ │ - bl 18a47a8 │ │ │ │ │ + bl 18a4ca8 │ │ │ │ │ stmib r0, {r1, r6, r9}^ │ │ │ │ │ sbcvs r4, r2, r0, lsl #2 │ │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ svclt 0x00008ff0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 5, cr15, cr8, cr12, {6} │ │ │ │ │ ldrmi fp, [r4], -r1, ror #1 │ │ │ │ │ stclcc 8, cr15, [r8], #-892 @ 0xfffffc84 │ │ │ │ │ - ldclcc 1, cr15, [pc], #16 @ c5d8 │ │ │ │ │ + ldclcc 1, cr15, [pc], #16 @ cad8 │ │ │ │ │ @ instruction: 0xf8df921b │ │ │ │ │ stclls 12, cr2, [sl, #-400]! @ 0xfffffe70 │ │ │ │ │ mcrls 4, 3, r4, cr11, cr10, {3} │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f935f │ │ │ │ │ - b 13cd1e0 │ │ │ │ │ + b 13cd6e0 │ │ │ │ │ mulsls sl, ip, r3 │ │ │ │ │ - b 1571220 │ │ │ │ │ + b 1571720 │ │ │ │ │ tstls r8, r6, lsl #6 │ │ │ │ │ tsthi ip, #0 @ │ │ │ │ │ mcrrcc 8, 13, pc, r0, cr15 @ │ │ │ │ │ cdpeq 1, 11, cr15, cr8, cr13, {0} │ │ │ │ │ @ instruction: 0x46714674 │ │ │ │ │ @ instruction: 0xf103447b │ │ │ │ │ ldmvs sl, {r6, r7} │ │ │ │ │ tstcc r0, r0, lsl r3 │ │ │ │ │ @ instruction: 0xf8411b52 │ │ │ │ │ @ instruction: 0xf8532c08 │ │ │ │ │ - bl 1897624 │ │ │ │ │ + bl 1897b24 │ │ │ │ │ @ instruction: 0xf8410206 │ │ │ │ │ @ instruction: 0xf8532c04 │ │ │ │ │ ldmdbne r2, {r4, sl, fp, sp}^ │ │ │ │ │ ldccs 8, cr15, [r0], {65} @ 0x41 │ │ │ │ │ stccs 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ andeq lr, r2, #71680 @ 0x11800 │ │ │ │ │ @ instruction: 0xf8414298 │ │ │ │ │ mvnle r2, ip, lsl #24 │ │ │ │ │ stcpl 8, cr15, [r0], {223} @ 0xdf │ │ │ │ │ ldmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8cd4646 │ │ │ │ │ ldrbtmi r8, [sp], #-92 @ 0xffffffa4 │ │ │ │ │ - stcgt 5, cr3, [pc, #-768] @ c348 │ │ │ │ │ - stcgt 6, cr12, [pc, #-60] @ c610 │ │ │ │ │ - stcgt 6, cr12, [pc, #-60] @ c614 │ │ │ │ │ + stcgt 5, cr3, [pc, #-768] @ c848 │ │ │ │ │ + stcgt 6, cr12, [pc, #-60] @ cb10 │ │ │ │ │ + stcgt 6, cr12, [pc, #-60] @ cb14 │ │ │ │ │ ldm r5, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ │ - blls 38c698 │ │ │ │ │ + blls 38cb98 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 62de40 │ │ │ │ │ + blls 62e340 │ │ │ │ │ vstrge s21, [ip, #-128] @ 0xffffff80 │ │ │ │ │ ldrne pc, [r1, r7, asr #12]! │ │ │ │ │ ldrvs pc, [r7, -r9, asr #13]! │ │ │ │ │ stmibvc r0, {r0, r1, r8, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf10eab1f │ │ │ │ │ strbmi r0, [r1], -r0, lsl #1 │ │ │ │ │ @ instruction: 0xf04f900d │ │ │ │ │ @@ -6689,110 +7009,110 @@ │ │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ │ andls r4, r7, #204, 12 @ 0xcc00000 │ │ │ │ │ andls r9, r8, #135168 @ 0x21000 │ │ │ │ │ andls r6, r9, #131072 @ 0x20000 │ │ │ │ │ andls r9, sl, #36, 20 @ 0x24000 │ │ │ │ │ andls r9, fp, #151552 @ 0x25000 │ │ │ │ │ eorvs lr, r2, #3620864 @ 0x374000 │ │ │ │ │ - bls a30ee0 │ │ │ │ │ - bls a70eb4 │ │ │ │ │ + bls a313e0 │ │ │ │ │ + bls a713b4 │ │ │ │ │ ldmib sp, {r0, r9, ip, pc}^ │ │ │ │ │ andls r5, r2, #1610612738 @ 0x60000002 │ │ │ │ │ andls r9, r3, #44, 20 @ 0x2c000 │ │ │ │ │ andls r9, r4, #184320 @ 0x2d000 │ │ │ │ │ andls r9, r5, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r6, #176128 @ 0x2b000 │ │ │ │ │ stmdavs ip, {r1, r4, r5, r6, r9, sl, lr} │ │ │ │ │ stmdbge pc, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} @ │ │ │ │ │ tstcc r1, sp, asr #19 │ │ │ │ │ ldmdaeq r3, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - bl 586e14 │ │ │ │ │ + bl 587314 │ │ │ │ │ bicvc pc, r0, #172, 10 @ 0x2b000000 │ │ │ │ │ @ instruction: 0xf000f89c │ │ │ │ │ ldrdls lr, [r0], -r2 │ │ │ │ │ mcrreq 1, 0, pc, r0, cr12 @ │ │ │ │ │ ldrd pc, [r4], -r3 │ │ │ │ │ svcvc 0x0008f852 │ │ │ │ │ - beq 47134 │ │ │ │ │ + beq 47634 │ │ │ │ │ ldmdavs r9, {r3, r4, r7, fp, sp, lr} │ │ │ │ │ stmdaeq r7, {r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe066a84 │ │ │ │ │ + b fe066f84 │ │ │ │ │ ldrtmi r0, [fp], r9, lsl #18 │ │ │ │ │ - bleq 28b6b8 │ │ │ │ │ + bleq 28bbb8 │ │ │ │ │ @ instruction: 0x9c091900 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strmi r9, [r4], -r9, lsl #8 │ │ │ │ │ submi r6, r7, r0, asr r8 │ │ │ │ │ - blx ff9f2742 │ │ │ │ │ + blx ff9f2c42 │ │ │ │ │ @ instruction: 0xf8d31e08 │ │ │ │ │ ldmvs r7, {r2, r4, pc}^ │ │ │ │ │ stmdals r8, {r0, r3, fp, ip} │ │ │ │ │ - beq 207154 │ │ │ │ │ - bl 1026db4 │ │ │ │ │ + beq 207654 │ │ │ │ │ + bl 10272b4 │ │ │ │ │ @ instruction: 0xf8d3000e │ │ │ │ │ stmib sp, {r2, r3, r4, sp, lr, pc}^ │ │ │ │ │ ldrtmi r1, [r9], r7 │ │ │ │ │ usatmi r6, #19, r9, lsl #18 │ │ │ │ │ umaalmi r6, r8, r0, r8 │ │ │ │ │ - blls 4b6f8 │ │ │ │ │ - bl 672784 │ │ │ │ │ - bl 100eb70 │ │ │ │ │ + blls 4bbf8 │ │ │ │ │ + bl 672c84 │ │ │ │ │ + bl 100f070 │ │ │ │ │ andls r0, ip, fp │ │ │ │ │ @ instruction: 0x464e6910 │ │ │ │ │ ldmdbvs r0, {r0, r1, r2, r6, lr}^ │ │ │ │ │ vmlaeq.f32 s28, s1, s28 │ │ │ │ │ - blx ffbb2796 │ │ │ │ │ + blx ffbb2c96 │ │ │ │ │ stmdane r9, {r0, r1, r2, fp, ip} │ │ │ │ │ - bl 10327a0 │ │ │ │ │ + bl 1032ca0 │ │ │ │ │ @ instruction: 0xf8d30008 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ - bvs 6507a8 │ │ │ │ │ + bvs 650ca8 │ │ │ │ │ ldmibvs r7, {r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ ldrd pc, [ip], -r3 @ │ │ │ │ │ - b fe21c8ac │ │ │ │ │ - bvs fe7cefac │ │ │ │ │ + b fe21cdac │ │ │ │ │ + bvs fe7cf4ac │ │ │ │ │ @ instruction: 0x46b946f3 │ │ │ │ │ - blls 4b740 │ │ │ │ │ - bl 6727a4 │ │ │ │ │ - bl 100ebb4 │ │ │ │ │ + blls 4bc40 │ │ │ │ │ + bl 672ca4 │ │ │ │ │ + bl 100f0b4 │ │ │ │ │ andls r0, r2, fp │ │ │ │ │ @ instruction: 0x464d6a10 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ - bvs 141c8cc │ │ │ │ │ - b fe39e2dc │ │ │ │ │ + bvs 141cdcc │ │ │ │ │ + b fe39e7dc │ │ │ │ │ stmdals r0, {r9, sl, fp} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d36b1f │ │ │ │ │ stmdane r9, {r3, r4, r5, sp, lr, pc} │ │ │ │ │ - bl 10327cc │ │ │ │ │ + bl 1032ccc │ │ │ │ │ @ instruction: 0xf8d30008 │ │ │ │ │ stmib sp, {r2, r4, r5, pc}^ │ │ │ │ │ ldrbtmi r1, [r3], -r0 │ │ │ │ │ - bvs ff42721c │ │ │ │ │ - b fe21c9c0 │ │ │ │ │ - blx ff80c7e2 │ │ │ │ │ + bvs ff42771c │ │ │ │ │ + b fe21cec0 │ │ │ │ │ + blx ff80cce2 │ │ │ │ │ stmdbls r5, {r0, r9, fp, ip, sp} │ │ │ │ │ stmdbls r6, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ smlabtcc r5, sp, r9, lr │ │ │ │ │ - b fe3a7440 │ │ │ │ │ - blvs 14d0004 │ │ │ │ │ + b fe3a7940 │ │ │ │ │ + blvs 14d0504 │ │ │ │ │ stmdbeq r3, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa7340e │ │ │ │ │ + blx ffa7390e │ │ │ │ │ ldmne pc!, {r1, r2, r3, fp, ip, sp, lr}^ @ │ │ │ │ │ - bl 10f3418 │ │ │ │ │ + bl 10f3918 │ │ │ │ │ stmib sp, {r3, r8, r9}^ │ │ │ │ │ - blls 36941c │ │ │ │ │ + blls 36991c │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ ldmib sp, {r0, r2, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ ldmib sp, {r0, r4, r8, ip, sp}^ │ │ │ │ │ - bls 24e86c │ │ │ │ │ + bls 24ed6c │ │ │ │ │ andvs r6, r2, ip │ │ │ │ │ @ instruction: 0xf8c89a07 │ │ │ │ │ - bls 21482c │ │ │ │ │ + bls 214d2c │ │ │ │ │ strtcs lr, [r1], -sp, asr #19 │ │ │ │ │ eorls r9, r3, #12, 20 @ 0xc000 │ │ │ │ │ eorls r9, r4, #40960 @ 0xa000 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, fp, ip, pc}^ │ │ │ │ │ strmi r2, [sp], -r5, lsr #10 │ │ │ │ │ eorls r9, r7, #8192 @ 0x2000 │ │ │ │ │ ldmib sp, {r9, fp, ip, pc}^ │ │ │ │ │ @@ -6801,26 +7121,26 @@ │ │ │ │ │ eorls r9, sl, #20480 @ 0x5000 │ │ │ │ │ ldmib sp, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ │ eorls sl, fp, #245760 @ 0x3c000 │ │ │ │ │ strls r9, [ip, -r4, lsl #20]! │ │ │ │ │ eorls r4, sp, #99614720 @ 0x5f00000 │ │ │ │ │ @ instruction: 0x2600e9d5 │ │ │ │ │ svcmi 0x0008f857 │ │ │ │ │ - b fe09c9f8 │ │ │ │ │ + b fe09cef8 │ │ │ │ │ ldmdavs ip!, {r1, r2, r4, r6, r7, r9, ip, sp}^ │ │ │ │ │ - blx fe89ca12 │ │ │ │ │ + blx fe89cf12 │ │ │ │ │ @ instruction: 0xf8452403 │ │ │ │ │ strmi r2, [lr, #2824]! @ 0xb08 │ │ │ │ │ strmi pc, [r6], #-2819 @ 0xfffff4fd │ │ │ │ │ stcmi 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ - bls 3c103c │ │ │ │ │ - beq 88cb8 │ │ │ │ │ + bls 3c153c │ │ │ │ │ + beq 891b8 │ │ │ │ │ stmibvs r0, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf47f4592 │ │ │ │ │ - bls 678488 │ │ │ │ │ + bls 678988 │ │ │ │ │ ldmib sp, {r0, r1, r9, sl, lr}^ │ │ │ │ │ ldmdavs r0, {r2, r3, r4, sl, lr, pc} │ │ │ │ │ andls r9, r8, #135168 @ 0x21000 │ │ │ │ │ @ instruction: 0xf8d39a17 │ │ │ │ │ ldmdavs r6, {ip, sp, pc} │ │ │ │ │ andls r9, r9, #36, 20 @ 0x24000 │ │ │ │ │ andls r9, sl, #151552 @ 0x25000 │ │ │ │ │ @@ -6835,206 +7155,206 @@ │ │ │ │ │ andls r9, r6, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r7, #176128 @ 0x2b000 │ │ │ │ │ rsbsvc pc, pc, #44, 8 @ 0x2c000000 │ │ │ │ │ stcne 3, cr15, [r3], {204} @ 0xcc │ │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ │ @ instruction: 0xf1bc920e │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ - bls 3acba0 │ │ │ │ │ + bls 3ad0a0 │ │ │ │ │ ldmdbls r8, {r0, r2, r3, r4, r6, r9, sl, lr} │ │ │ │ │ strmi r9, [sl], #-782 @ 0xfffffcf2 │ │ │ │ │ orrne lr, ip, r2, lsl #22 │ │ │ │ │ ldrsbtgt pc, [r4], -sp @ │ │ │ │ │ ldmib r4, {r2, r3, r8, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8d29100 │ │ │ │ │ @ instruction: 0xf854e004 │ │ │ │ │ - b fe3ac538 │ │ │ │ │ + b fe3aca38 │ │ │ │ │ ldmvs r1, {r0, r9, fp} │ │ │ │ │ - b fe06696c │ │ │ │ │ + b fe066e6c │ │ │ │ │ ldmvs r7, {r0, r1, r2, fp}^ │ │ │ │ │ stmdbeq r9, {r0, r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf180f892 │ │ │ │ │ subcc r4, r0, #196083712 @ 0xbb00000 │ │ │ │ │ - blne 28b8dc │ │ │ │ │ + blne 28bddc │ │ │ │ │ strmi r1, [lr], -r9, lsl #19 │ │ │ │ │ - bl 1166ac0 │ │ │ │ │ + bl 1166fc0 │ │ │ │ │ submi r0, pc, fp, lsl #10 │ │ │ │ │ - blx ff9f2d66 │ │ │ │ │ + blx ff9f3266 │ │ │ │ │ @ instruction: 0xf8523e08 │ │ │ │ │ stmiavs r7!, {r2, r3, r5, sl, fp, pc}^ │ │ │ │ │ - bl 10529bc │ │ │ │ │ - b fe20cd8c │ │ │ │ │ + bl 1052ebc │ │ │ │ │ + b fe20d28c │ │ │ │ │ @ instruction: 0xf8520a07 │ │ │ │ │ ldrmi lr, [r8], -r4, lsr #24 │ │ │ │ │ stcvc 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ ldccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ strdls r4, [r8, -r3] │ │ │ │ │ stmiavs r1!, {r0, r3, r4, r5, r7, r9, sl, lr} │ │ │ │ │ - blx ffa9cad6 │ │ │ │ │ + blx ffa9cfd6 │ │ │ │ │ stmdbls fp, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ stmdbeq ip, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ tsteq fp, r1, asr #22 │ │ │ │ │ stmdbvs r1!, {r0, r1, r3, r8, ip, pc} │ │ │ │ │ submi r4, pc, ip, asr #13 │ │ │ │ │ - b fe3a6f0c │ │ │ │ │ + b fe3a740c │ │ │ │ │ stmdbls r9, {r0, r9, sl, fp} │ │ │ │ │ stmdacc r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf85269e7 │ │ │ │ │ ldmdane fp, {r2, r4, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r9, [r3], sl, lsl #18 │ │ │ │ │ tsteq r8, r1, asr #22 │ │ │ │ │ ldchi 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ smlabtcc r9, sp, r9, lr │ │ │ │ │ - beq 2073cc │ │ │ │ │ + beq 2078cc │ │ │ │ │ stccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ ldcvc 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ ldrtmi r6, [r9], r1, lsr #19 │ │ │ │ │ - blx ffa9cb22 │ │ │ │ │ + blx ffa9d022 │ │ │ │ │ stmdbls r2, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1072dd4 │ │ │ │ │ + bl 10732d4 │ │ │ │ │ stmib sp, {r0, r1, r3, r8}^ │ │ │ │ │ - bvs 870dd8 │ │ │ │ │ - bvs 185cb10 │ │ │ │ │ + bvs 8712d8 │ │ │ │ │ + bvs 185d010 │ │ │ │ │ vmlaeq.f32 s28, s3, s28 │ │ │ │ │ - blx ffbb2dde │ │ │ │ │ + blx ffbb32de │ │ │ │ │ @ instruction: 0xf8523807 │ │ │ │ │ - bvs ffa079f4 │ │ │ │ │ + bvs ffa07ef4 │ │ │ │ │ stmdbls r1, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ - bl 105e5b8 │ │ │ │ │ + bl 105eab8 │ │ │ │ │ stmib sp, {r3, r8}^ │ │ │ │ │ @ instruction: 0xf8523100 │ │ │ │ │ - bvs fe85ba38 │ │ │ │ │ + bvs fe85bf38 │ │ │ │ │ stchi 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ - beq 8740c │ │ │ │ │ + beq 8790c │ │ │ │ │ stcne 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ streq lr, [r7, -r8, lsl #21] │ │ │ │ │ - blx ff9de432 │ │ │ │ │ + blx ff9de932 │ │ │ │ │ svcls 0x00069b0a │ │ │ │ │ stmdbeq r7, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 11f4634 │ │ │ │ │ + bl 11f4b34 │ │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl}^ │ │ │ │ │ - blvs 9f2638 │ │ │ │ │ - blvs 19dcc08 │ │ │ │ │ + blvs 9f2b38 │ │ │ │ │ + blvs 19dd108 │ │ │ │ │ vmlaeq.f32 s28, s15, s28 │ │ │ │ │ stmdacc r1, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmdane fp, {r2, r8, fp, ip, pc}^ │ │ │ │ │ - bl 1072e48 │ │ │ │ │ + bl 1073348 │ │ │ │ │ stmib sp, {r3, r8}^ │ │ │ │ │ - blls 318e4c │ │ │ │ │ + blls 31934c │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ - blls 3b87d4 │ │ │ │ │ + blls 3b8cd4 │ │ │ │ │ @ instruction: 0xf8cd46ab │ │ │ │ │ svcls 0x001bc034 │ │ │ │ │ @ instruction: 0xf8dd9a18 │ │ │ │ │ ldrtmi r1, [sl], #-305 @ 0xfffffecf │ │ │ │ │ ldrdvc pc, [r1, #-141] @ 0xffffff73 │ │ │ │ │ @ instruction: 0xf8dd970c │ │ │ │ │ @ instruction: 0xf8525135 │ │ │ │ │ @ instruction: 0xf8527c40 │ │ │ │ │ @ instruction: 0xf852cc38 │ │ │ │ │ - b fe087b3c │ │ │ │ │ + b fe08803c │ │ │ │ │ @ instruction: 0xf8dd0807 │ │ │ │ │ @ instruction: 0x46e24139 │ │ │ │ │ ldcne 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ streq lr, [ip], #-2692 @ 0xfffff57c │ │ │ │ │ strdmi r4, [sp], #-100 @ 0xffffff9c │ │ │ │ │ teqls sp, sp @ @ │ │ │ │ │ @ instruction: 0xac08fbe5 │ │ │ │ │ streq lr, [lr, #-2697] @ 0xfffff577 │ │ │ │ │ @ instruction: 0x0606eb1a │ │ │ │ │ smlattvc r4, r5, fp, pc @ │ │ │ │ │ - bl 12f3af4 │ │ │ │ │ + bl 12f3ff4 │ │ │ │ │ ldmdane r8!, {r2, r3, r8, sl} │ │ │ │ │ ldcvc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ andsvs r6, sp, r6, lsr #32 │ │ │ │ │ @ instruction: 0xf8529d19 │ │ │ │ │ @ instruction: 0xf8526c2c │ │ │ │ │ eorvs r4, r8, r4, lsr #24 │ │ │ │ │ strtmi r9, [r5], -r8, lsl #16 │ │ │ │ │ - bl 10336e8 │ │ │ │ │ + bl 1033be8 │ │ │ │ │ @ instruction: 0xf8520101 │ │ │ │ │ @ instruction: 0x91210c28 │ │ │ │ │ @ instruction: 0x0c07ea83 │ │ │ │ │ ldrdne pc, [r5, #-141] @ 0xffffff73 │ │ │ │ │ rsbsmi r4, r1, r3, lsl #12 │ │ │ │ │ strcc pc, [ip, #-3041] @ 0xfffff41f │ │ │ │ │ ldmdane fp, {r0, r2, r3, r8, fp, ip, pc}^ │ │ │ │ │ - blls 2f1760 │ │ │ │ │ - bl 10de3a0 │ │ │ │ │ + blls 2f1c60 │ │ │ │ │ + bl 10de8a0 │ │ │ │ │ @ instruction: 0xf8dd0505 │ │ │ │ │ strls r3, [r3, #-329]! @ 0xfffffeb7 │ │ │ │ │ @ instruction: 0xf8dd4058 │ │ │ │ │ subsmi r3, ip, sp, asr #2 │ │ │ │ │ - blx ff91e3de │ │ │ │ │ + blx ff91e8de │ │ │ │ │ stmdals r9, {r8, ip, sp} │ │ │ │ │ @ instruction: 0x9324181b │ │ │ │ │ @ instruction: 0xf8529b0a │ │ │ │ │ @ instruction: 0xf8527c1c │ │ │ │ │ - bl 10e3b64 │ │ │ │ │ + bl 10e4064 │ │ │ │ │ @ instruction: 0xf8520101 │ │ │ │ │ @ instruction: 0xf8526c14 │ │ │ │ │ strtmi ip, [fp], -r0, lsr #24 │ │ │ │ │ ldrsbeq pc, [r5, #-141] @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0x91254634 │ │ │ │ │ ldrsbne pc, [r1, #-141] @ 0xffffff73 @ │ │ │ │ │ - b fe05cd00 │ │ │ │ │ - blx ff80cf56 │ │ │ │ │ + b fe05d200 │ │ │ │ │ + blx ff80d456 │ │ │ │ │ stmdbls r2, {r0, sl, ip, sp} │ │ │ │ │ ldrsbeq pc, [sp, #-141] @ 0xffffff73 @ │ │ │ │ │ stmdbls r3, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ andeq lr, r6, r0, lsl #21 │ │ │ │ │ stcvs 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ streq lr, [r4], #-2881 @ 0xfffff4bf │ │ │ │ │ ldrsbne pc, [r9, #-141] @ 0xffffff73 @ │ │ │ │ │ strtcc lr, [r6], #-2509 @ 0xfffff633 │ │ │ │ │ rsbmi r4, r9, fp, lsr r6 │ │ │ │ │ ldrdmi pc, [r5, #-141]! @ 0xffffff73 │ │ │ │ │ stcpl 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ movwgt pc, #7136 @ 0x1be0 @ │ │ │ │ │ @ instruction: 0xf8dd9900 │ │ │ │ │ - bl 70d0e0 │ │ │ │ │ + bl 70d5e0 │ │ │ │ │ stmdbls r1, {r0, sl, fp} │ │ │ │ │ adcgt pc, r0, sp, asr #17 │ │ │ │ │ - bl 105e638 │ │ │ │ │ + bl 105eb38 │ │ │ │ │ @ instruction: 0xf8520303 │ │ │ │ │ @ instruction: 0x93291c0c │ │ │ │ │ ldccc 8, cr15, [r0], {82} @ 0x52 │ │ │ │ │ strtmi r4, [sl], -ip, asr #32 │ │ │ │ │ - blx ff91ccde │ │ │ │ │ + blx ff91d1de │ │ │ │ │ stmdals r6, {sl, fp, sp} │ │ │ │ │ eorls r1, sl, #1179648 @ 0x120000 │ │ │ │ │ strbtmi r9, [r7], -r7, lsl #20 │ │ │ │ │ ldrdeq pc, [sp, #-141]! @ 0xffffff73 │ │ │ │ │ streq lr, [r7, -r2, asr #22] │ │ │ │ │ ldrdcs pc, [r9, #-141]! @ 0xffffff73 │ │ │ │ │ @ instruction: 0x972b4070 │ │ │ │ │ - blx ff81cd46 │ │ │ │ │ - bls 118fa8 │ │ │ │ │ + blx ff81d246 │ │ │ │ │ + bls 1194a8 │ │ │ │ │ @ instruction: 0x932c189b │ │ │ │ │ @ instruction: 0xf64c9b05 │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ svcls 0x001b52eb │ │ │ │ │ tsteq r1, r3, asr #22 │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ @ instruction: 0x912d9e17 │ │ │ │ │ biceq pc, r3, sp, lsl #2 │ │ │ │ │ strcs pc, [r2], #-2983 @ 0xfffff459 │ │ │ │ │ - blx de48e │ │ │ │ │ + blx de98e │ │ │ │ │ @ instruction: 0xf7fd4307 │ │ │ │ │ @ instruction: 0xf64efce3 │ │ │ │ │ vqdmlal.s , d2, d3[3] │ │ │ │ │ @ instruction: 0x460573d4 │ │ │ │ │ ldrtmi r4, [r0], -ip, lsl #12 │ │ │ │ │ msrne SP_fiq, sp │ │ │ │ │ ldrtvs pc, [sp], -sl, asr #12 @ │ │ │ │ │ ldrtcs pc, [r2], ip, asr #5 @ │ │ │ │ │ movwcs pc, #15271 @ 0x3ba7 @ │ │ │ │ │ - blx 19db3e │ │ │ │ │ + blx 19e03e │ │ │ │ │ bicsmi r3, fp, #469762048 @ 0x1c000000 │ │ │ │ │ stc2l 7, cr15, [lr], {253} @ 0xfd │ │ │ │ │ @ instruction: 0xf8df9b1a │ │ │ │ │ stmib r3, {r2, r3, r4, r5, r9, sl, sp}^ │ │ │ │ │ ldrbtmi r5, [sl], #-1024 @ 0xfffffc00 │ │ │ │ │ smlabteq r2, r3, r9, lr │ │ │ │ │ @ instruction: 0x361cf8df │ │ │ │ │ @@ -7044,26 +7364,26 @@ │ │ │ │ │ msrhi SPSR_xc, #64 @ 0x40 │ │ │ │ │ rsblt r9, r1, sl, lsl r8 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xb614f8df │ │ │ │ │ @ instruction: 0x4634ae1e │ │ │ │ │ ldrbtmi r9, [fp], #1559 @ 0x617 │ │ │ │ │ strbeq pc, [r0, #267] @ 0x10b @ │ │ │ │ │ - strgt ip, [pc], #-3343 @ cc3c │ │ │ │ │ - strgt ip, [pc], #-3343 @ cc40 │ │ │ │ │ - strgt ip, [pc], #-3343 @ cc44 │ │ │ │ │ + strgt ip, [pc], #-3343 @ d13c │ │ │ │ │ + strgt ip, [pc], #-3343 @ d140 │ │ │ │ │ + strgt ip, [pc], #-3343 @ d144 │ │ │ │ │ muleq pc, r5, r8 @ │ │ │ │ │ andeq lr, pc, r4, lsl #17 │ │ │ │ │ orrscs lr, ip, #323584 @ 0x4f000 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 62d8e4 │ │ │ │ │ + blls 62dde4 │ │ │ │ │ @ instruction: 0xf647aa20 │ │ │ │ │ @ instruction: 0xf6c917b1 │ │ │ │ │ @ instruction: 0xf5036737 │ │ │ │ │ - blge 7eaf68 │ │ │ │ │ + blge 7eb468 │ │ │ │ │ @ instruction: 0xf04f4619 │ │ │ │ │ @ instruction: 0xf10d0a00 │ │ │ │ │ @ instruction: 0x46340eb8 │ │ │ │ │ @ instruction: 0x4691463b │ │ │ │ │ @ instruction: 0xf8cd9219 │ │ │ │ │ stmdavs lr, {r4, r5, r6, lr, pc} │ │ │ │ │ strls r4, [r1], -r4, asr #13 │ │ │ │ │ @@ -7090,84 +7410,84 @@ │ │ │ │ │ vnmlals.f16 s28, s11, s26 @ │ │ │ │ │ bicvc pc, r0, #172, 10 @ 0x2b000000 │ │ │ │ │ @ instruction: 0xf000f89c │ │ │ │ │ strls lr, [r0], #-2514 @ 0xfffff62e │ │ │ │ │ mcrreq 1, 0, pc, r0, cr12 @ │ │ │ │ │ ldrd pc, [r4], -r3 │ │ │ │ │ svcvc 0x0008f852 │ │ │ │ │ - beq 14772c │ │ │ │ │ + beq 147c2c │ │ │ │ │ ldmdavs r9, {r2, r3, r4, r7, fp, sp, lr} │ │ │ │ │ stmdaeq r7, {r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe06707c │ │ │ │ │ + b fe06757c │ │ │ │ │ ldrtmi r0, [fp], r9, lsl #18 │ │ │ │ │ - blmi 28bcb0 │ │ │ │ │ + blmi 28c1b0 │ │ │ │ │ vstrls.16 s2, [r1, #-200] @ 0xffffff38 @ │ │ │ │ │ streq lr, [fp, #-2885] @ 0xfffff4bb │ │ │ │ │ strtmi r9, [r5], -r1, lsl #10 │ │ │ │ │ rsbmi r6, r7, r4, asr r8 │ │ │ │ │ - blx ff9e6f6e │ │ │ │ │ + blx ff9e746e │ │ │ │ │ @ instruction: 0xf8d31e08 │ │ │ │ │ ldmvs r7, {r2, r4, pc}^ │ │ │ │ │ stmdals r0, {r0, r3, fp, ip} │ │ │ │ │ - beq 20774c │ │ │ │ │ - bl 10273ac │ │ │ │ │ + beq 207c4c │ │ │ │ │ + bl 10278ac │ │ │ │ │ @ instruction: 0xf8d3000e │ │ │ │ │ andls lr, r0, ip, lsl r0 │ │ │ │ │ ldmdbvs r9, {r3, r9, sl, lr} │ │ │ │ │ @ instruction: 0x46f346b9 │ │ │ │ │ - blx ffa9ce76 │ │ │ │ │ + blx ffa9d376 │ │ │ │ │ @ instruction: 0x9c069b04 │ │ │ │ │ stmdbeq r6, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ ldmdbvs r4, {r1, r2, sl, ip, pc} │ │ │ │ │ rsbmi r4, r7, lr, asr #12 │ │ │ │ │ - b fe3a72ac │ │ │ │ │ + b fe3a77ac │ │ │ │ │ stcls 14, cr0, [r7], {4} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbne r9, {r0, r1, r2, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ │ - bl 1133d8c │ │ │ │ │ + bl 113428c │ │ │ │ │ @ instruction: 0xf8d30408 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ - b fe211d94 │ │ │ │ │ - bvs 64f598 │ │ │ │ │ + b fe212294 │ │ │ │ │ + bvs 64fa98 │ │ │ │ │ ldmibvs r4, {r0, r1, r2, r3, r4, r7, r9, fp, sp, lr} │ │ │ │ │ ldrd pc, [ip], -r3 @ │ │ │ │ │ strhmi r4, [ip], #-105 @ 0xffffff97 │ │ │ │ │ - blx ffa9e95a │ │ │ │ │ + blx ffa9ee5a │ │ │ │ │ @ instruction: 0x9c099b04 │ │ │ │ │ stmdbeq r4, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1133dc0 │ │ │ │ │ + bl 11342c0 │ │ │ │ │ stmib sp, {r0, r1, r3, sl}^ │ │ │ │ │ - bvs 531dc4 │ │ │ │ │ + bvs 5322c4 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ - bvs 151cf44 │ │ │ │ │ - b fe39e8d4 │ │ │ │ │ + bvs 151d444 │ │ │ │ │ + b fe39edd4 │ │ │ │ │ stcls 14, cr0, [fp], {4} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d36b1f │ │ │ │ │ stmdbne r9, {r3, r4, r5, sp, lr, pc} │ │ │ │ │ - bl 1133df0 │ │ │ │ │ + bl 11342f0 │ │ │ │ │ @ instruction: 0xf8d30408 │ │ │ │ │ stmib sp, {r2, r4, r5, pc}^ │ │ │ │ │ ldrbtmi r1, [r3], -fp, lsl #8 │ │ │ │ │ - bvs ff527814 │ │ │ │ │ - b fe21cfb8 │ │ │ │ │ - blx ff90ddea │ │ │ │ │ + bvs ff527d14 │ │ │ │ │ + b fe21d4b8 │ │ │ │ │ + blx ff90e2ea │ │ │ │ │ stmdbls r4, {r0, r9, fp, ip, sp} │ │ │ │ │ stmdbls r5, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ smlabtcc r4, sp, r9, lr │ │ │ │ │ - b fe3a7a38 │ │ │ │ │ - blvs 14d05fc │ │ │ │ │ + b fe3a7f38 │ │ │ │ │ + blvs 14d0afc │ │ │ │ │ stmdbeq r3, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa73a02 │ │ │ │ │ + blx ffa73f02 │ │ │ │ │ ldmne pc!, {r1, r2, r3, fp, ip, sp, lr}^ @ │ │ │ │ │ - bl 10f3a0c │ │ │ │ │ + bl 10f3f0c │ │ │ │ │ stmib sp, {r3, r8, r9}^ │ │ │ │ │ - blls 369a10 │ │ │ │ │ + blls 369f10 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ ldmib sp, {r0, r2, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ eorvs r4, r5, r3, lsl r1 │ │ │ │ │ ldmib sp, {r0, r9, fp, ip, pc}^ │ │ │ │ │ andvs r9, sl, r5, lsl lr │ │ │ │ │ strtmi r9, [r5], -r0, lsl #20 │ │ │ │ │ andeq pc, r0, r9, asr #17 │ │ │ │ │ @@ -7187,198 +7507,198 @@ │ │ │ │ │ ldrbeq pc, [r8, -fp, lsl #2]! @ │ │ │ │ │ ldmib r5, {r0, r2, r3, r5, r9, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8572600 │ │ │ │ │ submi r0, r2, r8, lsl #30 │ │ │ │ │ sbcscc lr, r6, #532480 @ 0x82000 │ │ │ │ │ submi r6, r6, r8, ror r8 │ │ │ │ │ andcs pc, r3, r2, lsr #23 │ │ │ │ │ - blcs 24af8c │ │ │ │ │ - blx de452 │ │ │ │ │ + blcs 24b48c │ │ │ │ │ + blx de952 │ │ │ │ │ @ instruction: 0xf8450006 │ │ │ │ │ mvnle r0, r4, lsl #24 │ │ │ │ │ @ instruction: 0xf10a9a0e │ │ │ │ │ @ instruction: 0xf5080a01 │ │ │ │ │ ldrmi r6, [r2, #2176] @ 0x880 │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr5, cr15, {3} │ │ │ │ │ strmi r9, [fp], -r4, lsr #20 │ │ │ │ │ - bls 97169c │ │ │ │ │ - bls 8b16a4 │ │ │ │ │ - bls 8f16ac │ │ │ │ │ - bls a316b4 │ │ │ │ │ - bls a716c8 │ │ │ │ │ - bls 9b16d0 │ │ │ │ │ - bls 9f16c8 │ │ │ │ │ - bls b316d0 │ │ │ │ │ - bls b716e8 │ │ │ │ │ - bls ab16f4 │ │ │ │ │ - bls af16e8 │ │ │ │ │ - bls 6716f0 │ │ │ │ │ + bls 971b9c │ │ │ │ │ + bls 8b1ba4 │ │ │ │ │ + bls 8f1bac │ │ │ │ │ + bls a31bb4 │ │ │ │ │ + bls a71bc8 │ │ │ │ │ + bls 9b1bd0 │ │ │ │ │ + bls 9f1bc8 │ │ │ │ │ + bls b31bd0 │ │ │ │ │ + bls b71be8 │ │ │ │ │ + bls ab1bf4 │ │ │ │ │ + bls af1be8 │ │ │ │ │ + bls 671bf0 │ │ │ │ │ ldrsbtgt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ │ ldrdge pc, [r0], -r1 │ │ │ │ │ ldrdlt pc, [r0], -r2 │ │ │ │ │ andls r9, r4, #135168 @ 0x21000 │ │ │ │ │ ldmdavs r5, {r0, r1, r2, r4, r9, fp, ip, pc} │ │ │ │ │ rsbsvc pc, pc, #44, 8 @ 0x2c000000 │ │ │ │ │ stcne 3, cr15, [r3], {204} @ 0xcc │ │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ │ @ instruction: 0xf1bc920e │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ - bls 3ad18c │ │ │ │ │ + bls 3ad68c │ │ │ │ │ @ instruction: 0x9e0d9918 │ │ │ │ │ movwls r4, #58378 @ 0xe40a │ │ │ │ │ orrne lr, ip, r2, lsl #22 │ │ │ │ │ ldmibmi r1, {r2, r3, r8, ip, pc}^ │ │ │ │ │ ldmib r1, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldmdavs r3, {ip, sp, lr} │ │ │ │ │ svcmi 0x0008f851 │ │ │ │ │ vmlaeq.f32 s28, s15, s6 │ │ │ │ │ @ instruction: 0xf8926857 │ │ │ │ │ subcc pc, r0, #128, 2 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ ldceq 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0x0c04ea80 │ │ │ │ │ ldcmi 8, cr15, [r4], #-328 @ 0xfffffeb8 │ │ │ │ │ - blx ffa1e9b6 │ │ │ │ │ + blx ffa1eeb6 │ │ │ │ │ stmdbne r0, {r1, r2, r3, r8, fp}^ │ │ │ │ │ stmdavs r8, {r0, r2, r9, sl, lr}^ │ │ │ │ │ - beq 287c64 │ │ │ │ │ + beq 288164 │ │ │ │ │ stmdals r4, {r2, r6, lr} │ │ │ │ │ strcc pc, [ip, -r4, ror #23] │ │ │ │ │ stcgt 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ - bl 4e727c │ │ │ │ │ - bl 100db7c │ │ │ │ │ - b fe30cf70 │ │ │ │ │ + bl 4e777c │ │ │ │ │ + bl 100e07c │ │ │ │ │ + b fe30d470 │ │ │ │ │ @ instruction: 0xf8520804 │ │ │ │ │ ldrmi r7, [fp], r4, lsr #24 │ │ │ │ │ stcmi 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ ldccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0x900446b9 │ │ │ │ │ stmvs r8, {r1, r2, r5, r7, r9, sl, lr} │ │ │ │ │ - blx ffa1d0d2 │ │ │ │ │ + blx ffa1d5d2 │ │ │ │ │ stmdals r2, {r8, fp, sp, lr, pc} │ │ │ │ │ vmoveq.32 d0[0], lr │ │ │ │ │ - bl 1032f88 │ │ │ │ │ + bl 1033488 │ │ │ │ │ stmib sp, {r0, r3}^ │ │ │ │ │ stmdbvs r8, {r1, sp, lr, pc} │ │ │ │ │ stmdbvs r8, {r2, r6, lr}^ │ │ │ │ │ stmdals r0, {r0, r1, r2, r6, lr} │ │ │ │ │ @ instruction: 0x3c04fbe7 │ │ │ │ │ ldmdane fp, {r2, r3, r6, r7, r8, fp, sp, lr} │ │ │ │ │ - bl 1032f9c │ │ │ │ │ + bl 103349c │ │ │ │ │ @ instruction: 0xf852000c │ │ │ │ │ stmib sp, {r2, r3, r4, sl, fp, lr, pc}^ │ │ │ │ │ - b fe318fa4 │ │ │ │ │ + b fe3194a4 │ │ │ │ │ @ instruction: 0xf8520804 │ │ │ │ │ @ instruction: 0xf8523c20 │ │ │ │ │ stmibvs r8, {r3, r4, sl, fp, lr} │ │ │ │ │ ldcvc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ subsmi r4, r8, r6, lsr #13 │ │ │ │ │ - blx ffa1eaa2 │ │ │ │ │ + blx ffa1efa2 │ │ │ │ │ stmdals r5, {r8, fp, sp, lr, pc} │ │ │ │ │ vmoveq.32 d0[0], lr │ │ │ │ │ - bl 1032fe0 │ │ │ │ │ + bl 10334e0 │ │ │ │ │ stmib sp, {r0, r3}^ │ │ │ │ │ - bvs 244fe4 │ │ │ │ │ - bvs 121d0e4 │ │ │ │ │ + bvs 2454e4 │ │ │ │ │ + bvs 121d5e4 │ │ │ │ │ stmdals r7, {r0, r1, r2, r6, lr} │ │ │ │ │ @ instruction: 0x3c04fbe7 │ │ │ │ │ stcvc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ ldmdane fp, {r2, r3, r6, r7, r9, fp, sp, lr} │ │ │ │ │ ldrtmi r9, [r9], r8, lsl #16 │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ andcc lr, r7, sp, asr #19 │ │ │ │ │ ldccc 8, cr15, [r0], {82} @ 0x52 │ │ │ │ │ @ instruction: 0xf8526a88 │ │ │ │ │ - b fe10002c │ │ │ │ │ + b fe10052c │ │ │ │ │ @ instruction: 0xf8520800 │ │ │ │ │ - b fe310024 │ │ │ │ │ + b fe310524 │ │ │ │ │ strmi r0, [r6], r4, lsl #8 │ │ │ │ │ stmdb r8, {r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - bl 7b4034 │ │ │ │ │ + bl 7b4534 │ │ │ │ │ stcls 14, cr0, [sl], {4} │ │ │ │ │ streq lr, [r9], #-2884 @ 0xfffff4bc │ │ │ │ │ str lr, [r9], #-2509 @ 0xfffff633 │ │ │ │ │ rsbmi r6, r0, ip, lsl #22 │ │ │ │ │ rsbmi r6, r7, ip, asr #22 │ │ │ │ │ @ instruction: 0x3c00fbe7 │ │ │ │ │ ldmdane fp, {r0, r1, r3, fp, ip, pc} │ │ │ │ │ - blls 331c5c │ │ │ │ │ + blls 33215c │ │ │ │ │ streq lr, [ip], -r6, asr #22 │ │ │ │ │ @ instruction: 0xf47f429a │ │ │ │ │ - blls 3b8dd4 │ │ │ │ │ + blls 3b92d4 │ │ │ │ │ svcls 0x001b960d │ │ │ │ │ - ldrvs pc, [pc], #1607 @ d044 │ │ │ │ │ + ldrvs pc, [pc], #1607 @ d544 │ │ │ │ │ strbne pc, [r9], #1741 @ 0x6cd @ │ │ │ │ │ vpmin.s8 d25, d7, d8 │ │ │ │ │ @ instruction: 0xf6ce3678 │ │ │ │ │ ldrtmi r2, [sl], #-1636 @ 0xfffff99c │ │ │ │ │ sbcmi pc, r5, sl, asr #12 │ │ │ │ │ addmi pc, r3, r3, asr #5 │ │ │ │ │ mcrrhi 8, 5, pc, r0, cr2 @ │ │ │ │ │ ldcvc 8, cr15, [r4], #-328 @ 0xfffffeb8 │ │ │ │ │ ldc 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ streq lr, [r4], #-2696 @ 0xfffff578 │ │ │ │ │ ldcne 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ - b fe39eb64 │ │ │ │ │ + b fe39f064 │ │ │ │ │ @ instruction: 0xf8520606 │ │ │ │ │ submi r9, r8, r0, lsr ip │ │ │ │ │ @ instruction: 0x1c04fbe6 │ │ │ │ │ @ instruction: 0xf8529c17 │ │ │ │ │ stmdbne r9, {r2, r5, sl, fp, sp, lr}^ │ │ │ │ │ stcpl 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ - bl 12a5114 │ │ │ │ │ + bl 12a5614 │ │ │ │ │ andsvs r0, r9, ip, lsl #2 │ │ │ │ │ bicscc pc, r3, lr, asr #12 │ │ │ │ │ bicpl pc, r3, ip, asr #5 │ │ │ │ │ rsbsmi r4, r9, r3, asr #12 │ │ │ │ │ stcgt 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ ldcvc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ stchi 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ vmlscc.f64 d15, d16, d17 │ │ │ │ │ vmul.i8 d25, d6, d9 │ │ │ │ │ vmov.i32 d19, #19 @ 0x00000013 │ │ │ │ │ - bl 4e9468 │ │ │ │ │ + bl 4e9968 │ │ │ │ │ ldrbtmi r0, [r4], -fp, lsl #6 │ │ │ │ │ vhadd.s8 d22, d10, d11 │ │ │ │ │ @ instruction: 0xf6cf0181 │ │ │ │ │ - blls 1158c8 │ │ │ │ │ + blls 115dc8 │ │ │ │ │ andeq lr, r0, ip, lsl #21 │ │ │ │ │ smlabbeq r1, r9, sl, lr │ │ │ │ │ streq lr, [r4], #-2883 @ 0xfffff4bd │ │ │ │ │ strtls r4, [r1], #-1579 @ 0xfffff9d5 │ │ │ │ │ @ instruction: 0xf8524634 │ │ │ │ │ - blx ff848156 │ │ │ │ │ + blx ff848656 │ │ │ │ │ stmdbls r2, {r0, sl, ip, sp} │ │ │ │ │ rscscs pc, r0, sp, asr #12 │ │ │ │ │ subcc pc, r9, sp, asr #5 │ │ │ │ │ @ instruction: 0x9322185b │ │ │ │ │ @ instruction: 0xf64d9b03 │ │ │ │ │ vaddw.s8 , , d13 │ │ │ │ │ - b fe029644 │ │ │ │ │ - bl 10cd11c │ │ │ │ │ + b fe029b44 │ │ │ │ │ + bl 10cd61c │ │ │ │ │ rsbmi r0, r9, r4, lsl #8 │ │ │ │ │ @ instruction: 0xf852464b │ │ │ │ │ strtls r6, [r3], #-3096 @ 0xfffff3e8 │ │ │ │ │ @ instruction: 0x3c01fbe0 │ │ │ │ │ @ instruction: 0xf6469900 │ │ │ │ │ @ instruction: 0xf6c200d4 │ │ │ │ │ ldmdane fp, {r1, r2, r3, r4, r7, ip, sp}^ │ │ │ │ │ - blls 71db4 │ │ │ │ │ + blls 722b4 │ │ │ │ │ vmax.s8 q10, , q10 │ │ │ │ │ @ instruction: 0xf6c25116 │ │ │ │ │ - bl 10d15c8 │ │ │ │ │ - b fe38e144 │ │ │ │ │ - b fe20d138 │ │ │ │ │ + bl 10d1ac8 │ │ │ │ │ + b fe38e644 │ │ │ │ │ + b fe20d638 │ │ │ │ │ ldrtmi r0, [r3], -r1, lsl #2 │ │ │ │ │ ldrtmi r9, [ip], -r5, lsr #8 │ │ │ │ │ strcc pc, [r1], #-3040 @ 0xfffff420 │ │ │ │ │ @ instruction: 0xf64b9905 │ │ │ │ │ @ instruction: 0xf6c76016 │ │ │ │ │ ldmdane fp, {r3, r4, r6, ip, lr}^ │ │ │ │ │ - blls 1b1dec │ │ │ │ │ + blls 1b22ec │ │ │ │ │ andeq lr, r6, r0, lsl #21 │ │ │ │ │ ldrbtmi r4, [r6], -r1, asr #12 │ │ │ │ │ streq lr, [r4], #-2883 @ 0xfffff4bd │ │ │ │ │ vshl.s8 d25, d23, d10 │ │ │ │ │ @ instruction: 0xf6c81447 │ │ │ │ │ ldrshtmi r7, [ip], #-76 @ 0xffffffb4 │ │ │ │ │ ldccc 8, cr15, [r0], {82} @ 0x52 │ │ │ │ │ @@ -7391,96 +7711,96 @@ │ │ │ │ │ sbcpl pc, lr, r4, asr #5 │ │ │ │ │ streq lr, [r6], -r1, asr #22 │ │ │ │ │ @ instruction: 0xf8529629 │ │ │ │ │ @ instruction: 0xf64b6c04 │ │ │ │ │ @ instruction: 0xf6c701f8 │ │ │ │ │ ldrdmi r2, [r8], #-17 @ 0xffffffef @ │ │ │ │ │ @ instruction: 0x46224059 │ │ │ │ │ - blx ff81ec7a │ │ │ │ │ + blx ff81f17a │ │ │ │ │ stmdbls r9, {r0, sl, fp, sp} │ │ │ │ │ andsmi pc, r6, r0, asr #4 │ │ │ │ │ eorvc pc, r8, sl, asr #13 │ │ │ │ │ @ instruction: 0xf6431852 │ │ │ │ │ vmla.f d18, d25, d3[2] │ │ │ │ │ - b fe0217fc │ │ │ │ │ - b fe04d1dc │ │ │ │ │ + b fe021cfc │ │ │ │ │ + b fe04d6dc │ │ │ │ │ eorls r0, sl, #4, 2 │ │ │ │ │ strbtmi r9, [r7], -sl, lsl #20 │ │ │ │ │ - bl 10a024c │ │ │ │ │ + bl 10a074c │ │ │ │ │ strls r0, [fp, -r7, lsl #14]! │ │ │ │ │ - blx ff834e46 │ │ │ │ │ + blx ff835346 │ │ │ │ │ @ instruction: 0xf64c3501 │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ stmdbls fp, {r0, r1, r3, r5, r6, r7, r9, ip, lr} │ │ │ │ │ mrcls 4, 0, r4, cr7, cr12, {3} │ │ │ │ │ @ instruction: 0x932c185b │ │ │ │ │ - blx fe9f3e26 │ │ │ │ │ + blx fe9f4326 │ │ │ │ │ ldrtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ streq lr, [r5, #-2883] @ 0xfffff4bd │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ - blx f26ba │ │ │ │ │ + blx f2bba │ │ │ │ │ @ instruction: 0xf1041307 │ │ │ │ │ @ instruction: 0xf7fd010b │ │ │ │ │ strmi pc, [fp], -r5, asr #19 │ │ │ │ │ @ instruction: 0xf1044605 │ │ │ │ │ @ instruction: 0x46300175 │ │ │ │ │ @ instruction: 0xf64a461c │ │ │ │ │ @ instruction: 0xf2cc663d │ │ │ │ │ @ instruction: 0xf64e26b2 │ │ │ │ │ vqdmlal.s , d2, d3[3] │ │ │ │ │ - ldrb r7, [pc], #980 @ d22c │ │ │ │ │ + ldrb r7, [pc], #980 @ d72c │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r4, r8, lsl #7 │ │ │ │ │ - andeq r8, r3, r4, asr #2 │ │ │ │ │ - strdeq r8, [r3], -lr │ │ │ │ │ - andeq fp, r4, r2, asr sp │ │ │ │ │ - andeq r7, r3, lr, lsl #22 │ │ │ │ │ - muleq r3, r2, sl │ │ │ │ │ - andeq r7, r3, ip, lsr r8 │ │ │ │ │ - andeq r7, r3, ip, asr r5 │ │ │ │ │ + andeq fp, r4, r8, lsl #29 │ │ │ │ │ + andeq r7, r3, r4, asr #24 │ │ │ │ │ + strdeq r7, [r3], -lr │ │ │ │ │ + andeq fp, r4, r2, asr r8 │ │ │ │ │ + andeq r7, r3, lr, lsl #12 │ │ │ │ │ + muleq r3, r2, r5 │ │ │ │ │ + andeq r7, r3, ip, lsr r3 │ │ │ │ │ + andeq r7, r3, ip, asr r0 │ │ │ │ │ andsls sl, r9, #32, 20 @ 0x20000 │ │ │ │ │ - blge 7f3aec │ │ │ │ │ - b 13f1a84 │ │ │ │ │ - bls 8944d0 │ │ │ │ │ - bls 8f1a98 │ │ │ │ │ - bls a31a94 │ │ │ │ │ - bls a71a6c │ │ │ │ │ - bls 9b1a74 │ │ │ │ │ + blge 7f3fec │ │ │ │ │ + b 13f1f84 │ │ │ │ │ + bls 8949d0 │ │ │ │ │ + bls 8f1f98 │ │ │ │ │ + bls a31f94 │ │ │ │ │ + bls a71f6c │ │ │ │ │ + bls 9b1f74 │ │ │ │ │ andls r9, r2, #540672 @ 0x84000 │ │ │ │ │ tstls r8, r7, lsr #20 │ │ │ │ │ ldmdbls r7, {r0, r1, r9, ip, pc} │ │ │ │ │ andls r9, r4, #44, 20 @ 0x2c000 │ │ │ │ │ andls r9, r5, #184320 @ 0x2d000 │ │ │ │ │ stmdavs lr, {r1, r3, r5, r9, fp, ip, pc} │ │ │ │ │ stmdbls r4!, {r1, r2, r9, ip, pc} │ │ │ │ │ stmdals r0!, {r0, r1, r3, r5, r9, fp, ip, pc} │ │ │ │ │ andls r9, r7, #1073741826 @ 0x40000002 │ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ │ - bllt b8b298 │ │ │ │ │ - bge 833730 │ │ │ │ │ - blge 7f16a4 │ │ │ │ │ - b 13f373c │ │ │ │ │ + bllt b8b798 │ │ │ │ │ + bge 833c30 │ │ │ │ │ + blge 7f1ba4 │ │ │ │ │ + b 13f3c3c │ │ │ │ │ @ instruction: 0x91011c9c │ │ │ │ │ tstls r2, r2, lsr #18 │ │ │ │ │ tstls r3, r3, lsr #18 │ │ │ │ │ tstls r7, r8, lsr #18 │ │ │ │ │ tstls r8, r9, lsr #18 │ │ │ │ │ tstls r5, r6, lsr #18 │ │ │ │ │ andsls r9, r9, #638976 @ 0x9c000 │ │ │ │ │ ldmib sp, {r1, r2, r8, ip, pc}^ │ │ │ │ │ andls fp, r4, #32, 4 │ │ │ │ │ - bls 5f3780 │ │ │ │ │ + bls 5f3c80 │ │ │ │ │ pushls {r0, r1, r3, r8, ip, pc} │ │ │ │ │ stmdbls sl!, {r0, r2, r3, r8, ip, pc} │ │ │ │ │ stmdbls fp!, {r0, r3, r8, ip, pc} │ │ │ │ │ tstls sl, r5, lsl r8 │ │ │ │ │ ldrdge pc, [r0], -r3 │ │ │ │ │ @ instruction: 0xf7f8e605 │ │ │ │ │ - svclt 0x0000eb2e │ │ │ │ │ + svclt 0x0000e8ae │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 5, cr15, cr8, cr12, {6} │ │ │ │ │ @ instruction: 0xf8dfb0e1 │ │ │ │ │ @ instruction: 0xf1014c50 │ │ │ │ │ ldrbtmi r3, [ip], #-3327 @ 0xfffff301 │ │ │ │ │ @@ -7496,148 +7816,148 @@ │ │ │ │ │ cdpeq 1, 11, cr15, cr8, cr13, {0} │ │ │ │ │ @ instruction: 0x46704674 │ │ │ │ │ @ instruction: 0xf1014479 │ │ │ │ │ stmvs sp, {r6, r7, r8, r9, sl} │ │ │ │ │ andscc r3, r0, r0, lsl r1 │ │ │ │ │ @ instruction: 0xf8401aad │ │ │ │ │ @ instruction: 0xf8515c08 │ │ │ │ │ - bl 196435c │ │ │ │ │ + bl 196485c │ │ │ │ │ @ instruction: 0xf8400503 │ │ │ │ │ ldmdb r1, {r2, sl, fp, ip, lr}^ │ │ │ │ │ stmiane sp!, {r2, r9, sl, ip, lr} │ │ │ │ │ ldcpl 8, cr15, [r0], {64} @ 0x40 │ │ │ │ │ streq lr, [r6], -r3, asr #22 │ │ │ │ │ @ instruction: 0xf840428f │ │ │ │ │ mvnle r6, ip, lsl #24 │ │ │ │ │ - blpl ffc4b6e8 │ │ │ │ │ + blpl ffc4bbe8 │ │ │ │ │ ldmdaeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8cd4646 │ │ │ │ │ ldrbtmi r8, [sp], #-100 @ 0xffffff9c │ │ │ │ │ - stcgt 5, cr3, [pc, #-768] @ d07c │ │ │ │ │ - stcgt 6, cr12, [pc, #-60] @ d344 │ │ │ │ │ - stcgt 6, cr12, [pc, #-60] @ d348 │ │ │ │ │ + stcgt 5, cr3, [pc, #-768] @ d57c │ │ │ │ │ + stcgt 6, cr12, [pc, #-60] @ d844 │ │ │ │ │ + stcgt 6, cr12, [pc, #-60] @ d848 │ │ │ │ │ ldm r5, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ │ stm r6, {r0, r1, r2, r3} │ │ │ │ │ - blls 3cd3cc │ │ │ │ │ + blls 3cd8cc │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 62ea74 │ │ │ │ │ + blls 62ef74 │ │ │ │ │ @ instruction: 0xf10eaa20 │ │ │ │ │ @ instruction: 0xf6470080 │ │ │ │ │ @ instruction: 0xf6c917b1 │ │ │ │ │ @ instruction: 0xf5036737 │ │ │ │ │ andls r7, lr, r0, asr #19 │ │ │ │ │ stmdage ip, {r0, r1, r2, r3, r4, r8, r9, fp, sp, pc}^ │ │ │ │ │ strmi r4, [r3], r1, asr #12 │ │ │ │ │ - beq 494f4 │ │ │ │ │ + beq 499f4 │ │ │ │ │ @ instruction: 0x46904618 │ │ │ │ │ andsls r4, sl, #61865984 @ 0x3b00000 │ │ │ │ │ ldrgt lr, [ip], #-2509 @ 0xfffff633 │ │ │ │ │ ldrdcs pc, [r0], -r8 │ │ │ │ │ andls r4, r8, #204, 12 @ 0xcc00000 │ │ │ │ │ andls r9, r9, #135168 @ 0x21000 │ │ │ │ │ andls r6, sl, #131072 @ 0x20000 │ │ │ │ │ andls r9, fp, #36, 20 @ 0x24000 │ │ │ │ │ andls r9, ip, #151552 @ 0x25000 │ │ │ │ │ eorvs lr, r2, #3620864 @ 0x374000 │ │ │ │ │ - bls a31c18 │ │ │ │ │ - bls a71bec │ │ │ │ │ + bls a32118 │ │ │ │ │ + bls a720ec │ │ │ │ │ ldmib sp, {r1, r9, ip, pc}^ │ │ │ │ │ andls r5, r3, #1610612738 @ 0x60000002 │ │ │ │ │ andls r9, r4, #44, 20 @ 0x2c000 │ │ │ │ │ andls r9, r5, #184320 @ 0x2d000 │ │ │ │ │ andls r9, r6, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r7, #176128 @ 0x2b000 │ │ │ │ │ stmdavs ip, {r1, r4, r5, r6, r9, sl, lr} │ │ │ │ │ ldmdbge r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - blcc 4c7b40 │ │ │ │ │ + blcc 4c8040 │ │ │ │ │ andsne lr, r4, sp, asr #19 │ │ │ │ │ vnmlahi.f16 s28, s13, s26 @ │ │ │ │ │ bicvc pc, r0, #172, 10 @ 0x2b000000 │ │ │ │ │ @ instruction: 0xf000f89c │ │ │ │ │ ldrdls lr, [r0], -r2 │ │ │ │ │ mcrreq 1, 0, pc, r0, cr12 @ │ │ │ │ │ ldrd pc, [r4], -r3 │ │ │ │ │ svcvc 0x0008f852 │ │ │ │ │ - beq 47e68 │ │ │ │ │ + beq 48368 │ │ │ │ │ ldmdavs r9, {r3, r4, r7, fp, sp, lr} │ │ │ │ │ stmdaeq r7, {r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe0677b8 │ │ │ │ │ + b fe067cb8 │ │ │ │ │ ldrtmi r0, [fp], r9, lsl #18 │ │ │ │ │ - bleq 28c3ec │ │ │ │ │ + bleq 28c8ec │ │ │ │ │ @ instruction: 0x9c0a1900 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strmi r9, [r4], -sl, lsl #8 │ │ │ │ │ submi r6, r7, r0, asr r8 │ │ │ │ │ - blx ff9f347a │ │ │ │ │ + blx ff9f397a │ │ │ │ │ @ instruction: 0xf8d31e08 │ │ │ │ │ ldmvs r7, {r2, r4, pc}^ │ │ │ │ │ stmdals r9, {r0, r3, fp, ip} │ │ │ │ │ - beq 207e88 │ │ │ │ │ - bl 1027ae8 │ │ │ │ │ + beq 208388 │ │ │ │ │ + bl 1027fe8 │ │ │ │ │ @ instruction: 0xf8d3000e │ │ │ │ │ stmib sp, {r2, r3, r4, sp, lr, pc}^ │ │ │ │ │ ldrtmi r1, [r9], r8 │ │ │ │ │ usatmi r6, #19, r9, lsl #18 │ │ │ │ │ umaalmi r6, r8, r0, r8 │ │ │ │ │ - blls 4c42c │ │ │ │ │ - bl 6734bc │ │ │ │ │ - bl 100f8a4 │ │ │ │ │ + blls 4c92c │ │ │ │ │ + bl 6739bc │ │ │ │ │ + bl 100fda4 │ │ │ │ │ andls r0, sp, fp │ │ │ │ │ @ instruction: 0x464e6910 │ │ │ │ │ ldmdbvs r0, {r0, r1, r2, r6, lr}^ │ │ │ │ │ vmlaeq.f32 s28, s1, s28 │ │ │ │ │ - blx ffbb34ce │ │ │ │ │ + blx ffbb39ce │ │ │ │ │ stmdane r9, {r0, r1, r2, fp, ip} │ │ │ │ │ - bl 10334d8 │ │ │ │ │ + bl 10339d8 │ │ │ │ │ @ instruction: 0xf8d30008 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ - bvs 6514e0 │ │ │ │ │ + bvs 6519e0 │ │ │ │ │ ldmibvs r7, {r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ ldrd pc, [ip], -r3 @ │ │ │ │ │ - b fe21d5e0 │ │ │ │ │ - bvs fe7cfce0 │ │ │ │ │ + b fe21dae0 │ │ │ │ │ + bvs fe7d01e0 │ │ │ │ │ @ instruction: 0x46b946f3 │ │ │ │ │ - blls 4c474 │ │ │ │ │ - bl 6734dc │ │ │ │ │ - bl 100f8e8 │ │ │ │ │ + blls 4c974 │ │ │ │ │ + bl 6739dc │ │ │ │ │ + bl 100fde8 │ │ │ │ │ andls r0, r3, fp │ │ │ │ │ @ instruction: 0x464d6a10 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ - bvs 141d600 │ │ │ │ │ - b fe39f010 │ │ │ │ │ + bvs 141db00 │ │ │ │ │ + b fe39f510 │ │ │ │ │ stmdals r1, {r9, sl, fp} │ │ │ │ │ stmdane r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d36b1f │ │ │ │ │ stmdane r9, {r3, r4, r5, sp, lr, pc} │ │ │ │ │ - bl 1033504 │ │ │ │ │ + bl 1033a04 │ │ │ │ │ @ instruction: 0xf8d30008 │ │ │ │ │ stmib sp, {r2, r4, r5, pc}^ │ │ │ │ │ ldrbtmi r1, [r3], -r1 │ │ │ │ │ - bvs ff427f50 │ │ │ │ │ - b fe21d6f4 │ │ │ │ │ - blx ff80d516 │ │ │ │ │ + bvs ff428450 │ │ │ │ │ + b fe21dbf4 │ │ │ │ │ + blx ff80da16 │ │ │ │ │ stmdbls r6, {r0, r9, fp, ip, sp} │ │ │ │ │ stmdbls r7, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ smlabtcc r6, sp, r9, lr │ │ │ │ │ - b fe3a8174 │ │ │ │ │ - blvs 14d0d38 │ │ │ │ │ + b fe3a8674 │ │ │ │ │ + blvs 14d1238 │ │ │ │ │ stmdbeq r3, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa74146 │ │ │ │ │ + blx ffa74646 │ │ │ │ │ ldmne pc!, {r1, r2, r3, fp, ip, sp, lr}^ @ │ │ │ │ │ - bl 10f4150 │ │ │ │ │ + bl 10f4650 │ │ │ │ │ stmib sp, {r3, r8, r9}^ │ │ │ │ │ - blls 3aa154 │ │ │ │ │ + blls 3aa654 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ ldmib sp, {r0, r2, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ andvs r1, ip, r4, lsl r0 │ │ │ │ │ ldmib sp, {r1, r3, r9, fp, ip, pc}^ │ │ │ │ │ andvs r8, r2, r6, lsl lr │ │ │ │ │ @ instruction: 0xf8c89a08 │ │ │ │ │ - bls 255560 │ │ │ │ │ + bls 255a60 │ │ │ │ │ strtcs lr, [r1], -sp, asr #19 │ │ │ │ │ eorls r9, r3, #53248 @ 0xd000 │ │ │ │ │ eorls r9, r4, #45056 @ 0xb000 │ │ │ │ │ stmib sp, {r2, r3, r9, fp, ip, pc}^ │ │ │ │ │ strmi r2, [sp], -r5, lsr #10 │ │ │ │ │ eorls r9, r7, #12288 @ 0x3000 │ │ │ │ │ ldmib sp, {r0, r9, fp, ip, pc}^ │ │ │ │ │ @@ -7646,26 +7966,26 @@ │ │ │ │ │ eorls r9, sl, #24576 @ 0x6000 │ │ │ │ │ ldmib sp, {r0, r1, r2, r9, fp, ip, pc}^ │ │ │ │ │ eorls sl, fp, #16, 18 @ 0x40000 │ │ │ │ │ strls r9, [ip, -r5, lsl #20]! │ │ │ │ │ eorls r4, sp, #99614720 @ 0x5f00000 │ │ │ │ │ @ instruction: 0x2600e9d5 │ │ │ │ │ svcmi 0x0008f857 │ │ │ │ │ - b fe09d72c │ │ │ │ │ + b fe09dc2c │ │ │ │ │ ldmdavs ip!, {r1, r2, r4, r6, r7, r9, ip, sp}^ │ │ │ │ │ - blx fe89d746 │ │ │ │ │ + blx fe89dc46 │ │ │ │ │ @ instruction: 0xf8452403 │ │ │ │ │ strmi r2, [lr, #2824]! @ 0xb08 │ │ │ │ │ strmi pc, [r6], #-2819 @ 0xfffff4fd │ │ │ │ │ stcmi 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ - bls 401d70 │ │ │ │ │ - beq 899ec │ │ │ │ │ + bls 402270 │ │ │ │ │ + beq 89eec │ │ │ │ │ stmibvs r0, {r0, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf47f4592 │ │ │ │ │ - bls 6b91bc │ │ │ │ │ + bls 6b96bc │ │ │ │ │ ldmib sp, {r0, r1, r9, sl, lr}^ │ │ │ │ │ ldmdavs r0, {r2, r3, r4, sl, lr, pc} │ │ │ │ │ andls r9, r9, #135168 @ 0x21000 │ │ │ │ │ @ instruction: 0xf8d39a19 │ │ │ │ │ ldmdavs r6, {ip, sp, pc} │ │ │ │ │ andls r9, sl, #36, 20 @ 0x24000 │ │ │ │ │ andls r9, fp, #151552 @ 0x25000 │ │ │ │ │ @@ -7680,221 +8000,221 @@ │ │ │ │ │ andls r9, r7, #172032 @ 0x2a000 │ │ │ │ │ andls r9, r8, #176128 @ 0x2b000 │ │ │ │ │ rsbsvc pc, pc, #44, 8 @ 0x2c000000 │ │ │ │ │ stcne 3, cr15, [r3], {204} @ 0xcc │ │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ │ @ instruction: 0xf1bc920f │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ - bls 3ed8d4 │ │ │ │ │ + bls 3eddd4 │ │ │ │ │ ldmdbls r8, {r0, r2, r3, r4, r6, r9, sl, lr} │ │ │ │ │ strmi r9, [sl], #-783 @ 0xfffffcf1 │ │ │ │ │ orrne lr, ip, r2, lsl #22 │ │ │ │ │ ldrsbtgt pc, [r8], -sp @ │ │ │ │ │ ldmib r4, {r0, r2, r3, r8, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8d29100 │ │ │ │ │ @ instruction: 0xf854e004 │ │ │ │ │ - b fe3ad26c │ │ │ │ │ + b fe3ad76c │ │ │ │ │ ldmvs r1, {r0, r9, fp} │ │ │ │ │ - b fe0676a0 │ │ │ │ │ + b fe067ba0 │ │ │ │ │ ldmvs r7, {r0, r1, r2, fp}^ │ │ │ │ │ stmdbeq r9, {r0, r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf180f892 │ │ │ │ │ subcc r4, r0, #196083712 @ 0xbb00000 │ │ │ │ │ - blne 28c610 │ │ │ │ │ + blne 28cb10 │ │ │ │ │ strmi r1, [lr], -r9, lsl #19 │ │ │ │ │ - bl 11677f4 │ │ │ │ │ + bl 1167cf4 │ │ │ │ │ submi r0, pc, fp, lsl #10 │ │ │ │ │ - blx ff9f3a9e │ │ │ │ │ + blx ff9f3f9e │ │ │ │ │ @ instruction: 0xf8523e08 │ │ │ │ │ stmiavs r7!, {r2, r3, r5, sl, fp, pc}^ │ │ │ │ │ - bl 10536f0 │ │ │ │ │ - b fe20dac0 │ │ │ │ │ + bl 1053bf0 │ │ │ │ │ + b fe20dfc0 │ │ │ │ │ @ instruction: 0xf8520a07 │ │ │ │ │ ldrmi lr, [r8], -r4, lsr #24 │ │ │ │ │ stcvc 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ ldccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ strdls r4, [r9, -r3] │ │ │ │ │ stmiavs r1!, {r0, r3, r4, r5, r7, r9, sl, lr} │ │ │ │ │ - blx ffa9d80a │ │ │ │ │ + blx ffa9dd0a │ │ │ │ │ stmdbls ip, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ stmdbeq ip, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ tsteq fp, r1, asr #22 │ │ │ │ │ stmdbvs r1!, {r2, r3, r8, ip, pc} │ │ │ │ │ submi r4, pc, ip, asr #13 │ │ │ │ │ - b fe3a7c40 │ │ │ │ │ + b fe3a8140 │ │ │ │ │ stmdbls sl, {r0, r9, sl, fp} │ │ │ │ │ stmdacc r7, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf85269e7 │ │ │ │ │ ldmdane fp, {r2, r4, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r9, [r3], fp, lsl #18 │ │ │ │ │ tsteq r8, r1, asr #22 │ │ │ │ │ ldchi 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ smlabtcc sl, sp, r9, lr │ │ │ │ │ - beq 208100 │ │ │ │ │ + beq 208600 │ │ │ │ │ stccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ ldcvc 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ ldrtmi r6, [r9], r1, lsr #19 │ │ │ │ │ - blx ffa9d856 │ │ │ │ │ + blx ffa9dd56 │ │ │ │ │ stmdbls r3, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 1073b0c │ │ │ │ │ + bl 107400c │ │ │ │ │ stmib sp, {r0, r1, r3, r8}^ │ │ │ │ │ - bvs 871b10 │ │ │ │ │ - bvs 185d844 │ │ │ │ │ + bvs 872010 │ │ │ │ │ + bvs 185dd44 │ │ │ │ │ vmlaeq.f32 s28, s3, s28 │ │ │ │ │ - blx ffbb3b16 │ │ │ │ │ + blx ffbb4016 │ │ │ │ │ @ instruction: 0xf8523807 │ │ │ │ │ - bvs ffa08728 │ │ │ │ │ + bvs ffa08c28 │ │ │ │ │ stmdbls r2, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ - bl 105f2ec │ │ │ │ │ + bl 105f7ec │ │ │ │ │ stmib sp, {r3, r8}^ │ │ │ │ │ @ instruction: 0xf8523101 │ │ │ │ │ - bvs fe85c76c │ │ │ │ │ + bvs fe85cc6c │ │ │ │ │ stchi 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ - beq 88140 │ │ │ │ │ + beq 88640 │ │ │ │ │ stcne 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ streq lr, [r7, -r8, lsl #21] │ │ │ │ │ - blx ff9df166 │ │ │ │ │ + blx ff9df666 │ │ │ │ │ svcls 0x00079b0a │ │ │ │ │ stmdbeq r7, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 11f536c │ │ │ │ │ + bl 11f586c │ │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl}^ │ │ │ │ │ - blvs 9f3370 │ │ │ │ │ - blvs 19dd93c │ │ │ │ │ + blvs 9f3870 │ │ │ │ │ + blvs 19dde3c │ │ │ │ │ vmlaeq.f32 s28, s15, s28 │ │ │ │ │ stmdacc r1, {r1, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmdane fp, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ │ - bl 1073b80 │ │ │ │ │ + bl 1074080 │ │ │ │ │ stmib sp, {r3, r8}^ │ │ │ │ │ - blls 359b84 │ │ │ │ │ + blls 35a084 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ - blls 3f9508 │ │ │ │ │ + blls 3f9a08 │ │ │ │ │ @ instruction: 0xf8cd46ab │ │ │ │ │ ldcls 0, cr12, [fp], {56} @ 0x38 │ │ │ │ │ @ instruction: 0xf8dd9a18 │ │ │ │ │ strtmi r7, [r2], #-321 @ 0xfffffebf │ │ │ │ │ teqne r1, sp @ @ │ │ │ │ │ @ instruction: 0xf8dd970d │ │ │ │ │ @ instruction: 0xf8525135 │ │ │ │ │ @ instruction: 0xf8527c40 │ │ │ │ │ @ instruction: 0xf852cc38 │ │ │ │ │ - b fe088870 │ │ │ │ │ + b fe088d70 │ │ │ │ │ @ instruction: 0xf8dd0807 │ │ │ │ │ @ instruction: 0x46e24139 │ │ │ │ │ ldcne 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ streq lr, [ip], #-2692 @ 0xfffff57c │ │ │ │ │ strdmi r4, [sp], #-100 @ 0xffffff9c │ │ │ │ │ teqls sp, sp @ @ │ │ │ │ │ @ instruction: 0xac08fbe5 │ │ │ │ │ streq lr, [lr, #-2697] @ 0xfffff577 │ │ │ │ │ @ instruction: 0x0606eb1a │ │ │ │ │ smlattvc r4, r5, fp, pc @ │ │ │ │ │ - bl 12f4830 │ │ │ │ │ + bl 12f4d30 │ │ │ │ │ @ instruction: 0xf852050c │ │ │ │ │ ldmdane r8!, {r4, r5, sl, fp, lr, pc} │ │ │ │ │ eorvs r9, r6, sp, lsl #30 │ │ │ │ │ - b fe1e5850 │ │ │ │ │ - blls 691010 │ │ │ │ │ + b fe1e5d50 │ │ │ │ │ + blls 691510 │ │ │ │ │ stcvc 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ stcpl 8, cr15, [r4], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0x46206018 │ │ │ │ │ strtmi r9, [lr], -r9, lsl #22 │ │ │ │ │ stcmi 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ tsteq r1, r3, asr #22 │ │ │ │ │ @ instruction: 0xf8dd9121 │ │ │ │ │ strtmi r1, [r3], -r5, asr #2 │ │ │ │ │ - blx ff85d9ea │ │ │ │ │ + blx ff85deea │ │ │ │ │ stmdbls lr, {r1, r2, r3, r9, sl, ip, sp} │ │ │ │ │ @ instruction: 0x9322185b │ │ │ │ │ ldrtmi r9, [r9], -ip, lsl #22 │ │ │ │ │ streq lr, [r6], -r3, asr #22 │ │ │ │ │ ldrdcc pc, [r9, #-141] @ 0xffffff73 │ │ │ │ │ subsmi r9, ip, r3, lsr #12 │ │ │ │ │ ldrdcc pc, [sp, #-141] @ 0xffffff73 │ │ │ │ │ @ instruction: 0x4663405d │ │ │ │ │ smlattcc r4, r5, fp, pc @ │ │ │ │ │ ldmdbne fp, {r1, r3, r8, sl, fp, ip, pc}^ │ │ │ │ │ - blls 2f24c0 │ │ │ │ │ + blls 2f29c0 │ │ │ │ │ ldcgt 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ ldcmi 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ tsteq r1, r3, asr #22 │ │ │ │ │ ldc 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ stccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ ldrsbpl pc, [r1, #-141] @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0xf8dd4677 │ │ │ │ │ subsmi r6, sp, r5, asr r1 │ │ │ │ │ rsbmi r9, r6, r5, lsr #2 │ │ │ │ │ - blx ff99f1de │ │ │ │ │ + blx ff99f6de │ │ │ │ │ stcls 7, cr1, [r3, #-20] @ 0xffffffec │ │ │ │ │ ldrsbvs pc, [sp, #-141] @ 0xffffff73 @ │ │ │ │ │ vstrls.16 s2, [r4, #-146] @ 0xffffff6e @ │ │ │ │ │ streq lr, [lr], -r6, lsl #21 │ │ │ │ │ streq lr, [r7, -r5, asr #22] │ │ │ │ │ ldrsbpl pc, [r9, #-141] @ 0xffffff73 @ │ │ │ │ │ strne lr, [r6, -sp, asr #19]! │ │ │ │ │ streq lr, [ip, #-2693] @ 0xfffff57b │ │ │ │ │ @ instruction: 0xf8529901 │ │ │ │ │ - blx ff9ac8a2 │ │ │ │ │ + blx ff9acda2 │ │ │ │ │ @ instruction: 0xf8dd3405 │ │ │ │ │ @ instruction: 0xf8dd5161 │ │ │ │ │ ldmdane fp, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ │ - blls b2530 │ │ │ │ │ + blls b2a30 │ │ │ │ │ ldcne 8, cr15, [r0], {82} @ 0x52 │ │ │ │ │ streq lr, [r4], #-2883 @ 0xfffff4bd │ │ │ │ │ @ instruction: 0xf8529429 │ │ │ │ │ submi r4, sp, ip, lsl #24 │ │ │ │ │ stccs 8, cr15, [r4], {82} @ 0x52 │ │ │ │ │ rsbmi r4, r6, fp, lsr r6 │ │ │ │ │ - blx ff99f2fe │ │ │ │ │ + blx ff99f7fe │ │ │ │ │ stcls 12, cr3, [r7, #-20] @ 0xffffffec │ │ │ │ │ @ instruction: 0x932a195b │ │ │ │ │ @ instruction: 0xf8dd9b08 │ │ │ │ │ - bl 10e1e60 │ │ │ │ │ + bl 10e2360 │ │ │ │ │ @ instruction: 0x932b030c │ │ │ │ │ ldrdcc pc, [sp, #-141]! @ 0xffffff73 │ │ │ │ │ subsmi r4, sl, sp, ror r0 │ │ │ │ │ - blx ff89f0fa │ │ │ │ │ - bls 15a8e4 │ │ │ │ │ + blx ff89f5fa │ │ │ │ │ + bls 15ade4 │ │ │ │ │ @ instruction: 0x932c189b │ │ │ │ │ @ instruction: 0xf64c9b06 │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ - bl 10e248c │ │ │ │ │ + bl 10e298c │ │ │ │ │ strtls r0, [sp], #-1028 @ 0xfffffbfc │ │ │ │ │ @ instruction: 0xf6479c1b │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ - blx fe9265ce │ │ │ │ │ - blx d5cfe │ │ │ │ │ + blx fe926ace │ │ │ │ │ + blx d61fe │ │ │ │ │ @ instruction: 0xf10d1304 │ │ │ │ │ @ instruction: 0xf7fc01c3 │ │ │ │ │ @ instruction: 0xf8dffe4d │ │ │ │ │ @ instruction: 0xf8df2660 │ │ │ │ │ ldrbtmi r3, [sl], #-1616 @ 0xfffff9b0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, asr fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ cmphi r3, #64 @ 0x40 @ │ │ │ │ │ pop {r0, r5, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ │ cdpge 6, 1, cr11, cr14, cr4, {2} │ │ │ │ │ @ instruction: 0x96194634 │ │ │ │ │ @ instruction: 0xf10b44fb │ │ │ │ │ - stcgt 5, cr0, [pc, #-768] @ d630 │ │ │ │ │ - stcgt 4, cr12, [pc, #-60] @ d8f8 │ │ │ │ │ - stcgt 4, cr12, [pc, #-60] @ d8fc │ │ │ │ │ + stcgt 5, cr0, [pc, #-768] @ db30 │ │ │ │ │ + stcgt 4, cr12, [pc, #-60] @ ddf8 │ │ │ │ │ + stcgt 4, cr12, [pc, #-60] @ ddfc │ │ │ │ │ ldm r5, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ stm r4, {r0, r1, r2, r3} │ │ │ │ │ - b 13cd980 │ │ │ │ │ - blcs 167b8 │ │ │ │ │ + b 13cde80 │ │ │ │ │ + blcs 16cb8 │ │ │ │ │ tsthi r4, #0 @ │ │ │ │ │ - bge 8345b0 │ │ │ │ │ + bge 834ab0 │ │ │ │ │ ldrne pc, [r1, r7, asr #12]! │ │ │ │ │ ldrvs pc, [r7, -r9, asr #13]! │ │ │ │ │ stmiavc r0, {r0, r1, r8, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x4619ab1f │ │ │ │ │ - beq 49aa0 │ │ │ │ │ + beq 49fa0 │ │ │ │ │ cdpeq 1, 11, cr15, cr8, cr13, {0} │ │ │ │ │ @ instruction: 0x463b4634 │ │ │ │ │ andsls r4, sl, #152043520 @ 0x9100000 │ │ │ │ │ rsbsgt pc, r0, sp, asr #17 │ │ │ │ │ strbmi r6, [r4], lr, lsl #16 │ │ │ │ │ cdpls 6, 2, cr9, cr4, cr2, {0} │ │ │ │ │ cdpls 6, 2, cr9, cr5, cr8, {0} │ │ │ │ │ @@ -7919,120 +8239,120 @@ │ │ │ │ │ stmib sp, {r2, r4, r8, lr}^ │ │ │ │ │ @ instruction: 0xf5ac9e16 │ │ │ │ │ @ instruction: 0xf89c73c0 │ │ │ │ │ ldmib r2, {ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf10c9400 │ │ │ │ │ @ instruction: 0xf8d30c40 │ │ │ │ │ @ instruction: 0xf852e004 │ │ │ │ │ - b fe3ad608 │ │ │ │ │ + b fe3adb08 │ │ │ │ │ ldmvs ip, {r2, r9, fp} │ │ │ │ │ - b fe127a54 │ │ │ │ │ + b fe127f54 │ │ │ │ │ ldmvs pc, {r0, r1, r2, fp}^ @ │ │ │ │ │ stmdbeq r9, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blx ffa9f4ea │ │ │ │ │ + blx ffa9f9ea │ │ │ │ │ stmdbne r4!, {r0, r3, r8, r9, fp, lr}^ │ │ │ │ │ - bl 1174e0c │ │ │ │ │ + bl 117530c │ │ │ │ │ strls r0, [r2, #-1291] @ 0xfffffaf5 │ │ │ │ │ ldmdavs r4, {r0, r2, r5, r9, sl, lr}^ │ │ │ │ │ ldmvs r4, {r0, r1, r2, r5, r6, lr} │ │ │ │ │ vmlsne.f64 d15, d24, d23 │ │ │ │ │ @ instruction: 0x8014f8d3 │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r6, r7, fp, sp, lr} │ │ │ │ │ - b fe233a24 │ │ │ │ │ + b fe233f24 │ │ │ │ │ ldmibvs pc, {r0, r1, r2, r9, fp} @ │ │ │ │ │ andeq lr, lr, r0, asr #22 │ │ │ │ │ @ instruction: 0xe01cf8d3 │ │ │ │ │ strmi r9, [r8], -r1 │ │ │ │ │ ssatmi r6, #26, r9, lsl #18 │ │ │ │ │ strdmi r4, [ip], #-99 @ 0xffffff9d │ │ │ │ │ - blls 14c9e4 │ │ │ │ │ - bl 674a5c │ │ │ │ │ - bl 110fe5c │ │ │ │ │ + blls 14cee4 │ │ │ │ │ + bl 674f5c │ │ │ │ │ + bl 111035c │ │ │ │ │ strls r0, [r7], #-1035 @ 0xfffffbf5 │ │ │ │ │ @ instruction: 0x464e6914 │ │ │ │ │ ldmdbvs r4, {r0, r1, r2, r5, r6, lr}^ │ │ │ │ │ vmlaeq.f32 s28, s9, s28 │ │ │ │ │ - blx ffbb4a7a │ │ │ │ │ + blx ffbb4f7a │ │ │ │ │ ldmibvs r7, {r0, r1, r2, fp, ip}^ │ │ │ │ │ @ instruction: 0x9c091909 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ ldrdhi pc, [r4], -r3 @ │ │ │ │ │ strne lr, [r8], #-2509 @ 0xfffff633 │ │ │ │ │ - beq 208490 │ │ │ │ │ - bvs fe7e82d8 │ │ │ │ │ + beq 208990 │ │ │ │ │ + bvs fe7e87d8 │ │ │ │ │ @ instruction: 0xf8d36994 │ │ │ │ │ ldrtmi lr, [r9], ip, lsr #32 │ │ │ │ │ ldrbtmi r4, [r3], ip, asr #32 │ │ │ │ │ - blls 14ca2c │ │ │ │ │ - bl 674ab0 │ │ │ │ │ + blls 14cf2c │ │ │ │ │ + bl 674fb0 │ │ │ │ │ @ instruction: 0x9c0b0904 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strls lr, [sl], #-2509 @ 0xfffff633 │ │ │ │ │ @ instruction: 0xf8d36a14 │ │ │ │ │ rsbmi r9, r7, ip, lsr r0 │ │ │ │ │ @ instruction: 0x46ca6a54 │ │ │ │ │ vmlaeq.f32 s28, s9, s28 │ │ │ │ │ - blx ffbb4ada │ │ │ │ │ - blvs 7d3ac8 │ │ │ │ │ + blx ffbb4fda │ │ │ │ │ + blvs 7d3fc8 │ │ │ │ │ ldrsbt pc, [r8], -r3 @ │ │ │ │ │ @ instruction: 0x9c0d1909 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ ldrsbthi pc, [r4], -r3 @ │ │ │ │ │ strne lr, [ip], #-2509 @ 0xfffff633 │ │ │ │ │ - bvs fe45f490 │ │ │ │ │ + bvs fe45f990 │ │ │ │ │ ldrsbtmi r6, [r9], #-164 @ 0xffffff5c │ │ │ │ │ streq lr, [r4], #-2696 @ 0xfffff578 │ │ │ │ │ - bcc 8ca60 │ │ │ │ │ + bcc 8cf60 │ │ │ │ │ ldmdane fp, {r0, r2, r8, fp, ip, pc}^ │ │ │ │ │ - bl 1073ef0 │ │ │ │ │ + bl 10743f0 │ │ │ │ │ stmib sp, {r1, r3, r8}^ │ │ │ │ │ - blvs 4d9ef4 │ │ │ │ │ + blvs 4da3f4 │ │ │ │ │ vmlaeq.f32 s28, s7, s28 │ │ │ │ │ - b fe268834 │ │ │ │ │ - blls cfef8 │ │ │ │ │ + b fe268d34 │ │ │ │ │ + blls d03f8 │ │ │ │ │ stmdavc lr, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blls 113ef0 │ │ │ │ │ + blls 1143f0 │ │ │ │ │ movweq lr, #35651 @ 0x8b43 │ │ │ │ │ movwvc lr, #14797 @ 0x39cd │ │ │ │ │ addsmi r9, r3, #14336 @ 0x3800 │ │ │ │ │ svcge 0x0065f47f │ │ │ │ │ @ instruction: 0x4114e9dd │ │ │ │ │ - bls a5ba0 │ │ │ │ │ + bls a60a0 │ │ │ │ │ @ instruction: 0x9e16e9dd │ │ │ │ │ - bls 65b3c │ │ │ │ │ + bls 6603c │ │ │ │ │ @ instruction: 0xf8c94625 │ │ │ │ │ stmib sp, {}^ @ │ │ │ │ │ - bls 1d73a4 │ │ │ │ │ - bls 2323b0 │ │ │ │ │ - bls 2723b8 │ │ │ │ │ - bls 2b23c0 │ │ │ │ │ - bls 2f23c8 │ │ │ │ │ - bls 3323d0 │ │ │ │ │ + bls 1d78a4 │ │ │ │ │ + bls 2328b0 │ │ │ │ │ + bls 2728b8 │ │ │ │ │ + bls 2b28c0 │ │ │ │ │ + bls 2f28c8 │ │ │ │ │ + bls 3328d0 │ │ │ │ │ tstlt r2, #3620864 @ 0x374000 │ │ │ │ │ - bls 3723dc │ │ │ │ │ - bls 1723e4 │ │ │ │ │ - bls 1b23ec │ │ │ │ │ + bls 3728dc │ │ │ │ │ + bls 1728e4 │ │ │ │ │ + bls 1b28ec │ │ │ │ │ ldmdage r0, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - bls 1323f8 │ │ │ │ │ + bls 1328f8 │ │ │ │ │ @ instruction: 0xf10b972c │ │ │ │ │ eorls r0, sp, #120, 14 @ 0x1e00000 │ │ │ │ │ @ instruction: 0x2600e9d5 │ │ │ │ │ svceq 0x0008f857 │ │ │ │ │ - b fe09dc68 │ │ │ │ │ + b fe09e168 │ │ │ │ │ ldmdavs r8!, {r1, r2, r4, r6, r7, r9, ip, sp}^ │ │ │ │ │ - blx fe89dc82 │ │ │ │ │ + blx fe89e182 │ │ │ │ │ @ instruction: 0xf8452003 │ │ │ │ │ ldrbmi r2, [r5, #-2824]! @ 0xfffff4f8 │ │ │ │ │ andeq pc, r6, r3, lsl #22 │ │ │ │ │ stceq 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ - bls 40232c │ │ │ │ │ - beq 89fa8 │ │ │ │ │ + bls 40282c │ │ │ │ │ + beq 8a4a8 │ │ │ │ │ stmvs r0, {r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf47f4592 │ │ │ │ │ - bls 939760 │ │ │ │ │ + bls 939c60 │ │ │ │ │ andls r4, r1, #11534336 @ 0xb00000 │ │ │ │ │ andls r9, r2, #151552 @ 0x25000 │ │ │ │ │ andls r9, r3, #139264 @ 0x22000 │ │ │ │ │ andls r9, r4, #143360 @ 0x23000 │ │ │ │ │ andls r9, r8, #40, 20 @ 0x28000 │ │ │ │ │ andls r9, r9, #167936 @ 0x29000 │ │ │ │ │ andls r9, r6, #155648 @ 0x26000 │ │ │ │ │ @@ -8040,180 +8360,180 @@ │ │ │ │ │ andls r9, ip, #44, 20 @ 0x2c000 │ │ │ │ │ andls r9, lr, #184320 @ 0x2d000 │ │ │ │ │ andls r9, sl, #172032 @ 0x2a000 │ │ │ │ │ andls r9, fp, #176128 @ 0x2b000 │ │ │ │ │ @ instruction: 0xf8dd9a1a │ │ │ │ │ @ instruction: 0xf8d1c070 │ │ │ │ │ @ instruction: 0xf8d2a000 │ │ │ │ │ - bls 879bcc │ │ │ │ │ - bls 6723e4 │ │ │ │ │ + bls 87a0cc │ │ │ │ │ + bls 6728e4 │ │ │ │ │ vld2.8 {d6-d7}, [ip :64], r5 │ │ │ │ │ vrshr.u8 , , #4 │ │ │ │ │ @ instruction: 0xf0221c83 │ │ │ │ │ andls r0, pc, #805306368 @ 0x30000000 │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ adchi pc, r6, r0 │ │ │ │ │ ldmdbls r8, {r0, r1, r2, r3, r9, fp, ip, pc} │ │ │ │ │ strmi r9, [sl], #-3598 @ 0xfffff1f2 │ │ │ │ │ - bl b2830 │ │ │ │ │ + bl b2d30 │ │ │ │ │ smlabbls sp, ip, r1, r1 │ │ │ │ │ ldrbtmi r4, [r9], #-2524 @ 0xfffff624 │ │ │ │ │ ldrdvc lr, [r0], -r1 │ │ │ │ │ @ instruction: 0xf8516813 │ │ │ │ │ - b fe0e1828 │ │ │ │ │ + b fe0e1d28 │ │ │ │ │ ldmdavs r7, {r0, r1, r2, r9, sl, fp}^ │ │ │ │ │ @ instruction: 0xf180f892 │ │ │ │ │ - b fe1da514 │ │ │ │ │ + b fe1daa14 │ │ │ │ │ @ instruction: 0xf8520800 │ │ │ │ │ - b fe010cfc │ │ │ │ │ + b fe0111fc │ │ │ │ │ @ instruction: 0xf8520c04 │ │ │ │ │ @ instruction: 0x46a14c34 │ │ │ │ │ stmdbeq lr, {r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ strmi r1, [r5], -r0, asr #18 │ │ │ │ │ - bl 12a7d50 │ │ │ │ │ + bl 12a8250 │ │ │ │ │ submi r0, r4, r9, lsl #20 │ │ │ │ │ - blx ff933c4e │ │ │ │ │ + blx ff93414e │ │ │ │ │ @ instruction: 0xf852370c │ │ │ │ │ stmiavs ip, {r2, r3, r5, sl, fp, lr, pc}^ │ │ │ │ │ movweq lr, #47891 @ 0xbb13 │ │ │ │ │ andeq lr, r7, r0, asr #22 │ │ │ │ │ stmdaeq r4, {r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stcvc 8, cr15, [r4], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0xf852469b │ │ │ │ │ @ instruction: 0xf8524c28 │ │ │ │ │ @ instruction: 0x46b93c30 │ │ │ │ │ strtmi r9, [r6], r5 │ │ │ │ │ subsmi r6, r8, r8, lsl #17 │ │ │ │ │ stmdb r0, {r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - bl 7b3c78 │ │ │ │ │ + bl 7b4178 │ │ │ │ │ stmdals r4, {r9, sl, fp} │ │ │ │ │ andeq lr, r9, r0, asr #22 │ │ │ │ │ and lr, r3, sp, asr #19 │ │ │ │ │ submi r6, r4, r8, lsl #18 │ │ │ │ │ submi r6, r7, r8, asr #18 │ │ │ │ │ - blx ff9f3c8a │ │ │ │ │ + blx ff9f418a │ │ │ │ │ stmibvs ip, {r2, sl, fp, ip, sp}^ │ │ │ │ │ stmdals r2, {r0, r1, r3, r4, fp, ip} │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ ldcgt 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ andcc lr, r1, sp, asr #19 │ │ │ │ │ stmdaeq r4, {r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stccc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ ldcmi 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ @ instruction: 0xf8526988 │ │ │ │ │ ssatmi r7, #7, r4, lsl #24 │ │ │ │ │ ssatmi r4, #26, r8, asr #0 │ │ │ │ │ stmdb r0, {r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - bl 7b3cd0 │ │ │ │ │ + bl 7b41d0 │ │ │ │ │ stmdals r7, {r9, sl, fp} │ │ │ │ │ andeq lr, r9, r0, asr #22 │ │ │ │ │ and lr, r6, sp, asr #19 │ │ │ │ │ submi r6, r4, r8, lsl #20 │ │ │ │ │ submi r6, r7, r8, asr #20 │ │ │ │ │ - blx ff9f3cf2 │ │ │ │ │ + blx ff9f41f2 │ │ │ │ │ @ instruction: 0xf8523c04 │ │ │ │ │ - bvs ff32cce8 │ │ │ │ │ + bvs ff32d1e8 │ │ │ │ │ stmdals r9, {r0, r1, r3, r4, fp, ip} │ │ │ │ │ - bl 101f7c4 │ │ │ │ │ + bl 101fcc4 │ │ │ │ │ stmib sp, {r2, r3}^ │ │ │ │ │ @ instruction: 0xf8523008 │ │ │ │ │ - bvs fe21cd2c │ │ │ │ │ + bvs fe21d22c │ │ │ │ │ stcgt 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ stmdaeq r0, {r0, r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stceq 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ streq lr, [r4], #-2700 @ 0xfffff574 │ │ │ │ │ - blx ff91f71a │ │ │ │ │ + blx ff91fc1a │ │ │ │ │ @ instruction: 0x9c0ae908 │ │ │ │ │ vmoveq.32 d4[0], lr │ │ │ │ │ - bl 1134d38 │ │ │ │ │ + bl 1135238 │ │ │ │ │ stmib sp, {r0, r3, sl}^ │ │ │ │ │ - blvs 346d3c │ │ │ │ │ - blvs 131de98 │ │ │ │ │ - blx ff9ddeba │ │ │ │ │ + blvs 34723c │ │ │ │ │ + blvs 131e398 │ │ │ │ │ + blx ff9de3ba │ │ │ │ │ stmdals ip, {sl, fp, ip, sp} │ │ │ │ │ movwls r1, #51227 @ 0xc81b │ │ │ │ │ - bl 11b495c │ │ │ │ │ + bl 11b4e5c │ │ │ │ │ addsmi r0, sl, #12, 12 @ 0xc00000 │ │ │ │ │ svcge 0x0066f47f │ │ │ │ │ strls r9, [lr], -pc, lsl #22 │ │ │ │ │ @ instruction: 0xf647991b │ │ │ │ │ @ instruction: 0xf6cd609f │ │ │ │ │ - bls 612064 │ │ │ │ │ + bls 612564 │ │ │ │ │ ldrbtcc pc, [r8], #-583 @ 0xfffffdb9 @ │ │ │ │ │ strbtcs pc, [r4], #-1742 @ 0xfffff932 @ │ │ │ │ │ @ instruction: 0xf64a440a │ │ │ │ │ vqdmulh.s d20, d19, d1[1] │ │ │ │ │ @ instruction: 0xf8524c83 │ │ │ │ │ @ instruction: 0xf8528c40 │ │ │ │ │ @ instruction: 0xf852ec3c │ │ │ │ │ - b fe228e30 │ │ │ │ │ + b fe229330 │ │ │ │ │ @ instruction: 0xf8520000 │ │ │ │ │ - b fe394e48 │ │ │ │ │ + b fe395348 │ │ │ │ │ ldrtmi r0, [r7], -r4, lsl #8 │ │ │ │ │ stcls 8, cr15, [ip], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0x0c0cea81 │ │ │ │ │ strne pc, [r0, -r4, ror #23] │ │ │ │ │ @ instruction: 0x46749819 │ │ │ │ │ stc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ vldrls.16 s2, [sl, #-146] @ 0xffffff6e @ │ │ │ │ │ @ instruction: 0xf64e6001 │ │ │ │ │ vsra.s64 , , #52 │ │ │ │ │ - bl 12a249c │ │ │ │ │ + bl 12a299c │ │ │ │ │ rsbsmi r0, r1, r7, lsl #14 │ │ │ │ │ @ instruction: 0x4643601f │ │ │ │ │ ldcge 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ stcvs 8, cr15, [r8], #-328 @ 0xfffffeb8 │ │ │ │ │ stcvc 8, cr15, [r4], #-328 @ 0xfffffeb8 │ │ │ │ │ strcc pc, [ip], #-3041 @ 0xfffff41f │ │ │ │ │ orreq pc, r1, sl, asr #4 │ │ │ │ │ mvnscs pc, pc, asr #13 │ │ │ │ │ ldcgt 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ movweq lr, #47891 @ 0xbb13 │ │ │ │ │ - blls 165e68 │ │ │ │ │ + blls 166368 │ │ │ │ │ smlabbeq r1, sl, sl, lr │ │ │ │ │ - bl 10df6b8 │ │ │ │ │ + bl 10dfbb8 │ │ │ │ │ strtls r0, [r1], #-1028 @ 0xfffffbfc │ │ │ │ │ ldrcc pc, [r3], #-582 @ 0xfffffdba │ │ │ │ │ strbtvc pc, [fp], #705 @ 0x2c1 @ │ │ │ │ │ streq lr, [r4], #-2697 @ 0xfffff577 │ │ │ │ │ - blx ff91f6a6 │ │ │ │ │ + blx ff91fba6 │ │ │ │ │ stcls 5, cr3, [r3], {1} │ │ │ │ │ tstpl sp, sp, asr #12 @ │ │ │ │ │ cmpvc r1, fp, asr #5 @ │ │ │ │ │ @ instruction: 0x9322191b │ │ │ │ │ @ instruction: 0xf64d9b04 │ │ │ │ │ @ instruction: 0xf2cd24f0 │ │ │ │ │ - b fe05af18 │ │ │ │ │ - bl 10ce210 │ │ │ │ │ + b fe05b418 │ │ │ │ │ + bl 10ce710 │ │ │ │ │ rsbsmi r0, ip, r5, lsl #10 │ │ │ │ │ ldrbmi r9, [r3], -r3, lsr #10 │ │ │ │ │ @ instruction: 0xf852464d │ │ │ │ │ @ instruction: 0x463e7c14 │ │ │ │ │ strcc pc, [r1, #-3044] @ 0xfffff41c │ │ │ │ │ @ instruction: 0xf2459c01 │ │ │ │ │ @ instruction: 0xf6c25116 │ │ │ │ │ ldmdbne fp, {r1, r2, r5, r8, ip} │ │ │ │ │ - blls b2aac │ │ │ │ │ + blls b2fac │ │ │ │ │ ldrbeq pc, [r4], #1606 @ 0x646 @ │ │ │ │ │ ldrcc pc, [lr], #1730 @ 0x6c2 │ │ │ │ │ smlabbeq r1, lr, sl, lr │ │ │ │ │ streq lr, [r5, #-2883] @ 0xfffff4bd │ │ │ │ │ @ instruction: 0xf8529525 │ │ │ │ │ - b fe324e94 │ │ │ │ │ + b fe325394 │ │ │ │ │ strtmi r0, [fp], -r4, lsl #8 │ │ │ │ │ strcc pc, [r1], -r4, ror #23 │ │ │ │ │ ldmdbne fp, {r1, r2, sl, fp, ip, pc} │ │ │ │ │ ldrvs pc, [r6], #-1611 @ 0xfffff9b5 │ │ │ │ │ ldrbpl pc, [r8], #-1735 @ 0xfffff939 @ │ │ │ │ │ - b fe132ae4 │ │ │ │ │ + b fe132fe4 │ │ │ │ │ vshl.s8 d16, d5, d10 │ │ │ │ │ @ instruction: 0xf6c81547 │ │ │ │ │ - blls 1eb648 │ │ │ │ │ + blls 1ebb48 │ │ │ │ │ streq lr, [r7, #-2693] @ 0xfffff57b │ │ │ │ │ - bl 10df7fc │ │ │ │ │ + bl 10dfcfc │ │ │ │ │ strtls r0, [r7], -r6, lsl #12 │ │ │ │ │ ldccc 8, cr15, [r0], {82} @ 0x52 │ │ │ │ │ ldclne 2, cr15, [r0], {67} @ 0x43 │ │ │ │ │ stclpl 2, cr15, [lr], {196} @ 0xc4 │ │ │ │ │ str pc, [r4, -r5, ror #23] │ │ │ │ │ ldrbtmi r9, [r1], -r8, lsl #24 │ │ │ │ │ stcvs 8, cr15, [ip], {82} @ 0x52 │ │ │ │ │ @@ -8222,87 +8542,87 @@ │ │ │ │ │ @ instruction: 0x0c0cea86 │ │ │ │ │ streq lr, [r7, -r4, asr #22] │ │ │ │ │ stcmi 8, cr15, [r8], {82} @ 0x52 │ │ │ │ │ @ instruction: 0xf64b9128 │ │ │ │ │ @ instruction: 0xf6c701f8 │ │ │ │ │ @ instruction: 0x462221d1 │ │ │ │ │ @ instruction: 0x97294059 │ │ │ │ │ - blx ffb1f762 │ │ │ │ │ + blx ffb1fc62 │ │ │ │ │ stmdbls sl, {r0, r8, r9, sl, sp} │ │ │ │ │ @ instruction: 0xf6431852 │ │ │ │ │ vmla.f d18, d25, d3[2] │ │ │ │ │ eorls r5, sl, #-1073741789 @ 0xc0000023 │ │ │ │ │ smlabbeq r4, r1, sl, lr │ │ │ │ │ ldrmi pc, [r6], #-576 @ 0xfffffdc0 │ │ │ │ │ strtvc pc, [r8], #-1738 @ 0xfffff936 │ │ │ │ │ - b fe1346f0 │ │ │ │ │ - bl 108eedc │ │ │ │ │ + b fe134bf0 │ │ │ │ │ + bl 108f3dc │ │ │ │ │ @ instruction: 0xf64c0707 │ │ │ │ │ vsubl.s8 q9, d24, d7 │ │ │ │ │ strls r5, [fp, -fp, ror #5]! │ │ │ │ │ strcc pc, [r1], -r4, ror #23 │ │ │ │ │ @ instruction: 0x9c0c991b │ │ │ │ │ @ instruction: 0x932c191b │ │ │ │ │ - blx fe874b1e │ │ │ │ │ - bl 10d6ef0 │ │ │ │ │ + blx fe87501e │ │ │ │ │ + bl 10d73f0 │ │ │ │ │ @ instruction: 0xf6470606 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ @ instruction: 0x962d6337 │ │ │ │ │ movwmi pc, #6915 @ 0x1b03 @ │ │ │ │ │ ldrbtmi r4, [r9], #-2333 @ 0xfffff6e3 │ │ │ │ │ @ instruction: 0xf7fc310b │ │ │ │ │ ldrbt pc, [ip], #2891 @ 0xb4b @ │ │ │ │ │ andsls sl, sl, #32, 20 @ 0x20000 │ │ │ │ │ - blge 7f47a0 │ │ │ │ │ - b 13f273c │ │ │ │ │ - bls 895184 │ │ │ │ │ - bls 8f2750 │ │ │ │ │ - bls a3274c │ │ │ │ │ - bls a72724 │ │ │ │ │ - bls 9b272c │ │ │ │ │ + blge 7f4ca0 │ │ │ │ │ + b 13f2c3c │ │ │ │ │ + bls 895684 │ │ │ │ │ + bls 8f2c50 │ │ │ │ │ + bls a32c4c │ │ │ │ │ + bls a72c24 │ │ │ │ │ + bls 9b2c2c │ │ │ │ │ andls r9, r3, #540672 @ 0x84000 │ │ │ │ │ tstls r9, r7, lsr #20 │ │ │ │ │ ldmdbls r9, {r2, r9, ip, pc} │ │ │ │ │ andls r9, r5, #44, 20 @ 0x2c000 │ │ │ │ │ andls r9, r6, #184320 @ 0x2d000 │ │ │ │ │ stmdavs lr, {r1, r3, r5, r9, fp, ip, pc} │ │ │ │ │ stmdbls r4!, {r0, r1, r2, r9, ip, pc} │ │ │ │ │ stmdals r0!, {r0, r1, r3, r5, r9, fp, ip, pc} │ │ │ │ │ andls r9, r8, #-2147483646 @ 0x80000002 │ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ │ - bllt 1b8bf4c │ │ │ │ │ - andeq fp, r4, r2, asr r6 │ │ │ │ │ + bllt 1b8c44c │ │ │ │ │ + andeq fp, r4, r2, asr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r3, ip, lsl #8 │ │ │ │ │ - andeq r7, r3, sl, asr #7 │ │ │ │ │ - andeq fp, r4, r2, asr r0 │ │ │ │ │ - andeq r6, r3, r8, lsl lr │ │ │ │ │ - muleq r3, ip, sp │ │ │ │ │ - andeq r6, r3, r6, asr #22 │ │ │ │ │ - andeq r6, r3, r6, asr #16 │ │ │ │ │ - bge 834408 │ │ │ │ │ - blge 7f2380 │ │ │ │ │ - b 13f4414 │ │ │ │ │ + andeq r6, r3, ip, lsl #30 │ │ │ │ │ + andeq r6, r3, sl, asr #29 │ │ │ │ │ + andeq sl, r4, r2, asr fp │ │ │ │ │ + andeq r6, r3, r8, lsl r9 │ │ │ │ │ + muleq r3, ip, r8 │ │ │ │ │ + andeq r6, r3, r6, asr #12 │ │ │ │ │ + andeq r6, r3, r6, asr #6 │ │ │ │ │ + bge 834908 │ │ │ │ │ + blge 7f2880 │ │ │ │ │ + b 13f4914 │ │ │ │ │ @ instruction: 0x91021c9c │ │ │ │ │ tstls r3, r2, lsr #18 │ │ │ │ │ tstls r4, r3, lsr #18 │ │ │ │ │ tstls r8, r8, lsr #18 │ │ │ │ │ tstls r9, r9, lsr #18 │ │ │ │ │ tstls r6, r6, lsr #18 │ │ │ │ │ andsls r9, sl, #638976 @ 0x9c000 │ │ │ │ │ ldmib sp, {r0, r1, r2, r8, ip, pc}^ │ │ │ │ │ andls fp, r5, #32, 4 │ │ │ │ │ - bls 674458 │ │ │ │ │ + bls 674958 │ │ │ │ │ pushls {r2, r3, r8, ip, pc} │ │ │ │ │ stmdbls sl!, {r1, r2, r3, r8, ip, pc} │ │ │ │ │ stmdbls fp!, {r1, r3, r8, ip, pc} │ │ │ │ │ tstls fp, r5, lsl r8 │ │ │ │ │ ldrdge pc, [r0], -r3 │ │ │ │ │ @ instruction: 0xf7f7e614 │ │ │ │ │ - svclt 0x0000ecc2 │ │ │ │ │ + svclt 0x0000ea42 │ │ │ │ │ eorcc pc, r2, r0, asr #4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ ldrmi r4, [r2], lr, lsl #12 │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ cdpcs 0, 0, cr13, cr15, cr14, {2} │ │ │ │ │ @ instruction: 0xf1a6d94c │ │ │ │ │ @@ -8310,35 +8630,35 @@ │ │ │ │ │ vaddl.s8 q10, d2, d24 │ │ │ │ │ @ instruction: 0xf64c4023 │ │ │ │ │ @ instruction: 0xf2c82477 │ │ │ │ │ vshl.s8 , , q12 │ │ │ │ │ vmul.f d22, d6, d3[3] │ │ │ │ │ @ instruction: 0xf64719c8 │ │ │ │ │ @ instruction: 0xf6c915b1 │ │ │ │ │ - strmi r6, [pc], #-1335 @ e004 │ │ │ │ │ + strmi r6, [pc], #-1335 @ e504 │ │ │ │ │ ldrmi r4, [r1], #1040 @ 0x410 │ │ │ │ │ stmdaeq r4, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldmdavs sl, {r0, r1, r3, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8533310 │ │ │ │ │ @ instruction: 0xf853ec0c │ │ │ │ │ - blx 14102e │ │ │ │ │ + blx 14152e │ │ │ │ │ @ instruction: 0xf8530002 │ │ │ │ │ - blx 119046 │ │ │ │ │ + blx 119546 │ │ │ │ │ addsmi r8, pc, #14, 28 @ 0xe0 │ │ │ │ │ @ instruction: 0x9c0cfb04 │ │ │ │ │ rscsmi lr, r0, pc, asr #20 │ │ │ │ │ andge pc, r2, #4, 22 @ 0x1000 │ │ │ │ │ vcvtmi.s16.f32 s29, s29, #-14 │ │ │ │ │ vldmiami ip!, {s29-s107} │ │ │ │ │ @ instruction: 0xf000fb05 │ │ │ │ │ rscsmi lr, r2, #323584 @ 0x4f000 │ │ │ │ │ @ instruction: 0xf80efb05 │ │ │ │ │ @ instruction: 0xf90cfb05 │ │ │ │ │ - blx ccc64 │ │ │ │ │ - b 14043c8 │ │ │ │ │ + blx cd164 │ │ │ │ │ + b 14048c8 │ │ │ │ │ @ instruction: 0xf1a66878 │ │ │ │ │ mcrrne 3, 1, r0, sl, cr0 │ │ │ │ │ rscsvc lr, r0, r8, lsl #22 │ │ │ │ │ movweq pc, #61475 @ 0xf023 @ │ │ │ │ │ eorspl lr, sl, r0, lsl #22 │ │ │ │ │ svclt 0x00384297 │ │ │ │ │ tstcc r0, r0, lsl #6 │ │ │ │ │ @@ -8348,54 +8668,54 @@ │ │ │ │ │ subsvs pc, r6, r1, asr #5 │ │ │ │ │ @ instruction: 0xf0064450 │ │ │ │ │ ldrtmi r0, [r0], #-527 @ 0xfffffdf1 │ │ │ │ │ pop {r0, r8, r9, sp} │ │ │ │ │ @ instruction: 0xf7fc47f0 │ │ │ │ │ svclt 0x0000b8c5 │ │ │ │ │ @ instruction: 0xf7f72030 │ │ │ │ │ - svclt 0x0000bc45 │ │ │ │ │ + svclt 0x0000b9c5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb652a4 │ │ │ │ │ + bl feb657a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0xf7f70ff8 │ │ │ │ │ - andcs lr, r0, r2, asr #19 │ │ │ │ │ + @ instruction: 0xf7f60ff8 │ │ │ │ │ + andcs lr, r0, r2, asr #30 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ teqeq r0, #1073741824 @ 0x40000000 @ │ │ │ │ │ @ instruction: 0xf8d1b510 │ │ │ │ │ @ instruction: 0xf8d1e000 │ │ │ │ │ tstcc r0, r4 │ │ │ │ │ stccs 8, cr15, [r8], {81} @ 0x51 │ │ │ │ │ @ instruction: 0xf8513010 │ │ │ │ │ addsmi r4, r9, #4, 24 @ 0x400 │ │ │ │ │ stcmi 8, cr15, [r4], {64} @ 0x40 │ │ │ │ │ ldc 8, cr15, [r0], {64} @ 0x40 │ │ │ │ │ stcgt 8, cr15, [ip], {64} @ 0x40 │ │ │ │ │ stccs 8, cr15, [r8], {64} @ 0x40 │ │ │ │ │ ldclt 1, cr13, [r0, #-940] @ 0xfffffc54 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb652ec │ │ │ │ │ + bl feb657ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ eorscs r4, r0, #13631488 @ 0xd00000 │ │ │ │ │ - @ instruction: 0xf7f72100 │ │ │ │ │ - vtst.8 q15, q10, q13 │ │ │ │ │ + @ instruction: 0xf7f62100 │ │ │ │ │ + @ instruction: 0xf244ee7a │ │ │ │ │ vaddw.s8 q10, q1, d24 │ │ │ │ │ @ instruction: 0xf64c4123 │ │ │ │ │ vrshr.s8 q9, , #8 │ │ │ │ │ vhsub.s8 , q12, │ │ │ │ │ vqdmlal.s q11, d6, d3[3] │ │ │ │ │ strtmi r1, [r9], #-968 @ 0xfffffc38 │ │ │ │ │ strtmi r4, [fp], #-1066 @ 0xfffffbd6 │ │ │ │ │ stmib r4, {sp}^ │ │ │ │ │ stmib r4, {r1, r9, ip}^ │ │ │ │ │ ldclt 3, cr5, [r8, #-16]! │ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ │ push {r0, r1, r4, r5, r7, pc} │ │ │ │ │ vst2. {d20-d23}, [pc :256], r8 │ │ │ │ │ - bl feb65338 │ │ │ │ │ + bl feb65838 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf8d04604 │ │ │ │ │ ldrmi ip, [r7], -r8, lsr #32 │ │ │ │ │ andvs r4, r3, r3, lsl r4 │ │ │ │ │ tstmi r3, #64, 16 @ 0x400000 │ │ │ │ │ stmne lr, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ @@ -8421,94 +8741,94 @@ │ │ │ │ │ stc2 11, cr15, [r0], {2} @ │ │ │ │ │ andgt pc, r8, r4, asr #17 │ │ │ │ │ stceq 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ andvc pc, r0, r1, lsl #22 │ │ │ │ │ rscsmi lr, r0, pc, asr #20 │ │ │ │ │ @ instruction: 0xf700fb02 │ │ │ │ │ @ instruction: 0xf85360e7 │ │ │ │ │ - blx 511e2 │ │ │ │ │ - b 13f21c4 │ │ │ │ │ - blx 9e58a │ │ │ │ │ + blx 516e2 │ │ │ │ │ + b 13f26c4 │ │ │ │ │ + blx 9ea8a │ │ │ │ │ @ instruction: 0xf8c4f900 │ │ │ │ │ @ instruction: 0xf8539010 │ │ │ │ │ - blx 511e6 │ │ │ │ │ - b 13ee1d8 │ │ │ │ │ - blx 9e59e │ │ │ │ │ + blx 516e6 │ │ │ │ │ + b 13ee6d8 │ │ │ │ │ + blx 9ea9e │ │ │ │ │ @ instruction: 0xf8c4f800 │ │ │ │ │ sbcsle r8, r5, #20 │ │ │ │ │ vmlaeq.f64 d14, d21, d30 │ │ │ │ │ @ instruction: 0xf02e3510 │ │ │ │ │ ldrbtmi r0, [r5], #-3599 @ 0xfffff1f1 │ │ │ │ │ movtle r4, #17077 @ 0x42b5 │ │ │ │ │ ldmfd sp!, {sp} │ │ │ │ │ @ instruction: 0xf10483f8 │ │ │ │ │ @ instruction: 0xf1cc0018 │ │ │ │ │ strbtmi r0, [r0], #-528 @ 0xfffffdf0 │ │ │ │ │ - b 8cc1e4 │ │ │ │ │ + svc 0x00a2f7f6 │ │ │ │ │ @ instruction: 0xc01cf8d4 │ │ │ │ │ ldrdeq lr, [r3, -r4] │ │ │ │ │ rsbscs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ rscpl pc, fp, #200, 4 @ 0x8000000c │ │ │ │ │ stmiavs r7!, {r0, r1, r5, r7, r8, fp, sp, lr} │ │ │ │ │ cdpeq 1, 1, cr15, cr0, cr6, {5} │ │ │ │ │ andeq pc, ip, r2, lsl #22 │ │ │ │ │ ldrdgt pc, [r0], -r4 @ │ │ │ │ │ strvc pc, [r3, -r2, lsl #22] │ │ │ │ │ - b 13e87bc │ │ │ │ │ - blx 9e5f6 │ │ │ │ │ + b 13e8cbc │ │ │ │ │ + blx 9eaf6 │ │ │ │ │ @ instruction: 0xf8d4110c │ │ │ │ │ - b 13fe2cc │ │ │ │ │ - b 13e021c │ │ │ │ │ - blx 9ea0a │ │ │ │ │ - bvs fe89ae78 │ │ │ │ │ + b 13fe7cc │ │ │ │ │ + b 13e071c │ │ │ │ │ + blx 9ef0a │ │ │ │ │ + bvs fe89b378 │ │ │ │ │ andseq pc, r0, #-2147483600 @ 0x80000030 │ │ │ │ │ - b 13df2a4 │ │ │ │ │ + b 13df7a4 │ │ │ │ │ @ instruction: 0xf64743f3 │ │ │ │ │ @ instruction: 0xf6c912b1 │ │ │ │ │ strmi r6, [lr, #567]! @ 0x237 │ │ │ │ │ vqrdmulh.s d15, d3, d2 │ │ │ │ │ @ instruction: 0xf707fb02 │ │ │ │ │ @ instruction: 0xf000fb02 │ │ │ │ │ - blx a650a │ │ │ │ │ + blx a6a0a │ │ │ │ │ rscvs pc, r0, r1, lsl #2 │ │ │ │ │ movwne lr, #18884 @ 0x49c4 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xd3b962a3 │ │ │ │ │ - blne 1dc806c │ │ │ │ │ + blne 1dc856c │ │ │ │ │ ldrtmi r4, [r2], -r9, lsr #12 │ │ │ │ │ andseq pc, r8, r4, lsl #2 │ │ │ │ │ - stmib r0!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + svc 0x0060f7f6 │ │ │ │ │ adcvs r2, r6, #0 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ andseq pc, r8, r4, lsl #2 │ │ │ │ │ - @ instruction: 0xf7f74460 │ │ │ │ │ - bvs fe9089fc │ │ │ │ │ + @ instruction: 0xf7f64460 │ │ │ │ │ + bvs fe90a4fc │ │ │ │ │ ldrtmi r2, [fp], #-0 │ │ │ │ │ pop {r0, r1, r5, r7, r9, sp, lr} │ │ │ │ │ svclt 0x000083f8 │ │ │ │ │ strmi r6, [r1], -r3, asr #16 │ │ │ │ │ ldrlt r6, [r0], #-2306 @ 0xfffff6fe │ │ │ │ │ stmiavs r3, {r0, r1, r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ │ - b 13e87d0 │ │ │ │ │ + b 13e8cd0 │ │ │ │ │ stmvs fp, {r0, r1, r4, r5, r6, sp, lr} │ │ │ │ │ rscsvc lr, r3, r0, lsl #22 │ │ │ │ │ eorspl lr, r2, r0, lsl #22 │ │ │ │ │ adcscc lr, r4, r0, lsl #22 │ │ │ │ │ movwcs r6, #2698 @ 0xa8a │ │ │ │ │ - blmi 64c41c │ │ │ │ │ + blmi 64c91c │ │ │ │ │ @ instruction: 0xf85d4420 │ │ │ │ │ @ instruction: 0xf7fb4b04 │ │ │ │ │ vrecps.f32 d27, d22, d13 │ │ │ │ │ vshr.s64 d23, d17, #63 │ │ │ │ │ ldrmi r6, [r0], #-86 @ 0xffffffaa │ │ │ │ │ svclt 0x0000e7f0 │ │ │ │ │ andvs fp, r1, r9, lsl #20 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - blt 282fc │ │ │ │ │ + blt 287fc │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0098f8cc │ │ │ │ │ swpls fp, r1, [lr] │ │ │ │ │ andls r9, sp, r5, lsl #4 │ │ │ │ │ @@ -8553,73 +8873,73 @@ │ │ │ │ │ ldcpl 8, cr15, [r0], {94} @ 0x5e │ │ │ │ │ strvc pc, [fp, -r0, lsl #22] │ │ │ │ │ subcc pc, pc, lr, asr #12 │ │ │ │ │ sbcsvc pc, r4, r2, asr #5 │ │ │ │ │ stcls 8, cr15, [ip], {94} @ 0x5e │ │ │ │ │ stcmi 8, cr15, [r8], {94} @ 0x5e │ │ │ │ │ stchi 8, cr15, [r4], {94} @ 0x5e │ │ │ │ │ - blgt 4d280 │ │ │ │ │ - ldrbmi r9, [pc], #-2054 @ e3d4 │ │ │ │ │ + blgt 4d780 │ │ │ │ │ + ldrbmi r9, [pc], #-2054 @ e8d4 │ │ │ │ │ @ instruction: 0x0c00eb1c │ │ │ │ │ streq lr, [r1, -r7, asr #22] │ │ │ │ │ stmdals r3, {r2, r8, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf106fb01 │ │ │ │ │ tstne sl, r0, lsl #22 @ │ │ │ │ │ subcc pc, pc, lr, asr #12 │ │ │ │ │ sbcsvc pc, r4, r2, asr #5 │ │ │ │ │ - bvs 4d28c │ │ │ │ │ + bvs 4d78c │ │ │ │ │ ldrbmi r9, [r1], #-2055 @ 0xfffff7f9 │ │ │ │ │ - bl 10544d4 │ │ │ │ │ + bl 10549d4 │ │ │ │ │ stmdbls r4, {r1, r9} │ │ │ │ │ - b 13f4410 │ │ │ │ │ - b 12ed320 │ │ │ │ │ + b 13f4910 │ │ │ │ │ + b 12ed820 │ │ │ │ │ @ instruction: 0x07d20b52 │ │ │ │ │ @ instruction: 0xf105fb01 │ │ │ │ │ tstne r9, r0, lsl #22 @ │ │ │ │ │ subcc pc, pc, lr, asr #12 │ │ │ │ │ sbcsvc pc, r4, r2, asr #5 │ │ │ │ │ stmdbpl r0, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ strbmi r9, [r9], #-2053 @ 0xfffff7fb │ │ │ │ │ - bl 10544dc │ │ │ │ │ + bl 10549dc │ │ │ │ │ stmdbls r4, {r0, r1, r8, r9} │ │ │ │ │ - b 13f443c │ │ │ │ │ - b 12acf48 │ │ │ │ │ + b 13f493c │ │ │ │ │ + b 12ad448 │ │ │ │ │ @ instruction: 0x07db0a53 │ │ │ │ │ ldrbeq lr, [r5, #-2627] @ 0xfffff5bd │ │ │ │ │ @ instruction: 0xf104fb01 │ │ │ │ │ tstne r8, r0, lsl #22 @ │ │ │ │ │ subcc pc, pc, lr, asr #12 │ │ │ │ │ sbcsvc pc, r4, r2, asr #5 │ │ │ │ │ stmdami r0, {r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdane r4!, {r3, fp, ip, pc} │ │ │ │ │ strbmi r9, [r1], #-2057 @ 0xfffff7f7 │ │ │ │ │ stmiavc ip, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ tsteq r0, r1, asr #22 │ │ │ │ │ subseq lr, r6, r2, asr #20 │ │ │ │ │ - b 1210400 │ │ │ │ │ - b 11905c8 │ │ │ │ │ + b 1210900 │ │ │ │ │ + b 1190ac8 │ │ │ │ │ @ instruction: 0x07c90651 │ │ │ │ │ ldmdbeq r4, {r0, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x9c02990a │ │ │ │ │ - b 11d0478 │ │ │ │ │ + b 11d0978 │ │ │ │ │ andls r0, ip, ip, asr ip │ │ │ │ │ vqrdmulh.s d15, d11, d1 │ │ │ │ │ movwcc pc, #2820 @ 0xb04 @ │ │ │ │ │ - blx 5fd0e │ │ │ │ │ - blx 8acb2 │ │ │ │ │ - blx 14c0be │ │ │ │ │ - blx 116cca │ │ │ │ │ - blx 6c0b2 │ │ │ │ │ - blx 4b4ba │ │ │ │ │ - blx fea1f4ca │ │ │ │ │ + blx 6020e │ │ │ │ │ + blx 8b1b2 │ │ │ │ │ + blx 14c5be │ │ │ │ │ + blx 1171ca │ │ │ │ │ + blx 6c5b2 │ │ │ │ │ + blx 4b9ba │ │ │ │ │ + blx fea1f9ca │ │ │ │ │ andls r0, r6, r0, lsl #2 │ │ │ │ │ ldrmi r9, [r1], #-2050 @ 0xfffff7fe │ │ │ │ │ andeq pc, r0, #175104 @ 0x2ac00 │ │ │ │ │ stmdals r2, {r0, r1, r2, ip, pc} │ │ │ │ │ - blx fea9f522 │ │ │ │ │ + blx fea9fa22 │ │ │ │ │ andls r0, r5, r0, lsl #6 │ │ │ │ │ ldrtmi r9, [fp], #-2050 @ 0xfffff7fe │ │ │ │ │ streq pc, [r0, -r6, lsr #23] │ │ │ │ │ stmibne r0!, {r3, ip, pc}^ │ │ │ │ │ stmdals fp, {r0, r3, ip, pc} │ │ │ │ │ @ instruction: 0xf63f4570 │ │ │ │ │ strbtmi sl, [r7], -r1, ror #30 │ │ │ │ │ @@ -8629,149 +8949,149 @@ │ │ │ │ │ strls r7, [ip, #-3705] @ 0xfffff187 │ │ │ │ │ strcc pc, [r1, #-1605] @ 0xfffff9bb │ │ │ │ │ ldrbvs pc, [r3, #1741]! @ 0x6cd @ │ │ │ │ │ strteq pc, [r0], #-416 @ 0xfffffe60 │ │ │ │ │ @ instruction: 0xf0249806 │ │ │ │ │ strls r0, [r4], #-1055 @ 0xfffffbe1 │ │ │ │ │ @ instruction: 0xf408fb05 │ │ │ │ │ - blx 3b3d3e │ │ │ │ │ - blx fea1f522 │ │ │ │ │ + blx 3b423e │ │ │ │ │ + blx fea1fa22 │ │ │ │ │ strtmi r7, [r0], #2062 @ 0x80e │ │ │ │ │ - b 110e61c │ │ │ │ │ + b 110eb1c │ │ │ │ │ ldrdeq r7, [r9], #-65 @ 0xffffffbf │ │ │ │ │ bicsvc lr, r0, r1, asr #20 │ │ │ │ │ ldrbeq r9, [r9, r6, lsl #2]! │ │ │ │ │ subseq lr, r8, r1, asr #20 │ │ │ │ │ stmdals r7, {r0, r1, ip, pc} │ │ │ │ │ stmiavc r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldmdaeq r7, {r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ - b 104ec30 │ │ │ │ │ + b 104f130 │ │ │ │ │ bicseq r6, r2, r2, asr r1 │ │ │ │ │ subsvs lr, r0, #270336 @ 0x42000 │ │ │ │ │ andls r9, r7, #851968 @ 0xd0000 │ │ │ │ │ - bls 2d5658 │ │ │ │ │ + bls 2d5b58 │ │ │ │ │ svcls 0x0004463e │ │ │ │ │ svclt 0x003842b2 │ │ │ │ │ stmdane r1!, {r8, r9, sl, sp}^ │ │ │ │ │ andmi lr, r6, #3620864 @ 0x374000 │ │ │ │ │ streq lr, [r2], -r4, asr #22 │ │ │ │ │ eoreq pc, r0, #0, 2 │ │ │ │ │ ldmne sl!, {r0, r2, fp, ip, pc} │ │ │ │ │ - blx 172d92 │ │ │ │ │ - blx 3cad8e │ │ │ │ │ + blx 173292 │ │ │ │ │ + blx 3cb28e │ │ │ │ │ svcls 0x0009240c │ │ │ │ │ - blx feacf172 │ │ │ │ │ - b 10c11a4 │ │ │ │ │ + blx feacf672 │ │ │ │ │ + b 10c16a4 │ │ │ │ │ tsteq fp, #805306369 @ 0x30000001 │ │ │ │ │ - b 10d479c │ │ │ │ │ - bl 11a31b8 │ │ │ │ │ + b 10d4c9c │ │ │ │ │ + bl 11a36b8 │ │ │ │ │ stmdals r3, {r0, r1, r8, r9} │ │ │ │ │ strtmi r9, [r3], #3594 @ 0xe0a │ │ │ │ │ @ instruction: 0xf400fb06 │ │ │ │ │ - blx 34592 │ │ │ │ │ + blx 34a92 │ │ │ │ │ stmdals r8, {r3, sl, lr} │ │ │ │ │ stmdavs r3!, {r1, r3, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldmcs r2!, {r2, r3, r6, r7, r9, ip, sp, lr, pc} │ │ │ │ │ - b 104f79c │ │ │ │ │ + b 104fc9c │ │ │ │ │ ldmdane r1, {r0, r1, r2, r4, r7, r8, ip, sp}^ │ │ │ │ │ addmi lr, r7, #323584 @ 0x4f000 │ │ │ │ │ addscc lr, r0, #270336 @ 0x42000 │ │ │ │ │ movweq lr, #11075 @ 0x2b43 │ │ │ │ │ andeq lr, r2, #3620864 @ 0x374000 │ │ │ │ │ strcs pc, [r0, -r2, lsr #23] │ │ │ │ │ ldrtmi r4, [ip], #-81 @ 0xffffffaf │ │ │ │ │ - b 13de728 │ │ │ │ │ - b 10eb4ec │ │ │ │ │ - b 13cf32c │ │ │ │ │ - blx 1ad4f2 │ │ │ │ │ + b 13dec28 │ │ │ │ │ + b 10eb9ec │ │ │ │ │ + b 13cf82c │ │ │ │ │ + blx 1ad9f2 │ │ │ │ │ cdpls 2, 0, cr15, cr15, cr1, {0} │ │ │ │ │ andcs pc, r4, #0, 22 │ │ │ │ │ - blx 174602 │ │ │ │ │ - b 130b5fc │ │ │ │ │ - blx fea9134a │ │ │ │ │ - blx 1ace16 │ │ │ │ │ - blx 3cb9f6 │ │ │ │ │ - blx fe9a3a0a │ │ │ │ │ - blx 3bfe22 │ │ │ │ │ + blx 174b02 │ │ │ │ │ + b 130bafc │ │ │ │ │ + blx fea9184a │ │ │ │ │ + blx 1ad316 │ │ │ │ │ + blx 3cbef6 │ │ │ │ │ + blx fe9a3f0a │ │ │ │ │ + blx 3c0322 │ │ │ │ │ stmdals sl, {sl, lr} │ │ │ │ │ stcls 4, cr4, [r2, #-184] @ 0xffffff48 │ │ │ │ │ - blx 1f87e │ │ │ │ │ - blx fe88de06 │ │ │ │ │ - blx 15ea12 │ │ │ │ │ + blx 1fd7e │ │ │ │ │ + blx fe88e306 │ │ │ │ │ + blx 15ef12 │ │ │ │ │ ldrmi lr, [r1], #-3595 @ 0xfffff1f5 │ │ │ │ │ movwcs pc, #23459 @ 0x5ba3 @ │ │ │ │ │ - bl 51f880 │ │ │ │ │ + bl 51fd80 │ │ │ │ │ @ instruction: 0xf64c0308 │ │ │ │ │ @ instruction: 0xf2c82477 │ │ │ │ │ - b fe0e39c0 │ │ │ │ │ - bl 104f220 │ │ │ │ │ - b fe04ea2c │ │ │ │ │ + b fe0e3ec0 │ │ │ │ │ + bl 104f720 │ │ │ │ │ + b fe04ef2c │ │ │ │ │ ldrbeq r0, [r9, lr, lsl #4]! │ │ │ │ │ cmpeq sl, r1, asr #20 │ │ │ │ │ - bvc ff2c8f64 │ │ │ │ │ - beq 1608f54 │ │ │ │ │ + bvc ff2c9464 │ │ │ │ │ + beq 1609454 │ │ │ │ │ @ instruction: 0xf703fb00 │ │ │ │ │ strvc pc, [r2, -r5, lsl #22] │ │ │ │ │ andcc pc, r5, #166912 @ 0x28c00 │ │ │ │ │ - blx 1f69a │ │ │ │ │ - blx 18ae46 │ │ │ │ │ - bl 4d6e6c │ │ │ │ │ - blx fe84f26a │ │ │ │ │ - bl 1115e60 │ │ │ │ │ + blx 1fb9a │ │ │ │ │ + blx 18b346 │ │ │ │ │ + bl 4d736c │ │ │ │ │ + blx fe84f76a │ │ │ │ │ + bl 1116360 │ │ │ │ │ submi r0, fp, r7, lsl #14 │ │ │ │ │ rsbsmi r4, sl, r2, ror r4 │ │ │ │ │ bicvc lr, ip, pc, asr #20 │ │ │ │ │ cmpeq r6, r1, asr #20 │ │ │ │ │ - blx 1063a │ │ │ │ │ - b 11cc270 │ │ │ │ │ - blx 14ffda │ │ │ │ │ - blx fe8eae76 │ │ │ │ │ + blx 10b3a │ │ │ │ │ + b 11cc770 │ │ │ │ │ + blx 1504da │ │ │ │ │ + blx fe8eb376 │ │ │ │ │ ldrtmi r3, [sl], #-1797 @ 0xfffff8fb │ │ │ │ │ @ instruction: 0xf701fb00 │ │ │ │ │ strvc pc, [r6], -r5, lsl #22 │ │ │ │ │ movweq lr, #35603 @ 0x8b13 │ │ │ │ │ strne pc, [r5, -r1, lsr #23] │ │ │ │ │ andeq lr, r2, #68, 22 @ 0x11000 │ │ │ │ │ ldmibne r1!, {r0, r1, r3, r6, lr}^ │ │ │ │ │ - blx 1e7d2 │ │ │ │ │ - blx 18ae9e │ │ │ │ │ - blx fe8d6e9a │ │ │ │ │ + blx 1ecd2 │ │ │ │ │ + blx 18b39e │ │ │ │ │ + blx fe8d739a │ │ │ │ │ strmi r3, [r2], #-5 │ │ │ │ │ andeq lr, r8, r3, lsl fp │ │ │ │ │ tsteq r2, r4, asr #22 │ │ │ │ │ stmdbls r5, {r0, r1, r3, sp, lr, pc} │ │ │ │ │ sbcvc pc, r5, #1610612740 @ 0x60000004 │ │ │ │ │ subsvs pc, r6, #268435468 @ 0x1000000c │ │ │ │ │ @ instruction: 0xf64e1888 │ │ │ │ │ vaddw.s8 , q1, d31 │ │ │ │ │ - bl 106ae08 │ │ │ │ │ - blls 38eac8 │ │ │ │ │ - bls 3576c4 │ │ │ │ │ + bl 106b308 │ │ │ │ │ + blls 38efc8 │ │ │ │ │ + bls 357bc4 │ │ │ │ │ strls r1, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ │ tsteq r0, r1, asr #2 @ │ │ │ │ │ ldc2l 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ │ pop {r0, r4, ip, sp, pc} │ │ │ │ │ svclt 0x00008ff0 │ │ │ │ │ - @ instruction: 0xf7f72058 │ │ │ │ │ - svclt 0x0000b925 │ │ │ │ │ + @ instruction: 0xf7f62058 │ │ │ │ │ + svclt 0x0000bea5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb658e4 │ │ │ │ │ + bl feb65de4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7f60ff8 │ │ │ │ │ - andcs lr, r0, r2, lsr #29 │ │ │ │ │ + andcs lr, r0, r2, lsr #24 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ @ instruction: 0xf7f62258 │ │ │ │ │ - svclt 0x0000bfa7 │ │ │ │ │ + svclt 0x0000bd27 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb65904 │ │ │ │ │ + bl feb65e04 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ tstcs r0, r4, lsl r6 │ │ │ │ │ @ instruction: 0x461e2258 │ │ │ │ │ - stcl 7, cr15, [ip, #984]! @ 0x3d8 │ │ │ │ │ + bl 1b4cbf0 │ │ │ │ │ bicspl pc, r6, #-1342177276 @ 0xb0000004 │ │ │ │ │ bicpl pc, r0, #211812352 @ 0xca00000 │ │ │ │ │ vadd.i8 , q9, │ │ │ │ │ vmlal.s , d22, d2[7] │ │ │ │ │ adcvs r0, fp, sl, ror #5 │ │ │ │ │ movtcc pc, #63054 @ 0xf64e @ │ │ │ │ │ bicsvc pc, r4, #536870924 @ 0x2000000c │ │ │ │ │ @@ -8789,24 +9109,24 @@ │ │ │ │ │ andeq pc, r0, pc, asr #32 │ │ │ │ │ movweq lr, #27459 @ 0x6b43 │ │ │ │ │ eorvs r6, ip, #234 @ 0xea │ │ │ │ │ ldcllt 2, cr6, [r0, #-428]! @ 0xfffffe54 │ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ │ push {r0, r2, r4, r7, r8, pc} │ │ │ │ │ @ instruction: 0xf44f4ff0 │ │ │ │ │ - bl feb65980 │ │ │ │ │ + bl feb65e80 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r3, r4, r5, r7, r8, r9, sl, fp} │ │ │ │ │ stcvs 0, cr11, [r6], {137} @ 0x89 │ │ │ │ │ ldmne fp, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ stmdavs r3, {r0, r1, sp, lr}^ │ │ │ │ │ pkhbtmi r4, sl, r5, lsl #12 │ │ │ │ │ movweq pc, #323 @ 0x143 @ │ │ │ │ │ ldmne r3!, {r0, r1, r6, sp, lr} │ │ │ │ │ - blcs 7d49c4 │ │ │ │ │ + blcs 7d4ec4 │ │ │ │ │ vhadd.s8 d25, d0, d5 │ │ │ │ │ mcrcs 1, 0, r8, cr0, cr13, {3} │ │ │ │ │ sbchi pc, r5, r0, asr #32 │ │ │ │ │ @ instruction: 0xf10a9b05 │ │ │ │ │ ldrbmi r0, [fp, #-2848] @ 0xfffff4e0 │ │ │ │ │ adcshi pc, r7, r0, asr #1 │ │ │ │ │ stmdavs r2, {r0, r1, r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @@ -8829,179 +9149,179 @@ │ │ │ │ │ @ instruction: 0xf8cd9503 │ │ │ │ │ @ instruction: 0xf8deb01c │ │ │ │ │ @ instruction: 0xf10ea000 │ │ │ │ │ @ instruction: 0xf85e0e20 │ │ │ │ │ stcls 12, cr11, [r2, #-112] @ 0xffffff90 │ │ │ │ │ vqdmulh.s d15, d10, d9 │ │ │ │ │ andcs pc, fp, #12, 22 @ 0x3000 │ │ │ │ │ - blge 34d6c8 │ │ │ │ │ - beq 18948c │ │ │ │ │ - bl 109f990 │ │ │ │ │ - b 13cf044 │ │ │ │ │ - b 11ac358 │ │ │ │ │ + blge 34dbc8 │ │ │ │ │ + beq 18998c │ │ │ │ │ + bl 109fe90 │ │ │ │ │ + b 13cf544 │ │ │ │ │ + b 11ac858 │ │ │ │ │ @ instruction: 0x07d20652 │ │ │ │ │ subseq lr, sl, #270336 @ 0x42000 │ │ │ │ │ - blx 1cd45c │ │ │ │ │ + blx 1cd95c │ │ │ │ │ andge pc, r2, #0, 22 │ │ │ │ │ strpl pc, [r0], -r6, lsr #23 │ │ │ │ │ ldrmi r9, [r6], #-1282 @ 0xfffffafe │ │ │ │ │ strpl lr, [r2], -r7, asr #19 │ │ │ │ │ @ instruction: 0xf85e9d03 │ │ │ │ │ @ instruction: 0xf85eac18 │ │ │ │ │ - blx 27d8aa │ │ │ │ │ - blx 34b086 │ │ │ │ │ - blx fea9708e │ │ │ │ │ - bl 6b9494 │ │ │ │ │ + blx 27ddaa │ │ │ │ │ + blx 34b586 │ │ │ │ │ + blx fea9758e │ │ │ │ │ + bl 6b9994 │ │ │ │ │ ldrbmi r0, [sl], #-2565 @ 0xfffff5fb │ │ │ │ │ andeq lr, r4, #67584 @ 0x10800 │ │ │ │ │ strbvc lr, [sl, #2639] @ 0xa4f │ │ │ │ │ ldrbeq lr, [r2, #-2629] @ 0xfffff5bb │ │ │ │ │ - b 10907c0 │ │ │ │ │ - blx 20f9e6 │ │ │ │ │ - blx 4b096 │ │ │ │ │ - blx fe957096 │ │ │ │ │ + b 1090cc0 │ │ │ │ │ + blx 20fee6 │ │ │ │ │ + blx 4b596 │ │ │ │ │ + blx fe957596 │ │ │ │ │ strls r5, [r3, #-1024] @ 0xfffffc00 │ │ │ │ │ stmib r7, {r2, r4, sl, lr}^ │ │ │ │ │ stcls 4, cr5, [r0, #-16] │ │ │ │ │ ldcge 8, cr15, [r0], {94} @ 0x5e │ │ │ │ │ stclt 8, cr15, [ip], {94} @ 0x5e │ │ │ │ │ vqdmulh.s d15, d10, d9 │ │ │ │ │ andcs pc, fp, #12, 22 @ 0x3000 │ │ │ │ │ - blge 34d74c │ │ │ │ │ - beq 189510 │ │ │ │ │ - bl 109fa14 │ │ │ │ │ - b 13cf0b4 │ │ │ │ │ - b 106afdc │ │ │ │ │ + blge 34dc4c │ │ │ │ │ + beq 189a10 │ │ │ │ │ + bl 109ff14 │ │ │ │ │ + b 13cf5b4 │ │ │ │ │ + b 106b4dc │ │ │ │ │ @ instruction: 0x07d20152 │ │ │ │ │ - beq 16c91c4 │ │ │ │ │ + beq 16c96c4 │ │ │ │ │ vqdmulh.s d15, d1, d8 │ │ │ │ │ andcs pc, sl, #0, 22 │ │ │ │ │ smlatbpl r0, r1, fp, pc @ │ │ │ │ │ ldrmi r9, [r1], #-1280 @ 0xfffffb00 │ │ │ │ │ smlabtpl r6, r7, r9, lr │ │ │ │ │ @ instruction: 0xf85e9d01 │ │ │ │ │ @ instruction: 0xf85eac08 │ │ │ │ │ - blx 27d8ee │ │ │ │ │ - blx 34b10a │ │ │ │ │ - blx fea97112 │ │ │ │ │ - bl 6b9518 │ │ │ │ │ + blx 27ddee │ │ │ │ │ + blx 34b60a │ │ │ │ │ + blx fea97612 │ │ │ │ │ + bl 6b9a18 │ │ │ │ │ ldrbmi r0, [sl], #-2565 @ 0xfffff5fb │ │ │ │ │ andeq lr, r3, #67584 @ 0x10800 │ │ │ │ │ bicvc lr, sl, #323584 @ 0x4f000 │ │ │ │ │ cmpeq r2, #274432 @ 0x43000 │ │ │ │ │ - b 1090844 │ │ │ │ │ - blx 21126a │ │ │ │ │ - blx 4b112 │ │ │ │ │ - blx fe8d7132 │ │ │ │ │ + b 1090d44 │ │ │ │ │ + blx 21176a │ │ │ │ │ + blx 4b612 │ │ │ │ │ + blx fe8d7632 │ │ │ │ │ strls r5, [r1, #-768] @ 0xfffffd00 │ │ │ │ │ - bls 11f95c │ │ │ │ │ + bls 11fe5c │ │ │ │ │ movwpl lr, #35271 @ 0x89c7 │ │ │ │ │ @ instruction: 0xf4bf4572 │ │ │ │ │ ldmib sp, {r1, r2, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ - bl fe8b9538 │ │ │ │ │ + bl fe8b9a38 │ │ │ │ │ @ instruction: 0xf023030a │ │ │ │ │ - bl 2cf5a4 │ │ │ │ │ - blls 151138 │ │ │ │ │ + bl 2cfaa4 │ │ │ │ │ + blls 151638 │ │ │ │ │ @ instruction: 0xf0c0459a │ │ │ │ │ andcs r8, r0, sl, lsr #1 │ │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1078ff0 │ │ │ │ │ @ instruction: 0xf1c60028 │ │ │ │ │ ldrtmi r0, [r0], #-544 @ 0xfffffde0 │ │ │ │ │ - mcr 7, 4, pc, cr2, cr6, {7} @ │ │ │ │ │ + stc 7, cr15, [r2], {246} @ 0xf6 │ │ │ │ │ @ instruction: 0xf8d76ab9 │ │ │ │ │ @ instruction: 0xf64ac02c │ │ │ │ │ vrsra.s8 d22, d29, #4 │ │ │ │ │ @ instruction: 0xf64e23b2 │ │ │ │ │ vmlal.s , d2, d3[3] │ │ │ │ │ - blvs fab4b0 │ │ │ │ │ - blx e975a │ │ │ │ │ + blvs fab9b0 │ │ │ │ │ + blx e9c5a │ │ │ │ │ @ instruction: 0xf8d7f001 │ │ │ │ │ - blx aea4e │ │ │ │ │ + blx aef4e │ │ │ │ │ @ instruction: 0xf8d7000c │ │ │ │ │ - blx fe87aa66 │ │ │ │ │ + blx fe87af66 │ │ │ │ │ @ instruction: 0xf8d7c102 │ │ │ │ │ ldclvs 0, cr9, [ip], #-256 @ 0xffffff00 │ │ │ │ │ ldmvs r9!, {r3, sl, lr} │ │ │ │ │ vseleq.f64 d15, d8, d3 │ │ │ │ │ @ instruction: 0x0c01eb1c │ │ │ │ │ @ instruction: 0xf106fb03 │ │ │ │ │ tstne r5, r2, lsl #22 @ │ │ │ │ │ - blx a8d8a │ │ │ │ │ + blx a928a │ │ │ │ │ @ instruction: 0xf8d7ee0b │ │ │ │ │ - bl 103aabc │ │ │ │ │ - blx fe98e9b6 │ │ │ │ │ - blx e7dae │ │ │ │ │ + bl 103afbc │ │ │ │ │ + blx fe98eeb6 │ │ │ │ │ + blx e82ae │ │ │ │ │ @ instruction: 0xf1cbf309 │ │ │ │ │ strtmi r0, [r9], #-2848 @ 0xfffff4e0 │ │ │ │ │ - blx a8ea6 │ │ │ │ │ + blx a93a6 │ │ │ │ │ strcs r3, [r0], #-772 @ 0xfffffcfc │ │ │ │ │ ldmdbvs sp!, {r1, r2, r4, r5, r6, r8, fp, ip}^ │ │ │ │ │ ldrbmi r6, [sl], #1212 @ 0x4bc │ │ │ │ │ tsteq r5, r1, asr #22 │ │ │ │ │ strhi pc, [r2, #-2984] @ 0xfffff458 │ │ │ │ │ stmdbcs r2, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - bleq 84adf4 │ │ │ │ │ + bleq 84b2f4 │ │ │ │ │ ldmibvs sp!, {r1, r2, r3, r5, r7, sl, lr} │ │ │ │ │ - b 13dfb00 │ │ │ │ │ - bl 62d108 │ │ │ │ │ + b 13e0000 │ │ │ │ │ + bl 62d608 │ │ │ │ │ ldmibvs sp!, {r0, r2, fp}^ │ │ │ │ │ ldmdbeq r0, {r0, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ sbcvc lr, r0, pc, asr #20 │ │ │ │ │ vmlseq.f64 d14, d5, d14 │ │ │ │ │ - b 10292e0 │ │ │ │ │ - b 13ceb60 │ │ │ │ │ + b 10297e0 │ │ │ │ │ + b 13cf060 │ │ │ │ │ ldmdbne r2, {r1, r2, r6, r7, sl, fp, ip, sp, lr}^ │ │ │ │ │ mrrceq 10, 4, lr, r1, cr12 │ │ │ │ │ - b 13e93f0 │ │ │ │ │ - b 106b104 │ │ │ │ │ - b 13cef5c │ │ │ │ │ - bl 10ec528 │ │ │ │ │ - b 118f620 │ │ │ │ │ - b 13d0388 │ │ │ │ │ + b 13e98f0 │ │ │ │ │ + b 106b604 │ │ │ │ │ + b 13cf45c │ │ │ │ │ + bl 10eca28 │ │ │ │ │ + b 118fb20 │ │ │ │ │ + b 13d0888 │ │ │ │ │ @ instruction: 0xf6477ece │ │ │ │ │ @ instruction: 0xf6c915b1 │ │ │ │ │ - b 13a7ef8 │ │ │ │ │ - b 13d2380 │ │ │ │ │ - b 122cd2c │ │ │ │ │ + b 13a83f8 │ │ │ │ │ + b 13d2880 │ │ │ │ │ + b 122d22c │ │ │ │ │ @ instruction: 0x07db0853 │ │ │ │ │ cmpeq r2, #274432 @ 0x43000 │ │ │ │ │ addcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ rscpl pc, fp, #200, 4 @ 0x8000000c │ │ │ │ │ @ instruction: 0xf409fb05 │ │ │ │ │ andmi pc, r0, r2, lsl #22 │ │ │ │ │ @ instruction: 0xf40cfb05 │ │ │ │ │ tstmi r1, r2, lsl #22 @ │ │ │ │ │ @ instruction: 0xf406fb05 │ │ │ │ │ @ instruction: 0xf508fb05 │ │ │ │ │ strmi pc, [lr], #-2818 @ 0xfffff4fe │ │ │ │ │ strpl pc, [r3, #-2818] @ 0xfffff4fe │ │ │ │ │ vmlacc.f64 d15, d18, d25 │ │ │ │ │ ldrbtmi r6, [r0], #-187 @ 0xffffff45 │ │ │ │ │ - blx feb26e42 │ │ │ │ │ + blx feb27342 │ │ │ │ │ teqvs fp, r2 │ │ │ │ │ movwvs pc, #11174 @ 0x2ba6 @ │ │ │ │ │ @ instruction: 0x61be4401 │ │ │ │ │ - blx fea1fae2 │ │ │ │ │ + blx fea1ffe2 │ │ │ │ │ eorsvs r3, fp, #536870912 @ 0x20000000 │ │ │ │ │ ldrmi r9, [r5], #-2821 @ 0xfffff4fb │ │ │ │ │ ldrbmi r6, [fp, #-377] @ 0xfffffe87 │ │ │ │ │ rsbsvs r6, sp, #252, 2 @ 0x3f │ │ │ │ │ svcge 0x0053f4ff │ │ │ │ │ - bl fe9084f0 │ │ │ │ │ + bl fe9089f0 │ │ │ │ │ ldrbmi r0, [r1], -sl, lsl #8 │ │ │ │ │ @ instruction: 0xf1074622 │ │ │ │ │ @ instruction: 0xf7f60028 │ │ │ │ │ - ldrdcs lr, [r0], -ip │ │ │ │ │ + andcs lr, r0, ip, asr fp │ │ │ │ │ @ instruction: 0xb00964bc │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ eoreq pc, r8, r7, lsl #2 │ │ │ │ │ @ instruction: 0xf7f64430 │ │ │ │ │ - ldcvs 13, cr14, [fp], #832 @ 0x340 │ │ │ │ │ + vldmiavs fp!, {d14-} │ │ │ │ │ strtmi r2, [fp], #-0 │ │ │ │ │ @ instruction: 0xb00964bb │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ @@ -9016,134 +9336,134 @@ │ │ │ │ │ @ instruction: 0xf64a0602 │ │ │ │ │ vshrn.i16 d22, , #4 │ │ │ │ │ @ instruction: 0xf64e28b2 │ │ │ │ │ vqrdmlah.s d19, d2, d3[3] │ │ │ │ │ @ instruction: 0xf6477ed4 │ │ │ │ │ @ instruction: 0xf6c914b1 │ │ │ │ │ subeq r6, r5, r7, lsr r4 │ │ │ │ │ - blge 149254 │ │ │ │ │ + blge 149754 │ │ │ │ │ @ instruction: 0xf700fb08 │ │ │ │ │ strvc pc, [r6, -lr, lsl #22] │ │ │ │ │ ldrbvc lr, [r6, #2629] @ 0xa45 │ │ │ │ │ @ instruction: 0xf64c0076 │ │ │ │ │ vmull.s8 q9, d24, d7 │ │ │ │ │ - b 11a5ed0 │ │ │ │ │ - blx fe82d26a │ │ │ │ │ + b 11a63d0 │ │ │ │ │ + blx fe82d76a │ │ │ │ │ strmi r6, [r7], #-14 │ │ │ │ │ sbcne lr, sl, pc, asr #20 │ │ │ │ │ subsvs lr, fp, r0, asr #20 │ │ │ │ │ - b 13d4bec │ │ │ │ │ - b 102ae54 │ │ │ │ │ - b 13cec9c │ │ │ │ │ - b 11eca60 │ │ │ │ │ - blx 2108a2 │ │ │ │ │ - blx 3cc376 │ │ │ │ │ - b 13e837c │ │ │ │ │ - b 12d5a80 │ │ │ │ │ - bl 12698c0 │ │ │ │ │ - b 13d1788 │ │ │ │ │ - b 125cf64 │ │ │ │ │ - bl 564fb0 │ │ │ │ │ - blx fea8ff8e │ │ │ │ │ + b 13d50ec │ │ │ │ │ + b 102b354 │ │ │ │ │ + b 13cf19c │ │ │ │ │ + b 11ecf60 │ │ │ │ │ + blx 210da2 │ │ │ │ │ + blx 3cc876 │ │ │ │ │ + b 13e887c │ │ │ │ │ + b 12d5f80 │ │ │ │ │ + bl 1269dc0 │ │ │ │ │ + b 13d1c88 │ │ │ │ │ + b 125d464 │ │ │ │ │ + bl 5654b0 │ │ │ │ │ + blx fea9048e │ │ │ │ │ ldrbmi r9, [r6], #-2574 @ 0xfffff5f2 │ │ │ │ │ - blx 4d780 │ │ │ │ │ - bge 20d7a4 │ │ │ │ │ + blx 4dc80 │ │ │ │ │ + bge 20dca4 │ │ │ │ │ strcc lr, [r3, -pc, asr #20] │ │ │ │ │ - b 11e93c8 │ │ │ │ │ - bl 12e47c4 │ │ │ │ │ - b 13d07a0 │ │ │ │ │ - bvs 14e1994 │ │ │ │ │ - blcc fe5094b8 │ │ │ │ │ - bleq 3097e4 │ │ │ │ │ + b 11e98c8 │ │ │ │ │ + bl 12e4cc4 │ │ │ │ │ + b 13d0ca0 │ │ │ │ │ + bvs 14e1e94 │ │ │ │ │ + blcc fe5099b8 │ │ │ │ │ + bleq 309ce4 │ │ │ │ │ streq pc, [ip, #-2976] @ 0xfffff460 │ │ │ │ │ - b 13dfcec │ │ │ │ │ - bvs 4e15a8 │ │ │ │ │ + b 13e01ec │ │ │ │ │ + bvs 4e1aa8 │ │ │ │ │ andeq lr, r0, fp, lsl #21 │ │ │ │ │ - bcc fe5094cc │ │ │ │ │ - bl 11f57b4 │ │ │ │ │ + bcc fe5099cc │ │ │ │ │ + bl 11f5cb4 │ │ │ │ │ rsbmi r0, pc, sl, lsl #14 │ │ │ │ │ strbvc lr, [r9, #2639] @ 0xa4f │ │ │ │ │ ldrbeq lr, [r6, #-2629] @ 0xfffff5bb │ │ │ │ │ - b 1190b90 │ │ │ │ │ - blx 110522 │ │ │ │ │ - blx 34cfc2 │ │ │ │ │ - blx 2347e2 │ │ │ │ │ - blx 3ccfce │ │ │ │ │ - bvs 4f4fd8 │ │ │ │ │ - bne 3cda54 │ │ │ │ │ - blx 21fefe │ │ │ │ │ - bvs 150cbe4 │ │ │ │ │ + b 1191090 │ │ │ │ │ + blx 110a22 │ │ │ │ │ + blx 34d4c2 │ │ │ │ │ + blx 234ce2 │ │ │ │ │ + blx 3cd4ce │ │ │ │ │ + bvs 4f54d8 │ │ │ │ │ + bne 3cdf54 │ │ │ │ │ + blx 2203fe │ │ │ │ │ + bvs 150d0e4 │ │ │ │ │ stmdahi r3, {r1, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blx fe8e942e │ │ │ │ │ + blx fe8e992e │ │ │ │ │ strbmi lr, [r8], #2318 @ 0x90e │ │ │ │ │ andls pc, ip, r0, lsr #23 │ │ │ │ │ - blx 11fcce │ │ │ │ │ - blx 34c806 │ │ │ │ │ - blx fe96c80e │ │ │ │ │ + blx 1201ce │ │ │ │ │ + blx 34cd06 │ │ │ │ │ + blx fe96cd0e │ │ │ │ │ ldrtmi r6, [sp], #-1292 @ 0xfffffaf4 │ │ │ │ │ strbvs pc, [r3, -sl, asr #12]! @ │ │ │ │ │ ldrcs pc, [r2, ip, asr #5]! │ │ │ │ │ stmdbeq r7, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r9, {r1, r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtcs pc, [r7], -ip, asr #12 @ │ │ │ │ │ strbtpl pc, [fp], r8, asr #5 @ │ │ │ │ │ andeq lr, r6, r0, asr #22 │ │ │ │ │ strbeq r4, [sp, r8, rrx] │ │ │ │ │ ldrbeq lr, [sl, #-2629] @ 0xfffff5bb │ │ │ │ │ - bvc ff2c955c │ │ │ │ │ - beq 148954c │ │ │ │ │ + bvc ff2c9a5c │ │ │ │ │ + beq 1489a4c │ │ │ │ │ @ instruction: 0xf109fb04 │ │ │ │ │ andne pc, r0, ip, lsl #22 │ │ │ │ │ stmdblt ip, {r0, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blx 11fd56 │ │ │ │ │ - blx 34d04e │ │ │ │ │ - bl 6f5064 │ │ │ │ │ - blx fe95185e │ │ │ │ │ - bl 1195474 │ │ │ │ │ - b fe04ec48 │ │ │ │ │ + blx 120256 │ │ │ │ │ + blx 34d54e │ │ │ │ │ + bl 6f5564 │ │ │ │ │ + blx fe951d5e │ │ │ │ │ + bl 1195974 │ │ │ │ │ + b fe04f148 │ │ │ │ │ ldrbmi r0, [r1], #267 @ 0x10b │ │ │ │ │ stmdbeq r0, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ sbcvc lr, lr, pc, asr #20 │ │ │ │ │ subseq lr, r8, r0, asr #20 │ │ │ │ │ stmiavc r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf501fb04 │ │ │ │ │ ldmdaeq lr, {r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ strpl pc, [r9, #-2828] @ 0xfffff4f4 │ │ │ │ │ vmlane.f64 d15, d28, d17 │ │ │ │ │ - bl 45fe44 │ │ │ │ │ - blx 112492 │ │ │ │ │ - bl 11cb078 │ │ │ │ │ - blx 310092 │ │ │ │ │ - blx fe8130a2 │ │ │ │ │ - b fe010cb4 │ │ │ │ │ + bl 460344 │ │ │ │ │ + blx 112992 │ │ │ │ │ + bl 11cb578 │ │ │ │ │ + blx 310592 │ │ │ │ │ + blx fe8135a2 │ │ │ │ │ + b fe0111b4 │ │ │ │ │ strbmi r0, [r1], #-14 │ │ │ │ │ - blx 1ee32 │ │ │ │ │ - blx 34bca2 │ │ │ │ │ - blx fe81fc9a │ │ │ │ │ + blx 1f332 │ │ │ │ │ + blx 34c1a2 │ │ │ │ │ + blx fe82019a │ │ │ │ │ strbtmi r0, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ │ - bl 119539c │ │ │ │ │ + bl 119589c │ │ │ │ │ stcls 1, cr0, [r4], {4} │ │ │ │ │ - blls 15b544 │ │ │ │ │ - bl 10d4d28 │ │ │ │ │ + blls 15ba44 │ │ │ │ │ + bl 10d5228 │ │ │ │ │ strtmi r0, [r3], -r1, lsl #2 │ │ │ │ │ strls r2, [r0], #-1024 @ 0xfffffc00 │ │ │ │ │ - blx 4cca2 │ │ │ │ │ + blx 4d1a2 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ - blls f2c7c │ │ │ │ │ + blls f317c │ │ │ │ │ sbcvc pc, r5, r6, asr #4 │ │ │ │ │ subsvs pc, r6, r1, asr #5 │ │ │ │ │ @ instruction: 0xf64e1808 │ │ │ │ │ vaddw.s8 , q1, d31 │ │ │ │ │ - bl 106b420 │ │ │ │ │ + bl 106b920 │ │ │ │ │ strb r0, [r4, r3, lsl #2]! │ │ │ │ │ - blt 6fd520 │ │ │ │ │ + blt 6fda20 │ │ │ │ │ andvs r6, r3, r2, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r0, fp, sp, lr}^ │ │ │ │ │ - blt 3d50c │ │ │ │ │ + blt 3da0c │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ strmi fp, [sp], -r3, lsl #1 │ │ │ │ │ ldmdbcs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @@ -9158,93 +9478,93 @@ │ │ │ │ │ orrvc pc, r2, r6, asr #5 │ │ │ │ │ stcvs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ vqadd.s8 q10, , │ │ │ │ │ @ instruction: 0xf6c0223a │ │ │ │ │ mlsmi r2, r6, r2, r1 │ │ │ │ │ teqmi fp, #78643200 @ 0x4b00000 @ │ │ │ │ │ cmpvc r6, #211812352 @ 0xca00000 @ │ │ │ │ │ - b fe0d4ff4 │ │ │ │ │ - blt 34f960 │ │ │ │ │ + b fe0d54f4 │ │ │ │ │ + blt 34fe60 │ │ │ │ │ streq pc, [r0], -r3, asr #2 │ │ │ │ │ - blt 1552e0 │ │ │ │ │ + blt 1557e0 │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ stc2 7, cr15, [r8], {251} @ 0xfb │ │ │ │ │ vadd.i8 d17, d6, d20 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ - bl 1167abc │ │ │ │ │ + bl 1167fbc │ │ │ │ │ @ instruction: 0xf6470201 │ │ │ │ │ @ instruction: 0xf6c915f9 │ │ │ │ │ - b fe12824c │ │ │ │ │ - blx d3ebe │ │ │ │ │ - blx 18b18a │ │ │ │ │ - blx fe913186 │ │ │ │ │ + b fe12874c │ │ │ │ │ + blx d43be │ │ │ │ │ + blx 18b68a │ │ │ │ │ + blx fe913686 │ │ │ │ │ ldrmi r0, [r9], #-773 @ 0xfffffcfb │ │ │ │ │ andlt r4, r3, r8, asr #32 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ stmdble r7, {r7, r8, fp, sp} │ │ │ │ │ vmul.i8 q9, q8, q8 │ │ │ │ │ andlt r8, r3, fp, ror #2 │ │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ │ svclt 0x0092f7fb │ │ │ │ │ strcs pc, [r7], ip, asr #12 │ │ │ │ │ strbtpl pc, [fp], r8, asr #5 @ │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ - blx fe859232 │ │ │ │ │ - blx e8dce │ │ │ │ │ + blx fe859732 │ │ │ │ │ + blx e92ce │ │ │ │ │ vadd.i8 d24, d0, d1 │ │ │ │ │ stmdbcs r0, {r0, r6, r7, pc}^ │ │ │ │ │ addhi pc, r1, r0, asr #4 │ │ │ │ │ stmdble r1, {r5, r6, r8, fp, sp}^ │ │ │ │ │ @ instruction: 0xf64d6b83 │ │ │ │ │ vrshr.s64 q10, , #52 │ │ │ │ │ - blvs ff02b8bc │ │ │ │ │ - blvs e5ef3c │ │ │ │ │ + blvs ff02bdbc │ │ │ │ │ + blvs e5f43c │ │ │ │ │ biccc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ │ movtpl pc, #63169 @ 0xf6c1 @ │ │ │ │ │ - blvs 1f1eeec │ │ │ │ │ + blvs 1f1f3ec │ │ │ │ │ adccs pc, r8, pc, asr #12 │ │ │ │ │ rsbsvc pc, r6, r3, asr #13 │ │ │ │ │ @ instruction: 0xf6494048 │ │ │ │ │ @ instruction: 0xf6c341e3 │ │ │ │ │ rsbmi r7, r1, r4, lsr r1 │ │ │ │ │ - blx fee4cde6 │ │ │ │ │ + blx fee4d2e6 │ │ │ │ │ subeq pc, r0, #1073741865 @ 0x40000029 │ │ │ │ │ @ instruction: 0x460418bb │ │ │ │ │ ldmpl r9!, {r0, r3, r7, r9, sl, lr} │ │ │ │ │ sbcvc pc, r8, #76546048 @ 0x4900000 │ │ │ │ │ rsbsne pc, lr, #204, 12 @ 0xcc00000 │ │ │ │ │ @ instruction: 0xf8d36898 │ │ │ │ │ submi ip, r2, r4 │ │ │ │ │ @ instruction: 0xf64768d8 │ │ │ │ │ vrsra.s64 q8, , #58 │ │ │ │ │ submi r4, r3, r3, ror r3 │ │ │ │ │ addne pc, sl, r5, asr #4 │ │ │ │ │ rsccc pc, r0, r4, asr #13 │ │ │ │ │ vhadd.s8 q10, , q4 │ │ │ │ │ vmla.f d20, d19, d1[3] │ │ │ │ │ - b fe313398 │ │ │ │ │ + b fe313898 │ │ │ │ │ @ instruction: 0xf7fb0101 │ │ │ │ │ stmdane r4!, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ strtmi r1, [r6], -r4, lsr #19 │ │ │ │ │ stmdaeq r9, {r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ vpmin.s8 d22, d29, d27 │ │ │ │ │ @ instruction: 0xf6c80288 │ │ │ │ │ - bvs ffe1b7e8 │ │ │ │ │ - bvs e5efc0 │ │ │ │ │ + bvs ffe1bce8 │ │ │ │ │ + bvs e5f4c0 │ │ │ │ │ tstcc fp, #1342177284 @ 0x50000004 @ │ │ │ │ │ msrcc CPSR_fsx, #-1610612724 @ 0xa000000c │ │ │ │ │ - bvs 1f1ef70 │ │ │ │ │ + bvs 1f1f470 │ │ │ │ │ eorseq pc, ip, r2, asr #12 │ │ │ │ │ subscc pc, r2, fp, asr #13 │ │ │ │ │ vhadd.s8 q10, q6, q4 │ │ │ │ │ @ instruction: 0xf6cc3191 │ │ │ │ │ rsbmi r3, r1, r0, lsl #2 │ │ │ │ │ - blx 1dcce6a │ │ │ │ │ + blx 1dcd36a │ │ │ │ │ eorseq pc, r0, #1073741865 @ 0x40000029 │ │ │ │ │ stmibne r4, {r0, r1, r3, r4, r5, r7, fp, ip} │ │ │ │ │ stmdaeq r1, {r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64158b9 │ │ │ │ │ vmvn.i32 d17, #18432 @ 0x00004800 │ │ │ │ │ ldmvs r8, {r0, r1, r2, r3, r5, r6, r7, r9, sp, lr} │ │ │ │ │ submi r6, r2, lr, asr r8 │ │ │ │ │ @@ -9252,16 +9572,16 @@ │ │ │ │ │ @ instruction: 0xf6cd63a9 │ │ │ │ │ submi r0, r3, ip, lsr #7 │ │ │ │ │ rsbsmi pc, r1, r6, asr #4 │ │ │ │ │ subvc pc, r8, r9, asr #5 │ │ │ │ │ @ instruction: 0xf6404048 │ │ │ │ │ @ instruction: 0xf6c451a2 │ │ │ │ │ ldrshtmi r6, [r1], #-25 @ 0xffffffe7 │ │ │ │ │ - blx 15cceaa │ │ │ │ │ - bl 1214f58 │ │ │ │ │ + blx 15cd3aa │ │ │ │ │ + bl 1215458 │ │ │ │ │ ldmibvs fp!, {r0, fp} │ │ │ │ │ addcs pc, r2, #72351744 @ 0x4500000 │ │ │ │ │ sbcspl pc, r0, #208666624 @ 0xc700000 │ │ │ │ │ ldrshmi r6, [sl], #-152 @ 0xffffff68 │ │ │ │ │ @ instruction: 0xf64f6939 │ │ │ │ │ vqdmlal.s , d18, d0[3] │ │ │ │ │ submi r1, r3, r2, ror r3 │ │ │ │ │ @@ -9269,15 +9589,15 @@ │ │ │ │ │ @ instruction: 0xf6c410cb │ │ │ │ │ submi r6, r8, r6, ror #1 │ │ │ │ │ biceq pc, ip, ip, asr #4 │ │ │ │ │ mvneq pc, r7, asr #13 │ │ │ │ │ @ instruction: 0xf7fb4061 │ │ │ │ │ @ instruction: 0xf1a5fb39 │ │ │ │ │ ldmne fp!, {r5, r9} │ │ │ │ │ - bl 1215510 │ │ │ │ │ + bl 1215a10 │ │ │ │ │ ldmpl r9!, {r0, fp} │ │ │ │ │ rscpl pc, r0, #805306372 @ 0x30000004 │ │ │ │ │ addsvs pc, r0, #-536870900 @ 0xe000000c │ │ │ │ │ ldmdavs lr, {r3, r4, r7, fp, sp, lr}^ │ │ │ │ │ ldmvs r8, {r1, r6, lr}^ │ │ │ │ │ orrcs pc, r1, #70254592 @ 0x4300000 │ │ │ │ │ msrmi CPSR_sx, #196, 12 @ 0xc400000 │ │ │ │ │ @@ -9301,15 +9621,15 @@ │ │ │ │ │ vhadd.s8 q10, q5, q4 │ │ │ │ │ @ instruction: 0xf6cb4123 │ │ │ │ │ ldccc 1, cr6, [r0, #-300] @ 0xfffffed4 │ │ │ │ │ @ instruction: 0xf6474061 │ │ │ │ │ @ instruction: 0xf6c914f9 │ │ │ │ │ @ instruction: 0xf7fb6437 │ │ │ │ │ ldmdbne fp!, {r0, r1, r2, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ - bl 1215598 │ │ │ │ │ + bl 1215a98 │ │ │ │ │ ldmdbpl r9!, {r0, fp}^ │ │ │ │ │ rsbseq pc, r2, #68, 4 @ 0x40000004 │ │ │ │ │ adcmi pc, r4, #-1610612724 @ 0xa000000c │ │ │ │ │ ldmdavs sp, {r3, r4, r6, r7, fp, sp, lr}^ │ │ │ │ │ vtst.8 d22, d27, d15 │ │ │ │ │ @ instruction: 0xf6c133b7 │ │ │ │ │ submi r7, r3, r7, ror #6 │ │ │ │ │ @@ -9334,15 +9654,15 @@ │ │ │ │ │ strcs r6, [r0], #-2050 @ 0xfffff7fe │ │ │ │ │ stcne 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ @ instruction: 0x53a2f24d │ │ │ │ │ mvnpl pc, #204, 4 @ 0xc000000c │ │ │ │ │ vhadd.s8 q10, , │ │ │ │ │ vsra.s8 , q10, #4 │ │ │ │ │ subsmi r7, r1, sl, lsr r1 │ │ │ │ │ - bleq ff690864 │ │ │ │ │ + bleq ff690d64 │ │ │ │ │ andscs lr, r1, r0, asr #20 │ │ │ │ │ submi lr, r1, #270336 @ 0x42000 │ │ │ │ │ submi r0, r2, lr, lsl #12 │ │ │ │ │ subsmi r0, sl, r8, asr #23 │ │ │ │ │ submi lr, r3, r0, asr #20 │ │ │ │ │ tstcs r3, #286720 @ 0x46000 │ │ │ │ │ @ instruction: 0xf6414058 │ │ │ │ │ @@ -9350,15 +9670,15 @@ │ │ │ │ │ strhmi r7, [r8], #-50 @ 0xffffffce │ │ │ │ │ strtvc pc, [r5], -sp, asr #12 │ │ │ │ │ ldrvs pc, [r8], r1, asr #13 │ │ │ │ │ @ instruction: 0xf102fb03 │ │ │ │ │ tstne r0, r6, lsl #22 @ │ │ │ │ │ andcs pc, r6, r2, lsr #23 │ │ │ │ │ stmiaeq r8, {r0, sl, lr}^ │ │ │ │ │ - b fe095544 │ │ │ │ │ + b fe095a44 │ │ │ │ │ cmnmi r4, r0, lsl #4 │ │ │ │ │ andeq lr, r4, r1, lsl #21 │ │ │ │ │ @ instruction: 0xf102fb03 │ │ │ │ │ tstne r0, r6, lsl #22 @ │ │ │ │ │ movwcs pc, #27554 @ 0x6ba2 @ │ │ │ │ │ svceq 0x00104419 │ │ │ │ │ andne lr, r1, r0, asr #20 │ │ │ │ │ @@ -9385,137 +9705,137 @@ │ │ │ │ │ andmi lr, r1, #270336 @ 0x42000 │ │ │ │ │ andcs lr, r5, #270336 @ 0x42000 │ │ │ │ │ andvs lr, r3, #270336 @ 0x42000 │ │ │ │ │ movtcc pc, #63054 @ 0xf64e @ │ │ │ │ │ bicsvc pc, r4, #536870924 @ 0x2000000c │ │ │ │ │ @ instruction: 0xf64a4050 │ │ │ │ │ vrshr.s8 d22, d29, #4 │ │ │ │ │ - blx fe817b9a │ │ │ │ │ + blx fe81809a │ │ │ │ │ svceq 0x005d3103 │ │ │ │ │ tstne r0, r2, lsl #22 @ │ │ │ │ │ adcsvc pc, r1, #1610612740 @ 0x60000004 │ │ │ │ │ subsvs pc, r6, #268435468 @ 0x1000000c │ │ │ │ │ strbeq lr, [r1, #2629] @ 0xa45 │ │ │ │ │ subsvc lr, r1, r1, lsl #21 │ │ │ │ │ - blx 9f29a │ │ │ │ │ - blx 14b4fe │ │ │ │ │ - blx fe8d34f6 │ │ │ │ │ + blx 9f79a │ │ │ │ │ + blx 14b9fe │ │ │ │ │ + blx fe8d39f6 │ │ │ │ │ ldrmi r3, [r1], #-516 @ 0xfffffdfc │ │ │ │ │ andeq lr, r1, r3, lsl #21 │ │ │ │ │ svclt 0x0000e641 │ │ │ │ │ ldrdeq r5, [r3], -r0 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ strmi fp, [r7], -r2, lsl #1 │ │ │ │ │ ldrmi r4, [r5], -lr, lsl #12 │ │ │ │ │ ldmdale fp!, {r4, r8, fp, sp} │ │ │ │ │ vmla.i8 d18, d0, d8 │ │ │ │ │ - bvs 14ef578 │ │ │ │ │ + bvs 14efa78 │ │ │ │ │ ldmibvs r1, {r2, r3, r4, r5, r7, r8, fp, ip}^ │ │ │ │ │ @ instruction: 0x40596990 │ │ │ │ │ - blvs ae9b7c │ │ │ │ │ - bvs adf2a0 │ │ │ │ │ + blvs aea07c │ │ │ │ │ + bvs adf7a0 │ │ │ │ │ ldmdavs fp!, {r3, r4, r6, lr}^ │ │ │ │ │ ldmdavs fp!, {r0, r3, r4, r6, lr} │ │ │ │ │ - bvs ffadf2a4 │ │ │ │ │ + bvs ffadf7a4 │ │ │ │ │ rsbmi r6, fp, sp, ror #22 │ │ │ │ │ stcpl 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ stcmi 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ - blt 35f2fc │ │ │ │ │ + blt 35f7fc │ │ │ │ │ ldmne r4!, {r0, r1, r5, r6, lr} │ │ │ │ │ streq pc, [r0], -r3, asr #2 │ │ │ │ │ - blt 1556f0 │ │ │ │ │ + blt 155bf0 │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ - blx 4d154 │ │ │ │ │ + blx 4d654 │ │ │ │ │ vadd.i8 d17, d6, d20 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ - bl 1167ecc │ │ │ │ │ + bl 11683cc │ │ │ │ │ @ instruction: 0xf6470201 │ │ │ │ │ @ instruction: 0xf6c915f9 │ │ │ │ │ - b fe12865c │ │ │ │ │ - blx d42ce │ │ │ │ │ - blx 18b59a │ │ │ │ │ - blx fe913596 │ │ │ │ │ + b fe128b5c │ │ │ │ │ + blx d47ce │ │ │ │ │ + blx 18ba9a │ │ │ │ │ + blx fe913a96 │ │ │ │ │ ldrmi r0, [r9], #-773 @ 0xfffffcfb │ │ │ │ │ andlt r4, r2, r8, asr #32 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ stmdble r7, {r7, r8, fp, sp} │ │ │ │ │ vmul.i8 q9, q8, q8 │ │ │ │ │ andlt r8, r2, r9, lsl r1 │ │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ │ ldclt 7, cr15, [r2], {252} @ 0xfc │ │ │ │ │ stmcs r7, {r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmiapl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ - blx fe859642 │ │ │ │ │ - blx f15e6 │ │ │ │ │ + blx fe859b42 │ │ │ │ │ + blx f1ae6 │ │ │ │ │ vmla.i8 d25, d0, d1 │ │ │ │ │ stmdbcs r0, {r0, r1, r7, pc}^ │ │ │ │ │ stmdbcs r0!, {r0, r3, r4, r6, r8, fp, ip, lr, pc}^ │ │ │ │ │ - blvs fe0c5684 │ │ │ │ │ - blvs ff06ac84 │ │ │ │ │ + blvs fe0c5b84 │ │ │ │ │ + blvs ff06b184 │ │ │ │ │ mcrvs 0, 7, r4, cr11, cr10, {2} │ │ │ │ │ submi r6, fp, r0, lsl #22 │ │ │ │ │ - blvs 1f2aa88 │ │ │ │ │ + blvs 1f2af88 │ │ │ │ │ cdpvs 0, 6, cr4, cr9, cr8, {2} │ │ │ │ │ @ instruction: 0xf7fb4061 │ │ │ │ │ @ instruction: 0xf1a6f9bd │ │ │ │ │ strmi r0, [sl], r0, asr #6 │ │ │ │ │ @ instruction: 0x460418f9 │ │ │ │ │ @ instruction: 0xf8d158f8 │ │ │ │ │ @ instruction: 0xf8d1e00c │ │ │ │ │ svcvs 0x00abc004 │ │ │ │ │ svcvs 0x0029688a │ │ │ │ │ svcvs 0x00eb405a │ │ │ │ │ svcvs 0x00694048 │ │ │ │ │ movweq lr, #14990 @ 0x3a8e │ │ │ │ │ smlabbeq r1, ip, sl, lr │ │ │ │ │ @ instruction: 0xf9a6f7fb │ │ │ │ │ - bl 12952b0 │ │ │ │ │ - bl 511a28 │ │ │ │ │ - bl 1250248 │ │ │ │ │ + bl 12957b0 │ │ │ │ │ + bl 511f28 │ │ │ │ │ + bl 1250748 │ │ │ │ │ strtmi r0, [r0], sl, lsl #18 │ │ │ │ │ - bvs feeaa4dc │ │ │ │ │ + bvs feeaa9dc │ │ │ │ │ ldrshmi r6, [sl], #-169 @ 0xffffff57 │ │ │ │ │ - bvs e2a5e4 │ │ │ │ │ + bvs e2aae4 │ │ │ │ │ stcvs 0, cr4, [r9], #-300 @ 0xfffffed4 │ │ │ │ │ submi r6, r8, ip, ror sl │ │ │ │ │ rsbmi r6, r1, r9, ror #24 │ │ │ │ │ @ instruction: 0xf990f7fb │ │ │ │ │ teqeq r0, #-2147483607 @ 0x80000029 @ │ │ │ │ │ stmdaeq r8, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldmpl r8!, {r0, r3, r4, r5, r6, r7, fp, ip}^ │ │ │ │ │ @ instruction: 0xf8d16dab │ │ │ │ │ @ instruction: 0xf8d1e00c │ │ │ │ │ stmvs sl, {r2, lr, pc} │ │ │ │ │ subsmi r6, sl, r9, lsr #26 │ │ │ │ │ submi r6, r8, fp, ror #27 │ │ │ │ │ - b fe3aa814 │ │ │ │ │ - b fe30fe80 │ │ │ │ │ + b fe3aad14 │ │ │ │ │ + b fe310380 │ │ │ │ │ @ instruction: 0xf7fb0101 │ │ │ │ │ - bl 64d858 │ │ │ │ │ - bl 1251280 │ │ │ │ │ - bvs fead1688 │ │ │ │ │ + bl 64dd58 │ │ │ │ │ + bl 1251780 │ │ │ │ │ + bvs fead1b88 │ │ │ │ │ ldmibvs r9!, {r1, r3, r4, r5, r7, r8, fp, sp, lr}^ │ │ │ │ │ - bvs ffadf3f4 │ │ │ │ │ + bvs ffadf8f4 │ │ │ │ │ submi r6, fp, r8, lsr r9 │ │ │ │ │ ldmdbvs ip!, {r0, r3, r5, r9, fp, sp, lr}^ │ │ │ │ │ - bvs 1a5f3b8 │ │ │ │ │ + bvs 1a5f8b8 │ │ │ │ │ @ instruction: 0xf7fb4061 │ │ │ │ │ @ instruction: 0xf1a6f965 │ │ │ │ │ ldmne ip!, {r5, r8, r9}^ │ │ │ │ │ stmdaeq r8, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmiavs r2!, {r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ │ stmiavs r1!, {r0, r1, r3, r5, r7, r8, r9, fp, sp, lr}^ │ │ │ │ │ - blvs ffadf420 │ │ │ │ │ + blvs ffadf920 │ │ │ │ │ submi r6, fp, r4, ror #16 │ │ │ │ │ submi r6, r8, r9, lsr #22 │ │ │ │ │ rsbmi r6, r1, r9, ror #22 │ │ │ │ │ @ instruction: 0xf950f7fb │ │ │ │ │ stmdaeq r0, {r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r1, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ cdpcc 8, 1, cr6, cr0, cr11, {5} │ │ │ │ │ @@ -9523,18 +9843,18 @@ │ │ │ │ │ stmiavs fp!, {r1, r3, r4, r6, lr}^ │ │ │ │ │ submi r6, fp, r8, lsr r8 │ │ │ │ │ ldmdavs ip!, {r0, r3, r5, fp, sp, lr}^ │ │ │ │ │ stmdavs r9!, {r3, r6, lr}^ │ │ │ │ │ @ instruction: 0xf6474061 │ │ │ │ │ @ instruction: 0xf6c914f9 │ │ │ │ │ @ instruction: 0xf7fb6437 │ │ │ │ │ - bl 20d7dc │ │ │ │ │ + bl 20dcdc │ │ │ │ │ stmibvs fp!, {r1, r2, sl, fp} │ │ │ │ │ stmdaeq r8, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 12659e4 │ │ │ │ │ + bl 1265ee4 │ │ │ │ │ @ instruction: 0xf8dc0901 │ │ │ │ │ @ instruction: 0xf8dc2008 │ │ │ │ │ subsmi r1, sl, ip │ │ │ │ │ @ instruction: 0xf8dc69eb │ │ │ │ │ submi r6, fp, r4 │ │ │ │ │ submi r6, r8, r9, lsr #18 │ │ │ │ │ rsbsmi r6, r1, r9, ror #18 │ │ │ │ │ @@ -9553,15 +9873,15 @@ │ │ │ │ │ stmdane r2, {r0, r3, r6, r8, fp, ip, lr, pc}^ │ │ │ │ │ stmdbvs r8!, {r0, r1, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf8522400 │ │ │ │ │ stmiavs sl!, {r2, sl, fp, ip} │ │ │ │ │ stmdbvs r8!, {r1, r6, lr}^ │ │ │ │ │ stmiavs sl!, {r0, r4, r6, lr}^ │ │ │ │ │ streq r4, [r8], -r2, asr #32 │ │ │ │ │ - bleq ff29f4bc │ │ │ │ │ + bleq ff29f9bc │ │ │ │ │ andscs lr, r3, r0, asr #20 │ │ │ │ │ submi lr, r3, #270336 @ 0x42000 │ │ │ │ │ submi r0, r2, sp, lsl r6 │ │ │ │ │ ldrdmi r0, [sl], #-184 @ 0xffffff48 │ │ │ │ │ submi lr, r1, r0, asr #20 │ │ │ │ │ tstcs r1, r5, asr #20 │ │ │ │ │ @ instruction: 0xf64d4048 │ │ │ │ │ @@ -9569,32 +9889,32 @@ │ │ │ │ │ @ instruction: 0x40586598 │ │ │ │ │ msrmi SPSR_sc, #68157440 @ 0x4100000 │ │ │ │ │ @ instruction: 0x73b2f6c9 │ │ │ │ │ @ instruction: 0xf102fb03 │ │ │ │ │ tstne r0, r5, lsl #22 @ │ │ │ │ │ andcs pc, r5, r2, lsr #23 │ │ │ │ │ stmiaeq r8, {r0, sl, lr}^ │ │ │ │ │ - b fe0959b0 │ │ │ │ │ + b fe095eb0 │ │ │ │ │ cmnmi r4, r0, lsl #4 │ │ │ │ │ andeq lr, r4, r1, lsl #21 │ │ │ │ │ @ instruction: 0xf102fb03 │ │ │ │ │ tstne r0, r5, lsl #22 @ │ │ │ │ │ movwcs pc, #23458 @ 0x5ba2 @ │ │ │ │ │ svceq 0x00104419 │ │ │ │ │ andne lr, r1, r0, asr #20 │ │ │ │ │ tstvc r1, r1, lsl #21 │ │ │ │ │ @ instruction: 0xe6de4050 │ │ │ │ │ strcs r2, [r0, #-1024] @ 0xfffffc00 │ │ │ │ │ strmi lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ │ mcr2 7, 1, pc, cr12, cr12, {7} @ │ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ │ - bllt 1c713a8 │ │ │ │ │ + bllt 1c718a8 │ │ │ │ │ @ instruction: 0xf64e6c51 │ │ │ │ │ vmls.i d19, d2, d3[3] │ │ │ │ │ - blvs ff42c744 │ │ │ │ │ + blvs ff42cc44 │ │ │ │ │ @ instruction: 0x6c126b93 │ │ │ │ │ subsmi r4, r3, r8, asr #32 │ │ │ │ │ eorsvs pc, sp, #77594624 @ 0x4a00000 │ │ │ │ │ adcscs pc, r2, #204, 4 @ 0xc000000c │ │ │ │ │ cmpeq r0, #536576 @ 0x83000 │ │ │ │ │ @ instruction: 0xf103fb02 │ │ │ │ │ adcsvc pc, r1, #1610612740 @ 0x60000004 │ │ │ │ │ @@ -9602,34 +9922,34 @@ │ │ │ │ │ strcc pc, [r4, #-2979] @ 0xfffff45d │ │ │ │ │ tstne r0, r4, lsl #22 @ │ │ │ │ │ ldrbtne pc, [r9], #1607 @ 0x647 @ │ │ │ │ │ ldrtvs pc, [r7], #-1737 @ 0xfffff937 @ │ │ │ │ │ svceq 0x005d4429 │ │ │ │ │ strbeq lr, [r1, #2629] @ 0xa45 │ │ │ │ │ subsvc lr, r1, r1, lsl #21 │ │ │ │ │ - blx 9f5e2 │ │ │ │ │ - blx 14b846 │ │ │ │ │ - blx fe8d383e │ │ │ │ │ + blx 9fae2 │ │ │ │ │ + blx 14bd46 │ │ │ │ │ + blx fe8d3d3e │ │ │ │ │ ldrmi r3, [r1], #-516 @ 0xfffffdfc │ │ │ │ │ andeq lr, r1, r3, lsl #21 │ │ │ │ │ stmdane r2, {r0, r2, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf6477803 │ │ │ │ │ @ instruction: 0xf6c914f9 │ │ │ │ │ @ instruction: 0xf8126437 │ │ │ │ │ - b 109a45c │ │ │ │ │ + b 109a95c │ │ │ │ │ stmdaeq fp, {r0, r1, r9, lr}^ │ │ │ │ │ andcs lr, r1, #270336 @ 0x42000 │ │ │ │ │ stclpl 8, cr6, [r0], {105} @ 0x69 │ │ │ │ │ - b 10a9514 │ │ │ │ │ + b 10a9a14 │ │ │ │ │ submi r6, fp, r0, lsl #4 │ │ │ │ │ @ instruction: 0xf64e405a │ │ │ │ │ vqdmlal.s , d2, d3[3] │ │ │ │ │ @ instruction: 0xf64a73d4 │ │ │ │ │ vshr.s8 d22, d29, #4 │ │ │ │ │ - blx fe89774a │ │ │ │ │ + blx fe897c4a │ │ │ │ │ svceq 0x005d3103 │ │ │ │ │ tstne r2, r0, lsl #22 @ │ │ │ │ │ adcsvc pc, r1, #1610612740 @ 0x60000004 │ │ │ │ │ subsvs pc, r6, #268435468 @ 0x1000000c │ │ │ │ │ svclt 0x0000e7ca │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -9649,338 +9969,338 @@ │ │ │ │ │ stccs 8, cr15, [r8], {84} @ 0x54 │ │ │ │ │ stccc 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ ldrbtcc pc, [fp], #-583 @ 0xfffffdb9 @ │ │ │ │ │ strvc pc, [r2], #710 @ 0x2c6 │ │ │ │ │ streq lr, [r7], #-2884 @ 0xfffff4bc │ │ │ │ │ vhadd.s8 q10, , │ │ │ │ │ @ instruction: 0xf6c0243a │ │ │ │ │ - blne fe914748 │ │ │ │ │ + blne fe914c48 │ │ │ │ │ andeq lr, r4, #532480 @ 0x82000 │ │ │ │ │ ldrtmi pc, [fp], #-1611 @ 0xfffff9b5 @ │ │ │ │ │ ldrbvc pc, [r6], #-1738 @ 0xfffff936 @ │ │ │ │ │ streq lr, [r7, -r4, ror #22] │ │ │ │ │ - b fe0d57b4 │ │ │ │ │ - blt 350124 │ │ │ │ │ + b fe0d5cb4 │ │ │ │ │ + blt 350624 │ │ │ │ │ streq pc, [r0], -r3, asr #2 │ │ │ │ │ - blt 155aa0 │ │ │ │ │ + blt 155fa0 │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ @ instruction: 0xf828f7fb │ │ │ │ │ vadd.i8 d17, d6, d20 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ - bl 116827c │ │ │ │ │ + bl 116877c │ │ │ │ │ @ instruction: 0xf6470201 │ │ │ │ │ @ instruction: 0xf6c915f9 │ │ │ │ │ - b fe128a0c │ │ │ │ │ - blx d467e │ │ │ │ │ - blx 18b94a │ │ │ │ │ - blx fe913946 │ │ │ │ │ + b fe128f0c │ │ │ │ │ + blx d4b7e │ │ │ │ │ + blx 18be4a │ │ │ │ │ + blx fe913e46 │ │ │ │ │ ldrmi r0, [r9], #-773 @ 0xfffffcfb │ │ │ │ │ andlt r4, r3, r8, asr #32 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ stmdble r7, {r7, r8, fp, sp} │ │ │ │ │ vmul.i8 q9, q8, q8 │ │ │ │ │ andlt r8, r3, r0, ror #3 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ mcrlt 7, 6, pc, cr8, cr13, {7} @ │ │ │ │ │ stmibcs r7, {r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmibpl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ - blx fe8599f2 │ │ │ │ │ - blx f5d9a │ │ │ │ │ + blx fe859ef2 │ │ │ │ │ + blx f629a │ │ │ │ │ vpmax.s8 d26, d0, d1 │ │ │ │ │ stmdbcs r0, {r0, r2, r4, r8, pc}^ │ │ │ │ │ adcshi pc, r8, r0, asr #4 │ │ │ │ │ ldmdble fp, {r5, r6, r8, fp, sp}^ │ │ │ │ │ ldrsbtne pc, [r8], -r8 @ │ │ │ │ │ rscsmi pc, r9, #80740352 @ 0x4d00000 │ │ │ │ │ adcsvc pc, fp, #204, 4 @ 0xc000000c │ │ │ │ │ biccc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ │ movtpl pc, #63169 @ 0xf6c1 @ │ │ │ │ │ - b fe0963e4 │ │ │ │ │ + b fe0968e4 │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d3694 │ │ │ │ │ + bl 18d3b94 │ │ │ │ │ @ instruction: 0xf64f0307 │ │ │ │ │ @ instruction: 0xf6c320a8 │ │ │ │ │ submi r7, fp, r6, ror r0 │ │ │ │ │ ldrsbtne pc, [r0], -r8 @ │ │ │ │ │ @ instruction: 0xf6491830 │ │ │ │ │ @ instruction: 0xf6c344e3 │ │ │ │ │ - b fe02c690 │ │ │ │ │ + b fe02cb90 │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1113698 │ │ │ │ │ + bl 1113b98 │ │ │ │ │ rsbmi r0, r1, r7, lsl #8 │ │ │ │ │ @ instruction: 0xffccf7fa │ │ │ │ │ movteq pc, #421 @ 0x1a5 @ │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ sbcvc pc, r8, #76546048 @ 0x4900000 │ │ │ │ │ rsbsne pc, lr, #204, 12 @ 0xcc00000 │ │ │ │ │ - blne fe4a0df4 │ │ │ │ │ + blne fe4a12f4 │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ @ instruction: 0xf647468b │ │ │ │ │ vrsra.s64 q8, , #58 │ │ │ │ │ vcge.s8 q10, , │ │ │ │ │ @ instruction: 0xf6c4118a │ │ │ │ │ - bl 18dbd7c │ │ │ │ │ + bl 18dc27c │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ stclmi 2, cr15, [sp], {75} @ 0x4b │ │ │ │ │ mrrcne 2, 12, pc, r9, cr3 @ │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xff9ef7fa │ │ │ │ │ - bl 12d56c0 │ │ │ │ │ - bl 512238 │ │ │ │ │ - bl 129065c │ │ │ │ │ + bl 12d5bc0 │ │ │ │ │ + bl 512738 │ │ │ │ │ + bl 1290b5c │ │ │ │ │ strtmi r0, [r1], fp, lsl #20 │ │ │ │ │ ldrdne pc, [r8], -r8 @ │ │ │ │ │ addeq pc, r8, #-805306364 @ 0xd0000004 │ │ │ │ │ rsbcc pc, r5, #200, 12 @ 0xc800000 │ │ │ │ │ tstcc fp, #1342177284 @ 0x50000004 @ │ │ │ │ │ msrcc CPSR_fsx, #-1610612724 @ 0xa000000c │ │ │ │ │ - b fe09649c │ │ │ │ │ + b fe09699c │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d370c │ │ │ │ │ + bl 18d3c0c │ │ │ │ │ @ instruction: 0xf6420307 │ │ │ │ │ @ instruction: 0xf6cb003c │ │ │ │ │ submi r3, fp, r2, asr r0 │ │ │ │ │ ldrdne pc, [r0], -r8 @ │ │ │ │ │ vtst.8 d17, d12, d16 │ │ │ │ │ @ instruction: 0xf6cc3491 │ │ │ │ │ - b fe01c678 │ │ │ │ │ + b fe01cb78 │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1113710 │ │ │ │ │ + bl 1113c10 │ │ │ │ │ rsbmi r0, r1, r7, lsl #8 │ │ │ │ │ @ instruction: 0xff70f7fa │ │ │ │ │ teqeq r0, #1073741865 @ 0x40000029 @ │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ stmdbeq r9, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ eorsne pc, r8, #68157440 @ 0x4100000 │ │ │ │ │ rscvs pc, pc, #196, 4 @ 0x4000000c │ │ │ │ │ - beq 8a3c8 │ │ │ │ │ + beq 8a8c8 │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ vpadd.i8 d17, d22, d2 │ │ │ │ │ vsra.s8 q10, , #7 │ │ │ │ │ @ instruction: 0xf64d7148 │ │ │ │ │ @ instruction: 0xf6cd63a9 │ │ │ │ │ - bl 18d0568 │ │ │ │ │ + bl 18d0a68 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ stcpl 6, cr15, [r2], #256 @ 0x100 │ │ │ │ │ ldclvs 6, cr15, [r9], #784 @ 0x310 │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xff40f7fa │ │ │ │ │ stmdbeq r0, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 8a418 │ │ │ │ │ + beq 8a918 │ │ │ │ │ @ instruction: 0x1018f8d8 │ │ │ │ │ addcs pc, r2, #72351744 @ 0x4500000 │ │ │ │ │ sbcspl pc, r0, #208666624 @ 0xc700000 │ │ │ │ │ bicvc pc, ip, #82837504 @ 0x4f00000 │ │ │ │ │ cmnne r2, #536870924 @ 0x2000000c @ │ │ │ │ │ - b fe096550 │ │ │ │ │ + b fe096a50 │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d3780 │ │ │ │ │ + bl 18d3c80 │ │ │ │ │ @ instruction: 0xf6470307 │ │ │ │ │ @ instruction: 0xf6c410cb │ │ │ │ │ submi r6, fp, r6, ror #1 │ │ │ │ │ @ instruction: 0x1010f8d8 │ │ │ │ │ vtst.8 d17, d12, d16 │ │ │ │ │ @ instruction: 0xf6c704cc │ │ │ │ │ - b fe010ac0 │ │ │ │ │ + b fe010fc0 │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1113784 │ │ │ │ │ + bl 1113c84 │ │ │ │ │ rsbmi r0, r1, r7, lsl #8 │ │ │ │ │ @ instruction: 0xff16f7fa │ │ │ │ │ msreq CPSR_, #1073741865 @ 0x40000029 │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ stmdbeq r9, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ rscpl pc, r0, #805306372 @ 0x30000004 │ │ │ │ │ addsvs pc, r0, #-536870900 @ 0xe000000c │ │ │ │ │ - beq 8a47c │ │ │ │ │ + beq 8a97c │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ @ instruction: 0xf6401b92 │ │ │ │ │ vsra.s64 d16, d24, #57 │ │ │ │ │ @ instruction: 0xf6434146 │ │ │ │ │ @ instruction: 0xf6c42381 │ │ │ │ │ - bl 18e0404 │ │ │ │ │ + bl 18e0904 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ ldclcc 2, cr15, [r7], #272 @ 0x110 │ │ │ │ │ stcvs 6, cr15, [r4], #-800 @ 0xfffffce0 │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ mcr2 7, 7, pc, cr6, cr10, {7} @ │ │ │ │ │ stmdbeq r0, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 8a4cc │ │ │ │ │ + beq 8a9cc │ │ │ │ │ ldrdne pc, [r8], -r8 │ │ │ │ │ adcsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ │ addmi pc, r1, #203423744 @ 0xc200000 │ │ │ │ │ mvnsne pc, #536870916 @ 0x20000004 │ │ │ │ │ @ instruction: 0x43adf6c1 │ │ │ │ │ - b fe096604 │ │ │ │ │ + b fe096b04 │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d37f4 │ │ │ │ │ + bl 18d3cf4 │ │ │ │ │ @ instruction: 0xf64f0307 │ │ │ │ │ @ instruction: 0xf6c360b8 │ │ │ │ │ submi r1, fp, ip, rrx │ │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ │ vtst.8 d17, d10, d16 │ │ │ │ │ @ instruction: 0xf6cb4423 │ │ │ │ │ - b fe02890c │ │ │ │ │ + b fe028e0c │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 11137f8 │ │ │ │ │ + bl 1113cf8 │ │ │ │ │ ldccc 4, cr0, [r0, #-28] @ 0xffffffe4 │ │ │ │ │ @ instruction: 0xf7fa4061 │ │ │ │ │ - bl 24f2e0 │ │ │ │ │ - bl 41280c │ │ │ │ │ + bl 24f7e0 │ │ │ │ │ + bl 412d0c │ │ │ │ │ vmla.i8 d16, d4, d9 │ │ │ │ │ vrshr.s8 q8, q9, #6 │ │ │ │ │ @ instruction: 0xf85842a4 │ │ │ │ │ - bl 128f81c │ │ │ │ │ + bl 128fd1c │ │ │ │ │ vpmax.s8 d16, d11, d1 │ │ │ │ │ @ instruction: 0xf6c133b7 │ │ │ │ │ - blne fe4ac5b0 │ │ │ │ │ + blne fe4acab0 │ │ │ │ │ bicsmi pc, lr, sp, asr #4 │ │ │ │ │ msrne (UNDEF: 109), lr │ │ │ │ │ movweq lr, #31587 @ 0x7b63 │ │ │ │ │ - b fe0159e8 │ │ │ │ │ + b fe015ee8 │ │ │ │ │ @ instruction: 0xf8dc0001 │ │ │ │ │ vhadd.s8 d17, d9, d8 │ │ │ │ │ @ instruction: 0xf6cd0583 │ │ │ │ │ - b fe09ce90 │ │ │ │ │ + b fe09d390 │ │ │ │ │ @ instruction: 0xf8dc0201 │ │ │ │ │ - bl 115386c │ │ │ │ │ + bl 1153d6c │ │ │ │ │ submi r0, fp, r7, lsl #10 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ @ instruction: 0xf7fa4069 │ │ │ │ │ - bl 68f288 │ │ │ │ │ - bl 128f850 │ │ │ │ │ + bl 68f788 │ │ │ │ │ + bl 128fd50 │ │ │ │ │ vpmax.s8 d16, d6, d1 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ @ instruction: 0xf6476356 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ - b fe028140 │ │ │ │ │ - blx d39d2 │ │ │ │ │ - blx cbc6e │ │ │ │ │ - blx fe813c9a │ │ │ │ │ + b fe028640 │ │ │ │ │ + blx d3ed2 │ │ │ │ │ + blx cc16e │ │ │ │ │ + blx fe81419a │ │ │ │ │ ldrmi r0, [r9], #-770 @ 0xfffffcfe │ │ │ │ │ andlt r4, r3, r8, asr #32 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ ldmdble r2, {r0, r1, r8, fp, sp}^ │ │ │ │ │ strtmi fp, [r8], #-2578 @ 0xfffff5ee │ │ │ │ │ vqadd.s8 q10, , q5 │ │ │ │ │ vsubw.s8 , q14, d18 │ │ │ │ │ vcgt.s8 , , q14 │ │ │ │ │ vsra.s8 , q10, #4 │ │ │ │ │ - blne fe6ebd80 │ │ │ │ │ + blne fe6ec280 │ │ │ │ │ andeq lr, r2, #99328 @ 0x18400 │ │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ │ subsmi r2, r1, r0, lsl #12 │ │ │ │ │ stccs 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ - bleq ff21fa14 │ │ │ │ │ + bleq ff21ff14 │ │ │ │ │ @ instruction: 0x06140bd3 │ │ │ │ │ ldrcs lr, [r1], #-2628 @ 0xfffff5bc │ │ │ │ │ movtmi lr, #6723 @ 0x1a43 │ │ │ │ │ streq r4, [ip], -r3, rrx │ │ │ │ │ - b 101fa0c │ │ │ │ │ - b 111f9cc │ │ │ │ │ + b 101ff0c │ │ │ │ │ + b 111fecc │ │ │ │ │ @ instruction: 0xf64d2212 │ │ │ │ │ @ instruction: 0xf6c17425 │ │ │ │ │ @ instruction: 0x40506498 │ │ │ │ │ rsbmi pc, r5, #68157440 @ 0x4100000 │ │ │ │ │ adcsvc pc, r2, #210763776 @ 0xc900000 │ │ │ │ │ - blx 9f9fe │ │ │ │ │ - blx 14bcee │ │ │ │ │ - blx fe8d3ce6 │ │ │ │ │ + blx 9fefe │ │ │ │ │ + blx 14c1ee │ │ │ │ │ + blx fe8d41e6 │ │ │ │ │ strmi r3, [r1], #-4 │ │ │ │ │ stmdbne r0, {r3, r6, r7, fp}^ │ │ │ │ │ movweq lr, #2691 @ 0xa83 │ │ │ │ │ - b fe05fecc │ │ │ │ │ - blx 8f912 │ │ │ │ │ - blx 14bd0a │ │ │ │ │ - blx fe8d3d02 │ │ │ │ │ + b fe0603cc │ │ │ │ │ + blx 8fe12 │ │ │ │ │ + blx 14c20a │ │ │ │ │ + blx fe8d4202 │ │ │ │ │ ldrmi r3, [r1], #-516 @ 0xfffffdfc │ │ │ │ │ - b 1013568 │ │ │ │ │ - b fe053910 │ │ │ │ │ + b 1013a68 │ │ │ │ │ + b fe053e10 │ │ │ │ │ subsmi r7, r8, r1, lsl r1 │ │ │ │ │ - bmi e89170 │ │ │ │ │ + bmi e89670 │ │ │ │ │ stmib sp, {r6, r7, r8, r9, sp}^ │ │ │ │ │ ldrbtmi r6, [sl], #-1792 @ 0xfffff900 │ │ │ │ │ - blx fe34d912 │ │ │ │ │ + blx fe34de12 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ - bllt fe4738e8 │ │ │ │ │ + bllt fe473de8 │ │ │ │ │ andsne pc, r0, pc, asr #12 │ │ │ │ │ eorvc pc, r6, r8, asr #5 │ │ │ │ │ @ instruction: 0xf6414058 │ │ │ │ │ @ instruction: 0xf6c553dc │ │ │ │ │ @ instruction: 0xf64a53c2 │ │ │ │ │ vrshr.s8 d22, d29, #4 │ │ │ │ │ ldrhtmi r2, [r3], #-34 @ 0xffffffde │ │ │ │ │ cmpeq r0, #536576 @ 0x83000 │ │ │ │ │ - strbcc pc, [pc], #-1614 @ f94c @ │ │ │ │ │ + strbcc pc, [pc], #-1614 @ fe4c @ │ │ │ │ │ ldrbvc pc, [r4], #706 @ 0x2c2 @ │ │ │ │ │ @ instruction: 0xf103fb02 │ │ │ │ │ tstne r0, r4, lsl #22 @ │ │ │ │ │ andcc pc, r4, #166912 @ 0x28c00 │ │ │ │ │ ldrbtne pc, [r9], #1607 @ 0x647 @ │ │ │ │ │ ldrtvs pc, [r7], #-1737 @ 0xfffff937 @ │ │ │ │ │ vqshl.s8 d20, d1, d6 │ │ │ │ │ vrshr.s64 d23, d17, #63 │ │ │ │ │ svceq 0x005d6256 │ │ │ │ │ strbeq lr, [r1, #2629] @ 0xa45 │ │ │ │ │ subsvc lr, r1, r1, lsl #21 │ │ │ │ │ - blx 9fb2a │ │ │ │ │ - blx 14bd8e │ │ │ │ │ - blx fe8d3d86 │ │ │ │ │ + blx a002a │ │ │ │ │ + blx 14c28e │ │ │ │ │ + blx fe8d4286 │ │ │ │ │ ldrmi r3, [r1], #-516 @ 0xfffffdfc │ │ │ │ │ andeq lr, r1, r3, lsl #21 │ │ │ │ │ stmdane r3, {r0, r3, r4, r6, r7, r8, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8137802 │ │ │ │ │ stmdaeq fp, {r0, sl, fp, lr}^ │ │ │ │ │ - b 1126ca8 │ │ │ │ │ + b 11271a8 │ │ │ │ │ @ instruction: 0xf6454002 │ │ │ │ │ vrshr.s64 d18, d11, #56 │ │ │ │ │ - b 102c244 │ │ │ │ │ + b 102c744 │ │ │ │ │ ldmne r2!, {r0, r8, sp} │ │ │ │ │ tstvs r3, r1, asr #20 │ │ │ │ │ streq pc, [r0, -r7, asr #2] │ │ │ │ │ @ instruction: 0xf64a404a │ │ │ │ │ vrsra.s8 d22, d29, #4 │ │ │ │ │ - b fe098888 │ │ │ │ │ + b fe098d88 │ │ │ │ │ @ instruction: 0xf64e0257 │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ @ instruction: 0xf64771d4 │ │ │ │ │ @ instruction: 0xf6c914f9 │ │ │ │ │ - blx a8ab2 │ │ │ │ │ - blx 8c5e6 │ │ │ │ │ - blx fe89c5fa │ │ │ │ │ + blx a8fb2 │ │ │ │ │ + blx 8cae6 │ │ │ │ │ + blx fe89cafa │ │ │ │ │ strmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ │ - b 1053728 │ │ │ │ │ - b fe0d00f4 │ │ │ │ │ - b fe0abb38 │ │ │ │ │ + b 1053c28 │ │ │ │ │ + b fe0d05f4 │ │ │ │ │ + b fe0ac038 │ │ │ │ │ vcgt.s8 d16, d6, d1 │ │ │ │ │ vrshr.s64 d23, d17, #63 │ │ │ │ │ @ instruction: 0xe7c06256 │ │ │ │ │ - andeq r4, r3, r6, lsr #28 │ │ │ │ │ + andeq r4, r3, r6, lsr #18 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmibcs r0!, {r0, r7, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0x670ae9dd │ │ │ │ │ pkhtbmi sp, r0, ip, asr #16 │ │ │ │ │ @@ -9996,393 +10316,393 @@ │ │ │ │ │ stccs 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ ldrbcc pc, [fp, #-583]! @ 0xfffffdb9 @ │ │ │ │ │ strvc pc, [r2, #710] @ 0x2c6 │ │ │ │ │ streq lr, [r7, #-2885] @ 0xfffff4bb │ │ │ │ │ vhadd.s8 q10, , │ │ │ │ │ @ instruction: 0xf6c0253a │ │ │ │ │ - blne feb550b4 │ │ │ │ │ + blne feb555b4 │ │ │ │ │ andeq lr, r5, #532480 @ 0x82000 │ │ │ │ │ ldrmi pc, [fp, #-1611]! @ 0xfffff9b5 │ │ │ │ │ ldrbvc pc, [r6, #-1738] @ 0xfffff936 @ │ │ │ │ │ streq lr, [r7, -r5, ror #22] │ │ │ │ │ - b fe0d5d00 │ │ │ │ │ - blt 350690 │ │ │ │ │ + b fe0d6200 │ │ │ │ │ + blt 350b90 │ │ │ │ │ streq pc, [r0], -r3, asr #2 │ │ │ │ │ - blt 15600c │ │ │ │ │ + blt 15650c │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ ldc2l 7, cr15, [r2, #-1000]! @ 0xfffffc18 │ │ │ │ │ vadd.i8 d17, d6, d20 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ - bl 11687e8 │ │ │ │ │ + bl 1168ce8 │ │ │ │ │ @ instruction: 0xf6470201 │ │ │ │ │ @ instruction: 0xf6c910f9 │ │ │ │ │ - b fe127b78 │ │ │ │ │ - blx d4bea │ │ │ │ │ - blx 4beb6 │ │ │ │ │ - blx fe913eb2 │ │ │ │ │ + b fe128078 │ │ │ │ │ + blx d50ea │ │ │ │ │ + blx 4c3b6 │ │ │ │ │ + blx fe9143b2 │ │ │ │ │ ldrmi r4, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ andeq lr, r4, r1, lsl #21 │ │ │ │ │ pop {r0, ip, sp, pc} │ │ │ │ │ stmibcs r0, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ │ @ instruction: 0xf8dfd90f │ │ │ │ │ biccs r2, r0, #172, 8 @ 0xac000000 │ │ │ │ │ strvs lr, [sl, -sp, asr #19] │ │ │ │ │ andlt r4, r1, sl, ror r4 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ - blt fed4dac0 │ │ │ │ │ + blt fed4dfc0 │ │ │ │ │ pop {r0, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7fb4ff0 │ │ │ │ │ @ instruction: 0xf64cbf7b │ │ │ │ │ vqdmlal.s q9, d24, d7 │ │ │ │ │ @ instruction: 0xf64759eb │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ stmdbcs r0!, {r0, r1, r2, r4, r5, r8, r9, sp, lr} │ │ │ │ │ - bls 28e974 │ │ │ │ │ - bge 8e700 │ │ │ │ │ + bls 28ee74 │ │ │ │ │ + bge 8ec00 │ │ │ │ │ tsthi r4, r0, asr #4 @ │ │ │ │ │ vmla.i8 q9, q0, q0 │ │ │ │ │ stmdbcs r0!, {r0, r1, r2, r4, r5, r7, pc}^ │ │ │ │ │ @ instruction: 0xf64dd95a │ │ │ │ │ vrsra.s64 q10, , #52 │ │ │ │ │ - blne fe6ec9f8 │ │ │ │ │ + blne fe6ecef8 │ │ │ │ │ sbccc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ │ subpl pc, pc, #202375168 @ 0xc100000 │ │ │ │ │ @ instruction: 0x21a8f64f │ │ │ │ │ cmnvc r6, r3, asr #13 @ │ │ │ │ │ andeq lr, r7, r2, ror #22 │ │ │ │ │ ldrsbtcs pc, [r8], -r8 @ │ │ │ │ │ @ instruction: 0xf6491871 │ │ │ │ │ @ instruction: 0xf6c345e3 │ │ │ │ │ - b fe0ad000 │ │ │ │ │ + b fe0ad500 │ │ │ │ │ @ instruction: 0xf8d80203 │ │ │ │ │ - bl 115bc28 │ │ │ │ │ + bl 115c128 │ │ │ │ │ submi r0, r3, r7, lsl #10 │ │ │ │ │ ldrsbteq pc, [r0], -r8 @ │ │ │ │ │ @ instruction: 0xf8d84048 │ │ │ │ │ rsbmi r1, r9, r4, lsr r0 │ │ │ │ │ stc2 7, cr15, [lr, #-1000] @ 0xfffffc18 │ │ │ │ │ movteq pc, #420 @ 0x1a4 @ │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ sbcvc pc, r8, #76546048 @ 0x4900000 │ │ │ │ │ rsbsne pc, lr, #204, 12 @ 0xcc00000 │ │ │ │ │ - blne fe4a1374 │ │ │ │ │ + blne fe4a1874 │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ @ instruction: 0xf647468b │ │ │ │ │ vrsra.s64 q8, , #58 │ │ │ │ │ vcge.s8 q10, , │ │ │ │ │ @ instruction: 0xf6c4118a │ │ │ │ │ - bl 18dc2f8 │ │ │ │ │ + bl 18dc7f8 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ stclmi 2, cr15, [sp], {75} @ 0x4b │ │ │ │ │ mrrcne 2, 12, pc, r9, cr3 @ │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ stc2l 7, cr15, [r0], #1000 @ 0x3e8 │ │ │ │ │ - bl 12d5c60 │ │ │ │ │ - bl 5527b4 │ │ │ │ │ - bl 1290fd8 │ │ │ │ │ + bl 12d6160 │ │ │ │ │ + bl 552cb4 │ │ │ │ │ + bl 12914d8 │ │ │ │ │ strtmi r0, [r9], fp, lsl #20 │ │ │ │ │ ldrdne pc, [r8], -r8 @ │ │ │ │ │ addeq pc, r8, #-805306364 @ 0xd0000004 │ │ │ │ │ rsbcc pc, r5, #200, 12 @ 0xc800000 │ │ │ │ │ tstcc fp, #1342177284 @ 0x50000004 @ │ │ │ │ │ msrcc CPSR_fsx, #-1610612724 @ 0xa000000c │ │ │ │ │ - b fe096a18 │ │ │ │ │ + b fe096f18 │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d3c88 │ │ │ │ │ + bl 18d4188 │ │ │ │ │ @ instruction: 0xf6420307 │ │ │ │ │ @ instruction: 0xf6cb003c │ │ │ │ │ submi r3, fp, r2, asr r0 │ │ │ │ │ ldrdne pc, [r0], -r8 @ │ │ │ │ │ vtst.8 d17, d12, d16 │ │ │ │ │ @ instruction: 0xf6cc3591 │ │ │ │ │ - b fe01cff4 │ │ │ │ │ + b fe01d4f4 │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1153c8c │ │ │ │ │ + bl 115418c │ │ │ │ │ rsbmi r0, r9, r7, lsl #10 │ │ │ │ │ ldc2 7, cr15, [r2], #1000 @ 0x3e8 │ │ │ │ │ teqeq r0, #164, 2 @ 0x29 @ │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ stmdbeq r9, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ eorsne pc, r8, #68157440 @ 0x4100000 │ │ │ │ │ rscvs pc, pc, #196, 4 @ 0x4000000c │ │ │ │ │ - beq 8a944 │ │ │ │ │ + beq 8ae44 │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ vpadd.i8 d17, d22, d2 │ │ │ │ │ vsra.s8 q10, , #7 │ │ │ │ │ @ instruction: 0xf64d7148 │ │ │ │ │ @ instruction: 0xf6cd63a9 │ │ │ │ │ - bl 18d0ae4 │ │ │ │ │ + bl 18d0fe4 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ stcpl 6, cr15, [r2], #256 @ 0x100 │ │ │ │ │ ldclvs 6, cr15, [r9], #784 @ 0x310 │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ stc2 7, cr15, [r2], {250} @ 0xfa │ │ │ │ │ stmdbeq r0, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 8a994 │ │ │ │ │ + beq 8ae94 │ │ │ │ │ @ instruction: 0x1018f8d8 │ │ │ │ │ addcs pc, r2, #72351744 @ 0x4500000 │ │ │ │ │ sbcspl pc, r0, #208666624 @ 0xc700000 │ │ │ │ │ bicvc pc, ip, #82837504 @ 0x4f00000 │ │ │ │ │ cmnne r2, #536870924 @ 0x2000000c @ │ │ │ │ │ - b fe096acc │ │ │ │ │ + b fe096fcc │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d3cfc │ │ │ │ │ + bl 18d41fc │ │ │ │ │ @ instruction: 0xf6470307 │ │ │ │ │ @ instruction: 0xf6c410cb │ │ │ │ │ submi r6, fp, r6, ror #1 │ │ │ │ │ @ instruction: 0x1010f8d8 │ │ │ │ │ vtst.8 d17, d12, d16 │ │ │ │ │ @ instruction: 0xf6c705cc │ │ │ │ │ - b fe01143c │ │ │ │ │ + b fe01193c │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1153d00 │ │ │ │ │ + bl 1154200 │ │ │ │ │ rsbmi r0, r9, r7, lsl #10 │ │ │ │ │ mrrc2 7, 15, pc, r8, cr10 @ │ │ │ │ │ msreq CPSR_, #164, 2 @ 0x29 │ │ │ │ │ @ instruction: 0x0c03eb08 │ │ │ │ │ stmdbeq r9, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ rscpl pc, r0, #805306372 @ 0x30000004 │ │ │ │ │ addsvs pc, r0, #-536870900 @ 0xe000000c │ │ │ │ │ - beq 8a9f8 │ │ │ │ │ + beq 8aef8 │ │ │ │ │ andeq pc, r3, r8, asr r8 @ │ │ │ │ │ @ instruction: 0xf6401b92 │ │ │ │ │ vsra.s64 d16, d24, #57 │ │ │ │ │ @ instruction: 0xf6434146 │ │ │ │ │ @ instruction: 0xf6c42381 │ │ │ │ │ - bl 18e0980 │ │ │ │ │ + bl 18e0e80 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r8, r9}^ │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ ldrdne pc, [r8], -ip │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldrdne pc, [ip], -ip │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ ldclcc 2, cr15, [r7], #272 @ 0x110 │ │ │ │ │ stcvs 6, cr15, [r4], #-800 @ 0xfffffce0 │ │ │ │ │ @ instruction: 0x0c07eb4c │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ stc2 7, cr15, [r8], #-1000 @ 0xfffffc18 │ │ │ │ │ stmdbeq r0, {r0, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 8aa48 │ │ │ │ │ + beq 8af48 │ │ │ │ │ ldrdne pc, [r8], -r8 │ │ │ │ │ adcsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ │ addmi pc, r1, #203423744 @ 0xc200000 │ │ │ │ │ mvnsne pc, #536870916 @ 0x20000004 │ │ │ │ │ @ instruction: 0x43adf6c1 │ │ │ │ │ - b fe096b80 │ │ │ │ │ + b fe097080 │ │ │ │ │ @ instruction: 0xf8d80201 │ │ │ │ │ - bl 18d3d70 │ │ │ │ │ + bl 18d4270 │ │ │ │ │ @ instruction: 0xf64f0307 │ │ │ │ │ @ instruction: 0xf6c360b8 │ │ │ │ │ submi r1, fp, ip, rrx │ │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ │ vtst.8 d17, d10, d16 │ │ │ │ │ @ instruction: 0xf6cb4523 │ │ │ │ │ - b fe029288 │ │ │ │ │ + b fe029788 │ │ │ │ │ @ instruction: 0xf8d80001 │ │ │ │ │ - bl 1153d74 │ │ │ │ │ + bl 1154274 │ │ │ │ │ ldccc 5, cr0, [r0], {7} │ │ │ │ │ @ instruction: 0xf7fa4069 │ │ │ │ │ - bl 24ed64 │ │ │ │ │ - bl 412d84 │ │ │ │ │ + bl 24f264 │ │ │ │ │ + bl 413284 │ │ │ │ │ vmla.i8 d16, d4, d9 │ │ │ │ │ vrshr.s8 q8, q9, #6 │ │ │ │ │ @ instruction: 0xf85842a4 │ │ │ │ │ - bl 128fd94 │ │ │ │ │ + bl 1290294 │ │ │ │ │ vpmax.s8 d16, d11, d1 │ │ │ │ │ @ instruction: 0xf6c133b7 │ │ │ │ │ - blne fe4acb2c │ │ │ │ │ + blne fe4ad02c │ │ │ │ │ bicsmi pc, lr, sp, asr #4 │ │ │ │ │ msrne (UNDEF: 109), lr │ │ │ │ │ movweq lr, #31587 @ 0x7b63 │ │ │ │ │ - b fe015f64 │ │ │ │ │ + b fe016464 │ │ │ │ │ @ instruction: 0xf8dc0001 │ │ │ │ │ vhadd.s8 d17, d9, d8 │ │ │ │ │ @ instruction: 0xf6cd0483 │ │ │ │ │ - b fe09d00c │ │ │ │ │ + b fe09d50c │ │ │ │ │ @ instruction: 0xf8dc0201 │ │ │ │ │ - bl 1113de8 │ │ │ │ │ + bl 11142e8 │ │ │ │ │ submi r0, fp, r7, lsl #8 │ │ │ │ │ ldrdne pc, [r4], -ip │ │ │ │ │ @ instruction: 0xf7fa4061 │ │ │ │ │ - bl 68ed0c │ │ │ │ │ - bl 128fdcc │ │ │ │ │ + bl 68f20c │ │ │ │ │ + bl 12902cc │ │ │ │ │ vpmax.s8 d16, d6, d1 │ │ │ │ │ vrsra.s64 d23, d1, #63 │ │ │ │ │ @ instruction: 0xf6476356 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ - b fe0286bc │ │ │ │ │ - blx d3f4e │ │ │ │ │ - blx cc1ea │ │ │ │ │ - blx fe814216 │ │ │ │ │ + b fe028bbc │ │ │ │ │ + blx d444e │ │ │ │ │ + blx cc6ea │ │ │ │ │ + blx fe814716 │ │ │ │ │ ldrmi r0, [r9], #-770 @ 0xfffffcfe │ │ │ │ │ andlt r4, r1, r8, asr #32 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ stmdble sl, {r0, r1, r8, fp, sp}^ │ │ │ │ │ strtmi fp, [r0], #-2611 @ 0xfffff5cd │ │ │ │ │ smlabbeq r7, r3, sl, lr │ │ │ │ │ @ instruction: 0x53a2f24d │ │ │ │ │ mvnpl pc, #204, 4 @ 0xc000000c │ │ │ │ │ vpadd.i8 d17, d27, d10 │ │ │ │ │ vrsra.s8 , q10, #4 │ │ │ │ │ @ instruction: 0xf04f733a │ │ │ │ │ - bl 18d161c │ │ │ │ │ + bl 18d1b1c │ │ │ │ │ @ instruction: 0xf8d80301 │ │ │ │ │ subsmi r1, r9, r0 │ │ │ │ │ stccc 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ - bleq ff21ff78 │ │ │ │ │ + bleq ff220478 │ │ │ │ │ @ instruction: 0x061d0bda │ │ │ │ │ ldrcs lr, [r1, #-2629] @ 0xfffff5bb │ │ │ │ │ submi lr, r1, #270336 @ 0x42000 │ │ │ │ │ streq r4, [sp], -sl, rrx │ │ │ │ │ - b 101ffa8 │ │ │ │ │ - b 115ff50 │ │ │ │ │ + b 10204a8 │ │ │ │ │ + b 1160450 │ │ │ │ │ @ instruction: 0xf64d2313 │ │ │ │ │ @ instruction: 0xf6c17525 │ │ │ │ │ @ instruction: 0x40586598 │ │ │ │ │ msrmi SPSR_sc, #68157440 @ 0x4100000 │ │ │ │ │ @ instruction: 0x73b2f6c9 │ │ │ │ │ - blx dff7e │ │ │ │ │ - blx 18c26a │ │ │ │ │ - blx fe894266 │ │ │ │ │ + blx e047e │ │ │ │ │ + blx 18c76a │ │ │ │ │ + blx fe894766 │ │ │ │ │ strmi r2, [r1], #-5 │ │ │ │ │ stmdbne r0, {r3, r6, r7, fp} │ │ │ │ │ andeq lr, r0, #532480 @ 0x82000 │ │ │ │ │ - b fe06044c │ │ │ │ │ - blx cfe92 │ │ │ │ │ - blx 18c286 │ │ │ │ │ - blx fe894282 │ │ │ │ │ + b fe06094c │ │ │ │ │ + blx d0392 │ │ │ │ │ + blx 18c786 │ │ │ │ │ + blx fe894782 │ │ │ │ │ ldrmi r2, [r9], #-773 @ 0xfffffcfb │ │ │ │ │ - b 1013ac8 │ │ │ │ │ - b fe053e90 │ │ │ │ │ + b 1013fc8 │ │ │ │ │ + b fe054390 │ │ │ │ │ subsmi r7, r0, r1, lsl r1 │ │ │ │ │ - bllt fe4896cc │ │ │ │ │ + bllt fe489bcc │ │ │ │ │ andsne pc, r0, pc, asr #12 │ │ │ │ │ eorvc pc, r6, r8, asr #5 │ │ │ │ │ @ instruction: 0xf6414078 │ │ │ │ │ @ instruction: 0xf6c553dc │ │ │ │ │ @ instruction: 0xf64a53c2 │ │ │ │ │ vrshr.s8 d22, d29, #4 │ │ │ │ │ ldrhtmi r2, [r3], #-34 @ 0xffffffde │ │ │ │ │ cmpeq r0, #536576 @ 0x83000 │ │ │ │ │ - strbcc pc, [pc], #-1614 @ feb8 @ │ │ │ │ │ + strbcc pc, [pc], #-1614 @ 103b8 @ │ │ │ │ │ ldrbvc pc, [r4], #706 @ 0x2c2 @ │ │ │ │ │ @ instruction: 0xf103fb02 │ │ │ │ │ tstne r0, r4, lsl #22 @ │ │ │ │ │ andcc pc, r4, #166912 @ 0x28c00 │ │ │ │ │ ldrbtne pc, [r9], #1607 @ 0x647 @ │ │ │ │ │ ldrtvs pc, [r7], #-1737 @ 0xfffff937 @ │ │ │ │ │ vqshl.s8 d20, d1, d6 │ │ │ │ │ vrshr.s64 d23, d17, #63 │ │ │ │ │ svceq 0x005d6256 │ │ │ │ │ strbeq lr, [r1, #2629] @ 0xa45 │ │ │ │ │ subsvc lr, r1, r1, lsl #21 │ │ │ │ │ - blx a0096 │ │ │ │ │ - blx 14c2fa │ │ │ │ │ - blx fe8d42f2 │ │ │ │ │ + blx a0596 │ │ │ │ │ + blx 14c7fa │ │ │ │ │ + blx fe8d47f2 │ │ │ │ │ ldrmi r3, [r1], #-516 @ 0xfffffdfc │ │ │ │ │ andeq lr, r1, r3, lsl #21 │ │ │ │ │ - bl 249664 │ │ │ │ │ + bl 249b64 │ │ │ │ │ stmdavc r0, {r0, r8, r9} │ │ │ │ │ stcne 8, cr15, [r1], {19} │ │ │ │ │ @ instruction: 0xf8180863 │ │ │ │ │ eoreq r2, r3, #3 │ │ │ │ │ movwmi lr, #2627 @ 0xa43 │ │ │ │ │ ldrbtne pc, [r9], #1607 @ 0x647 @ │ │ │ │ │ ldrtvs pc, [r7], #-1737 @ 0xfffff937 @ │ │ │ │ │ @ instruction: 0xf645430b │ │ │ │ │ vsra.s64 d18, d11, #56 │ │ │ │ │ ldmdane r1!, {r0, r1, r2, r5, r8, ip, sp, lr}^ │ │ │ │ │ movwvs lr, #10819 @ 0x2a43 │ │ │ │ │ streq pc, [r0, -r7, asr #2] │ │ │ │ │ @ instruction: 0xf64a404b │ │ │ │ │ vrshr.s8 d22, d29, #4 │ │ │ │ │ - b fe0d8a00 │ │ │ │ │ + b fe0d8f00 │ │ │ │ │ @ instruction: 0xf64e0357 │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ - blx ec696 │ │ │ │ │ - blx 8c752 │ │ │ │ │ - blx fe8d876a │ │ │ │ │ + blx ecb96 │ │ │ │ │ + blx 8cc52 │ │ │ │ │ + blx fe8d8c6a │ │ │ │ │ strmi r3, [sl], #-257 @ 0xfffffeff │ │ │ │ │ - b 1053cb8 │ │ │ │ │ - b fe090660 │ │ │ │ │ + b 10541b8 │ │ │ │ │ + b fe090b60 │ │ │ │ │ submi r7, fp, r2, asr r0 │ │ │ │ │ adcsvc pc, r1, #1610612740 @ 0x60000004 │ │ │ │ │ subsvs pc, r6, #268435468 @ 0x1000000c │ │ │ │ │ svclt 0x0000e7bf │ │ │ │ │ - andeq r4, r3, ip, ror ip │ │ │ │ │ + andeq r4, r3, ip, ror r7 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb67174 │ │ │ │ │ + bl feb67674 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf44f0ff8 │ │ │ │ │ @ instruction: 0xf7f57020 │ │ │ │ │ - ldrdlt lr, [r8, #-196]! @ 0xffffff3c │ │ │ │ │ + cmnlt r8, r4, asr sl │ │ │ │ │ teqeq pc, #0 @ │ │ │ │ │ - blvc 1cb608 │ │ │ │ │ + blvc 1cbb08 │ │ │ │ │ movteq pc, #451 @ 0x1c3 @ │ │ │ │ │ ldrmi r2, [r8], #-512 @ 0xfffffe00 │ │ │ │ │ stccc 8, cr15, [r1], {-0} │ │ │ │ │ eorscs pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ - blvc fe24b5a0 │ │ │ │ │ + blvc fe24baa0 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ ... │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ │ - @ instruction: 0xf7f51ac0 │ │ │ │ │ - andcs lr, r0, r6, lsr sl │ │ │ │ │ + @ instruction: 0xf7f41ac0 │ │ │ │ │ + @ instruction: 0x2000efb6 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - bllt e4dfac │ │ │ │ │ + ldmlt r8!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ biclt r4, r8, #3145728 @ 0x300000 │ │ │ │ │ - blvc 78b65c │ │ │ │ │ - bmi c17fe4 │ │ │ │ │ + blvc 78bb5c │ │ │ │ │ + bmi c184e4 │ │ │ │ │ andeq pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 4b5f8 │ │ │ │ │ - ldc 4, cr4, [pc, #488] @ 101d8 │ │ │ │ │ + blvc 4baf8 │ │ │ │ │ + ldc 4, cr4, [pc, #488] @ 106d8 │ │ │ │ │ @ instruction: 0xf8c37b1b │ │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ │ stc 2, cr0, [r3, #32] │ │ │ │ │ - vldr d7, [pc, #8] @ 10008 │ │ │ │ │ + vldr d7, [pc, #8] @ 10508 │ │ │ │ │ @ instruction: 0xf8c37b19 │ │ │ │ │ @ instruction: 0xf8c3020c │ │ │ │ │ stc 2, cr0, [r3, #64] @ 0x40 │ │ │ │ │ - vldr d7, [pc, #16] @ 10020 │ │ │ │ │ + vldr d7, [pc, #16] @ 10520 │ │ │ │ │ @ instruction: 0xf8c37b17 │ │ │ │ │ @ instruction: 0xf8c30214 │ │ │ │ │ stc 2, cr2, [r3, #192] @ 0xc0 │ │ │ │ │ - vldr d7, [pc, #24] @ 10038 │ │ │ │ │ + vldr d7, [pc, #24] @ 10538 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #32] @ 10048 │ │ │ │ │ + vldr d7, [pc, #32] @ 10548 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #40] @ 10058 │ │ │ │ │ + vldr d7, [pc, #40] @ 10558 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #48] @ 10068 │ │ │ │ │ + vldr d7, [pc, #48] @ 10568 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #56] @ 10078 │ │ │ │ │ + vldr d7, [pc, #56] @ 10578 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #544] @ 10268 │ │ │ │ │ + vldr d7, [pc, #544] @ 10768 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ ldrbmi r7, [r0, -r6, lsl #23]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ @@ -10396,46 +10716,46 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbne r6, [r6], -r5, asr #15 │ │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ │ - andeq r4, r3, r4, asr r7 │ │ │ │ │ + andeq r4, r3, r4, asr r2 │ │ │ │ │ mvnlt r4, #3145728 @ 0x300000 │ │ │ │ │ - blvc 80b72c │ │ │ │ │ + blvc 80bc2c │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ eorsne pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0xf081fab1 │ │ │ │ │ @ instruction: 0xf8c308d1 │ │ │ │ │ stc 2, cr12, [r3] │ │ │ │ │ - bcc 102ecc8 │ │ │ │ │ - blvc 6cb748 │ │ │ │ │ + bcc 102f1c8 │ │ │ │ │ + blvc 6cbc48 │ │ │ │ │ stmdbeq r0, {r3, r8, fp, ip, sp}^ │ │ │ │ │ andgt pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ andgt pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ - blvc cb6e8 │ │ │ │ │ - blvc 60b75c │ │ │ │ │ + blvc cbbe8 │ │ │ │ │ + blvc 60bc5c │ │ │ │ │ andgt pc, ip, #12779520 @ 0xc30000 │ │ │ │ │ andsgt pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 14b6f8 │ │ │ │ │ - blvc 58b76c │ │ │ │ │ + blvc 14bbf8 │ │ │ │ │ + blvc 58bc6c │ │ │ │ │ andsgt pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ addne lr, r6, #3194880 @ 0x30c000 │ │ │ │ │ - blvc 1cb708 │ │ │ │ │ - blvc 50b77c │ │ │ │ │ - blvc 24b710 │ │ │ │ │ - blvc 50b784 │ │ │ │ │ - blvc 2cb718 │ │ │ │ │ - blvc 50b78c │ │ │ │ │ - blvc 34b720 │ │ │ │ │ - blvc 50b794 │ │ │ │ │ - blvc 3cb728 │ │ │ │ │ - blvc 50b79c │ │ │ │ │ - blvc fe24b730 │ │ │ │ │ + blvc 1cbc08 │ │ │ │ │ + blvc 50bc7c │ │ │ │ │ + blvc 24bc10 │ │ │ │ │ + blvc 50bc84 │ │ │ │ │ + blvc 2cbc18 │ │ │ │ │ + blvc 50bc8c │ │ │ │ │ + blvc 34bc20 │ │ │ │ │ + blvc 50bc94 │ │ │ │ │ + blvc 3cbc28 │ │ │ │ │ + blvc 50bc9c │ │ │ │ │ + blvc fe24bc30 │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ldrbcs lr, [r4, pc, asr #22] │ │ │ │ │ @@ -10466,15 +10786,15 @@ │ │ │ │ │ tstcc r0, r8, lsl #17 │ │ │ │ │ stcvs 8, cr15, [r4], {81} @ 0x51 │ │ │ │ │ vmoveq.16 d18[0], lr │ │ │ │ │ stc 8, cr15, [r8], {76} @ 0x4c │ │ │ │ │ streq lr, [r3], -r6, ror #22 │ │ │ │ │ @ instruction: 0xf84c1914 │ │ │ │ │ @ instruction: 0xf84c6c04 │ │ │ │ │ - bl 10e3208 │ │ │ │ │ + bl 10e3708 │ │ │ │ │ strmi r0, [r9, #1029] @ 0x405 │ │ │ │ │ stcmi 8, cr15, [ip], {76} @ 0x4c │ │ │ │ │ smlattcs r0, r6, r1, sp │ │ │ │ │ andne pc, r0, #13041664 @ 0xc70000 │ │ │ │ │ andne pc, r4, r8, asr #17 │ │ │ │ │ andne pc, r8, r8, asr #17 │ │ │ │ │ andne pc, ip, r8, asr #17 │ │ │ │ │ @@ -10554,52 +10874,52 @@ │ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbne r6, [r6], -r5, asr #15 │ │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq r4, r3, r6, lsr #11 │ │ │ │ │ - andeq r4, r3, r8, ror r4 │ │ │ │ │ + andeq r4, r3, r6, lsr #1 │ │ │ │ │ + andeq r3, r3, r8, ror pc │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrtlt r2, [r0], #-2695 @ 0xfffff579 │ │ │ │ │ strcs fp, [r1], #-3988 @ 0xfffff06c │ │ │ │ │ stmdacs r0, {sl, sp} │ │ │ │ │ @ instruction: 0xf044bf08 │ │ │ │ │ tstlt r4, r1, lsl #8 │ │ │ │ │ ldclt 0, cr2, [r0], #-4 │ │ │ │ │ @ instruction: 0x46034770 │ │ │ │ │ - blvc 78b9cc │ │ │ │ │ + blvc 78becc │ │ │ │ │ eorsne pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ strcs r3, [r1, #-2624] @ 0xfffff5c0 │ │ │ │ │ stc 6, cr4, [r3, #128] @ 0x80 │ │ │ │ │ ldmeq r1, {r8, r9, fp, ip, sp, lr}^ │ │ │ │ │ - blvc 6cb9e0 │ │ │ │ │ + blvc 6cbee0 │ │ │ │ │ andmi pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ andmi pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ - blvc cb97c │ │ │ │ │ - blvc 64b9f0 │ │ │ │ │ + blvc cbe7c │ │ │ │ │ + blvc 64bef0 │ │ │ │ │ andmi pc, ip, #12779520 @ 0xc30000 │ │ │ │ │ andsmi pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 14b98c │ │ │ │ │ - blvc 5cba00 │ │ │ │ │ + blvc 14be8c │ │ │ │ │ + blvc 5cbf00 │ │ │ │ │ andsmi pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ andpl pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 1cb99c │ │ │ │ │ - blvc 54ba10 │ │ │ │ │ + blvc 1cbe9c │ │ │ │ │ + blvc 54bf10 │ │ │ │ │ strmi lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ │ strmi lr, [r8, #2499] @ 0x9c3 │ │ │ │ │ - blvc 24b9ac │ │ │ │ │ - blvc 4cba20 │ │ │ │ │ + blvc 24beac │ │ │ │ │ + blvc 4cbf20 │ │ │ │ │ @ instruction: 0xf8c3bc30 │ │ │ │ │ stc 2, cr1, [r3, #96] @ 0x60 │ │ │ │ │ - vldr d7, [pc, #40] @ 103d8 │ │ │ │ │ + vldr d7, [pc, #40] @ 108d8 │ │ │ │ │ @ instruction: 0xf8c37b11 │ │ │ │ │ stc 2, cr2, [r3, #112] @ 0x70 │ │ │ │ │ - vldr d7, [pc, #48] @ 103ec │ │ │ │ │ + vldr d7, [pc, #48] @ 108ec │ │ │ │ │ vstr d7, [r3, #64] @ 0x40 │ │ │ │ │ ldrbmi r7, [r0, -lr, lsl #22]! │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ldrbcs lr, [r4, pc, asr #22] │ │ │ │ │ @@ -10615,16 +10935,16 @@ │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0018f8cc │ │ │ │ │ @ instruction: 0x4614b0b1 │ │ │ │ │ - bcs ff74e798 │ │ │ │ │ - bcc ff74e79c │ │ │ │ │ + bcs ff74ec98 │ │ │ │ │ + bcc ff74ec9c │ │ │ │ │ andsls r4, r1, sl, ror r4 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f932f │ │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ │ sbchi pc, fp, #0 │ │ │ │ │ eorsge pc, r0, #208, 16 @ 0xd00000 │ │ │ │ │ stmdbne pc, {r0, r1, r3, r7, r9, sl, lr} @ │ │ │ │ │ @@ -10636,37 +10956,37 @@ │ │ │ │ │ cdpeq 1, 4, cr15, cr0, cr3, {0} │ │ │ │ │ stmdavs r8!, {r1, r2, r5, r6, r9, sl, lr} │ │ │ │ │ ldrcc r6, [r0, #-2153] @ 0xfffff797 │ │ │ │ │ stccs 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ @ instruction: 0xc60f4575 │ │ │ │ │ - bls 484c38 │ │ │ │ │ + bls 485138 │ │ │ │ │ andscc pc, r0, #13762560 @ 0xd20000 │ │ │ │ │ andeq pc, r0, #13762560 @ 0xd20000 │ │ │ │ │ @ instruction: 0xf8c2191b │ │ │ │ │ @ instruction: 0xf8d23210 │ │ │ │ │ @ instruction: 0xf5c03214 │ │ │ │ │ @ instruction: 0xf1437580 │ │ │ │ │ adcmi r0, ip, #0, 6 │ │ │ │ │ andscc pc, r4, #12713984 @ 0xc20000 │ │ │ │ │ ldrhi pc, [r1, #-576] @ 0xfffffdc0 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ - blls 470f94 │ │ │ │ │ + blls 471494 │ │ │ │ │ @ instruction: 0xf503ad2e │ │ │ │ │ - bl fe9ee6a4 │ │ │ │ │ + bl fe9eeba4 │ │ │ │ │ @ instruction: 0xf5b4040b │ │ │ │ │ vpmax.f32 d23, d16, d0 │ │ │ │ │ - bls 470e80 │ │ │ │ │ - bl fe8d7ea0 │ │ │ │ │ + bls 471380 │ │ │ │ │ + bl fe8d83a0 │ │ │ │ │ @ instruction: 0xf8d2030b │ │ │ │ │ ldmibeq lr, {r3, r4, r9, sp, lr, pc} │ │ │ │ │ andcc pc, r8, #13762560 @ 0xd20000 │ │ │ │ │ smlatbeq r3, lr, fp, lr │ │ │ │ │ - bl 2b4908 │ │ │ │ │ + bl 2b4e08 │ │ │ │ │ addmi r0, lr, #49920 @ 0xc300 │ │ │ │ │ smlalbthi pc, sl, r0, r0 @ │ │ │ │ │ andscs pc, ip, #13762560 @ 0xd20000 │ │ │ │ │ @ instruction: 0xf8dd4630 │ │ │ │ │ ldrbmi r9, [r9], -ip, rrx │ │ │ │ │ streq lr, [r2], #-2826 @ 0xfffff4f6 │ │ │ │ │ @ instruction: 0xf64746bb │ │ │ │ │ @@ -10690,105 +11010,105 @@ │ │ │ │ │ strls r9, [r0], -r9, lsr #24 │ │ │ │ │ ldmib sp, {r2, sl, ip, pc}^ │ │ │ │ │ strls r4, [r7], -r6, lsr #12 │ │ │ │ │ strls r9, [fp], -ip, lsr #28 │ │ │ │ │ strls r9, [ip], -sp, lsr #28 │ │ │ │ │ strls r9, [sp], -sl, lsr #28 │ │ │ │ │ strls r9, [lr], -fp, lsr #28 │ │ │ │ │ - blt 4cac7c │ │ │ │ │ + blt 4cb17c │ │ │ │ │ stmib sp, {r9, sl, fp, ip, pc}^ │ │ │ │ │ stmib sp, {r2, r4, r8, r9, sl}^ │ │ │ │ │ - strls r1, [pc], #-534 @ 10554 │ │ │ │ │ + strls r1, [pc], #-534 @ 10a54 │ │ │ │ │ andgt pc, r0, sp, asr #17 │ │ │ │ │ ldmdals r8, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf5ae931a │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ - bls 3457c │ │ │ │ │ + bls 34a7c │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ andcc r6, r1, #1638400 @ 0x190000 │ │ │ │ │ @ instruction: 0x46d3685f │ │ │ │ │ - b fe22a7dc │ │ │ │ │ - b fe252584 │ │ │ │ │ + b fe22acdc │ │ │ │ │ + b fe252a84 │ │ │ │ │ @ instruction: 0xf89e0907 │ │ │ │ │ andls pc, r0, #0 │ │ │ │ │ @ instruction: 0xf8564632 │ │ │ │ │ @ instruction: 0xf10ecf08 │ │ │ │ │ stcls 14, cr0, [r1], {64} @ 0x40 │ │ │ │ │ @ instruction: 0x0c00ea8c │ │ │ │ │ - bleq 24f540 │ │ │ │ │ + bleq 24fa40 │ │ │ │ │ @ instruction: 0x9018f8d3 │ │ │ │ │ @ instruction: 0x9c021900 │ │ │ │ │ @ instruction: 0x8014f8d2 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ streq lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ │ stcls 8, cr6, [r8], {112} @ 0x70 │ │ │ │ │ andeq lr, sl, r0, lsl #21 │ │ │ │ │ @ instruction: 0xa01cf8d3 │ │ │ │ │ - blx ff82210e │ │ │ │ │ + blx ff82260e │ │ │ │ │ stmdals r5, {r2, r3, r8, r9, sl, ip} │ │ │ │ │ @ instruction: 0xc010f8d2 │ │ │ │ │ stmdals r6, {r0, r3, fp, ip} │ │ │ │ │ andeq lr, r7, r0, asr #22 │ │ │ │ │ andne lr, r5, sp, asr #19 │ │ │ │ │ @ instruction: 0x464f6919 │ │ │ │ │ - b fe32ab3c │ │ │ │ │ - b fe2135e4 │ │ │ │ │ - blx ffa125e6 │ │ │ │ │ + b fe32b03c │ │ │ │ │ + b fe213ae4 │ │ │ │ │ + blx ffa12ae6 │ │ │ │ │ @ instruction: 0xf8d27b0c │ │ │ │ │ ldmdbne pc!, {r2, r3, r4, lr, pc}^ @ │ │ │ │ │ @ instruction: 0x0c0aea8c │ │ │ │ │ ldmibvs r7, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ - b fe1f561c │ │ │ │ │ + b fe1f5b1c │ │ │ │ │ stcls 7, cr0, [r9], {9} │ │ │ │ │ andne pc, r7, ip, ror #23 │ │ │ │ │ @ instruction: 0x9c0a1909 │ │ │ │ │ andeq lr, r0, r4, asr #22 │ │ │ │ │ andne lr, r9, sp, asr #19 │ │ │ │ │ ldrdls pc, [r8], -r3 @ │ │ │ │ │ ldrdge pc, [ip], -r3 @ │ │ │ │ │ @ instruction: 0x46486a19 │ │ │ │ │ ldrdgt pc, [r4], -r3 @ │ │ │ │ │ @ instruction: 0xf8d246d3 │ │ │ │ │ - bvs 15f06a8 │ │ │ │ │ + bvs 15f0ba8 │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe1f766c │ │ │ │ │ - blx ff9d2266 │ │ │ │ │ - bvs ff5d3258 │ │ │ │ │ + b fe1f7b6c │ │ │ │ │ + blx ff9d2766 │ │ │ │ │ + bvs ff5d3758 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ andls r1, pc, r0, lsl #18 │ │ │ │ │ - b fe1eb084 │ │ │ │ │ + b fe1eb584 │ │ │ │ │ stcls 7, cr0, [r7], {10} │ │ │ │ │ andeq lr, r9, r0, lsl #21 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strbmi r9, [sl], r7, lsl #8 │ │ │ │ │ - blx ff9f7692 │ │ │ │ │ + blx ff9f7b92 │ │ │ │ │ stmdals r3, {sl, fp, ip} │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r8, r9, fp, sp, lr} │ │ │ │ │ - bl 1036678 │ │ │ │ │ + bl 1036b78 │ │ │ │ │ @ instruction: 0xf8d2000c │ │ │ │ │ stmib sp, {r2, r4, r5, lr, pc}^ │ │ │ │ │ - blvs 654680 │ │ │ │ │ + blvs 654b80 │ │ │ │ │ @ instruction: 0x46436b58 │ │ │ │ │ - b fe3207b8 │ │ │ │ │ - blx ffb13682 │ │ │ │ │ + b fe320cb8 │ │ │ │ │ + blx ffb13b82 │ │ │ │ │ ldmdbne fp, {r0, r1, r2, r9, fp, ip, sp} │ │ │ │ │ - bl 11376c0 │ │ │ │ │ + bl 1137bc0 │ │ │ │ │ stmib sp, {r1, r3, sl}^ │ │ │ │ │ - blvs fe4dd6c4 │ │ │ │ │ - b fe0eb5dc │ │ │ │ │ - b fe0912b8 │ │ │ │ │ - blx ff890ec2 │ │ │ │ │ - blls 2d46ac │ │ │ │ │ - blls 3169c8 │ │ │ │ │ + blvs fe4ddbc4 │ │ │ │ │ + b fe0ebadc │ │ │ │ │ + b fe0917b8 │ │ │ │ │ + blx ff8913c2 │ │ │ │ │ + blls 2d4bac │ │ │ │ │ + blls 316ec8 │ │ │ │ │ movweq lr, #2883 @ 0xb43 │ │ │ │ │ movwne lr, #47565 @ 0xb9cd │ │ │ │ │ - bls 372f0 │ │ │ │ │ + bls 377f0 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ mcrls 15, 0, sl, cr1, cr4, {2} │ │ │ │ │ mcrls 6, 0, r9, cr2, cr14, {0} │ │ │ │ │ mcrls 6, 0, r9, cr5, cr15, {0} │ │ │ │ │ cdpls 6, 0, cr9, cr6, cr0, {1} │ │ │ │ │ strvs lr, [r1, #-2509]! @ 0xfffff633 │ │ │ │ │ strls r9, [r3, #-3336]! @ 0xfffff2f8 │ │ │ │ │ @@ -10808,34 +11128,34 @@ │ │ │ │ │ stcls 4, cr9, [ip], {44} @ 0x2c │ │ │ │ │ strbmi r9, [r5], -sp, lsr #8 │ │ │ │ │ tstls r0, ip, asr #12 │ │ │ │ │ ldrd pc, [r4], -r4 │ │ │ │ │ stmdavs r1!, {r3, r8, sl, ip, sp} │ │ │ │ │ stcvs 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ stcgt 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ - b fe1a0858 │ │ │ │ │ - b fe31e29c │ │ │ │ │ - blx fe993762 │ │ │ │ │ + b fe1a0d58 │ │ │ │ │ + b fe31e79c │ │ │ │ │ + blx fe993c62 │ │ │ │ │ @ instruction: 0xf8446e02 │ │ │ │ │ addsmi r6, ip, #8, 22 @ 0x2000 │ │ │ │ │ str pc, [ip], -r2, lsl #22 │ │ │ │ │ stcvs 8, cr15, [r4], {68} @ 0x44 │ │ │ │ │ ldcls 1, cr13, [r0], {232} @ 0xe8 │ │ │ │ │ - blne 36b40 │ │ │ │ │ - bl 61160 │ │ │ │ │ + blne 37040 │ │ │ │ │ + bl 61660 │ │ │ │ │ stmdale r2, {r2, r7, r8, ip} │ │ │ │ │ @ instruction: 0x97104656 │ │ │ │ │ @ instruction: 0x461de6d3 │ │ │ │ │ @ instruction: 0xf8dd9b11 │ │ │ │ │ @ instruction: 0x465f8070 │ │ │ │ │ strmi r4, [fp], r6, lsl #12 │ │ │ │ │ andcs r4, r0, #212, 12 @ 0xd400000 │ │ │ │ │ andcs pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ │ - bls 830b5c │ │ │ │ │ + bls 83105c │ │ │ │ │ andls r4, r2, #103809024 @ 0x6300000 │ │ │ │ │ cdpvc 5, 12, cr15, cr0, cr11, {0} │ │ │ │ │ andls r9, r3, #135168 @ 0x21000 │ │ │ │ │ andls r9, r0, #122880 @ 0x1e000 │ │ │ │ │ andls r9, r1, #126976 @ 0x1f000 │ │ │ │ │ andls r9, r8, #36, 20 @ 0x24000 │ │ │ │ │ andls r9, r9, #151552 @ 0x25000 │ │ │ │ │ @@ -10862,121 +11182,121 @@ │ │ │ │ │ ldmdavs r5, {r4, fp, sp, lr}^ │ │ │ │ │ ldmvs r4, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r5, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ strls r4, [pc], -r6, rrx │ │ │ │ │ @ instruction: 0xf10e9e00 │ │ │ │ │ - blx ffa540fa │ │ │ │ │ + blx ffa545fa │ │ │ │ │ @ instruction: 0xf8d24b08 │ │ │ │ │ @ instruction: 0xf8d19018 │ │ │ │ │ stmibne r4!, {r2, r4, pc} │ │ │ │ │ - bl 11b800c │ │ │ │ │ + bl 11b850c │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ ldmdavs ip, {r9, sl, lr}^ │ │ │ │ │ - b fe138050 │ │ │ │ │ + b fe138550 │ │ │ │ │ @ instruction: 0xf8d2040a │ │ │ │ │ @ instruction: 0x46d3a01c │ │ │ │ │ streq pc, [r6, #-3044] @ 0xfffff41c │ │ │ │ │ stmdbvs lr, {r1, sl, fp, ip, pc} │ │ │ │ │ @ instruction: 0x9c031900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r4, r6, r8, fp, sp, lr}^ │ │ │ │ │ strbmi r0, [ip], -r2, lsl #8 │ │ │ │ │ - b fe22ac78 │ │ │ │ │ + b fe22b178 │ │ │ │ │ submi r0, r6, r5, lsl #16 │ │ │ │ │ - blmi 1cf7e0 │ │ │ │ │ + blmi 1cfce0 │ │ │ │ │ stmibne r4!, {r1, r2, r9, sl, fp, ip, pc} │ │ │ │ │ - bl 11b8064 │ │ │ │ │ + bl 11b8564 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ stmibvs ip, {r1, r2, r9, sl, lr} │ │ │ │ │ - b fe12af8c │ │ │ │ │ - b fe19187c │ │ │ │ │ - blx ff992086 │ │ │ │ │ + b fe12b48c │ │ │ │ │ + b fe191d7c │ │ │ │ │ + blx ff992586 │ │ │ │ │ stcls 5, cr0, [r8], {4} │ │ │ │ │ @ instruction: 0x9c091900 │ │ │ │ │ ldrdls pc, [r8], -r2 @ │ │ │ │ │ ldrdge pc, [ip], -r2 @ │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ - bvs 156b0ac │ │ │ │ │ + bvs 156b5ac │ │ │ │ │ @ instruction: 0xf8d146d3 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ strbmi r0, [ip], -r8, lsl #8 │ │ │ │ │ - b fe22b0c4 │ │ │ │ │ + b fe22b5c4 │ │ │ │ │ submi r0, r6, r5, lsl #16 │ │ │ │ │ - blmi 1cf82c │ │ │ │ │ + blmi 1cfd2c │ │ │ │ │ @ instruction: 0xf8d29e0a │ │ │ │ │ stmibne r4!, {r3, r4, r5, pc} │ │ │ │ │ - bl 11b80c4 │ │ │ │ │ + bl 11b85c4 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ - bvs fe3220c8 │ │ │ │ │ - b fe12b3dc │ │ │ │ │ + bvs fe3225c8 │ │ │ │ │ + b fe12b8dc │ │ │ │ │ @ instruction: 0xf8d20409 │ │ │ │ │ - b fe1b499c │ │ │ │ │ + b fe1b4e9c │ │ │ │ │ strbmi r0, [sl], sl, lsl #12 │ │ │ │ │ streq pc, [r4, #-3046] @ 0xfffff41a │ │ │ │ │ - blvs 13b78e8 │ │ │ │ │ + blvs 13b7de8 │ │ │ │ │ @ instruction: 0x9c0d1900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r3, r8, r9, fp, sp, lr}^ │ │ │ │ │ - blvs 4118f8 │ │ │ │ │ + blvs 411df8 │ │ │ │ │ @ instruction: 0x46426b54 │ │ │ │ │ rsbmi r4, r6, r5, asr #32 │ │ │ │ │ - bcs 18f86c │ │ │ │ │ + bcs 18fd6c │ │ │ │ │ ldmdbne r2, {r2, r8, sl, fp, ip, pc}^ │ │ │ │ │ - bl 1177cf0 │ │ │ │ │ + bl 11781f0 │ │ │ │ │ stmib sp, {r1, r3, r8, sl}^ │ │ │ │ │ - blvs fe299cf4 │ │ │ │ │ - b fe0ab80c │ │ │ │ │ - b fe05110c │ │ │ │ │ - blx ff850d16 │ │ │ │ │ - bls 3918fc │ │ │ │ │ + blvs fe29a1f4 │ │ │ │ │ + b fe0abd0c │ │ │ │ │ + b fe05160c │ │ │ │ │ + blx ff851216 │ │ │ │ │ + bls 391dfc │ │ │ │ │ andeq lr, ip, r0, lsl fp │ │ │ │ │ andeq lr, r4, #67584 @ 0x10800 │ │ │ │ │ - bls 435138 │ │ │ │ │ + bls 435638 │ │ │ │ │ adcsmi r4, sl, #132, 12 @ 0x8400000 │ │ │ │ │ svcge 0x005cf47f │ │ │ │ │ ldrmi r9, [r6], -r0, lsl #22 │ │ │ │ │ - blls 75588 │ │ │ │ │ - blls b5590 │ │ │ │ │ - blls f5598 │ │ │ │ │ - blls 1b55a0 │ │ │ │ │ - blls 1f55a8 │ │ │ │ │ - blls 2355b0 │ │ │ │ │ - blls 2755b8 │ │ │ │ │ - blls 2b55c0 │ │ │ │ │ - blls 2f55c8 │ │ │ │ │ + blls 75a88 │ │ │ │ │ + blls b5a90 │ │ │ │ │ + blls f5a98 │ │ │ │ │ + blls 1b5aa0 │ │ │ │ │ + blls 1f5aa8 │ │ │ │ │ + blls 235ab0 │ │ │ │ │ + blls 275ab8 │ │ │ │ │ + blls 2b5ac0 │ │ │ │ │ + blls 2f5ac8 │ │ │ │ │ ldrlt lr, [r3, #-2525] @ 0xfffff623 │ │ │ │ │ - blls 3355d4 │ │ │ │ │ - blls 3755dc │ │ │ │ │ - blne fe0cb56c │ │ │ │ │ - blls 1355e8 │ │ │ │ │ - blls 1755f0 │ │ │ │ │ + blls 335ad4 │ │ │ │ │ + blls 375adc │ │ │ │ │ + blne fe0cba6c │ │ │ │ │ + blls 135ae8 │ │ │ │ │ + blls 175af0 │ │ │ │ │ svcls 0x0012932b │ │ │ │ │ ldrsbhi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ │ - bls 474a04 │ │ │ │ │ + bls 474f04 │ │ │ │ │ @ instruction: 0x932d9b0e │ │ │ │ │ andcc pc, r8, #13762560 @ 0xd20000 │ │ │ │ │ @ instruction: 0xf8c24433 │ │ │ │ │ - bls 45d184 │ │ │ │ │ + bls 45d684 │ │ │ │ │ movteq pc, #427 @ 0x1ab @ │ │ │ │ │ rscvc pc, r0, #8388608 @ 0x800000 │ │ │ │ │ tstcc r0, #28, 16 @ 0x1c0000 │ │ │ │ │ stceq 8, cr15, [ip], {83} @ 0x53 │ │ │ │ │ @ instruction: 0xf8533210 │ │ │ │ │ @ instruction: 0xf8531c08 │ │ │ │ │ ldrbmi r6, [fp, #-3076] @ 0xfffff3fc │ │ │ │ │ stcvs 8, cr15, [r4], {66} @ 0x42 │ │ │ │ │ ldcmi 8, cr15, [r0], {66} @ 0x42 │ │ │ │ │ stceq 8, cr15, [ip], {66} @ 0x42 │ │ │ │ │ stcne 8, cr15, [r8], {66} @ 0x42 │ │ │ │ │ - bl fea05144 │ │ │ │ │ + bl fea05644 │ │ │ │ │ ldrbmi r0, [r9], -fp, lsl #8 │ │ │ │ │ strtmi r4, [r2], -r0, asr #12 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr6, cr4, {7} │ │ │ │ │ + bl ff5cee70 │ │ │ │ │ @ instruction: 0xf8dd9b11 │ │ │ │ │ ldrmi ip, [lr], -ip, rrx │ │ │ │ │ andmi pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ ldrcc r4, [r0], -r4, ror #12 │ │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ │ @ instruction: 0xf846cc0f │ │ │ │ │ @ instruction: 0xf8460c10 │ │ │ │ │ @@ -11003,34 +11323,34 @@ │ │ │ │ │ ldrbmi r3, [r5, #-3076] @ 0xfffff3fc │ │ │ │ │ mvnsle ip, pc, lsl #12 │ │ │ │ │ ldcls 5, cr14, [r1], {43} @ 0x2b │ │ │ │ │ @ instruction: 0x462a4659 │ │ │ │ │ @ instruction: 0xf50444ab │ │ │ │ │ strbmi r7, [r0], #-2176 @ 0xfffff780 │ │ │ │ │ @ instruction: 0xf7f446c1 │ │ │ │ │ - @ instruction: 0xf8d4ee12 │ │ │ │ │ + @ instruction: 0xf8d4eb92 │ │ │ │ │ @ instruction: 0xf8d42208 │ │ │ │ │ @ instruction: 0x4623c218 │ │ │ │ │ smlatbeq r2, ip, fp, lr │ │ │ │ │ strbeq lr, [r2], #2826 @ 0xb0a │ │ │ │ │ tstls r0, r4, lsl #18 │ │ │ │ │ teqhi sl, r0, lsl #4 @ │ │ │ │ │ andscc pc, ip, #13828096 @ 0xd30000 │ │ │ │ │ @ instruction: 0xf647ad2e │ │ │ │ │ @ instruction: 0xf6c912b1 │ │ │ │ │ - bl 2a9330 │ │ │ │ │ + bl 2a9830 │ │ │ │ │ @ instruction: 0xf8cd0103 │ │ │ │ │ movwcs fp, #16496 @ 0x4070 │ │ │ │ │ ldrdlt pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0x4626971a │ │ │ │ │ @ instruction: 0xf8cd461f │ │ │ │ │ @ instruction: 0x46138074 │ │ │ │ │ strmi r4, [r8], r8, lsr #12 │ │ │ │ │ andspl lr, lr, #3620864 @ 0x374000 │ │ │ │ │ - bls 43527c │ │ │ │ │ + bls 43577c │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ ldmib sp, {r0, r1, r3, r4, r5, r6, r7, pc}^ │ │ │ │ │ andls r1, r2, #32, 4 │ │ │ │ │ @ instruction: 0xf5099a24 │ │ │ │ │ andls r7, r3, #192, 28 @ 0xc00 │ │ │ │ │ andls r9, r4, #151552 @ 0x25000 │ │ │ │ │ andls r9, r5, #139264 @ 0x22000 │ │ │ │ │ @@ -11047,45 +11367,45 @@ │ │ │ │ │ stmib sp, {r1, r4, r8, fp, sp, pc}^ │ │ │ │ │ tstls r6, #20, 14 @ 0x500000 │ │ │ │ │ andls r9, r0, #-1073741821 @ 0xc0000003 │ │ │ │ │ ldmdalt r7, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf5ae9019 │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ - bls 34aec │ │ │ │ │ + bls 34fec │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ andcc r6, r1, #24, 16 @ 0x180000 │ │ │ │ │ @ instruction: 0x46d3685f │ │ │ │ │ - b fe22ad5c │ │ │ │ │ - b fe252af0 │ │ │ │ │ + b fe22b25c │ │ │ │ │ + b fe252ff0 │ │ │ │ │ @ instruction: 0xf89e0907 │ │ │ │ │ andls pc, r0, #0 │ │ │ │ │ @ instruction: 0xf8564632 │ │ │ │ │ @ instruction: 0xf10ecf08 │ │ │ │ │ stmdbls r5, {r6, r9, sl, fp} │ │ │ │ │ @ instruction: 0x0c04ea8c │ │ │ │ │ - blmi 24fab0 │ │ │ │ │ + blmi 24ffb0 │ │ │ │ │ @ instruction: 0x9018f8d3 │ │ │ │ │ vstrls.16 s2, [r1, #-200] @ 0xffffff38 @ │ │ │ │ │ @ instruction: 0x8014f8d2 │ │ │ │ │ streq lr, [fp, #-2885] @ 0xfffff4bb │ │ │ │ │ strtmi r9, [r5], -r1, lsl #10 │ │ │ │ │ - b fe12acf4 │ │ │ │ │ + b fe12b1f4 │ │ │ │ │ @ instruction: 0xf8d3040a │ │ │ │ │ @ instruction: 0x46d3a01c │ │ │ │ │ streq pc, [ip, -r4, ror #23] │ │ │ │ │ @ instruction: 0xf8d29c0f │ │ │ │ │ stmdbne r0, {r4, lr, pc} │ │ │ │ │ andls r9, pc, r2, lsl #24 │ │ │ │ │ streq lr, [r7], #-2884 @ 0xfffff4bc │ │ │ │ │ strls r6, [r2], #-2328 @ 0xfffff6e8 │ │ │ │ │ ldmdbvs ip, {r0, r1, r2, r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x0c00ea8c │ │ │ │ │ stmdaeq r4, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blvc 34faf4 │ │ │ │ │ + blvc 34fff4 │ │ │ │ │ @ instruction: 0xc01cf8d2 │ │ │ │ │ stmdbls r6, {r0, r1, r2, r3, r4, r5, r6, fp, ip} │ │ │ │ │ @ instruction: 0x0c0aea8c │ │ │ │ │ tsteq fp, r1, asr #22 │ │ │ │ │ smlabtvc r5, sp, r9, lr │ │ │ │ │ stmdbls r3, {r0, r1, r2, r4, r7, r8, fp, sp, lr} │ │ │ │ │ streq lr, [r9, -r7, lsl #21] │ │ │ │ │ @@ -11094,83 +11414,83 @@ │ │ │ │ │ tsteq r4, r1, asr #22 │ │ │ │ │ smlabteq r3, sp, r9, lr │ │ │ │ │ ldrdls pc, [r8], -r3 @ │ │ │ │ │ ldrdge pc, [ip], -r3 @ │ │ │ │ │ @ instruction: 0x464f6a18 │ │ │ │ │ ldrdgt pc, [r4], -r3 @ │ │ │ │ │ @ instruction: 0xf8d246d3 │ │ │ │ │ - bvs 1530c18 │ │ │ │ │ + bvs 1531118 │ │ │ │ │ stmdaeq r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe136fc4 │ │ │ │ │ - blx ff911bd6 │ │ │ │ │ - bvs fe52f7c8 │ │ │ │ │ + b fe1374c4 │ │ │ │ │ + blx ff9120d6 │ │ │ │ │ + bvs fe52fcc8 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ stmdbls sl, {r0, r1, r2, r3, r4, r5, r6, fp, ip} │ │ │ │ │ streq lr, [r9], #-2692 @ 0xfffff57c │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ tsteq fp, r1, asr #22 │ │ │ │ │ smlabtvc r9, sp, r9, lr │ │ │ │ │ stmdbls r7, {r0, r1, r2, r4, r6, r7, r9, fp, sp, lr} │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ - blx ff9e26f6 │ │ │ │ │ - blvs 1713be0 │ │ │ │ │ + blx ff9e2bf6 │ │ │ │ │ + blvs 17140e0 │ │ │ │ │ stmdane r0, {r0, r1, r2, r4, r8, r9, fp, sp, lr}^ │ │ │ │ │ - bl 1076ff8 │ │ │ │ │ + bl 10774f8 │ │ │ │ │ @ instruction: 0xf8d2010c │ │ │ │ │ stmib sp, {r2, r4, r5, lr, pc}^ │ │ │ │ │ - blvs 611000 │ │ │ │ │ + blvs 611500 │ │ │ │ │ @ instruction: 0x0c04ea8c │ │ │ │ │ stmdbls sp, {r0, r1, r6, r9, sl, lr} │ │ │ │ │ - blx ffb20d0e │ │ │ │ │ + blx ffb2120e │ │ │ │ │ ldmdane fp, {r0, r1, r2, r9, fp, ip, sp}^ │ │ │ │ │ - bl 1077030 │ │ │ │ │ + bl 1077530 │ │ │ │ │ stmib sp, {r1, r3, r8}^ │ │ │ │ │ - blvs fe4dd034 │ │ │ │ │ - b fe0ebb4c │ │ │ │ │ - b fe091828 │ │ │ │ │ - blx ff891432 │ │ │ │ │ - blls 2d1c1c │ │ │ │ │ - blls 316f14 │ │ │ │ │ + blvs fe4dd534 │ │ │ │ │ + b fe0ec04c │ │ │ │ │ + b fe091d28 │ │ │ │ │ + blx ff891932 │ │ │ │ │ + blls 2d211c │ │ │ │ │ + blls 317414 │ │ │ │ │ movweq lr, #19267 @ 0x4b43 │ │ │ │ │ movweq lr, #47565 @ 0xb9cd │ │ │ │ │ - bls 37860 │ │ │ │ │ + bls 37d60 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ - bls 7c978 │ │ │ │ │ + bls 7ce78 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, fp, ip, pc}^ │ │ │ │ │ - bls 990ac │ │ │ │ │ - bls 1754b8 │ │ │ │ │ - bls 1b54c0 │ │ │ │ │ - bls f54c8 │ │ │ │ │ - bls 1354d0 │ │ │ │ │ - bls 2754d8 │ │ │ │ │ - bls 2b54e0 │ │ │ │ │ - bls 1f54e8 │ │ │ │ │ - bls 2354f0 │ │ │ │ │ - bls 3754f8 │ │ │ │ │ + bls 995ac │ │ │ │ │ + bls 1759b8 │ │ │ │ │ + bls 1b59c0 │ │ │ │ │ + bls f59c8 │ │ │ │ │ + bls 1359d0 │ │ │ │ │ + bls 2759d8 │ │ │ │ │ + bls 2b59e0 │ │ │ │ │ + bls 1f59e8 │ │ │ │ │ + bls 2359f0 │ │ │ │ │ + bls 3759f8 │ │ │ │ │ ldmdbge r2, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldmib sp, {r1, r2, r3, r4, r8, sl, ip, pc}^ │ │ │ │ │ - blls 5c28b0 │ │ │ │ │ + blls 5c2db0 │ │ │ │ │ ldmdalt r7, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ eorls r9, sl, #1638400 @ 0x190000 │ │ │ │ │ eorls r9, fp, #57344 @ 0xe000 │ │ │ │ │ eorls r9, ip, #45056 @ 0xb000 │ │ │ │ │ eorls r9, sp, #12, 20 @ 0xc000 │ │ │ │ │ ldrbmi r4, [r9], -r4, asr #12 │ │ │ │ │ @ instruction: 0x5600e9d1 │ │ │ │ │ @ instruction: 0xf8543408 │ │ │ │ │ rsbmi r2, sl, r8, lsl #24 │ │ │ │ │ stcpl 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ sbcscc lr, r6, #532480 @ 0x82000 │ │ │ │ │ - blx fe8a0e4a │ │ │ │ │ + blx fe8a134a │ │ │ │ │ @ instruction: 0xf8412503 │ │ │ │ │ addmi r2, r8, #8, 22 @ 0x2000 │ │ │ │ │ strpl pc, [r6, #-2819] @ 0xfffff4fd │ │ │ │ │ stcpl 8, cr15, [r4], {65} @ 0x41 │ │ │ │ │ - bls 44544c │ │ │ │ │ - bl 2577a4 │ │ │ │ │ + bls 44594c │ │ │ │ │ + bl 257ca4 │ │ │ │ │ ldrmi r1, [ip, #2434]! @ 0x982 │ │ │ │ │ tsthi r1, r0, lsl #4 @ │ │ │ │ │ @ instruction: 0xf8cd4656 │ │ │ │ │ ldrb ip, [fp], r0, asr #32 │ │ │ │ │ movwcs sl, #19758 @ 0x4d2e │ │ │ │ │ stmdbls r0!, {r0, r1, r2, r3, r8, r9, ip, pc} │ │ │ │ │ tstls r0, r3, lsr #12 │ │ │ │ │ @@ -11198,130 +11518,130 @@ │ │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ │ ldrdls pc, [r4], -r3 │ │ │ │ │ @ instruction: 0xf8534619 │ │ │ │ │ @ instruction: 0xf10c7f08 │ │ │ │ │ @ instruction: 0xf8d20c01 │ │ │ │ │ ldmdavs r0, {r2, r3, sp, pc} │ │ │ │ │ @ instruction: 0x46d36856 │ │ │ │ │ - b fe22af8c │ │ │ │ │ - b fe252d3c │ │ │ │ │ + b fe22b48c │ │ │ │ │ + b fe25323c │ │ │ │ │ @ instruction: 0xf89e0906 │ │ │ │ │ rsbmi pc, pc, r0 │ │ │ │ │ cdpeq 1, 4, cr15, cr0, cr14, {0} │ │ │ │ │ - blpl 24fcf0 │ │ │ │ │ + blpl 2501f0 │ │ │ │ │ @ instruction: 0x9018f8d2 │ │ │ │ │ @ instruction: 0x8014f8d1 │ │ │ │ │ @ instruction: 0x9c02192d │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strtmi r9, [ip], -r2, lsl #8 │ │ │ │ │ - b fe16aed8 │ │ │ │ │ + b fe16b3d8 │ │ │ │ │ @ instruction: 0xf8d2050a │ │ │ │ │ @ instruction: 0x46d3a01c │ │ │ │ │ streq pc, [r7], -r5, ror #23 │ │ │ │ │ stmdbvs pc, {r8, sl, fp, ip, pc} @ │ │ │ │ │ vstrls.16 s2, [r1, #-128] @ 0xffffff80 @ │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ stmib sp, {r1, r2, r4, r6, r8, fp, sp, lr}^ │ │ │ │ │ strbmi r0, [sp], -r0, lsl #10 │ │ │ │ │ - b fe22b1c8 │ │ │ │ │ + b fe22b6c8 │ │ │ │ │ submi r0, r7, r6, lsl #16 │ │ │ │ │ - blpl 20fd30 │ │ │ │ │ + blpl 210230 │ │ │ │ │ stmibne sp!, {r0, r2, r8, r9, sl, fp, ip, pc}^ │ │ │ │ │ - bl 11f89b0 │ │ │ │ │ + bl 11f8eb0 │ │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl}^ │ │ │ │ │ stmibvs sp, {r0, r2, r8, r9, sl, ip, lr} │ │ │ │ │ - b fe16b4e0 │ │ │ │ │ - b fe1d21cc │ │ │ │ │ - blx ff9d29d6 │ │ │ │ │ + b fe16b9e0 │ │ │ │ │ + b fe1d26cc │ │ │ │ │ + blx ff9d2ed6 │ │ │ │ │ stcls 6, cr0, [r3, #-20] @ 0xffffffec │ │ │ │ │ vstrls.16 s2, [r4, #-128] @ 0xffffff80 @ │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ streq lr, [r3, #-2509] @ 0xfffff633 │ │ │ │ │ - bvs 15ab600 │ │ │ │ │ + bvs 15abb00 │ │ │ │ │ ldrdls pc, [r8], -r2 @ │ │ │ │ │ ldrdge pc, [ip], -r2 @ │ │ │ │ │ strbmi r6, [sp], -pc, lsl #20 │ │ │ │ │ ldrdhi pc, [r4], -r1 @ │ │ │ │ │ ldrdmi r4, [r7], #-99 @ 0xffffff9d │ │ │ │ │ stmdaeq r6, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blpl 20fd7c │ │ │ │ │ + blpl 21027c │ │ │ │ │ @ instruction: 0xf8d29f09 │ │ │ │ │ stmibne sp!, {r3, r4, r5, pc}^ │ │ │ │ │ - bl 11f8a10 │ │ │ │ │ + bl 11f8f10 │ │ │ │ │ stmib sp, {r0, r1, r3, r8, r9, sl}^ │ │ │ │ │ - bvs fe366a14 │ │ │ │ │ - b fe16b930 │ │ │ │ │ + bvs fe366f14 │ │ │ │ │ + b fe16be30 │ │ │ │ │ @ instruction: 0xf8d20509 │ │ │ │ │ - b fe1f4eec │ │ │ │ │ + b fe1f53ec │ │ │ │ │ strbmi r0, [sl], sl, lsl #14 │ │ │ │ │ streq pc, [r5], -r7, ror #23 │ │ │ │ │ - blvs 13f8224 │ │ │ │ │ + blvs 13f8724 │ │ │ │ │ vstrls.16 s2, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ streq lr, [r6, #-2885] @ 0xfffff4bb │ │ │ │ │ stmib sp, {r1, r2, r3, r8, r9, fp, sp, lr}^ │ │ │ │ │ - blvs 412234 │ │ │ │ │ + blvs 412734 │ │ │ │ │ @ instruction: 0x46426b55 │ │ │ │ │ rsbmi r4, pc, r6, asr #32 │ │ │ │ │ - bcs 1cfdc0 │ │ │ │ │ + bcs 1d02c0 │ │ │ │ │ ldmibne r2, {r0, r2, r3, r9, sl, fp, ip, pc} │ │ │ │ │ - bl 11b8664 │ │ │ │ │ + bl 11b8b64 │ │ │ │ │ stmib sp, {r1, r3, r9, sl}^ │ │ │ │ │ - blvs fe29a668 │ │ │ │ │ - b fe0abd5c │ │ │ │ │ - b fe05165c │ │ │ │ │ - blx ff851266 │ │ │ │ │ - bls 2d224c │ │ │ │ │ - bls 317048 │ │ │ │ │ + blvs fe29ab68 │ │ │ │ │ + b fe0ac25c │ │ │ │ │ + b fe051b5c │ │ │ │ │ + blx ff851766 │ │ │ │ │ + bls 2d274c │ │ │ │ │ + bls 317548 │ │ │ │ │ andeq lr, r5, #67584 @ 0x10800 │ │ │ │ │ andeq lr, fp, #3358720 @ 0x334000 │ │ │ │ │ strbmi r9, [r2, #-2575]! @ 0xfffff5f1 │ │ │ │ │ svcge 0x005ef47f │ │ │ │ │ andspl lr, r4, #3620864 @ 0x374000 │ │ │ │ │ - blls 3f5ed8 │ │ │ │ │ + blls 3f63d8 │ │ │ │ │ ldrmi r9, [sl], #-3856 @ 0xfffff0f0 │ │ │ │ │ tstls pc, #2048 @ 0x800 │ │ │ │ │ nopls {0} @ │ │ │ │ │ @ instruction: 0x93219b01 │ │ │ │ │ @ instruction: 0x93229b05 │ │ │ │ │ @ instruction: 0x93239b06 │ │ │ │ │ @ instruction: 0x93249b03 │ │ │ │ │ @ instruction: 0x93259b04 │ │ │ │ │ @ instruction: 0x93269b09 │ │ │ │ │ @ instruction: 0x93279b0a │ │ │ │ │ @ instruction: 0x93289b07 │ │ │ │ │ @ instruction: 0x93299b08 │ │ │ │ │ @ instruction: 0x932a9b0d │ │ │ │ │ - blge 4cb60c │ │ │ │ │ + blge 4cbb0c │ │ │ │ │ ldrsbhi pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ │ - blls 33674c │ │ │ │ │ - blls 475b58 │ │ │ │ │ + blls 336c4c │ │ │ │ │ + blls 476058 │ │ │ │ │ @ instruction: 0xf8c3902c │ │ │ │ │ - bls 4596cc │ │ │ │ │ + bls 459bcc │ │ │ │ │ @ instruction: 0xf8c22300 │ │ │ │ │ @ instruction: 0xf7ff3200 │ │ │ │ │ vldrls s22, [r1, #-984] @ 0xfffffc28 │ │ │ │ │ @ instruction: 0x46224659 │ │ │ │ │ orrvc pc, r0, #20971520 @ 0x1400000 │ │ │ │ │ @ instruction: 0xf7f44418 │ │ │ │ │ - @ instruction: 0xf8d5ebc4 │ │ │ │ │ + @ instruction: 0xf8d5e944 │ │ │ │ │ strtmi r3, [r3], #-512 @ 0xfffffe00 │ │ │ │ │ andcc pc, r0, #12910592 @ 0xc50000 │ │ │ │ │ - blls 48a4c0 │ │ │ │ │ + blls 48a9c0 │ │ │ │ │ andcs r4, r0, #59768832 @ 0x3900000 │ │ │ │ │ @ instruction: 0xf8dd970f │ │ │ │ │ @ instruction: 0x4605b070 │ │ │ │ │ uadd16mi r9, r4, sl │ │ │ │ │ ldrsbthi pc, [r4], #-141 @ 0xffffff73 @ │ │ │ │ │ andcs pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ @ instruction: 0xf47f2900 │ │ │ │ │ ldrb sl, [sl, r6, ror #29] │ │ │ │ │ - stc 7, cr15, [r6, #-976]! @ 0xfffffc30 │ │ │ │ │ - andeq r8, r4, r8, lsr r5 │ │ │ │ │ + b fe9cf3c8 │ │ │ │ │ + andeq r8, r4, r8, lsr r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r4, r6, lsl #31 │ │ │ │ │ + andeq r7, r4, r6, lsl #21 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ │ @ instruction: 0x2774f8df │ │ │ │ │ @ instruction: 0xf8dfb0c3 │ │ │ │ │ @ instruction: 0x46043774 │ │ │ │ │ @@ -11349,15 +11669,15 @@ │ │ │ │ │ addvc pc, r0, r4, lsl #10 │ │ │ │ │ sublt r3, r3, r0, asr #6 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ stmialt r0, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x2710f8df │ │ │ │ │ @ instruction: 0x3704f8df │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 106affc │ │ │ │ │ + blls 106b4fc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ ldmib r4, {r0, r2, r4, r5, r6, r8, r9, pc}^ │ │ │ │ │ @ instruction: 0xf5042388 │ │ │ │ │ ldmdbls r3, {r7, ip, sp, lr} │ │ │ │ │ pop {r0, r1, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7fe4ff0 │ │ │ │ │ @@ -11373,40 +11693,40 @@ │ │ │ │ │ @ instruction: 0xc60f4575 │ │ │ │ │ @ instruction: 0xf8d4d1f2 │ │ │ │ │ svccs 0x003f7200 │ │ │ │ │ tsthi sl, #64, 4 @ │ │ │ │ │ andcc pc, r8, #212, 16 @ 0xd40000 │ │ │ │ │ @ instruction: 0xf8d41e7a │ │ │ │ │ @ instruction: 0xf5046218 │ │ │ │ │ - b 13ee1f4 │ │ │ │ │ + b 13ee6f4 │ │ │ │ │ @ instruction: 0xf8d41b92 │ │ │ │ │ - bne ffc5946c │ │ │ │ │ + bne ffc5996c │ │ │ │ │ fstmiaxeq r3, {d30-d33} @ Deprecated │ │ │ │ │ - bl 262630 │ │ │ │ │ + bl 262b30 │ │ │ │ │ svclt 0x00380302 │ │ │ │ │ tstls r1, r6, lsr #13 │ │ │ │ │ @ instruction: 0xf0c09312 │ │ │ │ │ ldcge 1, cr8, [r0, #-272]! @ 0xfffffef0 │ │ │ │ │ @ instruction: 0xf8dd4659 │ │ │ │ │ sxtahmi sl, fp, r8 │ │ │ │ │ shadd16mi r9, r0, r2 │ │ │ │ │ ldmne r1!, {r0, r1, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldmdavs r7!, {r0, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r2], -r6, ror #12 │ │ │ │ │ - ldrls r4, [pc], #-1579 @ 11030 │ │ │ │ │ + ldrls r4, [pc], #-1579 @ 11530 │ │ │ │ │ strls r9, [r2], #-3104 @ 0xfffff3e0 │ │ │ │ │ strls r9, [r3], #-3105 @ 0xfffff3df │ │ │ │ │ stccs 12, cr9, [r0], {17} │ │ │ │ │ mrshi pc, (UNDEF: 1) @ │ │ │ │ │ @ instruction: 0xf5029c22 │ │ │ │ │ strls r7, [ip], #-3776 @ 0xfffff140 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ strls r9, [sp], #-3107 @ 0xfffff3dd │ │ │ │ │ strls r9, [lr], #-3110 @ 0xfffff3da │ │ │ │ │ - strls r9, [pc], #-3111 @ 11058 │ │ │ │ │ + strls r9, [pc], #-3111 @ 11558 │ │ │ │ │ strtpl lr, [r4], #-2525 @ 0xfffff623 │ │ │ │ │ stcls 4, cr9, [sl], #-16 │ │ │ │ │ stcls 4, cr9, [fp], #-20 @ 0xffffffec │ │ │ │ │ strls r9, [r6], #-1537 @ 0xfffff9ff │ │ │ │ │ @ instruction: 0x4628e9dd │ │ │ │ │ cdpls 6, 2, cr9, cr14, cr7, {0} │ │ │ │ │ cdpls 6, 2, cr9, cr15, cr8, {0} │ │ │ │ │ @@ -11418,105 +11738,105 @@ │ │ │ │ │ @ instruction: 0xf8cd9e01 │ │ │ │ │ ldrls r8, [r0], #-104 @ 0xffffff98 │ │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ │ tstge fp, #3358720 @ 0x334000 │ │ │ │ │ @ instruction: 0xf5ae971d │ │ │ │ │ @ instruction: 0xf8d673c0 │ │ │ │ │ @ instruction: 0xf8d68000 │ │ │ │ │ - bls 750b8 │ │ │ │ │ + bls 755b8 │ │ │ │ │ ldrdge pc, [ip], -r3 │ │ │ │ │ andcc r6, r1, #1638400 @ 0x190000 │ │ │ │ │ @ instruction: 0x46d3685f │ │ │ │ │ - b fe22b318 │ │ │ │ │ - b fe2530c0 │ │ │ │ │ + b fe22b818 │ │ │ │ │ + b fe2535c0 │ │ │ │ │ @ instruction: 0xf89e0907 │ │ │ │ │ andls pc, r1, #0 │ │ │ │ │ @ instruction: 0xf8564632 │ │ │ │ │ @ instruction: 0xf10ecf08 │ │ │ │ │ stcls 14, cr0, [r2], {64} @ 0x40 │ │ │ │ │ @ instruction: 0x0c00ea8c │ │ │ │ │ - bleq 25007c │ │ │ │ │ + bleq 25057c │ │ │ │ │ @ instruction: 0x9018f8d3 │ │ │ │ │ @ instruction: 0x9c031900 │ │ │ │ │ @ instruction: 0x8014f8d2 │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ streq lr, [r2], #-2509 @ 0xfffff633 │ │ │ │ │ stcls 8, cr6, [r4], {112} @ 0x70 │ │ │ │ │ andeq lr, sl, r0, lsl #21 │ │ │ │ │ @ instruction: 0xa01cf8d3 │ │ │ │ │ - blx ff822c4a │ │ │ │ │ + blx ff82314a │ │ │ │ │ stmdals ip, {r2, r3, r8, r9, sl, ip} │ │ │ │ │ @ instruction: 0xc010f8d2 │ │ │ │ │ stmdals sp, {r0, r3, fp, ip} │ │ │ │ │ andeq lr, r7, r0, asr #22 │ │ │ │ │ andne lr, ip, sp, asr #19 │ │ │ │ │ @ instruction: 0x464f6919 │ │ │ │ │ - b fe32b678 │ │ │ │ │ - b fe214120 │ │ │ │ │ - blx ffa13122 │ │ │ │ │ + b fe32bb78 │ │ │ │ │ + b fe214620 │ │ │ │ │ + blx ffa13622 │ │ │ │ │ @ instruction: 0xf8d27b0c │ │ │ │ │ ldmdbne pc!, {r2, r3, r4, lr, pc}^ @ │ │ │ │ │ @ instruction: 0x0c0aea8c │ │ │ │ │ ldmibvs r7, {r0, r2, r3, r4, r5, r9, sl, lr} │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ - b fe1f6148 │ │ │ │ │ + b fe1f6648 │ │ │ │ │ stcls 7, cr0, [lr], {9} │ │ │ │ │ andne pc, r7, ip, ror #23 │ │ │ │ │ @ instruction: 0x9c0f1909 │ │ │ │ │ andeq lr, r0, r4, asr #22 │ │ │ │ │ andne lr, lr, sp, asr #19 │ │ │ │ │ ldrdls pc, [r8], -r3 @ │ │ │ │ │ ldrdge pc, [ip], -r3 @ │ │ │ │ │ @ instruction: 0x46486a19 │ │ │ │ │ ldrdgt pc, [r4], -r3 @ │ │ │ │ │ @ instruction: 0xf8d246d3 │ │ │ │ │ - bvs 15f11e4 │ │ │ │ │ + bvs 15f16e4 │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe1f81ac │ │ │ │ │ - blx ff9d2da2 │ │ │ │ │ - bvs ff5d3d94 │ │ │ │ │ + b fe1f86ac │ │ │ │ │ + blx ff9d32a2 │ │ │ │ │ + bvs ff5d4294 │ │ │ │ │ ldrsbthi pc, [r8], -r3 @ │ │ │ │ │ andsls r1, r0, r0, lsl #18 │ │ │ │ │ - b fe1ebbc0 │ │ │ │ │ + b fe1ec0c0 │ │ │ │ │ stcls 7, cr0, [r7], {10} │ │ │ │ │ andeq lr, r9, r0, lsl #21 │ │ │ │ │ ldrsbtls pc, [ip], -r3 @ │ │ │ │ │ streq lr, [fp], #-2884 @ 0xfffff4bc │ │ │ │ │ strbmi r9, [sl], r7, lsl #8 │ │ │ │ │ - blx ff9f81c2 │ │ │ │ │ + blx ff9f86c2 │ │ │ │ │ stmdals r5, {sl, fp, ip} │ │ │ │ │ stmdane r9, {r0, r1, r2, r4, r8, r9, fp, sp, lr} │ │ │ │ │ - bl 10371bc │ │ │ │ │ + bl 10376bc │ │ │ │ │ @ instruction: 0xf8d2000c │ │ │ │ │ stmib sp, {r2, r4, r5, lr, pc}^ │ │ │ │ │ - blvs 6551c4 │ │ │ │ │ + blvs 6556c4 │ │ │ │ │ @ instruction: 0x46436b58 │ │ │ │ │ - b fe3212f4 │ │ │ │ │ - blx ffb141be │ │ │ │ │ + b fe3217f4 │ │ │ │ │ + blx ffb146be │ │ │ │ │ ldmdbne fp, {r0, r1, r2, r9, fp, ip, sp} │ │ │ │ │ - bl 11381f0 │ │ │ │ │ + bl 11386f0 │ │ │ │ │ stmib sp, {r1, r3, sl}^ │ │ │ │ │ - blvs fe4de1f4 │ │ │ │ │ - b fe0ec118 │ │ │ │ │ - b fe091df4 │ │ │ │ │ - blx ff8919fe │ │ │ │ │ - blls 2151e8 │ │ │ │ │ - blls 257504 │ │ │ │ │ + blvs fe4de6f4 │ │ │ │ │ + b fe0ec618 │ │ │ │ │ + b fe0922f4 │ │ │ │ │ + blx ff891efe │ │ │ │ │ + blls 2156e8 │ │ │ │ │ + blls 257a04 │ │ │ │ │ movweq lr, #2883 @ 0xb43 │ │ │ │ │ movwne lr, #35277 @ 0x89cd │ │ │ │ │ - bls 77e30 │ │ │ │ │ + bls 78330 │ │ │ │ │ @ instruction: 0xf47f4293 │ │ │ │ │ mcrls 15, 0, sl, cr2, cr4, {2} │ │ │ │ │ cdpls 6, 0, cr9, cr3, cr0, {1} │ │ │ │ │ cdpls 6, 0, cr9, cr12, cr1, {1} │ │ │ │ │ cdpls 6, 0, cr9, cr13, cr2, {1} │ │ │ │ │ strvs lr, [r3, #-2509]! @ 0xfffff633 │ │ │ │ │ strls r9, [r5, #-3332]! @ 0xfffff2fc │ │ │ │ │ ldcls 13, cr9, [r0], {14} │ │ │ │ │ - stcls 5, cr9, [pc, #-152] @ 11178 │ │ │ │ │ + stcls 5, cr9, [pc, #-152] @ 11678 │ │ │ │ │ strtpl lr, [r7], #-2509 @ 0xfffff633 │ │ │ │ │ strtls r9, [r9], #-3079 @ 0xfffff3f9 │ │ │ │ │ strtls r9, [sl], #-3077 @ 0xfffff3fb │ │ │ │ │ ldmib sp, {r1, r2, sl, fp, ip, pc}^ │ │ │ │ │ strtls r9, [fp], #-2837 @ 0xfffff4eb │ │ │ │ │ andseq lr, r7, #3620864 @ 0x374000 │ │ │ │ │ ldmdane r9, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @@ -11527,44 +11847,44 @@ │ │ │ │ │ stcls 4, cr9, [r9], {46} @ 0x2e │ │ │ │ │ ldrtmi r9, [sp], -pc, lsr #8 │ │ │ │ │ andls r4, r1, #84, 12 @ 0x5400000 │ │ │ │ │ ldrd pc, [r4], -r4 │ │ │ │ │ stmdavs r2!, {r3, r8, sl, ip, sp} │ │ │ │ │ stcvs 8, cr15, [r8], {85} @ 0x55 │ │ │ │ │ stcgt 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ - b fe1a13b4 │ │ │ │ │ - b fe31edd8 │ │ │ │ │ - blx fe99429e │ │ │ │ │ + b fe1a18b4 │ │ │ │ │ + b fe31f2d8 │ │ │ │ │ + blx fe99479e │ │ │ │ │ @ instruction: 0xf8446e08 │ │ │ │ │ adcmi r6, r3, #8, 22 @ 0x2000 │ │ │ │ │ str pc, [ip], -r8, lsl #22 │ │ │ │ │ stcvs 8, cr15, [r4], {68} @ 0x44 │ │ │ │ │ ldcls 1, cr13, [r1], {232} @ 0xe8 │ │ │ │ │ - blne 277a80 │ │ │ │ │ - bl a1ca0 │ │ │ │ │ + blne 277f80 │ │ │ │ │ + bl a21a0 │ │ │ │ │ stmdale r5, {r2, r7, r9, ip} │ │ │ │ │ andsls r4, r1, lr, asr #12 │ │ │ │ │ @ instruction: 0xf100e6d2 │ │ │ │ │ ldrb r0, [r3], -r0, asr #18 │ │ │ │ │ @ instruction: 0x465f9c1f │ │ │ │ │ pkhbtmi r4, fp, r6, lsl #13 │ │ │ │ │ - blls 8a2dcc │ │ │ │ │ - blls 8f5ed4 │ │ │ │ │ - blls 835edc │ │ │ │ │ - blls 875ed4 │ │ │ │ │ - blls 9b5edc │ │ │ │ │ - blls 9f5ed4 │ │ │ │ │ - blls 935edc │ │ │ │ │ - blls 975ed4 │ │ │ │ │ - blls ab5edc │ │ │ │ │ - blls af5ed4 │ │ │ │ │ - blls a35edc │ │ │ │ │ - blls a75ed4 │ │ │ │ │ - blls bb5edc │ │ │ │ │ - blls bf5ed4 │ │ │ │ │ + blls 8a32cc │ │ │ │ │ + blls 8f63d4 │ │ │ │ │ + blls 8363dc │ │ │ │ │ + blls 8763d4 │ │ │ │ │ + blls 9b63dc │ │ │ │ │ + blls 9f63d4 │ │ │ │ │ + blls 9363dc │ │ │ │ │ + blls 9763d4 │ │ │ │ │ + blls ab63dc │ │ │ │ │ + blls af63d4 │ │ │ │ │ + blls a363dc │ │ │ │ │ + blls a763d4 │ │ │ │ │ + blls bb63dc │ │ │ │ │ + blls bf63d4 │ │ │ │ │ movwls r9, #10796 @ 0x2a2c │ │ │ │ │ andsls r9, r0, #46080 @ 0xb400 │ │ │ │ │ @ instruction: 0xf1bb930f │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ strhcs r8, [r0, -r4] │ │ │ │ │ stmib sp, {r0, r1, r5, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf50e9715 │ │ │ │ │ @@ -11580,116 +11900,116 @@ │ │ │ │ │ ldmdavs r5, {r4, fp, sp, lr}^ │ │ │ │ │ ldmvs r4, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r5, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ ldrls r4, [r0], -r6, rrx │ │ │ │ │ @ instruction: 0xf10e9e0b │ │ │ │ │ - blx ffa54c32 │ │ │ │ │ + blx ffa55132 │ │ │ │ │ @ instruction: 0xf8d24b08 │ │ │ │ │ @ instruction: 0xf8d19018 │ │ │ │ │ stmibne r4!, {r2, r4, pc} │ │ │ │ │ - bl 11b8b70 │ │ │ │ │ + bl 11b9070 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ ldmdavs ip, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ │ - b fe138b8c │ │ │ │ │ + b fe13908c │ │ │ │ │ @ instruction: 0xf8d2040a │ │ │ │ │ @ instruction: 0x46d3a01c │ │ │ │ │ streq pc, [r6, #-3044] @ 0xfffff41c │ │ │ │ │ stmdbvs lr, {r0, r2, r3, sl, fp, ip, pc} │ │ │ │ │ @ instruction: 0x9c0e1900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r4, r6, r8, fp, sp, lr}^ │ │ │ │ │ strbmi r0, [ip], -sp, lsl #8 │ │ │ │ │ - b fe22b7b0 │ │ │ │ │ + b fe22bcb0 │ │ │ │ │ submi r0, r6, r5, lsl #16 │ │ │ │ │ - blmi 1d0318 │ │ │ │ │ + blmi 1d0818 │ │ │ │ │ stmibne r4!, {r0, r1, r2, r9, sl, fp, ip, pc} │ │ │ │ │ - bl 11b8ba0 │ │ │ │ │ + bl 11b90a0 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ stmibvs ip, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ - b fe12bac4 │ │ │ │ │ - b fe1923b4 │ │ │ │ │ - blx ff992bbe │ │ │ │ │ + b fe12bfc4 │ │ │ │ │ + b fe1928b4 │ │ │ │ │ + blx ff9930be │ │ │ │ │ stcls 5, cr0, [r9], {4} │ │ │ │ │ @ instruction: 0x9c0a1900 │ │ │ │ │ ldrdls pc, [r8], -r2 @ │ │ │ │ │ ldrdge pc, [ip], -r2 @ │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ - bvs 156bbe4 │ │ │ │ │ + bvs 156c0e4 │ │ │ │ │ @ instruction: 0xf8d146d3 │ │ │ │ │ stmib sp, {r2, r5, pc}^ │ │ │ │ │ strbmi r0, [ip], -r9, lsl #8 │ │ │ │ │ - b fe22bbfc │ │ │ │ │ + b fe22c0fc │ │ │ │ │ submi r0, r6, r5, lsl #16 │ │ │ │ │ - blmi 1d0364 │ │ │ │ │ + blmi 1d0864 │ │ │ │ │ @ instruction: 0xf8d29e03 │ │ │ │ │ stmibne r4!, {r3, r4, r5, pc} │ │ │ │ │ - bl 11b8be0 │ │ │ │ │ + bl 11b90e0 │ │ │ │ │ stmib sp, {r0, r1, r3, r9, sl}^ │ │ │ │ │ - bvs fe322be4 │ │ │ │ │ - b fe12bf14 │ │ │ │ │ + bvs fe3230e4 │ │ │ │ │ + b fe12c414 │ │ │ │ │ @ instruction: 0xf8d20409 │ │ │ │ │ - b fe1b54d4 │ │ │ │ │ + b fe1b59d4 │ │ │ │ │ strbmi r0, [sl], sl, lsl #12 │ │ │ │ │ streq pc, [r4, #-3046] @ 0xfffff41a │ │ │ │ │ - blvs 13b8404 │ │ │ │ │ + blvs 13b8904 │ │ │ │ │ @ instruction: 0x9c061900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r3, r8, r9, fp, sp, lr}^ │ │ │ │ │ - blvs 412414 │ │ │ │ │ + blvs 412914 │ │ │ │ │ @ instruction: 0x46426b54 │ │ │ │ │ rsbmi r4, r6, r5, asr #32 │ │ │ │ │ - bcs 1903a4 │ │ │ │ │ - bl 4b884c │ │ │ │ │ + bcs 1908a4 │ │ │ │ │ + bl 4b8d4c │ │ │ │ │ ldrmi r0, [r4], ip, lsl #4 │ │ │ │ │ - blvs ff26c240 │ │ │ │ │ + blvs ff26c740 │ │ │ │ │ streq lr, [sl, #-2885] @ 0xfffff4bb │ │ │ │ │ andeq lr, r8, #532480 @ 0x82000 │ │ │ │ │ - b fe076860 │ │ │ │ │ - blx ff85184e │ │ │ │ │ - bls 52434 │ │ │ │ │ - bls 97630 │ │ │ │ │ + b fe076d60 │ │ │ │ │ + blx ff851d4e │ │ │ │ │ + bls 52934 │ │ │ │ │ + bls 97b30 │ │ │ │ │ andeq lr, r4, #67584 @ 0x10800 │ │ │ │ │ andeq lr, r1, #3358720 @ 0x334000 │ │ │ │ │ adcsmi r9, sl, #69632 @ 0x11000 │ │ │ │ │ svcge 0x005cf47f │ │ │ │ │ @ instruction: 0x9715e9dd │ │ │ │ │ subgt pc, r0, sp, asr #17 │ │ │ │ │ @ instruction: 0xf1a79c17 │ │ │ │ │ strtmi r0, [r3], #-832 @ 0xfffffcc0 │ │ │ │ │ @ instruction: 0xf109689e │ │ │ │ │ - bls 2d1884 │ │ │ │ │ + bls 2d1d84 │ │ │ │ │ ldrd pc, [r0], -r3 │ │ │ │ │ ldrdlt pc, [ip], -r3 │ │ │ │ │ stcls 8, cr1, [ip], {178} @ 0xb2 │ │ │ │ │ @ instruction: 0xf8d39d0d │ │ │ │ │ - bl 113147c │ │ │ │ │ + bl 113197c │ │ │ │ │ andls r0, fp, #184549376 @ 0xb000000 │ │ │ │ │ streq lr, [r5, #-2846] @ 0xfffff4e2 │ │ │ │ │ strls r6, [ip], #-2458 @ 0xfffff666 │ │ │ │ │ stcls 5, cr9, [lr], {13} │ │ │ │ │ @ instruction: 0xf8d39d07 │ │ │ │ │ - bl 11354f4 │ │ │ │ │ + bl 11359f4 │ │ │ │ │ svcls 0x00080408 │ │ │ │ │ andls r1, r7, #1392640 @ 0x154000 │ │ │ │ │ - bl 11f68d4 │ │ │ │ │ + bl 11f6dd4 │ │ │ │ │ ldmdbvs sp, {r0, r3, r9} │ │ │ │ │ @ instruction: 0xf8d39f09 │ │ │ │ │ andsls sl, r5, #20 │ │ │ │ │ svcls 0x000a19ea │ │ │ │ │ - bl 11f5cfc │ │ │ │ │ + bl 11f61fc │ │ │ │ │ svcls 0x0003020a │ │ │ │ │ - bvs fe6b5cd4 │ │ │ │ │ + bvs fe6b61d4 │ │ │ │ │ ldmibne r2, {r3, r9, ip, pc}^ │ │ │ │ │ - bvs 6b5d10 │ │ │ │ │ + bvs 6b6210 │ │ │ │ │ strls r9, [lr], #-2078 @ 0xfffff7e2 │ │ │ │ │ - bvs 16b5cc8 │ │ │ │ │ + bvs 16b61c8 │ │ │ │ │ @ instruction: 0x9c046adf │ │ │ │ │ - bl 11370e8 │ │ │ │ │ + bl 11375e8 │ │ │ │ │ stcls 7, cr0, [r5], {7} │ │ │ │ │ svcls 0x00039718 │ │ │ │ │ ldmdbne pc!, {r2, r9, ip, pc} @ │ │ │ │ │ strls r9, [r5, -r6, lsl #24] │ │ │ │ │ streq lr, [r2, -r4, asr #22] │ │ │ │ │ smladls r6, r2, ip, r9 │ │ │ │ │ @ instruction: 0x270be9dd │ │ │ │ │ @@ -11699,28 +12019,28 @@ │ │ │ │ │ vmlaeq.f32 s28, s17, s28 │ │ │ │ │ strcs pc, [ip, -lr, ror #23] │ │ │ │ │ ldrdgt pc, [r5], -r4 │ │ │ │ │ strcs lr, [r0, -sp, asr #19]! │ │ │ │ │ ldrdvc pc, [r1], -r4 │ │ │ │ │ @ instruction: 0x0c0bea8c │ │ │ │ │ ldmib sp, {r0, r1, r2, r4, r5, r6, lr}^ │ │ │ │ │ - blx ffb29d42 │ │ │ │ │ + blx ffb2a242 │ │ │ │ │ svcls 0x00156207 │ │ │ │ │ eorvs lr, r2, #3358720 @ 0x334000 │ │ │ │ │ ldrdvs pc, [r9], -r4 │ │ │ │ │ rsbsmi r9, r5, r1, lsl sl │ │ │ │ │ ldrdvs pc, [sp], -r4 │ │ │ │ │ streq lr, [sl], -r6, lsl #21 │ │ │ │ │ strcs pc, [r5, -r6, ror #23] │ │ │ │ │ @ instruction: 0x5011f8d4 │ │ │ │ │ strcs lr, [r4, -sp, asr #19]! │ │ │ │ │ stcls 6, cr4, [r7], {39} @ 0x27 │ │ │ │ │ @ instruction: 0xf8d7406c │ │ │ │ │ mrcls 0, 0, r5, cr6, cr5, {0} │ │ │ │ │ - b fe177d68 │ │ │ │ │ + b fe178268 │ │ │ │ │ svcls 0x00120509 │ │ │ │ │ ldrsbtls pc, [r4], -r3 @ │ │ │ │ │ ldrsbthi pc, [ip], -r3 @ │ │ │ │ │ andvs pc, r4, #234496 @ 0x39400 │ │ │ │ │ @ instruction: 0x4019f8d7 │ │ │ │ │ eorvs lr, r6, #3358720 @ 0x334000 │ │ │ │ │ vmlals.f32 s18, s8, s6 │ │ │ │ │ @@ -11728,101 +12048,101 @@ │ │ │ │ │ rsbsmi r4, r4, sp, lsl r0 │ │ │ │ │ @ instruction: 0x5617e9dd │ │ │ │ │ strpl pc, [r2], -r4, ror #23 │ │ │ │ │ ldrdcs pc, [r1], -r7 @ │ │ │ │ │ stmib sp, {r3, sl, fp, ip, pc}^ │ │ │ │ │ rsbmi r5, r2, r8, lsr #12 │ │ │ │ │ @ instruction: 0xf8d79d09 │ │ │ │ │ - blvs 7e1614 │ │ │ │ │ + blvs 7e1b14 │ │ │ │ │ ldmib sp, {r2, r3, r5, r6, lr}^ │ │ │ │ │ - blx ff926d9e │ │ │ │ │ - blvs fe726d94 │ │ │ │ │ - blls 3f7dd0 │ │ │ │ │ + blx ff92729e │ │ │ │ │ + blvs fe727294 │ │ │ │ │ + blls 3f82d0 │ │ │ │ │ strtpl lr, [sl], -sp, asr #19 │ │ │ │ │ - bl 10d782c │ │ │ │ │ - blls 54dbc │ │ │ │ │ + bl 10d7d2c │ │ │ │ │ + blls 552bc │ │ │ │ │ ldmne sl!, {r0, r1, r4, r9, sl, fp, ip, pc}^ │ │ │ │ │ - bl 10f81ac │ │ │ │ │ + bl 10f86ac │ │ │ │ │ @ instruction: 0xf6470c09 │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ - blx 1aa28e │ │ │ │ │ + blx 1aa78e │ │ │ │ │ cdpls 3, 1, cr15, cr2, cr3, {0} │ │ │ │ │ ldrdvs pc, [r9], -r6 @ │ │ │ │ │ svcls 0x0012407e │ │ │ │ │ ldrdvc pc, [sp], -r7 @ │ │ │ │ │ streq lr, [r9, -r7, lsl #21] │ │ │ │ │ vmlspl.f64 d15, d22, d23 │ │ │ │ │ stmib sp, {r1, r4, r8, r9, sl, fp, ip, pc}^ │ │ │ │ │ cdpls 14, 1, cr5, cr3, cr12, {1} │ │ │ │ │ ldrsbtpl pc, [r1], -r7 @ │ │ │ │ │ @ instruction: 0xf8d7406c │ │ │ │ │ - b fe1656b0 │ │ │ │ │ - blx ff952a02 │ │ │ │ │ + b fe165bb0 │ │ │ │ │ + blx ff952f02 │ │ │ │ │ ldcls 12, cr2, [r4], {4} │ │ │ │ │ @ instruction: 0x2c2ee9cd │ │ │ │ │ addcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ rscpl pc, fp, #200, 4 @ 0x8000000c │ │ │ │ │ movwcc pc, #19202 @ 0x4b02 @ │ │ │ │ │ stmdbcs r2, {r1, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7f8444b │ │ │ │ │ - bmi a11534 │ │ │ │ │ + bmi a11a34 │ │ │ │ │ ldrbtmi r4, [sl], #-2851 @ 0xfffff4dd │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, asr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ sublt sp, r3, sl, lsr r1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf1c7ad31 │ │ │ │ │ @ instruction: 0xf5040840 │ │ │ │ │ @ instruction: 0xf1077680 │ │ │ │ │ ldrtmi r0, [r1], #-448 @ 0xfffffe40 │ │ │ │ │ strtmi r4, [r8], -r2, asr #12 │ │ │ │ │ - stmda lr, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stc 7, cr15, [lr, #972] @ 0x3cc │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ andeq lr, r8, r5, lsl #22 │ │ │ │ │ - stmda r8, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stc 7, cr15, [r8, #972] @ 0x3cc │ │ │ │ │ andscs pc, ip, #212, 16 @ 0xd40000 │ │ │ │ │ strbmi r4, [sl], #-1579 @ 0xfffff9d5 │ │ │ │ │ - bls 835e90 │ │ │ │ │ - bls 875e78 │ │ │ │ │ - bls b35e80 │ │ │ │ │ - bls b75e94 │ │ │ │ │ - bls 8b5e94 │ │ │ │ │ - bls 8f5e90 │ │ │ │ │ - bls 935e98 │ │ │ │ │ - bls 975e80 │ │ │ │ │ - bls 9b5e88 │ │ │ │ │ - bls 9f5e90 │ │ │ │ │ - bls ab5e98 │ │ │ │ │ - bls af5e88 │ │ │ │ │ - bls a35e90 │ │ │ │ │ - bls a75e88 │ │ │ │ │ - bls bb5e90 │ │ │ │ │ - bls bf5e88 │ │ │ │ │ + bls 836390 │ │ │ │ │ + bls 876378 │ │ │ │ │ + bls b36380 │ │ │ │ │ + bls b76394 │ │ │ │ │ + bls 8b6394 │ │ │ │ │ + bls 8f6390 │ │ │ │ │ + bls 936398 │ │ │ │ │ + bls 976380 │ │ │ │ │ + bls 9b6388 │ │ │ │ │ + bls 9f6390 │ │ │ │ │ + bls ab6398 │ │ │ │ │ + bls af6388 │ │ │ │ │ + bls a36390 │ │ │ │ │ + bls a76388 │ │ │ │ │ + bls bb6390 │ │ │ │ │ + bls bf6388 │ │ │ │ │ strbt r9, [r3], r2, lsl #4 │ │ │ │ │ - ldmdb ip, {r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r7, r4, r8, lsr sl │ │ │ │ │ + mrc 7, 6, APSR_nzcv, cr12, cr3, {7} │ │ │ │ │ + andeq r7, r4, r8, lsr r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ strdeq r7, [r4], -lr │ │ │ │ │ - andeq r7, r4, ip, asr #19 │ │ │ │ │ - andeq r7, r4, r6, asr r3 │ │ │ │ │ + andeq r7, r4, ip, asr #9 │ │ │ │ │ + andeq r6, r4, r6, asr lr │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ @ instruction: 0x4738f8df │ │ │ │ │ @ instruction: 0xf8dfb08d │ │ │ │ │ @ instruction: 0x46053738 │ │ │ │ │ @ instruction: 0x460e447c │ │ │ │ │ stmiapl r3!, {r4, r9, fp, sp}^ │ │ │ │ │ ldmdavs fp, {r2, r4, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ ldmdale r5, {r8, r9} │ │ │ │ │ vpmax.s8 d2, d0, d8 │ │ │ │ │ - bcs f1adc │ │ │ │ │ + bcs f1fdc │ │ │ │ │ mvnhi pc, r0, lsl #4 │ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ │ vrhadd.s8 d8, d31, d14 │ │ │ │ │ ldmib r1, {r3, r4, r5, r6, r7, r8, sp, lr}^ │ │ │ │ │ stmib r5, {r8}^ │ │ │ │ │ vrhadd.s8 d0, d15, d0 │ │ │ │ │ ldmib r3, {r2, r4, r5, r6, r7, r8, r9, sp, lr}^ │ │ │ │ │ @@ -11840,67 +12160,67 @@ │ │ │ │ │ cmphi r8, #64 @ 0x40 @ │ │ │ │ │ andlt r4, sp, r8, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ adcsne pc, r1, #74448896 @ 0x4700000 │ │ │ │ │ eorsvs pc, r7, #210763776 @ 0xc900000 │ │ │ │ │ - blx fe91c7c2 │ │ │ │ │ + blx fe91ccc2 │ │ │ │ │ movwls r3, #22787 @ 0x5903 │ │ │ │ │ stmdbls r4, {r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ andshi pc, lr, #64, 4 │ │ │ │ │ sha1c.32 q9, q0, q0 │ │ │ │ │ stclcs 2, cr8, [r0], #-852 @ 0xfffffcac │ │ │ │ │ teqhi sl, #64, 4 @ │ │ │ │ │ @ instruction: 0xf64d6b0f │ │ │ │ │ vrshr.s64 q10, , #52 │ │ │ │ │ @ instruction: 0xf8d172bb │ │ │ │ │ - blvs ffc31838 │ │ │ │ │ + blvs ffc31d38 │ │ │ │ │ biccc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ │ movtpl pc, #63169 @ 0xf6c1 @ │ │ │ │ │ submi r6, r3, r9, lsl #23 │ │ │ │ │ - bleq 104de08 │ │ │ │ │ + bleq 104e308 │ │ │ │ │ tstls r6, sl, asr #32 │ │ │ │ │ @ instruction: 0xf6499007 │ │ │ │ │ @ instruction: 0xf6c341e3 │ │ │ │ │ @ instruction: 0xf64f7134 │ │ │ │ │ @ instruction: 0xf6c320a8 │ │ │ │ │ - bl 1ad968 │ │ │ │ │ + bl 1ade68 │ │ │ │ │ rsbsmi r0, r8, fp, lsl #20 │ │ │ │ │ smlabbeq r1, r8, sl, lr │ │ │ │ │ mcr2 7, 7, pc, cr6, cr8, {7} @ │ │ │ │ │ @ instruction: 0xf8569b05 │ │ │ │ │ @ instruction: 0xf649c00b │ │ │ │ │ @ instruction: 0xf6cc72c8 │ │ │ │ │ ldmdane r8, {r1, r2, r3, r4, r5, r6, r9, ip} │ │ │ │ │ ldrdcc pc, [r8], -sl │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ ldrd pc, [r4], -sl │ │ │ │ │ @ instruction: 0xf8da405a │ │ │ │ │ - bl 7397f0 │ │ │ │ │ - b fe0123d0 │ │ │ │ │ + bl 739cf0 │ │ │ │ │ + b fe0128d0 │ │ │ │ │ movwls r0, #21251 @ 0x5303 │ │ │ │ │ bicseq pc, r9, #74448896 @ 0x4700000 │ │ │ │ │ cmnmi r3, #1610612748 @ 0x6000000c @ │ │ │ │ │ movweq lr, #14986 @ 0x3a8a │ │ │ │ │ - beq 2cc510 │ │ │ │ │ + beq 2cca10 │ │ │ │ │ stmdbeq sl, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ addne pc, sl, r5, asr #4 │ │ │ │ │ rsccc pc, r0, r4, asr #13 │ │ │ │ │ bicmi pc, sp, fp, asr #4 │ │ │ │ │ cmpne r9, r3, asr #5 @ │ │ │ │ │ andeq lr, r0, ip, lsl #21 │ │ │ │ │ smlabbeq r1, lr, sl, lr │ │ │ │ │ mrc2 7, 5, pc, cr8, cr8, {7} │ │ │ │ │ ldmne pc!, {r1, r2, r8, r9, fp, ip, pc}^ @ │ │ │ │ │ - bl 123841c │ │ │ │ │ - b fe1d3810 │ │ │ │ │ + bl 123891c │ │ │ │ │ + b fe1d3d10 │ │ │ │ │ movwls r0, #33536 @ 0x8300 │ │ │ │ │ movweq lr, #6792 @ 0x1a88 │ │ │ │ │ - bvs ffcf6434 │ │ │ │ │ + bvs ffcf6934 │ │ │ │ │ ldreq pc, [r0, -r4, lsr #3]! │ │ │ │ │ vpmin.s8 d22, d29, d16 │ │ │ │ │ @ instruction: 0xf6c80288 │ │ │ │ │ ldrmi r3, [r9], -r5, ror #4 │ │ │ │ │ ldrdge pc, [r0], -r6 @ │ │ │ │ │ tstcc fp, #1342177284 @ 0x50000004 @ │ │ │ │ │ msrcc CPSR_fsx, #-1610612724 @ 0xa000000c │ │ │ │ │ @@ -11919,35 +12239,35 @@ │ │ │ │ │ @ instruction: 0xf8d8e007 │ │ │ │ │ stmne r0, {r3, ip, sp} │ │ │ │ │ eorsne pc, r8, #68157440 @ 0x4100000 │ │ │ │ │ rscvs pc, pc, #196, 4 @ 0x4000000c │ │ │ │ │ ldrdgt pc, [r4], -r8 │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ @ instruction: 0xf8d8405a │ │ │ │ │ - bl 7b18ac │ │ │ │ │ - b fe01248c │ │ │ │ │ + bl 7b1dac │ │ │ │ │ + b fe01298c │ │ │ │ │ @ instruction: 0xf64d0003 │ │ │ │ │ @ instruction: 0xf6cd63a9 │ │ │ │ │ andls r0, r5, ip, lsr #7 │ │ │ │ │ movweq lr, #14984 @ 0x3a88 │ │ │ │ │ stmdaeq r8, {r2, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r8, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ rsbsmi pc, r1, r6, asr #4 │ │ │ │ │ subvc pc, r8, r9, asr #5 │ │ │ │ │ @ instruction: 0x51a2f640 │ │ │ │ │ mvnsvs pc, r4, asr #13 │ │ │ │ │ andeq lr, r0, lr, lsl #21 │ │ │ │ │ smlabbeq r1, ip, sl, lr │ │ │ │ │ mrc2 7, 2, pc, cr10, cr8, {7} │ │ │ │ │ - blls 1b80d8 │ │ │ │ │ - bls 257abc │ │ │ │ │ + blls 1b85d8 │ │ │ │ │ + bls 257fbc │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ - beq 10c52c │ │ │ │ │ - bl 12f84e4 │ │ │ │ │ - b fe0144d8 │ │ │ │ │ + beq 10ca2c │ │ │ │ │ + bl 12f89e4 │ │ │ │ │ + b fe0149d8 │ │ │ │ │ movwls r0, #33546 @ 0x830a │ │ │ │ │ movweq lr, #47745 @ 0xba81 │ │ │ │ │ ands r9, r4, #603979776 @ 0x24000000 │ │ │ │ │ cdpne 8, 5, cr1, cr4, cr11, {4} │ │ │ │ │ vst2.16 {d22-d23}, [pc :256], r2 │ │ │ │ │ @ instruction: 0xf6c5507c │ │ │ │ │ @ instruction: 0xf6431097 │ │ │ │ │ @@ -11956,15 +12276,15 @@ │ │ │ │ │ @ instruction: 0xf8531c04 │ │ │ │ │ @ instruction: 0xf242ec08 │ │ │ │ │ vqdmlsl.s , d3, d1[2] │ │ │ │ │ ldmdavs r3!, {r1, r2, r4, r5, r8, r9, sl, ip, sp} │ │ │ │ │ ldrbtne pc, [r6], -r7, asr #12 @ │ │ │ │ │ strcs pc, [r2], -ip, asr #5 │ │ │ │ │ submi r4, lr, sl, asr #32 │ │ │ │ │ - b fe0d9d10 │ │ │ │ │ + b fe0da210 │ │ │ │ │ subsmi r0, r0, lr, lsl #6 │ │ │ │ │ @ instruction: 0x0c0cea8e │ │ │ │ │ @ instruction: 0xf64c460a │ │ │ │ │ @ instruction: 0xf2c82e77 │ │ │ │ │ subsmi r5, pc, fp, ror #29 │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ @@ -11972,109 +12292,109 @@ │ │ │ │ │ cdpne 6, 11, cr15, cr1, cr7, {2} │ │ │ │ │ cdpvs 6, 3, cr15, cr7, cr9, {6} │ │ │ │ │ strcs pc, [lr], -r0, ror #23 │ │ │ │ │ stmdaeq r3, {r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ movwgt pc, #15271 @ 0x3ba7 @ │ │ │ │ │ @ instruction: 0xf64e181b │ │ │ │ │ vmla.i d19, d2, d3[3] │ │ │ │ │ - bl 106dca0 │ │ │ │ │ - blx ff9d3d5a │ │ │ │ │ - bl 49fd90 │ │ │ │ │ + bl 106e1a0 │ │ │ │ │ + blx ff9d425a │ │ │ │ │ + bl 4a0290 │ │ │ │ │ @ instruction: 0xf1460708 │ │ │ │ │ @ instruction: 0xf64a0600 │ │ │ │ │ vshrn.i16 d22, , #4 │ │ │ │ │ - bl dbc30 │ │ │ │ │ - bl 5e637c │ │ │ │ │ + bl dc130 │ │ │ │ │ + bl 5e687c │ │ │ │ │ @ instruction: 0xf1460309 │ │ │ │ │ - blt 715174 │ │ │ │ │ + blt 715674 │ │ │ │ │ @ instruction: 0x0c01eb1c │ │ │ │ │ - blx fe7a1b04 │ │ │ │ │ + blx fe7a2004 │ │ │ │ │ vshl.s8 d31, d14, d22 │ │ │ │ │ @ instruction: 0xf2c17691 │ │ │ │ │ - b fe32b2e0 │ │ │ │ │ - blx 21499e │ │ │ │ │ + b fe32b7e0 │ │ │ │ │ + blx 214e9e │ │ │ │ │ @ instruction: 0xf647f403 │ │ │ │ │ @ instruction: 0xf6c917f9 │ │ │ │ │ - blx 2b676 │ │ │ │ │ - blx fe8e29d6 │ │ │ │ │ + blx 2bb76 │ │ │ │ │ + blx fe8e2ed6 │ │ │ │ │ ldrbtmi r3, [r4], #-3584 @ 0xfffff200 │ │ │ │ │ - b 50854 │ │ │ │ │ + b 50d54 │ │ │ │ │ stmdbeq r0, {r1, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ andeq lr, r0, sl, lsl fp │ │ │ │ │ - blx ffb21ed6 │ │ │ │ │ - blx fe891dd6 │ │ │ │ │ + blx ffb223d6 │ │ │ │ │ + blx fe8922d6 │ │ │ │ │ ldmne fp, {r3, fp, sp} │ │ │ │ │ vnmlsne.f32 s29, s1, s28 │ │ │ │ │ streq lr, [r8], #-2884 @ 0xfffff4bc │ │ │ │ │ movweq lr, #39699 @ 0x9b13 │ │ │ │ │ streq pc, [r0], #-324 @ 0xfffffebc │ │ │ │ │ @ instruction: 0xf144185b │ │ │ │ │ - blx 1929d2 │ │ │ │ │ - blx 20de0e │ │ │ │ │ - b fe0d5dd8 │ │ │ │ │ - blx feb9672e │ │ │ │ │ + blx 192ed2 │ │ │ │ │ + blx 20e30e │ │ │ │ │ + b fe0d62d8 │ │ │ │ │ + blx feb96c2e │ │ │ │ │ ldrmi lr, [r1], #-519 @ 0xfffffdf9 │ │ │ │ │ @ instruction: 0xf606fb03 │ │ │ │ │ andeq lr, lr, #528384 @ 0x81000 │ │ │ │ │ strvs pc, [r4], -r7, lsl #22 │ │ │ │ │ smlabtcs r0, r5, r9, lr │ │ │ │ │ strcc pc, [r7, -r3, lsr #23] │ │ │ │ │ rsbsmi r4, r3, lr, lsr r4 │ │ │ │ │ strcc lr, [r2], -r5, asr #19 │ │ │ │ │ stmne fp, {r0, r2, r7, r9, sl, sp, lr, pc} │ │ │ │ │ vadd.i8 d23, d2, d10 │ │ │ │ │ vabdl.s8 q8, d19, d11 │ │ │ │ │ @ instruction: 0xf64a072c │ │ │ │ │ @ instruction: 0xf2cc6c3d │ │ │ │ │ @ instruction: 0xf8132cb2 │ │ │ │ │ - b 10e0a1c │ │ │ │ │ + b 10e0f1c │ │ │ │ │ stmdaeq r2!, {r1, r8, r9, lr}^ │ │ │ │ │ movwcs lr, #19011 @ 0x4a43 │ │ │ │ │ ldrcs pc, [fp], #1605 @ 0x645 │ │ │ │ │ strtvc pc, [r7], #-712 @ 0xfffffd38 │ │ │ │ │ @ instruction: 0xf64e5c8a │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ - b 10ee184 │ │ │ │ │ + b 10ee684 │ │ │ │ │ subsmi r6, ip, r2, lsl #6 │ │ │ │ │ vpmin.s8 d27, d6, d10 │ │ │ │ │ vrsra.s64 d23, d17, #63 │ │ │ │ │ - b fe1ea79c │ │ │ │ │ + b fe1eac9c │ │ │ │ │ @ instruction: 0xf64747f2 │ │ │ │ │ @ instruction: 0xf6c912f9 │ │ │ │ │ - blx fe92a32e │ │ │ │ │ - blx 31325a │ │ │ │ │ - blx fe9eb26a │ │ │ │ │ - blx 316a62 │ │ │ │ │ + blx fe92a82e │ │ │ │ │ + blx 31375a │ │ │ │ │ + blx fe9eb76a │ │ │ │ │ + blx 316f62 │ │ │ │ │ svceq 0x00474407 │ │ │ │ │ strbeq lr, [r6, r7, asr #20] │ │ │ │ │ ldrbvc lr, [r6], -r6, lsl #21 │ │ │ │ │ svceq 0x004f4078 │ │ │ │ │ strbeq lr, [r4, r7, asr #20] │ │ │ │ │ ldrbvc lr, [r4], #-2692 @ 0xfffff57c │ │ │ │ │ - blx e1c5e │ │ │ │ │ - blx cf67e │ │ │ │ │ - blx 6f29a │ │ │ │ │ - blx ce692 │ │ │ │ │ - blx fe81e69a │ │ │ │ │ - blx fe852a96 │ │ │ │ │ + blx e215e │ │ │ │ │ + blx cfb7e │ │ │ │ │ + blx 6f79a │ │ │ │ │ + blx ceb92 │ │ │ │ │ + blx fe81eb9a │ │ │ │ │ + blx fe852f96 │ │ │ │ │ ldrtmi r1, [r4], #-514 @ 0xfffffdfe │ │ │ │ │ rsbmi r4, r0, r3, lsl r4 │ │ │ │ │ stmib r5, {r0, r3, r4, r6, lr}^ │ │ │ │ │ stmib r5, {sl}^ │ │ │ │ │ ldrt r1, [r4], -r2, lsl #6 │ │ │ │ │ vadd.i8 d17, d18, d11 │ │ │ │ │ vqshrn.s16 d19, q10, #4 │ │ │ │ │ stmdavs sl, {r4, r5, r6, r7, r8, fp, lr} │ │ │ │ │ stmiami ip!, {r0, r3, r6, r9, ip, sp, lr, pc} │ │ │ │ │ stmiapl r9, {r2, r6, r7, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stccc 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ stmdaeq r8, {r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - bne fec8f3e0 │ │ │ │ │ - bvs e0f5ec │ │ │ │ │ + bne fec8f8e0 │ │ │ │ │ + bvs e0faec │ │ │ │ │ stmdbeq r9, {r0, r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ orreq lr, r4, #3072 @ 0xc00 │ │ │ │ │ strbmi pc, [r5, -r1, asr #12]! @ │ │ │ │ │ ldrvc pc, [r2, r9, asr #13]! │ │ │ │ │ ldrvc pc, [r1], r6, asr #4 │ │ │ │ │ @@ -12091,127 +12411,127 @@ │ │ │ │ │ @ instruction: 0x2c0afbe8 │ │ │ │ │ movweq lr, #51987 @ 0xcb13 │ │ │ │ │ tsteq r0, r1, asr #2 @ │ │ │ │ │ @ instruction: 0x0c0eeb1e │ │ │ │ │ stmdaeq r2, {r1, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ movweq lr, #51987 @ 0xcb13 │ │ │ │ │ stmdaeq r8, {r0, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe093e90 │ │ │ │ │ - b 1054e90 │ │ │ │ │ - b fe06e054 │ │ │ │ │ - b fe0d1f70 │ │ │ │ │ - b fe05689c │ │ │ │ │ - blx d22b2 │ │ │ │ │ - blx 20f35e │ │ │ │ │ - blx 4e34e │ │ │ │ │ - blx 12b36e │ │ │ │ │ - blx fe8da382 │ │ │ │ │ - blx fe85db56 │ │ │ │ │ + b fe094390 │ │ │ │ │ + b 1055390 │ │ │ │ │ + b fe06e554 │ │ │ │ │ + b fe0d2470 │ │ │ │ │ + b fe056d9c │ │ │ │ │ + blx d27b2 │ │ │ │ │ + blx 20f85e │ │ │ │ │ + blx 4e84e │ │ │ │ │ + blx 12b86e │ │ │ │ │ + blx fe8da882 │ │ │ │ │ + blx fe85e056 │ │ │ │ │ strmi r1, [r6], #-1028 @ 0xfffffbfc │ │ │ │ │ strtmi r6, [r2], #-238 @ 0xffffff12 │ │ │ │ │ svceq 0x000b405e │ │ │ │ │ - b 10e9e1c │ │ │ │ │ - b fe096770 │ │ │ │ │ + b 10ea31c │ │ │ │ │ + b fe096c70 │ │ │ │ │ submi r7, fp, r2, lsl r0 │ │ │ │ │ eorvs r6, fp, r8, rrx │ │ │ │ │ biccs lr, r0, #851443712 @ 0x32c00000 │ │ │ │ │ - blmi fe836778 │ │ │ │ │ + blmi fe836c78 │ │ │ │ │ strcs r2, [r0, -r0, lsl #12] │ │ │ │ │ strvs lr, [r2, -sp, asr #19] │ │ │ │ │ @ instruction: 0xf7fa447b │ │ │ │ │ strb pc, [r0, #2851] @ 0xb23 @ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ ldmvs r3!, {r3, r8, r9, ip, sp} │ │ │ │ │ adcsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ │ addmi pc, r1, #203423744 @ 0xc200000 │ │ │ │ │ @ instruction: 0xf8d668f1 │ │ │ │ │ @ instruction: 0xf1a48004 │ │ │ │ │ ldmdavs r7!, {r4, r8, r9, fp} │ │ │ │ │ movwls r4, #24666 @ 0x605a │ │ │ │ │ mvnsne pc, #536870916 @ 0x20000004 │ │ │ │ │ @ instruction: 0x43adf6c1 │ │ │ │ │ - beq 30c7cc │ │ │ │ │ + beq 30cccc │ │ │ │ │ tstls r7, fp, asr #32 │ │ │ │ │ adcsvs pc, r8, pc, asr #12 │ │ │ │ │ rsbne pc, ip, r3, asr #13 │ │ │ │ │ msrmi R11_usr, sl │ │ │ │ │ smlalbtvs pc, fp, fp, r6 @ │ │ │ │ │ - b fe221dac │ │ │ │ │ + b fe2222ac │ │ │ │ │ @ instruction: 0xf7f80101 │ │ │ │ │ - bls 190f00 │ │ │ │ │ + bls 191400 │ │ │ │ │ andgt pc, fp, r6, asr r8 @ │ │ │ │ │ ldrdcc pc, [r8], -sl │ │ │ │ │ - bl 1257df8 │ │ │ │ │ + bl 12582f8 │ │ │ │ │ @ instruction: 0xf8da0101 │ │ │ │ │ - bl 749bf8 │ │ │ │ │ + bl 74a0f8 │ │ │ │ │ @ instruction: 0xf8da0203 │ │ │ │ │ - b fe1bdc20 │ │ │ │ │ + b fe1be120 │ │ │ │ │ vmax.s8 d16, d4, d2 │ │ │ │ │ vrshr.s8 q8, q9, #6 │ │ │ │ │ vhsub.s8 d20, d29, d20 │ │ │ │ │ @ instruction: 0xf6ce40de │ │ │ │ │ - b fe095db8 │ │ │ │ │ + b fe0962b8 │ │ │ │ │ vhsub.s8 d16, d11, d3 │ │ │ │ │ @ instruction: 0xf6c133b7 │ │ │ │ │ - b fe2ee9ac │ │ │ │ │ - bl 1392820 │ │ │ │ │ - b fe054844 │ │ │ │ │ + b fe2eeeac │ │ │ │ │ + bl 1392d20 │ │ │ │ │ + b fe054d44 │ │ │ │ │ vqdmulh.s d16, d9, d11 │ │ │ │ │ @ instruction: 0xf6cd0183 │ │ │ │ │ - b fe31e280 │ │ │ │ │ - b fe391c28 │ │ │ │ │ + b fe31e780 │ │ │ │ │ + b fe392128 │ │ │ │ │ @ instruction: 0xf7f80101 │ │ │ │ │ - bls 250ea4 │ │ │ │ │ + bls 2513a4 │ │ │ │ │ @ instruction: 0xf64c9b06 │ │ │ │ │ @ instruction: 0xf2c82c77 │ │ │ │ │ stmne r2, {r0, r1, r3, r5, r6, r7, sl, fp, ip, lr} │ │ │ │ │ - bl 1037c64 │ │ │ │ │ + bl 1038164 │ │ │ │ │ ldmne pc!, {r0, r8}^ @ │ │ │ │ │ - b fe0b8864 │ │ │ │ │ + b fe0b8d64 │ │ │ │ │ @ instruction: 0xf6470207 │ │ │ │ │ @ instruction: 0xf6c910b1 │ │ │ │ │ - bl 1229d30 │ │ │ │ │ + bl 122a230 │ │ │ │ │ @ instruction: 0xf64e0303 │ │ │ │ │ vqdmlsl.s , d2, d3[3] │ │ │ │ │ - b fe06fbb0 │ │ │ │ │ + b fe0700b0 │ │ │ │ │ @ instruction: 0xf64c0803 │ │ │ │ │ vsubw.s8 q9, q12, d7 │ │ │ │ │ - blx 1a6c1a │ │ │ │ │ + blx 1a711a │ │ │ │ │ @ instruction: 0xf64af000 │ │ │ │ │ vmla.f d22, d12, d3[4] │ │ │ │ │ - blx fe91a342 │ │ │ │ │ - blx 10b89a │ │ │ │ │ + blx fe91a842 │ │ │ │ │ + blx 10bd9a │ │ │ │ │ @ instruction: 0xf64a090b │ │ │ │ │ vshr.s8 d22, d29, #4 │ │ │ │ │ - blx 319f52 │ │ │ │ │ - blx 90c96 │ │ │ │ │ - blx 44cb2 │ │ │ │ │ - blx fe9af8a6 │ │ │ │ │ + blx 31a452 │ │ │ │ │ + blx 91196 │ │ │ │ │ + blx 451b2 │ │ │ │ │ + blx fe9afda6 │ │ │ │ │ ldmne r6!, {r0, r1, ip, sp} │ │ │ │ │ smlatbcs r1, r2, fp, pc @ │ │ │ │ │ streq lr, [r8], #-2891 @ 0xfffff4b5 │ │ │ │ │ ldmne fp, {r3, r6, sl, lr} │ │ │ │ │ - bl 1022ed8 │ │ │ │ │ - bl 4d1cdc │ │ │ │ │ - bl 11d28e8 │ │ │ │ │ - b fe1938b4 │ │ │ │ │ + bl 10233d8 │ │ │ │ │ + bl 4d21dc │ │ │ │ │ + bl 11d2de8 │ │ │ │ │ + b fe193db4 │ │ │ │ │ vmin.s8 , q3, q2 │ │ │ │ │ vrshr.s64 d23, d1, #63 │ │ │ │ │ - b fe0ea618 │ │ │ │ │ + b fe0eab18 │ │ │ │ │ @ instruction: 0xf6471357 │ │ │ │ │ @ instruction: 0xf6c911f9 │ │ │ │ │ - blx aa1aa │ │ │ │ │ - blx 1cdcde │ │ │ │ │ - blx 8e4de │ │ │ │ │ - blx 5a4ea │ │ │ │ │ - blx fe8d1cfa │ │ │ │ │ - blx fe99ece6 │ │ │ │ │ + blx aa6aa │ │ │ │ │ + blx 1ce1de │ │ │ │ │ + blx 8e9de │ │ │ │ │ + blx 5a9ea │ │ │ │ │ + blx fe8d21fa │ │ │ │ │ + blx fe99f1e6 │ │ │ │ │ strtmi r6, [r0], #-257 @ 0xfffffeff │ │ │ │ │ strmi r4, [sl], #-67 @ 0xffffffbd │ │ │ │ │ - b fe1a2658 │ │ │ │ │ + b fe1a2b58 │ │ │ │ │ adcvs r0, fp, r2, lsl #12 │ │ │ │ │ subeq lr, r0, r0, ror #22 │ │ │ │ │ andvs lr, r0, #3227648 @ 0x314000 │ │ │ │ │ str r6, [r6, #-232] @ 0xffffff18 │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ ldmibvs r3!, {r3, r8, r9, ip, sp}^ │ │ │ │ │ streq pc, [r0, -r4, lsr #3]! │ │ │ │ │ @@ -12236,111 +12556,111 @@ │ │ │ │ │ @ instruction: 0xf8d8e007 │ │ │ │ │ stmne r0, {r3, ip, sp} │ │ │ │ │ rscpl pc, r0, #805306372 @ 0x30000004 │ │ │ │ │ addsvs pc, r0, #-536870900 @ 0xe000000c │ │ │ │ │ ldrdgt pc, [r4], -r8 │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ @ instruction: 0xf8d8405a │ │ │ │ │ - bl 7b1da0 │ │ │ │ │ - b fe012980 │ │ │ │ │ + bl 7b22a0 │ │ │ │ │ + b fe012e80 │ │ │ │ │ @ instruction: 0xf6430003 │ │ │ │ │ @ instruction: 0xf6c42381 │ │ │ │ │ andls r4, r5, r6, lsr #6 │ │ │ │ │ movweq lr, #14984 @ 0x3a88 │ │ │ │ │ stmdaeq r8, {r2, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r8, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ adcseq pc, r8, r0, asr #12 │ │ │ │ │ submi pc, r6, r7, asr #5 │ │ │ │ │ mvnscc pc, r4, asr #4 │ │ │ │ │ smlawtvs r4, r8, r6, pc @ │ │ │ │ │ andeq lr, r0, lr, lsl #21 │ │ │ │ │ smlabbeq r1, ip, sl, lr │ │ │ │ │ - blx ff84fd8a │ │ │ │ │ - blls 1b85cc │ │ │ │ │ - bls 257fb0 │ │ │ │ │ + blx ff85028a │ │ │ │ │ + blls 1b8acc │ │ │ │ │ + bls 2584b0 │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ - beq 10ca20 │ │ │ │ │ - bl 12f89d8 │ │ │ │ │ - b fe0149cc │ │ │ │ │ + beq 10cf20 │ │ │ │ │ + bl 12f8ed8 │ │ │ │ │ + b fe014ecc │ │ │ │ │ movwls r0, #33546 @ 0x830a │ │ │ │ │ movweq lr, #47745 @ 0xba81 │ │ │ │ │ strbt r9, [r0], r9, lsl #6 │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ ldr r3, [ip, #-776] @ 0xfffffcf8 │ │ │ │ │ - ldc 7, cr15, [r6, #972]! @ 0x3cc │ │ │ │ │ + bl dd02a4 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ @ instruction: 0x468d497f │ │ │ │ │ andvs ip, r1, r4, lsr #6 │ │ │ │ │ ldrdeq r9, [r7, #-136] @ 0xffffff78 │ │ │ │ │ stmibls sl!, {r0, r1, r4, r6, r7, r9, sl} │ │ │ │ │ - muleq r4, ip, r2 │ │ │ │ │ + muleq r4, ip, sp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r4, r6, asr #4 │ │ │ │ │ - andeq r2, r3, r0, asr #23 │ │ │ │ │ + andeq r6, r4, r6, asr #26 │ │ │ │ │ + andeq r2, r3, r0, asr #13 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ usatpl pc, #20, pc, asr #17 @ │ │ │ │ │ @ instruction: 0xf8dfb08d │ │ │ │ │ @ instruction: 0x461646f4 │ │ │ │ │ @ instruction: 0x460f447d │ │ │ │ │ stmdbpl ip!, {r4, r9, fp, sp} │ │ │ │ │ strls r6, [fp], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ andls r4, r4, ip, lsl r6 │ │ │ │ │ - bcs 247fa0 │ │ │ │ │ + bcs 2484a0 │ │ │ │ │ tsthi fp, r0, lsl #4 @ │ │ │ │ │ vpmax.s8 d2, d0, d3 │ │ │ │ │ - bcs 32640 │ │ │ │ │ + bcs 32b40 │ │ │ │ │ @ instruction: 0x81abf040 │ │ │ │ │ @ instruction: 0xf64e6de1 │ │ │ │ │ vqdmlsl.s , d2, d3[3] │ │ │ │ │ @ instruction: 0xf8d477d4 │ │ │ │ │ ldclvs 0, cr12, [sl], {84} @ 0x54 │ │ │ │ │ adcsvc pc, r1, r6, asr #4 │ │ │ │ │ subsvs pc, r6, r1, asr #5 │ │ │ │ │ @ instruction: 0x0c01ea8c │ │ │ │ │ ldrd pc, [r4], #-131 @ 0xffffff7d │ │ │ │ │ ldcvs 12, cr6, [fp], {161} @ 0xa1 │ │ │ │ │ vmlaeq.f32 s28, s5, s28 │ │ │ │ │ submi r6, fp, r2, lsr #26 │ │ │ │ │ - b fe0ed4f4 │ │ │ │ │ + b fe0ed9f4 │ │ │ │ │ @ instruction: 0xf647035e │ │ │ │ │ @ instruction: 0xf6c914f9 │ │ │ │ │ submi r6, sl, r7, lsr r4 │ │ │ │ │ subseq lr, ip, #532480 @ 0x82000 │ │ │ │ │ teqvs sp, sl, asr #12 @ │ │ │ │ │ @ instruction: 0x21b2f2cc │ │ │ │ │ @ instruction: 0xf603fb01 │ │ │ │ │ @ instruction: 0xf101fb02 │ │ │ │ │ tstne ip, r7, lsl #22 @ │ │ │ │ │ strvs pc, [lr], -r7, lsl #22 │ │ │ │ │ @ instruction: 0x3c07fba3 │ │ │ │ │ strcs pc, [r7, -r2, lsr #23] │ │ │ │ │ ldrtmi r4, [r9], #-1126 @ 0xfffffb9a │ │ │ │ │ - b 11d5c24 │ │ │ │ │ - b fe193dc4 │ │ │ │ │ + b 11d6124 │ │ │ │ │ + b fe1942c4 │ │ │ │ │ rsbsmi r7, fp, r6, asr r6 │ │ │ │ │ - b 11d5c10 │ │ │ │ │ - b fe053dbc │ │ │ │ │ + b 11d6110 │ │ │ │ │ + b fe0542bc │ │ │ │ │ rsbsmi r7, sl, r1, asr r1 │ │ │ │ │ @ instruction: 0xf703fb00 │ │ │ │ │ strvc pc, [r6], -r4, lsl #22 │ │ │ │ │ @ instruction: 0xf000fb02 │ │ │ │ │ tsteq r1, r4, lsl #22 @ │ │ │ │ │ andcc pc, r4, r3, lsr #23 │ │ │ │ │ strcs pc, [r4], #-2978 @ 0xfffff45e │ │ │ │ │ strtmi r4, [r1], #-1072 @ 0xfffffbd0 │ │ │ │ │ submi r9, r3, r4, lsl #24 │ │ │ │ │ eorvs r4, r3, sl, asr #32 │ │ │ │ │ andeq lr, r1, #196, 18 @ 0x310000 │ │ │ │ │ and r6, r8, r1, ror #1 │ │ │ │ │ ldmdble r7, {r7, r9, fp, sp} │ │ │ │ │ - bcs ffc38f48 │ │ │ │ │ + bcs ffc39448 │ │ │ │ │ vshl.s8 d25, d0, d0 │ │ │ │ │ @ instruction: 0xf7f98209 │ │ │ │ │ @ instruction: 0xf8dffa1b │ │ │ │ │ @ instruction: 0xf8df2610 │ │ │ │ │ ldrbtmi r3, [sl], #-1544 @ 0xfffff9f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ @@ -12348,225 +12668,225 @@ │ │ │ │ │ rscshi pc, r5, #64 @ 0x40 │ │ │ │ │ andlt r9, sp, r4, lsl #16 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ adcsne pc, r1, #74448896 @ 0x4700000 │ │ │ │ │ eorsvs pc, r7, #210763776 @ 0xc900000 │ │ │ │ │ - blx fe99d7b2 │ │ │ │ │ + blx fe99dcb2 │ │ │ │ │ strls r5, [r5, #-2307] @ 0xfffff6fd │ │ │ │ │ stmdbls r6, {r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ mvnhi pc, r0, asr #4 │ │ │ │ │ vceq.f32 q9, q0, q0 │ │ │ │ │ cdpcs 2, 6, cr8, cr0, cr13, {4} │ │ │ │ │ sbcshi pc, r7, #64, 4 │ │ │ │ │ @ instruction: 0xf8d16b4b │ │ │ │ │ @ instruction: 0x461db030 │ │ │ │ │ ldrsbtge pc, [r8], -r1 @ │ │ │ │ │ - blvs ff26dae4 │ │ │ │ │ + blvs ff26dfe4 │ │ │ │ │ submi r9, fp, r8, lsl #2 │ │ │ │ │ cdpvs 14, 2, cr6, cr0, cr2, {5} │ │ │ │ │ - b fe0ad8e8 │ │ │ │ │ - b fe012790 │ │ │ │ │ + b fe0adde8 │ │ │ │ │ + b fe012c90 │ │ │ │ │ strls r0, [r7, #-11] │ │ │ │ │ @ instruction: 0xf1a64069 │ │ │ │ │ - bl 1d3474 │ │ │ │ │ + bl 1d3974 │ │ │ │ │ strls r0, [r6, #-2053] @ 0xfffff7fb │ │ │ │ │ - blx ffdcff5c │ │ │ │ │ + blx ffdd045c │ │ │ │ │ svcvs 0x00a29d05 │ │ │ │ │ stmdals r6, {r0, r1, r3, r5, fp, ip} │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ ldrdls pc, [r8], -r8 │ │ │ │ │ ldrd pc, [r4], -r8 │ │ │ │ │ - b fe0a8074 │ │ │ │ │ + b fe0a8574 │ │ │ │ │ @ instruction: 0xf8d80209 │ │ │ │ │ - bl 441fcc │ │ │ │ │ - b fe0d43c4 │ │ │ │ │ + bl 4424cc │ │ │ │ │ + b fe0d48c4 │ │ │ │ │ svcvs 0x00e30509 │ │ │ │ │ - b fe0f73bc │ │ │ │ │ - bl 1392bdc │ │ │ │ │ - b fe054fe0 │ │ │ │ │ + b fe0f78bc │ │ │ │ │ + bl 13930dc │ │ │ │ │ + b fe0554e0 │ │ │ │ │ svcvs 0x0021090c │ │ │ │ │ svcvs 0x00614048 │ │ │ │ │ smlabbeq lr, r1, sl, lr │ │ │ │ │ - blx ff54ffa0 │ │ │ │ │ - bleq 2ccc30 │ │ │ │ │ + blx ff5504a0 │ │ │ │ │ + bleq 2cd130 │ │ │ │ │ andcc lr, r7, #3620864 @ 0x374000 │ │ │ │ │ movweq lr, #11075 @ 0x2b43 │ │ │ │ │ andeq lr, r0, #569344 @ 0x8b000 │ │ │ │ │ andls r4, r8, #75 @ 0x4b │ │ │ │ │ - bvs ffe76bfc │ │ │ │ │ - bvs 1f6d368 │ │ │ │ │ + bvs ffe770fc │ │ │ │ │ + bvs 1f6d868 │ │ │ │ │ @ instruction: 0xf8d7404b │ │ │ │ │ @ instruction: 0xf8d7b020 │ │ │ │ │ tstls r7, r8, lsr #32 │ │ │ │ │ stcvs 12, cr6, [r0], #-648 @ 0xfffffd78 │ │ │ │ │ - b fe0ad174 │ │ │ │ │ - b fe01281c │ │ │ │ │ + b fe0ad674 │ │ │ │ │ + b fe012d1c │ │ │ │ │ strls r0, [r6, #-11] │ │ │ │ │ @ instruction: 0xf1a64069 │ │ │ │ │ @ instruction: 0xf7f80530 │ │ │ │ │ - bl 210ad0 │ │ │ │ │ - bls 15401c │ │ │ │ │ + bl 210fd0 │ │ │ │ │ + bls 15451c │ │ │ │ │ ldmdbpl r8!, {r0, r1, r7, fp, ip}^ │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ @ instruction: 0xf8d86da2 │ │ │ │ │ @ instruction: 0xf8d89008 │ │ │ │ │ - b fe0c202c │ │ │ │ │ - bl 412844 │ │ │ │ │ - b fe0d4448 │ │ │ │ │ + b fe0c252c │ │ │ │ │ + bl 412d44 │ │ │ │ │ + b fe0d4948 │ │ │ │ │ @ instruction: 0xf8d80509 │ │ │ │ │ stclvs 0, cr14, [r3, #48]! @ 0x30 │ │ │ │ │ - b fe0f7444 │ │ │ │ │ - bl 1312c6c │ │ │ │ │ - b fe055870 │ │ │ │ │ + b fe0f7944 │ │ │ │ │ + bl 131316c │ │ │ │ │ + b fe055d70 │ │ │ │ │ @ instruction: 0x6d21090e │ │ │ │ │ stclvs 0, cr4, [r1, #-288]! @ 0xfffffee0 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ - blx fe450028 │ │ │ │ │ + blx fe450528 │ │ │ │ │ ldmib sp, {r3, r9, fp, ip, pc}^ │ │ │ │ │ stmne r0, {r1, r2, r8, r9, ip, lr} │ │ │ │ │ - bl 10b8878 │ │ │ │ │ - bl 6d245c │ │ │ │ │ - bl 1154c84 │ │ │ │ │ - b fe012c6c │ │ │ │ │ + bl 10b8d78 │ │ │ │ │ + bl 6d295c │ │ │ │ │ + bl 1155184 │ │ │ │ │ + b fe01316c │ │ │ │ │ submi r0, fp, fp, lsl #4 │ │ │ │ │ movwls r9, #37384 @ 0x9208 │ │ │ │ │ ldrmi lr, [r1], #-507 @ 0xfffffe05 │ │ │ │ │ @ instruction: 0xf8d31e55 │ │ │ │ │ @ instruction: 0xf64cc020 │ │ │ │ │ vmlsl.s8 q9, d24, d7 │ │ │ │ │ - bvs fe8a8c28 │ │ │ │ │ + bvs fe8a9128 │ │ │ │ │ @ instruction: 0xf6476a5b │ │ │ │ │ @ instruction: 0xf6c918b1 │ │ │ │ │ - b fe32c164 │ │ │ │ │ - bvs ff895094 │ │ │ │ │ + b fe32c664 │ │ │ │ │ + bvs ff895594 │ │ │ │ │ ldmdbcs r7!, {r2, r3, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmibpl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ stceq 8, cr15, [r4], {81} @ 0x51 │ │ │ │ │ ldmdavs sl!, {r0, r1, r4, r6, lr} │ │ │ │ │ ldrtvs pc, [sp], -sl, asr #12 @ │ │ │ │ │ ldrtcs pc, [r2], ip, asr #5 @ │ │ │ │ │ @ instruction: 0x0c02ea8c │ │ │ │ │ - blvs 9ec294 │ │ │ │ │ + blvs 9ec794 │ │ │ │ │ cdpne 6, 15, cr15, cr9, cr7, {2} │ │ │ │ │ cdpvs 6, 3, cr15, cr7, cr9, {6} │ │ │ │ │ @ instruction: 0xf8514053 │ │ │ │ │ submi r2, r3, r8, lsl #24 │ │ │ │ │ - b fe32cf44 │ │ │ │ │ + b fe32d444 │ │ │ │ │ submi r0, pc, r2, lsl #24 │ │ │ │ │ - blvs ff92ce4c │ │ │ │ │ + blvs ff92d34c │ │ │ │ │ rsbmi r4, r1, r7, asr r0 │ │ │ │ │ strcs pc, [sl], #-2988 @ 0xfffff454 │ │ │ │ │ - blt 2d0f60 │ │ │ │ │ + blt 2d1460 │ │ │ │ │ tstls r5, r1, asr #32 │ │ │ │ │ cmpcc pc, lr, asr #12 @ │ │ │ │ │ bicsvc pc, r4, r2, asr #5 │ │ │ │ │ streq lr, [fp], #-2836 @ 0xfffff4ec │ │ │ │ │ - blcc 250f74 │ │ │ │ │ + blcc 251474 │ │ │ │ │ addsvc pc, r1, r6, asr #4 │ │ │ │ │ subsvs pc, r6, r1, asr #5 │ │ │ │ │ - blcc 291090 │ │ │ │ │ + blcc 291590 │ │ │ │ │ streq pc, [r0, -pc, asr #32] │ │ │ │ │ movwcc r4, #383 @ 0x17f │ │ │ │ │ movweq lr, #43795 @ 0xab13 │ │ │ │ │ strmi pc, [r8, -ip, ror #23] │ │ │ │ │ strpl lr, [r5], #2820 @ 0xb04 │ │ │ │ │ - bl 1179520 │ │ │ │ │ + bl 1179a20 │ │ │ │ │ ldmibne fp, {r0, r1, r3, sl, fp}^ │ │ │ │ │ stceq 1, cr15, [r0], {76} @ 0x4c │ │ │ │ │ @ instruction: 0xf883fa93 │ │ │ │ │ - b fe119178 │ │ │ │ │ - blx fe714140 │ │ │ │ │ + b fe119678 │ │ │ │ │ + blx fe714640 │ │ │ │ │ andcs pc, r0, #140, 8 @ 0x8c000000 │ │ │ │ │ - blx 1a22c6 │ │ │ │ │ - blx 8f13a │ │ │ │ │ - blx fe8e3162 │ │ │ │ │ + blx 1a27c6 │ │ │ │ │ + blx 8f63a │ │ │ │ │ + blx fe8e3662 │ │ │ │ │ strbtmi r3, [r4], #-3073 @ 0xfffff3ff │ │ │ │ │ - bgt 90fd4 │ │ │ │ │ + bgt 914d4 │ │ │ │ │ stmdbne r1, {r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ tsteq r1, sl, lsl fp │ │ │ │ │ - blx ff9e268e │ │ │ │ │ - blx fea16962 │ │ │ │ │ - bl 4f3964 │ │ │ │ │ - b fe312d70 │ │ │ │ │ - bl 1119298 │ │ │ │ │ - bl 4d3170 │ │ │ │ │ + blx ff9e2b8e │ │ │ │ │ + blx fea16e62 │ │ │ │ │ + bl 4f3e64 │ │ │ │ │ + b fe313270 │ │ │ │ │ + bl 1119798 │ │ │ │ │ + bl 4d3670 │ │ │ │ │ @ instruction: 0xf1440309 │ │ │ │ │ ldmne fp, {sl} │ │ │ │ │ streq pc, [r0], #-324 @ 0xfffffebc │ │ │ │ │ vqdmulh.s d15, d12, d0 │ │ │ │ │ tstcs r1, lr, lsl #22 @ │ │ │ │ │ cmpne r4, #536576 @ 0x83000 │ │ │ │ │ andgt pc, lr, #172, 22 @ 0x2b000 │ │ │ │ │ - blx e31be │ │ │ │ │ - b fe08e17c │ │ │ │ │ - blx 3929b2 │ │ │ │ │ + blx e36be │ │ │ │ │ + b fe08e67c │ │ │ │ │ + blx 392eb2 │ │ │ │ │ stcls 0, cr0, [r4], {4} │ │ │ │ │ vmlacc.f64 d15, d30, d19 │ │ │ │ │ eorvs r4, r2, r0, ror r4 │ │ │ │ │ rscvs r4, r0, r3, asr #32 │ │ │ │ │ movwne lr, #6596 @ 0x19c4 │ │ │ │ │ stmne fp, {r0, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d40852 │ │ │ │ │ @ instruction: 0xf64ac000 │ │ │ │ │ @ instruction: 0xf2cc6e3d │ │ │ │ │ stmiavs r7!, {r1, r4, r5, r7, r9, sl, fp, sp} │ │ │ │ │ @ instruction: 0xf8135c8a │ │ │ │ │ stmdavc r9, {r0, sl, fp, ip, sp} │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ - b 10ec33c │ │ │ │ │ - b 10dadd4 │ │ │ │ │ - b fe32adc8 │ │ │ │ │ - blt 6951c8 │ │ │ │ │ + b 10ec83c │ │ │ │ │ + b 10db2d4 │ │ │ │ │ + b fe32b2c8 │ │ │ │ │ + blt 6956c8 │ │ │ │ │ @ instruction: 0x0c03ea8c │ │ │ │ │ @ instruction: 0xf64e68e3 │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ ldrsbmi r7, [pc], #-20 @ │ │ │ │ │ @ instruction: 0x73b1f246 │ │ │ │ │ cmpvs r6, #268435468 @ 0x1000000c @ │ │ │ │ │ ldrbmi lr, [r2, r7, lsl #21]! │ │ │ │ │ streq pc, [r1], -ip, lsr #23 │ │ │ │ │ rscsne pc, r9, #74448896 @ 0x4700000 │ │ │ │ │ eorsvs pc, r7, #210763776 @ 0xc900000 │ │ │ │ │ strne pc, [r1], #-2983 @ 0xfffff459 │ │ │ │ │ strvs pc, [ip], -lr, lsl #22 │ │ │ │ │ strmi pc, [r7], #-2830 @ 0xfffff4f2 │ │ │ │ │ - b 11d5f18 │ │ │ │ │ - b fe194118 │ │ │ │ │ + b 11d6418 │ │ │ │ │ + b fe194618 │ │ │ │ │ rsbsmi r7, r8, r6, asr r6 │ │ │ │ │ - b 11d5f44 │ │ │ │ │ - b fe11411c │ │ │ │ │ + b 11d6444 │ │ │ │ │ + b fe11461c │ │ │ │ │ rsbsmi r7, r9, r4, asr r4 │ │ │ │ │ @ instruction: 0xf700fb03 │ │ │ │ │ strvc pc, [r6], -r2, lsl #22 │ │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ │ movwcc pc, #19202 @ 0x4b02 @ │ │ │ │ │ streq pc, [r2], #-2976 @ 0xfffff460 │ │ │ │ │ andne pc, r2, #164864 @ 0x28400 │ │ │ │ │ ldrmi r4, [r3], #-1076 @ 0xfffffbcc │ │ │ │ │ rsbmi r9, r0, r4, lsl #20 │ │ │ │ │ stmib r2, {r0, r3, r4, r6, lr}^ │ │ │ │ │ stmib r2, {sl}^ │ │ │ │ │ ldrb r1, [lr], -r2, lsl #6 │ │ │ │ │ @ instruction: 0xf8d1188b │ │ │ │ │ stmdbvs r2!, {lr, pc} │ │ │ │ │ - bleq 4e384 │ │ │ │ │ + bleq 4e884 │ │ │ │ │ ldrbmi r6, [r8], r1, lsr #19 │ │ │ │ │ stcge 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ ldmibne r1!, {r0, r1, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldmdbvs r7!, {r0, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - b fe322384 │ │ │ │ │ + b fe322884 │ │ │ │ │ stmdbvs r3!, {r1, sl, fp}^ │ │ │ │ │ @ instruction: 0xf64d69e2 │ │ │ │ │ @ instruction: 0xf6c17425 │ │ │ │ │ @ instruction: 0xf6476498 │ │ │ │ │ @ instruction: 0xf6c910f9 │ │ │ │ │ subsmi r6, r3, r7, lsr r0 │ │ │ │ │ - beq 10cca0 │ │ │ │ │ + beq 10d1a0 │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ rsbmi pc, r5, #68157440 @ 0x4100000 │ │ │ │ │ adcsvc pc, r2, #210763776 @ 0xc900000 │ │ │ │ │ orreq lr, r6, #3072 @ 0xc00 │ │ │ │ │ ldrvc pc, [r1], r6, asr #4 │ │ │ │ │ ldrbvs pc, [r6], -r1, asr #5 @ │ │ │ │ │ @@ -12575,25 +12895,25 @@ │ │ │ │ │ vmoveq.32 d1[0], lr │ │ │ │ │ tsteq fp, fp, asr #22 │ │ │ │ │ stmdacc r9, {r1, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ smlatt r9, ip, fp, pc @ │ │ │ │ │ @ instruction: 0xf148185b │ │ │ │ │ ldmibne r9!, {fp}^ │ │ │ │ │ @ instruction: 0x0c0eeb4e │ │ │ │ │ - bl 1218420 │ │ │ │ │ + bl 1218920 │ │ │ │ │ stmiaeq fp, {r2, r3, fp}^ │ │ │ │ │ vfnmseq.f32 s29, s17, s28 │ │ │ │ │ movtvc lr, #35395 @ 0x8a43 │ │ │ │ │ - b fe0624b8 │ │ │ │ │ - b fe0d6830 │ │ │ │ │ - blx 5324e │ │ │ │ │ - blx 10faf2 │ │ │ │ │ - blx 14eae6 │ │ │ │ │ - blx fe8dab1a │ │ │ │ │ - blx 1f2f6 │ │ │ │ │ + b fe0629b8 │ │ │ │ │ + b fe0d6d30 │ │ │ │ │ + blx 5374e │ │ │ │ │ + blx 10fff2 │ │ │ │ │ + blx 14efe6 │ │ │ │ │ + blx fe8db01a │ │ │ │ │ + blx 1f7f6 │ │ │ │ │ strtmi r6, [r2], #-1544 @ 0xfffff9f8 │ │ │ │ │ andne pc, r0, r1, lsr #23 │ │ │ │ │ strmi r9, [r6], #-3076 @ 0xfffff3fc │ │ │ │ │ andsvc lr, r2, r2, lsl #21 │ │ │ │ │ submi r6, lr, r6, ror #1 │ │ │ │ │ adcvs r0, r6, r9, lsl pc │ │ │ │ │ tstne r2, r1, asr #20 │ │ │ │ │ @@ -12602,51 +12922,51 @@ │ │ │ │ │ strcs r2, [r0, -r0, lsl #12] │ │ │ │ │ strvs lr, [r2, -sp, asr #19] │ │ │ │ │ @ instruction: 0xff5cf7f9 │ │ │ │ │ movwcs lr, #1521 @ 0x5f1 │ │ │ │ │ movwcc lr, #35277 @ 0x89cd │ │ │ │ │ @ instruction: 0xf1a6687b │ │ │ │ │ ldmvs r9!, {r4, r8, r9, fp} │ │ │ │ │ - beq 30cf44 │ │ │ │ │ + beq 30d444 │ │ │ │ │ @ instruction: 0x461d68f8 │ │ │ │ │ stmiavs r3!, {r1, r5, r7, fp, sp, lr}^ │ │ │ │ │ ldrdhi pc, [r0], -r7 │ │ │ │ │ submi r4, r3, sl, asr #32 │ │ │ │ │ andls r9, r7, r6, lsl #2 │ │ │ │ │ stmdavs r0!, {r0, r5, r6, fp, sp, lr} │ │ │ │ │ - b fe0224e8 │ │ │ │ │ + b fe0229e8 │ │ │ │ │ @ instruction: 0xf7f80008 │ │ │ │ │ - bls 190788 │ │ │ │ │ + bls 190c88 │ │ │ │ │ andgt pc, fp, r7, asr r8 @ │ │ │ │ │ ldrdcc pc, [r8], -sl │ │ │ │ │ stmibvs r2!, {r0, r1, r2, r7, fp, ip} │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ ldrd pc, [r4], -sl │ │ │ │ │ stmibcs r7, {r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmibpl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ - bl 7224d4 │ │ │ │ │ + bl 7229d4 │ │ │ │ │ @ instruction: 0xf8da0303 │ │ │ │ │ - b fe1fa3a4 │ │ │ │ │ + b fe1fa8a4 │ │ │ │ │ stmibvs r3!, {r0, r1, r8, r9, sl}^ │ │ │ │ │ - b fe0ec7fc │ │ │ │ │ - bl 1392fa8 │ │ │ │ │ - b fe054bac │ │ │ │ │ + b fe0eccfc │ │ │ │ │ + bl 13934a8 │ │ │ │ │ + b fe0550ac │ │ │ │ │ stmdbvs r1!, {r1, r3, r9, fp}^ │ │ │ │ │ andeq lr, ip, r0, lsl #21 │ │ │ │ │ smlabbeq lr, r1, sl, lr │ │ │ │ │ @ instruction: 0xf8eaf7f8 │ │ │ │ │ @ instruction: 0x9c099a08 │ │ │ │ │ ldclcs 6, cr15, [r7], #-304 @ 0xfffffed0 │ │ │ │ │ stclpl 2, cr15, [fp], #800 @ 0x320 │ │ │ │ │ - bl 11185ac │ │ │ │ │ + bl 1118aac │ │ │ │ │ stmdbls r6, {r0, sl} │ │ │ │ │ - bl 6383c8 │ │ │ │ │ + bl 6388c8 │ │ │ │ │ @ instruction: 0xf64a0801 │ │ │ │ │ vmla.f d22, d12, d3[4] │ │ │ │ │ - bl 115aa80 │ │ │ │ │ + bl 115af80 │ │ │ │ │ subsmi r0, ip, r0, lsl #6 │ │ │ │ │ adcsne pc, r1, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ movtcc pc, #63054 @ 0xf64e @ │ │ │ │ │ bicsvc pc, r4, #536870924 @ 0x2000000c │ │ │ │ │ andeq lr, r8, #532480 @ 0x82000 │ │ │ │ │ @ instruction: 0xf000fb07 │ │ │ │ │ @@ -12654,16 +12974,16 @@ │ │ │ │ │ stmdaeq sl, {r0, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ eorsvs pc, sp, sl, asr #12 │ │ │ │ │ adcscs pc, r2, ip, asr #5 │ │ │ │ │ stc2 11, cr15, [r2], {12} @ │ │ │ │ │ @ instruction: 0xcc04fb01 │ │ │ │ │ strcc pc, [r6], -r0, lsl #22 │ │ │ │ │ andcc pc, r9, r7, lsr #23 │ │ │ │ │ - blx fe8986f6 │ │ │ │ │ - bl 129a800 │ │ │ │ │ + blx fe898bf6 │ │ │ │ │ + bl 129ad00 │ │ │ │ │ strbmi r0, [r0], #-1028 @ 0xfffffbfc │ │ │ │ │ strmi r1, [ip], #2203 @ 0x89b │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ movweq lr, #60179 @ 0xeb13 │ │ │ │ │ streq lr, [r0], -r6, asr #22 │ │ │ │ │ ldrbne lr, [r4, -r7, lsl #21] │ │ │ │ │ addsvc pc, r1, #1610612740 @ 0x60000004 │ │ │ │ │ @@ -12675,122 +12995,122 @@ │ │ │ │ │ vqdmulh.s d15, d2, d7 │ │ │ │ │ andcs pc, r4, #1024 @ 0x400 │ │ │ │ │ andeq pc, r6, r1, lsl #22 │ │ │ │ │ strcc pc, [r1], #-2979 @ 0xfffff45d │ │ │ │ │ smlatbvc r1, r7, fp, pc @ │ │ │ │ │ strmi r4, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ │ stmdbls r4, {r0, r1, r6, lr} │ │ │ │ │ - b fe1e2db8 │ │ │ │ │ - bl 1814058 │ │ │ │ │ + b fe1e32b8 │ │ │ │ │ + bl 1814558 │ │ │ │ │ addvs r0, fp, r0, asr #32 │ │ │ │ │ andvc lr, r0, #3162112 @ 0x304000 │ │ │ │ │ strb r6, [lr, #-200] @ 0xffffff38 │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ ldmibvs r9!, {r3, r8, r9, ip, sp}^ │ │ │ │ │ ldmdbvs sp!, {r0, r1, r5, r6, r7, r9, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xf8d7404b │ │ │ │ │ @ instruction: 0xf8d7b010 │ │ │ │ │ tstls r7, r8, lsl r0 │ │ │ │ │ - bvs 82cf00 │ │ │ │ │ - b fe0ace00 │ │ │ │ │ - b fe012ca8 │ │ │ │ │ + bvs 82d400 │ │ │ │ │ + b fe0ad300 │ │ │ │ │ + b fe0131a8 │ │ │ │ │ strls r0, [r6, #-11] │ │ │ │ │ @ instruction: 0xf1a64069 │ │ │ │ │ @ instruction: 0xf7f80520 │ │ │ │ │ - bl 210644 │ │ │ │ │ - bls 1544a8 │ │ │ │ │ + bl 210b44 │ │ │ │ │ + bls 1549a8 │ │ │ │ │ ldmdbpl r8!, {r0, r1, r7, fp, ip}^ │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ @ instruction: 0xf8d86ba2 │ │ │ │ │ @ instruction: 0xf8d89008 │ │ │ │ │ - b fe0c24b8 │ │ │ │ │ - bl 412cd0 │ │ │ │ │ - b fe0d48d4 │ │ │ │ │ + b fe0c29b8 │ │ │ │ │ + bl 4131d0 │ │ │ │ │ + b fe0d4dd4 │ │ │ │ │ @ instruction: 0xf8d80509 │ │ │ │ │ - blvs ff90a4e8 │ │ │ │ │ - b fe0f78d0 │ │ │ │ │ - bl 13130f8 │ │ │ │ │ - b fe055cfc │ │ │ │ │ - blvs 854900 │ │ │ │ │ - blvs 18625ec │ │ │ │ │ + blvs ff90a9e8 │ │ │ │ │ + b fe0f7dd0 │ │ │ │ │ + bl 13135f8 │ │ │ │ │ + b fe0561fc │ │ │ │ │ + blvs 854e00 │ │ │ │ │ + blvs 1862aec │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xf84af7f8 │ │ │ │ │ ldmib sp, {r3, r9, fp, ip, pc}^ │ │ │ │ │ stmne r0, {r1, r2, r8, r9, ip, lr} │ │ │ │ │ - bl 10b8d04 │ │ │ │ │ - bl 6d28e8 │ │ │ │ │ - bl 1155110 │ │ │ │ │ - b fe0130f8 │ │ │ │ │ + bl 10b9204 │ │ │ │ │ + bl 6d2de8 │ │ │ │ │ + bl 1155610 │ │ │ │ │ + b fe0135f8 │ │ │ │ │ submi r0, fp, fp, lsl #4 │ │ │ │ │ movwls r9, #37384 @ 0x9208 │ │ │ │ │ movwcs lr, #1810 @ 0x712 │ │ │ │ │ movwcc lr, #35277 @ 0x89cd │ │ │ │ │ - @ instruction: 0xf7f3e56b │ │ │ │ │ - svclt 0x0000ea22 │ │ │ │ │ - andeq r6, r4, r0, asr #22 │ │ │ │ │ + @ instruction: 0xf7f2e56b │ │ │ │ │ + svclt 0x0000efa2 │ │ │ │ │ + andeq r6, r4, r0, asr #12 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r4, r6, asr sl │ │ │ │ │ + andeq r6, r4, r6, asr r5 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a0f8cc │ │ │ │ │ ldmdami r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8dfb08f │ │ │ │ │ @ instruction: 0x46833834 │ │ │ │ │ @ instruction: 0x460d447c │ │ │ │ │ ldmdbge r8, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ stmiapl r3!, {r4, r9, fp, sp}^ │ │ │ │ │ ldmdavs fp, {r2, r4, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04f930d │ │ │ │ │ stmdale r3!, {r8, r9}^ │ │ │ │ │ vpmax.s8 d2, d0, d8 │ │ │ │ │ - bcs f2b04 │ │ │ │ │ + bcs f3004 │ │ │ │ │ eorshi pc, ip, #0, 4 │ │ │ │ │ @ instruction: 0xf0402a00 │ │ │ │ │ vqsub.s8 d24, d9, d5 │ │ │ │ │ @ instruction: 0xf6c6078a │ │ │ │ │ - b fe254218 │ │ │ │ │ + b fe254718 │ │ │ │ │ @ instruction: 0xf64f0707 │ │ │ │ │ @ instruction: 0xf2c306b4 │ │ │ │ │ vmin.s8 d16, d13, d23 │ │ │ │ │ vmull.s8 , d9, d11 │ │ │ │ │ - b fe2ad6c8 │ │ │ │ │ + b fe2adbc8 │ │ │ │ │ @ instruction: 0xf6470606 │ │ │ │ │ vqdmlal.s , d13, d1[2] │ │ │ │ │ - b fe19741c │ │ │ │ │ - b fe253ee0 │ │ │ │ │ - b fe2955b8 │ │ │ │ │ + b fe19791c │ │ │ │ │ + b fe2543e0 │ │ │ │ │ + b fe295ab8 │ │ │ │ │ @ instruction: 0xf64a0303 │ │ │ │ │ vrshr.s8 d22, d29, #4 │ │ │ │ │ - b fe0db05c │ │ │ │ │ + b fe0db55c │ │ │ │ │ @ instruction: 0xf64e035c │ │ │ │ │ vmls.f d19, d2, d3[3] │ │ │ │ │ vqrshl.s8 , q2, q11 │ │ │ │ │ vsra.s64 d23, d17, #63 │ │ │ │ │ - blx aab02 │ │ │ │ │ - blx 10f5c6 │ │ │ │ │ + blx ab002 │ │ │ │ │ + blx 10fac6 │ │ │ │ │ @ instruction: 0xf647f202 │ │ │ │ │ @ instruction: 0xf6c910f9 │ │ │ │ │ - blx 16a696 │ │ │ │ │ - blx fe9a35da │ │ │ │ │ - blx 16c1d6 │ │ │ │ │ - blx fe8dadf6 │ │ │ │ │ + blx 16ab96 │ │ │ │ │ + blx fe9a3ada │ │ │ │ │ + blx 16c6d6 │ │ │ │ │ + blx fe8db2f6 │ │ │ │ │ ldrtmi r3, [ip], #-1285 @ 0xfffffafb │ │ │ │ │ svceq 0x0075442a │ │ │ │ │ strbeq lr, [r4, #2629] @ 0xa45 │ │ │ │ │ ldrbvc lr, [r4], #-2692 @ 0xfffff57c │ │ │ │ │ svceq 0x005d406e │ │ │ │ │ strbeq lr, [r2, #2629] @ 0xa45 │ │ │ │ │ subsvc lr, r2, #532480 @ 0x82000 │ │ │ │ │ - blx 62792 │ │ │ │ │ - blx 4fa02 │ │ │ │ │ - blx e75fe │ │ │ │ │ - blx 4e9f6 │ │ │ │ │ - blx fe996dfe │ │ │ │ │ - blx fe8d79fa │ │ │ │ │ + blx 62c92 │ │ │ │ │ + blx 4ff02 │ │ │ │ │ + blx e7afe │ │ │ │ │ + blx 4eef6 │ │ │ │ │ + blx fe9972fe │ │ │ │ │ + blx fe8d7efa │ │ │ │ │ strtmi r3, [ip], #-0 │ │ │ │ │ rsbmi r4, r1, r2, lsl #8 │ │ │ │ │ stmib fp, {r0, r1, r4, r6, lr}^ │ │ │ │ │ stmib fp, {sl, ip}^ │ │ │ │ │ and r3, r8, r2, lsl #4 │ │ │ │ │ ldmdble r7, {r7, r9, fp, sp} │ │ │ │ │ vpmin.s8 q9, q8, q8 │ │ │ │ │ @@ -12805,34 +13125,34 @@ │ │ │ │ │ orrhi pc, sp, #64 @ 0x40 │ │ │ │ │ andlt r4, pc, r8, asr r6 @ │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ adcsne pc, r1, #74448896 @ 0x4700000 │ │ │ │ │ eorsvs pc, r7, #210763776 @ 0xc900000 │ │ │ │ │ - blx fe91d6d6 │ │ │ │ │ + blx fe91dbd6 │ │ │ │ │ movwls r3, #18435 @ 0x4803 │ │ │ │ │ stmdahi r4, {r1, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ eorhi pc, pc, #64, 4 │ │ │ │ │ sha1c.32 q9, q0, q0 │ │ │ │ │ stclcs 2, cr8, [r0], #-1016 @ 0xfffffc08 │ │ │ │ │ msrhi SPSR_fsxc, #64, 4 │ │ │ │ │ rscsmi pc, r9, #80740352 @ 0x4d00000 │ │ │ │ │ adcsvc pc, fp, #204, 4 @ 0xc000000c │ │ │ │ │ andeq lr, sl, #182272 @ 0x2c800 │ │ │ │ │ biccc pc, r7, r0, asr #12 │ │ │ │ │ smlalbtpl pc, pc, r1, r6 @ │ │ │ │ │ adccs pc, r8, pc, asr #12 │ │ │ │ │ rsbsvc pc, r6, r3, asr #13 │ │ │ │ │ movweq lr, #39777 @ 0x9b61 │ │ │ │ │ - bl 6ad334 │ │ │ │ │ + bl 6ad834 │ │ │ │ │ mrsls r0, (UNDEF: 5) │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ - blvs febed640 │ │ │ │ │ - b fe0ed458 │ │ │ │ │ + blvs febedb40 │ │ │ │ │ + b fe0ed958 │ │ │ │ │ tstls r8, r1, lsl #6 │ │ │ │ │ mvnmi pc, r9, asr #12 │ │ │ │ │ teqvc r4, r3, asr #13 @ │ │ │ │ │ andeq lr, r7, #532480 @ 0x82000 │ │ │ │ │ tsteq r9, r1, asr #22 │ │ │ │ │ @ instruction: 0xf1a49707 │ │ │ │ │ rsbsmi r0, r1, r0, asr #14 │ │ │ │ │ @@ -12845,235 +13165,235 @@ │ │ │ │ │ ldrdgt pc, [r4], -r6 │ │ │ │ │ ldmvs r3!, {r3, r4, fp, ip}^ │ │ │ │ │ tsteq r1, r8, asr #22 │ │ │ │ │ @ instruction: 0x060eeb17 │ │ │ │ │ andeq lr, r6, r0, lsl #21 │ │ │ │ │ ldrbeq pc, [r9], r7, asr #12 @ │ │ │ │ │ ldrbtmi pc, [r3], -r6, asr #5 @ │ │ │ │ │ - bl 1336704 │ │ │ │ │ - bl fec92704 │ │ │ │ │ - b fe052f24 │ │ │ │ │ - bl 1994700 │ │ │ │ │ + bl 1336c04 │ │ │ │ │ + bl fec92c04 │ │ │ │ │ + b fe053424 │ │ │ │ │ + bl 1994c00 │ │ │ │ │ vrhadd.s8 d16, d5, d9 │ │ │ │ │ @ instruction: 0xf6c4108a │ │ │ │ │ - bl 69ea8c │ │ │ │ │ - b fe0d2710 │ │ │ │ │ + bl 69ef8c │ │ │ │ │ + b fe0d2c10 │ │ │ │ │ vcgt.s8 d16, d11, d1 │ │ │ │ │ vmla.f d20, d19, d1[3] │ │ │ │ │ - bl 1056c80 │ │ │ │ │ - b fe092b44 │ │ │ │ │ + bl 1057180 │ │ │ │ │ + b fe093044 │ │ │ │ │ rsbsmi r0, r8, lr, lsl #4 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xff1ef7f7 │ │ │ │ │ svcls 0x00079b05 │ │ │ │ │ ldmibne sl, {r1, r2, r9, sl, fp, ip, pc}^ │ │ │ │ │ - b fe0b9358 │ │ │ │ │ + b fe0b9858 │ │ │ │ │ andls r0, r9, #0, 4 │ │ │ │ │ movweq lr, #15174 @ 0x3b46 │ │ │ │ │ movwls r4, #41035 @ 0xa04b │ │ │ │ │ addeq pc, r8, #-805306364 @ 0xd0000004 │ │ │ │ │ rsbcc pc, r5, #200, 12 @ 0xc800000 │ │ │ │ │ - bl fecacff4 │ │ │ │ │ + bl fecad4f4 │ │ │ │ │ @ instruction: 0xf642020a │ │ │ │ │ @ instruction: 0xf6cb003c │ │ │ │ │ vqadd.s8 , , q1 │ │ │ │ │ vrsra.s8 d19, d11, #6 │ │ │ │ │ - bl 18df41c │ │ │ │ │ - bl 69338c │ │ │ │ │ - b fe01276c │ │ │ │ │ + bl 18df91c │ │ │ │ │ + bl 69388c │ │ │ │ │ + b fe012c6c │ │ │ │ │ tstls r5, r1 │ │ │ │ │ - bvs febed318 │ │ │ │ │ - b fe0ed130 │ │ │ │ │ + bvs febed818 │ │ │ │ │ + b fe0ed630 │ │ │ │ │ tstls r8, r1, lsl #6 │ │ │ │ │ orrscc pc, r1, ip, asr #4 │ │ │ │ │ smlabtcc r0, ip, r6, pc @ │ │ │ │ │ andeq lr, r7, #532480 @ 0x82000 │ │ │ │ │ tsteq r9, r1, asr #22 │ │ │ │ │ @ instruction: 0xf1a49707 │ │ │ │ │ rsbsmi r0, r1, r0, lsr r7 │ │ │ │ │ stmibne lr!, {r1, r2, r9, sl, ip, pc}^ │ │ │ │ │ mcr2 7, 7, pc, cr6, cr7, {7} @ │ │ │ │ │ stmibpl pc!, {r2, r9, fp, ip, pc}^ @ │ │ │ │ │ @ instruction: 0x0c02eb10 │ │ │ │ │ @ instruction: 0xf8d668b0 │ │ │ │ │ - bl 124a7bc │ │ │ │ │ + bl 124acbc │ │ │ │ │ ldmvs r3!, {r0, r8}^ │ │ │ │ │ - b fe3188ac │ │ │ │ │ + b fe318dac │ │ │ │ │ @ instruction: 0xf6410606 │ │ │ │ │ vmvn.i32 d17, #18432 @ 0x00004800 │ │ │ │ │ strls r6, [r4], -pc, ror #5 │ │ │ │ │ streq lr, [r3], -lr, asr #22 │ │ │ │ │ andeq lr, sl, #182272 @ 0x2c800 │ │ │ │ │ stmdaeq r6, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strtvs pc, [r9], sp, asr #12 │ │ │ │ │ strteq pc, [ip], sp, asr #13 │ │ │ │ │ andeq lr, r0, #532480 @ 0x82000 │ │ │ │ │ tsteq r9, r6, ror #22 │ │ │ │ │ rsbsmi pc, r1, r6, asr #4 │ │ │ │ │ subvc pc, r8, r9, asr #5 │ │ │ │ │ - bl 6a2914 │ │ │ │ │ + bl 6a2e14 │ │ │ │ │ @ instruction: 0xf6400000 │ │ │ │ │ @ instruction: 0xf6c451a2 │ │ │ │ │ - b fe02afd8 │ │ │ │ │ - bl 1052814 │ │ │ │ │ - b fe052c20 │ │ │ │ │ + b fe02b4d8 │ │ │ │ │ + bl 1052d14 │ │ │ │ │ + b fe053120 │ │ │ │ │ @ instruction: 0xf7f7010e │ │ │ │ │ - bls 2922d0 │ │ │ │ │ + bls 2927d0 │ │ │ │ │ stmne r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ │ - bls 2ba428 │ │ │ │ │ - bl 10ba028 │ │ │ │ │ + bls 2ba928 │ │ │ │ │ + bl 10ba528 │ │ │ │ │ ldmibne sl, {r0, r8}^ │ │ │ │ │ - b fe039438 │ │ │ │ │ + b fe039938 │ │ │ │ │ andls r0, r9, #536870912 @ 0x20000000 │ │ │ │ │ movweq lr, #15174 @ 0x3b46 │ │ │ │ │ movwls r4, #41035 @ 0xa04b │ │ │ │ │ ldrmi lr, [r1], #-544 @ 0xfffffde0 │ │ │ │ │ stmdavs sl!, {r0, r1, r4, r6, r9, sl, fp, ip} │ │ │ │ │ stmcs r7, {r2, r3, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmiapl fp!, {r3, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ vcgt.s8 d25, d2, d8 │ │ │ │ │ vqdmlal.s , d3, d1[2] │ │ │ │ │ @ instruction: 0xf8513336 │ │ │ │ │ - bl fecd5864 │ │ │ │ │ - b fe093470 │ │ │ │ │ + bl fecd5d64 │ │ │ │ │ + b fe093970 │ │ │ │ │ stmdavs fp!, {r0, r1, r9}^ │ │ │ │ │ streq lr, [r0], -r2, lsl #21 │ │ │ │ │ rsbspl pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ │ addsne pc, r7, #206569472 @ 0xc500000 │ │ │ │ │ stcne 8, cr15, [r4], {81} @ 0x51 │ │ │ │ │ andeq lr, r9, #100352 @ 0x18800 │ │ │ │ │ ldrne pc, [r1, r7, asr #12]! │ │ │ │ │ ldrvs pc, [r7, -r9, asr #13]! │ │ │ │ │ submi r4, fp, r3, asr r0 │ │ │ │ │ - blx fe9b8082 │ │ │ │ │ + blx fe9b8582 │ │ │ │ │ andls r2, r5, r8, lsl #12 │ │ │ │ │ @ instruction: 0xf6439209 │ │ │ │ │ vshl.s8 , q4, #1 │ │ │ │ │ - blx fe8dbfda │ │ │ │ │ + blx fe8dc4da │ │ │ │ │ andls r8, fp, #8, 4 @ 0x80000000 │ │ │ │ │ movwcs pc, #31651 @ 0x7ba3 @ │ │ │ │ │ @ instruction: 0x0608eb16 │ │ │ │ │ ldrmi r9, [sl], -sl, lsl #4 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdaeq r3, {r0, r1, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 6b94ac │ │ │ │ │ + bl 6b99ac │ │ │ │ │ @ instruction: 0xf64c0505 │ │ │ │ │ @ instruction: 0xf2c82477 │ │ │ │ │ strls r5, [r7], #-1259 @ 0xfffffb15 │ │ │ │ │ @ instruction: 0xf6479106 │ │ │ │ │ vshr.s8 , q11, #4 │ │ │ │ │ - blx ff8da8be │ │ │ │ │ + blx ff8dadbe │ │ │ │ │ svcls 0x00056807 │ │ │ │ │ andeq lr, r9, r0, asr #22 │ │ │ │ │ @ instruction: 0xf64a9b07 │ │ │ │ │ @ instruction: 0xf2cc643d │ │ │ │ │ ldrhtmi r2, [sp], #-66 @ 0xffffffbe │ │ │ │ │ - bls 2a4128 │ │ │ │ │ + bls 2a4628 │ │ │ │ │ cmpcc pc, lr, asr #12 @ │ │ │ │ │ bicsvc pc, r4, r2, asr #5 │ │ │ │ │ ldcvc 2, cr15, [r1], {70} @ 0x46 │ │ │ │ │ mrrcvs 2, 12, pc, r6, cr1 @ │ │ │ │ │ cdpne 6, 15, cr15, cr9, cr7, {2} │ │ │ │ │ cdpvs 6, 3, cr15, cr7, cr9, {6} │ │ │ │ │ strcs pc, [r3, -r5, ror #23] │ │ │ │ │ rsbmi r9, r8, r6, lsl #26 │ │ │ │ │ ldcne 13, cr9, [r3], {8} │ │ │ │ │ - bl 1b9118 │ │ │ │ │ + bl 1b9618 │ │ │ │ │ cdpls 5, 0, cr5, cr11, cr5, {4} │ │ │ │ │ - bl 1018f68 │ │ │ │ │ - bl 4d291c │ │ │ │ │ + bl 1019468 │ │ │ │ │ + bl 4d2e1c │ │ │ │ │ @ instruction: 0xf1400308 │ │ │ │ │ - blt 7d4908 │ │ │ │ │ - blx fe619964 │ │ │ │ │ + blt 7d4e08 │ │ │ │ │ + blx fe619e64 │ │ │ │ │ rsbmi pc, pc, r8, lsl #1 │ │ │ │ │ streq lr, [r0, #-2694] @ 0xfffff57a │ │ │ │ │ @ instruction: 0xf003fb04 │ │ │ │ │ - blx fe8db11e │ │ │ │ │ - blx 60126 │ │ │ │ │ + blx fe8db61e │ │ │ │ │ + blx 60626 │ │ │ │ │ ldrtmi r0, [r0], #-8 │ │ │ │ │ stmdbvs r1, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdane r1, {r0, r1, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ tsteq r1, r9, lsl fp │ │ │ │ │ - blx ff962e7e │ │ │ │ │ - blx fe9d714a │ │ │ │ │ + blx ff96337e │ │ │ │ │ + blx fe9d764a │ │ │ │ │ ldmibne fp, {r2, sl, ip, sp, lr}^ │ │ │ │ │ ldrbne lr, [r1], -r6, lsl #21 │ │ │ │ │ andeq lr, r4, r0, asr #22 │ │ │ │ │ movweq lr, #35603 @ 0x8b13 │ │ │ │ │ andeq pc, r0, r0, asr #2 │ │ │ │ │ @ instruction: 0xf140189b │ │ │ │ │ - blx 312956 │ │ │ │ │ - blx 3cf172 │ │ │ │ │ - b fe0dad60 │ │ │ │ │ - blx 3176a2 │ │ │ │ │ - blx 3cf172 │ │ │ │ │ - blx fe99b16a │ │ │ │ │ - blx fe8ea9a6 │ │ │ │ │ + blx 312e56 │ │ │ │ │ + blx 3cf672 │ │ │ │ │ + b fe0db260 │ │ │ │ │ + blx 317ba2 │ │ │ │ │ + blx 3cf672 │ │ │ │ │ + blx fe99b66a │ │ │ │ │ + blx fe8eaea6 │ │ │ │ │ strmi r3, [r1], #-3598 @ 0xfffff1f2 │ │ │ │ │ submi r4, lr, r2, ror r4 │ │ │ │ │ stmib fp, {r0, r1, r4, r6, lr}^ │ │ │ │ │ stmib fp, {r8, sp, lr}^ │ │ │ │ │ strb r3, [lr], -r2, lsl #4 │ │ │ │ │ ldmdaeq r2, {r0, r1, r3, r7, fp, ip}^ │ │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ │ stmdavc r9, {r1, r3, r7, sl, fp, ip, lr} │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ movwcs lr, #19011 @ 0x4a43 │ │ │ │ │ movwvs lr, #10819 @ 0x2a43 │ │ │ │ │ addscs pc, fp, #72351744 @ 0x4500000 │ │ │ │ │ eorvc pc, r7, #200, 4 @ 0x8000000c │ │ │ │ │ - bl 6c1208 │ │ │ │ │ - b fe0931b0 │ │ │ │ │ + bl 6c1708 │ │ │ │ │ + b fe0936b0 │ │ │ │ │ vhsub.s8 d16, d2, d3 │ │ │ │ │ vsubw.s8 q8, , d11 │ │ │ │ │ @ instruction: 0xf149032c │ │ │ │ │ - bl fecd45b8 │ │ │ │ │ - b fe0d35e4 │ │ │ │ │ - b fe0a3984 │ │ │ │ │ - bl 1a54320 │ │ │ │ │ + bl fecd4ab8 │ │ │ │ │ + b fe0d3ae4 │ │ │ │ │ + b fe0a3e84 │ │ │ │ │ + bl 1a54820 │ │ │ │ │ strb r0, [r0, #3145]! @ 0xc49 │ │ │ │ │ @ instruction: 0xf8d1188b │ │ │ │ │ - blx fe6c29d0 │ │ │ │ │ + blx fe6c2ed0 │ │ │ │ │ @ instruction: 0xf647f28a │ │ │ │ │ @ instruction: 0xf6c918b1 │ │ │ │ │ - b fe0acab8 │ │ │ │ │ + b fe0acfb8 │ │ │ │ │ @ instruction: 0xf8530209 │ │ │ │ │ @ instruction: 0xf249ec04 │ │ │ │ │ @ instruction: 0xf6c443ac │ │ │ │ │ @ instruction: 0xf64153c9 │ │ │ │ │ @ instruction: 0xf6c94165 │ │ │ │ │ - bl 6af0bc │ │ │ │ │ - b fe313604 │ │ │ │ │ + bl 6af5bc │ │ │ │ │ + b fe313b04 │ │ │ │ │ @ instruction: 0xf2420c03 │ │ │ │ │ vrsra.s8 d19, d20, #4 │ │ │ │ │ @ instruction: 0xf04f43f0 │ │ │ │ │ - bl 10d5208 │ │ │ │ │ + bl 10d5708 │ │ │ │ │ ldrbmi r0, [r1], r2, lsl #6 │ │ │ │ │ vmlaeq.f32 s28, s7, s28 │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ strvc pc, [r5, #-1613]! @ 0xfffff9b3 │ │ │ │ │ ldrvs pc, [r8, #1729] @ 0x6c1 │ │ │ │ │ orreq lr, r4, #3072 @ 0xc00 │ │ │ │ │ ldrvc pc, [r1], #582 @ 0x246 │ │ │ │ │ ldrbvs pc, [r6], #-705 @ 0xfffffd3f @ │ │ │ │ │ rscsne pc, r9, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ strvc pc, [r3], -ip, lsr #23 │ │ │ │ │ movwcs pc, #60323 @ 0xeba3 @ │ │ │ │ │ - bl 1298d18 │ │ │ │ │ - blx ffb9326e │ │ │ │ │ - blx ffb20e6a │ │ │ │ │ + bl 1299218 │ │ │ │ │ + blx ffb9376e │ │ │ │ │ + blx ffb2136a │ │ │ │ │ ldmne fp, {r3, r9, sp, lr} │ │ │ │ │ stceq 1, cr15, [r0], {73} @ 0x49 │ │ │ │ │ - bl 119923c │ │ │ │ │ + bl 119973c │ │ │ │ │ ldmne fp, {r1, r2, r9, sl, fp} │ │ │ │ │ @ instruction: 0x0c0eeb4c │ │ │ │ │ - b fe194dc8 │ │ │ │ │ - b 10945d4 │ │ │ │ │ + b fe1952c8 │ │ │ │ │ + b 1094ad4 │ │ │ │ │ rsbsmi r7, sl, ip, asr #4 │ │ │ │ │ cmpne ip, #536576 @ 0x83000 │ │ │ │ │ sbcseq lr, r6, #532480 @ 0x82000 │ │ │ │ │ @ instruction: 0xf404fb03 │ │ │ │ │ @ instruction: 0xf101fb02 │ │ │ │ │ strmi pc, [ip], #-2816 @ 0xfffff500 │ │ │ │ │ tstne r6, r5, lsl #22 @ │ │ │ │ │ @@ -13087,29 +13407,29 @@ │ │ │ │ │ andsvc lr, r1, r1, lsl #21 │ │ │ │ │ @ instruction: 0xf8cb4053 │ │ │ │ │ @ instruction: 0xf8cb0004 │ │ │ │ │ ldr r3, [r8, #0]! │ │ │ │ │ movwls r2, #960 @ 0x3c0 │ │ │ │ │ stmib sp, {r2, r3, r5, r7, r8, r9, fp, lr}^ │ │ │ │ │ ldrbtmi sl, [fp], #-2306 @ 0xfffff6fe │ │ │ │ │ - blx fe250aa2 │ │ │ │ │ + blx fe250fa2 │ │ │ │ │ movwcs lr, #1455 @ 0x5af │ │ │ │ │ movwcc lr, #39373 @ 0x99cd │ │ │ │ │ adcsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ │ addmi pc, r1, #203423744 @ 0xc200000 │ │ │ │ │ - bl fecacb74 │ │ │ │ │ + bl fecad074 │ │ │ │ │ stmiavs pc!, {r1, r3, r9} @ │ │ │ │ │ adcsvs pc, r8, pc, asr #12 │ │ │ │ │ rsbne pc, ip, r3, asr #13 │ │ │ │ │ mvnsne pc, #536870916 @ 0x20000004 │ │ │ │ │ @ instruction: 0x43adf6c1 │ │ │ │ │ - bl 18ecca0 │ │ │ │ │ - bl 693710 │ │ │ │ │ - b fe092af0 │ │ │ │ │ - b fe013310 │ │ │ │ │ + bl 18ed1a0 │ │ │ │ │ + bl 693c10 │ │ │ │ │ + b fe092ff0 │ │ │ │ │ + b fe013810 │ │ │ │ │ tstls r6, r1 │ │ │ │ │ msrmi R11_usr, sl │ │ │ │ │ smlalbtvs pc, fp, fp, r6 @ │ │ │ │ │ stmiavs pc!, {r3, r8, r9, sl, ip, pc}^ @ │ │ │ │ │ tsteq r9, r1, asr #22 │ │ │ │ │ @ instruction: 0x96074071 │ │ │ │ │ @ instruction: 0xf1a4407b │ │ │ │ │ @@ -13138,36 +13458,36 @@ │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ orreq pc, r3, r9, asr #4 │ │ │ │ │ orrscc pc, r7, sp, asr #13 │ │ │ │ │ tsteq r9, r1, asr #22 │ │ │ │ │ andeq lr, lr, r0, lsl #21 │ │ │ │ │ smlabbeq r8, r1, sl, lr │ │ │ │ │ ldc2l 7, cr15, [r2], #988 @ 0x3dc │ │ │ │ │ - blls 1b93ac │ │ │ │ │ + blls 1b98ac │ │ │ │ │ stclvs 6, cr15, [r3], #-296 @ 0xfffffed8 │ │ │ │ │ ldccs 2, cr15, [r2], #816 @ 0x330 │ │ │ │ │ stmdals sl, {r1, r7, fp, ip} │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ ldmdane fp, {r3, fp, ip, pc} │ │ │ │ │ adcsne pc, r1, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ andeq lr, r3, #532480 @ 0x82000 │ │ │ │ │ - bl 10f97c8 │ │ │ │ │ + bl 10f9cc8 │ │ │ │ │ @ instruction: 0xf64c0307 │ │ │ │ │ vqshl.s8 q9, , #0 │ │ │ │ │ subsmi r5, r9, fp, ror #15 │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ @ instruction: 0xf000fb05 │ │ │ │ │ @ instruction: 0xf707fb02 │ │ │ │ │ andeq pc, r6, r3, lsl #22 │ │ │ │ │ strvc pc, [r1, -ip, lsl #22] │ │ │ │ │ vmlacc.f64 d15, d19, d21 │ │ │ │ │ - blx fe898e8e │ │ │ │ │ - bl 119dc0c │ │ │ │ │ + blx fe89938e │ │ │ │ │ + bl 119e10c │ │ │ │ │ ldrbtmi r0, [r0], #-257 @ 0xfffffeff │ │ │ │ │ strbcc pc, [pc], -lr, asr #12 @ │ │ │ │ │ ldrbvc pc, [r4], r2, asr #5 @ │ │ │ │ │ strbtmi r1, [r7], #-2203 @ 0xfffff765 │ │ │ │ │ eorsvs pc, sp, #77594624 @ 0x4a00000 │ │ │ │ │ adcscs pc, r2, #204, 4 @ 0xc000000c │ │ │ │ │ andeq lr, r7, r0, asr #22 │ │ │ │ │ @@ -13197,108 +13517,108 @@ │ │ │ │ │ subeq lr, r2, #100352 @ 0x18800 │ │ │ │ │ andpl lr, r0, fp, asr #19 │ │ │ │ │ andcs pc, ip, fp, asr #17 │ │ │ │ │ movwcs lr, #1245 @ 0x4dd │ │ │ │ │ movwcc lr, #39373 @ 0x99cd │ │ │ │ │ addcs pc, r2, #72351744 @ 0x4500000 │ │ │ │ │ sbcspl pc, r0, #208666624 @ 0xc700000 │ │ │ │ │ - bl fecad118 │ │ │ │ │ + bl fecad618 │ │ │ │ │ @ instruction: 0xf647020a │ │ │ │ │ @ instruction: 0xf6c410cb │ │ │ │ │ @ instruction: 0xf64f60e6 │ │ │ │ │ vqdmlal.s , d18, d0[3] │ │ │ │ │ - bl 18d7a50 │ │ │ │ │ - bl 6938b0 │ │ │ │ │ - b fe012c90 │ │ │ │ │ + bl 18d7f50 │ │ │ │ │ + bl 693db0 │ │ │ │ │ + b fe013190 │ │ │ │ │ tstls r5, r1 │ │ │ │ │ stmibvs pc!, {r0, r3, r5, r6, r7, r8, fp, sp, lr} @ │ │ │ │ │ - b fe0ed254 │ │ │ │ │ + b fe0ed754 │ │ │ │ │ tstls r8, r1, lsl #6 │ │ │ │ │ biceq pc, ip, ip, asr #4 │ │ │ │ │ mvneq pc, r7, asr #13 │ │ │ │ │ andeq lr, r7, #532480 @ 0x82000 │ │ │ │ │ tsteq r9, r1, asr #22 │ │ │ │ │ @ instruction: 0xf1a49707 │ │ │ │ │ rsbsmi r0, r1, r0, lsr #14 │ │ │ │ │ stmibne lr!, {r1, r2, r9, sl, ip, pc}^ │ │ │ │ │ mrrc2 7, 15, pc, r4, cr7 @ │ │ │ │ │ stmibpl pc!, {r2, r9, fp, ip, pc}^ @ │ │ │ │ │ @ instruction: 0x0c02eb10 │ │ │ │ │ @ instruction: 0xf8d668b0 │ │ │ │ │ - bl 124ace0 │ │ │ │ │ + bl 124b1e0 │ │ │ │ │ ldmvs r3!, {r0, r8}^ │ │ │ │ │ - b fe318dd0 │ │ │ │ │ + b fe3192d0 │ │ │ │ │ vmax.s8 d16, d3, d6 │ │ │ │ │ vmlal.s , d30, d0[4] │ │ │ │ │ @ instruction: 0x96046290 │ │ │ │ │ streq lr, [r3], -lr, asr #22 │ │ │ │ │ andeq lr, sl, #182272 @ 0x2c800 │ │ │ │ │ stmdaeq r6, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strcs pc, [r1], r3, asr #12 │ │ │ │ │ strtmi pc, [r6], -r4, asr #13 │ │ │ │ │ andeq lr, r0, #532480 @ 0x82000 │ │ │ │ │ tsteq r9, r6, ror #22 │ │ │ │ │ adcseq pc, r8, r0, asr #12 │ │ │ │ │ submi pc, r6, r7, asr #5 │ │ │ │ │ - bl 6a2e38 │ │ │ │ │ + bl 6a3338 │ │ │ │ │ vhadd.s8 d16, d4, d0 │ │ │ │ │ @ instruction: 0xf6c831f7 │ │ │ │ │ - b fe02b1a8 │ │ │ │ │ - bl 1052d38 │ │ │ │ │ - b fe053144 │ │ │ │ │ + b fe02b6a8 │ │ │ │ │ + bl 1053238 │ │ │ │ │ + b fe053644 │ │ │ │ │ @ instruction: 0xf7f7010e │ │ │ │ │ - bls 291dac │ │ │ │ │ + bls 2922ac │ │ │ │ │ stmne r0, {r0, r2, r8, r9, fp, ip, pc} │ │ │ │ │ - bls 2ba94c │ │ │ │ │ - bl 10ba54c │ │ │ │ │ + bls 2bae4c │ │ │ │ │ + bl 10baa4c │ │ │ │ │ ldmibne sl, {r0, r8}^ │ │ │ │ │ - b fe03995c │ │ │ │ │ + b fe039e5c │ │ │ │ │ andls r0, r9, #536870912 @ 0x20000000 │ │ │ │ │ movweq lr, #15174 @ 0x3b46 │ │ │ │ │ movwls r4, #41035 @ 0xa04b │ │ │ │ │ movwcs lr, #1724 @ 0x6bc │ │ │ │ │ movwcc lr, #39373 @ 0x99cd │ │ │ │ │ @ instruction: 0xf7f2e4f8 │ │ │ │ │ - svclt 0x0000edf8 │ │ │ │ │ - andeq r6, r4, ip, lsr #8 │ │ │ │ │ + svclt 0x0000eb78 │ │ │ │ │ + andeq r5, r4, ip, lsr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r4, r2, lsr r3 │ │ │ │ │ - andeq r1, r3, sl, lsl #25 │ │ │ │ │ + andeq r5, r4, r2, lsr lr │ │ │ │ │ + andeq r1, r3, sl, lsl #15 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a0f8cc │ │ │ │ │ stmdapl ip, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8dfb08f │ │ │ │ │ - bcs ffc24eb4 │ │ │ │ │ + bcs ffc253b4 │ │ │ │ │ ldmib sp, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdbpl ip!, {r1, r3, r4, r9, fp, ip, sp, pc} │ │ │ │ │ strls r6, [sp], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ vmax.s8 d4, d0, d4 │ │ │ │ │ ldrmi r8, [r5], -r4, lsl #1 │ │ │ │ │ - bcs 4245d8 │ │ │ │ │ - bcs fe049214 │ │ │ │ │ + bcs 424ad8 │ │ │ │ │ + bcs fe049714 │ │ │ │ │ @ instruction: 0x81a1f240 │ │ │ │ │ movwls r2, #960 @ 0x3c0 │ │ │ │ │ stmdacc r0!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - blt cd4e8 │ │ │ │ │ + blt cd9e8 │ │ │ │ │ @ instruction: 0xf7f9447b │ │ │ │ │ @ instruction: 0xf8dffa09 │ │ │ │ │ @ instruction: 0xf8df2818 │ │ │ │ │ ldrbtmi r3, [sl], #-2060 @ 0xfffff7f4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ mvnshi pc, #64 @ 0x40 │ │ │ │ │ andlt r4, pc, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ vpmax.s8 d2, d0, d8 │ │ │ │ │ - bcs f3138 │ │ │ │ │ - bcs 48f70 │ │ │ │ │ + bcs f3638 │ │ │ │ │ + bcs 49470 │ │ │ │ │ bichi pc, r3, #64 @ 0x40 │ │ │ │ │ stceq 2, cr15, [sl], {73} @ 0x49 │ │ │ │ │ stceq 6, cr15, [lr], #-792 @ 0xfffffce8 │ │ │ │ │ @ instruction: 0x0c0cea8a │ │ │ │ │ ldreq pc, [r4, pc, asr #12]! │ │ │ │ │ ldreq pc, [r7, -r3, asr #5]! │ │ │ │ │ cdpcc 2, 0, cr15, cr11, cr13, {2} │ │ │ │ │ @@ -13321,19 +13641,19 @@ │ │ │ │ │ rscsne pc, r9, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ strpl pc, [ip, #-2822] @ 0xfffff4fa │ │ │ │ │ @ instruction: 0x7c06fba7 │ │ │ │ │ andcs pc, lr, #6144 @ 0x1800 │ │ │ │ │ strcc pc, [r6], -r3, lsr #23 │ │ │ │ │ ldrtmi r4, [r2], #-1125 @ 0xfffffb9b │ │ │ │ │ - b 1196c5c │ │ │ │ │ - b fe15497c │ │ │ │ │ + b 119715c │ │ │ │ │ + b fe154e7c │ │ │ │ │ rsbsmi r7, r7, r5, asr r5 │ │ │ │ │ - b 1196be8 │ │ │ │ │ - b fe09497c │ │ │ │ │ + b 11970e8 │ │ │ │ │ + b fe094e7c │ │ │ │ │ rsbsmi r7, r3, r2, asr r2 │ │ │ │ │ @ instruction: 0xf607fb01 │ │ │ │ │ strvs pc, [r5, #-2816] @ 0xfffff500 │ │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ │ andne pc, r2, #0, 22 │ │ │ │ │ strne pc, [r0], -r7, lsr #23 │ │ │ │ │ andcc pc, r0, r3, lsr #23 │ │ │ │ │ @@ -13341,50 +13661,50 @@ │ │ │ │ │ subsmi r4, r3, r9, rrx │ │ │ │ │ strne lr, [r0, #-2500] @ 0xfffff63c │ │ │ │ │ andcc lr, r2, #196, 18 @ 0x310000 │ │ │ │ │ ldcls 7, cr14, [r8, #-556] @ 0xfffffdd4 │ │ │ │ │ @ instruction: 0xf7f89500 │ │ │ │ │ str pc, [r6, r3, asr #20] │ │ │ │ │ @ instruction: 0xf8d1188b │ │ │ │ │ - blx fe70aeb4 │ │ │ │ │ + blx fe70b3b4 │ │ │ │ │ @ instruction: 0xf647f28b │ │ │ │ │ @ instruction: 0xf6c919b1 │ │ │ │ │ - b fe0ad39c │ │ │ │ │ + b fe0ad89c │ │ │ │ │ @ instruction: 0xf853020a │ │ │ │ │ @ instruction: 0xf2498c04 │ │ │ │ │ @ instruction: 0xf6c443ac │ │ │ │ │ @ instruction: 0xf64153c9 │ │ │ │ │ @ instruction: 0xf6c94165 │ │ │ │ │ - bl 6ef5a0 │ │ │ │ │ - b fe393ae8 │ │ │ │ │ + bl 6efaa0 │ │ │ │ │ + b fe393fe8 │ │ │ │ │ vceq.f32 d16, d2, d3 │ │ │ │ │ vrsra.s8 d19, d20, #4 │ │ │ │ │ @ instruction: 0xf04f43f0 │ │ │ │ │ - bl 10d5aec │ │ │ │ │ + bl 10d5fec │ │ │ │ │ ldrbmi r0, [sl], r2, lsl #6 │ │ │ │ │ stmdaeq r3, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ strtvc pc, [r5], -sp, asr #12 │ │ │ │ │ ldrvs pc, [r8], r1, asr #13 │ │ │ │ │ orreq lr, r5, #3072 @ 0xc00 │ │ │ │ │ ldrvc pc, [r1, #582] @ 0x246 │ │ │ │ │ ldrbvs pc, [r6, #-705] @ 0xfffffd3f @ │ │ │ │ │ rscsne pc, r9, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ strgt pc, [r3, -lr, lsr #23] │ │ │ │ │ movwcs pc, #35747 @ 0x8ba3 @ │ │ │ │ │ - bl 12d9220 │ │ │ │ │ - blx ffa13756 │ │ │ │ │ - blx ffba1752 │ │ │ │ │ + bl 12d9720 │ │ │ │ │ + blx ffa13c56 │ │ │ │ │ + blx ffba1c52 │ │ │ │ │ ldmne fp, {r0, r3, r9, ip, sp, lr} │ │ │ │ │ cdpeq 1, 0, cr15, cr0, cr10, {2} │ │ │ │ │ andeq lr, ip, #28, 22 @ 0x7000 │ │ │ │ │ stmdaeq r7, {r0, r1, r2, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bl 13991ac │ │ │ │ │ + bl 13996ac │ │ │ │ │ ldmeq sl, {r3, r9, sl, fp}^ │ │ │ │ │ ldrbeq lr, [lr, r7, lsl #21] │ │ │ │ │ subvc lr, lr, #270336 @ 0x42000 │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ cmpne lr, #536576 @ 0x83000 │ │ │ │ │ sbcseq lr, r7, #532480 @ 0x82000 │ │ │ │ │ @ instruction: 0xf505fb03 │ │ │ │ │ @@ -13406,77 +13726,77 @@ │ │ │ │ │ movwls r1, #38295 @ 0x9597 │ │ │ │ │ movtcc pc, #37442 @ 0x9242 @ │ │ │ │ │ teqcc r6, #805306380 @ 0x3000000c @ │ │ │ │ │ stceq 8, cr15, [r8], {81} @ 0x51 │ │ │ │ │ movweq lr, #48051 @ 0xbbb3 │ │ │ │ │ andeq lr, r3, #532480 @ 0x82000 │ │ │ │ │ @ instruction: 0xf8516873 │ │ │ │ │ - b fe099fc8 │ │ │ │ │ - bl 1954bbc │ │ │ │ │ + b fe09a4c8 │ │ │ │ │ + bl 19550bc │ │ │ │ │ @ instruction: 0xf64c020a │ │ │ │ │ vqdmlal.s q9, d24, d7 │ │ │ │ │ subsmi r5, r3, fp, ror #19 │ │ │ │ │ andls r4, r5, fp, asr #32 │ │ │ │ │ rsbsne pc, r6, #74448896 @ 0x4700000 │ │ │ │ │ andcs pc, r2, #204, 4 @ 0xc000000c │ │ │ │ │ andls r4, r7, #56, 12 @ 0x3800000 │ │ │ │ │ strcs pc, [r9, -r7, lsr #23] │ │ │ │ │ ldmne r1!, {r0, r1, r2, r6, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldmdavs r7!, {r0, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - blx fe8f7812 │ │ │ │ │ + blx fe8f7d12 │ │ │ │ │ @ instruction: 0xf6439209 │ │ │ │ │ @ instruction: 0xf2c95658 │ │ │ │ │ @ instruction: 0xf64c26d6 │ │ │ │ │ vshl.s8 q9, , #0 │ │ │ │ │ - bl 5e87a8 │ │ │ │ │ + bl 5e8ca8 │ │ │ │ │ @ instruction: 0xf04f0709 │ │ │ │ │ strls r0, [r8, #-2304] @ 0xfffff700 │ │ │ │ │ stmdbeq r9, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x0606eb1b │ │ │ │ │ - blx fe8f783e │ │ │ │ │ + blx fe8f7d3e │ │ │ │ │ tstls r6, r8, lsl #4 │ │ │ │ │ ldrvs pc, [sp, #-1610]! @ 0xfffff9b6 │ │ │ │ │ ldrcs pc, [r2, #716]! @ 0x2cc │ │ │ │ │ stmdbvc r8, {r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf64e9805 │ │ │ │ │ vmla.f d19, d2, d3[3] │ │ │ │ │ vand , q11, q2 │ │ │ │ │ @ instruction: 0xf2c17c91 │ │ │ │ │ - b fe1ae18c │ │ │ │ │ + b fe1ae68c │ │ │ │ │ stmdals r8, {r9, sl} │ │ │ │ │ cdpne 6, 15, cr15, cr9, cr7, {2} │ │ │ │ │ cdpvs 6, 3, cr15, cr7, cr9, {6} │ │ │ │ │ andcc pc, r0, #235520 @ 0x39800 │ │ │ │ │ ldrmi r9, [r0], r6, lsl #28 │ │ │ │ │ - bl 10b9868 │ │ │ │ │ - bls 253078 │ │ │ │ │ + bl 10b9d68 │ │ │ │ │ + bls 253578 │ │ │ │ │ movwcc r4, #112 @ 0x70 │ │ │ │ │ strpl lr, [r2], r7, lsl #22 │ │ │ │ │ - bls 2bac88 │ │ │ │ │ - bl 10197cc │ │ │ │ │ - bl 4d3084 │ │ │ │ │ + bls 2bb188 │ │ │ │ │ + bl 1019ccc │ │ │ │ │ + bl 4d3584 │ │ │ │ │ @ instruction: 0xf1400309 │ │ │ │ │ - blx fe4d546c │ │ │ │ │ + blx fe4d596c │ │ │ │ │ ldcne 8, cr15, [r7], {131} @ 0x83 │ │ │ │ │ @ instruction: 0xf089fa99 │ │ │ │ │ stmdaeq r8, {r1, r2, r7, r9, fp, sp, lr, pc} │ │ │ │ │ streq lr, [r0], -r7, lsl #21 │ │ │ │ │ @ instruction: 0xf003fb05 │ │ │ │ │ - blx fe8db886 │ │ │ │ │ - blx 60c8e │ │ │ │ │ + blx fe8dbd86 │ │ │ │ │ + blx 6118e │ │ │ │ │ ldrtmi r0, [r8], #-9 │ │ │ │ │ - bvc 91f28 │ │ │ │ │ + bvc 92428 │ │ │ │ │ stmdbne r1, {r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ tsteq r1, sl, lsl fp │ │ │ │ │ - blx ff9a35e6 │ │ │ │ │ - blx fea178b6 │ │ │ │ │ - bl 4f44b8 │ │ │ │ │ - b fe1d3cc8 │ │ │ │ │ - bl 1018df0 │ │ │ │ │ - bl 4d30c4 │ │ │ │ │ + blx ff9a3ae6 │ │ │ │ │ + blx fea17db6 │ │ │ │ │ + bl 4f49b8 │ │ │ │ │ + b fe1d41c8 │ │ │ │ │ + bl 10192f0 │ │ │ │ │ + bl 4d35c4 │ │ │ │ │ @ instruction: 0xf1400309 │ │ │ │ │ ldmne fp, {} @ │ │ │ │ │ andeq pc, r0, r0, asr #2 │ │ │ │ │ vqdmulh.s d15, d7, d12 │ │ │ │ │ tstcs r1, lr, lsl #22 @ │ │ │ │ │ cmpne r0, #536576 @ 0x83000 │ │ │ │ │ vqdmulh.s d15, d3, d12 │ │ │ │ │ @@ -13489,153 +13809,153 @@ │ │ │ │ │ andcc lr, r2, #196, 18 @ 0x310000 │ │ │ │ │ @ instruction: 0xf64ce667 │ │ │ │ │ vsubw.s8 q9, q12, d7 │ │ │ │ │ @ instruction: 0xf64753eb │ │ │ │ │ @ instruction: 0xf6c912b1 │ │ │ │ │ stccs 2, cr6, [r0, #-220]! @ 0xffffff24 │ │ │ │ │ stmdbcc r3, {r0, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blx b7d1a │ │ │ │ │ + blx b821a │ │ │ │ │ vmla.i8 d25, d0, d5 │ │ │ │ │ stclcs 0, cr8, [r0, #-936] @ 0xfffffc58 │ │ │ │ │ @ instruction: 0x81b9f240 │ │ │ │ │ vadd.f32 q9, q0, q8 │ │ │ │ │ @ instruction: 0xf64d8252 │ │ │ │ │ vrsra.s64 q10, , #52 │ │ │ │ │ - bl fecf000c │ │ │ │ │ + bl fecf050c │ │ │ │ │ @ instruction: 0xf640020b │ │ │ │ │ @ instruction: 0xf6c130c7 │ │ │ │ │ @ instruction: 0xf64f504f │ │ │ │ │ @ instruction: 0xf6c321a8 │ │ │ │ │ - bl 182f70c │ │ │ │ │ - blvs c13d60 │ │ │ │ │ + bl 182fc0c │ │ │ │ │ + blvs c14260 │ │ │ │ │ tsteq r1, fp, lsl fp │ │ │ │ │ @ instruction: 0xf1a59006 │ │ │ │ │ - b fe055244 │ │ │ │ │ - blvs fec53148 │ │ │ │ │ - b fe0b756c │ │ │ │ │ - blvs ffc53954 │ │ │ │ │ - b fe0edf30 │ │ │ │ │ + b fe055744 │ │ │ │ │ + blvs fec53648 │ │ │ │ │ + b fe0b7a6c │ │ │ │ │ + blvs ffc53e54 │ │ │ │ │ + b fe0ee430 │ │ │ │ │ tstls r9, r1, lsl #6 │ │ │ │ │ mvnmi pc, r9, asr #12 │ │ │ │ │ teqvc r4, r3, asr #13 @ │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ rsbsmi r9, r9, r7, lsl #14 │ │ │ │ │ streq lr, [r8, -r6, lsl #22] │ │ │ │ │ @ instruction: 0xf9fcf7f7 │ │ │ │ │ - bl 4f9d88 │ │ │ │ │ + bl 4fa288 │ │ │ │ │ ldmvs fp!, {sl, fp} │ │ │ │ │ andeq pc, r8, r6, asr r8 @ │ │ │ │ │ vmlseq.f64 d14, d1, d9 │ │ │ │ │ - bl 42d56c │ │ │ │ │ + bl 42da6c │ │ │ │ │ andls r0, sl, #196608 @ 0x30000 │ │ │ │ │ - b fe32d370 │ │ │ │ │ + b fe32d870 │ │ │ │ │ andls r0, r5, #8, 4 @ 0x80000000 │ │ │ │ │ strbvc pc, [r8, r9, asr #12] @ │ │ │ │ │ ldrbne pc, [lr, -ip, asr #13]! @ │ │ │ │ │ - bl 10799c4 │ │ │ │ │ - bl fedd61a8 │ │ │ │ │ - b fe0d4dd0 │ │ │ │ │ + bl 1079ec4 │ │ │ │ │ + bl fedd66a8 │ │ │ │ │ + b fe0d52d0 │ │ │ │ │ vhsub.s8 d16, d5, d7 │ │ │ │ │ @ instruction: 0xf6c4178a │ │ │ │ │ @ instruction: 0xf64737e0 │ │ │ │ │ vrsra.s64 q8, , #58 │ │ │ │ │ - b fe3a3f84 │ │ │ │ │ - bl 18d55ec │ │ │ │ │ - bl 6d61e8 │ │ │ │ │ - blls 294de0 │ │ │ │ │ + b fe3a4484 │ │ │ │ │ + bl 18d5aec │ │ │ │ │ + bl 6d66e8 │ │ │ │ │ + blls 2952e0 │ │ │ │ │ andeq lr, r7, r0, lsl #21 │ │ │ │ │ strbmi pc, [sp, fp, asr #4] @ │ │ │ │ │ ldrbne pc, [r9, -r3, asr #5] @ │ │ │ │ │ streq lr, [sl, -r7, asr #22] │ │ │ │ │ movweq lr, #14988 @ 0x3a8c │ │ │ │ │ @ instruction: 0xf7f74079 │ │ │ │ │ - blls 1d18f4 │ │ │ │ │ + blls 1d1df4 │ │ │ │ │ svcls 0x00079a08 │ │ │ │ │ - blls 259450 │ │ │ │ │ + blls 259950 │ │ │ │ │ andeq lr, r0, #532480 @ 0x82000 │ │ │ │ │ - bl 11f7a18 │ │ │ │ │ + bl 11f7f18 │ │ │ │ │ submi r0, fp, r3, lsl #6 │ │ │ │ │ vcgt.s8 d25, d13, d11 │ │ │ │ │ @ instruction: 0xf6c80288 │ │ │ │ │ - bvs c5fb94 │ │ │ │ │ + bvs c60094 │ │ │ │ │ andeq lr, fp, #182272 @ 0x2c800 │ │ │ │ │ eorseq pc, ip, r2, asr #12 │ │ │ │ │ subscc pc, r2, fp, asr #13 │ │ │ │ │ tstcc fp, #1342177284 @ 0x50000004 @ │ │ │ │ │ msrcc CPSR_fsx, #-1610612724 @ 0xa000000c │ │ │ │ │ movweq lr, #43875 @ 0xab63 │ │ │ │ │ andeq lr, r0, fp, lsl fp │ │ │ │ │ andeq lr, r1, r0, lsl #21 │ │ │ │ │ - bvs fec7763c │ │ │ │ │ + bvs fec77b3c │ │ │ │ │ ldmdaeq r0!, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ - b fe0b764c │ │ │ │ │ - bvs ffc53a34 │ │ │ │ │ - b fe0edc10 │ │ │ │ │ + b fe0b7b4c │ │ │ │ │ + bvs ffc53f34 │ │ │ │ │ + b fe0ee110 │ │ │ │ │ tstls r9, r1, lsl #6 │ │ │ │ │ orrscc pc, r1, ip, asr #4 │ │ │ │ │ smlabtcc r0, ip, r6, pc @ │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ rsbsmi r9, r9, r7, lsl #14 │ │ │ │ │ streq lr, [r8, -r6, lsl #22] │ │ │ │ │ @ instruction: 0xf98cf7f7 │ │ │ │ │ @ instruction: 0xf8569a05 │ │ │ │ │ - bl 44b278 │ │ │ │ │ + bl 44b778 │ │ │ │ │ ldmvs r8!, {r1, sl, fp} │ │ │ │ │ ldrdhi pc, [r4], -r7 │ │ │ │ │ tsteq r1, r9, asr #22 │ │ │ │ │ - bl 7ad654 │ │ │ │ │ - b fe314e6c │ │ │ │ │ + bl 7adb54 │ │ │ │ │ + b fe31536c │ │ │ │ │ @ instruction: 0xf6410707 │ │ │ │ │ vmvn.i32 d17, #18432 @ 0x00004800 │ │ │ │ │ strls r6, [r5, -pc, ror #5] │ │ │ │ │ streq lr, [r3, -r8, asr #22] │ │ │ │ │ andeq lr, fp, #182272 @ 0x2c800 │ │ │ │ │ stmdbeq r7, {r0, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strvs pc, [r9, sp, asr #12]! │ │ │ │ │ streq pc, [ip, sp, asr #13]! │ │ │ │ │ andeq lr, r0, #532480 @ 0x82000 │ │ │ │ │ tsteq sl, r7, ror #22 │ │ │ │ │ rsbsmi pc, r1, r6, asr #4 │ │ │ │ │ subvc pc, r8, r9, asr #5 │ │ │ │ │ - bl 6e33cc │ │ │ │ │ + bl 6e38cc │ │ │ │ │ @ instruction: 0xf6400000 │ │ │ │ │ @ instruction: 0xf6c451a2 │ │ │ │ │ - b fe02ba90 │ │ │ │ │ - bl 10532e8 │ │ │ │ │ - b fe0536dc │ │ │ │ │ + b fe02bf90 │ │ │ │ │ + bl 10537e8 │ │ │ │ │ + b fe053bdc │ │ │ │ │ @ instruction: 0xf7f70108 │ │ │ │ │ - bls 2d1818 │ │ │ │ │ + bls 2d1d18 │ │ │ │ │ stmne r0, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ │ svcls 0x00079a0b │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ ldmne sl, {r3, r9, fp, ip, pc} │ │ │ │ │ - b fe039ef4 │ │ │ │ │ + b fe03a3f4 │ │ │ │ │ andls r0, sl, #536870912 @ 0x20000000 │ │ │ │ │ movweq lr, #15175 @ 0x3b47 │ │ │ │ │ movwls r4, #45131 @ 0xb04b │ │ │ │ │ movwcs lr, #212 @ 0xd4 │ │ │ │ │ movwcc lr, #43469 @ 0xa9cd │ │ │ │ │ adcsvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ │ addmi pc, r1, #203423744 @ 0xc200000 │ │ │ │ │ - bl fecad3b4 │ │ │ │ │ + bl fecad8b4 │ │ │ │ │ @ instruction: 0xf64f020b │ │ │ │ │ @ instruction: 0xf6c360b8 │ │ │ │ │ vhadd.s8 , q1, q14 │ │ │ │ │ @ instruction: 0xf6c113f7 │ │ │ │ │ - bl 18e41b8 │ │ │ │ │ - bl 6d3f30 │ │ │ │ │ - b fe01330c │ │ │ │ │ + bl 18e46b8 │ │ │ │ │ + bl 6d4430 │ │ │ │ │ + b fe01380c │ │ │ │ │ tstls r7, r1 │ │ │ │ │ ldmdavs r7!, {r0, r4, r5, r7, fp, sp, lr}^ │ │ │ │ │ ldrdhi pc, [ip], -r6 │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ vrhadd.s8 d25, d10, d9 │ │ │ │ │ @ instruction: 0xf6cb4123 │ │ │ │ │ - b fe0eb854 │ │ │ │ │ - bl 1053f4c │ │ │ │ │ + b fe0ebd54 │ │ │ │ │ + bl 105444c │ │ │ │ │ strls r0, [r8, -sl, lsl #2] │ │ │ │ │ @ instruction: 0xf1a54079 │ │ │ │ │ smladls r6, r0, r7, r0 │ │ │ │ │ @ instruction: 0xf916f7f7 │ │ │ │ │ ldmibne r7!, {r1, r2, r9, fp, ip, pc}^ │ │ │ │ │ ldcleq 2, cr15, [r2], #-272 @ 0xfffffef0 │ │ │ │ │ stcmi 2, cr15, [r4], #808 @ 0x328 │ │ │ │ │ @@ -13659,36 +13979,36 @@ │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ orreq pc, r3, r9, asr #4 │ │ │ │ │ orrscc pc, r7, sp, asr #13 │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ andeq lr, lr, r0, lsl #21 │ │ │ │ │ smlabbeq r9, r1, sl, lr │ │ │ │ │ @ instruction: 0xf8e0f7f7 │ │ │ │ │ - blls 1f9bd4 │ │ │ │ │ + blls 1fa0d4 │ │ │ │ │ ldclcs 6, cr15, [r7], #-304 @ 0xfffffed0 │ │ │ │ │ stclpl 2, cr15, [fp], #800 @ 0x320 │ │ │ │ │ stmdals fp, {r1, r7, fp, ip} │ │ │ │ │ cdpvs 6, 6, cr15, cr3, cr10, {2} │ │ │ │ │ cdpcs 2, 11, cr15, cr2, cr12, {6} │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ ldmdane fp, {r0, r3, fp, ip, pc} │ │ │ │ │ adcsne pc, r1, r7, asr #12 │ │ │ │ │ eorsvs pc, r7, r9, asr #13 │ │ │ │ │ andeq lr, r3, #532480 @ 0x82000 │ │ │ │ │ - bl 10f9ff8 │ │ │ │ │ - blx 193ffe │ │ │ │ │ + bl 10fa4f8 │ │ │ │ │ + blx 1944fe │ │ │ │ │ subsmi pc, r9, r0 │ │ │ │ │ orrcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ mvnpl pc, #200, 4 @ 0x8000000c │ │ │ │ │ stc2 11, cr15, [r2], {12} @ │ │ │ │ │ @ instruction: 0xcc01fb0e │ │ │ │ │ andeq pc, r7, r3, lsl #22 │ │ │ │ │ stmdacc r3, {r1, r2, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blx fe8996d6 │ │ │ │ │ - bl 11dec38 │ │ │ │ │ + blx fe899bd6 │ │ │ │ │ + bl 11df138 │ │ │ │ │ strbmi r0, [r0], #-257 @ 0xfffffeff │ │ │ │ │ strbcc pc, [pc, -lr, asr #12] @ │ │ │ │ │ ldrbvc pc, [r4, r2, asr #5] @ │ │ │ │ │ ldrbtmi r1, [r4], #2203 @ 0x89b │ │ │ │ │ eorsvs pc, sp, #77594624 @ 0x4a00000 │ │ │ │ │ adcscs pc, r2, #204, 4 @ 0xc000000c │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ @@ -13710,153 +14030,153 @@ │ │ │ │ │ andeq pc, r1, r5, lsl #22 │ │ │ │ │ andvc pc, r2, #5120 @ 0x1400 │ │ │ │ │ smlatbcc r5, r3, fp, pc @ │ │ │ │ │ strvs pc, [r5, #-2982] @ 0xfffff45a │ │ │ │ │ subsmi r4, r3, sl, lsl #8 │ │ │ │ │ subsmi r4, fp, #40, 8 @ 0x28000000 │ │ │ │ │ streq lr, [r0], -r6, lsl #21 │ │ │ │ │ - bl 18ab704 │ │ │ │ │ + bl 18abc04 │ │ │ │ │ stmib r4, {r1, r6, r9}^ │ │ │ │ │ rscvs r6, r2, r0 │ │ │ │ │ movwcs lr, #1179 @ 0x49b │ │ │ │ │ movwcc lr, #43469 @ 0xa9cd │ │ │ │ │ addcs pc, r2, #72351744 @ 0x4500000 │ │ │ │ │ sbcspl pc, r0, #208666624 @ 0xc700000 │ │ │ │ │ - bl fecad958 │ │ │ │ │ + bl fecade58 │ │ │ │ │ @ instruction: 0xf647020b │ │ │ │ │ @ instruction: 0xf6c410cb │ │ │ │ │ @ instruction: 0xf64f60e6 │ │ │ │ │ vqdmlal.s , d18, d0[3] │ │ │ │ │ - bl 18d8270 │ │ │ │ │ - bl 6d40d4 │ │ │ │ │ - b fe0134b0 │ │ │ │ │ + bl 18d8770 │ │ │ │ │ + bl 6d45d4 │ │ │ │ │ + b fe0139b0 │ │ │ │ │ tstls r6, r1 │ │ │ │ │ @ instruction: 0xf1a569b1 │ │ │ │ │ tstls r8, r0, lsr #16 │ │ │ │ │ andeq lr, r1, #532480 @ 0x82000 │ │ │ │ │ ldmdbvs r7!, {r0, r4, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ │ movweq lr, #6787 @ 0x1a83 │ │ │ │ │ vrhadd.s8 d25, d12, d9 │ │ │ │ │ @ instruction: 0xf6c701cc │ │ │ │ │ - bl 1053c68 │ │ │ │ │ + bl 1054168 │ │ │ │ │ strls r0, [r7, -sl, lsl #2] │ │ │ │ │ - bl 1a36c0 │ │ │ │ │ + bl 1a3bc0 │ │ │ │ │ @ instruction: 0xf7f70708 │ │ │ │ │ - blls 1915f0 │ │ │ │ │ + blls 191af0 │ │ │ │ │ and pc, r8, r6, asr r8 @ │ │ │ │ │ rscpl pc, r0, #805306372 @ 0x30000004 │ │ │ │ │ addsvs pc, r0, #-536870900 @ 0xe000000c │ │ │ │ │ @ instruction: 0x0c03eb10 │ │ │ │ │ - bl 126d7d8 │ │ │ │ │ + bl 126dcd8 │ │ │ │ │ @ instruction: 0xf8d70101 │ │ │ │ │ ldmvs fp!, {r2, pc}^ │ │ │ │ │ smladeq r0, lr, fp, lr │ │ │ │ │ streq lr, [r7, -ip, lsl #21] │ │ │ │ │ - bl 1239120 │ │ │ │ │ - bl fec9511c │ │ │ │ │ - b fe053d40 │ │ │ │ │ + bl 1239620 │ │ │ │ │ + bl fec9561c │ │ │ │ │ + b fe054240 │ │ │ │ │ @ instruction: 0xf6430907 │ │ │ │ │ @ instruction: 0xf6c42781 │ │ │ │ │ - b fe0a51b8 │ │ │ │ │ - bl 19d3d24 │ │ │ │ │ + b fe0a56b8 │ │ │ │ │ + bl 19d4224 │ │ │ │ │ @ instruction: 0xf640010a │ │ │ │ │ vshr.s64 d16, d24, #57 │ │ │ │ │ submi r4, fp, r6, asr #32 │ │ │ │ │ andeq lr, r0, fp, lsl fp │ │ │ │ │ mvnscc pc, r4, asr #4 │ │ │ │ │ smlawtvs r4, r8, r6, pc @ │ │ │ │ │ andeq lr, lr, r0, lsl #21 │ │ │ │ │ tsteq sl, r1, asr #22 │ │ │ │ │ smlabbeq r8, r1, sl, lr │ │ │ │ │ @ instruction: 0xf80ef7f7 │ │ │ │ │ - bls 23a178 │ │ │ │ │ - blls 2d9854 │ │ │ │ │ - bl 10fb174 │ │ │ │ │ - blls 193960 │ │ │ │ │ - bls 2597cc │ │ │ │ │ + bls 23a678 │ │ │ │ │ + blls 2d9d54 │ │ │ │ │ + bl 10fb674 │ │ │ │ │ + blls 193e60 │ │ │ │ │ + bls 259ccc │ │ │ │ │ movweq lr, #14976 @ 0x3a80 │ │ │ │ │ - bl 11f8190 │ │ │ │ │ - b fe053d74 │ │ │ │ │ + bl 11f8690 │ │ │ │ │ + b fe054274 │ │ │ │ │ movwls r0, #45826 @ 0xb302 │ │ │ │ │ stmne fp, {r3, r4, r5, r7, r9, sl, sp, lr, pc} │ │ │ │ │ ldmdavc r0!, {r1, r4, r6, fp} │ │ │ │ │ stcne 8, cr15, [r1], {19} │ │ │ │ │ ldcpl 2, cr0, [r2], #172 @ 0xac │ │ │ │ │ movwmi lr, #2627 @ 0xa43 │ │ │ │ │ - b 10e41b4 │ │ │ │ │ + b 10e46b4 │ │ │ │ │ @ instruction: 0xf6456302 │ │ │ │ │ vrshr.s64 d18, d11, #56 │ │ │ │ │ - blt 66fe30 │ │ │ │ │ + blt 670330 │ │ │ │ │ andeq lr, r2, #27648 @ 0x6c00 │ │ │ │ │ andeq lr, r3, #532480 @ 0x82000 │ │ │ │ │ orreq pc, fp, #536870916 @ 0x20000004 │ │ │ │ │ msreq CPSR_fs, #805306380 @ 0x3000000c │ │ │ │ │ stceq 1, cr15, [r0], {74} @ 0x4a │ │ │ │ │ movweq lr, #48051 @ 0xbbb3 │ │ │ │ │ mvnsmi lr, #536576 @ 0x83000 │ │ │ │ │ ldrbeq lr, [ip, -r2, lsl #21] │ │ │ │ │ vmlseq.f64 d30, d10, d26 │ │ │ │ │ movwcs lr, #1074 @ 0x432 │ │ │ │ │ movwcc lr, #43469 @ 0xa9cd │ │ │ │ │ - @ instruction: 0xf7f2e619 │ │ │ │ │ - svclt 0x0000e9c0 │ │ │ │ │ + @ instruction: 0xf7f1e619 │ │ │ │ │ + svclt 0x0000ef40 │ │ │ │ │ ldrdeq r5, [r4], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r3, ip, lsl #19 │ │ │ │ │ - muleq r4, r6, fp │ │ │ │ │ + andeq r1, r3, ip, lsl #9 │ │ │ │ │ + muleq r4, r6, r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb6a7e0 │ │ │ │ │ + bl feb6ace0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [pc], {232} @ 0xe8 │ │ │ │ │ - blmi 3ff7fc │ │ │ │ │ + blmi 3ffcfc │ │ │ │ │ ldc 4, cr4, [sp, #496] @ 0x1f0 │ │ │ │ │ stmiapl r3!, {r1, r2, r8, r9, fp, ip, sp, lr}^ │ │ │ │ │ ldmdavs fp, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ stc 3, cr0, [sp] │ │ │ │ │ @ instruction: 0xf7fe7b00 │ │ │ │ │ - bmi 29341c │ │ │ │ │ + bmi 29391c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -r2, lsl #2 │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - ldmib r0, {r1, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r5, r4, ip, ror #6 │ │ │ │ │ + svc 0x0010f7f1 │ │ │ │ │ + andeq r4, r4, ip, ror #28 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r4, lr, asr #6 │ │ │ │ │ + andeq r4, r4, lr, asr #28 │ │ │ │ │ biclt r4, r8, #3145728 @ 0x300000 │ │ │ │ │ - blvc 78ecb4 │ │ │ │ │ - bmi c1b63c │ │ │ │ │ + blvc 78f1b4 │ │ │ │ │ + bmi c1bb3c │ │ │ │ │ andeq pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 4ec50 │ │ │ │ │ - ldc 4, cr4, [pc, #488] @ 13830 │ │ │ │ │ + blvc 4f150 │ │ │ │ │ + ldc 4, cr4, [pc, #488] @ 13d30 │ │ │ │ │ @ instruction: 0xf8c37b1b │ │ │ │ │ @ instruction: 0xf8c30204 │ │ │ │ │ stc 2, cr0, [r3, #32] │ │ │ │ │ - vldr d7, [pc, #8] @ 13660 │ │ │ │ │ + vldr d7, [pc, #8] @ 13b60 │ │ │ │ │ @ instruction: 0xf8c37b19 │ │ │ │ │ @ instruction: 0xf8c3020c │ │ │ │ │ stc 2, cr0, [r3, #64] @ 0x40 │ │ │ │ │ - vldr d7, [pc, #16] @ 13678 │ │ │ │ │ + vldr d7, [pc, #16] @ 13b78 │ │ │ │ │ @ instruction: 0xf8c37b17 │ │ │ │ │ @ instruction: 0xf8c30214 │ │ │ │ │ stc 2, cr2, [r3, #192] @ 0xc0 │ │ │ │ │ - vldr d7, [pc, #24] @ 13690 │ │ │ │ │ + vldr d7, [pc, #24] @ 13b90 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #32] @ 136a0 │ │ │ │ │ + vldr d7, [pc, #32] @ 13ba0 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #40] @ 136b0 │ │ │ │ │ + vldr d7, [pc, #40] @ 13bb0 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #48] @ 136c0 │ │ │ │ │ + vldr d7, [pc, #48] @ 13bc0 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #56] @ 136d0 │ │ │ │ │ + vldr d7, [pc, #56] @ 13bd0 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ - vldr d7, [pc, #544] @ 138c0 │ │ │ │ │ + vldr d7, [pc, #544] @ 13dc0 │ │ │ │ │ vstr d7, [r3, #84] @ 0x54 │ │ │ │ │ ldrbmi r7, [r0, -r6, lsl #23]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ @@ -13870,46 +14190,46 @@ │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbne r6, [r6], -r5, asr #15 │ │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ... │ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ │ - strdeq r1, [r3], -ip │ │ │ │ │ + strdeq r0, [r3], -ip │ │ │ │ │ mvnlt r4, #3145728 @ 0x300000 │ │ │ │ │ - blvc 80ed84 │ │ │ │ │ + blvc 80f284 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ eorsne pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ @ instruction: 0xf081fab1 │ │ │ │ │ @ instruction: 0xf8c308d1 │ │ │ │ │ stc 2, cr12, [r3] │ │ │ │ │ - bcc 1032320 │ │ │ │ │ - blvc 6ceda0 │ │ │ │ │ + bcc 1032820 │ │ │ │ │ + blvc 6cf2a0 │ │ │ │ │ stmdbeq r0, {r3, r8, fp, ip, sp}^ │ │ │ │ │ andgt pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ andgt pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ - blvc ced40 │ │ │ │ │ - blvc 60edb4 │ │ │ │ │ + blvc cf240 │ │ │ │ │ + blvc 60f2b4 │ │ │ │ │ andgt pc, ip, #12779520 @ 0xc30000 │ │ │ │ │ andsgt pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 14ed50 │ │ │ │ │ - blvc 58edc4 │ │ │ │ │ + blvc 14f250 │ │ │ │ │ + blvc 58f2c4 │ │ │ │ │ andsgt pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ addne lr, r6, #3194880 @ 0x30c000 │ │ │ │ │ - blvc 1ced60 │ │ │ │ │ - blvc 50edd4 │ │ │ │ │ - blvc 24ed68 │ │ │ │ │ - blvc 50eddc │ │ │ │ │ - blvc 2ced70 │ │ │ │ │ - blvc 50ede4 │ │ │ │ │ - blvc 34ed78 │ │ │ │ │ - blvc 50edec │ │ │ │ │ - blvc 3ced80 │ │ │ │ │ - blvc 50edf4 │ │ │ │ │ - blvc fe24ed88 │ │ │ │ │ + blvc 1cf260 │ │ │ │ │ + blvc 50f2d4 │ │ │ │ │ + blvc 24f268 │ │ │ │ │ + blvc 50f2dc │ │ │ │ │ + blvc 2cf270 │ │ │ │ │ + blvc 50f2e4 │ │ │ │ │ + blvc 34f278 │ │ │ │ │ + blvc 50f2ec │ │ │ │ │ + blvc 3cf280 │ │ │ │ │ + blvc 50f2f4 │ │ │ │ │ + blvc fe24f288 │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ ldrbcs lr, [r4, pc, asr #22] │ │ │ │ │ @@ -13929,42 +14249,42 @@ │ │ │ │ │ ldrtlt r2, [r0], #-2695 @ 0xfffff579 │ │ │ │ │ strcs fp, [r1], #-3988 @ 0xfffff06c │ │ │ │ │ stmdacs r0, {sl, sp} │ │ │ │ │ @ instruction: 0xf044bf08 │ │ │ │ │ tstlt r4, r1, lsl #8 │ │ │ │ │ ldclt 0, cr2, [r0], #-4 │ │ │ │ │ @ instruction: 0x46034770 │ │ │ │ │ - blvc 7cee70 │ │ │ │ │ + blvc 7cf370 │ │ │ │ │ eorsne pc, r0, #192, 16 @ 0xc00000 │ │ │ │ │ strcs r3, [r1, #-2624] @ 0xfffff5c0 │ │ │ │ │ stc 6, cr4, [r3, #128] @ 0x80 │ │ │ │ │ ldmeq r1, {r8, r9, fp, ip, sp, lr}^ │ │ │ │ │ - blvc 70ee84 │ │ │ │ │ + blvc 70f384 │ │ │ │ │ andmi pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ andmi pc, r8, #12779520 @ 0xc30000 │ │ │ │ │ - blvc cee20 │ │ │ │ │ - blvc 68ee94 │ │ │ │ │ + blvc cf320 │ │ │ │ │ + blvc 68f394 │ │ │ │ │ andmi pc, ip, #12779520 @ 0xc30000 │ │ │ │ │ andsmi pc, r0, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 14ee30 │ │ │ │ │ - blvc 60eea4 │ │ │ │ │ + blvc 14f330 │ │ │ │ │ + blvc 60f3a4 │ │ │ │ │ andsmi pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ andpl pc, r4, #12779520 @ 0xc30000 │ │ │ │ │ - blvc 1cee40 │ │ │ │ │ - blvc 58eeb4 │ │ │ │ │ + blvc 1cf340 │ │ │ │ │ + blvc 58f3b4 │ │ │ │ │ strmi lr, [r2, #-2525] @ 0xfffff623 │ │ │ │ │ strmi lr, [r8, #2499] @ 0x9c3 │ │ │ │ │ - blvc 24ee50 │ │ │ │ │ - blvc 50eec4 │ │ │ │ │ + blvc 24f350 │ │ │ │ │ + blvc 50f3c4 │ │ │ │ │ @ instruction: 0xf8c3bc30 │ │ │ │ │ stc 2, cr1, [r3, #96] @ 0x60 │ │ │ │ │ - vldr d7, [pc, #40] @ 1387c │ │ │ │ │ + vldr d7, [pc, #40] @ 13d7c │ │ │ │ │ @ instruction: 0xf8c37b12 │ │ │ │ │ stc 2, cr2, [r3, #112] @ 0x70 │ │ │ │ │ - vldr d7, [pc, #48] @ 13890 │ │ │ │ │ + vldr d7, [pc, #48] @ 13d90 │ │ │ │ │ vstr d7, [r3, #68] @ 0x44 │ │ │ │ │ ldrbmi r7, [r0, -lr, lsl #22]! │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ strbhi ip, [fp, #2695]! @ 0xa87 │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ @@ -13977,15 +14297,15 @@ │ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ ldrbne r6, [r6], -r5, asr #15 │ │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb6aab4 │ │ │ │ │ + bl feb6afb4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ │ andcs pc, r0, r3, lsr #27 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -13997,19 +14317,19 @@ │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9345 │ │ │ │ │ @ instruction: 0xf8d10300 │ │ │ │ │ tstls r4, #48, 4 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ @ instruction: 0xf8d4819a │ │ │ │ │ @ instruction: 0xf8d43210 │ │ │ │ │ - blcs ffc5c154 │ │ │ │ │ + blcs ffc5c654 │ │ │ │ │ andsls r9, r8, #1543503872 @ 0x5c000000 │ │ │ │ │ movweq pc, #370 @ 0x172 @ │ │ │ │ │ ldmib r4, {r0, r3, r5, r9, ip, lr, pc}^ │ │ │ │ │ - b 1414734 │ │ │ │ │ + b 1414c34 │ │ │ │ │ tstle fp, r3, lsl #4 │ │ │ │ │ andseq pc, ip, #212, 16 @ 0xd40000 │ │ │ │ │ orrvc pc, r0, r4, lsl #10 │ │ │ │ │ subcc r9, r0, r4, lsl fp │ │ │ │ │ andls r9, r0, r7, lsl sl │ │ │ │ │ @ instruction: 0xf7fe9816 │ │ │ │ │ @ instruction: 0xf8dffa67 │ │ │ │ │ @@ -14018,18 +14338,18 @@ │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, asr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ orrhi pc, r0, #64 @ 0x40 │ │ │ │ │ sublt r9, r7, r6, lsl r8 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf5049000 │ │ │ │ │ - bls 5eff58 │ │ │ │ │ + bls 5f0458 │ │ │ │ │ movwls r9, #6166 @ 0x1816 │ │ │ │ │ ldc2l 7, cr15, [r8, #1016] @ 0x3f8 │ │ │ │ │ - blge 94d8f8 │ │ │ │ │ + blge 94ddf8 │ │ │ │ │ ldrmi r4, [pc], -r5, lsr #12 │ │ │ │ │ mcrreq 1, 0, pc, r0, cr4 @ │ │ │ │ │ ldrtmi r9, [lr], -r2, lsr #6 │ │ │ │ │ stmdavs r9!, {r3, r5, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xf8553510 │ │ │ │ │ ldrcc r2, [r0, -r8, lsl #24] │ │ │ │ │ stccc 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ @@ -14071,15 +14391,15 @@ │ │ │ │ │ stmdbls pc!, {r0, r1, r2, r8, ip, pc} @ │ │ │ │ │ ldmib sp, {r3, r8, ip, pc}^ │ │ │ │ │ tstls r9, ip, lsr #2 │ │ │ │ │ tstls sl, r2, lsr r9 │ │ │ │ │ tstls fp, r3, lsr r9 │ │ │ │ │ tstls ip, r0, lsr r9 │ │ │ │ │ tstls sp, r1, lsr r9 │ │ │ │ │ - blt 68e160 │ │ │ │ │ + blt 68e660 │ │ │ │ │ ldreq lr, [fp, -sp, asr #19] │ │ │ │ │ ldrls r9, [r2], #-541 @ 0xfffffde3 │ │ │ │ │ andgt pc, ip, sp, asr #17 │ │ │ │ │ tstls lr, #3358720 @ 0x334000 │ │ │ │ │ addhi pc, r0, sp, asr #17 │ │ │ │ │ bicvc pc, r0, #729808896 @ 0x2b800000 │ │ │ │ │ ldrdhi pc, [r0], -r6 │ │ │ │ │ @@ -14090,100 +14410,100 @@ │ │ │ │ │ ldmvs r8, {r0, r1, r4, r6, r7, r9, sl, lr} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r7, {r0, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf000f89e │ │ │ │ │ ldrtmi r9, [r2], -r3, lsl #4 │ │ │ │ │ svcgt 0x0008f856 │ │ │ │ │ cdpeq 1, 4, cr15, cr0, cr14, {0} │ │ │ │ │ - b fe33aa88 │ │ │ │ │ - blx ffa56a7e │ │ │ │ │ + b fe33af88 │ │ │ │ │ + blx ffa56f7e │ │ │ │ │ @ instruction: 0xf8d30b08 │ │ │ │ │ stmdbne r0, {r3, r4, ip, pc} │ │ │ │ │ @ instruction: 0xf8d29c05 │ │ │ │ │ - bl 1133adc │ │ │ │ │ + bl 1133fdc │ │ │ │ │ stmib sp, {r0, r1, r3, sl}^ │ │ │ │ │ ldmdavs r0!, {r2, sl}^ │ │ │ │ │ - b fe03aab0 │ │ │ │ │ + b fe03afb0 │ │ │ │ │ @ instruction: 0xf8d3000a │ │ │ │ │ @ instruction: 0x46d3a01c │ │ │ │ │ strne pc, [ip, -r0, ror #23] │ │ │ │ │ @ instruction: 0xf8d2980e │ │ │ │ │ stmdane r9, {r4, lr, pc} │ │ │ │ │ - bl 1039aec │ │ │ │ │ + bl 1039fec │ │ │ │ │ stmib sp, {r0, r1, r2}^ │ │ │ │ │ ldmdbvs r9, {r1, r2, r3, ip} │ │ │ │ │ ldmdbvs r8, {r0, r1, r2, r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x0c01ea8c │ │ │ │ │ stmdaeq r0, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - blvc 352a68 │ │ │ │ │ + blvc 352f68 │ │ │ │ │ @ instruction: 0xc01cf8d2 │ │ │ │ │ - b fe31a0cc │ │ │ │ │ + b fe31a5cc │ │ │ │ │ ldrtmi r0, [sp], -sl, lsl #24 │ │ │ │ │ - bl 112e134 │ │ │ │ │ + bl 112e634 │ │ │ │ │ strls r0, [r6], #-1035 @ 0xfffffbf5 │ │ │ │ │ streq lr, [r9, -r7, lsl #21] │ │ │ │ │ - blx ffb3ab26 │ │ │ │ │ + blx ffb3b026 │ │ │ │ │ stmdbne r9, {r0, r1, r2, ip} │ │ │ │ │ - bl 113ab30 │ │ │ │ │ + bl 113b030 │ │ │ │ │ stmib sp, {}^ @ │ │ │ │ │ @ instruction: 0xf8d31010 │ │ │ │ │ @ instruction: 0xf8d39028 │ │ │ │ │ - bvs 67bbac │ │ │ │ │ + bvs 67c0ac │ │ │ │ │ @ instruction: 0xf8d34648 │ │ │ │ │ ldrbmi ip, [r3], r4, lsr #32 │ │ │ │ │ ldrdhi pc, [r0], -r2 @ │ │ │ │ │ - b fe22e468 │ │ │ │ │ + b fe22e968 │ │ │ │ │ ldcls 8, cr0, [r2], {1} │ │ │ │ │ streq lr, [ip, -r7, lsl #21] │ │ │ │ │ - bleq 252ab4 │ │ │ │ │ + bleq 252fb4 │ │ │ │ │ @ instruction: 0xf8d36ad7 │ │ │ │ │ stmdbne r0, {r3, r4, r5, pc} │ │ │ │ │ - bvs fe437b6c │ │ │ │ │ + bvs fe43806c │ │ │ │ │ streq lr, [sl, -r7, lsl #21] │ │ │ │ │ - b fe03ab50 │ │ │ │ │ + b fe03b050 │ │ │ │ │ @ instruction: 0xf8d30009 │ │ │ │ │ - bl 1137c24 │ │ │ │ │ + bl 1138124 │ │ │ │ │ strls r0, [r9], #-1035 @ 0xfffffbf5 │ │ │ │ │ stcls 6, cr4, [ip], {202} @ 0xca │ │ │ │ │ @ instruction: 0x1c00fbe7 │ │ │ │ │ - blvs 5f9b60 │ │ │ │ │ + blvs 5fa060 │ │ │ │ │ stmdals r8, {r0, r3, fp, ip} │ │ │ │ │ andeq lr, ip, r0, asr #22 │ │ │ │ │ ldrsbtgt pc, [r4], -r2 @ │ │ │ │ │ andne lr, r7, sp, asr #19 │ │ │ │ │ - blvs 162e7bc │ │ │ │ │ + blvs 162ecbc │ │ │ │ │ submi r4, pc, r3, asr #12 │ │ │ │ │ @ instruction: 0x0c00ea8c │ │ │ │ │ - bcc 212b14 │ │ │ │ │ + bcc 213014 │ │ │ │ │ @ instruction: 0x9c0d191b │ │ │ │ │ streq lr, [sl], #-2884 @ 0xfffff4bc │ │ │ │ │ strcc lr, [ip], #-2509 @ 0xfffff633 │ │ │ │ │ - blvs ff4ae9c0 │ │ │ │ │ + blvs ff4aeec0 │ │ │ │ │ movweq lr, #35459 @ 0x8a83 │ │ │ │ │ andeq lr, r9, #532480 @ 0x82000 │ │ │ │ │ andne pc, r3, r2, ror #23 │ │ │ │ │ stmiane r9, {r1, r3, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bl 10fa7b4 │ │ │ │ │ + bl 10facb4 │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ - blls 4d87b8 │ │ │ │ │ + blls 4d8cb8 │ │ │ │ │ addsmi r9, r3, #12288 @ 0x3000 │ │ │ │ │ svcge 0x0054f47f │ │ │ │ │ @ instruction: 0x91249904 │ │ │ │ │ @ instruction: 0x91259905 │ │ │ │ │ @ instruction: 0x9126990e │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, fp, ip, pc}^ │ │ │ │ │ stmdbls r6, {r0, r1, r2, r5, r8, sl, ip} │ │ │ │ │ ldmdbls r0, {r0, r3, r5, r8, ip, pc} │ │ │ │ │ @ instruction: 0x912a9c12 │ │ │ │ │ stmib sp, {r0, r4, r8, fp, ip, pc}^ │ │ │ │ │ stmdbls r9, {r0, r1, r3, r5, sl, ip} │ │ │ │ │ stmdbls r7, {r0, r2, r3, r5, r8, ip, pc} │ │ │ │ │ stmdbls r8, {r1, r2, r3, r5, r8, ip, pc} │ │ │ │ │ stmdbls ip, {r0, r1, r2, r3, r5, r8, ip, pc} │ │ │ │ │ - blt 68e340 │ │ │ │ │ + blt 68e840 │ │ │ │ │ @ instruction: 0x071be9dd │ │ │ │ │ ldmib sp, {r0, r2, r3, r4, r9, fp, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8dd931e │ │ │ │ │ teqls r0, r0, lsl #1 │ │ │ │ │ teqls r1, sp, lsl #18 │ │ │ │ │ teqls r2, sl, lsl #18 │ │ │ │ │ teqls r3, fp, lsl #18 │ │ │ │ │ @@ -14191,34 +14511,34 @@ │ │ │ │ │ @ instruction: 0x6c00e9d4 │ │ │ │ │ @ instruction: 0xf8553508 │ │ │ │ │ rsbsmi r1, r1, r8, lsl #24 │ │ │ │ │ stcvs 8, cr15, [r4], {85} @ 0x55 │ │ │ │ │ bicscc lr, ip, r1, lsl #21 │ │ │ │ │ @ instruction: 0x0c0cea86 │ │ │ │ │ strne pc, [r2], -r1, lsr #23 │ │ │ │ │ - blne 251d1c │ │ │ │ │ - blx a469e │ │ │ │ │ + blne 25221c │ │ │ │ │ + blx a4b9e │ │ │ │ │ @ instruction: 0xf844660c │ │ │ │ │ mvnle r6, r4, lsl #24 │ │ │ │ │ - bne 1ffa068 │ │ │ │ │ + bne 1ffa568 │ │ │ │ │ addne lr, r1, r0, lsl #22 │ │ │ │ │ vqrshl.s8 d4, d26, d16 │ │ │ │ │ cdpls 2, 1, cr8, cr4, cr10, {0} │ │ │ │ │ subge pc, ip, sp, asr #17 │ │ │ │ │ @ instruction: 0xf101e6d6 │ │ │ │ │ tstls r4, #64, 6 │ │ │ │ │ ldcge 6, cr14, [r5, #-388]! @ 0xfffffe7c │ │ │ │ │ strbeq pc, [r0], -r8, asr #3 @ │ │ │ │ │ strvc pc, [r0, r4, lsl #10] │ │ │ │ │ biceq pc, r0, r8, lsl #2 │ │ │ │ │ @ instruction: 0x46324439 │ │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ │ - strbmi lr, [r2], -r0, lsl #26 │ │ │ │ │ + strbmi lr, [r2], -r0, lsl #21 │ │ │ │ │ stmibne r8!, {r0, r3, r4, r5, r9, sl, lr} │ │ │ │ │ - ldcl 7, cr15, [sl], #964 @ 0x3c4 │ │ │ │ │ + b 1ed211c │ │ │ │ │ andscs pc, ip, #212, 16 @ 0xd40000 │ │ │ │ │ ldrdlt lr, [r4, -sp]! │ │ │ │ │ ldmdbls r0!, {r0, r2, r3, r8, ip, pc} │ │ │ │ │ tstls r0, fp, lsr #12 │ │ │ │ │ tstls r1, r1, lsr r9 │ │ │ │ │ tstls lr, r6, lsr #18 │ │ │ │ │ tstls pc, r7, lsr #18 │ │ │ │ │ @@ -14231,96 +14551,96 @@ │ │ │ │ │ tstls r5, ip, lsr #18 │ │ │ │ │ tstls r6, sp, lsr #18 │ │ │ │ │ tstls r3, r2, lsr r9 │ │ │ │ │ eorls r9, r1, #835584 @ 0xcc000 │ │ │ │ │ ldmdbls r4, {r2, r8, ip, pc} │ │ │ │ │ andsls r1, r5, #9043968 @ 0x8a0000 │ │ │ │ │ @ instruction: 0xf8d3689c │ │ │ │ │ - bls 377cdc │ │ │ │ │ + bls 3781dc │ │ │ │ │ streq lr, [fp, #-2836] @ 0xfffff4ec │ │ │ │ │ ldrdlt pc, [r0], -r3 │ │ │ │ │ streq lr, [r9, -r2, asr #22] │ │ │ │ │ @ instruction: 0xf8d39a0e │ │ │ │ │ stmdbls pc, {r2, sp, pc} @ │ │ │ │ │ andeq lr, r2, #27648 @ 0x6c00 │ │ │ │ │ - bl 1079cec │ │ │ │ │ + bl 107a1ec │ │ │ │ │ tstls lr, sl, lsl #2 │ │ │ │ │ @ instruction: 0xf8d36999 │ │ │ │ │ mcrls 0, 0, lr, cr10, cr12, {0} │ │ │ │ │ andls r1, sp, #8, 16 @ 0x80000 │ │ │ │ │ - bl 11b7d18 │ │ │ │ │ + bl 11b8218 │ │ │ │ │ ldmdbvs r8, {r1, r2, r3, r9, sl} │ │ │ │ │ @ instruction: 0xf8d39a0b │ │ │ │ │ @ instruction: 0x960a8014 │ │ │ │ │ cdpls 8, 0, cr1, cr12, cr2, {4} │ │ │ │ │ - bl 11b851c │ │ │ │ │ - bvs fe695514 │ │ │ │ │ + bl 11b8a1c │ │ │ │ │ + bvs fe695a14 │ │ │ │ │ cdpls 6, 0, cr9, cr5, cr12, {0} │ │ │ │ │ ldmibne r6, {r0, r3, r9, ip, pc} │ │ │ │ │ @ instruction: 0x96126a1a │ │ │ │ │ - bvs ff7b8518 │ │ │ │ │ + bvs ff7b8a18 │ │ │ │ │ @ instruction: 0xf8d39a06 │ │ │ │ │ - bl 10c3d9c │ │ │ │ │ + bl 10c429c │ │ │ │ │ strls r0, [r6], -r6, lsl #4 │ │ │ │ │ - bls 1f8560 │ │ │ │ │ + bls 1f8a60 │ │ │ │ │ ldmne r2!, {r0, r2, r9, sl, fp, ip, pc} │ │ │ │ │ - bls 578538 │ │ │ │ │ - bl 11bb540 │ │ │ │ │ + bls 578a38 │ │ │ │ │ + bl 11bba40 │ │ │ │ │ strls r0, [r8], -ip, lsl #12 │ │ │ │ │ stcvs 8, cr15, [r7], {82} @ 0x52 │ │ │ │ │ streq lr, [fp], -r6, lsl #21 │ │ │ │ │ stclt 8, cr15, [r3], {82} @ 0x52 │ │ │ │ │ - bleq 2ce760 │ │ │ │ │ + bleq 2cec60 │ │ │ │ │ strpl pc, [r6, -fp, ror #23] │ │ │ │ │ ldrdvs pc, [r5], -r2 │ │ │ │ │ strpl lr, [r4, -sp, asr #19]! │ │ │ │ │ ldrdpl pc, [r1], -r2 │ │ │ │ │ streq lr, [r9], -r6, lsl #21 │ │ │ │ │ rsbmi r9, r5, r5, lsl pc │ │ │ │ │ andmi lr, sp, #3620864 @ 0x374000 │ │ │ │ │ andmi pc, r5, #235520 @ 0x39800 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, sl, fp, ip, pc}^ │ │ │ │ │ @ instruction: 0xf8d74226 │ │ │ │ │ cdpls 0, 0, cr4, cr10, cr9, {0} │ │ │ │ │ @ instruction: 0xf8d74060 │ │ │ │ │ - bls 163d9c │ │ │ │ │ + bls 16429c │ │ │ │ │ streq lr, [r8], #-2692 @ 0xfffff57c │ │ │ │ │ strpl pc, [r0], -r4, ror #23 │ │ │ │ │ @ instruction: 0x0011f8d7 │ │ │ │ │ strtpl lr, [r8], -sp, asr #19 │ │ │ │ │ @ instruction: 0xf8d74041 │ │ │ │ │ ldmib sp, {r0, r2, r4}^ │ │ │ │ │ - b fe0251b0 │ │ │ │ │ - blx ff813dc2 │ │ │ │ │ + b fe0256b0 │ │ │ │ │ + blx ff8142c2 │ │ │ │ │ @ instruction: 0xf8d74501 │ │ │ │ │ stmib sp, {r0, r3, r4, ip}^ │ │ │ │ │ submi r4, sl, sl, lsr #10 │ │ │ │ │ @ instruction: 0x101df8d7 │ │ │ │ │ ldreq lr, [r2], #-2525 @ 0xfffff623 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xf8d39e06 │ │ │ │ │ - blx ff883e9a │ │ │ │ │ + blx ff88439a │ │ │ │ │ @ instruction: 0xf8d70402 │ │ │ │ │ stmdbls r9, {r0, r5, sp} │ │ │ │ │ strteq lr, [ip], #-2509 @ 0xfffff633 │ │ │ │ │ @ instruction: 0xf8d7404a │ │ │ │ │ ldmib sp, {r0, r2, r5, ip}^ │ │ │ │ │ rsbsmi r0, r1, r7, lsl #8 │ │ │ │ │ ldrsbt pc, [r4], -r3 @ │ │ │ │ │ - blx ff86ea3e │ │ │ │ │ - blvs fe654dd4 │ │ │ │ │ - blls 47a610 │ │ │ │ │ + blx ff86ef3e │ │ │ │ │ + blvs fe6552d4 │ │ │ │ │ + blls 47ab10 │ │ │ │ │ strteq lr, [lr], #-2509 @ 0xfffff633 │ │ │ │ │ - bl 10d9ff8 │ │ │ │ │ - blls d5a0c │ │ │ │ │ + bl 10da4f8 │ │ │ │ │ + blls d5f0c │ │ │ │ │ stmiane sl!, {r0, r1, r2, r4, sl, fp, ip, pc}^ │ │ │ │ │ - bl 10fa9f4 │ │ │ │ │ + bl 10faef4 │ │ │ │ │ @ instruction: 0xf647060e │ │ │ │ │ @ instruction: 0xf6c913b1 │ │ │ │ │ - blx 12cace │ │ │ │ │ + blx 12cfce │ │ │ │ │ ldcls 3, cr15, [r5], {3} │ │ │ │ │ ldrdmi pc, [r9], -r4 @ │ │ │ │ │ ldcls 0, cr4, [r5, #-432] @ 0xfffffe50 │ │ │ │ │ ldrdpl pc, [sp], -r5 @ │ │ │ │ │ streq lr, [lr, #-2693] @ 0xfffff57b │ │ │ │ │ streq pc, [r4, -r5, ror #23] │ │ │ │ │ stmib sp, {r0, r2, r4, r8, sl, fp, ip, pc}^ │ │ │ │ │ @@ -14331,53 +14651,53 @@ │ │ │ │ │ strcs pc, [r1], -r0, ror #23 │ │ │ │ │ ldrtcs lr, [r2], -sp, asr #19 │ │ │ │ │ addcs pc, r7, #76, 12 @ 0x4c00000 │ │ │ │ │ rscpl pc, fp, #200, 4 @ 0x8000000c │ │ │ │ │ mrcls 15, 0, r9, cr7, cr8, {0} │ │ │ │ │ ldrdhi pc, [r8], sp │ │ │ │ │ movwcc pc, #31490 @ 0x7b02 @ │ │ │ │ │ - blx fe9a573e │ │ │ │ │ + blx fe9a5c3e │ │ │ │ │ strmi r2, [fp], #-258 @ 0xfffffefe │ │ │ │ │ tstcc fp, r4, lsl r9 │ │ │ │ │ - blx fea51e22 │ │ │ │ │ - blls 53a6d0 │ │ │ │ │ + blx fea52322 │ │ │ │ │ + blls 53abd0 │ │ │ │ │ @ instruction: 0xf1a2460c │ │ │ │ │ @ instruction: 0xf64e010b │ │ │ │ │ vmlal.s , d2, d3[3] │ │ │ │ │ ldrmi r7, [r9], #-724 @ 0xfffffd2c │ │ │ │ │ teqvs sp, #77594624 @ 0x4a00000 @ │ │ │ │ │ @ instruction: 0x23b2f2cc │ │ │ │ │ strbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ vqrdmulh.s d15, d3, d6 │ │ │ │ │ movwcc pc, #31490 @ 0x7b02 @ │ │ │ │ │ strcs pc, [r2], -r6, lsr #23 │ │ │ │ │ bicsmi r4, r2, #855638016 @ 0x33000000 │ │ │ │ │ @ instruction: 0xf7f643db │ │ │ │ │ - blls 5d2cb4 │ │ │ │ │ + blls 5d31b4 │ │ │ │ │ strpl lr, [r0], #-2499 @ 0xfffff63d │ │ │ │ │ smlabteq r2, r3, r9, lr │ │ │ │ │ - blls 54d3d0 │ │ │ │ │ - bls 865728 │ │ │ │ │ + blls 54d8d0 │ │ │ │ │ + bls 865c28 │ │ │ │ │ tstls r5, #318767104 @ 0x13000000 │ │ │ │ │ movwls r9, #60198 @ 0xeb26 │ │ │ │ │ movwls r9, #64295 @ 0xfb27 │ │ │ │ │ @ instruction: 0xb324e9dd │ │ │ │ │ - blls ab8ad8 │ │ │ │ │ - blls af8ad4 │ │ │ │ │ - blls a38adc │ │ │ │ │ - blls a78ad4 │ │ │ │ │ - blls bb8adc │ │ │ │ │ - blls bf8ad4 │ │ │ │ │ - blls b38adc │ │ │ │ │ - blls b78ad4 │ │ │ │ │ - blls cb8adc │ │ │ │ │ - blls cf8ad4 │ │ │ │ │ - blls c38adc │ │ │ │ │ - blls c78b10 │ │ │ │ │ - blls 4b8b18 │ │ │ │ │ + blls ab8fd8 │ │ │ │ │ + blls af8fd4 │ │ │ │ │ + blls a38fdc │ │ │ │ │ + blls a78fd4 │ │ │ │ │ + blls bb8fdc │ │ │ │ │ + blls bf8fd4 │ │ │ │ │ + blls b38fdc │ │ │ │ │ + blls b78fd4 │ │ │ │ │ + blls cb8fdc │ │ │ │ │ + blls cf8fd4 │ │ │ │ │ + blls c38fdc │ │ │ │ │ + blls c79010 │ │ │ │ │ + blls 4b9018 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ @ instruction: 0xf50680ac │ │ │ │ │ strbtmi r7, [r3], -r0, asr #19 │ │ │ │ │ @ instruction: 0xf8cd2700 │ │ │ │ │ ldrls r8, [r9], #-76 @ 0xffffffb4 │ │ │ │ │ sbcvc pc, r0, #708837376 @ 0x2a400000 │ │ │ │ │ ldrdgt pc, [r0], -r3 │ │ │ │ │ @@ -14387,142 +14707,142 @@ │ │ │ │ │ ldrdhi pc, [ip], -r2 │ │ │ │ │ ldmdavs r5, {r4, fp, sp, lr}^ │ │ │ │ │ ldmvs r4, {r1, r6, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0x0c00ea8c │ │ │ │ │ vmlaeq.f32 s28, s11, s28 │ │ │ │ │ @ instruction: 0xf000f899 │ │ │ │ │ @ instruction: 0xf1094066 │ │ │ │ │ - blx ffb9641e │ │ │ │ │ + blx ffb9691e │ │ │ │ │ @ instruction: 0xf8d24a0c │ │ │ │ │ - bl 54bf84 │ │ │ │ │ + bl 54c484 │ │ │ │ │ stcls 12, cr0, [sp], {11} │ │ │ │ │ @ instruction: 0xf8d146e3 │ │ │ │ │ - bl 1143f80 │ │ │ │ │ + bl 1144480 │ │ │ │ │ strls r0, [sp], #-1034 @ 0xfffffbf6 │ │ │ │ │ - b fe12e0a8 │ │ │ │ │ + b fe12e5a8 │ │ │ │ │ @ instruction: 0xf8d20408 │ │ │ │ │ @ instruction: 0x46c2801c │ │ │ │ │ streq pc, [r6, #-3044] @ 0xfffff41c │ │ │ │ │ stmdbvs lr, {r1, r2, r3, sl, fp, ip, pc} │ │ │ │ │ @ instruction: 0x9c0f1900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r4, r6, r8, fp, sp, lr}^ │ │ │ │ │ ldrbtmi r0, [r4], -lr, lsl #8 │ │ │ │ │ - b fe32e39c │ │ │ │ │ + b fe32e89c │ │ │ │ │ submi r0, r6, r5, lsl #24 │ │ │ │ │ - bmi 1d2f14 │ │ │ │ │ + bmi 1d3414 │ │ │ │ │ stmibne r4!, {r0, r3, r9, sl, fp, ip, pc} │ │ │ │ │ - bl 11bb794 │ │ │ │ │ + bl 11bbc94 │ │ │ │ │ stmib sp, {r1, r3, r9, sl}^ │ │ │ │ │ stmibvs ip, {r0, r3, r9, sl, lr} │ │ │ │ │ - b fe12e6b0 │ │ │ │ │ - b fe194fb4 │ │ │ │ │ - blx ff9957a2 │ │ │ │ │ + b fe12ebb0 │ │ │ │ │ + b fe1954b4 │ │ │ │ │ + blx ff995ca2 │ │ │ │ │ stcls 5, cr0, [fp], {4} │ │ │ │ │ @ instruction: 0x9c0c1900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ streq lr, [fp], #-2509 @ 0xfffff633 │ │ │ │ │ - bvs 156e7d4 │ │ │ │ │ + bvs 156ecd4 │ │ │ │ │ ldrd pc, [r8], -r2 @ │ │ │ │ │ ldrdhi pc, [ip], -r2 @ │ │ │ │ │ ldrbtmi r6, [r4], -lr, lsl #20 │ │ │ │ │ ldrdgt pc, [r4], -r1 @ │ │ │ │ │ submi r4, r6, r2, asr #13 │ │ │ │ │ @ instruction: 0x0c05ea8c │ │ │ │ │ - bmi 1d2f60 │ │ │ │ │ + bmi 1d3460 │ │ │ │ │ @ instruction: 0xf8d29e05 │ │ │ │ │ stmibne r4!, {r3, r4, r5, lr, pc} │ │ │ │ │ - bl 11bb7d4 │ │ │ │ │ + bl 11bbcd4 │ │ │ │ │ stmib sp, {r1, r3, r9, sl}^ │ │ │ │ │ - bvs fe3257d8 │ │ │ │ │ - b fe12eb00 │ │ │ │ │ + bvs fe325cd8 │ │ │ │ │ + b fe12f000 │ │ │ │ │ @ instruction: 0xf8d2040e │ │ │ │ │ - b fe1cc0c0 │ │ │ │ │ + b fe1cc5c0 │ │ │ │ │ ldrbtmi r0, [r0], r8, lsl #12 │ │ │ │ │ streq pc, [r4, #-3046] @ 0xfffff41a │ │ │ │ │ - blvs 13baff8 │ │ │ │ │ + blvs 13bb4f8 │ │ │ │ │ @ instruction: 0x9c081900 │ │ │ │ │ streq lr, [r5], #-2884 @ 0xfffff4bc │ │ │ │ │ stmib sp, {r0, r2, r3, r8, r9, fp, sp, lr}^ │ │ │ │ │ - blvs 415008 │ │ │ │ │ + blvs 415508 │ │ │ │ │ @ instruction: 0x46626b54 │ │ │ │ │ rsbmi r4, r6, r5, asr #32 │ │ │ │ │ stmdacs r5, {r1, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmdbne r2, {r4, r8, sl, fp, ip, pc}^ │ │ │ │ │ - bl 117b444 │ │ │ │ │ + bl 117b944 │ │ │ │ │ stmib sp, {r3, r8, sl}^ │ │ │ │ │ - blvs fe29d448 │ │ │ │ │ - b fe0aef30 │ │ │ │ │ - b fe054840 │ │ │ │ │ - blx ff85444e │ │ │ │ │ - bls d5020 │ │ │ │ │ - bls 11a21c │ │ │ │ │ + blvs fe29d948 │ │ │ │ │ + b fe0af430 │ │ │ │ │ + b fe054d40 │ │ │ │ │ + blx ff85494e │ │ │ │ │ + bls d5520 │ │ │ │ │ + bls 11a71c │ │ │ │ │ andeq lr, r4, #67584 @ 0x10800 │ │ │ │ │ andeq lr, r3, #3358720 @ 0x334000 │ │ │ │ │ adcsmi r9, sl, #73728 @ 0x12000 │ │ │ │ │ svcge 0x005ef47f │ │ │ │ │ ldrdhi pc, [ip], #-141 @ 0xffffff73 │ │ │ │ │ @ instruction: 0xf1a89c19 │ │ │ │ │ strtmi r0, [r3], #-832 @ 0xfffffcc0 │ │ │ │ │ stcls 6, cr14, [r3], #-208 @ 0xffffff30 │ │ │ │ │ @ instruction: 0xf8dd46d8 │ │ │ │ │ @ instruction: 0x4606c050 │ │ │ │ │ @ instruction: 0xe7259712 │ │ │ │ │ - ldcl 7, cr15, [ip], #-964 @ 0xfffffc3c │ │ │ │ │ - andeq r5, r4, r8, ror r0 │ │ │ │ │ + ldmib ip!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r4, r8, ror fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r4, r2, lsr #32 │ │ │ │ │ + andeq r4, r4, r2, lsr #22 │ │ │ │ │ @ instruction: 0xf10db084 │ │ │ │ │ stmdb ip, {r4, sl, fp} │ │ │ │ │ - blls 1140a0 │ │ │ │ │ + blls 1145a0 │ │ │ │ │ mulle r5, r8, r2 │ │ │ │ │ - blx fec1c070 │ │ │ │ │ + blx fec1c570 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ │ strmi r9, [sl], -r5, lsl #22 │ │ │ │ │ addsmi sl, sl, #81920 @ 0x14000 │ │ │ │ │ - bls c8850 │ │ │ │ │ + bls c8d50 │ │ │ │ │ svccc 0x0004f851 │ │ │ │ │ @ instruction: 0xd1ef429a │ │ │ │ │ stmdavs fp, {r0, r1, r9, fp, ip, pc}^ │ │ │ │ │ svclt 0x0008429a │ │ │ │ │ mvnle r2, r0 │ │ │ │ │ svclt 0x0000e7e9 │ │ │ │ │ @ instruction: 0x4602b470 │ │ │ │ │ stmvs sp, {r1, r2, r7, fp, sp, lr} │ │ │ │ │ stmiavs ip, {r6, r7, fp, sp, lr}^ │ │ │ │ │ - bl 1d24b7c │ │ │ │ │ + bl 1d2507c │ │ │ │ │ svclt 0x00340300 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ lsrmi r4, lr, #5 │ │ │ │ │ andcs fp, r1, r4, lsr pc │ │ │ │ │ - bne 61c0bc │ │ │ │ │ + bne 61c5bc │ │ │ │ │ ldmdavs r5, {r0, r1, r2, r3, r8, ip, lr, pc} │ │ │ │ │ ldmdavs r3, {r2, r3, fp, sp, lr}^ │ │ │ │ │ adcmi r6, ip, #4849664 @ 0x4a0000 │ │ │ │ │ tsteq r3, r2, ror fp │ │ │ │ │ andcs fp, r1, r4, lsr pc │ │ │ │ │ adcmi r2, r5, #0 │ │ │ │ │ svclt 0x00344193 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xbc701ac0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stm sp, {r1, r7, ip, sp, pc} │ │ │ │ │ - blt 49411c │ │ │ │ │ + blt 49461c │ │ │ │ │ movwne lr, #10717 @ 0x29dd │ │ │ │ │ - blt 6ec3fc │ │ │ │ │ - blls 6c104 │ │ │ │ │ + blt 6ec8fc │ │ │ │ │ + blls 6c604 │ │ │ │ │ andlt fp, r2, r9, lsl #20 │ │ │ │ │ - blt 6ec204 │ │ │ │ │ + blt 6ec704 │ │ │ │ │ ldrbmi r6, [r0, -r3, lsl #1]! │ │ │ │ │ ldrlt r6, [r0], #-2122 @ 0xfffff7b6 │ │ │ │ │ stmdavs ip, {r1, r4, r9, fp, ip, sp, pc} │ │ │ │ │ ldrdgt pc, [r8], -r1 │ │ │ │ │ - blt 92c31c │ │ │ │ │ - blx fe72e440 │ │ │ │ │ + blt 92c81c │ │ │ │ │ + blx fe72e940 │ │ │ │ │ sbcvs pc, r4, ip, lsl #3 │ │ │ │ │ @ instruction: 0xf85dba12 │ │ │ │ │ stmib r0, {r2, r8, r9, fp, lr}^ │ │ │ │ │ ldrbmi r2, [r0, -r0, lsl #2]! │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -14535,20 +14855,20 @@ │ │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9115 │ │ │ │ │ vrhadd.s8 d16, d0, d0 │ │ │ │ │ ldrmi r8, [lr], -r4, lsl #1 │ │ │ │ │ cmnle sp, r0, lsl #22 │ │ │ │ │ ldrdhi pc, [r8, -pc]! @ │ │ │ │ │ ldrbtmi r2, [r8], #1728 @ 0x6c0 │ │ │ │ │ - blne f5d16c │ │ │ │ │ + blne f5d66c │ │ │ │ │ andeq lr, r4, sl, lsl #22 │ │ │ │ │ @ instruction: 0x464142b5 │ │ │ │ │ ldrtmi fp, [r5], -r8, lsr #30 │ │ │ │ │ strtmi r4, [ip], #-1578 @ 0xfffff9d6 │ │ │ │ │ - b 19d2144 │ │ │ │ │ + svc 0x00e6f7f0 │ │ │ │ │ ldmle r2!, {r0, r1, r2, r5, r7, r9, lr}^ │ │ │ │ │ @ instruction: 0x46414632 │ │ │ │ │ strcs r2, [r0, #-1024] @ 0xfffffc00 │ │ │ │ │ stmib sp, {r2, r3, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0xf7fe4500 │ │ │ │ │ ldmdbge r0, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldrd lr, [lr], -sp │ │ │ │ │ @@ -14558,63 +14878,63 @@ │ │ │ │ │ ldrbmi sl, [r1], #1795 @ 0x703 │ │ │ │ │ ldrbmi r9, [r5], -r2, lsl #30 │ │ │ │ │ streq pc, [r8], -sl, lsl #2 │ │ │ │ │ @ instruction: 0xf10d46a0 │ │ │ │ │ strmi r0, [r2], r0, lsr #22 │ │ │ │ │ @ instruction: 0xf18efa9e │ │ │ │ │ ands pc, r4, sp, asr #17 │ │ │ │ │ - blt 7860c │ │ │ │ │ + blt 78b0c │ │ │ │ │ andcc lr, r6, #3358720 @ 0x334000 │ │ │ │ │ - blt 678610 │ │ │ │ │ - blt 478620 │ │ │ │ │ + blt 678b10 │ │ │ │ │ + blt 478b20 │ │ │ │ │ stmib sp, {r1, r4, r8, ip, pc}^ │ │ │ │ │ andscs r4, r0, #0, 16 │ │ │ │ │ @ instruction: 0x46584639 │ │ │ │ │ @ instruction: 0xf996f7fe │ │ │ │ │ ldrdgt pc, [r0], -r5 │ │ │ │ │ strcc r9, [r1], #-2568 @ 0xfffff5f8 │ │ │ │ │ @ instruction: 0xf1056868 │ │ │ │ │ - b fe315634 │ │ │ │ │ - bls 257200 │ │ │ │ │ + b fe315b34 │ │ │ │ │ + bls 257700 │ │ │ │ │ @ instruction: 0xf1486831 │ │ │ │ │ subsmi r0, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf8456872 │ │ │ │ │ ldrcc r0, [r0], -ip, lsl #24 │ │ │ │ │ @ instruction: 0xf845980a │ │ │ │ │ strbmi ip, [sp, #-3088] @ 0xfffff3f0 │ │ │ │ │ smlabbeq r0, r1, sl, lr │ │ │ │ │ ldcne 8, cr15, [r0], {70} @ 0x46 │ │ │ │ │ - b fe0ba648 │ │ │ │ │ + b fe0bab48 │ │ │ │ │ @ instruction: 0xf8460201 │ │ │ │ │ bicsle r2, r8, ip, lsl #24 │ │ │ │ │ @ instruction: 0x7e04e9dd │ │ │ │ │ @ instruction: 0xf8dd4650 │ │ │ │ │ strcs sl, [r0], #-12 │ │ │ │ │ - bl 2a3e74 │ │ │ │ │ + bl 2a4374 │ │ │ │ │ ldmib sp, {r0, r1, r2, r8}^ │ │ │ │ │ @ instruction: 0xf85a3206 │ │ │ │ │ stmdavs sp, {r0, r1, r2, sp, lr}^ │ │ │ │ │ @ instruction: 0xf84a405e │ │ │ │ │ - b fe16c264 │ │ │ │ │ + b fe16c764 │ │ │ │ │ subvs r0, fp, r2, lsl #6 │ │ │ │ │ - b fe0ee47c │ │ │ │ │ + b fe0ee97c │ │ │ │ │ addvs r0, fp, lr, lsl #6 │ │ │ │ │ submi r6, r3, fp, asr #17 │ │ │ │ │ and r6, r3, fp, asr #1 │ │ │ │ │ - bcs 25ca0 │ │ │ │ │ + bcs 261a0 │ │ │ │ │ strcs sp, [r1], #-386 @ 0xfffffe7e │ │ │ │ │ - blmi 226a90 │ │ │ │ │ + blmi 226f90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 56e2d8 │ │ │ │ │ + blls 56e7d8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ andslt r4, r7, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - bl 1852248 │ │ │ │ │ - andeq r4, r4, r8, lsl r8 │ │ │ │ │ + stmia r0!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r4, r8, lsl r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ ldrdeq r0, [r3], -sl │ │ │ │ │ strdeq r4, [r4], -r0 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0020f8cc │ │ │ │ │ @@ -14625,1227 +14945,831 @@ │ │ │ │ │ stmdbpl ip!, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ stmiaeq r0, {r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ ldrtls r6, [r1], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ @ instruction: 0x5702e9dc │ │ │ │ │ cdpeq 1, 1, cr15, cr0, cr14, {0} │ │ │ │ │ @ instruction: 0x4600e9dc │ │ │ │ │ - bl 19dad88 │ │ │ │ │ + bl 19db288 │ │ │ │ │ @ instruction: 0xf84e0703 │ │ │ │ │ stmiane r4!, {r3, sl, fp, ip, lr} │ │ │ │ │ stcvc 8, cr15, [r4], {78} @ 0x4e │ │ │ │ │ ldcmi 8, cr15, [r0], {78} @ 0x4e │ │ │ │ │ ldceq 1, cr15, [r0], {12} │ │ │ │ │ streq lr, [r6], -r3, asr #22 │ │ │ │ │ @ instruction: 0xf84e45c4 │ │ │ │ │ mvnle r6, ip, lsl #24 │ │ │ │ │ - @ instruction: 0xf7f122c0 │ │ │ │ │ - bmi 2ce9a4 │ │ │ │ │ + @ instruction: 0xf7f022c0 │ │ │ │ │ + bmi 2d04a4 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsr fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorslt sp, r2, r2, lsl #2 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - bl 5d22dc │ │ │ │ │ - andeq r4, r4, ip, lsr #13 │ │ │ │ │ + ldm r6, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r4, r4, ip, lsr #3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r3, ip, lsl #9 │ │ │ │ │ - andeq r4, r4, sl, asr r6 │ │ │ │ │ + andeq pc, r2, ip, lsl #31 │ │ │ │ │ + andeq r4, r4, sl, asr r1 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ cdpeq 8, 11, cr15, cr8, cr12, {6} │ │ │ │ │ @ instruction: 0xf5ad4aa3 │ │ │ │ │ - blmi fe8eb760 │ │ │ │ │ + blmi fe8ebc60 │ │ │ │ │ ldrbtmi fp, [sl], #-137 @ 0xffffff77 │ │ │ │ │ tstpl r4, sp, lsl #10 @ │ │ │ │ │ ldmpl r3, {r2, r3, r4, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ andcs r8, r0, #212 @ 0xd4 │ │ │ │ │ strmi r2, [r5], -r1, lsl #2 │ │ │ │ │ - b 5d2338 │ │ │ │ │ + svc 0x0096f7f0 │ │ │ │ │ subeq pc, r0, #160, 2 @ 0x28 │ │ │ │ │ @ instruction: 0xf0324606 │ │ │ │ │ @ instruction: 0xf0400440 │ │ │ │ │ strdcs r8, [r2, -sp] │ │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ │ - stmdacs r0, {r1, r3, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #-2147483620 @ 0x8000001c │ │ │ │ │ strtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - svc 0x009ef7f0 │ │ │ │ │ + ldc 7, cr15, [lr, #-960] @ 0xfffffc40 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ strhcs r8, [r1, -sl] │ │ │ │ │ - stc2 0, cr15, [sl], {18} │ │ │ │ │ + blx 1d08ec │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ sbcshi pc, r2, r0 │ │ │ │ │ ldc2l 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ │ strtmi r4, [r0], -r0, lsl #13 │ │ │ │ │ - blx fee503f2 │ │ │ │ │ + @ instruction: 0xf934f00e │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf1b880bd │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ @ instruction: 0xf50d8105 │ │ │ │ │ @ instruction: 0x46407990 │ │ │ │ │ streq pc, [r4, -r9, lsr #3] │ │ │ │ │ @ instruction: 0xf862f7f6 │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - stmiblt r8, {r0, r1, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmiblt r8, {r0, r1, r3, r5, fp, ip, sp, lr, pc} │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ │ - blx ff8d0422 │ │ │ │ │ + @ instruction: 0xf95ef00e │ │ │ │ │ vcge.f32 d17, d0, d2 │ │ │ │ │ @ instruction: 0x463980b6 │ │ │ │ │ @ instruction: 0xf7fc4640 │ │ │ │ │ strtmi pc, [r0], -r7, lsl #16 │ │ │ │ │ - blx fe7d0434 │ │ │ │ │ + @ instruction: 0xf81af00e │ │ │ │ │ rscle r2, sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0002e40 │ │ │ │ │ @ instruction: 0xf10d80d2 │ │ │ │ │ svcge 0x00020a20 │ │ │ │ │ @ instruction: 0xf5a94641 │ │ │ │ │ @ instruction: 0xf7ff708c │ │ │ │ │ @ instruction: 0xf5a9fa57 │ │ │ │ │ vst4.32 {d23-d26}, [pc], r2 │ │ │ │ │ smlabbcs r0, r0, r2, r7 │ │ │ │ │ @ instruction: 0xb1bcf8df │ │ │ │ │ - svc 0x0064f7f0 │ │ │ │ │ + stcl 7, cr15, [r4], #960 @ 0x3c0 │ │ │ │ │ svclt 0x000c2e40 │ │ │ │ │ stmdbeq r8, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ldmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - beq 150ae0 │ │ │ │ │ + beq 150fe0 │ │ │ │ │ ldmibcc pc!, {r0, r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ │ mrcne 4, 3, r4, cr14, cr9, {5} │ │ │ │ │ @ instruction: 0x465744fb │ │ │ │ │ svccc 0x0001f816 │ │ │ │ │ @ instruction: 0x465a4638 │ │ │ │ │ @ instruction: 0xf00a2103 │ │ │ │ │ - strcc pc, [r2, -r1, ror #26] │ │ │ │ │ + @ instruction: 0x3702fadd │ │ │ │ │ mvnsle r4, lr, asr #10 │ │ │ │ │ @ instruction: 0x46284651 │ │ │ │ │ - stmia r2, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + mcr 7, 2, pc, cr2, cr0, {7} @ │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - @ instruction: 0xf818fe89 │ │ │ │ │ - bl fea17470 │ │ │ │ │ + @ instruction: 0xf818fc05 │ │ │ │ │ + bl fea17970 │ │ │ │ │ @ instruction: 0xf7f00000 │ │ │ │ │ - rsbs lr, r0, r0, ror #31 │ │ │ │ │ + rsbs lr, r0, r0, ror #26 │ │ │ │ │ strtmi r2, [r8], -r3, lsl #2 │ │ │ │ │ - stc 7, cr15, [r0], #964 @ 0x3c4 │ │ │ │ │ + b 852940 │ │ │ │ │ addle r2, r6, r0, lsl #16 │ │ │ │ │ tstcs r2, r2, lsr #12 │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - strtmi lr, [r2], -ip, lsl #19 │ │ │ │ │ + @ instruction: 0xf7f04628 │ │ │ │ │ + strtmi lr, [r2], -ip, lsl #30 │ │ │ │ │ tstcs r3, r7, lsl #12 │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - stmdacs r0, {r1, r2, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7f04628 │ │ │ │ │ + stmdacs r0, {r1, r2, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ svccs 0x0000bf18 │ │ │ │ │ svclt 0x000c4680 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xf50dd075 │ │ │ │ │ @ instruction: 0xac087990 │ │ │ │ │ addvc pc, r4, #708837376 @ 0x2a400000 │ │ │ │ │ andsvs r4, r3, r0, lsl r6 │ │ │ │ │ - blx 15504ea │ │ │ │ │ + @ instruction: 0xf8d0f00c │ │ │ │ │ rsbsle r2, pc, r0, asr #28 │ │ │ │ │ @ instruction: 0x46423c18 │ │ │ │ │ @ instruction: 0xf5a94639 │ │ │ │ │ @ instruction: 0xf7fd708c │ │ │ │ │ @ instruction: 0xf1a9f8eb │ │ │ │ │ vst2.8 {d16-d19}, [pc], r4 │ │ │ │ │ smlabbcs r0, r0, r2, r7 │ │ │ │ │ @ instruction: 0xf7f04618 │ │ │ │ │ - cdpcs 15, 4, cr14, cr0, cr12, {0} │ │ │ │ │ + cdpcs 12, 4, cr14, cr0, cr12, {4} │ │ │ │ │ ldrdhi pc, [r4, -pc] │ │ │ │ │ strcs fp, [r8, -ip, lsl #30] │ │ │ │ │ @ instruction: 0x46062710 │ │ │ │ │ ldrbtmi r3, [r8], #3841 @ 0xf01 │ │ │ │ │ stccc 4, cr4, [r1], {39} @ 0x27 │ │ │ │ │ svccc 0x0001f814 │ │ │ │ │ @ instruction: 0x46424630 │ │ │ │ │ @ instruction: 0xf00a2103 │ │ │ │ │ - strcc pc, [r2], -fp, lsl #26 │ │ │ │ │ + strcc pc, [r2], -r7, lsl #21 │ │ │ │ │ mvnsle r4, r7, lsr #5 │ │ │ │ │ smlatbeq r4, r9, r1, pc @ │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - andcs lr, r1, ip, ror #16 │ │ │ │ │ + @ instruction: 0xf7f04628 │ │ │ │ │ + andcs lr, r1, ip, ror #27 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a34 │ │ │ │ │ - blmi c2892c │ │ │ │ │ + blmi c28e2c │ │ │ │ │ ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd14e │ │ │ │ │ andlt r5, r9, r4, lsl #26 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - @ instruction: 0xf1b8fe1d │ │ │ │ │ + @ instruction: 0xf1b8fb99 │ │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ │ stceq 8, cr15, [r1], {24} │ │ │ │ │ andeq lr, r0, r8, lsr #23 │ │ │ │ │ - svc 0x0070f7f0 │ │ │ │ │ + ldcl 7, cr15, [r0], #960 @ 0x3c0 │ │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ │ - strdcs lr, [r1], -sl │ │ │ │ │ + andcs lr, r1, sl, ror r8 │ │ │ │ │ @ instruction: 0xf47fe7dc │ │ │ │ │ qsaxmi sl, r0, r1 │ │ │ │ │ - @ instruction: 0xf982f00e │ │ │ │ │ + cdp2 0, 15, cr15, cr14, cr13, {0} │ │ │ │ │ strmi r2, [r2], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf00d4620 │ │ │ │ │ - stmdacs r0, {r0, r1, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0046f77f │ │ │ │ │ @ instruction: 0xf57f07c3 │ │ │ │ │ str sl, [fp, -r3, asr #30]! │ │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ │ - ldmdbmi sl, {r2, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi sl, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46284632 │ │ │ │ │ @ instruction: 0xf7f14479 │ │ │ │ │ - andcs lr, r2, sl, lsl #22 │ │ │ │ │ + andcs lr, r2, sl, lsl #17 │ │ │ │ │ strtmi lr, [r8], -r0, asr #15 │ │ │ │ │ - b ff65255c │ │ │ │ │ + ldmda r8, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46434915 │ │ │ │ │ ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ @ instruction: 0xf7f14628 │ │ │ │ │ - strdcs lr, [r2], -lr @ │ │ │ │ │ + andcs lr, r2, lr, ror r8 │ │ │ │ │ @ instruction: 0xf10de7b4 │ │ │ │ │ strbmi r0, [r0], -r0, lsr #20 │ │ │ │ │ stc2 7, cr15, [r8], #1008 @ 0x3f0 │ │ │ │ │ stmdb sl, {r0, r1, r2, r3, r5, r6, r9, sl, lr}^ │ │ │ │ │ str r0, [ip, -r8, lsl #2]! │ │ │ │ │ ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - blx fe5525ae │ │ │ │ │ + blx fe552aae │ │ │ │ │ tsteq r8, r4, asr #18 │ │ │ │ │ ldrb r4, [lr, -ip, ror #12]! │ │ │ │ │ - ldmib sl!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x003af7f0 │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - sbfx pc, r1, #27, #28 │ │ │ │ │ - andeq r4, r4, r6, lsl #12 │ │ │ │ │ + ldr pc, [fp, sp, asr #22]! │ │ │ │ │ + andeq r4, r4, r6, lsl #2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, r0, lsl #2 │ │ │ │ │ - andeq pc, r2, r6, asr r0 @ │ │ │ │ │ - andeq r4, r4, sl, lsr r4 │ │ │ │ │ - andeq lr, r2, r4, lsr #31 │ │ │ │ │ - andeq lr, r2, lr, lsl #9 │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + andeq lr, r2, r8, asr #24 │ │ │ │ │ + muleq r2, lr, fp │ │ │ │ │ + andeq r3, r4, sl, lsr pc │ │ │ │ │ + andeq lr, r2, r8, lsl #22 │ │ │ │ │ + andeq sp, r2, sl, ror #31 │ │ │ │ │ + ldrblt fp, [r0, #-944]! @ 0xfffffc50 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - cdpeq 8, 6, cr15, cr0, cr12, {6} │ │ │ │ │ - @ instruction: 0xf5ad4a6d │ │ │ │ │ - blmi 1b6ba34 │ │ │ │ │ - ldrbtmi fp, [sl], #-129 @ 0xffffff7f │ │ │ │ │ - tstpl r5, sp, lsl #10 @ │ │ │ │ │ - ldmpl r3, {r2, r3, r4, r5, r8, ip, sp}^ │ │ │ │ │ - andvs r6, fp, fp, lsl r8 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - mrscs fp, SP_irq │ │ │ │ │ - @ instruction: 0xf7f14605 │ │ │ │ │ - smlawtlt r0, r2, fp, lr │ │ │ │ │ - strtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - bl fef52608 │ │ │ │ │ - andcs fp, r0, #80, 22 @ 0x14000 │ │ │ │ │ - strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - mcr 7, 2, pc, cr2, cr0, {7} @ │ │ │ │ │ - smlabbcs r1, r0, r1, fp │ │ │ │ │ - blx c506a2 │ │ │ │ │ - teqlt r0, r4, lsl #12 │ │ │ │ │ - blx 1950698 │ │ │ │ │ - teqle ip, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf00e4620 │ │ │ │ │ - strtmi pc, [r8], -r7, lsl #27 │ │ │ │ │ - b 1b52634 │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 15dc678 │ │ │ │ │ - tstpl r5, sp, lsl #10 @ │ │ │ │ │ - teqcc ip, r4, asr fp │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - @ instruction: 0xf50d809a │ │ │ │ │ - andlt r5, r1, r6, lsl #26 │ │ │ │ │ - mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - andcs lr, r0, #8257536 @ 0x7e0000 │ │ │ │ │ - tstcs r2, r4, lsl #12 │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - stmdacs r0, {r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0], {24} │ │ │ │ │ - svclt 0x000c4606 │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4628d156 │ │ │ │ │ - b fd2690 │ │ │ │ │ - ldrtmi r4, [r3], -r2, asr #18 │ │ │ │ │ - ldrbtmi r4, [r9], #-1570 @ 0xfffff9de │ │ │ │ │ - @ instruction: 0xf7f14628 │ │ │ │ │ - andcs lr, r2, r4, ror #20 │ │ │ │ │ - svcge 0x0060e7cb │ │ │ │ │ - stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - tstcs r0, lr, lsr pc │ │ │ │ │ - @ instruction: 0xf0224640 │ │ │ │ │ - strtmi pc, [r0], -sp, asr #25 │ │ │ │ │ - @ instruction: 0xf922f00e │ │ │ │ │ - vst2.32 {d27,d29}, [pc :128], r0 │ │ │ │ │ - ldrtmi r5, [r1], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf00e4620 │ │ │ │ │ - @ instruction: 0x1e02fa55 │ │ │ │ │ - tstle fp, r1, lsr ip │ │ │ │ │ - @ instruction: 0xf00e4620 │ │ │ │ │ - smlatbcs r1, sp, r8, pc @ │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - cdp2 0, 7, cr15, cr14, cr13, {0} │ │ │ │ │ - stcle 8, cr2, [r1, #-0] │ │ │ │ │ - strbtle r0, [r6], #1987 @ 0x7c3 │ │ │ │ │ - ldrsbtls pc, [r8], pc @ │ │ │ │ │ - @ instruction: 0x4640ae1b │ │ │ │ │ - @ instruction: 0x46312210 │ │ │ │ │ - ldmdaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ - stc2 0, cr15, [ip, #136]! @ 0x88 │ │ │ │ │ - @ instruction: 0xf5a744f9 │ │ │ │ │ - strbmi r7, [r7], -r2, lsl #1 │ │ │ │ │ - addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf7f02100 │ │ │ │ │ - @ instruction: 0xf816edd6 │ │ │ │ │ - ldrtmi r3, [r8], -r1, lsl #22 │ │ │ │ │ - tstcs r3, sl, asr #12 │ │ │ │ │ - blx ff85077e │ │ │ │ │ - strbmi r3, [r6, #-1794] @ 0xfffff8fe │ │ │ │ │ - @ instruction: 0x4631d1f5 │ │ │ │ │ - @ instruction: 0xf7f04628 │ │ │ │ │ - strtmi lr, [r0], -r2, asr #30 │ │ │ │ │ - stc2 0, cr15, [r8, #-56] @ 0xffffffc8 │ │ │ │ │ - ldrtmi lr, [r1], -r2, lsl #15 │ │ │ │ │ - @ instruction: 0xf0224640 │ │ │ │ │ - @ instruction: 0xe7bcfcb5 │ │ │ │ │ - @ instruction: 0xf8c0a801 │ │ │ │ │ - @ instruction: 0xf00c9000 │ │ │ │ │ - @ instruction: 0x4631f9f1 │ │ │ │ │ - @ instruction: 0x4620ae1f │ │ │ │ │ - @ instruction: 0x46322310 │ │ │ │ │ - stc2 0, cr15, [r6, #136] @ 0x88 │ │ │ │ │ - @ instruction: 0xf8df4649 │ │ │ │ │ - svcge 0x00609050 │ │ │ │ │ - stmeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - ldrbtmi r1, [r9], #3900 @ 0xf3c │ │ │ │ │ - addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf7f04604 │ │ │ │ │ + bmi 64faa0 │ │ │ │ │ + movwcs r4, #1541 @ 0x605 │ │ │ │ │ + ldrbtmi r2, [sl], #-258 @ 0xfffffefe │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - @ instruction: 0xf816eda6 │ │ │ │ │ - strtmi r3, [r0], -r1, lsl #22 │ │ │ │ │ - tstcs r3, sl, asr #12 │ │ │ │ │ - blx fec507de │ │ │ │ │ - strbmi r3, [r6, #-1026] @ 0xfffffbfe │ │ │ │ │ - svcne 0x0039d1f5 │ │ │ │ │ - @ instruction: 0xf7f04628 │ │ │ │ │ - andcs lr, r1, r2, lsl pc │ │ │ │ │ - @ instruction: 0xf7f1e757 │ │ │ │ │ - svclt 0x0000e8be │ │ │ │ │ - andeq r4, r4, sl, lsr r3 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r4, [r4], -r8 │ │ │ │ │ - andeq lr, r2, sl, asr r3 │ │ │ │ │ - andeq lr, r2, ip, lsl #28 │ │ │ │ │ - andeq lr, r2, r6, lsr #27 │ │ │ │ │ - ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ + stmdacs r0, {r4, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + andcs fp, r0, r8, lsl #30 │ │ │ │ │ + stmdavc r2, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ │ + stmdavc r3, {r0, r1, r8, sp}^ │ │ │ │ │ + bcs 1de63b4 │ │ │ │ │ + strcs fp, [r2], -ip, lsl #30 │ │ │ │ │ + blcs 109e340 │ │ │ │ │ + @ instruction: 0xf046bf08 │ │ │ │ │ + @ instruction: 0xf7f00604 │ │ │ │ │ + mrc 15, 7, lr, cr12, cr10, {2} │ │ │ │ │ + ldrtmi r7, [r1], -r0, asr #23 │ │ │ │ │ + cdp 6, 1, cr4, cr7, cr8, {1} │ │ │ │ │ + @ instruction: 0xf01d2a90 │ │ │ │ │ + @ instruction: 0x4601fbd5 │ │ │ │ │ + @ instruction: 0xb1294620 │ │ │ │ │ + bl ff3d2b20 │ │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + svc 0x00eef7f0 │ │ │ │ │ + svclt 0x0000e7f8 │ │ │ │ │ + ldrdeq sp, [r2], -sl │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb6bd7c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 998ae4 │ │ │ │ │ + blmi 9c0da4 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #22555 @ 0x581b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + bmi 901918 │ │ │ │ │ + mrscs r2, SP_irq │ │ │ │ │ + ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ + bl ff352b64 │ │ │ │ │ + stcge 3, cr11, [r1, #-128] @ 0xffffff80 │ │ │ │ │ + movwls r2, #4864 @ 0x1300 │ │ │ │ │ + rsbvs r2, fp, r2, lsl #2 │ │ │ │ │ + blcs 10b2bc0 │ │ │ │ │ + movwcs fp, #20228 @ 0x4f04 │ │ │ │ │ + stmdavc r3, {r0, r8, r9, ip, pc}^ │ │ │ │ │ + blcs 10a6440 │ │ │ │ │ + movwcs fp, #20228 @ 0x4f04 │ │ │ │ │ + @ instruction: 0xf7f09302 │ │ │ │ │ + mrc 15, 7, lr, cr12, cr8, {0} │ │ │ │ │ + strtmi r7, [r9], -r0, asr #23 │ │ │ │ │ + cdp 8, 1, cr10, cr7, cr3, {0} │ │ │ │ │ + @ instruction: 0xf01d2a90 │ │ │ │ │ + lslslt pc, r1, ip @ │ │ │ │ │ + strtmi r9, [r0], -r3, lsl #18 │ │ │ │ │ + bl fe352ba4 │ │ │ │ │ + strtmi r9, [r0], -r4, lsl #18 │ │ │ │ │ + bl fe252bac │ │ │ │ │ + and r2, r0, r2 │ │ │ │ │ + bmi 35cbf4 │ │ │ │ │ + ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r5, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r7, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x4620bd30 │ │ │ │ │ + svc 0x009cf7f0 │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + @ instruction: 0xe7e9ef9a │ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr4, cr0, {7} │ │ │ │ │ + ldrdeq r3, [r4], -r0 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq lr, r2, r6, lsl #20 │ │ │ │ │ + andeq r3, r4, r2, ror #26 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - cdpeq 8, 3, cr15, cr8, cr12, {6} │ │ │ │ │ - @ instruction: 0xf5ad4a81 │ │ │ │ │ - blmi fe06bc24 │ │ │ │ │ - ldrbtmi fp, [sl], #-138 @ 0xffffff76 │ │ │ │ │ - tstpl r6, sp, lsl #10 @ │ │ │ │ │ - ldmpl r3, {r2, r5, r8, ip, sp}^ │ │ │ │ │ - andvs r6, fp, fp, lsl r8 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - @ instruction: 0x4604b330 │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - svc 0x00baf7f0 │ │ │ │ │ - strmi r2, [r6], -r2, lsl #2 │ │ │ │ │ - @ instruction: 0xf7f14620 │ │ │ │ │ - smlawtlt r0, r4, sl, lr │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - b fefd2804 │ │ │ │ │ - andcs fp, r0, #80, 22 @ 0x14000 │ │ │ │ │ + cdpeq 8, 6, cr15, cr8, cr12, {6} │ │ │ │ │ + rsclt r4, r0, r3, asr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f935f │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + tstcs r1, r1, rrx │ │ │ │ │ + @ instruction: 0xf7f04604 │ │ │ │ │ + stmdacs r0, {r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + tstcs r1, r8, ror r0 │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + @ instruction: 0x4605ed1e │ │ │ │ │ + subsle r2, r4, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r4, #-960] @ 0xfffffc40 │ │ │ │ │ - smlabbcs r1, r0, r1, fp │ │ │ │ │ - blx cd089c │ │ │ │ │ - teqlt r0, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf966f00e │ │ │ │ │ - teqle ip, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf00e4628 │ │ │ │ │ - strtmi pc, [r0], -r9, lsl #25 │ │ │ │ │ - stmdb lr!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 1a1c874 │ │ │ │ │ - tstpl r6, sp, lsl #10 @ │ │ │ │ │ - @ instruction: 0x31244b65 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - @ instruction: 0xf50d80bd │ │ │ │ │ - andlt r5, sl, r6, lsl #26 │ │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ │ + stmia r4!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + rsbsle r2, r8, r0, lsl #16 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - andcs lr, r0, #128, 30 @ 0x200 │ │ │ │ │ - tstcs r3, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - svclt 0x000c4607 │ │ │ │ │ - beq 909f8 │ │ │ │ │ - beq 509fc │ │ │ │ │ - strtmi sp, [r0], -r4, ror #2 │ │ │ │ │ - stmdb r0, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x463b4953 │ │ │ │ │ - ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ │ + @ instruction: 0x4606ed90 │ │ │ │ │ + rsbsle r2, r0, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf04fa801 │ │ │ │ │ + @ instruction: 0xf8c00800 │ │ │ │ │ + @ instruction: 0xf00b8000 │ │ │ │ │ + tstcs r3, r1, ror #30 @ │ │ │ │ │ @ instruction: 0xf7f14620 │ │ │ │ │ - andcs lr, r2, r6, ror #18 │ │ │ │ │ - @ instruction: 0xf50de7cb │ │ │ │ │ - @ instruction: 0x463178d4 │ │ │ │ │ - streq pc, [r4], -r8, lsr #3 │ │ │ │ │ - ldrtmi sl, [r8], -r2, lsl #30 │ │ │ │ │ - cdp2 0, 10, cr15, cr2, cr2, {1} │ │ │ │ │ - @ instruction: 0xf00e4628 │ │ │ │ │ - stmiblt r0!, {r0, r1, r5, fp, ip, sp, lr, pc} │ │ │ │ │ - andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0x46284631 │ │ │ │ │ - @ instruction: 0xf956f00e │ │ │ │ │ - ldcle 14, cr1, [lr], #-8 │ │ │ │ │ - strtmi sp, [r8], -fp, lsl #2 │ │ │ │ │ - @ instruction: 0xffaef00d │ │ │ │ │ - strmi r2, [r2], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf00d4628 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - strbeq sp, [r3, r1, lsl #26] │ │ │ │ │ - @ instruction: 0xf10dd4e6 │ │ │ │ │ - ldrtmi r0, [r8], -r8, lsr #21 │ │ │ │ │ - strteq pc, [r4], -sl, lsr #3 │ │ │ │ │ - ldrtmi r2, [r1], -r0, lsr #4 │ │ │ │ │ - @ instruction: 0xffccf022 │ │ │ │ │ - bicsvc pc, r0, #168, 10 @ 0x2a000000 │ │ │ │ │ - addvc pc, r2, r8, lsr #11 │ │ │ │ │ - addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf8932100 │ │ │ │ │ - b 13f4944 │ │ │ │ │ - @ instruction: 0xf7f00788 │ │ │ │ │ - svccs 0x0000ecd4 │ │ │ │ │ - @ instruction: 0xf8dfd059 │ │ │ │ │ - @ instruction: 0xf1aa90cc │ │ │ │ │ - bl 197168 │ │ │ │ │ - ldrbmi r0, [r7], -r7, lsl #16 │ │ │ │ │ - @ instruction: 0xf81644f9 │ │ │ │ │ - ldrtmi r3, [r8], -r1, lsl #22 │ │ │ │ │ - tstcs r3, sl, asr #12 │ │ │ │ │ - blx ff550994 │ │ │ │ │ - ldrmi r3, [r0, #1794]! @ 0x702 │ │ │ │ │ - @ instruction: 0x4651d1f5 │ │ │ │ │ + @ instruction: 0x4607e890 │ │ │ │ │ + suble r2, r6, r0, lsl #16 │ │ │ │ │ + tstcs r3, r2, asr #12 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - @ instruction: 0x4628ee36 │ │ │ │ │ - blx fff509ba │ │ │ │ │ - @ instruction: 0x4631e774 │ │ │ │ │ - @ instruction: 0xf0224638 │ │ │ │ │ - str pc, [pc, pc, ror #29]! │ │ │ │ │ - ldmvc r4, {r0, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ │ - stmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - bicsvc pc, r2, #168, 10 @ 0x2a000000 │ │ │ │ │ - @ instruction: 0xf8c34618 │ │ │ │ │ - @ instruction: 0xf00ca000 │ │ │ │ │ - @ instruction: 0x4631f8df │ │ │ │ │ - @ instruction: 0xf0224648 │ │ │ │ │ - ldrtmi pc, [sl], -r3, asr #28 @ │ │ │ │ │ - strbmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf022ad29 │ │ │ │ │ - @ instruction: 0x4648fed9 │ │ │ │ │ - strtmi r2, [r9], -r0, lsr #4 │ │ │ │ │ - streq pc, [r4], -r8, lsr #3 │ │ │ │ │ - @ instruction: 0xff82f022 │ │ │ │ │ - mulvc r0, r9, r8 │ │ │ │ │ - vst1.16 {d20-d22}, [pc :64], r1 │ │ │ │ │ - ldrtmi r7, [r0], -r0, lsl #5 │ │ │ │ │ - @ instruction: 0xf7f000bf │ │ │ │ │ - cmnlt pc, lr, lsl #25 │ │ │ │ │ - ldrdls pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ - ldrbtmi r4, [r9], #1071 @ 0x42f │ │ │ │ │ - blcc 92a38 │ │ │ │ │ - @ instruction: 0x464a4630 │ │ │ │ │ - @ instruction: 0xf00a2103 │ │ │ │ │ - @ instruction: 0x3602fa93 │ │ │ │ │ - mvnsle r4, pc, lsr #5 │ │ │ │ │ - smlatbeq r4, r8, r1, pc @ │ │ │ │ │ + @ instruction: 0x4680ed7a │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ + svcge 0x0002dd3d │ │ │ │ │ + @ instruction: 0xf0134638 │ │ │ │ │ + strbmi pc, [r3], -fp, lsl #20 @ │ │ │ │ │ + @ instruction: 0x46394632 │ │ │ │ │ + @ instruction: 0xf0204628 │ │ │ │ │ + strmi pc, [r5], -r1, lsl #21 │ │ │ │ │ + strbne r4, [r3, r2, lsl #12] │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - strdcs lr, [r1], -r4 │ │ │ │ │ - @ instruction: 0xf10de737 │ │ │ │ │ - ldr r0, [r4, r4, lsr #21]! │ │ │ │ │ - svc 0x009cf7f0 │ │ │ │ │ - andeq r4, r4, sl, asr #2 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r4, [r4], -ip │ │ │ │ │ - andeq lr, r2, lr, asr r1 │ │ │ │ │ - andeq lr, r2, r4, ror #23 │ │ │ │ │ - andeq lr, r2, r2, ror #22 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb77638 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 9189b8 │ │ │ │ │ - blmi 940c4c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #14363 @ 0x381b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - tstcs r2, r0, ror r3 │ │ │ │ │ - @ instruction: 0xf7f04604 │ │ │ │ │ - cmplt r8, #180, 30 @ 0x2d0 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x00cef7f0 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - blhi 1050524 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr12, cr0, {7} │ │ │ │ │ - mrc 1, 7, fp, cr12, cr0, {7} │ │ │ │ │ - andls r7, r2, r8, asr #23 │ │ │ │ │ - bcc fe4502d0 │ │ │ │ │ - andcc pc, r4, sp, lsl #17 │ │ │ │ │ - @ instruction: 0xff1af002 │ │ │ │ │ - @ instruction: 0xf01ea901 │ │ │ │ │ - @ instruction: 0x4601fd1d │ │ │ │ │ + stccs 14, cr14, [r0, #-848] @ 0xfffffcb0 │ │ │ │ │ + ldrdcs fp, [r1], -r8 │ │ │ │ │ + @ instruction: 0x4620dd1c │ │ │ │ │ + svc 0x0032f7f0 │ │ │ │ │ + @ instruction: 0xf0134638 │ │ │ │ │ + bllt 1e53590 │ │ │ │ │ + vst2.8 {d26,d28}, [pc :64] │ │ │ │ │ + ldrtmi r7, [r8], -r0, lsl #5 │ │ │ │ │ + blx 9d0d46 │ │ │ │ │ + teqlt r8, #1048576 @ 0x100000 │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + @ instruction: 0x4638ec72 │ │ │ │ │ + ldc2l 0, cr15, [sl, #76] @ 0x4c │ │ │ │ │ + strmi r2, [r2], -r0, lsl #6 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - andcs lr, r1, r2, ror #23 │ │ │ │ │ - blmi 3e72d0 │ │ │ │ │ + @ instruction: 0x2004eeb6 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 767594 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls eeb00 │ │ │ │ │ + blls 17eed8c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - tstle r0, r0, lsl #6 │ │ │ │ │ - ldc 0, cr11, [sp], #16 │ │ │ │ │ - vldrlt d8, [r0, #-8] │ │ │ │ │ - strb r2, [pc, r0]! │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl ff352a74 │ │ │ │ │ - strtmi r4, [r0], -r7, lsl #18 │ │ │ │ │ - @ instruction: 0xf7f14479 │ │ │ │ │ - andcs lr, r2, r2, ror r8 │ │ │ │ │ - @ instruction: 0xf7f0e7e4 │ │ │ │ │ - svclt 0x0000ef40 │ │ │ │ │ - andeq r3, r4, ip, lsl pc │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r4, r8, asr #29 │ │ │ │ │ - muleq r2, r0, sl │ │ │ │ │ + @ instruction: 0xd12c0300 │ │ │ │ │ + pop {r5, r6, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf04f81f0 │ │ │ │ │ + @ instruction: 0x462032ff │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + mrc 7, 4, APSR_nzcv, cr14, cr0, {7} │ │ │ │ │ + @ instruction: 0x463a4915 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + svc 0x002af7f0 │ │ │ │ │ + strb r2, [r3, r2]! │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7f033ff │ │ │ │ │ + stmdbmi pc, {r4, r7, r9, sl, fp, sp, lr, pc} @ │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + ldc 7, cr15, [lr], #-960 @ 0xfffffc40 │ │ │ │ │ + @ instruction: 0x4620e7f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + mcr 7, 4, pc, cr2, cr0, {7} @ │ │ │ │ │ + andcs r4, r0, #147456 @ 0x24000 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + svc 0x000ef7f0 │ │ │ │ │ + @ instruction: 0xf7f0e7e2 │ │ │ │ │ + svclt 0x0000edde │ │ │ │ │ + andeq r3, r4, r6, lsl sp │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r3, r4, ip, lsr ip │ │ │ │ │ + andeq lr, r2, r6, lsl #17 │ │ │ │ │ + andeq lr, r2, r6, asr #16 │ │ │ │ │ + andeq lr, r2, sl, lsr r8 │ │ │ │ │ + strlt fp, [r8, #-352] @ 0xfffffea0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + stc2 0, cr15, [lr, #4]! │ │ │ │ │ + @ instruction: 0xf976f01e │ │ │ │ │ + stclt 0, cr2, [r8, #-0] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ addlt r4, r2, pc, lsr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2879 @ 0xfffff4c1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ tstcs r1, sl, lsr r0 │ │ │ │ │ @ instruction: 0xf7f04604 │ │ │ │ │ - stmdacs r0, {r1, r3, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ qaddcs sp, r1, r1 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - strmi lr, [r5], -r8, asr #27 │ │ │ │ │ + @ instruction: 0x4605ec52 │ │ │ │ │ tstcs r2, r0, ror r3 │ │ │ │ │ - @ instruction: 0xf7f14620 │ │ │ │ │ - stmdacs r0, {r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #82 @ 0x52 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr10, cr0, {7} │ │ │ │ │ + stcl 7, cr15, [r4], {240} @ 0xf0 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ strbtmi sp, [r8], -sl, asr #32 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ │ - @ instruction: 0xf810f00c │ │ │ │ │ + cdp2 0, 9, cr15, cr6, cr11, {0} │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldmdb sl!, {r0, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00c4f7f0 │ │ │ │ │ movwlt r4, #34311 @ 0x8607 │ │ │ │ │ tstcs r3, r2, asr #12 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - strmi lr, [r2], -r6, lsr #28 │ │ │ │ │ + @ instruction: 0x4602ecb0 │ │ │ │ │ strbmi r4, [r0, #-1543] @ 0xfffff9f9 │ │ │ │ │ @ instruction: 0x4631dd18 │ │ │ │ │ @ instruction: 0xf01d4628 │ │ │ │ │ - @ instruction: 0x4602fcd3 │ │ │ │ │ + @ instruction: 0x4602fb59 │ │ │ │ │ ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - svc 0x0086f7f0 │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr0, cr0, {7} │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi 79cb78 │ │ │ │ │ + bmi 79ce64 │ │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, ip, lsr #2 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ @ instruction: 0xf7f033ff │ │ │ │ │ - ldmdbmi r5, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r5, {r1, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620463a │ │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ │ - strdcs lr, [r2], -ip │ │ │ │ │ + andcs lr, r2, r6, lsl #29 │ │ │ │ │ strtmi lr, [r0], -r3, ror #15 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ - svc 0x0060f7f0 │ │ │ │ │ + stcl 7, cr15, [sl, #960]! @ 0x3c0 │ │ │ │ │ strtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ │ - @ instruction: 0xe7f0ed10 │ │ │ │ │ + @ instruction: 0xe7f0eb9a │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ │ @ instruction: 0xf7f033ff │ │ │ │ │ - stmdbmi r9, {r2, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r9, {r1, r2, r3, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ │ - strb lr, [r2, r0, ror #31]! │ │ │ │ │ - mcr 7, 5, pc, cr14, cr0, {7} @ │ │ │ │ │ - andeq r3, r4, sl, ror #28 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r3, [r4], -lr │ │ │ │ │ - andeq lr, r2, r4, ror #19 │ │ │ │ │ - andeq lr, r2, r0, lsr #19 │ │ │ │ │ - muleq r2, r8, r9 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb77814 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi a98b74 │ │ │ │ │ - blmi ac0e2c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #14363 @ 0x381b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - eorsle r2, sl, r0, lsl #16 │ │ │ │ │ - strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ - mcr 7, 6, pc, cr4, cr0, {7} @ │ │ │ │ │ - @ instruction: 0x2101b3b8 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - smlattcs r2, r0, lr, lr │ │ │ │ │ - cdp 6, 11, cr4, cr0, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7f08b40 │ │ │ │ │ - strmi lr, [r5], -lr, lsr #26 │ │ │ │ │ - tstcs r3, r8, asr #6 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - mrc 14, 7, lr, cr12, cr4, {6} │ │ │ │ │ - vabs.f64 d7, d8 │ │ │ │ │ - strls r8, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ │ - bcc fe4504bc │ │ │ │ │ - andcc pc, r4, sp, lsl #17 │ │ │ │ │ - cdp2 0, 2, cr15, cr4, cr2, {0} │ │ │ │ │ - blvc ff25085c │ │ │ │ │ - stmdbge r1, {r8, r9, sp} │ │ │ │ │ - bcs fe4504d0 │ │ │ │ │ - blx 12d0cf0 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - b ff9d2c40 │ │ │ │ │ - bmi 41cc88 │ │ │ │ │ - ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r3, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r5, r0, lsl r1 │ │ │ │ │ - blhi cff90 │ │ │ │ │ - andcs fp, r0, r0, lsr sp │ │ │ │ │ - strmi lr, [r1], -pc, ror #15 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r7, {r1, r4, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0076f7f0 │ │ │ │ │ - strb r2, [r4, r2]! │ │ │ │ │ - mcr 7, 2, pc, cr4, cr0, {7} @ │ │ │ │ │ - andeq r3, r4, r0, asr #26 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r3, [r4], -r2 │ │ │ │ │ - muleq r2, sl, r8 │ │ │ │ │ - ldrlt fp, [r8, #-824]! @ 0xfffffcc8 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ - bl ff552ca4 │ │ │ │ │ - svclt 0x00182805 │ │ │ │ │ - andsle r2, sl, r0, lsl #10 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - mcr 7, 3, pc, cr2, cr0, {7} @ │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdacs r0, {r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 0, cr13, [r0, #-988] @ 0xfffffc24 │ │ │ │ │ - tstcs r1, ip, lsl #30 │ │ │ │ │ - @ instruction: 0xf01c2102 │ │ │ │ │ - strmi pc, [r1], -r3, lsl #20 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - mulcs r1, sl, sl │ │ │ │ │ - andcs fp, r0, r8, lsr sp │ │ │ │ │ - stmdbmi sl, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrrc 7, 15, pc, ip, cr0 @ │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - mcr 7, 4, pc, cr0, cr0, {7} @ │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - @ instruction: 0xf06febb4 │ │ │ │ │ - strmi r0, [r5], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - strb lr, [pc, lr, ror #25] │ │ │ │ │ - andeq lr, r2, r6, ror r8 │ │ │ │ │ + strb lr, [r2, sl, ror #28]! │ │ │ │ │ + ldc 7, cr15, [r8, #-960]! @ 0xfffffc40 │ │ │ │ │ + andeq r3, r4, lr, ror fp │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + strdeq r3, [r4], -r2 │ │ │ │ │ + andeq lr, r2, ip, lsr r7 │ │ │ │ │ + andeq lr, r2, r4, lsr r7 │ │ │ │ │ + strdeq lr, [r2], -r0 │ │ │ │ │ ldrlt fp, [r0, #-448] @ 0xfffffe40 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mcr 7, 1, pc, cr8, cr0, {7} @ │ │ │ │ │ + ldcl 7, cr15, [sl, #-960] @ 0xfffffc40 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r0, lsl sp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ strdcs sp, [r2, -r7] │ │ │ │ │ - @ instruction: 0xf96ef020 │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-488] @ 0xfffffe18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mcr 7, 0, pc, cr12, cr0, {7} @ │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdacs r0, {r1, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ - strdcs sp, [r0, -r7] │ │ │ │ │ - @ instruction: 0xf898f020 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - @ instruction: 0xf7f0b129 │ │ │ │ │ - mulcs r1, lr, sl │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7f04770 │ │ │ │ │ - @ instruction: 0xe7f8eebe │ │ │ │ │ - strlt fp, [r8, #-352] @ 0xfffffea0 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - stc2l 0, cr15, [r6, #-8]! │ │ │ │ │ - @ instruction: 0xf964f01e │ │ │ │ │ - stclt 0, cr2, [r8, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-816] @ 0xfffffcd0 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r8, #960] @ 0x3c0 │ │ │ │ │ - smlabbcs r1, r0, r1, fp │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - cmplt r8, r8, asr #24 │ │ │ │ │ - cdp 14, 0, cr1, cr0, cr3, {2} │ │ │ │ │ - @ instruction: 0x46203a10 │ │ │ │ │ - bleq ff050900 │ │ │ │ │ - b fead2de4 │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + @ instruction: 0xf89cf020 │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r4, {r2, r3, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff552dfc │ │ │ │ │ - ldclt 0, cr2, [r0, #-8] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq lr, r2, lr, ror #14 │ │ │ │ │ - ldrlt fp, [r0, #-880] @ 0xfffffc90 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [ip, #960]! @ 0x3c0 │ │ │ │ │ - smlabtcs r1, r0, r1, fp │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - cmnlt r8, ip, lsl ip │ │ │ │ │ - stmdavs r0, {r0, r1, r8, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf00db963 │ │ │ │ │ - movwmi pc, #36289 @ 0x8dc1 @ │ │ │ │ │ - tstcs r1, r4, lsl pc │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ - stmib r4!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - cdp2 0, 11, cr15, cr14, cr0, {1} │ │ │ │ │ - ldrb r4, [r4, r1, lsl #12]! │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r4, {r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl fe852e64 │ │ │ │ │ - ldclt 0, cr2, [r0, #-8] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq lr, r2, r2, lsr #14 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x0068f8cc │ │ │ │ │ - adclt r4, r0, r4, lsr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2868 @ 0xfffff4cc │ │ │ │ │ + svceq 0x00d8f8cc │ │ │ │ │ + addlt r4, r3, r1, asr #20 │ │ │ │ │ + ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f931f │ │ │ │ │ - biclt r0, r0, #0, 6 │ │ │ │ │ + @ instruction: 0xf04f9301 │ │ │ │ │ + movtlt r0, #768 @ 0x300 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [lr, #-960]! @ 0xfffffc40 │ │ │ │ │ - suble r2, ip, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - bl ff752ea8 │ │ │ │ │ - cmnlt r0, #5242880 @ 0x500000 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ + ldc 7, cr15, [r4, #-960]! @ 0xfffffc40 │ │ │ │ │ + smlabbcs r1, r8, r3, fp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - @ instruction: 0x4606ea36 │ │ │ │ │ - tstcs r4, r8, lsr #6 │ │ │ │ │ + strmi lr, [r5], -r4, lsr #23 │ │ │ │ │ + smlattcs r2, r8, r1, fp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - mrc 13, 7, lr, cr12, cr12, {3} │ │ │ │ │ - vstr d23, [sp, #768] @ 0x300 │ │ │ │ │ - @ instruction: 0xf89d7a01 │ │ │ │ │ - svccs 0x00037004 │ │ │ │ │ - tstcs r3, r7, lsr #32 │ │ │ │ │ + strmi lr, [r7], -ip, lsr #30 │ │ │ │ │ + @ instruction: 0x2103bb90 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - mrc 13, 5, lr, cr12, cr0, {3} │ │ │ │ │ - @ instruction: 0xf10d0bc0 │ │ │ │ │ - ldrtmi r0, [fp], -r8, lsl #16 │ │ │ │ │ - @ instruction: 0x46404631 │ │ │ │ │ - bcs 45076c │ │ │ │ │ - @ instruction: 0xf013b292 │ │ │ │ │ - strbmi pc, [r1], -r9, ror #22 @ │ │ │ │ │ - @ instruction: 0xf01f4628 │ │ │ │ │ - @ instruction: 0x4601ff59 │ │ │ │ │ + strmi lr, [r6], -r6, lsr #30 │ │ │ │ │ + cmple r8, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf04f4607 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0x462033ff │ │ │ │ │ + ldcl 7, cr15, [sl, #-960]! @ 0xfffffc40 │ │ │ │ │ + ldrtmi r4, [r3], -lr, lsr #18 │ │ │ │ │ + ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - andcs lr, r1, r6, lsl #19 │ │ │ │ │ + andcs lr, r2, r6, lsl #28 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 4e779c │ │ │ │ │ + blmi a27848 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7eefbc │ │ │ │ │ + blls 6f010 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - tstle r9, r0, lsl #6 │ │ │ │ │ - pop {r5, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x463981f0 │ │ │ │ │ - @ instruction: 0xf10d4620 │ │ │ │ │ - @ instruction: 0xf7f00808 │ │ │ │ │ - @ instruction: 0x4631ea9c │ │ │ │ │ - strbmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - ldc2 0, cr15, [r0], #-76 @ 0xffffffb4 │ │ │ │ │ - @ instruction: 0x4601e7db │ │ │ │ │ + mrsle r0, (UNDEF: 115) │ │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x462083f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldcl 7, cr15, [ip, #-960] @ 0xfffffc40 │ │ │ │ │ + strtmi r4, [r0], -r1, lsr #18 │ │ │ │ │ + @ instruction: 0xf7f04479 │ │ │ │ │ + strb lr, [r2, ip, lsl #22]! │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r7, {r1, r2, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl b52f4c │ │ │ │ │ - ldrb r2, [fp, r2] │ │ │ │ │ - ldcl 7, cr15, [r8], {240} @ 0xf0 │ │ │ │ │ - muleq r4, r2, sl │ │ │ │ │ + smlattcs r3, r4, fp, lr │ │ │ │ │ + strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + strmi lr, [r6], -ip, ror #29 │ │ │ │ │ + sbcle r2, r6, r0, lsl #16 │ │ │ │ │ + mrscs r2, R11_usr │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf1b8bf18 │ │ │ │ │ + strmi r0, [r1], r0, lsl #30 │ │ │ │ │ + svclt 0x000c4606 │ │ │ │ │ + movwcs r2, #769 @ 0x301 │ │ │ │ │ + @ instruction: 0x4668d0b7 │ │ │ │ │ + @ instruction: 0xf00b9300 │ │ │ │ │ + strbmi pc, [sl], -r3, lsr #27 @ │ │ │ │ │ + strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ + blx fe5d1090 │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7f017d3 │ │ │ │ │ + andcs lr, r1, ip, lsr #26 │ │ │ │ │ + @ instruction: 0x463ae7b8 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + bl fedd2ff4 │ │ │ │ │ + str r4, [r0, r6, lsl #12]! │ │ │ │ │ + stc 7, cr15, [r4], {240} @ 0xf0 │ │ │ │ │ + andeq r3, r4, lr, lsl sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r4, ip, lsl #20 │ │ │ │ │ - andeq lr, r2, lr, asr #12 │ │ │ │ │ - ldrlt fp, [r8, #-832]! @ 0xfffffcc0 │ │ │ │ │ + strdeq sp, [r2], -sl │ │ │ │ │ + @ instruction: 0x000439b8 │ │ │ │ │ + andeq lr, r2, r8, lsl r6 │ │ │ │ │ + ldrlt fp, [r8, #-960]! @ 0xfffffc40 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + blhi d0510 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [lr], #960 @ 0x3c0 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ + stc 7, cr15, [r6], #960 @ 0x3c0 │ │ │ │ │ + @ instruction: 0xecbdb918 │ │ │ │ │ + andcs r8, r0, r2, lsl #22 │ │ │ │ │ tstcs r1, r8, lsr sp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - strmi lr, [r5], -ip, ror #22 │ │ │ │ │ - rscsle r2, r6, r0, lsl #16 │ │ │ │ │ - tstcs r2, r0, lsr #12 │ │ │ │ │ - ldc 7, cr15, [r0, #-960] @ 0xfffffc40 │ │ │ │ │ - blvc ff050bcc │ │ │ │ │ - cdp 6, 1, cr4, cr7, cr8, {1} │ │ │ │ │ - @ instruction: 0xf01f1a90 │ │ │ │ │ - mcr 15, 0, pc, cr0, cr1, {3} @ │ │ │ │ │ + @ instruction: 0x4605eb12 │ │ │ │ │ + rscsle r2, r4, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r6], #960 @ 0x3c0 │ │ │ │ │ + blhi 1050b50 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r0], #960 @ 0x3c0 │ │ │ │ │ + cdp 6, 15, cr4, cr12, cr8, {1} │ │ │ │ │ + vnmla.f64 d7, d23, d8 │ │ │ │ │ + @ instruction: 0xeefd1a90 │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + @ instruction: 0xf01d2a90 │ │ │ │ │ + vmls.f32 s30, s0, s31 │ │ │ │ │ @ instruction: 0x46200a10 │ │ │ │ │ - bleq ff050ad0 │ │ │ │ │ - stmib r2, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + bleq ff050b98 │ │ │ │ │ + ldmdb lr, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldc 0, cr2, [sp], #4 │ │ │ │ │ + vldmdblt r8!, {d8} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-800] @ 0xfffffce0 │ │ │ │ │ + ldrlt fp, [r0, #-880] @ 0xfffffc90 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r2], {240} @ 0xf0 │ │ │ │ │ - tstcs r1, r0, ror r1 │ │ │ │ │ + stcl 7, cr15, [ip], #-960 @ 0xfffffc40 │ │ │ │ │ + smlabtcs r1, r0, r1, fp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - teqlt r8, r2, asr #22 │ │ │ │ │ - strtmi r7, [r0], -r1, lsl #24 │ │ │ │ │ - smlabtne r0, r1, r3, pc @ │ │ │ │ │ - ldmdb r0, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldrdlt lr, [r8, #-172]! @ 0xffffff54 │ │ │ │ │ + stmdavs r0, {r0, r1, r8, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf00db963 │ │ │ │ │ + movwmi pc, #35965 @ 0x8c7d @ │ │ │ │ │ + tstcs r1, r4, lsl pc │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ + stmia r4!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + ldc2l 0, cr15, [sl, #-128]! @ 0xffffff80 │ │ │ │ │ + ldrb r4, [r4, r1, lsl #12]! │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r4, {r3, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r4, {r3, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b ff453004 │ │ │ │ │ + b 18530e4 │ │ │ │ │ ldclt 0, cr2, [r0, #-8] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq lr, r2, r6, lsr #11 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6c258 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 998fc0 │ │ │ │ │ - blmi 9c1280 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #22555 @ 0x581b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bmi 901df4 │ │ │ │ │ - mrscs r2, SP_irq │ │ │ │ │ - ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ - ldmdb lr, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - stcge 3, cr11, [r1, #-128] @ 0xffffff80 │ │ │ │ │ - movwls r2, #4864 @ 0x1300 │ │ │ │ │ - rsbvs r2, fp, r2, lsl #2 │ │ │ │ │ - blcs 10b309c │ │ │ │ │ - movwcs fp, #20228 @ 0x4f04 │ │ │ │ │ - stmdavc r3, {r0, r8, r9, ip, pc}^ │ │ │ │ │ - blcs 10a691c │ │ │ │ │ - movwcs fp, #20228 @ 0x4f04 │ │ │ │ │ - @ instruction: 0xf7f09302 │ │ │ │ │ - cdp 12, 15, cr14, cr12, cr10, {5} │ │ │ │ │ - strtmi r7, [r9], -r0, asr #23 │ │ │ │ │ - cdp 8, 1, cr10, cr7, cr3, {0} │ │ │ │ │ - @ instruction: 0xf01d2a90 │ │ │ │ │ - lsrslt pc, r7, #19 @ │ │ │ │ │ - strtmi r9, [r0], -r3, lsl #18 │ │ │ │ │ - ldmdb lr, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - strtmi r9, [r0], -r4, lsl #18 │ │ │ │ │ - ldmdb sl, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - and r2, r0, r2 │ │ │ │ │ - bmi 35d0d0 │ │ │ │ │ - ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r5, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r7, r8, lsl #2 │ │ │ │ │ - @ instruction: 0x4620bd30 │ │ │ │ │ - stc 7, cr15, [lr, #-960]! @ 0xfffffc40 │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - strb lr, [r9, ip, lsr #26]! │ │ │ │ │ - stc 7, cr15, [r6], #-960 @ 0xfffffc40 │ │ │ │ │ - strdeq r3, [r4], -r4 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, r2, lsl #11 │ │ │ │ │ - andeq r3, r4, r6, lsl #17 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - rsble r2, ip, r0, lsl #16 │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + ldrdeq lr, [r2], -r6 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mcrr 7, 15, pc, r8, cr0 @ │ │ │ │ │ - rsble r2, r0, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b fedd30f4 │ │ │ │ │ - stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ - bmi 10c922c │ │ │ │ │ - mrscs r2, LR_svc │ │ │ │ │ - ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strmi r2, [r7], -r3, lsl #2 │ │ │ │ │ - bleq f107cc │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - mrrc 8, 9, lr, r1, cr12 │ │ │ │ │ - cmplt pc, #16, 22 @ 0x4000 │ │ │ │ │ - blcs 2f62c │ │ │ │ │ - @ instruction: 0xf7efd159 │ │ │ │ │ - @ instruction: 0xf897efb0 │ │ │ │ │ - strmi ip, [r5], -r0 │ │ │ │ │ - ldmdavs r0!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ │ - strmi r4, [r9], r8, lsr #13 │ │ │ │ │ - svceq 0x0065f1bc │ │ │ │ │ - @ instruction: 0xf1bcd01f │ │ │ │ │ - svclt 0x00040f73 │ │ │ │ │ - strmi r4, [fp], -sl, lsr #12 │ │ │ │ │ - @ instruction: 0xf00dd007 │ │ │ │ │ - stmdane sl!, {r0, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - movweq lr, #31553 @ 0x7b41 │ │ │ │ │ - @ instruction: 0x46906830 │ │ │ │ │ - @ instruction: 0xf00e4699 │ │ │ │ │ - orrslt pc, r8, #954368 @ 0xe9000 │ │ │ │ │ - strbmi r4, [r9], -r0, asr #12 │ │ │ │ │ - stcl 7, cr15, [lr, #960] @ 0x3c0 │ │ │ │ │ - bleq 4502ac │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - andcs lr, r1, r6, ror #17 │ │ │ │ │ - mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ - ldmfd sp!, {sp} │ │ │ │ │ - @ instruction: 0xf00d83f8 │ │ │ │ │ - stmdacs r1, {r0, r1, r2, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - movweq pc, #369 @ 0x171 @ │ │ │ │ │ - movwcs fp, #8108 @ 0x1fac │ │ │ │ │ - stccs 3, cr2, [r1, #-0] │ │ │ │ │ - movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ - andeq pc, r0, #-1073741795 @ 0xc000001d │ │ │ │ │ - movwcs fp, #4008 @ 0xfa8 │ │ │ │ │ - stmdane fp!, {r0, r1, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ │ - bl 106f2a0 │ │ │ │ │ - ldrmi r0, [r8], r7, lsl #18 │ │ │ │ │ - @ instruction: 0x464b461a │ │ │ │ │ - ldrdcs lr, [r0], -r5 │ │ │ │ │ - @ instruction: 0x46204770 │ │ │ │ │ - stc 7, cr15, [sl], #960 @ 0x3c0 │ │ │ │ │ - @ instruction: 0x46204914 │ │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ │ + ldrbtmi r4, [lr], #-3637 @ 0xfffff1cb │ │ │ │ │ + stmdacs r0, {r4, r5, fp, sp, lr} │ │ │ │ │ + strmi sp, [ip], -r0, asr #32 │ │ │ │ │ + andcs r4, r0, #24117248 @ 0x1700000 │ │ │ │ │ + @ instruction: 0x4611461d │ │ │ │ │ + ldmdb ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdavs r0!, {r1, r5, fp, ip, sp, lr} │ │ │ │ │ + @ instruction: 0xf7f02300 │ │ │ │ │ + ldmdavs r0!, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + movwcs r2, #513 @ 0x201 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + bl 1253130 │ │ │ │ │ + teqlt sp, #48, 16 @ 0x300000 │ │ │ │ │ + @ instruction: 0xf7f04629 │ │ │ │ │ + vstmdbmi r8!, {s28-s81} │ │ │ │ │ + andcs r2, r2, #0, 6 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ + bl ed314c │ │ │ │ │ + stmdavs r8!, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ │ + andsle r2, sp, r4, lsl #22 │ │ │ │ │ + @ instruction: 0x17fb463a │ │ │ │ │ + ldcl 7, cr15, [r0], #-960 @ 0xfffffc40 │ │ │ │ │ + andcs r4, r3, #32, 24 @ 0x2000 │ │ │ │ │ + @ instruction: 0xf06f2300 │ │ │ │ │ + ldrbtmi r0, [ip], #-257 @ 0xfffffeff │ │ │ │ │ + @ instruction: 0xf7f06820 │ │ │ │ │ + stmdavs r2!, {r1, r3, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf06f6820 │ │ │ │ │ + andcc r0, r1, #1073741824 @ 0x40000000 │ │ │ │ │ + pop {r1, r5, r6, sp, lr} │ │ │ │ │ + @ instruction: 0x17d341f0 │ │ │ │ │ + bllt 753184 │ │ │ │ │ + @ instruction: 0xf7f06861 │ │ │ │ │ + bfi lr, sl, #17, #6 │ │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ + ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ + ldm ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + sbcsle r2, pc, r0, lsl #30 │ │ │ │ │ + stmdavs r8!, {r0, r4, r8, fp, lr} │ │ │ │ │ + @ instruction: 0xf7f04479 │ │ │ │ │ + vldmdbne r9!, {s28-s27} │ │ │ │ │ + @ instruction: 0xf7f06828 │ │ │ │ │ + stmdavs r8!, {r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + tsteq r2, pc, rrx @ │ │ │ │ │ + cdp 7, 7, cr15, cr6, cr15, {7} │ │ │ │ │ + stmdavs r8!, {r0, r1, r3, r8, fp, lr} │ │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ │ + stmdavs r8!, {r1, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + movwcs r6, #2106 @ 0x83a │ │ │ │ │ + ldc 7, cr15, [r8], #-960 @ 0xfffffc40 │ │ │ │ │ + @ instruction: 0xf06f6828 │ │ │ │ │ + @ instruction: 0xf7ef0102 │ │ │ │ │ + strb lr, [r1, r8, ror #28] │ │ │ │ │ + andeq r4, r4, lr, lsr #4 │ │ │ │ │ + andeq r4, r4, ip, ror #3 │ │ │ │ │ + andeq r4, r4, sl, asr #3 │ │ │ │ │ + andeq ip, r2, r4, ror #30 │ │ │ │ │ + andeq lr, r2, r4, lsl #7 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ + bl feb77e40 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ │ + tstcs r1, r0, asr r3 │ │ │ │ │ + bl ff653208 │ │ │ │ │ + vmov.32 r4, d0[1] │ │ │ │ │ + andcs r8, r0, #64, 22 @ 0x10000 │ │ │ │ │ + @ instruction: 0x4611447b │ │ │ │ │ + stmib r3, {r5, r9, sl, lr}^ │ │ │ │ │ + @ instruction: 0xf7f04200 │ │ │ │ │ + @ instruction: 0xf001e89a │ │ │ │ │ + vmov.u8 pc, d13[6] │ │ │ │ │ + ldmdbmi r7, {r3, r6, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ │ + mrc 4, 0, r4, cr7, cr9, {3} │ │ │ │ │ + @ instruction: 0xf01e2a90 │ │ │ │ │ + vmlane.f32 s30, s4, s27 │ │ │ │ │ + @ instruction: 0xf06fdc13 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7f0d014 │ │ │ │ │ + @ instruction: 0x4620ea52 │ │ │ │ │ + stcl 7, cr15, [r0], #-960 @ 0xfffffc40 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ strdcs lr, [r2], -r4 │ │ │ │ │ - mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ + blhi d0590 │ │ │ │ │ + bfine fp, r0, (invalid: 26:19) │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - ldmdbmi r0, {r5, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib r8!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x4620e7f3 │ │ │ │ │ - ldc 7, cr15, [r6], {240} @ 0xf0 │ │ │ │ │ - strtmi r4, [r0], -ip, lsl #18 │ │ │ │ │ - @ instruction: 0xf7f04479 │ │ │ │ │ - strb lr, [sl, r0, ror #19]! │ │ │ │ │ + ldrb lr, [r6, ip, ror #23]! │ │ │ │ │ + b f5326c │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r9, {r1, r2, r3, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib r6, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - svclt 0x0000e7e1 │ │ │ │ │ - ... │ │ │ │ │ - ldrdeq lr, [r2], -r2 │ │ │ │ │ - andeq lr, r2, r8, lsl #8 │ │ │ │ │ - andeq lr, r2, sl, lsr #8 │ │ │ │ │ - andeq lr, r2, r8, lsr #8 │ │ │ │ │ - andeq lr, r2, r6, ror #7 │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + andcs lr, r0, #76, 24 @ 0x4c00 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ + bl ff85327c │ │ │ │ │ + svclt 0x0000e7eb │ │ │ │ │ + andeq r4, r4, r0, lsr #2 │ │ │ │ │ + @ instruction: 0xfffffec5 │ │ │ │ │ + ldrblt fp, [r0, #-912]! @ 0xfffffc70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl fe953230 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7f04620 │ │ │ │ │ - stmdacs r0, {r1, r4, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf01dd0f7 │ │ │ │ │ - @ instruction: 0x4601f931 │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - andcs lr, r1, r0, ror #31 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x0070f8cc │ │ │ │ │ - addslt r4, lr, lr, asr #20 │ │ │ │ │ - strmi r4, [r4], -lr, asr #22 │ │ │ │ │ - svcmi 0x004e447a │ │ │ │ │ - ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - subsle r2, r3, r0, lsl #16 │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - b 1ad328c │ │ │ │ │ - stmdacs r2, {r1, r2, r9, sl, lr} │ │ │ │ │ - stmdacs r3, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ │ - stmdacs r1, {r0, r1, r2, r4, r6, ip, lr, pc} │ │ │ │ │ - andcs sp, r1, #14 │ │ │ │ │ - @ instruction: 0x46202174 │ │ │ │ │ - b 14d32a4 │ │ │ │ │ - stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - blmi 1089450 │ │ │ │ │ - stmib r0, {r9, sp}^ │ │ │ │ │ - addvs r2, r2, r0, lsl #4 │ │ │ │ │ - @ instruction: 0xe01a58fc │ │ │ │ │ - blx fff5137c │ │ │ │ │ - @ instruction: 0x46804632 │ │ │ │ │ - @ instruction: 0x46202174 │ │ │ │ │ - b 10532c8 │ │ │ │ │ - @ instruction: 0x46054b3a │ │ │ │ │ - suble r2, r6, r0, lsl #16 │ │ │ │ │ - stmib r5, {r9, sp}^ │ │ │ │ │ - adcvs r8, sl, r0, lsl #4 │ │ │ │ │ - ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ │ - cdp 7, 0, cr15, cr12, cr15, {7} │ │ │ │ │ - stmdb r4!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldmpl ip!, {r1, r4, r5, r8, r9, fp, lr}^ │ │ │ │ │ - @ instruction: 0xf046b108 │ │ │ │ │ - movwcs r0, #38416 @ 0x9610 │ │ │ │ │ - stmib r5, {r5, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf7ef6304 │ │ │ │ │ - strbtmi lr, [r9], -r0, lsl #28 │ │ │ │ │ - svc 0x00eaf7ef │ │ │ │ │ - svclt 0x00083001 │ │ │ │ │ - movwpl pc, #1103 @ 0x44f @ │ │ │ │ │ - andeq pc, r1, #79 @ 0x4f │ │ │ │ │ - tsteq r0, pc, asr #32 @ │ │ │ │ │ - svclt 0x00186820 │ │ │ │ │ - @ instruction: 0xf7f09b0c │ │ │ │ │ - @ instruction: 0xf105eac0 │ │ │ │ │ - @ instruction: 0xf00b001c │ │ │ │ │ - @ instruction: 0xf105fc37 │ │ │ │ │ - @ instruction: 0xf00b0048 │ │ │ │ │ - andcs pc, r1, r3, lsr ip @ │ │ │ │ │ - blmi 7a7bf8 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 76f3e0 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xd12f0300 │ │ │ │ │ - pop {r1, r2, r3, r4, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf02081f0 │ │ │ │ │ - andcs pc, r1, #937984 @ 0xe5000 │ │ │ │ │ - cmncs r4, r0, lsl #13 │ │ │ │ │ + bl 1b532a0 │ │ │ │ │ + ldrdcs fp, [r1, -r0] │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - blmi 68fb80 │ │ │ │ │ - stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - @ instruction: 0x4620d1b8 │ │ │ │ │ - bl ff4d3364 │ │ │ │ │ - @ instruction: 0x46204916 │ │ │ │ │ - @ instruction: 0xf7f04479 │ │ │ │ │ - andcs lr, r2, ip, lsl r9 │ │ │ │ │ - @ instruction: 0xf020e7dc │ │ │ │ │ - andcs pc, r1, #749568 @ 0xb7000 │ │ │ │ │ - cmncs r4, r0, lsl #13 │ │ │ │ │ + @ instruction: 0x4605e9dc │ │ │ │ │ + orrslt r2, r5, r0 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + ldmda sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + strmi r2, [r6], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - strmi lr, [r5], -r4, ror #19 │ │ │ │ │ - rscle r2, sl, r0, lsl #16 │ │ │ │ │ - andcs r4, r0, #9216 @ 0x2400 │ │ │ │ │ - andhi lr, r0, #192, 18 @ 0x300000 │ │ │ │ │ - ldmpl ip!, {r1, r7, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf7ef6820 │ │ │ │ │ - @ instruction: 0xf7f0edb0 │ │ │ │ │ - str lr, [r3, r8, asr #17]! │ │ │ │ │ - b fec533a4 │ │ │ │ │ - andeq r3, r4, r8, lsr #13 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r4, r4, lsr #13 │ │ │ │ │ - andeq r0, r0, r0, asr r6 │ │ │ │ │ - andeq r0, r0, r0, lsr r6 │ │ │ │ │ - andeq r3, r4, r8, ror #11 │ │ │ │ │ - andeq r0, r0, r4, ror #12 │ │ │ │ │ - andeq lr, r2, r4, asr #5 │ │ │ │ │ - ldrlt fp, [r0, #-848] @ 0xfffffcb0 │ │ │ │ │ + @ instruction: 0x4631e836 │ │ │ │ │ + strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ + mcrr2 0, 1, pc, ip, cr15 @ │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + svc 0x009cf7ef │ │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ + cdp 6, 11, cr4, cr15, cr0, {1} │ │ │ │ │ + @ instruction: 0xf7f00b00 │ │ │ │ │ + stmdbmi r4, {r2, r3, r5, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + ldmdb ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldcllt 0, cr2, [r0, #-8]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + andeq lr, r2, r2, lsl #5 │ │ │ │ │ + ldrlt fp, [r0, #-816] @ 0xfffffcd0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b ff3d33dc │ │ │ │ │ - smlatbcs r1, r0, r1, fp │ │ │ │ │ + bl d53310 │ │ │ │ │ + smlabbcs r1, r0, r1, fp │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - cmnlt r8, lr, lsr r9 │ │ │ │ │ - stmdblt fp!, {r0, r1, r8, fp, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf00d6840 │ │ │ │ │ - @ instruction: 0xf7f0fa4d │ │ │ │ │ - mcrr 12, 8, lr, r1, cr6 │ │ │ │ │ - @ instruction: 0x46200b10 │ │ │ │ │ - svc 0x009cf7ef │ │ │ │ │ + smlaltblt lr, r8, r4, r9 │ │ │ │ │ + cdp 14, 0, cr1, cr0, cr3, {2} │ │ │ │ │ + @ instruction: 0x46203a10 │ │ │ │ │ + bleq ff050e48 │ │ │ │ │ + stmda r6, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ - stmdbmi r4, {r1, r2, r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r4, {r3, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia r6, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmdb r0!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldclt 0, cr2, [r0, #-8] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq lr, r2, r2, lsr r2 │ │ │ │ │ - ldrblt fp, [r0, #-856]! @ 0xfffffca8 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - strcs r4, [r2], -r5, lsl #12 │ │ │ │ │ - svc 0x002af7ef │ │ │ │ │ - bicslt r4, r0, r4, lsl #12 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ - @ instruction: 0xffb2f01a │ │ │ │ │ - svclt 0x000c2800 │ │ │ │ │ - tstcs r4, ip, lsl #2 │ │ │ │ │ - @ instruction: 0xf01b4620 │ │ │ │ │ - stmdblt r0, {r0, r1, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - tstle r4, r1, lsl #28 │ │ │ │ │ - @ instruction: 0xf7f04628 │ │ │ │ │ - andcs lr, r1, r2, asr fp │ │ │ │ │ - @ instruction: 0x2601bd70 │ │ │ │ │ - strmi lr, [r1], -sl, ror #15 │ │ │ │ │ - @ instruction: 0xf7ef4628 │ │ │ │ │ - andcs lr, r1, r4, lsr #30 │ │ │ │ │ - andcs fp, r0, r0, ror sp │ │ │ │ │ - andcs fp, r0, r0, ror sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + andeq lr, r2, sl, lsl #5 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6c6cc │ │ │ │ │ + bl feb6c598 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi d58600 │ │ │ │ │ + bmi d584cc │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, sp, r4, lsr fp │ │ │ │ │ @ instruction: 0x460c447a │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ @ instruction: 0x312c4607 │ │ │ │ │ ldmpl r3, {r3, r5, r6, r9, sl, lr}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blx 19d1532 │ │ │ │ │ + blx fff513fe │ │ │ │ │ suble r2, r8, r0, lsl #16 │ │ │ │ │ stmdavs r4!, {r2, r3, r8, sl, fp, sp, pc} │ │ │ │ │ stccc 6, cr4, [r4, #-440] @ 0xfffffe48 │ │ │ │ │ @ instruction: 0xf00d4620 │ │ │ │ │ - stmiblt r0, {r0, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmiblt r0, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx 115155a │ │ │ │ │ + blx ff6d1426 │ │ │ │ │ stcle 14, cr1, [r6], #-8 │ │ │ │ │ @ instruction: 0xf04fd107 │ │ │ │ │ strdcs r3, [r1, -pc] │ │ │ │ │ - @ instruction: 0xf00c4620 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00d4620 │ │ │ │ │ + stmdacs r0, {r0, r2, fp, ip, sp, lr, pc} │ │ │ │ │ ldrtmi sp, [r0], -sl, ror #25 │ │ │ │ │ - blx 1ed156e │ │ │ │ │ + ldc2 0, cr15, [r0], {11} │ │ │ │ │ ldmdbmi lr, {r4, r5, r6, r7, r8, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1592 @ 0xfffff9c8 │ │ │ │ │ - stmda ip, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r6!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf00b4630 │ │ │ │ │ - andcs pc, r1, pc, asr #22 │ │ │ │ │ + andcs pc, r1, r5, ror #23 │ │ │ │ │ @ instruction: 0xf50d4a1a │ │ │ │ │ - blmi 5e995c │ │ │ │ │ + blmi 5e9828 │ │ │ │ │ ldrbtmi r3, [sl], #-300 @ 0xfffffed4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd11f │ │ │ │ │ andlt r5, sp, r0, lsl #26 │ │ │ │ │ @ instruction: 0x4629bdf0 │ │ │ │ │ @ instruction: 0xf00b4630 │ │ │ │ │ - @ instruction: 0xe7c7fd7f │ │ │ │ │ + bfi pc, r5, (invalid: 28:7) @ │ │ │ │ │ @ instruction: 0xf00b4630 │ │ │ │ │ - @ instruction: 0x4604fb53 │ │ │ │ │ + strmi pc, [r4], -r9, ror #23 │ │ │ │ │ @ instruction: 0xf00b4630 │ │ │ │ │ - @ instruction: 0x4621fb53 │ │ │ │ │ + strtmi pc, [r1], -r9, ror #23 │ │ │ │ │ ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - bl ff853558 │ │ │ │ │ + ldcl 7, cr15, [sl], #-960 @ 0xfffffc40 │ │ │ │ │ @ instruction: 0x4638e7d8 │ │ │ │ │ - b ff553560 │ │ │ │ │ + bl 1bd342c │ │ │ │ │ ldrtmi r4, [r8], -r8, lsl #18 │ │ │ │ │ @ instruction: 0xf7f04479 │ │ │ │ │ - andcs lr, r2, lr, lsl r8 │ │ │ │ │ + @ instruction: 0x2002e8b8 │ │ │ │ │ @ instruction: 0xf7f0e7d2 │ │ │ │ │ - svclt 0x0000e9ca │ │ │ │ │ - andeq r3, r4, r0, ror r4 │ │ │ │ │ + svclt 0x0000ea64 │ │ │ │ │ + andeq r3, r4, r4, lsr #11 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, lr, ror lr │ │ │ │ │ - strdeq r3, [r4], -sl │ │ │ │ │ - strdeq lr, [r2], -ip │ │ │ │ │ + @ instruction: 0x0002efb2 │ │ │ │ │ + andeq r3, r4, lr, lsr #10 │ │ │ │ │ + @ instruction: 0x0002e1b4 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c8f8cc │ │ │ │ │ @ instruction: 0x460c4d7d │ │ │ │ │ addlt r4, r5, sp, ror r9 │ │ │ │ │ @ instruction: 0xf8d4447d │ │ │ │ │ @@ -15856,846 +15780,2097 @@ │ │ │ │ │ tsteq r0, pc, asr #32 @ │ │ │ │ │ movwls r9, #1 │ │ │ │ │ @ instruction: 0xf8dfd104 │ │ │ │ │ movwcs sl, #4568 @ 0x11d8 │ │ │ │ │ ldrbtmi r9, [sl], #768 @ 0x300 │ │ │ │ │ ldmdbeq ip, {r2, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf00b4648 │ │ │ │ │ - stmdavs r5!, {r0, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdavs r5!, {r0, r1, r2, r3, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ suble r2, sp, r0, lsl #26 │ │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ │ movwls sl, #12034 @ 0x2f02 │ │ │ │ │ - @ instruction: 0xf954f00d │ │ │ │ │ + @ instruction: 0xf9eaf00d │ │ │ │ │ strmi r4, [lr], -r0, lsl #13 │ │ │ │ │ - blle 160e2c │ │ │ │ │ + blle 160cf8 │ │ │ │ │ @ instruction: 0xf00d4628 │ │ │ │ │ - strbmi pc, [r0, #-2273] @ 0xfffff71f @ │ │ │ │ │ + strbmi pc, [r0, #-2423] @ 0xfffff689 @ │ │ │ │ │ suble r4, pc, #1073741868 @ 0x4000002c │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0x46284639 │ │ │ │ │ - @ instruction: 0xff4af00d │ │ │ │ │ + @ instruction: 0xffe0f00d │ │ │ │ │ stcle 14, cr1, [r2], #-16 │ │ │ │ │ @ instruction: 0xf04fd107 │ │ │ │ │ strdcs r3, [r1, -pc] │ │ │ │ │ @ instruction: 0xf00c4628 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strbmi sp, [r8], -r6, ror #25 │ │ │ │ │ - blx ffad168c │ │ │ │ │ + blx fe05155a │ │ │ │ │ teqlt r8, #6291456 @ 0x600000 │ │ │ │ │ @ instruction: 0x46354650 │ │ │ │ │ - stc2 0, cr15, [lr], #40 @ 0x28 │ │ │ │ │ + stc2l 0, cr15, [r4, #-40] @ 0xffffffd8 │ │ │ │ │ strmi r2, [r4], -r0, lsl #28 │ │ │ │ │ ldmdbmi sl, {r0, r1, r5, r8, r9, fp, ip, lr, pc}^ │ │ │ │ │ strbmi r2, [r8], -r2, lsl #4 │ │ │ │ │ @ instruction: 0xf00b4479 │ │ │ │ │ - @ instruction: 0x4648fcff │ │ │ │ │ - blx ff5516b0 │ │ │ │ │ + @ instruction: 0x4648fd95 │ │ │ │ │ + blx 1ad157e │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ strcs sp, [r3], #-321 @ 0xfffffebf │ │ │ │ │ stmdals r2, {r1, r2, r4, sp, lr, pc} │ │ │ │ │ strtmi r2, [r1], -sl, lsl #4 │ │ │ │ │ - stc2 0, cr15, [r6], {10} │ │ │ │ │ + ldc2 0, cr15, [ip, #-40] @ 0xffffffd8 │ │ │ │ │ cmple r4, r0, lsl #16 │ │ │ │ │ strbne r4, [r3, r2, lsr #12]! │ │ │ │ │ @ instruction: 0xf00e4628 │ │ │ │ │ - msrlt CPSR_f, r9 @ │ │ │ │ │ + msrlt R8_fiq, pc │ │ │ │ │ strtmi r9, [r2], -r2, lsl #18 │ │ │ │ │ @ instruction: 0xf00b4648 │ │ │ │ │ - ldr pc, [r9, r5, ror #25]! │ │ │ │ │ + @ instruction: 0xe7b9fd7b │ │ │ │ │ @ instruction: 0xf00a4650 │ │ │ │ │ - strcs pc, [r0], #-3207 @ 0xfffff379 │ │ │ │ │ - blmi 1167fe0 │ │ │ │ │ + strcs pc, [r0], #-3357 @ 0xfffff2e3 │ │ │ │ │ + blmi 1167eac │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls ef730 │ │ │ │ │ + blls ef5fc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle sp, r0, lsl #6 │ │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf00b4648 │ │ │ │ │ - strmi pc, [r6], -fp, lsr #21 │ │ │ │ │ + strmi pc, [r6], -r1, asr #22 │ │ │ │ │ @ instruction: 0xd1bf2800 │ │ │ │ │ @ instruction: 0xf00d4628 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbmi sp, [r0], -r2, ror #3 │ │ │ │ │ - stc2l 0, cr15, [sl], #-40 @ 0xffffffd8 │ │ │ │ │ + stc2 0, cr15, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ andcs r4, r2, #966656 @ 0xec000 │ │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ │ - ldc2 0, cr15, [lr], #44 @ 0x2c │ │ │ │ │ + ldc2l 0, cr15, [r4, #-44] @ 0xffffffd4 │ │ │ │ │ @ instruction: 0xf00b4648 │ │ │ │ │ - stmdacs r0, {r0, r1, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ strcs sp, [r1], #-191 @ 0xffffff41 │ │ │ │ │ ldmibne fp!, {r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ stccc 8, cr15, [r1], {19} │ │ │ │ │ andsle r2, ip, sl, lsl #22 │ │ │ │ │ stmdals r1, {r0, sl, sp} │ │ │ │ │ @ instruction: 0x46394632 │ │ │ │ │ - stc2 0, cr15, [ip], #44 @ 0x2c │ │ │ │ │ - blls cf650 │ │ │ │ │ - bne ff121730 │ │ │ │ │ + stc2l 0, cr15, [r2, #-44] @ 0xffffffd4 │ │ │ │ │ + blls cf51c │ │ │ │ │ + bne ff1215fc │ │ │ │ │ strtmi r2, [r2], -r0, lsl #6 │ │ │ │ │ @ instruction: 0xf00e4628 │ │ │ │ │ - stmdacs r0, {r0, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbls r2, {r2, r3, r4, r5, r7, ip, lr, pc} │ │ │ │ │ strbmi r4, [r8], -r2, lsr #12 │ │ │ │ │ - ldc2 0, cr15, [ip], {11} │ │ │ │ │ + ldc2 0, cr15, [r2, #-44]! @ 0xffffffd4 │ │ │ │ │ @ instruction: 0xf00b4648 │ │ │ │ │ - @ instruction: 0x4606fa75 │ │ │ │ │ + strmi pc, [r6], -fp, lsl #22 │ │ │ │ │ orrle r2, r9, r0, lsl #16 │ │ │ │ │ cdpcs 7, 0, cr14, cr1, cr8, {6} │ │ │ │ │ @ instruction: 0xf11bd00d │ │ │ │ │ andle r0, r3, r2, lsl #30 │ │ │ │ │ ldcpl 14, cr1, [r9], #712 @ 0x2c8 │ │ │ │ │ andle r2, sl, sp, lsl #18 │ │ │ │ │ - blls 43df8 │ │ │ │ │ + blls 43cc4 │ │ │ │ │ vmlscc.f16 s22, s3, s23 @ │ │ │ │ │ ldrpl r2, [fp, #1025]! @ 0x401 │ │ │ │ │ stcls 7, cr14, [r0], {211} @ 0xd3 │ │ │ │ │ sbcle r2, r8, r0, lsl #24 │ │ │ │ │ stccc 7, cr14, [r1, #-828] @ 0xfffffcc4 │ │ │ │ │ ldmdblt ip!, {r0, r1, r3, r4, r5, r7, sl, ip, lr} │ │ │ │ │ stmiblt r3, {r8, r9, fp, ip, pc} │ │ │ │ │ movwcs r1, #3694 @ 0xe6e │ │ │ │ │ mcrcs 5, 0, r5, cr0, cr11, {5} │ │ │ │ │ @ instruction: 0xe7c3d0bd │ │ │ │ │ strtmi r1, [lr], -r3, ror #24 │ │ │ │ │ stmdble fp, {r0, r1, r3, r5, r7, r9, lr} │ │ │ │ │ - blcs 3c39c │ │ │ │ │ + blcs 3c268 │ │ │ │ │ stcls 0, cr13, [r0], {242} @ 0xf2 │ │ │ │ │ ldrbpl r2, [fp, #-768]! @ 0xfffffd00 │ │ │ │ │ movwcs lr, #1977 @ 0x7b9 │ │ │ │ │ strcs r4, [r1], #-1582 @ 0xfffff9d2 │ │ │ │ │ @ instruction: 0xe7b4557b │ │ │ │ │ ldrbmi r1, [r0], -lr, lsr #22 │ │ │ │ │ strtmi r3, [r2], -r1, lsl #28 │ │ │ │ │ @ instruction: 0xf00a19b9 │ │ │ │ │ - stmdacs r0, {r0, r1, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strcs sp, [r2], #-478 @ 0xfffffe22 │ │ │ │ │ ldrpl r2, [r8, #3584]! @ 0xe00 │ │ │ │ │ ldrb sp, [r7, -r7, lsr #25]! │ │ │ │ │ - ldm sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r3, r4, r8, ror r3 │ │ │ │ │ + ldmdb r4, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r3, r4, ip, lsr #9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0002edbe │ │ │ │ │ - andeq pc, r2, r8, asr #3 │ │ │ │ │ - muleq r4, r8, r2 │ │ │ │ │ - andeq pc, r2, r6, asr #2 │ │ │ │ │ + strdeq lr, [r2], -r2 │ │ │ │ │ + strdeq pc, [r2], -ip │ │ │ │ │ + andeq r3, r4, ip, asr #7 │ │ │ │ │ + andeq pc, r2, sl, ror r2 @ │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ - bmi be7058 │ │ │ │ │ - blmi be7260 │ │ │ │ │ + bmi be6f24 │ │ │ │ │ + blmi be712c │ │ │ │ │ addlt r4, sp, sl, ror r4 │ │ │ │ │ strbtmi r4, [r8], -r5, lsl #12 │ │ │ │ │ strbtmi r4, [ip], -lr, lsl #12 │ │ │ │ │ @ instruction: 0xf04f58d3 │ │ │ │ │ ldmdavs fp, {r8, fp} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ @ instruction: 0xf00b0300 │ │ │ │ │ - stmdacs r0, {r0, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4643d03e │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r1, {r0, r2, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdacs r2, {r1, r4, ip, lr, pc} │ │ │ │ │ cmnlt r0, sp, lsr #32 │ │ │ │ │ @ instruction: 0xf00b4620 │ │ │ │ │ - @ instruction: 0x4628f9d9 │ │ │ │ │ - stmib r2, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + strtmi pc, [r8], -pc, ror #20 │ │ │ │ │ + b 7536d0 │ │ │ │ │ @ instruction: 0x4628491e │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - andcs lr, r2, ip, asr #29 │ │ │ │ │ + andcs lr, r2, r6, ror #30 │ │ │ │ │ @ instruction: 0xf1b9e012 │ │ │ │ │ andsle r0, pc, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf00b4620 │ │ │ │ │ - strmi pc, [r6], -r7, ror #19 │ │ │ │ │ + @ instruction: 0x4606fa7d │ │ │ │ │ @ instruction: 0xf00b4620 │ │ │ │ │ - ldrtmi pc, [r1], -r7, ror #19 @ │ │ │ │ │ + @ instruction: 0x4631fa7d │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - b 1d53830 │ │ │ │ │ + bl 3d36fc │ │ │ │ │ @ instruction: 0xf00b4620 │ │ │ │ │ - @ instruction: 0x2001f9bd │ │ │ │ │ - blmi 4280c4 │ │ │ │ │ + andcs pc, r1, r3, asr sl @ │ │ │ │ │ + blmi 427f90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2ef8ec │ │ │ │ │ + blls 2ef7b8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04f83f0 │ │ │ │ │ strb r0, [r4, r1, lsl #18] │ │ │ │ │ @ instruction: 0xf7f04628 │ │ │ │ │ - ubfx lr, r6, #18, #8 │ │ │ │ │ + @ instruction: 0xe7e7e9f0 │ │ │ │ │ @ instruction: 0xf7f04628 │ │ │ │ │ - stmdbmi r8, {r1, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r8, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - cdp 7, 9, cr15, cr10, cr15, {7} │ │ │ │ │ + svc 0x0034f7ef │ │ │ │ │ @ instruction: 0xf7f0e7cd │ │ │ │ │ - svclt 0x0000e848 │ │ │ │ │ - andeq r3, r4, r8, asr r1 │ │ │ │ │ + svclt 0x0000e8e2 │ │ │ │ │ + andeq r3, r4, ip, lsl #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r2, ip, ror #28 │ │ │ │ │ - ldrdeq r3, [r4], -ip │ │ │ │ │ - strdeq sp, [r2], -r6 │ │ │ │ │ + andeq sp, r2, r4, lsr #30 │ │ │ │ │ + andeq r3, r4, r0, lsl r2 │ │ │ │ │ + andeq sp, r2, lr, lsr #29 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6cad4 │ │ │ │ │ + bl feb6c9a0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 13, cr0, [fp, #-928] @ 0xfffffc60 │ │ │ │ │ stcvc 5, cr15, [r3, #-692] @ 0xfffffd4c │ │ │ │ │ @ instruction: 0x46044b1a │ │ │ │ │ stmiapl fp!, {r0, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ orrls r6, r1, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ vstrge.16 s22, [r1, #-500] @ 0xfffffe0c @ │ │ │ │ │ vst2.8 {d22-d23}, [pc], r8 │ │ │ │ │ strtmi r7, [r9], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf944f020 │ │ │ │ │ + @ instruction: 0xf9daf020 │ │ │ │ │ strtmi fp, [r0], -r0, lsl #19 │ │ │ │ │ - stmdb r0!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 45d910 │ │ │ │ │ + ldmib sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bmi 45d7dc │ │ │ │ │ ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #23 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd112 │ │ │ │ │ ldclt 13, cr7, [r0, #-12]! │ │ │ │ │ @ instruction: 0xf0094628 │ │ │ │ │ - strtmi pc, [r0], -fp, lsl #27 │ │ │ │ │ - stc 7, cr15, [r4, #-956]! @ 0xfffffc44 │ │ │ │ │ + strtmi pc, [r0], -r1, lsr #28 │ │ │ │ │ + ldc 7, cr15, [lr, #956]! @ 0x3bc │ │ │ │ │ @ instruction: 0xf7f0e7ea │ │ │ │ │ - stmdbmi r7, {r1, r3, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r7, {r2, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 5, cr15, cr2, cr15, {7} │ │ │ │ │ + cdp 7, 14, cr15, cr12, cr15, {7} │ │ │ │ │ strb r2, [r2, r2]! │ │ │ │ │ - svc 0x00fef7ef │ │ │ │ │ - andeq r3, r4, r4, ror r0 │ │ │ │ │ + ldm r8, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r3, r4, r8, lsr #3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r4, sl, asr #32 │ │ │ │ │ - andeq sp, r2, lr, lsl #27 │ │ │ │ │ + andeq r3, r4, lr, ror r1 │ │ │ │ │ + andeq sp, r2, r6, asr #28 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - bmi fa71c8 │ │ │ │ │ - blmi fa73e0 │ │ │ │ │ + bmi fa7094 │ │ │ │ │ + blmi fa72ac │ │ │ │ │ @ instruction: 0xf5ad447a │ │ │ │ │ addlt r5, r3, r0, lsl #26 │ │ │ │ │ @ instruction: 0xf10d4606 │ │ │ │ │ strmi r0, [r8], -r8, lsl #16 │ │ │ │ │ @ instruction: 0xf50d58d3 │ │ │ │ │ @ instruction: 0xf1a85100 │ │ │ │ │ tstcc r4, r4, lsl #14 │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rscsvc pc, pc, #68157440 @ 0x4100000 │ │ │ │ │ @ instruction: 0xf0204639 │ │ │ │ │ - ldmiblt r8, {r0, r1, r2, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - bmi ca71c0 │ │ │ │ │ + ldmiblt r8, {r0, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + bmi ca708c │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, pc, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmple r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ │ andlt r5, r3, r0, lsl #26 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ @ instruction: 0xf00a4638 │ │ │ │ │ - @ instruction: 0x4605faf7 │ │ │ │ │ + strmi pc, [r5], -sp, lsl #23 │ │ │ │ │ @ instruction: 0xf00a4620 │ │ │ │ │ - @ instruction: 0x4602faf3 │ │ │ │ │ + strmi pc, [r2], -r9, lsl #23 │ │ │ │ │ mcrne 1, 3, fp, cr11, cr5, {3} │ │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ │ stcne 8, cr15, [r4], {17} │ │ │ │ │ svclt 0x0018290a │ │ │ │ │ andsle r2, r0, r1, lsl #8 │ │ │ │ │ ldrtmi r4, [r9], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf00b4630 │ │ │ │ │ - @ instruction: 0xe7d4fb3d │ │ │ │ │ + @ instruction: 0xe7d4fbd3 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ svclt 0x00084639 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #10 │ │ │ │ │ strcs r4, [r1], #-1578 @ 0xfffff9d6 │ │ │ │ │ - blx cd1a46 │ │ │ │ │ + blx ff251912 │ │ │ │ │ stccs 7, cr14, [r1, #-804] @ 0xfffffcdc │ │ │ │ │ mcrne 0, 5, sp, cr8, cr2, {7} │ │ │ │ │ @ instruction: 0xf8104440 │ │ │ │ │ @ instruction: 0xf1bccc04 │ │ │ │ │ svclt 0x00040f0d │ │ │ │ │ stcne 8, cr15, [r4], {-0} │ │ │ │ │ orrlt r4, r2, sp, lsl r6 │ │ │ │ │ adcmi r1, fp, #21248 @ 0x5300 │ │ │ │ │ strtmi sp, [r0], -sp, lsl #16 │ │ │ │ │ @ instruction: 0x3c011aac │ │ │ │ │ @ instruction: 0xf00a1939 │ │ │ │ │ - ldmdblt r0!, {r0, r1, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + ldmdblt r0!, {r0, r2, r4, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ movweq lr, #19208 @ 0x4b08 │ │ │ │ │ strcs r4, [r2], #-1573 @ 0xfffff9db │ │ │ │ │ stceq 8, cr15, [r4], {3} │ │ │ │ │ @ instruction: 0xf1b9e7d0 │ │ │ │ │ tstle r0, r0, lsl #30 │ │ │ │ │ - bl 224e64 │ │ │ │ │ + bl 224d30 │ │ │ │ │ andcs r0, r0, #335544320 @ 0x14000000 │ │ │ │ │ @ instruction: 0xf8032401 │ │ │ │ │ strb r2, [r5, r4, lsl #24] │ │ │ │ │ - svc 0x006af7ef │ │ │ │ │ - ldrdeq r2, [r4], -ip │ │ │ │ │ + stmda r4, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r3, r4, r0, lsl r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r4, r0, lsr #31 │ │ │ │ │ + ldrdeq r3, [r4], -r4 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ - bmi a272e8 │ │ │ │ │ - blmi a27310 │ │ │ │ │ + bmi a271b4 │ │ │ │ │ + blmi a271dc │ │ │ │ │ addlt r4, sp, sl, ror r4 │ │ │ │ │ strbtmi r4, [r8], -r0, lsl #13 │ │ │ │ │ strbtmi r4, [ip], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xf04f58d3 │ │ │ │ │ ldmdavs fp, {r8, fp} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ @ instruction: 0xf00b0300 │ │ │ │ │ - orrlt pc, r0, #9371648 @ 0x8f0000 │ │ │ │ │ + orrlt pc, r0, #606208 @ 0x94000 │ │ │ │ │ ldrtmi r6, [fp], -r9, lsr #16 │ │ │ │ │ @ instruction: 0x46204632 │ │ │ │ │ @ instruction: 0xff4cf7ff │ │ │ │ │ andle r2, r8, r1, lsl #16 │ │ │ │ │ eorle r2, r3, r2, lsl #16 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ strbmi sp, [r0], -r3, lsl #2 │ │ │ │ │ - ldmda sl!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r4, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi lr, [r0], -fp │ │ │ │ │ - @ instruction: 0xf8a8f00b │ │ │ │ │ + @ instruction: 0xf93ef00b │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf8a8f00b │ │ │ │ │ + @ instruction: 0xf93ef00b │ │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7f04640 │ │ │ │ │ - @ instruction: 0x4620e936 │ │ │ │ │ - @ instruction: 0xf87ef00b │ │ │ │ │ - bmi 41dafc │ │ │ │ │ + @ instruction: 0x4620e9d0 │ │ │ │ │ + @ instruction: 0xf914f00b │ │ │ │ │ + bmi 41d9c8 │ │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, sp, pc, lsl #2 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ strbmi lr, [r0], -lr, asr #15 │ │ │ │ │ - ldmda r6, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r0!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [r0], -r7, lsl #18 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - andcs lr, r2, r0, ror #26 │ │ │ │ │ + strdcs lr, [r2], -sl │ │ │ │ │ @ instruction: 0xf7efe7e5 │ │ │ │ │ - svclt 0x0000ef0c │ │ │ │ │ - andeq r2, r4, r4, asr #29 │ │ │ │ │ + svclt 0x0000efa6 │ │ │ │ │ + strdeq r2, [r4], -r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r4, lr, asr lr │ │ │ │ │ - andeq sp, r2, r0, lsl #23 │ │ │ │ │ + muleq r4, r2, pc @ │ │ │ │ │ + andeq sp, r2, r8, lsr ip │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ addlt r4, pc, lr, ror #21 │ │ │ │ │ ldrbtmi r4, [sl], #-3054 @ 0xfffff412 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930d │ │ │ │ │ @ instruction: 0xb3280300 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - svc 0x0026f7ef │ │ │ │ │ + svc 0x00c0f7ef │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ swpcs r8, r4, [r1] │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0x4605ed94 │ │ │ │ │ - bmi ff982280 │ │ │ │ │ + strmi lr, [r5], -lr, lsr #28 │ │ │ │ │ + bmi ff98214c │ │ │ │ │ mrscs r2, LR_svc │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff653b48 │ │ │ │ │ + ldcl 7, cr15, [r2], #-956 @ 0xfffffc44 │ │ │ │ │ strmi r4, [r6], -r2, ror #21 │ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - bl ff453b58 │ │ │ │ │ + stcl 7, cr15, [sl], #-956 @ 0xfffffc44 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ strmi r2, [r7], -r0, lsl #28 │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0901 │ │ │ │ │ tstle lr, r0, lsl #18 │ │ │ │ │ - bmi ff69dbb4 │ │ │ │ │ + bmi ff69da80 │ │ │ │ │ ldrbtmi r4, [sl], #-3030 @ 0xfffff42a │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ tsthi sp, r0, asr #32 @ │ │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ │ strdcs r8, [r2, -r0] │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0x4680eabc │ │ │ │ │ + pkhtbmi lr, r0, r6, asr #22 │ │ │ │ │ cmnle r8, r0, lsl #16 │ │ │ │ │ stmdbvs sl!, {r0, r1, r4, r5, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0xf0002b2a │ │ │ │ │ - bllt 1eb5f00 │ │ │ │ │ + bllt 1eb5dcc │ │ │ │ │ @ instruction: 0xf0002b6c │ │ │ │ │ vhadd.s8 d8, d16, d31 │ │ │ │ │ - blcs 1335f2c │ │ │ │ │ + blcs 1335df8 │ │ │ │ │ rschi pc, r9, r0 │ │ │ │ │ @ instruction: 0xf0402b61 │ │ │ │ │ stmdbvs fp!, {r0, r1, r2, r3, r4, r5, r7, pc}^ │ │ │ │ │ @ instruction: 0xf0003302 │ │ │ │ │ mcrge 1, 0, r8, cr2, cr15, {2} │ │ │ │ │ - @ instruction: 0xf00a4630 │ │ │ │ │ - stmdacs r0, {r0, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00b4630 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ │ cmnhi r3, r0 @ │ │ │ │ │ ldrtmi r2, [sl], -r1, lsl #6 │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [r4], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf04f812b │ │ │ │ │ stmdacs r3, {r0, fp} │ │ │ │ │ @ instruction: 0x4630d1f2 │ │ │ │ │ - @ instruction: 0xffdef00a │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - ldmibmi r9!, {r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf874f00b │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + ldmibmi r9!, {r1, r5, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0], {239} @ 0xef │ │ │ │ │ + stcl 7, cr15, [sl, #-956]! @ 0xfffffc44 │ │ │ │ │ ldmdavc r3!, {r0, r4, r5, sp, lr, pc}^ │ │ │ │ │ rsble r2, ip, ip, ror #22 │ │ │ │ │ adchi pc, sl, r0, lsl #4 │ │ │ │ │ @ instruction: 0xf0002b4c │ │ │ │ │ - blcs 1875f78 │ │ │ │ │ + blcs 1875e44 │ │ │ │ │ addshi pc, r0, r0, asr #32 │ │ │ │ │ ldrtmi sl, [r0], -r2, lsl #28 │ │ │ │ │ - @ instruction: 0xffb6f00a │ │ │ │ │ + @ instruction: 0xf84cf00b │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ movwcs r8, #4414 @ 0x113e │ │ │ │ │ ldrtmi r6, [sl], -r9, lsr #16 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ mcrne 14, 2, pc, cr3, cr1, {3} @ │ │ │ │ │ vqdmulh.s d18, d0, d1 │ │ │ │ │ @ instruction: 0xf1b88108 │ │ │ │ │ @ instruction: 0xf0400f00 │ │ │ │ │ stmibmi r7!, {r2, r3, r4, r6, r7, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [sl], #956 @ 0x3bc │ │ │ │ │ - @ instruction: 0xf00a4630 │ │ │ │ │ - andcs pc, r1, sp, lsr #31 │ │ │ │ │ + stcl 7, cr15, [r4, #-956] @ 0xfffffc44 │ │ │ │ │ + @ instruction: 0xf00b4630 │ │ │ │ │ + andcs pc, r1, r3, asr #16 │ │ │ │ │ strtmi lr, [r0], -fp, lsl #15 │ │ │ │ │ - svc 0x0054f7ef │ │ │ │ │ + svc 0x00eef7ef │ │ │ │ │ strtmi r4, [r0], -r1, lsr #19 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - mulcs r2, lr, ip │ │ │ │ │ + andcs lr, r2, r8, lsr sp │ │ │ │ │ strbmi lr, [sl], -r1, lsl #15 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r4, #-956]! @ 0xfffffc44 │ │ │ │ │ + cdp 7, 0, cr15, cr14, cr15, {7} │ │ │ │ │ vmull.p8 , d0, d6 │ │ │ │ │ stmdbvs sl!, {r1, r2, r4, r6, r7, pc} │ │ │ │ │ ldmiblt sl!, {r0, r1, r3, r4, r5, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ stmdbvs fp!, {r1, r2, r3, r5, r6, r7, pc}^ │ │ │ │ │ @ instruction: 0xf0403302 │ │ │ │ │ cdpcs 0, 0, cr8, cr0, cr3, {6} │ │ │ │ │ addshi pc, r4, r0, asr #32 │ │ │ │ │ andcs r6, r1, #40, 16 @ 0x280000 │ │ │ │ │ movwcs sl, #2305 @ 0x901 │ │ │ │ │ @ instruction: 0xf00d9301 │ │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ rschi pc, r6, r0, asr #32 │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - ldrb lr, [r0, ip, lsr #30] │ │ │ │ │ + ldrb lr, [r0, r6, asr #31] │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ cdpcs 0, 0, cr8, cr0, cr13, {6} │ │ │ │ │ addshi pc, r2, r0 │ │ │ │ │ @ instruction: 0xf1054631 │ │ │ │ │ - @ instruction: 0xf00a001c │ │ │ │ │ - strmi pc, [r7], -r1, lsr #31 │ │ │ │ │ + @ instruction: 0xf00b001c │ │ │ │ │ + @ instruction: 0x4607f837 │ │ │ │ │ stmdavs r8!, {r1, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf01f4639 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrtmi sp, [r2], -r8, ror #1 │ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ │ - ldmda sl, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi fe08fc04 │ │ │ │ │ + ldm r4!, {r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bmi fe08fad0 │ │ │ │ │ ldrbtmi r4, [sl], #-2937 @ 0xfffff487 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ │ @ instruction: 0x463ad151 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xe69743f0 │ │ │ │ │ - blmi 1c28730 │ │ │ │ │ + blmi 1c285fc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 36fdc0 │ │ │ │ │ + blls 36fc8c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ svclt 0x00080300 │ │ │ │ │ teqle lr, r0, lsl #6 │ │ │ │ │ @ instruction: 0x4629463a │ │ │ │ │ andlt r4, pc, r0, lsr #12 │ │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ │ - bcs 4f25c │ │ │ │ │ + bcs 4f128 │ │ │ │ │ svcge 0x0067f47f │ │ │ │ │ @ instruction: 0xe7357873 │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - stmdbmi ip!, {r2, r5, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi ip!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [ip], #-956 @ 0xfffffc44 │ │ │ │ │ - blcs 1bcfbc4 │ │ │ │ │ + stcl 7, cr15, [r6], {239} @ 0xef │ │ │ │ │ + blcs 1bcfa90 │ │ │ │ │ @ instruction: 0x4620d1f4 │ │ │ │ │ - cdp 7, 13, cr15, cr8, cr15, {7} │ │ │ │ │ + svc 0x0072f7ef │ │ │ │ │ strtmi r4, [r0], -r7, ror #18 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - str lr, [r2, r2, lsr #24] │ │ │ │ │ + @ instruction: 0xe782ecbc │ │ │ │ │ mvnle r2, lr, ror #22 │ │ │ │ │ - blmi 166873c │ │ │ │ │ + blmi 1668608 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 36fe1c │ │ │ │ │ + blls 36fce8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ │ @ instruction: 0x4629783a │ │ │ │ │ andlt r4, pc, r0, lsr #12 │ │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ │ - bmi 178f3cc │ │ │ │ │ + bmi 178f298 │ │ │ │ │ ldrbtmi r4, [sl], #-2896 @ 0xfffff4b0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ movwcs fp, #7944 @ 0x1f08 │ │ │ │ │ @ instruction: 0xf7efd0c0 │ │ │ │ │ - bmi 16114a8 │ │ │ │ │ + bmi 16115dc │ │ │ │ │ ldrbtmi r4, [sl], #-2889 @ 0xfffff4b7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ movwcs fp, #7944 @ 0x1f08 │ │ │ │ │ @ instruction: 0xe7f0d09f │ │ │ │ │ @ instruction: 0xf1051c71 │ │ │ │ │ @ instruction: 0xf00a001c │ │ │ │ │ - strmi pc, [r7], -r1, lsr #30 │ │ │ │ │ + @ instruction: 0x4607ffb7 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ stmdavs r8!, {r0, r2, r3, r5, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0x46394632 │ │ │ │ │ - ldc2 0, cr15, [r4], {13} │ │ │ │ │ + stc2 0, cr15, [sl], #52 @ 0x34 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ ldrb sl, [sl, -r5, ror #30]! │ │ │ │ │ stmdbge r1, {r3, r5, fp, sp, lr} │ │ │ │ │ - mrc2 0, 2, pc, cr4, cr15, {0} │ │ │ │ │ + mcr2 0, 7, pc, cr10, cr15, {0} @ │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff553df8 │ │ │ │ │ + stcl 7, cr15, [lr], #-956 @ 0xfffffc44 │ │ │ │ │ ldrtmi lr, [r0], -fp, lsr #14 │ │ │ │ │ - cdp2 0, 15, cr15, cr4, cr10, {0} │ │ │ │ │ + @ instruction: 0xff8af00a │ │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - cdp2 0, 15, cr15, cr4, cr10, {0} │ │ │ │ │ + @ instruction: 0xff8af00a │ │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7f04620 │ │ │ │ │ + @ instruction: 0xe71be81c │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - ldr lr, [fp, -r2, lsl #31] │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - ldmdbmi fp!, {r1, r2, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi fp!, {r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl fefd3e24 │ │ │ │ │ + mrrc 7, 14, pc, r8, cr15 @ │ │ │ │ │ @ instruction: 0x4620e71f │ │ │ │ │ - cdp 7, 6, cr15, cr12, cr15, {7} │ │ │ │ │ + svc 0x0006f7ef │ │ │ │ │ @ instruction: 0x46204937 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - @ instruction: 0xe716ebb6 │ │ │ │ │ + @ instruction: 0xe716ec50 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ ldmdbmi r4!, {r0, r2, r3, r4, r6, r7, r8, ip, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl feb53e48 │ │ │ │ │ + mcrr 7, 14, pc, r6, cr15 @ │ │ │ │ │ @ instruction: 0xf04fe700 │ │ │ │ │ strbt r0, [sl], r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ - stmdbmi pc!, {r3, r4, r6, r9, sl, fp, sp, lr, pc} @ │ │ │ │ │ + stmdbmi pc!, {r1, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl fe853e60 │ │ │ │ │ + ldc 7, cr15, [sl], #-956 @ 0xfffffc44 │ │ │ │ │ strtmi lr, [r0], -r1, lsl #14 │ │ │ │ │ - cdp 7, 4, cr15, cr14, cr15, {7} │ │ │ │ │ + cdp 7, 14, cr15, cr8, cr15, {7} │ │ │ │ │ strtmi r4, [r0], -fp, lsr #18 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - usat lr, #24, r8, lsl #23 │ │ │ │ │ + @ instruction: 0xe6f8ec32 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #18 │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - usat lr, #8, r2, lsl #23 │ │ │ │ │ - blmi 4a8764 │ │ │ │ │ + strbt lr, [r8], ip, lsr #24 │ │ │ │ │ + blmi 4a8630 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 36ff38 │ │ │ │ │ + blls 36fe04 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ orrle r0, r4, r0, lsl #6 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ pop {r0, r1, r2, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7ff43f0 │ │ │ │ │ strtmi fp, [r0], -pc, ror #21 │ │ │ │ │ - cdp 7, 2, cr15, cr14, cr15, {7} │ │ │ │ │ + cdp 7, 12, cr15, cr8, cr15, {7} │ │ │ │ │ @ instruction: 0x4620491e │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - andcs lr, r2, r8, ror fp │ │ │ │ │ + andcs lr, r2, r2, lsl ip │ │ │ │ │ @ instruction: 0x4620e65b │ │ │ │ │ - cdp 7, 2, cr15, cr4, cr15, {7} │ │ │ │ │ + cdp 7, 11, cr15, cr14, cr15, {7} │ │ │ │ │ @ instruction: 0x4620491a │ │ │ │ │ @ instruction: 0xf7ef4479 │ │ │ │ │ - strb lr, [lr], lr, ror #22 │ │ │ │ │ - andeq r2, r4, r2, lsl #28 │ │ │ │ │ + strb lr, [lr], r8, lsl #24 │ │ │ │ │ + andeq r2, r4, r6, lsr pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r2, r2, ror fp │ │ │ │ │ - andeq lr, r2, r2, lsr r8 │ │ │ │ │ - andeq r2, r4, r2, lsr #27 │ │ │ │ │ - andeq sp, r2, sl, ror fp │ │ │ │ │ - andeq lr, r2, sl, lsr r7 │ │ │ │ │ - andeq sp, r2, ip, lsl r9 │ │ │ │ │ - andeq r2, r4, lr, lsr #24 │ │ │ │ │ - andeq r2, r4, r8, lsl #24 │ │ │ │ │ - andeq sp, r2, r6, ror #20 │ │ │ │ │ - andeq sp, r2, r0, lsr sl │ │ │ │ │ - andeq r2, r4, ip, lsr #23 │ │ │ │ │ - andeq r2, r4, sl, lsl #23 │ │ │ │ │ - andeq r2, r4, lr, ror #22 │ │ │ │ │ - andeq lr, r2, lr, lsl #11 │ │ │ │ │ - andeq sp, r2, r6, lsl #18 │ │ │ │ │ - andeq sp, r2, r8, lsl #17 │ │ │ │ │ - andeq lr, r2, lr, lsr r5 │ │ │ │ │ - andeq sp, r2, sl, lsr #16 │ │ │ │ │ - andeq sp, r2, r0, lsl #17 │ │ │ │ │ - andeq lr, r2, r8, lsl #10 │ │ │ │ │ - muleq r4, r0, sl │ │ │ │ │ - @ instruction: 0x0002d7b0 │ │ │ │ │ - muleq r2, ip, r7 │ │ │ │ │ + andeq sp, r2, sl, lsr #24 │ │ │ │ │ + andeq lr, r2, r6, ror #18 │ │ │ │ │ + ldrdeq r2, [r4], -r6 │ │ │ │ │ + andeq sp, r2, r2, lsr ip │ │ │ │ │ + andeq lr, r2, lr, ror #16 │ │ │ │ │ + andeq sp, r2, r4, lsl #21 │ │ │ │ │ + andeq r2, r4, r2, ror #26 │ │ │ │ │ + andeq r2, r4, ip, lsr sp │ │ │ │ │ + andeq sp, r2, lr, lsl fp │ │ │ │ │ + andeq sp, r2, r8, ror #21 │ │ │ │ │ + andeq r2, r4, r0, ror #25 │ │ │ │ │ + @ instruction: 0x00042cbe │ │ │ │ │ + andeq r2, r4, r2, lsr #25 │ │ │ │ │ + andeq lr, r2, r2, asr #13 │ │ │ │ │ + @ instruction: 0x0002d9be │ │ │ │ │ + andeq sp, r2, r0, asr #18 │ │ │ │ │ + andeq lr, r2, r2, ror r6 │ │ │ │ │ + andeq sp, r2, r2, ror #17 │ │ │ │ │ + andeq sp, r2, r8, lsr r9 │ │ │ │ │ + andeq lr, r2, ip, lsr r6 │ │ │ │ │ + andeq r2, r4, r4, asr #23 │ │ │ │ │ + andeq sp, r2, r8, ror #16 │ │ │ │ │ + andeq sp, r2, r4, asr r8 │ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00c0f8cc │ │ │ │ │ + addlt r4, r7, fp, ror sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2939 @ 0xfffff485 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9305 │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + addhi pc, r1, r0 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [r6, #956]! @ 0x3bc │ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ │ + smlabtcs r1, pc, r0, r8 @ │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + @ instruction: 0x4606ec14 │ │ │ │ │ + rsbsle r2, r2, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + strmi lr, [r7], -ip, ror #21 │ │ │ │ │ + vsub.i8 d18, d0, d1 │ │ │ │ │ + ldmdbvs r3!, {r1, r2, r7, pc}^ │ │ │ │ │ + @ instruction: 0xf8df2502 │ │ │ │ │ + @ instruction: 0xf04fb1b0 │ │ │ │ │ + movwcc r0, #10240 @ 0x2800 │ │ │ │ │ + svclt 0x00144b6a │ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [fp], #1147 @ 0x47b │ │ │ │ │ + ands r9, sl, r1, lsl #6 │ │ │ │ │ + strtmi sl, [r9], -r3, lsl #20 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + strmi lr, [r2], lr, lsl #20 │ │ │ │ │ + cmnlt sl, r3, lsl #20 │ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ │ + ldmdbvs r1!, {r0, r3, r5, r6, ip, lr, pc} │ │ │ │ │ + cmple sl, r0, lsl #18 │ │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ │ + ldmibvs r1!, {r0, r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ │ + stmdbcs r0, {r4, r5, fp, sp, lr} │ │ │ │ │ + @ instruction: 0x4651d17e │ │ │ │ │ + @ instruction: 0xffaaf00c │ │ │ │ │ + adcmi r3, pc, #4194304 @ 0x400000 │ │ │ │ │ + @ instruction: 0x4629db59 │ │ │ │ │ + @ instruction: 0xf8cd4620 │ │ │ │ │ + @ instruction: 0xf7ef800c │ │ │ │ │ + strmi lr, [r2], r8, lsl #21 │ │ │ │ │ + bicsle r2, fp, r0, lsl #16 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + b ff1d3ebc │ │ │ │ │ + cmple r7, r5, lsl #16 │ │ │ │ │ + @ instruction: 0x46204659 │ │ │ │ │ + bl 1b53ec8 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + ldc 7, cr15, [r0, #956] @ 0x3bc │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdacs r0, {r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + strmi sp, [r2], sl, asr #2 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdage r4, {r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + andshi pc, r0, sp, asr #17 │ │ │ │ │ + cdp2 0, 1, cr15, cr0, cr10, {0} │ │ │ │ │ + strtmi r9, [r0], -r1, lsl #18 │ │ │ │ │ + bl 14d3efc │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + ldcl 7, cr15, [r6, #-956]! @ 0xfffffc44 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf06fd138 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + bl ff853f20 │ │ │ │ │ + andcs lr, r0, sl, lsr #15 │ │ │ │ │ + blmi d6884c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 16ffdc │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + cmple ip, r0, lsl #6 │ │ │ │ │ + pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf0218ff0 │ │ │ │ │ + stmdbcs r1, {r4, r8} │ │ │ │ │ + ldmdavs r0!, {r1, r3, r5, r7, ip, lr, pc} │ │ │ │ │ + @ instruction: 0xf01f4651 │ │ │ │ │ + @ instruction: 0xe7a5fd79 │ │ │ │ │ + blcs 3cba4 │ │ │ │ │ + smlatbcs r1, r2, r0, sp │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #23 │ │ │ │ │ + @ instruction: 0xf7ef2101 │ │ │ │ │ + andcs lr, r1, r2, asr r9 │ │ │ │ │ + ldmdavs r0!, {r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00c4651 │ │ │ │ │ + @ instruction: 0xe793ff3f │ │ │ │ │ + @ instruction: 0xf04f4652 │ │ │ │ │ + @ instruction: 0x462031ff │ │ │ │ │ + bl ffbd3f80 │ │ │ │ │ + str r4, [sp, r2, lsl #13]! │ │ │ │ │ + @ instruction: 0xf04f2200 │ │ │ │ │ + @ instruction: 0x462031ff │ │ │ │ │ + bl ff9d3f90 │ │ │ │ │ + ldr r9, [lr, r3]! │ │ │ │ │ + stmdbcs r9, {r0, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ │ + vqadd.s8 d29, d0, d0 │ │ │ │ │ + strbmi r1, [r1, #-3079]! @ 0xfffff3f9 │ │ │ │ │ + stmdbcs r7, {r1, r2, r3, r4, ip, lr, pc} │ │ │ │ │ + ldmdbmi r9, {r0, r1, r2, r8, ip, lr, pc} │ │ │ │ │ + ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ │ + @ instruction: 0xf00c3108 │ │ │ │ │ + bls 115c74 │ │ │ │ │ + tstcs r0, r0, lsr r8 │ │ │ │ │ + @ instruction: 0xe76c61b1 │ │ │ │ │ + andcs r4, r3, #20, 18 @ 0x50000 │ │ │ │ │ + @ instruction: 0xf00c4479 │ │ │ │ │ + bls 115c60 │ │ │ │ │ + @ instruction: 0xe7f46830 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + ldmdbmi r0, {r1, r3, r4, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b ff8d3fdc │ │ │ │ │ + str r2, [r1, r2]! │ │ │ │ │ + andcs r4, r2, #212992 @ 0x34000 │ │ │ │ │ + tstcc r4, r9, ror r4 │ │ │ │ │ + @ instruction: 0xff02f00c │ │ │ │ │ + ldmdavs r0!, {r0, r1, r9, fp, ip, pc} │ │ │ │ │ + @ instruction: 0xf7efe7e1 │ │ │ │ │ + svclt 0x0000ec86 │ │ │ │ │ + andeq r2, r4, r6, lsl #22 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq ip, r2, sl, asr #12 │ │ │ │ │ + andeq sp, r2, r4, asr #27 │ │ │ │ │ + andeq r2, r4, ip, ror #19 │ │ │ │ │ + andeq r3, r4, sl, lsl r0 │ │ │ │ │ + andeq r3, r4, r4 │ │ │ │ │ + andeq sp, r2, sl, ror #14 │ │ │ │ │ + andeq r2, r4, r0, ror #31 │ │ │ │ │ + ldrlt fp, [r0, #-488] @ 0xfffffe18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [r0], #956 @ 0x3bc │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + strdcs sp, [r0, -r7] │ │ │ │ │ + @ instruction: 0xff28f01e │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + @ instruction: 0xf7efb129 │ │ │ │ │ + andcs lr, r1, r2, lsr r9 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7ef4770 │ │ │ │ │ + ubfx lr, r2, #26, #25 │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldcl 7, cr15, [ip], #-956 @ 0xfffffc44 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdacs r0, {r1, r3, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf01cd0f7 │ │ │ │ │ + strmi pc, [r1], -r5, lsl #20 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + @ instruction: 0x2001e8b8 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ │ + addlt r4, r2, pc, lsr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2879 @ 0xfffff4c1 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9301 │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + tstcs r1, sl, lsr r0 │ │ │ │ │ + @ instruction: 0xf7ef4604 │ │ │ │ │ + stmdacs r0, {r1, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + qaddcs sp, r1, r1 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + strmi lr, [r5], -r0, asr #21 │ │ │ │ │ + tstcs r2, r0, ror r3 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdacs r0, {r3, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, #82 @ 0x52 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + bl cd40f8 │ │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ + strbtmi sp, [r8], -sl, asr #32 │ │ │ │ │ + stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + andhi pc, r0, sp, asr #17 │ │ │ │ │ + stc2 0, cr15, [r4, #-40] @ 0xffffffd8 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + cdp 7, 3, cr15, cr2, cr15, {7} │ │ │ │ │ + movwlt r4, #34311 @ 0x8607 │ │ │ │ │ + tstcs r3, r2, asr #12 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + @ instruction: 0x4602eb1e │ │ │ │ │ + strbmi r4, [r0, #-1543] @ 0xfffff9f9 │ │ │ │ │ + @ instruction: 0x4631dd18 │ │ │ │ │ + @ instruction: 0xf01e4628 │ │ │ │ │ + @ instruction: 0x4602ff95 │ │ │ │ │ + ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ + ldcl 7, cr15, [lr], #-956 @ 0xfffffc44 │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 79e188 │ │ │ │ │ + ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r1, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r2, ip, lsr #2 │ │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf7ef33ff │ │ │ │ │ + ldmdbmi r5, {r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4620463a │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + strdcs lr, [r2], -r4 │ │ │ │ │ + strtmi lr, [r0], -r3, ror #15 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + mrrc 7, 14, pc, r8, cr15 @ │ │ │ │ │ + strtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + ldrb lr, [r0, r8, lsl #20]! │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ef33ff │ │ │ │ │ + stmdbmi r9, {r2, r3, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + ubfx lr, r8, #25, #3 │ │ │ │ │ + bl fe9d41b4 │ │ │ │ │ + andeq r2, r4, sl, asr r8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r2, r4, lr, asr #15 │ │ │ │ │ + andeq sp, r2, r8, lsl r4 │ │ │ │ │ + ldrdeq sp, [r2], -r8 │ │ │ │ │ + andeq sp, r2, ip, asr #7 │ │ │ │ │ + ldrlt fp, [r0, #-848] @ 0xfffffcb0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + bl ff2541e4 │ │ │ │ │ + smlatbcs r1, r0, r1, fp │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + cmnlt r8, r8, lsr sl │ │ │ │ │ + stmdblt fp!, {r0, r1, r8, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0xf00c6840 │ │ │ │ │ + @ instruction: 0xf7effb43 │ │ │ │ │ + mcrr 13, 8, lr, r1, cr0 │ │ │ │ │ + @ instruction: 0x46200b10 │ │ │ │ │ + ldm r6, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdbmi r4, {r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stmib r0, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldclt 0, cr2, [r0, #-8] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + andeq sp, r2, lr, lsr r5 │ │ │ │ │ + eorsle r2, fp, r0, lsl #16 │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb6d47c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + strdcs r0, [r1, -r0] │ │ │ │ │ + @ instruction: 0xf7ef4604 │ │ │ │ │ + teqlt r0, #152, 22 @ 0x26000 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + b 1d4250 │ │ │ │ │ + andcs r4, r0, r5, lsl #12 │ │ │ │ │ + stmdbvs r9!, {r0, r2, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ + stmdavs lr!, {r0, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ + blx 952322 │ │ │ │ │ + andle r4, lr, r6, lsl #5 │ │ │ │ │ + @ instruction: 0xf01f6828 │ │ │ │ │ + ldrhlt pc, [r0, #-177] @ 0xffffff4f @ │ │ │ │ │ + tstcs r1, r0, lsr #12 │ │ │ │ │ + svc 0x00caf7ee │ │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ + @ instruction: 0xf00c6828 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4620d1f4 │ │ │ │ │ + ldc 7, cr15, [lr], #-956 @ 0xfffffc44 │ │ │ │ │ + strtmi r4, [r0], -r8, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + andcs lr, r2, r8, lsl #19 │ │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ │ + ldc 7, cr15, [r4], #-956 @ 0xfffffc44 │ │ │ │ │ + strtmi r4, [r0], -r4, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + @ instruction: 0xe7f4e97e │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + andeq sp, r2, r0, lsl #10 │ │ │ │ │ + ldrdeq sp, [r2], -r4 │ │ │ │ │ + ldrlt fp, [r0, #-800] @ 0xfffffce0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + bl 15542cc │ │ │ │ │ + tstcs r1, r0, ror r1 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + teqlt r8, r4, asr #19 │ │ │ │ │ + strtmi r7, [r0], -r1, lsl #24 │ │ │ │ │ + smlabtne r0, r1, r3, pc @ │ │ │ │ │ + svc 0x0092f7ee │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdbmi r4, {r1, r3, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + ldmdb r2, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldclt 0, cr2, [r0, #-8] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + andeq sp, r2, lr, lsr #9 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ + bl feb78f60 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi a9a2c0 │ │ │ │ │ + blmi ac2578 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #14363 @ 0x381b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + eorsle r2, sl, r0, lsl #16 │ │ │ │ │ + strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ + bl 7d4338 │ │ │ │ │ + @ instruction: 0x2101b3b8 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + tstcs r2, sl, lsr fp │ │ │ │ │ + cdp 6, 11, cr4, cr0, cr0, {1} │ │ │ │ │ + @ instruction: 0xf7ef8b40 │ │ │ │ │ + strmi lr, [r5], -r8, lsl #19 │ │ │ │ │ + tstcs r3, r8, asr #6 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + @ instruction: 0xeefceb2e │ │ │ │ │ + vabs.f64 d7, d8 │ │ │ │ │ + strls r8, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ │ + bcc fe451c08 │ │ │ │ │ + andcc pc, r4, sp, lsl #17 │ │ │ │ │ + blx fec523b4 │ │ │ │ │ + blvc ff251fa8 │ │ │ │ │ + stmdbge r1, {r8, r9, sp} │ │ │ │ │ + bcs fe451c1c │ │ │ │ │ + @ instruction: 0xf8e2f01d │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + svc 0x0040f7ee │ │ │ │ │ + bmi 41e3d4 │ │ │ │ │ + ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r3, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r5, r0, lsl r1 │ │ │ │ │ + blhi d16dc │ │ │ │ │ + andcs fp, r0, r0, lsr sp │ │ │ │ │ + strmi lr, [r1], -pc, ror #15 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdbmi r7, {r2, r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + bl ff4543bc │ │ │ │ │ + strb r2, [r4, r2]! │ │ │ │ │ + b fe7d43c4 │ │ │ │ │ + strdeq r2, [r4], -r4 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r2, r4, r6, lsl #11 │ │ │ │ │ + andeq sp, r2, r6, lsl #8 │ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ │ + rsble r2, ip, r0, lsl #16 │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00e0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + b ff0543f4 │ │ │ │ │ + rsble r2, r0, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + stmdb lr!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ + bmi 10ca53c │ │ │ │ │ + mrscs r2, LR_svc │ │ │ │ │ + ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ + svc 0x0072f7ee │ │ │ │ │ + strmi r2, [r7], -r3, lsl #2 │ │ │ │ │ + bleq f11adc │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + mrrc 15, 1, lr, r1, cr4 │ │ │ │ │ + cmplt pc, #16, 22 @ 0x4000 │ │ │ │ │ + blcs 3093c │ │ │ │ │ + @ instruction: 0xf7eed159 │ │ │ │ │ + @ instruction: 0xf897ee28 │ │ │ │ │ + strmi ip, [r5], -r0 │ │ │ │ │ + ldmdavs r0!, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ │ + strmi r4, [r9], r8, lsr #13 │ │ │ │ │ + svceq 0x0065f1bc │ │ │ │ │ + @ instruction: 0xf1bcd01f │ │ │ │ │ + svclt 0x00040f73 │ │ │ │ │ + strmi r4, [fp], -sl, lsr #12 │ │ │ │ │ + @ instruction: 0xf00cd007 │ │ │ │ │ + stmdane sl!, {r0, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + movweq lr, #31553 @ 0x7b41 │ │ │ │ │ + @ instruction: 0x46906830 │ │ │ │ │ + @ instruction: 0xf00d4699 │ │ │ │ │ + orrslt pc, r8, #1523712 @ 0x174000 │ │ │ │ │ + strbmi r4, [r9], -r0, asr #12 │ │ │ │ │ + mcrr 7, 14, pc, r6, cr15 @ │ │ │ │ │ + bleq 4515bc │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + andcs lr, r1, lr, asr pc │ │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ + ldmfd sp!, {sp} │ │ │ │ │ + @ instruction: 0xf00c83f8 │ │ │ │ │ + stmdacs r1, {r0, r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + movweq pc, #369 @ 0x171 @ │ │ │ │ │ + movwcs fp, #8108 @ 0x1fac │ │ │ │ │ + stccs 3, cr2, [r1, #-0] │ │ │ │ │ + movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ + andeq pc, r0, #-1073741795 @ 0xc000001d │ │ │ │ │ + movwcs fp, #4008 @ 0xfa8 │ │ │ │ │ + stmdane fp!, {r0, r1, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ │ + bl 10705b0 │ │ │ │ │ + ldrmi r0, [r8], r7, lsl #18 │ │ │ │ │ + @ instruction: 0x464b461a │ │ │ │ │ + ldrdcs lr, [r0], -r5 │ │ │ │ │ + @ instruction: 0x46204770 │ │ │ │ │ + bl 8d44c0 │ │ │ │ │ + @ instruction: 0x46204914 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + andcs lr, r2, ip, ror #16 │ │ │ │ │ + mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + ldmdbmi r0, {r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stmda r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x4620e7f3 │ │ │ │ │ + bl 3d44e8 │ │ │ │ │ + strtmi r4, [r0], -ip, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + ubfx lr, r8, #16, #11 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + stmdbmi r9, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stmda lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + svclt 0x0000e7e1 │ │ │ │ │ + ... │ │ │ │ │ + ldrdeq sp, [r2], -sl │ │ │ │ │ + andeq sp, r2, r0, lsl r3 │ │ │ │ │ + andeq sp, r2, r2, lsr r3 │ │ │ │ │ + andeq sp, r2, r0, lsr r3 │ │ │ │ │ + andeq sp, r2, lr, ror #5 │ │ │ │ │ + ldrblt fp, [r0, #-856]! @ 0xfffffca8 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + strcs r4, [r2], -r5, lsl #12 │ │ │ │ │ + cdp 7, 10, cr15, cr8, cr14, {7} │ │ │ │ │ + bicslt r4, r0, r4, lsl #12 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ + @ instruction: 0xff2cf019 │ │ │ │ │ + svclt 0x000c2800 │ │ │ │ │ + tstcs r4, ip, lsl #2 │ │ │ │ │ + @ instruction: 0xf01a4620 │ │ │ │ │ + stmdblt r0, {r0, r2, r3, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + tstle r4, r1, lsl #28 │ │ │ │ │ + @ instruction: 0xf7ef4628 │ │ │ │ │ + ldrdcs lr, [r1], -r0 │ │ │ │ │ + @ instruction: 0x2601bd70 │ │ │ │ │ + strmi lr, [r1], -sl, ror #15 │ │ │ │ │ + @ instruction: 0xf7ee4628 │ │ │ │ │ + andcs lr, r1, r2, lsr #29 │ │ │ │ │ + andcs fp, r0, r0, ror sp │ │ │ │ │ + andcs fp, r0, r0, ror sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + eorsle r2, pc, r0, lsl #16 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ + bl feb6d7d4 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + strdcs r0, [r1, -r0] │ │ │ │ │ + @ instruction: 0xf7ef4605 │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + tstcs r1, r4, lsr r0 │ │ │ │ │ + @ instruction: 0xf7ef4628 │ │ │ │ │ + @ instruction: 0x4604e85a │ │ │ │ │ + stmdbvs r1, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ │ + teqle r5, r0, lsl #18 │ │ │ │ │ + ldrbeq r6, [fp, -r3, asr #17] │ │ │ │ │ + stmvs r3, {r0, r1, r2, r8, sl, ip, lr, pc} │ │ │ │ │ + stmdavs r0, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ │ + ldc2 0, cr15, [r4], {12} │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + stmdavs r0!, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ + ldc2l 0, cr15, [r4, #-48] @ 0xffffffd0 │ │ │ │ │ + movwcs r6, #2208 @ 0x8a0 │ │ │ │ │ + tstlt r8, r3, lsr #32 │ │ │ │ │ + stc2 0, cr15, [r8, #48]! @ 0x30 │ │ │ │ │ + movwcs r6, #2144 @ 0x860 │ │ │ │ │ + smlatblt r8, r3, r0, r6 │ │ │ │ │ + stc2 0, cr15, [r2, #48]! @ 0x30 │ │ │ │ │ + andseq pc, ip, r4, lsl #2 │ │ │ │ │ + rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ + blx ff652660 │ │ │ │ │ + subeq pc, r8, r4, lsl #2 │ │ │ │ │ + blx ff552668 │ │ │ │ │ + tstcs r1, r8, lsr #12 │ │ │ │ │ + cdp 7, 0, cr15, cr2, cr14, {7} │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + @ instruction: 0xf7ef4628 │ │ │ │ │ + stmdbmi r4, {r1, r3, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ + svc 0x00c2f7ee │ │ │ │ │ + ldclt 0, cr2, [r8, #-8]! │ │ │ │ │ + @ instruction: 0xe7e5301c │ │ │ │ │ + andeq sp, r2, sl, lsr #4 │ │ │ │ │ + ldrlt fp, [r8, #-960]! @ 0xfffffc40 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + blhi d1b2c │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldmib r8, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xecbdb918 │ │ │ │ │ + andcs r8, r0, r2, lsl #22 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + strmi lr, [r5], -r4, lsl #16 │ │ │ │ │ + rscsle r2, r4, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + stmib r8!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + blhi 105216c │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + stmib r2!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + cdp 6, 15, cr4, cr12, cr8, {1} │ │ │ │ │ + vnmla.f64 d7, d23, d8 │ │ │ │ │ + @ instruction: 0xeefd1a90 │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + @ instruction: 0xf01f2a90 │ │ │ │ │ + mcr 8, 0, pc, cr0, cr9, {2} @ │ │ │ │ │ + @ instruction: 0x46200a10 │ │ │ │ │ + bleq ff0521b4 │ │ │ │ │ + cdp 7, 5, cr15, cr0, cr14, {7} │ │ │ │ │ + ldc 0, cr2, [sp], #4 │ │ │ │ │ + vldmdblt r8!, {d8} │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + ldrlt fp, [r8, #-832]! @ 0xfffffcc0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldmdb lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strmi lr, [r5], -ip, asr #31 │ │ │ │ │ + rscsle r2, r6, r0, lsl #16 │ │ │ │ │ + tstcs r2, r0, lsr #12 │ │ │ │ │ + ldmdb r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blvc ff05230c │ │ │ │ │ + cdp 6, 1, cr4, cr7, cr8, {1} │ │ │ │ │ + @ instruction: 0xf01e1a90 │ │ │ │ │ + vmls.f64 d15, d16, d13 │ │ │ │ │ + @ instruction: 0x46200a10 │ │ │ │ │ + bleq ff052210 │ │ │ │ │ + cdp 7, 2, cr15, cr2, cr14, {7} │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ + bl feb79350 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 91a6d0 │ │ │ │ │ + blmi 942964 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #14363 @ 0x381b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + tstcs r2, r0, ror r3 │ │ │ │ │ + @ instruction: 0xf7ef4604 │ │ │ │ │ + cmplt r8, #40, 18 @ 0xa0000 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + stmdb r2, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + blhi 105223c │ │ │ │ │ + svc 0x0090f7ee │ │ │ │ │ + mrc 1, 7, fp, cr12, cr0, {7} │ │ │ │ │ + andls r7, r2, r8, asr #23 │ │ │ │ │ + bcc fe451fe8 │ │ │ │ │ + andcc pc, r4, sp, lsl #17 │ │ │ │ │ + @ instruction: 0xf8c0f000 │ │ │ │ │ + @ instruction: 0xf01ca901 │ │ │ │ │ + strmi pc, [r1], -sp, lsl #29 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + andcs lr, r1, r6, asr sp │ │ │ │ │ + blmi 3e8fe8 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls f0818 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + tstle r0, r0, lsl #6 │ │ │ │ │ + ldc 0, cr11, [sp], #16 │ │ │ │ │ + vldrlt d8, [r0, #-8] │ │ │ │ │ + strb r2, [pc, r0]! │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + stcl 7, cr15, [r0, #-952] @ 0xfffffc48 │ │ │ │ │ + strtmi r4, [r0], -r7, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ef4479 │ │ │ │ │ + andcs lr, r2, r6, ror #19 │ │ │ │ │ + @ instruction: 0xf7efe7e4 │ │ │ │ │ + svclt 0x0000e8b4 │ │ │ │ │ + andeq r2, r4, r4, lsl #4 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x000421b0 │ │ │ │ │ + andeq sp, r2, r0, lsr r0 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x0068f8cc │ │ │ │ │ + adclt r4, r0, r6, lsr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2870 @ 0xfffff4ca │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f931f │ │ │ │ │ + bicslt r0, r8, #0, 6 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stmia lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + suble r2, pc, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + svc 0x003cf7ee │ │ │ │ │ + cmnlt r8, #5242880 @ 0x500000 │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4606ed96 │ │ │ │ │ + tstcs r4, r0, asr #6 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + mrc 8, 7, lr, cr12, cr12, {6} │ │ │ │ │ + vstr d23, [sp, #768] @ 0x300 │ │ │ │ │ + @ instruction: 0xf89d7a01 │ │ │ │ │ + svccs 0x00037004 │ │ │ │ │ + tstcs r3, sl, lsr #32 │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + mrc 8, 5, lr, cr12, cr0, {6} │ │ │ │ │ + @ instruction: 0xf10d0bc0 │ │ │ │ │ + ldrtmi r0, [fp], -r8, lsl #16 │ │ │ │ │ + @ instruction: 0x46404631 │ │ │ │ │ + bcs 4520ac │ │ │ │ │ + @ instruction: 0xf011b292 │ │ │ │ │ + strbmi pc, [r1], -r5, asr #29 @ │ │ │ │ │ + @ instruction: 0xf01e4628 │ │ │ │ │ + vmls.f32 s30, s0, s7 │ │ │ │ │ + @ instruction: 0x46200a10 │ │ │ │ │ + bleq ff052364 │ │ │ │ │ + ldcl 7, cr15, [r8, #-952]! @ 0xfffffc48 │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 55e890 │ │ │ │ │ + ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, pc, lsl fp │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + eorlt sp, r0, sl, lsl r1 │ │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ + @ instruction: 0x46204639 │ │ │ │ │ + stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ + ldcl 7, cr15, [r8, #952]! @ 0x3b8 │ │ │ │ │ + @ instruction: 0x46024631 │ │ │ │ │ + @ instruction: 0xf0114640 │ │ │ │ │ + ldrb pc, [r8, r9, lsl #31] @ │ │ │ │ │ + cdp 6, 11, cr4, cr15, cr0, {1} │ │ │ │ │ + @ instruction: 0xf7ee0b00 │ │ │ │ │ + stmdbmi r7, {r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + cdp 7, 8, cr15, cr8, cr14, {7} │ │ │ │ │ + ldrb r2, [sl, r2] │ │ │ │ │ + ldmda r4!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r2, r4, r2, asr r1 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r2, r4, r6, asr #1 │ │ │ │ │ + ldrdeq ip, [r2], -sl │ │ │ │ │ + @ instruction: 0xf01cb108 │ │ │ │ │ + @ instruction: 0x4770bbbb │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb6dafc │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + strdcs r0, [r0], -r8 │ │ │ │ │ + blx 1bd297a │ │ │ │ │ + tstlt r8, r4, lsl #12 │ │ │ │ │ + @ instruction: 0xf81ef01d │ │ │ │ │ + ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ + bl feb6db1c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + strdlt r0, [r3], r0 @ │ │ │ │ │ + stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ + ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ + ldrbtmi r2, [r9], #-20 @ 0xffffffec │ │ │ │ │ + @ instruction: 0xf0099300 │ │ │ │ │ + andlt pc, r3, r9, lsl sp @ │ │ │ │ │ + blx 154ab2 │ │ │ │ │ + @ instruction: 0xffffffbf │ │ │ │ │ + @ instruction: 0xffffffc3 │ │ │ │ │ + ldrlt fp, [r8, #-824]! @ 0xfffffcc8 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r8, #952] @ 0x3b8 │ │ │ │ │ + svclt 0x00182805 │ │ │ │ │ + andsle r2, sl, r0, lsl #10 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + stmda r6!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdacs r0, {r2, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 0, cr13, [r0, #-988] @ 0xfffffc24 │ │ │ │ │ + tstcs r1, ip, lsl #30 │ │ │ │ │ + @ instruction: 0xf01a2102 │ │ │ │ │ + strmi pc, [r1], -fp, lsr #23 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + andcs lr, r1, lr, asr ip │ │ │ │ │ + andcs fp, r0, r8, lsr sp │ │ │ │ │ + stmdbmi sl, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + cdp 7, 2, cr15, cr0, cr14, {7} │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + stmda r4, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0xf06fed78 │ │ │ │ │ + strmi r0, [r5], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0xe7cfeeb2 │ │ │ │ │ + strdeq ip, [r2], -lr │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + svc 0x00ecf7ee │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf01ad0f7 │ │ │ │ │ + @ instruction: 0x4620fb5b │ │ │ │ │ + @ instruction: 0xf7ee2101 │ │ │ │ │ + andcs lr, r1, r8, lsr #24 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb6dc10 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 8da9d8 │ │ │ │ │ + blmi 902c24 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #6171 @ 0x181b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + tstcs r1, r8, asr #6 │ │ │ │ │ + @ instruction: 0xf7ee4604 │ │ │ │ │ + cmnlt r8, r4, asr #31 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + cdp 7, 3, cr15, cr2, cr14, {7} │ │ │ │ │ + stmdbvs r3, {r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ + tstcs r4, r3, asr #18 │ │ │ │ │ + smlabteq r1, r0, r2, pc @ │ │ │ │ │ + strbtmi r6, [sl], -r0, asr #16 │ │ │ │ │ + @ instruction: 0xf00b9300 │ │ │ │ │ + ldmiblt r0!, {r0, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7ef4620 │ │ │ │ │ + ldmdbmi r4, {r3, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stcl 7, cr15, [r0, #952] @ 0x3b8 │ │ │ │ │ + bmi 49ea70 │ │ │ │ │ + ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r1, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r2, r1, lsl r1 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + blls 50a48 │ │ │ │ │ + bleq 52584 │ │ │ │ │ + blcc 82f18 │ │ │ │ │ + bcc 452290 │ │ │ │ │ + bleq ff052574 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + andcs lr, r1, r0, ror ip │ │ │ │ │ + @ instruction: 0xf7eee7e3 │ │ │ │ │ + svclt 0x0000ef52 │ │ │ │ │ + andeq r1, r4, ip, lsr pc │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq ip, r2, r6, asr #28 │ │ │ │ │ + andeq r1, r4, lr, ror #29 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x0070f8cc │ │ │ │ │ + addslt r4, lr, lr, asr #20 │ │ │ │ │ + strmi r4, [r4], -lr, asr #22 │ │ │ │ │ + svcmi 0x004e447a │ │ │ │ │ + ldmpl r3, {r0, r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + subsle r2, r3, r0, lsl #16 │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + cdp 7, 5, cr15, cr12, cr14, {7} │ │ │ │ │ + stmdacs r2, {r1, r2, r9, sl, lr} │ │ │ │ │ + stmdacs r3, {r0, r1, r2, r3, r5, r6, ip, lr, pc} │ │ │ │ │ + stmdacs r1, {r0, r1, r2, r4, r6, ip, lr, pc} │ │ │ │ │ + andcs sp, r1, #14 │ │ │ │ │ + @ instruction: 0x46202174 │ │ │ │ │ + cdp 7, 4, cr15, cr4, cr14, {7} │ │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ + blmi 108ac6c │ │ │ │ │ + stmib r0, {r9, sp}^ │ │ │ │ │ + addvs r2, r2, r0, lsl #4 │ │ │ │ │ + @ instruction: 0xe01a58fc │ │ │ │ │ + mcr2 0, 7, pc, cr10, cr14, {0} @ │ │ │ │ │ + @ instruction: 0x46804632 │ │ │ │ │ + @ instruction: 0x46202174 │ │ │ │ │ + cdp 7, 3, cr15, cr2, cr14, {7} │ │ │ │ │ + @ instruction: 0x46054b3a │ │ │ │ │ + suble r2, r6, r0, lsl #16 │ │ │ │ │ + stmib r5, {r9, sp}^ │ │ │ │ │ + adcvs r8, sl, r0, lsl #4 │ │ │ │ │ + ldmdavs r8, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr} │ │ │ │ │ + ldmib lr!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldc 7, cr15, [r6, #-952] @ 0xfffffc48 │ │ │ │ │ + ldmpl ip!, {r1, r4, r5, r8, r9, fp, lr}^ │ │ │ │ │ + @ instruction: 0xf046b108 │ │ │ │ │ + movwcs r0, #38416 @ 0x9610 │ │ │ │ │ + stmib r5, {r5, fp, sp, lr}^ │ │ │ │ │ + @ instruction: 0xf7ee6304 │ │ │ │ │ + @ instruction: 0x4669e9f2 │ │ │ │ │ + bl ff754b14 │ │ │ │ │ + svclt 0x00083001 │ │ │ │ │ + movwpl pc, #1103 @ 0x44f @ │ │ │ │ │ + andeq pc, r1, #79 @ 0x4f │ │ │ │ │ + tsteq r0, pc, asr #32 @ │ │ │ │ │ + svclt 0x00186820 │ │ │ │ │ + @ instruction: 0xf7ee9b0c │ │ │ │ │ + @ instruction: 0xf105eeb2 │ │ │ │ │ + @ instruction: 0xf00a001c │ │ │ │ │ + @ instruction: 0xf105f825 │ │ │ │ │ + @ instruction: 0xf00a0048 │ │ │ │ │ + andcs pc, r1, r1, lsr #16 │ │ │ │ │ + blmi 7a9414 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 770bfc │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xd12f0300 │ │ │ │ │ + pop {r1, r2, r3, r4, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf01e81f0 │ │ │ │ │ + andcs pc, r1, #3376 @ 0xd30 │ │ │ │ │ + cmncs r4, r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + blmi 692364 │ │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ + @ instruction: 0x4620d1b8 │ │ │ │ │ + svc 0x00c4f7ee │ │ │ │ │ + @ instruction: 0x46204916 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + andcs lr, r2, lr, lsl #26 │ │ │ │ │ + @ instruction: 0xf01ee7dc │ │ │ │ │ + andcs pc, r1, #2640 @ 0xa50 │ │ │ │ │ + cmncs r4, r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4605edd6 │ │ │ │ │ + rscle r2, sl, r0, lsl #16 │ │ │ │ │ + andcs r4, r0, #9216 @ 0x2400 │ │ │ │ │ + andhi lr, r0, #192, 18 @ 0x300000 │ │ │ │ │ + ldmpl ip!, {r1, r7, sp, lr}^ │ │ │ │ │ + @ instruction: 0xf7ee6820 │ │ │ │ │ + @ instruction: 0xf7eee9a2 │ │ │ │ │ + @ instruction: 0xe7a3ecba │ │ │ │ │ + cdp 7, 10, cr15, cr2, cr14, {7} │ │ │ │ │ + andeq r1, r4, ip, lsl #29 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r1, r4, r8, lsl #29 │ │ │ │ │ + andeq r0, r0, r0, asr r6 │ │ │ │ │ + andeq r0, r0, r0, lsr r6 │ │ │ │ │ + andeq r1, r4, ip, asr #27 │ │ │ │ │ + andeq r0, r0, r4, ror #12 │ │ │ │ │ + strdeq ip, [r2], -ip @ │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x0068f8cc │ │ │ │ │ + adclt r4, r0, r4, lsr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2868 @ 0xfffff4cc │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f931f │ │ │ │ │ + biclt r0, r0, #0, 6 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + cdp 7, 11, cr15, cr6, cr14, {7} │ │ │ │ │ + suble r2, ip, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [r4, #-952]! @ 0xfffffc48 │ │ │ │ │ + cmnlt r0, #5242880 @ 0x500000 │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4606eb7e │ │ │ │ │ + tstcs r4, r8, lsr #6 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + cdp 14, 15, cr14, cr12, cr4, {6} │ │ │ │ │ + vstr d23, [sp, #768] @ 0x300 │ │ │ │ │ + @ instruction: 0xf89d7a01 │ │ │ │ │ + svccs 0x00037004 │ │ │ │ │ + tstcs r3, r7, lsr #32 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + mrc 14, 5, lr, cr12, cr8, {5} │ │ │ │ │ + @ instruction: 0xf10d0bc0 │ │ │ │ │ + ldrtmi r0, [fp], -r8, lsl #16 │ │ │ │ │ + @ instruction: 0x46404631 │ │ │ │ │ + bcs 4524dc │ │ │ │ │ + @ instruction: 0xf011b292 │ │ │ │ │ + strbmi pc, [r1], -sp, lsr #25 @ │ │ │ │ │ + @ instruction: 0xf01e4628 │ │ │ │ │ + @ instruction: 0x4601f89d │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + andcs lr, r1, lr, asr #21 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 4e950c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 7f0d2c │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + tstle r9, r0, lsl #6 │ │ │ │ │ + pop {r5, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x463981f0 │ │ │ │ │ + @ instruction: 0xf10d4620 │ │ │ │ │ + @ instruction: 0xf7ee0808 │ │ │ │ │ + ldrtmi lr, [r1], -r4, ror #23 │ │ │ │ │ + strbmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + ldc2l 0, cr15, [r4, #-68]! @ 0xffffffbc │ │ │ │ │ + @ instruction: 0x4601e7db │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdbmi r7, {r1, r2, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + ldcl 7, cr15, [r4], #-952 @ 0xfffffc48 │ │ │ │ │ + ldrb r2, [fp, r2] │ │ │ │ │ + cdp 7, 2, cr15, cr0, cr14, {7} │ │ │ │ │ + andeq r1, r4, r2, lsr #26 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + muleq r4, ip, ip │ │ │ │ │ + @ instruction: 0x0002c8b2 │ │ │ │ │ + ldrlt fp, [r0, #-840] @ 0xfffffcb8 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + cdp 7, 4, cr15, cr6, cr14, {7} │ │ │ │ │ + smlabbcs r1, r8, r1, fp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + ldrhlt lr, [r0, #-198] @ 0xffffff3a │ │ │ │ │ + blx ff8d2daa │ │ │ │ │ + beq 452540 │ │ │ │ │ + cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ + @ instruction: 0xf7ee0bc0 │ │ │ │ │ + andcs lr, r1, r8, lsl fp │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + @ instruction: 0x4620bd10 │ │ │ │ │ + bleq 52854 │ │ │ │ │ + bl 3d4d14 │ │ │ │ │ + strtmi r4, [r0], -r4, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + andcs lr, r2, r0, asr #24 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + andeq ip, r2, r8, ror fp │ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00c0f8cc │ │ │ │ │ + addlt r4, r7, r3, lsl #21 │ │ │ │ │ + ldrbtmi r4, [sl], #-2947 @ 0xfffff47d │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9305 │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + tstcs r1, fp, rrx │ │ │ │ │ + @ instruction: 0xf7ee4604 │ │ │ │ │ + stmdacs r0, {r2, r3, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + addhi pc, pc, r0 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + cdp 7, 0, cr15, cr4, cr14, {7} │ │ │ │ │ + rsble r2, sp, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + ldcl 7, cr15, [r2], #-952 @ 0xfffffc48 │ │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ + qaddcs sp, r7, r2 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbvs r3, {r0, r4, r6, ip, lr, pc} │ │ │ │ │ + cmnle fp, r0, lsl #22 │ │ │ │ │ + stmdacs r0, {r6, fp, sp, lr} │ │ │ │ │ + tstcs r4, r8, rrx │ │ │ │ │ + smlabteq r1, r0, r2, pc @ │ │ │ │ │ + movwls sl, #18948 @ 0x4a04 │ │ │ │ │ + stc2l 0, cr15, [lr], {11} │ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ │ + stmdals r4, {r0, r4, r7, pc} │ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ │ + @ instruction: 0xf019808d │ │ │ │ │ + strmi pc, [r6], -r1, asr #21 │ │ │ │ │ + b 142863c │ │ │ │ │ + @ instruction: 0xf0000301 │ │ │ │ │ + strhcs r8, [r3, -r8] │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strmi lr, [r0], r0, lsr #19 │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + strmi r8, [r3], sl, lsl #1 │ │ │ │ │ + beq 92f58 │ │ │ │ │ + andge pc, ip, sp, asr #17 │ │ │ │ │ + strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ee46b1 │ │ │ │ │ + stmdacs r0, {r1, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + strbmi sp, [r1, #344] @ 0x158 │ │ │ │ │ + vmlscc.f64 d13, d1, d16 │ │ │ │ │ + @ instruction: 0xf1474653 │ │ │ │ │ + ldmne r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ │ + movweq lr, #31563 @ 0x7b4b │ │ │ │ │ + rscvc lr, r9, #323584 @ 0x4f000 │ │ │ │ │ + orrsmi r4, r3, lr, asr #10 │ │ │ │ │ + bl fea8bb9c │ │ │ │ │ + strbmi r0, [r2], -sl, lsl #18 │ │ │ │ │ + movweq pc, #4361 @ 0x1109 @ │ │ │ │ │ + movwls r9, #2308 @ 0x904 │ │ │ │ │ + ldrbne r4, [fp, r8, lsr #12] │ │ │ │ │ + ldrbne r9, [r3, r1, lsl #6] │ │ │ │ │ + @ instruction: 0xf966f01e │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ee17d3 │ │ │ │ │ + andcs lr, r1, r8, lsl #28 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 122979c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 170ee8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + andlt r8, r7, r3, lsl #1 │ │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ee33ff │ │ │ │ │ + stmdbmi r0, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + bl fe7d4e60 │ │ │ │ │ + strb r2, [r3, r2]! │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ee33ff │ │ │ │ │ + ldmdbmi sl!, {r1, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + bl fe454e7c │ │ │ │ │ + @ instruction: 0x4620e7f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldcl 7, cr15, [r4, #952] @ 0x3b8 │ │ │ │ │ + @ instruction: 0x46204934 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + strb lr, [r3, r4, lsl #23]! │ │ │ │ │ + mrscs r2, R12_usr │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + mrc 14, 7, lr, cr13, cr12, {5} │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + @ instruction: 0xe79c9a90 │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ee33ff │ │ │ │ │ + stmdbmi sl!, {r1, r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -sl, asr #12 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + strb lr, [fp, sl, asr #28] │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ee33ff │ │ │ │ │ + stmdbmi r4!, {r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + bl 17d4ee0 │ │ │ │ │ + andcs lr, r0, #49807360 @ 0x2f80000 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + cdp 7, 9, cr15, cr6, cr14, {7} │ │ │ │ │ + blvc ff052b2c │ │ │ │ │ + bge fe452798 │ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ │ + b 140e370 │ │ │ │ │ + ldrbmi r7, [r6, #-3050] @ 0xfffff416 │ │ │ │ │ + andeq lr, fp, #121856 @ 0x1dc00 │ │ │ │ │ + bvc 112684 │ │ │ │ │ + @ instruction: 0xf10abf28 │ │ │ │ │ + @ instruction: 0xf4bf38ff │ │ │ │ │ + strtmi sl, [r0], -r3, ror #30 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + stc 7, cr15, [sl, #952] @ 0x3b8 │ │ │ │ │ + @ instruction: 0x46524912 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + cdp 7, 1, cr15, cr6, cr14, {7} │ │ │ │ │ + @ instruction: 0x4620e798 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldcl 7, cr15, [ip, #-952]! @ 0xfffffc48 │ │ │ │ │ + strtmi r4, [r0], -ip, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + str lr, [fp, ip, lsr #22] │ │ │ │ │ + ldcl 7, cr15, [r8], {238} @ 0xee │ │ │ │ │ + andeq r1, r4, lr, asr #23 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r1, r4, r0, ror #21 │ │ │ │ │ + andeq ip, r2, r6, asr #20 │ │ │ │ │ + andeq ip, r2, sl, lsr sl │ │ │ │ │ + ldrdeq ip, [r2], -r0 │ │ │ │ │ + andeq ip, r2, r4, asr sl │ │ │ │ │ + andeq ip, r2, sl, ror #19 │ │ │ │ │ + ldrdeq ip, [r2], -r2 │ │ │ │ │ + andeq ip, r2, r0, lsr #19 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ + bl feb79bd0 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ │ + smlabbcs r1, r8, r1, fp │ │ │ │ │ + ldc 7, cr15, [r0, #-952] @ 0xfffffc48 │ │ │ │ │ + blhi 1052a9c │ │ │ │ │ + ldc2 7, cr15, [sl], {255} @ 0xff │ │ │ │ │ + blvc ff252bd4 │ │ │ │ │ + bne fe452844 │ │ │ │ │ + @ instruction: 0xf884f01c │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + stmdb ip!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldc 0, cr2, [sp], #4 │ │ │ │ │ + vldrlt d8, [r0, #-8] │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00d8f8cc │ │ │ │ │ + addlt r4, r3, r1, asr #20 │ │ │ │ │ + ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9301 │ │ │ │ │ + movtlt r0, #768 @ 0x300 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stcl 7, cr15, [r8], {238} @ 0xee │ │ │ │ │ + smlabbcs r1, r8, r3, fp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4605eb38 │ │ │ │ │ + smlattcs r2, r8, r1, fp │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strmi lr, [r7], -r0, asr #29 │ │ │ │ │ + @ instruction: 0x2103bb90 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4606eeba │ │ │ │ │ + cmple r8, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf04f4607 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0x462033ff │ │ │ │ │ + stc 7, cr15, [lr, #-952] @ 0xfffffc48 │ │ │ │ │ + ldrtmi r4, [r3], -lr, lsr #18 │ │ │ │ │ + ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + mulcs r2, sl, sp │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi a29920 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 710e8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, (UNDEF: 115) │ │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x462083f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldcl 7, cr15, [r0], #952 @ 0x3b8 │ │ │ │ │ + strtmi r4, [r0], -r1, lsr #18 │ │ │ │ │ + @ instruction: 0xf7ee4479 │ │ │ │ │ + strb lr, [r2, r0, lsr #21]! │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + tstcs r3, r8, ror fp │ │ │ │ │ + strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strmi lr, [r6], -r0, lsl #29 │ │ │ │ │ + sbcle r2, r6, r0, lsl #16 │ │ │ │ │ + mrscs r2, R11_usr │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdacs r0, {r1, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf1b8bf18 │ │ │ │ │ + strmi r0, [r1], r0, lsl #30 │ │ │ │ │ + svclt 0x000c4606 │ │ │ │ │ + movwcs r2, #769 @ 0x301 │ │ │ │ │ + @ instruction: 0x4668d0b7 │ │ │ │ │ + @ instruction: 0xf0099300 │ │ │ │ │ + @ instruction: 0x464afd37 │ │ │ │ │ + strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ + @ instruction: 0xfffaf01d │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ee17d3 │ │ │ │ │ + andcs lr, r1, r0, asr #25 │ │ │ │ │ + @ instruction: 0x463ae7b8 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + bl 12d50c4 │ │ │ │ │ + str r4, [r0, r6, lsl #12]! │ │ │ │ │ + ldc 7, cr15, [r8], {238} @ 0xee │ │ │ │ │ + andeq r1, r4, r6, asr #18 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq fp, r2, r2, lsr #20 │ │ │ │ │ + andeq r1, r4, r0, ror #17 │ │ │ │ │ + andeq ip, r2, r8, lsl #10 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb6e330 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 85ab18 │ │ │ │ │ + blmi 8834b8 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + cmpls sp, #1769472 @ 0x1b0000 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + smlattcs r1, r8, r1, fp │ │ │ │ │ + @ instruction: 0xf7ee4604 │ │ │ │ │ + teqlt r8, #52, 24 @ 0x3400 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + b fe8d5114 │ │ │ │ │ + @ instruction: 0x4669b198 │ │ │ │ │ + @ instruction: 0xff40f01d │ │ │ │ │ + strtmi fp, [r0], -r8, lsl #19 │ │ │ │ │ + stcl 7, cr15, [lr], #952 @ 0x3b8 │ │ │ │ │ + bmi 55f174 │ │ │ │ │ + ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, sp, asr fp │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + subslt sp, pc, sl, lsl r1 @ │ │ │ │ │ + andcs fp, r0, r0, lsr sp │ │ │ │ │ + ldmdbge sp, {r0, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ + addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf0114668 │ │ │ │ │ + @ instruction: 0x4601f931 │ │ │ │ │ + rscle r2, r4, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strb lr, [r3, r2, lsr #20]! │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdbmi r7, {r4, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b 65516c │ │ │ │ │ + ldrb r2, [sl, r2] │ │ │ │ │ + bl ff155174 │ │ │ │ │ + andeq r1, r4, ip, lsl r8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r1, r4, r6, ror #15 │ │ │ │ │ + andeq ip, r2, sl, asr #15 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ ldrcs pc, [r4, #2271]! @ 0x8df │ │ │ │ │ @ instruction: 0xf8dfb089 │ │ │ │ │ ldrbtmi r3, [sl], #-1460 @ 0xfffffa4c │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ andcs sp, r0, #100 @ 0x64 │ │ │ │ │ strmi r2, [r5], -r1, lsl #2 │ │ │ │ │ - ldmib r8, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda sl!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrcs pc, [r8, #2271] @ 0x8df │ │ │ │ │ movwcs r4, #1542 @ 0x606 │ │ │ │ │ ldrbtmi r2, [sl], #-258 @ 0xfffffefe │ │ │ │ │ - @ instruction: 0xf7ef4628 │ │ │ │ │ - strmi lr, [r4], -r4, asr #19 │ │ │ │ │ + @ instruction: 0xf7ee4628 │ │ │ │ │ + @ instruction: 0x4604e896 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ subsle r2, r1, r0, lsl #28 │ │ │ │ │ - blcs 1873fd0 │ │ │ │ │ + blcs 187522c │ │ │ │ │ ldrcs fp, [ip, -r8, lsl #30] │ │ │ │ │ - blcs 1e09fd8 │ │ │ │ │ + blcs 1e0b234 │ │ │ │ │ strcs fp, [ip, -ip, lsl #30]! │ │ │ │ │ @ instruction: 0x212b2701 │ │ │ │ │ - @ instruction: 0xf00a4620 │ │ │ │ │ - stmdavc r3!, {r0, r1, r2, r3, r4, fp, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf0084620 │ │ │ │ │ + stmdavc r3!, {r0, r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf0002b62 │ │ │ │ │ @ instruction: 0xb1108095 │ │ │ │ │ - blcs 18b4274 │ │ │ │ │ + blcs 18b54d0 │ │ │ │ │ @ instruction: 0xf8dfd04d │ │ │ │ │ @ instruction: 0x46201558 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ addhi pc, ip, r0 │ │ │ │ │ strbne pc, [r8, #-2271] @ 0xfffff721 @ │ │ │ │ │ @ instruction: 0x46204479 │ │ │ │ │ - beq 292144 │ │ │ │ │ - @ instruction: 0xffb2f009 │ │ │ │ │ + beq 2933a0 │ │ │ │ │ + cdp2 0, 8, cr15, cr0, cr8, {0} │ │ │ │ │ stmdbeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ ldrtmi r0, [r0], -r1, lsl #18 │ │ │ │ │ - @ instruction: 0xf0104639 │ │ │ │ │ - strmi pc, [r6], -sp, asr #28 │ │ │ │ │ + @ instruction: 0xf00f4639 │ │ │ │ │ + @ instruction: 0x4606fd1b │ │ │ │ │ rsble r2, r8, r0, lsl #16 │ │ │ │ │ - stc2 0, cr15, [r0, #48] @ 0x30 │ │ │ │ │ + mcrr2 0, 0, pc, lr, cr11 @ │ │ │ │ │ rsble r2, r1, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf04f4634 │ │ │ │ │ strtmi r0, [r8], -r0, lsl #16 │ │ │ │ │ cmncs r4, r1, lsl #4 │ │ │ │ │ - bl fe9d3ff8 │ │ │ │ │ + b 1e55250 │ │ │ │ │ orrlt r4, r8, r5, lsl #12 │ │ │ │ │ stmib r0, {r8, r9, sp}^ │ │ │ │ │ stmib r0, {r9, sl, lr}^ │ │ │ │ │ andscc r7, ip, r3, lsl #6 │ │ │ │ │ ldchi 8, cr15, [r4], {64} @ 0x40 │ │ │ │ │ stmdbge r5, {r0, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - ldc2 0, cr15, [ip, #40]! @ 0x28 │ │ │ │ │ + stc2 0, cr15, [sl], {9} │ │ │ │ │ subeq pc, r8, r5, lsl #2 │ │ │ │ │ - ldc2 0, cr15, [r8, #40]! @ 0x28 │ │ │ │ │ + stc2 0, cr15, [r6], {9} │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ │ @ instruction: 0xf8df24e4 │ │ │ │ │ ldrbtmi r3, [sl], #-1232 @ 0xfffffb30 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, r8, r0, asr #32 │ │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8df8ff0 │ │ │ │ │ ldrbtmi r1, [r9], #-1224 @ 0xfffffb38 │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ - @ instruction: 0xf0090a01 │ │ │ │ │ - @ instruction: 0xf1b0ff6d │ │ │ │ │ + @ instruction: 0xf0080a01 │ │ │ │ │ + @ instruction: 0xf1b0fe3b │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ldmib sp, {r0, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ - bcs 32cb8 │ │ │ │ │ + bcs 33f14 │ │ │ │ │ stmdbcs r0, {r3, r4, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ orrshi pc, r1, r0, asr #6 │ │ │ │ │ stmdbcs r1, {r0, r8, fp, ip, pc} │ │ │ │ │ orrhi pc, sp, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf04f469b │ │ │ │ │ @ instruction: 0xf8df0a09 │ │ │ │ │ @ instruction: 0x46201494 │ │ │ │ │ - bleq 110f74 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - @ instruction: 0xf1b0ff51 │ │ │ │ │ + bleq 1121d0 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + @ instruction: 0xf1b0fe1f │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ svceq 0x0009f1ba │ │ │ │ │ @ instruction: 0xf11abf18 │ │ │ │ │ cmple r0, r2, lsl #30 │ │ │ │ │ @ instruction: 0x46344630 │ │ │ │ │ - ldc2 0, cr15, [lr, #-48] @ 0xffffffd0 │ │ │ │ │ + blx ffb53376 │ │ │ │ │ cmple fp, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf00d4630 │ │ │ │ │ - strtmi pc, [r8], -r1, asr #16 │ │ │ │ │ - stc 7, cr15, [r6, #-956]! @ 0xfffffc44 │ │ │ │ │ + @ instruction: 0xf00b4630 │ │ │ │ │ + strtmi pc, [r8], -pc, lsl #30 │ │ │ │ │ + bl ffe55310 │ │ │ │ │ ldrbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - b 1bd40c4 │ │ │ │ │ + stmdb r0, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ str r2, [ip, r2]! │ │ │ │ │ strbne pc, [ip], #-2271 @ 0xfffff721 @ │ │ │ │ │ @ instruction: 0xe7bb4479 │ │ │ │ │ strbne pc, [r8], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - @ instruction: 0xff28f009 │ │ │ │ │ + ldc2l 0, cr15, [r6, #32]! │ │ │ │ │ @ instruction: 0xf8dfb118 │ │ │ │ │ ldrbtmi r1, [r9], #-1088 @ 0xfffffbc0 │ │ │ │ │ @ instruction: 0xf8dfe76b │ │ │ │ │ @ instruction: 0x4620143c │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - stmdacs r0, {r0, r2, r3, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8dfd041 │ │ │ │ │ ldrbtmi r1, [r9], #-1072 @ 0xfffffbd0 │ │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ │ - @ instruction: 0xf0091a07 │ │ │ │ │ - @ instruction: 0xf1b0ff13 │ │ │ │ │ + @ instruction: 0xf0081a07 │ │ │ │ │ + @ instruction: 0xf1b0fde1 │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46394630 │ │ │ │ │ - stc2 0, cr15, [lr, #64]! @ 0x40 │ │ │ │ │ + ldc2l 0, cr15, [ip], #-60 @ 0xffffffc4 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04fd0c9 │ │ │ │ │ stmdavc r3!, {r8, r9, fp} │ │ │ │ │ - blcs 1ca7a2c │ │ │ │ │ + blcs 1ca8c88 │ │ │ │ │ andcs fp, r9, #7, 30 │ │ │ │ │ @ instruction: 0x46524651 │ │ │ │ │ - @ instruction: 0xf0102109 │ │ │ │ │ - strmi pc, [r4], -fp, lsl #22 │ │ │ │ │ + @ instruction: 0xf00f2109 │ │ │ │ │ + @ instruction: 0x4604f9d9 │ │ │ │ │ adcsle r2, r7, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf00c46a0 │ │ │ │ │ - asrslt pc, r1 @ @ │ │ │ │ │ + @ instruction: 0xf00b46a0 │ │ │ │ │ + lslslt pc, pc @ @ │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ svcge 0x0051f77f │ │ │ │ │ @ instruction: 0x4630465a │ │ │ │ │ - @ instruction: 0xf00d17d3 │ │ │ │ │ - stmdacs r0, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00c17d3 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0049f47f │ │ │ │ │ - @ instruction: 0xf00c4630 │ │ │ │ │ - @ instruction: 0xf1b8ffe9 │ │ │ │ │ + @ instruction: 0xf00b4630 │ │ │ │ │ + @ instruction: 0xf1b8feb7 │ │ │ │ │ adcle r0, r4, r0, lsl #30 │ │ │ │ │ strtmi r4, [r0], -r4, asr #12 │ │ │ │ │ - @ instruction: 0xffe2f00c │ │ │ │ │ + cdp2 0, 11, cr15, cr0, cr11, {0} │ │ │ │ │ @ instruction: 0x4630e79f │ │ │ │ │ - @ instruction: 0xffdef00c │ │ │ │ │ + cdp2 0, 10, cr15, cr12, cr11, {0} │ │ │ │ │ stmibmi ip!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp2 0, 13, cr15, cr4, cr9, {0} │ │ │ │ │ + stc2 0, cr15, [r2, #32]! │ │ │ │ │ stmibmi sl!, {r5, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xe7b74479 │ │ │ │ │ - bl fee54190 │ │ │ │ │ + b fe2d53e8 │ │ │ │ │ strtmi r4, [r0], -r8, ror #19 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - msrlt (UNDEF: 96), r9 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + msrlt SPSR_, r7 @ │ │ │ │ │ ldrbtmi r4, [r9], #-2534 @ 0xfffff61a │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf0090a07 │ │ │ │ │ - @ instruction: 0xf1b0fec1 │ │ │ │ │ + @ instruction: 0xf0080a07 │ │ │ │ │ + @ instruction: 0xf1b0fd8f │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmibmi r1!, {r2, r3, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp2 0, 11, cr15, cr6, cr9, {0} │ │ │ │ │ + stc2 0, cr15, [r4, #32] │ │ │ │ │ ldmibmi pc, {r4, r8, ip, sp, pc}^ @ │ │ │ │ │ @ instruction: 0xe7eb4479 │ │ │ │ │ @ instruction: 0x462049de │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - tstlt r0, sp, lsr #29 @ │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + tstlt r0, fp, ror sp @ │ │ │ │ │ ldrbtmi r4, [r9], #-2524 @ 0xfffff624 │ │ │ │ │ ldmibmi ip, {r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp2 0, 10, cr15, cr4, cr9, {0} │ │ │ │ │ + ldc2l 0, cr15, [r2, #-32]! @ 0xffffffe0 │ │ │ │ │ ldmibmi sl, {r4, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xe7874479 │ │ │ │ │ @ instruction: 0x462049d9 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - msrlt (UNDEF: 96), fp │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + msrlt SPSR_, r9, ror #26 │ │ │ │ │ @ instruction: 0x462049d7 │ │ │ │ │ - beq 452380 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - @ instruction: 0xf1b0fe93 │ │ │ │ │ + beq 4535dc │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + @ instruction: 0xf1b0fd61 │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ldmibmi r2, {r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp2 0, 8, cr15, cr8, cr9, {0} │ │ │ │ │ + ldc2l 0, cr15, [r6, #-32] @ 0xffffffe0 │ │ │ │ │ ldmibmi r0, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ ldrbtmi r0, [r9], #-2563 @ 0xfffff5fd │ │ │ │ │ - cdp2 0, 8, cr15, cr0, cr9, {0} │ │ │ │ │ + stc2l 0, cr15, [lr, #-32] @ 0xffffffe0 │ │ │ │ │ stmdbeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ strb r0, [fp, -r1, lsl #18]! │ │ │ │ │ strtmi r4, [r0], -sl, asr #19 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - smclt 4069 @ 0xfe5 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + msrlt SPSR_, r3, asr #26 │ │ │ │ │ strtmi r4, [r0], -r8, asr #19 │ │ │ │ │ - beq d23cc │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - @ instruction: 0xf1b0fe6d │ │ │ │ │ + beq d3628 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + @ instruction: 0xf1b0fd3b │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmibmi r3, {r3, r4, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp2 0, 6, cr15, cr2, cr9, {0} │ │ │ │ │ + ldc2 0, cr15, [r0, #-32]! @ 0xffffffe0 │ │ │ │ │ cmnlt r0, r0, lsl #13 │ │ │ │ │ strtmi r4, [r0], -r0, asr #19 │ │ │ │ │ - beq 1523f4 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - @ instruction: 0xf1b0fe59 │ │ │ │ │ + beq 153650 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + @ instruction: 0xf1b0fd27 │ │ │ │ │ svclt 0x00180900 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdavc r3!, {r2, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0002b77 │ │ │ │ │ - blcs 1876764 │ │ │ │ │ + blcs 18779c0 │ │ │ │ │ msrhi CPSR_c, r0 │ │ │ │ │ @ instruction: 0xf0402b72 │ │ │ │ │ @ instruction: 0x46308115 │ │ │ │ │ - @ instruction: 0xf0104639 │ │ │ │ │ - strmi pc, [r6], -r9, ror #25 │ │ │ │ │ + @ instruction: 0xf00f4639 │ │ │ │ │ + @ instruction: 0x4606fbb7 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ - @ instruction: 0xf00c811c │ │ │ │ │ - stmdacs r0, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00b811c │ │ │ │ │ + stmdacs r0, {r0, r3, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ tsthi r4, r0 @ │ │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ ldrtmi sl, [r0], -r6, lsl #18 │ │ │ │ │ andshi pc, r8, sp, asr #17 │ │ │ │ │ - @ instruction: 0xf8e8f00d │ │ │ │ │ + @ instruction: 0xffb6f00b │ │ │ │ │ vcge.f32 d17, d0, d2 │ │ │ │ │ - blls 1b66b4 │ │ │ │ │ + blls 1b7910 │ │ │ │ │ vpmax.u8 d18, d0, d2 │ │ │ │ │ ldmdavc r9, {r5, r6, r7, pc} │ │ │ │ │ @ instruction: 0xf000291b │ │ │ │ │ stmibcs pc!, {r1, r2, r3, r5, r7, pc}^ @ │ │ │ │ │ addshi pc, lr, r0 │ │ │ │ │ @ instruction: 0xf00029fe │ │ │ │ │ ldmibcs pc!, {r2, r4, r5, r7, pc}^ @ │ │ │ │ │ @@ -16709,48 +17884,48 @@ │ │ │ │ │ and pc, r4, sp, asr #17 │ │ │ │ │ and pc, r8, sp, asr #17 │ │ │ │ │ movwvc lr, #18893 @ 0x49cd │ │ │ │ │ ldrmi r9, [lr, #2819] @ 0xb03 │ │ │ │ │ mcrge 6, 5, pc, cr3, cr15, {5} @ │ │ │ │ │ svcvs 0x0080f5be │ │ │ │ │ mrcge 4, 4, APSR_nzcv, cr15, cr15, {1} │ │ │ │ │ - bleq 943cc │ │ │ │ │ + bleq 95628 │ │ │ │ │ streq pc, [r1, -lr] │ │ │ │ │ - blls 84f70 │ │ │ │ │ + blls 861cc │ │ │ │ │ @ instruction: 0xf1033101 │ │ │ │ │ andlt r0, r9, #4096 @ 0x1000 │ │ │ │ │ vmlsl.u8 , d10, d15 │ │ │ │ │ ldmiblt r7, {r0, r8, r9, ip, pc} │ │ │ │ │ strcc r9, [r1, -r2, lsl #30] │ │ │ │ │ @ instruction: 0xf899b23b │ │ │ │ │ movwls r7, #8192 @ 0x2000 │ │ │ │ │ pkhtbmi fp, r2, pc, asr #18 @ │ │ │ │ │ - bleq 927c0 │ │ │ │ │ - blx fe314bd6 │ │ │ │ │ + bleq 93a1c │ │ │ │ │ + blx fe315e32 │ │ │ │ │ streq pc, [r0, r0, lsl #1] │ │ │ │ │ stmdble r4, {r0, r1, r2, r3, r4, r5, r8, r9, sl, fp, sp} │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ andcc sp, r1, #40, 22 @ 0xa000 │ │ │ │ │ @ instruction: 0xf10eb212 │ │ │ │ │ ldrb r0, [r1, r1, lsl #28] │ │ │ │ │ - blx fe054cf0 │ │ │ │ │ + blx fe055f4c │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ tstcc r1, r8, lsl #22 │ │ │ │ │ svccs 0x0000b209 │ │ │ │ │ @ instruction: 0xf899d1f1 │ │ │ │ │ svccs 0x00007000 │ │ │ │ │ strb sp, [r1, r6, ror #3]! │ │ │ │ │ @ instruction: 0x4661b97f │ │ │ │ │ stmdals r2, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ mvnvc lr, fp, lsr #20 │ │ │ │ │ stcle 2, cr4, [r1], #-544 @ 0xfffffde0 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ ldrbmi sp, [r8, #-3351] @ 0xfffff2e9 │ │ │ │ │ @ instruction: 0x469bdc15 │ │ │ │ │ - bne 212cec │ │ │ │ │ + bne 213f48 │ │ │ │ │ @ instruction: 0xf080e667 │ │ │ │ │ ldmdbcs pc!, {r7, r8} @ │ │ │ │ │ ldmible r8, {r0, r5, r6, r9, sl, lr}^ │ │ │ │ │ strbeq pc, [r0, -r0, lsl #2] @ │ │ │ │ │ svccs 0x001fb2ff │ │ │ │ │ @ instruction: 0xf899d812 │ │ │ │ │ @ instruction: 0xf0800000 │ │ │ │ │ @@ -16776,22 +17951,22 @@ │ │ │ │ │ @ instruction: 0xf103af6d │ │ │ │ │ vqdmulh.s d16, d0, d2 │ │ │ │ │ strt r1, [lr], -r7, lsl #20 │ │ │ │ │ ldmibcs fp!, {r0, r3, r4, r6, fp, ip, sp, lr} │ │ │ │ │ svcge 0x0064f47f │ │ │ │ │ ldmibcs pc!, {r0, r3, r4, r7, fp, ip, sp, lr} @ │ │ │ │ │ svcge 0x0060f47f │ │ │ │ │ - bleq 112880 │ │ │ │ │ - beq 2925b4 │ │ │ │ │ + bleq 113adc │ │ │ │ │ + beq 293810 │ │ │ │ │ ldmdavc r9, {r0, r5, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf47f294c │ │ │ │ │ ldmvc r9, {r0, r1, r2, r4, r6, r8, r9, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf47f294a │ │ │ │ │ @ instruction: 0x469baf53 │ │ │ │ │ - beq 9264c │ │ │ │ │ + beq 938a8 │ │ │ │ │ ldmdavc r9, {r0, r2, r4, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf47f29ff │ │ │ │ │ @ instruction: 0xf103af4b │ │ │ │ │ @ instruction: 0xf04f0b02 │ │ │ │ │ str r0, [ip], -r7, lsl #20 │ │ │ │ │ sbclt r3, r0, #16 │ │ │ │ │ ldmle r0!, {r0, r1, r2, fp, sp} │ │ │ │ │ @@ -16801,2211 +17976,1674 @@ │ │ │ │ │ muleq r1, r9, r8 │ │ │ │ │ addeq pc, r0, r0, lsl #1 │ │ │ │ │ stmiale r4!, {r0, r1, r2, r3, r4, r5, fp, sp} │ │ │ │ │ muleq r2, r9, r8 │ │ │ │ │ addeq pc, r0, r0, lsl #1 │ │ │ │ │ @ instruction: 0xf67f283f │ │ │ │ │ strbtmi sl, [r2], -sl, ror #30 │ │ │ │ │ - bcs 9027c │ │ │ │ │ + bcs 914d8 │ │ │ │ │ svcge 0x002af43f │ │ │ │ │ @ instruction: 0xe7217819 │ │ │ │ │ @ instruction: 0x46204935 │ │ │ │ │ - @ instruction: 0xf0094479 │ │ │ │ │ - @ instruction: 0xf1b0fd43 │ │ │ │ │ + @ instruction: 0xf0084479 │ │ │ │ │ + @ instruction: 0xf1b0fc11 │ │ │ │ │ ldrtmi r0, [r0], -r0, lsl #18 │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ - @ instruction: 0xf00c0901 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00b0901 │ │ │ │ │ + stmdacs r0, {r0, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldclge 4, cr15, [r8, #252]! @ 0xfc │ │ │ │ │ @ instruction: 0xf06f4634 │ │ │ │ │ ldr r0, [r4, #2561] @ 0xa01 │ │ │ │ │ - @ instruction: 0xf7ef4628 │ │ │ │ │ - stmdbmi fp!, {r1, r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7ee4628 │ │ │ │ │ + stmdbmi fp!, {r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - stmda r6!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + svc 0x0038f7ed │ │ │ │ │ stmdbmi r9!, {r1, r2, r4, r5, r6, r7, r8, sl, sp, lr, pc} │ │ │ │ │ ldrb r4, [r0, #-1145]! @ 0xfffffb87 │ │ │ │ │ - @ instruction: 0xf00c4630 │ │ │ │ │ - strtmi pc, [r8], -r9, lsr #28 │ │ │ │ │ - bl 3d44e8 │ │ │ │ │ + @ instruction: 0xf00b4630 │ │ │ │ │ + @ instruction: 0x4628fcf7 │ │ │ │ │ + stmib r0!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r8], -r5, lsr #18 │ │ │ │ │ - @ instruction: 0xf7ef4479 │ │ │ │ │ - strb lr, [r7, #2136]! @ 0x858 │ │ │ │ │ - andeq r2, r4, lr, asr #19 │ │ │ │ │ + @ instruction: 0xf7ed4479 │ │ │ │ │ + strb lr, [r7, #3882]! @ 0xf2a │ │ │ │ │ + andeq r1, r4, r2, ror r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r2, r2, asr #10 │ │ │ │ │ - andeq sp, r2, r0, lsl r8 │ │ │ │ │ - andeq sp, r2, r4, ror #16 │ │ │ │ │ - andeq r2, r4, sl, ror #17 │ │ │ │ │ - ldrdeq sp, [r2], -sl │ │ │ │ │ - muleq r2, ip, r7 │ │ │ │ │ - andeq sp, r2, sl, lsl #15 │ │ │ │ │ - andeq sp, r2, r4, asr r7 │ │ │ │ │ - andeq sp, r2, lr, ror #13 │ │ │ │ │ - andeq sp, r2, lr, lsr r7 │ │ │ │ │ - andeq sp, r2, r0, ror #13 │ │ │ │ │ - andeq sp, r2, r6, lsr #14 │ │ │ │ │ - andeq sp, r2, r6, asr r6 │ │ │ │ │ - muleq r2, r8, r6 │ │ │ │ │ - andeq sp, r2, ip, asr #12 │ │ │ │ │ - andeq sp, r2, r2, lsl #13 │ │ │ │ │ - andeq sp, r2, lr, lsr #12 │ │ │ │ │ - andeq sp, r2, ip, asr r6 │ │ │ │ │ - andeq sp, r2, r8, lsr #12 │ │ │ │ │ - andeq sp, r2, sl, asr #12 │ │ │ │ │ - andeq sp, r2, lr, lsl r6 │ │ │ │ │ - andeq sp, r2, r8, lsr r6 │ │ │ │ │ - andeq sp, r2, r4, lsl r6 │ │ │ │ │ - andeq sp, r2, r0, lsr #12 │ │ │ │ │ - strdeq sp, [r2], -r6 │ │ │ │ │ - strdeq sp, [r2], -sl │ │ │ │ │ - ldrdeq sp, [r2], -r4 │ │ │ │ │ - ldrdeq sp, [r2], -r4 │ │ │ │ │ - @ instruction: 0x0002d5b6 │ │ │ │ │ - andeq sp, r2, ip, lsr #11 │ │ │ │ │ - andeq sp, r2, r0, lsl #7 │ │ │ │ │ - andeq sp, r2, r6, ror #6 │ │ │ │ │ - andeq sp, r2, r8, asr #6 │ │ │ │ │ - andeq sp, r2, r8, lsr r3 │ │ │ │ │ - eorsle r2, pc, r0, lsl #16 │ │ │ │ │ + andeq fp, r2, r6, ror #5 │ │ │ │ │ + andeq ip, r2, r0, asr r7 │ │ │ │ │ + andeq ip, r2, r4, lsr #15 │ │ │ │ │ + andeq r1, r4, lr, lsl #13 │ │ │ │ │ + andeq ip, r2, sl, lsl r7 │ │ │ │ │ + ldrdeq ip, [r2], -ip @ │ │ │ │ │ + andeq ip, r2, sl, asr #13 │ │ │ │ │ + muleq r2, r4, r6 │ │ │ │ │ + andeq ip, r2, lr, lsr #12 │ │ │ │ │ + andeq ip, r2, lr, ror r6 │ │ │ │ │ + andeq ip, r2, r0, lsr #12 │ │ │ │ │ + andeq ip, r2, r6, ror #12 │ │ │ │ │ + muleq r2, r6, r5 │ │ │ │ │ + ldrdeq ip, [r2], -r8 │ │ │ │ │ + andeq ip, r2, ip, lsl #11 │ │ │ │ │ + andeq ip, r2, r2, asr #11 │ │ │ │ │ + andeq ip, r2, lr, ror #10 │ │ │ │ │ + muleq r2, ip, r5 │ │ │ │ │ + andeq ip, r2, r8, ror #10 │ │ │ │ │ + andeq ip, r2, sl, lsl #11 │ │ │ │ │ + andeq ip, r2, lr, asr r5 │ │ │ │ │ + andeq ip, r2, r8, ror r5 │ │ │ │ │ + andeq ip, r2, r4, asr r5 │ │ │ │ │ + andeq ip, r2, r0, ror #10 │ │ │ │ │ + andeq ip, r2, r6, lsr r5 │ │ │ │ │ + andeq ip, r2, sl, lsr r5 │ │ │ │ │ + andeq ip, r2, r4, lsl r5 │ │ │ │ │ + andeq ip, r2, r4, lsl r5 │ │ │ │ │ + strdeq ip, [r2], -r6 │ │ │ │ │ + andeq ip, r2, ip, ror #9 │ │ │ │ │ + andeq ip, r2, r0, asr #5 │ │ │ │ │ + andeq ip, r2, r6, lsr #5 │ │ │ │ │ + andeq ip, r2, r8, lsl #5 │ │ │ │ │ + andeq ip, r2, r8, ror r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6d7d4 │ │ │ │ │ + bl feb6ea2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - strdcs r0, [r1, -r0] │ │ │ │ │ - @ instruction: 0xf7ef4605 │ │ │ │ │ - stmdacs r0, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - tstcs r1, r4, lsr r0 │ │ │ │ │ - @ instruction: 0xf7ef4628 │ │ │ │ │ - @ instruction: 0x4604e85a │ │ │ │ │ - stmdbvs r1, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ │ - teqle r5, r0, lsl #18 │ │ │ │ │ - ldrbeq r6, [fp, -r3, asr #17] │ │ │ │ │ - stmvs r3, {r0, r1, r2, r8, sl, ip, lr, pc} │ │ │ │ │ - stmdavs r0, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ │ - ldc2 0, cr15, [r8], {12} │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - stmdavs r0!, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ - ldc2l 0, cr15, [r8, #-48] @ 0xffffffd0 │ │ │ │ │ - movwcs r6, #2208 @ 0x8a0 │ │ │ │ │ - tstlt r8, r3, lsr #32 │ │ │ │ │ - stc2 0, cr15, [ip, #48]! @ 0x30 │ │ │ │ │ - movwcs r6, #2144 @ 0x860 │ │ │ │ │ - smlatblt r8, r3, r0, r6 │ │ │ │ │ - stc2 0, cr15, [r6, #48]! @ 0x30 │ │ │ │ │ - andseq pc, ip, r4, lsl #2 │ │ │ │ │ - rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ - blx ff752660 │ │ │ │ │ - subeq pc, r8, r4, lsl #2 │ │ │ │ │ - blx ff652668 │ │ │ │ │ - tstcs r1, r8, lsr #12 │ │ │ │ │ - cdp 7, 0, cr15, cr2, cr14, {7} │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - @ instruction: 0xf7ef4628 │ │ │ │ │ - stmdbmi r4, {r1, r3, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - svc 0x00c2f7ee │ │ │ │ │ - ldclt 0, cr2, [r8, #-8]! │ │ │ │ │ - @ instruction: 0xe7e5301c │ │ │ │ │ - andeq sp, r2, sl, asr #4 │ │ │ │ │ - ldrlt fp, [r0, #-840] @ 0xfffffcb8 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldmib sl, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - smlabbcs r1, r8, r1, fp │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - cmplt r0, sl, lsl #16 │ │ │ │ │ - @ instruction: 0xff3af01b │ │ │ │ │ - beq 451e98 │ │ │ │ │ - cdp 6, 11, cr4, cr8, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7ee0bc0 │ │ │ │ │ - andcs lr, r1, ip, ror #28 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - @ instruction: 0x4620bd10 │ │ │ │ │ - bleq 521ac │ │ │ │ │ - cdp 7, 6, cr15, cr2, cr14, {7} │ │ │ │ │ - strtmi r4, [r0], -r4, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - mulcs r2, r4, pc @ │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - andeq sp, r2, r4, lsl #4 │ │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ │ + tstcs r1, r0, lsl r3 │ │ │ │ │ + ldm lr, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blvc ff053430 │ │ │ │ │ + tstcs r2, r0, lsr #12 │ │ │ │ │ + bpl fe4530a4 │ │ │ │ │ + ldm r6, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq ff053340 │ │ │ │ │ + svclt 0x00082d02 │ │ │ │ │ + andcs pc, r2, r0, asr #4 │ │ │ │ │ + vhadd.s8 d29, d0, d6 │ │ │ │ │ + vhadd.s8 d19, d0, d3 │ │ │ │ │ + stccs 3, cr1, [r3, #-4] │ │ │ │ │ + sadd16mi fp, r8, r8 │ │ │ │ │ + bne 4530ac │ │ │ │ │ + @ instruction: 0xf8c8f01d │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + @ instruction: 0xf7edb119 │ │ │ │ │ + andcs lr, r1, r2, asr #26 │ │ │ │ │ + @ instruction: 0xf7eebd38 │ │ │ │ │ + ldrb lr, [sl, r4, ror #18]! │ │ │ │ │ ldrlt fp, [r8, #-824]! @ 0xfffffcc8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ - cdp 7, 13, cr15, cr4, cr14, {7} │ │ │ │ │ + ldcl 7, cr15, [r8, #948]! @ 0x3b4 │ │ │ │ │ svclt 0x00182805 │ │ │ │ │ andsle r2, sl, r0, lsl #10 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmdb r2!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stm r6, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ tstcs r1, r8, lsr sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r2, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ stccs 0, cr13, [r0, #-988] @ 0xfffffc24 │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ - @ instruction: 0xf01a2102 │ │ │ │ │ - strmi pc, [r1], -fp, ror #25 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - mulcs r1, sl, sp │ │ │ │ │ + @ instruction: 0xf0192102 │ │ │ │ │ + strmi pc, [r1], -r3, lsr #24 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + @ instruction: 0x2001ecbe │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ stmdbmi sl, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x005cf7ee │ │ │ │ │ + cdp 7, 8, cr15, cr0, cr13, {7} │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stmib r0, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0xf06feeb4 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + @ instruction: 0xf06fedd8 │ │ │ │ │ strmi r0, [r5], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strb lr, [pc, lr, ror #31] │ │ │ │ │ - andeq ip, r2, r6, ror lr │ │ │ │ │ - ldrlt fp, [r8, #-960]! @ 0xfffffc40 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + bfi lr, r2, (invalid: 30:15) │ │ │ │ │ + @ instruction: 0x0002bfbe │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi d1c10 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e8f8cc │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stmdb r6!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xecbdb918 │ │ │ │ │ - andcs r8, r0, r2, lsl #22 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4605ef92 │ │ │ │ │ - rscsle r2, r4, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldmdb r6!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - blhi 1052250 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldmdb r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - cdp 6, 15, cr4, cr12, cr8, {1} │ │ │ │ │ - vnmla.f64 d7, d23, d8 │ │ │ │ │ - @ instruction: 0xeefd1a90 │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - @ instruction: 0xf01b2a90 │ │ │ │ │ - mcr 14, 0, pc, cr0, cr3, {7} @ │ │ │ │ │ - @ instruction: 0x46200a10 │ │ │ │ │ - bleq ff052298 │ │ │ │ │ - ldcl 7, cr15, [lr, #952] @ 0x3b8 │ │ │ │ │ - ldc 0, cr2, [sp], #4 │ │ │ │ │ - vldmdblt r8!, {d8} │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00c0f8cc │ │ │ │ │ - addlt r4, r7, r3, lsl #21 │ │ │ │ │ - ldrbtmi r4, [sl], #-2947 @ 0xfffff47d │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9305 │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - tstcs r1, fp, rrx │ │ │ │ │ - @ instruction: 0xf7ef4604 │ │ │ │ │ - stmdacs r0, {r1, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ - addhi pc, pc, r0 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldm sl, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - rsble r2, sp, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x0048f7ee │ │ │ │ │ - stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - qaddcs sp, r7, r2 │ │ │ │ │ + stmda ip, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf01dd0f7 │ │ │ │ │ + strmi pc, [r1], -r5, lsr #23 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + andcs lr, r1, r8, lsl #25 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ + bl feb7a55c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi a9b8bc │ │ │ │ │ + blmi ac3b74 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #14363 @ 0x381b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + eorsle r2, sl, r0, lsl #16 │ │ │ │ │ + strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ + stmda r0!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x2101b3b8 │ │ │ │ │ @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r1, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stmdbvs r3, {r0, r4, r6, ip, lr, pc} │ │ │ │ │ - cmnle fp, r0, lsl #22 │ │ │ │ │ - stmdacs r0, {r6, fp, sp, lr} │ │ │ │ │ - tstcs r4, r8, rrx │ │ │ │ │ - smlabteq r1, r0, r2, pc @ │ │ │ │ │ - movwls sl, #18948 @ 0x4a04 │ │ │ │ │ - @ instruction: 0xffa8f00b │ │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ │ - stmdals r4, {r0, r4, r7, pc} │ │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ │ - @ instruction: 0xf019808d │ │ │ │ │ - @ instruction: 0x4606fd9b │ │ │ │ │ - b 1428090 │ │ │ │ │ - @ instruction: 0xf0000301 │ │ │ │ │ - strhcs r8, [r3, -r8] │ │ │ │ │ + tstcs r2, ip, lsr r8 │ │ │ │ │ + cdp 6, 11, cr4, cr0, cr0, {1} │ │ │ │ │ + @ instruction: 0xf7ed8b40 │ │ │ │ │ + strmi lr, [r5], -sl, lsl #29 │ │ │ │ │ + tstcs r3, r8, asr #6 │ │ │ │ │ @ instruction: 0xf7ee4620 │ │ │ │ │ - sxtab16mi lr, r0, r6, ror #24 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - strmi r8, [r3], sl, lsl #1 │ │ │ │ │ - beq 929ac │ │ │ │ │ - andge pc, ip, sp, asr #17 │ │ │ │ │ - strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ee46b1 │ │ │ │ │ - stmdacs r0, {r3, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ - strbmi sp, [r1, #344] @ 0x158 │ │ │ │ │ - vmlscc.f64 d13, d1, d16 │ │ │ │ │ - @ instruction: 0xf1474653 │ │ │ │ │ - ldmne r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp}^ │ │ │ │ │ - movweq lr, #31563 @ 0x7b4b │ │ │ │ │ - rscvc lr, r9, #323584 @ 0x4f000 │ │ │ │ │ - orrsmi r4, r3, lr, asr #10 │ │ │ │ │ - bl fea8b5f0 │ │ │ │ │ - strbmi r0, [r2], -sl, lsl #18 │ │ │ │ │ - movweq pc, #4361 @ 0x1109 @ │ │ │ │ │ - movwls r9, #2308 @ 0x904 │ │ │ │ │ - ldrbne r4, [fp, r8, lsr #12] │ │ │ │ │ - ldrbne r9, [r3, r1, lsl #6] │ │ │ │ │ - mcrr2 0, 1, pc, r0, cr14 @ │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ef17d3 │ │ │ │ │ - ldrdcs lr, [r1], -lr @ │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 12291f0 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17093c │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - andlt r8, r7, r3, lsl #1 │ │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ef33ff │ │ │ │ │ - stmdbmi r0, {r1, r2, r6, r7, fp, sp, lr, pc}^ │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 7, cr15, cr4, cr14, {7} │ │ │ │ │ - strb r2, [r3, r2]! │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ef33ff │ │ │ │ │ - ldmdbmi sl!, {r3, r4, r5, r7, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 6, cr15, cr6, cr14, {7} │ │ │ │ │ - @ instruction: 0x4620e7f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - stmia sl!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x46204934 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - ubfx lr, sl, #28, #4 │ │ │ │ │ - mrscs r2, R12_usr │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0xeefde992 │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - @ instruction: 0xe79c9a90 │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ef33ff │ │ │ │ │ - stmdbmi sl!, {r2, r4, r7, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -sl, asr #12 │ │ │ │ │ - @ instruction: 0xf7ef4479 │ │ │ │ │ - strb lr, [fp, r0, lsr #18] │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ef33ff │ │ │ │ │ - stmdbmi r4!, {r1, r2, r7, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 3, cr15, cr4, cr14, {7} │ │ │ │ │ - andcs lr, r0, #49807360 @ 0x2f80000 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stmdb ip!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blvc ff052580 │ │ │ │ │ - bge fe4521ec │ │ │ │ │ - svceq 0x0000f1ba │ │ │ │ │ - b 140ddc4 │ │ │ │ │ - ldrbmi r7, [r6, #-3050] @ 0xfffff416 │ │ │ │ │ - andeq lr, fp, #121856 @ 0x1dc00 │ │ │ │ │ - bvc 1120d8 │ │ │ │ │ - @ instruction: 0xf10abf28 │ │ │ │ │ - @ instruction: 0xf4bf38ff │ │ │ │ │ - strtmi sl, [r0], -r3, ror #30 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - stmda r0!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x46524912 │ │ │ │ │ + mrc 8, 7, lr, cr12, cr0, {1} │ │ │ │ │ + vabs.f64 d7, d8 │ │ │ │ │ + strls r8, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ │ + bcc fe453204 │ │ │ │ │ + andcc pc, r4, sp, lsl #17 │ │ │ │ │ + @ instruction: 0xffb2f7fe │ │ │ │ │ + blvc ff2535a4 │ │ │ │ │ + stmdbge r1, {r8, r9, sp} │ │ │ │ │ + bcs fe453218 │ │ │ │ │ + blx fe8d3a2e │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + mcrr 7, 14, pc, r2, cr13 @ │ │ │ │ │ + bmi 41f9d0 │ │ │ │ │ + ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r3, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r5, r0, lsl r1 │ │ │ │ │ + blhi d2cd8 │ │ │ │ │ + andcs fp, r0, r0, lsr sp │ │ │ │ │ + strmi lr, [r1], -pc, ror #15 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdbmi r7, {r1, r2, r3, r5, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia ip!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x4620e798 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - ldmda r2, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strtmi r4, [r0], -ip, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - str lr, [fp, r2, lsl #28] │ │ │ │ │ - svc 0x00aef7ee │ │ │ │ │ - andeq r2, r4, sl, ror r1 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r4, ip, lsl #1 │ │ │ │ │ - ldrdeq ip, [r2], -r6 │ │ │ │ │ - andeq ip, r2, sl, asr #31 │ │ │ │ │ - andeq ip, r2, r8, lsr #25 │ │ │ │ │ - andeq ip, r2, r4, ror #31 │ │ │ │ │ - andeq ip, r2, sl, ror pc │ │ │ │ │ - andeq ip, r2, r2, ror #30 │ │ │ │ │ - andeq ip, r2, r0, lsr pc │ │ │ │ │ + ldm r2, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strb r2, [r4, r2]! │ │ │ │ │ + svc 0x00a0f7ed │ │ │ │ │ + strdeq r0, [r4], -r8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r0, r4, sl, lsl #31 │ │ │ │ │ + andeq fp, r2, sl, lsl #28 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0058f8cc │ │ │ │ │ adclt r4, r2, ip, asr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2908 @ 0xfffff4a4 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9321 │ │ │ │ │ @ instruction: 0xb3a80300 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - svc 0x00bef7ee │ │ │ │ │ + svc 0x00bcf7ed │ │ │ │ │ @ instruction: 0x2101b390 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r5], -lr, lsr #28 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r5], -ip, lsr #28 │ │ │ │ │ tstcs r2, r0, asr r3 │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0x4607e9b6 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + @ instruction: 0x4607e9b4 │ │ │ │ │ @ instruction: 0x2103bb98 │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0x4606e9b0 │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + strmi lr, [r6], -lr, lsr #19 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ strmi r8, [r7], -sp, lsl #1 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - stmdbmi r9, {r2, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7ee4620 │ │ │ │ │ + stmdbmi r9, {r1, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x463a4633 │ │ │ │ │ @ instruction: 0x46204479 │ │ │ │ │ - stm lr, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 119ea90 │ │ │ │ │ + stm ip, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bmi 119fa94 │ │ │ │ │ ldrbtmi r4, [sl], #-2883 @ 0xfffff4bd │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r2, r9, ror r1 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrb r2, [r0, r0]! │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ee33ff │ │ │ │ │ - ldmdbmi ip!, {r1, r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7ed33ff │ │ │ │ │ + ldmdbmi ip!, {r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r4, #952] @ 0x3b8 │ │ │ │ │ + ldc 7, cr15, [r2, #948] @ 0x3b4 │ │ │ │ │ andcs lr, r0, #59244544 @ 0x3880000 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 6, cr15, cr12, cr14, {7} │ │ │ │ │ + cdp 7, 6, cr15, cr10, cr13, {7} │ │ │ │ │ strmi r2, [r0], r3, lsl #2 │ │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - ldmdb r4!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmdb r2!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ andcs sp, r0, #198 @ 0xc6 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - cdp 7, 5, cr15, cr14, cr14, {7} │ │ │ │ │ + cdp 7, 5, cr15, cr12, cr13, {7} │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ strmi r4, [r6], -r1, lsl #13 │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0a01 │ │ │ │ │ adcsle r0, r5, r0, lsl #20 │ │ │ │ │ @ instruction: 0xf8cda803 │ │ │ │ │ - @ instruction: 0xf00aa00c │ │ │ │ │ - ldrbmi pc, [r2], -sp, lsr #16 @ │ │ │ │ │ + @ instruction: 0xf009a00c │ │ │ │ │ + ldrbmi pc, [r2], -r7, lsr #16 @ │ │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - stc 7, cr15, [r8], #-952 @ 0xfffffc48 │ │ │ │ │ + stc 7, cr15, [r6], #-948 @ 0xfffffc4c │ │ │ │ │ strmi r2, [r7], -r5, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - mrc 15, 5, lr, cr12, cr0, {3} │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + cdp 15, 11, cr14, cr12, cr14, {3} │ │ │ │ │ vnmla.f64 d0, d16, d0 │ │ │ │ │ addslt r3, lr, #16, 20 @ 0x10000 │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ andsle r2, ip, r0, lsl #30 │ │ │ │ │ strtmi r2, [r0], -r6, lsl #2 │ │ │ │ │ - svc 0x0062f7ee │ │ │ │ │ - blvc ff052728 │ │ │ │ │ + svc 0x0060f7ed │ │ │ │ │ + blvc ff05372c │ │ │ │ │ mcrge 6, 0, r4, cr4, cr2, {1} │ │ │ │ │ @ instruction: 0x46304639 │ │ │ │ │ - bvc 92278 │ │ │ │ │ + bvc 9327c │ │ │ │ │ mulcc r4, sp, r8 │ │ │ │ │ - ldc2l 0, cr15, [ip, #-68] @ 0xffffffbc │ │ │ │ │ + ldc2l 0, cr15, [r6, #-64] @ 0xffffffc0 │ │ │ │ │ strbmi r4, [r2], -fp, asr #12 │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ - blx fe452bd2 │ │ │ │ │ + blx fe2d3bd2 │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ee17d3 │ │ │ │ │ - andcs lr, r1, lr, lsl #31 │ │ │ │ │ + @ instruction: 0xf7ed17d3 │ │ │ │ │ + andcs lr, r1, ip, lsl #31 │ │ │ │ │ strtmi lr, [r0], -pc, lsl #15 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ - svc 0x0084f7ee │ │ │ │ │ + svc 0x0082f7ed │ │ │ │ │ strtmi r4, [r0], -ip, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - @ instruction: 0xe781ed34 │ │ │ │ │ + @ instruction: 0xf7ed4479 │ │ │ │ │ + @ instruction: 0xe781ed32 │ │ │ │ │ tstcs r3, sl, lsr r6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r6], -ip, lsl #28 │ │ │ │ │ - @ instruction: 0xf7eee76c │ │ │ │ │ - svclt 0x0000eeda │ │ │ │ │ - andeq r1, r4, r2, lsr pc │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0002bfb0 │ │ │ │ │ - andeq r1, r4, lr, asr #29 │ │ │ │ │ - andeq ip, r2, lr, lsl fp │ │ │ │ │ - andeq ip, r2, r4, ror #27 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb797c0 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi a9ab20 │ │ │ │ │ - blmi ac2dd8 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #14363 @ 0x381b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - eorsle r2, sl, r0, lsl #16 │ │ │ │ │ - strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ - cdp 7, 14, cr15, cr14, cr14, {7} │ │ │ │ │ - @ instruction: 0x2101b3b8 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - tstcs r2, sl, lsl #30 │ │ │ │ │ - cdp 6, 11, cr4, cr0, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7ee8b40 │ │ │ │ │ - @ instruction: 0x4605ed58 │ │ │ │ │ - tstcs r3, r8, asr #6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - mrc 14, 7, lr, cr12, cr14, {7} │ │ │ │ │ - vabs.f64 d7, d8 │ │ │ │ │ - strls r8, [r2, #-2880] @ 0xfffff4c0 │ │ │ │ │ - bcc fe452468 │ │ │ │ │ - andcc pc, r4, sp, lsl #17 │ │ │ │ │ - cdp2 0, 4, cr15, cr14, cr0, {0} │ │ │ │ │ - blvc ff252808 │ │ │ │ │ - stmdbge r1, {r8, r9, sp} │ │ │ │ │ - bcs fe45247c │ │ │ │ │ - ldc2 0, cr15, [r6], #112 @ 0x70 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl 454be4 │ │ │ │ │ - bmi 41ec34 │ │ │ │ │ - ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r3, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r5, r0, lsl r1 │ │ │ │ │ - blhi d1f3c │ │ │ │ │ - andcs fp, r0, r0, lsr sp │ │ │ │ │ - strmi lr, [r1], -pc, ror #15 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdbmi r7, {r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00a0f7ee │ │ │ │ │ - strb r2, [r4, r2]! │ │ │ │ │ - cdp 7, 6, cr15, cr14, cr14, {7} │ │ │ │ │ - muleq r4, r4, sp │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r4, r6, lsr #26 │ │ │ │ │ - andeq ip, r2, lr, ror #17 │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00d8f8cc │ │ │ │ │ - addlt r4, r3, r1, asr #20 │ │ │ │ │ - ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9301 │ │ │ │ │ - movtlt r0, #768 @ 0x300 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - cdp 7, 8, cr15, cr10, cr14, {7} │ │ │ │ │ - smlabbcs r1, r8, r3, fp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4605ecfa │ │ │ │ │ - smlattcs r2, r8, r1, fp │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - strmi lr, [r7], -r2, lsl #17 │ │ │ │ │ - @ instruction: 0x2103bb90 │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - @ instruction: 0x4606e87c │ │ │ │ │ - cmple r8, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf04f4607 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0x462033ff │ │ │ │ │ - cdp 7, 13, cr15, cr0, cr14, {7} │ │ │ │ │ - ldrtmi r4, [r3], -lr, lsr #18 │ │ │ │ │ - ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - andcs lr, r2, ip, asr pc │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi a2959c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 70d64 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, (UNDEF: 115) │ │ │ │ │ - pop {r0, r1, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x462083f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - cdp 7, 11, cr15, cr2, cr14, {7} │ │ │ │ │ - strtmi r4, [r0], -r1, lsr #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - strb lr, [r2, r2, ror #24]! │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - tstcs r3, sl, lsr sp │ │ │ │ │ - strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ - @ instruction: 0xf7ef4620 │ │ │ │ │ - strmi lr, [r6], -r2, asr #16 │ │ │ │ │ - sbcle r2, r6, r0, lsl #16 │ │ │ │ │ - mrscs r2, R11_usr │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r2, r3, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf1b8bf18 │ │ │ │ │ - strmi r0, [r1], r0, lsl #30 │ │ │ │ │ - svclt 0x000c4606 │ │ │ │ │ - movwcs r2, #769 @ 0x301 │ │ │ │ │ - @ instruction: 0x4668d0b7 │ │ │ │ │ - @ instruction: 0xf0099300 │ │ │ │ │ - @ instruction: 0x464afefd │ │ │ │ │ - strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - @ instruction: 0xf9c0f01e │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ee17d3 │ │ │ │ │ - andcs lr, r1, r2, lsl #29 │ │ │ │ │ - @ instruction: 0x463ae7b8 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stc 7, cr15, [ip, #-952] @ 0xfffffc48 │ │ │ │ │ - str r4, [r0, r6, lsl #12]! │ │ │ │ │ - ldcl 7, cr15, [sl, #952] @ 0x3b8 │ │ │ │ │ - andeq r1, r4, sl, asr #25 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r2, sl, asr #26 │ │ │ │ │ - andeq r1, r4, r4, ror #24 │ │ │ │ │ - @ instruction: 0x0002c8b8 │ │ │ │ │ - eorsle r2, fp, r0, lsl #16 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6dfb0 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - strdcs r0, [r1, -r0] │ │ │ │ │ - @ instruction: 0xf7ee4604 │ │ │ │ │ - teqlt r0, #16256 @ 0x3f80 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [ip], #-952 @ 0xfffffc48 │ │ │ │ │ - andcs r4, r0, r5, lsl #12 │ │ │ │ │ - stmdbvs r9!, {r0, r2, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ - stmdavs lr!, {r0, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ - stc2 0, cr15, [lr, #120] @ 0x78 │ │ │ │ │ - andle r4, lr, r6, lsl #5 │ │ │ │ │ - @ instruction: 0xf01e6828 │ │ │ │ │ - cmplt r0, fp, lsl lr @ │ │ │ │ │ - tstcs r1, r0, lsr #12 │ │ │ │ │ - b c54da4 │ │ │ │ │ - ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - @ instruction: 0xf00c6828 │ │ │ │ │ - stmdacs r0, {r0, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4620d1f4 │ │ │ │ │ - cdp 7, 10, cr15, cr4, cr14, {7} │ │ │ │ │ - strtmi r4, [r0], -r8, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - andcs lr, r2, lr, ror #23 │ │ │ │ │ - @ instruction: 0x4620bd70 │ │ │ │ │ - cdp 7, 9, cr15, cr10, cr14, {7} │ │ │ │ │ - strtmi r4, [r0], -r4, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - ldrb lr, [r4, r4, ror #23]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq ip, r2, r4, lsl #23 │ │ │ │ │ - andeq ip, r2, r8, asr fp │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - cdpeq 8, 6, cr15, cr8, cr12, {6} │ │ │ │ │ - rsclt r4, r0, r3, asr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2899 @ 0xfffff4ad │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f935f │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - tstcs r1, r1, rrx │ │ │ │ │ - @ instruction: 0xf7ee4604 │ │ │ │ │ - stmdacs r0, {r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - tstcs r1, r8, ror r0 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4605ec1e │ │ │ │ │ - subsle r2, r4, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - svc 0x00a4f7ee │ │ │ │ │ - rsbsle r2, r8, r0, lsl #16 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4606ec90 │ │ │ │ │ - rsbsle r2, r0, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf04fa801 │ │ │ │ │ - @ instruction: 0xf8c00800 │ │ │ │ │ - @ instruction: 0xf0098000 │ │ │ │ │ - tstcs r3, r5, ror #28 @ │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4607ef90 │ │ │ │ │ - suble r2, r6, r0, lsl #16 │ │ │ │ │ - tstcs r3, r2, asr #12 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - sxtab16mi lr, r0, sl, ror #24 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ - svcge 0x0002dd3d │ │ │ │ │ - @ instruction: 0xf0114638 │ │ │ │ │ - strbmi pc, [r3], -pc, lsl #18 @ │ │ │ │ │ - @ instruction: 0x46394632 │ │ │ │ │ - @ instruction: 0xf01e4628 │ │ │ │ │ - strmi pc, [r5], -r5, lsl #19 │ │ │ │ │ - strbne r4, [r3, r2, lsl #12] │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stccs 13, cr14, [r0, #-848] @ 0xfffffcb0 │ │ │ │ │ - ldrdcs fp, [r1], -r8 │ │ │ │ │ - @ instruction: 0x4620dd1c │ │ │ │ │ - cdp 7, 3, cr15, cr2, cr14, {7} │ │ │ │ │ - @ instruction: 0xf0114638 │ │ │ │ │ - bllt 1e553a0 │ │ │ │ │ - vst2.8 {d26,d28}, [pc :64] │ │ │ │ │ - ldrtmi r7, [r8], -r0, lsl #5 │ │ │ │ │ - blx ad2f3c │ │ │ │ │ - teqlt r8, #1048576 @ 0x100000 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4638eb72 │ │ │ │ │ - ldc2l 0, cr15, [lr], {17} │ │ │ │ │ - strmi r2, [r2], -r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x2004edb6 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 769794 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17f0f8c │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xd12c0300 │ │ │ │ │ - pop {r5, r6, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf04f81f0 │ │ │ │ │ - @ instruction: 0x462032ff │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - ldc 7, cr15, [lr, #952] @ 0x3b8 │ │ │ │ │ - @ instruction: 0x463a4915 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 2, cr15, cr10, cr14, {7} │ │ │ │ │ - strb r2, [r3, r2]! │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ee33ff │ │ │ │ │ - stmdbmi pc, {r4, r7, r8, sl, fp, sp, lr, pc} @ │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl fd4f20 │ │ │ │ │ - @ instruction: 0x4620e7f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - stc 7, cr15, [r2, #952] @ 0x3b8 │ │ │ │ │ - andcs r4, r0, #147456 @ 0x24000 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 0, cr15, cr14, cr14, {7} │ │ │ │ │ - @ instruction: 0xf7eee7e2 │ │ │ │ │ - svclt 0x0000ecde │ │ │ │ │ - andeq r1, r4, r6, lsl fp │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r4, ip, lsr sl │ │ │ │ │ - andeq ip, r2, r2, asr #12 │ │ │ │ │ - andeq ip, r2, r2, ror r6 │ │ │ │ │ - strdeq ip, [r2], -r6 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb79bb8 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff0 │ │ │ │ │ - smlabbcs r1, r8, r1, fp │ │ │ │ │ - ldc 7, cr15, [ip, #-952] @ 0xfffffc48 │ │ │ │ │ - blhi 1052a84 │ │ │ │ │ - ldc2l 0, cr15, [r4], #-0 │ │ │ │ │ - blvc ff252bbc │ │ │ │ │ - bne fe45282c │ │ │ │ │ - @ instruction: 0xf894f01c │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - ldmdb r8!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldc 0, cr2, [sp], #4 │ │ │ │ │ - vldrlt d8, [r0, #-8] │ │ │ │ │ - ldrlt fp, [r8, #-960]! @ 0xfffffc40 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi d24a4 │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [ip], {238} @ 0xee │ │ │ │ │ - @ instruction: 0xecbdb918 │ │ │ │ │ - andcs r8, r0, r2, lsl #22 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r5], -r8, asr #22 │ │ │ │ │ - rscsle r2, r4, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stcl 7, cr15, [ip], #952 @ 0x3b8 │ │ │ │ │ - blhi 1052ae4 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r6], #952 @ 0x3b8 │ │ │ │ │ - cdp 6, 15, cr4, cr12, cr8, {1} │ │ │ │ │ - vnmla.f64 d7, d23, d8 │ │ │ │ │ - @ instruction: 0xeefd1a90 │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - @ instruction: 0xf01e2a90 │ │ │ │ │ - vmla.f64 d15, d16, d17 │ │ │ │ │ - @ instruction: 0x46200a10 │ │ │ │ │ - bleq ff052b2c │ │ │ │ │ - ldmib r4, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldc 0, cr2, [sp], #4 │ │ │ │ │ - vldmdblt r8!, {d8} │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrblt fp, [r0, #-912]! @ 0xfffffc70 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [r2], #952 @ 0x3b8 │ │ │ │ │ - ldrdcs fp, [r1, -r0] │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4605eb12 │ │ │ │ │ - orrslt r2, r5, r0 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldmdb r0!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strmi r2, [r6], -r3, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - ldrtmi lr, [r1], -ip, ror #18 │ │ │ │ │ - strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - stc2 0, cr15, [r6, #116] @ 0x74 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - ldm r2, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - cdp 6, 11, cr4, cr15, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7ee0b00 │ │ │ │ │ - stmdbmi r4, {r1, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fe4d5078 │ │ │ │ │ - ldcllt 0, cr2, [r0, #-8]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq ip, r2, sl, lsl r5 │ │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00c0f8cc │ │ │ │ │ - addlt r4, r7, fp, ror sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2939 @ 0xfffff485 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9305 │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - addhi pc, r1, r0 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - mrrc 7, 14, pc, lr, cr14 @ │ │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ │ - smlabtcs r1, pc, r0, r8 @ │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r6], -ip, asr #21 │ │ │ │ │ - rsbsle r2, r2, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r7], -r4, lsr #19 │ │ │ │ │ - vsub.i8 d18, d0, d1 │ │ │ │ │ - ldmdbvs r3!, {r1, r2, r7, pc}^ │ │ │ │ │ - @ instruction: 0xf8df2502 │ │ │ │ │ - @ instruction: 0xf04fb1b0 │ │ │ │ │ - movwcc r0, #10240 @ 0x2800 │ │ │ │ │ - svclt 0x00144b6a │ │ │ │ │ - stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [fp], #1147 @ 0x47b │ │ │ │ │ - ands r9, sl, r1, lsl #6 │ │ │ │ │ - strtmi sl, [r9], -r3, lsl #20 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r2], r6, asr #17 │ │ │ │ │ - cmnlt sl, r3, lsl #20 │ │ │ │ │ - svceq 0x0000f1ba │ │ │ │ │ - ldmdbvs r1!, {r0, r3, r5, r6, ip, lr, pc} │ │ │ │ │ - cmple sl, r0, lsl #18 │ │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ │ - ldmibvs r1!, {r0, r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ │ - stmdbcs r0, {r4, r5, fp, sp, lr} │ │ │ │ │ - @ instruction: 0x4651d17e │ │ │ │ │ - cdp2 0, 6, cr15, cr6, cr11, {0} │ │ │ │ │ - adcmi r3, pc, #4194304 @ 0x400000 │ │ │ │ │ - @ instruction: 0x4629db59 │ │ │ │ │ - @ instruction: 0xf8cd4620 │ │ │ │ │ - @ instruction: 0xf7ee800c │ │ │ │ │ - strmi lr, [r2], r0, asr #18 │ │ │ │ │ - bicsle r2, fp, r0, lsl #16 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - ldmdb lr!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - cmple r7, r5, lsl #16 │ │ │ │ │ - @ instruction: 0x46204659 │ │ │ │ │ - b 955154 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - mcrr 7, 14, pc, r8, cr14 @ │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r3, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - strmi sp, [r2], sl, asr #2 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdage r4, {r2, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - andshi pc, r0, sp, asr #17 │ │ │ │ │ - stc2l 0, cr15, [ip], {9} │ │ │ │ │ - strtmi r9, [r0], -r1, lsl #18 │ │ │ │ │ - b 2d5188 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - stc 7, cr15, [lr], #-952 @ 0xfffffc48 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06fd138 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - b fe6551ac │ │ │ │ │ - andcs lr, r0, sl, lsr #15 │ │ │ │ │ - blmi d69adc │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17126c │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - cmple ip, r0, lsl #6 │ │ │ │ │ - pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf0218ff0 │ │ │ │ │ - stmdbcs r1, {r4, r8} │ │ │ │ │ - ldmdavs r0!, {r1, r3, r5, r7, ip, lr, pc} │ │ │ │ │ - @ instruction: 0xf01e4651 │ │ │ │ │ - @ instruction: 0xe7a5fc35 │ │ │ │ │ - blcs 3de34 │ │ │ │ │ - smlatbcs r1, r2, r0, sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4620ea7a │ │ │ │ │ - @ instruction: 0xf7ee2101 │ │ │ │ │ - andcs lr, r1, sl, lsl #16 │ │ │ │ │ - ldmdavs r0!, {r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf00b4651 │ │ │ │ │ - @ instruction: 0xe793fdfb │ │ │ │ │ - @ instruction: 0xf04f4652 │ │ │ │ │ - @ instruction: 0x462031ff │ │ │ │ │ - b fe9d520c │ │ │ │ │ - str r4, [sp, r2, lsl #13]! │ │ │ │ │ - @ instruction: 0xf04f2200 │ │ │ │ │ - @ instruction: 0x462031ff │ │ │ │ │ - b fe7d521c │ │ │ │ │ - ldr r9, [lr, r3]! │ │ │ │ │ - stmdbcs r9, {r0, r4, r5, r6, r8, fp, sp, lr} │ │ │ │ │ - vqadd.s8 d29, d0, d0 │ │ │ │ │ - strbmi r1, [r1, #-3079]! @ 0xfffff3f9 │ │ │ │ │ - stmdbcs r7, {r1, r2, r3, r4, ip, lr, pc} │ │ │ │ │ - ldmdbmi r9, {r0, r1, r2, r8, ip, lr, pc} │ │ │ │ │ - ldrbtmi r2, [r9], #-514 @ 0xfffffdfe │ │ │ │ │ - @ instruction: 0xf00b3108 │ │ │ │ │ - bls 1169f4 │ │ │ │ │ - tstcs r0, r0, lsr r8 │ │ │ │ │ - @ instruction: 0xe76c61b1 │ │ │ │ │ - andcs r4, r3, #20, 18 @ 0x50000 │ │ │ │ │ - @ instruction: 0xf00b4479 │ │ │ │ │ - bls 1169e0 │ │ │ │ │ - @ instruction: 0xe7f46830 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - ldmdbmi r0, {r1, r4, r6, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib sl, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - str r2, [r1, r2]! │ │ │ │ │ - andcs r4, r2, #212992 @ 0x34000 │ │ │ │ │ - tstcc r4, r9, ror r4 │ │ │ │ │ - ldc2 0, cr15, [lr, #44]! @ 0x2c │ │ │ │ │ - ldmdavs r0!, {r0, r1, r9, fp, ip, pc} │ │ │ │ │ - @ instruction: 0xf7eee7e1 │ │ │ │ │ - svclt 0x0000eb3e │ │ │ │ │ - andeq r1, r4, r6, ror r8 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r6], -sl, lsl #28 │ │ │ │ │ + @ instruction: 0xf7ede76c │ │ │ │ │ + svclt 0x0000eed8 │ │ │ │ │ + andeq r0, r4, lr, lsr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0002b3ba │ │ │ │ │ - andeq ip, r2, r0, asr #24 │ │ │ │ │ - andeq r1, r4, ip, asr r7 │ │ │ │ │ - andeq r1, r4, sl, lsl #27 │ │ │ │ │ - andeq r1, r4, r4, ror sp │ │ │ │ │ - strdeq ip, [r2], -r6 │ │ │ │ │ - andeq r1, r4, r0, asr sp │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl 16552c0 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf019d0f7 │ │ │ │ │ - strtmi pc, [r0], -fp, asr #29 │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - mulcs r1, r4, pc @ │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e0f8cc │ │ │ │ │ - addlt r4, r2, pc, lsr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2879 @ 0xfffff4c1 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9301 │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - tstcs r1, sl, lsr r0 │ │ │ │ │ - @ instruction: 0xf7ee4604 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - qaddcs sp, r1, r1 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4605e99c │ │ │ │ │ - tstcs r2, r0, ror r3 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r2, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, #82 @ 0x52 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - b 3d533c │ │ │ │ │ - stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ - strbtmi sp, [r8], -sl, asr #32 │ │ │ │ │ - stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - andhi pc, r0, sp, asr #17 │ │ │ │ │ - blx ff9533be │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stc 7, cr15, [lr, #-952] @ 0xfffffc48 │ │ │ │ │ - movwlt r4, #34311 @ 0x8607 │ │ │ │ │ - tstcs r3, r2, asr #12 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4602e9fa │ │ │ │ │ - strbmi r4, [r0, #-1543] @ 0xfffff9f9 │ │ │ │ │ - @ instruction: 0x4631dd18 │ │ │ │ │ - @ instruction: 0xf01d4628 │ │ │ │ │ - @ instruction: 0x4602fe75 │ │ │ │ │ - ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - bl 16d5380 │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 79f3d0 │ │ │ │ │ - ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r1, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r2, ip, lsr #2 │ │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf7ee33ff │ │ │ │ │ - ldmdbmi r5, {r2, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4620463a │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - ldrdcs lr, [r2], -r0 │ │ │ │ │ - strtmi lr, [r0], -r3, ror #15 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - bl d553cc │ │ │ │ │ - strtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - ldrb lr, [r0, r4, ror #17]! │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ee33ff │ │ │ │ │ - stmdbmi r9, {r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7ee4479 │ │ │ │ │ - @ instruction: 0xe7e2ebb4 │ │ │ │ │ - b fe0d53f8 │ │ │ │ │ - andeq r1, r4, r2, lsl r6 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r4, r6, lsl #11 │ │ │ │ │ - andeq ip, r2, ip, lsl #3 │ │ │ │ │ - @ instruction: 0x0002c1bc │ │ │ │ │ - andeq ip, r2, r0, asr #2 │ │ │ │ │ + andeq fp, r2, r8 │ │ │ │ │ + andeq r0, r4, sl, asr #29 │ │ │ │ │ + andeq fp, r2, lr, ror #21 │ │ │ │ │ + andeq fp, r2, r4, asr #29 │ │ │ │ │ ldrlt fp, [r0, #-464] @ 0xfffffe30 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldmdb r8, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stcl 7, cr15, [ip, #-948]! @ 0xfffffc4c │ │ │ │ │ tstcs r1, r0, ror #2 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - teqlt r8, r4, lsl r9 │ │ │ │ │ - mcr2 0, 3, pc, cr4, cr9, {0} @ │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + teqlt r8, r8, ror #26 │ │ │ │ │ + blx fed53c3c │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 14, cr15, cr2, cr13, {7} │ │ │ │ │ + bl dd5b94 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b fe1d5464 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf01dd0f7 │ │ │ │ │ - strmi pc, [r1], -r3, ror #27 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - andcs lr, r1, r2, asr #29 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x0068f8cc │ │ │ │ │ - adclt r4, r0, r6, lsr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2870 @ 0xfffff4ca │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f931f │ │ │ │ │ - bicslt r0, r8, #0, 6 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b 17554b8 │ │ │ │ │ - suble r2, pc, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmia sl, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - cmnlt r8, #5242880 @ 0x500000 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r6], -r4, lsr #30 │ │ │ │ │ - tstcs r4, r0, asr #6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - vcvtr.u32.f32 s29, s21 │ │ │ │ │ - vstr d23, [sp, #768] @ 0x300 │ │ │ │ │ - @ instruction: 0xf89d7a01 │ │ │ │ │ - svccs 0x00037004 │ │ │ │ │ - tstcs r3, sl, lsr #32 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0xeebcea5e │ │ │ │ │ - @ instruction: 0xf10d0bc0 │ │ │ │ │ - ldrtmi r0, [fp], -r8, lsl #16 │ │ │ │ │ - @ instruction: 0x46404631 │ │ │ │ │ - bcs 452d90 │ │ │ │ │ - @ instruction: 0xf011b292 │ │ │ │ │ - @ instruction: 0x4641f857 │ │ │ │ │ - @ instruction: 0xf01d4628 │ │ │ │ │ - vmov.16 d16[1], pc │ │ │ │ │ - @ instruction: 0x46200a10 │ │ │ │ │ - bleq ff053048 │ │ │ │ │ - svc 0x0006f7ed │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 55f574 │ │ │ │ │ - ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, pc, lsl fp │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - eorlt sp, r0, sl, lsl r1 │ │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - @ instruction: 0x46204639 │ │ │ │ │ - stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - svc 0x0086f7ed │ │ │ │ │ - @ instruction: 0x46024631 │ │ │ │ │ - @ instruction: 0xf0114640 │ │ │ │ │ - bfi pc, fp, #18, #7 @ │ │ │ │ │ - cdp 6, 11, cr4, cr15, cr0, {1} │ │ │ │ │ - @ instruction: 0xf7ed0b00 │ │ │ │ │ - stmdbmi r7, {r1, r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmda r6, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldrb r2, [sl, r2] │ │ │ │ │ - stmib r2, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r1, r4, lr, ror #8 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r4, r2, ror #7 │ │ │ │ │ - andeq ip, r2, r2, lsr #32 │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00d8f8cc │ │ │ │ │ - addlt r4, r3, r1, asr #20 │ │ │ │ │ - ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9301 │ │ │ │ │ - movtlt r0, #768 @ 0x300 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldmib lr, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - smlabbcs r1, r8, r3, fp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - strmi lr, [r5], -lr, asr #16 │ │ │ │ │ - smlattcs r2, r8, r1, fp │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4607ebd6 │ │ │ │ │ - @ instruction: 0x2103bb90 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4606ebd0 │ │ │ │ │ - cmple r8, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf04f4607 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0x462033ff │ │ │ │ │ - b 9555ec │ │ │ │ │ - ldrtmi r4, [r3], -lr, lsr #18 │ │ │ │ │ - ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x2002eab0 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi a29ef4 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 716bc │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, (UNDEF: 115) │ │ │ │ │ - pop {r0, r1, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x462083f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - b 1d5628 │ │ │ │ │ - strtmi r4, [r0], -r1, lsr #18 │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - @ instruction: 0xe7e2efb6 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - smlabbcs r3, lr, r8, lr │ │ │ │ │ - strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - @ instruction: 0x4606eb96 │ │ │ │ │ - sbcle r2, r6, r0, lsl #16 │ │ │ │ │ - mrscs r2, R11_usr │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdacs r0, {r7, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf1b8bf18 │ │ │ │ │ - strmi r0, [r1], r0, lsl #30 │ │ │ │ │ - svclt 0x000c4606 │ │ │ │ │ - movwcs r2, #769 @ 0x301 │ │ │ │ │ - @ instruction: 0x4668d0b7 │ │ │ │ │ - @ instruction: 0xf0099300 │ │ │ │ │ - @ instruction: 0x464afa51 │ │ │ │ │ - strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - @ instruction: 0xff44f01a │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ee17d3 │ │ │ │ │ - ldrdcs lr, [r1], -r6 │ │ │ │ │ - @ instruction: 0x463ae7b8 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stmda r0!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - str r4, [r0, r6, lsl #12]! │ │ │ │ │ - stmdb lr!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r1, r4, r2, ror r3 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq fp, [r2], -r2 │ │ │ │ │ - andeq r1, r4, ip, lsl #6 │ │ │ │ │ - andeq fp, r2, ip, ror #29 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6e904 │ │ │ │ │ + bl feb6edf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - tstcs r1, r0, lsl r3 │ │ │ │ │ - ldmdb r2!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blvc ff053308 │ │ │ │ │ - tstcs r2, r0, lsr #12 │ │ │ │ │ - bpl fe452f7c │ │ │ │ │ - stmdb sl!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq ff053218 │ │ │ │ │ - svclt 0x00082d02 │ │ │ │ │ - andcs pc, r2, r0, asr #4 │ │ │ │ │ - vhadd.s8 d29, d0, d6 │ │ │ │ │ - vhadd.s8 d19, d0, d3 │ │ │ │ │ - stccs 3, cr1, [r3, #-4] │ │ │ │ │ - sadd16mi fp, r8, r8 │ │ │ │ │ - bne 452f84 │ │ │ │ │ - @ instruction: 0xf960f01d │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - @ instruction: 0xf7edb119 │ │ │ │ │ - ldrdcs lr, [r1], -r6 │ │ │ │ │ - @ instruction: 0xf7eebd38 │ │ │ │ │ - udf #44696 @ 0xae98 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb6e964 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8db72c │ │ │ │ │ - blmi 903978 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #6171 @ 0x181b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - tstcs r1, r8, asr #6 │ │ │ │ │ - @ instruction: 0xf7ee4604 │ │ │ │ │ - cmnlt r8, sl, lsl r9 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x0088f7ed │ │ │ │ │ - stmdbvs r3, {r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ - tstcs r4, r3, asr #18 │ │ │ │ │ - smlabteq r1, r0, r2, pc @ │ │ │ │ │ - strbtmi r6, [sl], -r0, asr #16 │ │ │ │ │ - @ instruction: 0xf00a9300 │ │ │ │ │ - ldmiblt r0!, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - ldmdbmi r4, {r1, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0016f7ed │ │ │ │ │ - bmi 49f7c4 │ │ │ │ │ - ldrbtmi r4, [sl], #-2831 @ 0xfffff4f1 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r1, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r2, r1, lsl r1 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - blls 5179c │ │ │ │ │ - bleq 532d8 │ │ │ │ │ - blcc 83c6c │ │ │ │ │ - bcc 452fe4 │ │ │ │ │ - bleq ff0532c8 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - andcs lr, r1, r6, asr #27 │ │ │ │ │ - @ instruction: 0xf7eee7e3 │ │ │ │ │ - svclt 0x0000e8a8 │ │ │ │ │ - andeq r1, r4, r8, ror #3 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r2, r6, lsl #4 │ │ │ │ │ - muleq r4, sl, r1 │ │ │ │ │ - ldrblt fp, [r0, #-944]! @ 0xfffffc50 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ + tstcs r1, r8, ror r1 │ │ │ │ │ + bl fffd5bb8 │ │ │ │ │ + cmplt r8, r5, lsl #12 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7ed4604 │ │ │ │ │ - bmi 652d8c │ │ │ │ │ - movwcs r4, #1541 @ 0x605 │ │ │ │ │ - ldrbtmi r2, [sl], #-258 @ 0xfffffefe │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - andcs fp, r0, r8, lsl #30 │ │ │ │ │ - stmdavc r2, {r0, r1, r3, r4, ip, lr, pc} │ │ │ │ │ - stmdavc r3, {r0, r1, r8, sp}^ │ │ │ │ │ - bcs 1de90c8 │ │ │ │ │ - strcs fp, [r2], -ip, lsl #30 │ │ │ │ │ - blcs 10a1054 │ │ │ │ │ - @ instruction: 0xf046bf08 │ │ │ │ │ - @ instruction: 0xf7ee0604 │ │ │ │ │ - mrc 8, 7, lr, cr12, cr0, {6} │ │ │ │ │ - ldrtmi r7, [r1], -r0, asr #23 │ │ │ │ │ - cdp 6, 1, cr4, cr7, cr8, {1} │ │ │ │ │ - @ instruction: 0xf01a2a90 │ │ │ │ │ - strmi pc, [r1], -pc, asr #26 │ │ │ │ │ - @ instruction: 0xb1294620 │ │ │ │ │ - stcl 7, cr15, [r4, #-948] @ 0xfffffc4c │ │ │ │ │ - ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - stmdb r4!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - svclt 0x0000e7f8 │ │ │ │ │ - andeq sl, r2, r6, asr #25 │ │ │ │ │ - @ instruction: 0xf01bb108 │ │ │ │ │ - @ instruction: 0x4770bbf1 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb6ea98 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - strdcs r0, [r0], -r8 │ │ │ │ │ - blx fe953912 │ │ │ │ │ - tstlt r8, r4, lsl #12 │ │ │ │ │ - @ instruction: 0xf854f01c │ │ │ │ │ - ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb6eab8 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - strdlt r0, [r3], r0 @ │ │ │ │ │ - stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ - ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ - ldrbtmi r2, [r9], #-20 @ 0xffffffec │ │ │ │ │ - @ instruction: 0xf0089300 │ │ │ │ │ - andlt pc, r3, pc, asr #26 │ │ │ │ │ - blx 155a4e │ │ │ │ │ - @ instruction: 0xffffffbf │ │ │ │ │ - @ instruction: 0xffffffc3 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6eae8 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 85b2d0 │ │ │ │ │ - blmi 883c70 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - cmpls sp, #1769472 @ 0x1b0000 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - smlattcs r1, r8, r1, fp │ │ │ │ │ - @ instruction: 0xf7ee4604 │ │ │ │ │ - teqlt r8, #88, 16 @ 0x580000 │ │ │ │ │ + strmi lr, [r2], -r2, ror #22 │ │ │ │ │ + ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ + svc 0x0030f7ed │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - cdp 7, 12, cr15, cr6, cr13, {7} │ │ │ │ │ - @ instruction: 0x4669b198 │ │ │ │ │ - blx 1a53992 │ │ │ │ │ - strtmi fp, [r0], -r8, lsl #19 │ │ │ │ │ - ldmdb r2, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 55f92c │ │ │ │ │ - ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, sp, asr fp │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - subslt sp, pc, sl, lsl r1 @ │ │ │ │ │ - andcs fp, r0, r0, lsr sp │ │ │ │ │ - ldmdbge sp, {r0, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf0104668 │ │ │ │ │ - @ instruction: 0x4601fd59 │ │ │ │ │ - rscle r2, r4, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strb lr, [r3, r6, asr #28]! │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - stmdbmi r7, {r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 3, cr15, cr12, cr13, {7} │ │ │ │ │ - ldrb r2, [sl, r2] │ │ │ │ │ - svc 0x00e8f7ed │ │ │ │ │ - andeq r1, r4, r4, rrx │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r4, lr, lsr #32 │ │ │ │ │ - andeq ip, r2, lr, rrx │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e8f8cc │ │ │ │ │ - ldrbtmi r4, [lr], #-3637 @ 0xfffff1cb │ │ │ │ │ - stmdacs r0, {r4, r5, fp, sp, lr} │ │ │ │ │ - strmi sp, [ip], -r0, asr #32 │ │ │ │ │ - andcs r4, r0, #24117248 @ 0x1700000 │ │ │ │ │ - @ instruction: 0x4611461d │ │ │ │ │ - ldcl 7, cr15, [r2], #948 @ 0x3b4 │ │ │ │ │ - ldmdavs r0!, {r1, r5, fp, ip, sp, lr} │ │ │ │ │ - @ instruction: 0xf7ee2300 │ │ │ │ │ - ldmdavs r0!, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ │ - movwcs r2, #513 @ 0x201 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - svc 0x001ef7ed │ │ │ │ │ - teqlt sp, #48, 16 @ 0x300000 │ │ │ │ │ - @ instruction: 0xf7ed4629 │ │ │ │ │ - stcmi 14, cr14, [r8, #-48]! @ 0xffffffd0 │ │ │ │ │ - andcs r2, r2, #0, 6 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - stmdavs r8!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - svc 0x0010f7ed │ │ │ │ │ - stmdavs r8!, {r0, r1, r5, fp, ip, sp, lr} │ │ │ │ │ - andsle r2, sp, r4, lsl #22 │ │ │ │ │ - @ instruction: 0x17fb463a │ │ │ │ │ - stmda r6, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andcs r4, r3, #32, 24 @ 0x2000 │ │ │ │ │ - @ instruction: 0xf06f2300 │ │ │ │ │ - ldrbtmi r0, [ip], #-257 @ 0xfffffeff │ │ │ │ │ - @ instruction: 0xf7ed6820 │ │ │ │ │ - stmdavs r2!, {r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf06f6820 │ │ │ │ │ - andcc r0, r1, #1073741824 @ 0x40000000 │ │ │ │ │ - pop {r1, r5, r6, sp, lr} │ │ │ │ │ - @ instruction: 0x17d341f0 │ │ │ │ │ - cdplt 7, 15, cr15, cr2, cr13, {7} │ │ │ │ │ - @ instruction: 0xf7ed6861 │ │ │ │ │ - @ instruction: 0xe7d6ec70 │ │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - ldc 7, cr15, [r2], #948 @ 0x3b4 │ │ │ │ │ - sbcsle r2, pc, r0, lsl #30 │ │ │ │ │ - stmdavs r8!, {r0, r4, r8, fp, lr} │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - ldcne 13, cr14, [r9, #-856]! @ 0xfffffca8 │ │ │ │ │ - @ instruction: 0xf7ed6828 │ │ │ │ │ - stmdavs r8!, {r1, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - tsteq r2, pc, rrx @ │ │ │ │ │ - b 1355a00 │ │ │ │ │ - stmdavs r8!, {r0, r1, r3, r8, fp, lr} │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - stmdavs r8!, {r3, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - movwcs r6, #2106 @ 0x83a │ │ │ │ │ - stmda lr, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f6828 │ │ │ │ │ - @ instruction: 0xf7ed0102 │ │ │ │ │ - @ instruction: 0xe7c1ea3e │ │ │ │ │ - andeq r1, r4, sl, asr #19 │ │ │ │ │ - andeq r1, r4, r8, lsl #19 │ │ │ │ │ - andeq r1, r4, r6, ror #18 │ │ │ │ │ - andeq sl, r2, r0, lsl r7 │ │ │ │ │ - ldrdeq fp, [r2], -r4 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb7a694 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff0 │ │ │ │ │ - tstcs r1, r0, asr r3 │ │ │ │ │ - svc 0x00aef7ed │ │ │ │ │ - vmov.32 r4, d0[1] │ │ │ │ │ - andcs r8, r0, #64, 22 @ 0x10000 │ │ │ │ │ - @ instruction: 0x4611447b │ │ │ │ │ - stmib r3, {r5, r9, sl, lr}^ │ │ │ │ │ - @ instruction: 0xf7ed4200 │ │ │ │ │ - @ instruction: 0xf7ffec70 │ │ │ │ │ - mrc 14, 7, APSR_nzcv, cr13, cr13, {7} │ │ │ │ │ - ldmdbmi r7, {r3, r6, r7, r8, r9, fp, ip, sp, lr} │ │ │ │ │ - mrc 4, 0, r4, cr7, cr9, {3} │ │ │ │ │ - @ instruction: 0xf01b2a90 │ │ │ │ │ - cdpne 14, 0, cr15, cr2, cr7, {0} │ │ │ │ │ - @ instruction: 0xf06fdc13 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7edd014 │ │ │ │ │ - strtmi lr, [r0], -r8, lsr #28 │ │ │ │ │ - ldmda r6!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ + b fe4d5bdc │ │ │ │ │ + tstcs r1, r0, asr r9 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - andcs lr, r2, sl, asr #31 │ │ │ │ │ - blhi d2de4 │ │ │ │ │ - bfine fp, r0, (invalid: 26:19) │ │ │ │ │ + cmnlt r0, r4, asr #29 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r2, #-948]! @ 0xfffffc4c │ │ │ │ │ + strb r4, [r9, r2, lsl #12]! │ │ │ │ │ + tstcs r1, sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - ldrb lr, [r6, r2, asr #31]! │ │ │ │ │ - cdp 7, 1, cr15, cr2, cr13, {7} │ │ │ │ │ - @ instruction: 0xf7ee4620 │ │ │ │ │ - andcs lr, r0, #2228224 @ 0x220000 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - svc 0x00b6f7ed │ │ │ │ │ - svclt 0x0000e7eb │ │ │ │ │ - @ instruction: 0x000418bc │ │ │ │ │ - @ instruction: 0xfffffec5 │ │ │ │ │ - ldrlt fp, [r8, #-840]! @ 0xfffffcb8 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [ip], {237} @ 0xed │ │ │ │ │ - strmi r2, [r5], -r0, lsl #4 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 3, cr15, cr0, cr13, {7} │ │ │ │ │ - andcs r4, r0, #1048576 @ 0x100000 │ │ │ │ │ - strmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ed2103 │ │ │ │ │ - cdpne 14, 0, cr14, cr2, cr10, {1} │ │ │ │ │ - movwcs fp, #8140 @ 0x1fcc │ │ │ │ │ - stccs 3, cr2, [r0, #-0] │ │ │ │ │ - movwcs fp, #3852 @ 0xf0c │ │ │ │ │ - movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ - andcs fp, r0, fp, lsl #18 │ │ │ │ │ - rsclt fp, r1, #56, 26 @ 0xe00 │ │ │ │ │ - @ instruction: 0xf0084628 │ │ │ │ │ - andcs pc, r0, r3, ror #20 │ │ │ │ │ - andcs fp, r0, r8, lsr sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + strmi lr, [r2], -ip, lsr #27 │ │ │ │ │ + strtmi lr, [r0], -r2, ror #15 │ │ │ │ │ + svc 0x007af7ed │ │ │ │ │ + strtmi r4, [r0], -r3, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ed4479 │ │ │ │ │ + andcs lr, r2, r4, asr #25 │ │ │ │ │ + svclt 0x0000bd38 │ │ │ │ │ + strdeq fp, [r2], -ip │ │ │ │ │ ldrlt fp, [r8, #-800]! @ 0xfffffce0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl ffbd5b44 │ │ │ │ │ + bl 1dd5c34 │ │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r3], -sl, ror #23 │ │ │ │ │ + @ instruction: 0x4603eb72 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ ldrmi r2, [ip], -r3, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [ip, #948]! @ 0x3b4 │ │ │ │ │ + stc 7, cr15, [r4, #948] @ 0x3b4 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ svclt 0x00142c00 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xf0031e02 │ │ │ │ │ svclt 0x00d80301 │ │ │ │ │ ldmdblt fp, {r8, r9, sp} │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - blx fe053bf0 │ │ │ │ │ + blx 553ce0 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ - suble r2, pc, r0, lsl #16 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb6ede0 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ + bl feb6eecc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - strdcs r0, [r1, -r0] │ │ │ │ │ - @ instruction: 0xf7ed4604 │ │ │ │ │ - @ instruction: 0x4605eab0 │ │ │ │ │ - tstcs r1, r8, lsl fp │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdacs r0, {r2, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x462ad03e │ │ │ │ │ + @ instruction: 0x46040ff0 │ │ │ │ │ + mrscs fp, SP_irq │ │ │ │ │ + b e55c90 │ │ │ │ │ + stmiblt r0!, {r0, r2, r9, sl, lr}^ │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + bl fe355c9c │ │ │ │ │ + strtmi fp, [sl], -r8, ror #6 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - bl 19d5bbc │ │ │ │ │ + b ffc55ca8 │ │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0xb1f0ea9e │ │ │ │ │ + biclt lr, r0, r8, lsr #20 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - smlabtcs r3, r2, sp, lr │ │ │ │ │ - strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ - b fe4d5bdc │ │ │ │ │ - andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ - tstcs r3, r0, lsr #12 │ │ │ │ │ - ldc 7, cr15, [r6, #948]! @ 0x3b4 │ │ │ │ │ - andcs r5, r0, r8, lsr #11 │ │ │ │ │ - andcs fp, r0, #112, 26 @ 0x1c00 │ │ │ │ │ + strmi lr, [r2], -ip, asr #26 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ + @ instruction: 0xf7ed5caa │ │ │ │ │ + @ instruction: 0x2001eeb4 │ │ │ │ │ + andcs fp, r0, #56, 26 @ 0xe00 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [lr, #948]! @ 0x3b4 │ │ │ │ │ + ldc 7, cr15, [lr, #-948]! @ 0xfffffc4c │ │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdacs r0, {r7, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi sp, [r0], -r0, ror #3 │ │ │ │ │ - svc 0x0078f7ed │ │ │ │ │ - strtmi r4, [r0], -sp, lsl #18 │ │ │ │ │ + stmdacs r0, {r4, r9, fp, sp, lr, pc} │ │ │ │ │ + strtmi sp, [r0], -r6, ror #3 │ │ │ │ │ + svc 0x0008f7ed │ │ │ │ │ + strtmi r4, [r0], -r7, lsl #18 │ │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ │ - andcs lr, r2, r2, asr #25 │ │ │ │ │ - @ instruction: 0x4620bd70 │ │ │ │ │ - svc 0x006ef7ed │ │ │ │ │ - strtmi r4, [r0], -r9, lsl #18 │ │ │ │ │ + andcs lr, r2, r2, asr ip │ │ │ │ │ + @ instruction: 0x4620bd38 │ │ │ │ │ + cdp 7, 15, cr15, cr14, cr13, {7} │ │ │ │ │ + strtmi r4, [r0], -r3, lsl #18 │ │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ │ - @ instruction: 0xe7f4ecb8 │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdbmi r5, {r2, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [ip], #948 @ 0x3b4 │ │ │ │ │ - svclt 0x0000e7e9 │ │ │ │ │ - @ instruction: 0x0002bdb8 │ │ │ │ │ - andeq fp, r2, r4, asr #27 │ │ │ │ │ - andeq fp, r2, r2, ror sp │ │ │ │ │ - ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - @ instruction: 0x4604eb5e │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - @ instruction: 0xf009bd10 │ │ │ │ │ - strtmi pc, [r1], -fp, lsl #20 │ │ │ │ │ - blx ff5d3ce8 │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ + ldrb lr, [r4, r8, asr #24]! │ │ │ │ │ + andeq fp, r2, r0, asr sp │ │ │ │ │ + andeq fp, r2, r0, lsr #26 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6eed4 │ │ │ │ │ + bl feb6ef68 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ tstcs r1, r8, lsl #6 │ │ │ │ │ - b d55c98 │ │ │ │ │ + stmib sl!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmiblt r8!, {r0, r2, r9, sl, lr}^ │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl fe255ca4 │ │ │ │ │ + bl fd5d38 │ │ │ │ │ strtmi fp, [sl], -r8, lsr #6 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl cd5cb0 │ │ │ │ │ + b ffa55d44 │ │ │ │ │ andcs r4, r0, #5242880 @ 0x500000 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stcl 7, cr15, [ip, #-948] @ 0xfffffc4c │ │ │ │ │ + stc 7, cr15, [r2, #-948] @ 0xfffffc4c │ │ │ │ │ stccs 3, cr4, [r0, #-780] @ 0xfffffcf4 │ │ │ │ │ bicsvc lr, r3, #323584 @ 0x4f000 │ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ │ strmi fp, [r2], -fp, ror #2 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - ldmda ip, {r1, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00d2f7ed │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4605ed3a │ │ │ │ │ + @ instruction: 0x4605ecf0 │ │ │ │ │ stmdbmi r8, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - mrrc 7, 14, pc, r4, cr13 @ │ │ │ │ │ + stc 7, cr15, [sl], {237} @ 0xed │ │ │ │ │ @ instruction: 0x4620e7f0 │ │ │ │ │ - svc 0x0002f7ed │ │ │ │ │ + cdp 7, 11, cr15, cr8, cr13, {7} │ │ │ │ │ strtmi r4, [r0], -r4, lsl #18 │ │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ │ - andcs lr, r2, ip, asr #24 │ │ │ │ │ + andcs lr, r2, r2, lsl #24 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ - andeq ip, r2, lr, lsl #13 │ │ │ │ │ - andeq fp, r2, ip, lsl #26 │ │ │ │ │ + strdeq ip, [r2], -sl │ │ │ │ │ + ldrdeq fp, [r2], -r0 │ │ │ │ │ ldrlt fp, [r8, #-800]! @ 0xfffffce0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b fff55d28 │ │ │ │ │ + b fecd5dbc │ │ │ │ │ strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4603eaf8 │ │ │ │ │ + strmi lr, [r3], -lr, lsr #21 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ ldrmi r2, [ip], -r3, lsl #2 │ │ │ │ │ - stc 7, cr15, [sl, #-948] @ 0xfffffc4c │ │ │ │ │ + stcl 7, cr15, [r0], {237} @ 0xed │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ svclt 0x00142c00 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xf0031e02 │ │ │ │ │ svclt 0x00d80301 │ │ │ │ │ ldmdblt fp, {r8, r9, sp} │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - @ instruction: 0xf99ef008 │ │ │ │ │ + @ instruction: 0xf940f008 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ + ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + @ instruction: 0xf7ed2101 │ │ │ │ │ + strmi lr, [r4], -r6, lsl #21 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + @ instruction: 0xf009bd10 │ │ │ │ │ + strtmi pc, [r1], -pc, lsr #18 │ │ │ │ │ + @ instruction: 0xf9faf009 │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + suble r2, pc, r0, lsl #16 │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb6f088 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + strdcs r0, [r1, -r0] │ │ │ │ │ + @ instruction: 0xf7ed4604 │ │ │ │ │ + @ instruction: 0x4605e95c │ │ │ │ │ + tstcs r1, r8, lsl fp │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x462ad03e │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + b 4d5e64 │ │ │ │ │ + strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + mvnslt lr, sl, asr #18 │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + tstcs r3, lr, ror #24 │ │ │ │ │ + strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ + ldmdb lr!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + tstcs r3, r0, lsr #12 │ │ │ │ │ + stcl 7, cr15, [r2], #-948 @ 0xfffffc4c │ │ │ │ │ + andcs r5, r0, r8, lsr #11 │ │ │ │ │ + andcs fp, r0, #112, 26 @ 0x1c00 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + mrrc 7, 14, pc, sl, cr13 @ │ │ │ │ │ + strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r8, fp, sp, lr, pc} │ │ │ │ │ + strtmi sp, [r0], -r0, ror #3 │ │ │ │ │ + cdp 7, 2, cr15, cr4, cr13, {7} │ │ │ │ │ + strtmi r4, [r0], -sp, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ed4479 │ │ │ │ │ + andcs lr, r2, lr, ror #22 │ │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ │ + cdp 7, 1, cr15, cr10, cr13, {7} │ │ │ │ │ + strtmi r4, [r0], -r9, lsl #18 │ │ │ │ │ + @ instruction: 0xf7ed4479 │ │ │ │ │ + ldrb lr, [r4, r4, ror #22]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdbmi r5, {r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + bl 1655ee8 │ │ │ │ │ + svclt 0x0000e7e9 │ │ │ │ │ + andeq fp, r2, r0, ror #23 │ │ │ │ │ + andeq fp, r2, ip, ror #23 │ │ │ │ │ + muleq r2, sl, fp │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6efc0 │ │ │ │ │ + bl feb6f14c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ tstcs r1, r8, asr r1 │ │ │ │ │ - b ff3d5d84 │ │ │ │ │ + b 255f10 │ │ │ │ │ svclt 0x00dc1e05 │ │ │ │ │ ldrmi r2, [r3], -r0, lsl #4 │ │ │ │ │ strtmi sp, [r0], -r4, lsl #24 │ │ │ │ │ - cdp 7, 4, cr15, cr14, cr13, {7} │ │ │ │ │ + stc 7, cr15, [r8, #948] @ 0x3b4 │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - @ instruction: 0xf976f009 │ │ │ │ │ + @ instruction: 0xf8acf009 │ │ │ │ │ @ instruction: 0xf0094629 │ │ │ │ │ - @ instruction: 0x4602f97f │ │ │ │ │ + @ instruction: 0x4602f8b5 │ │ │ │ │ strtmi r1, [r0], -r3, asr #15 │ │ │ │ │ - cdp 7, 4, cr15, cr2, cr13, {7} │ │ │ │ │ + ldcl 7, cr15, [ip, #-948]! @ 0xfffffc4c │ │ │ │ │ ldrb r2, [r2, r1]! │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6f004 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff0 │ │ │ │ │ - tstcs r1, r8, ror r1 │ │ │ │ │ - b ffdd5dc8 │ │ │ │ │ - cmplt r8, r5, lsl #12 │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ + ldrlt fp, [r8, #-840]! @ 0xfffffcb8 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stmib r6!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strmi r2, [r5], -r0, lsl #4 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + bl ffed5f60 │ │ │ │ │ + andcs r4, r0, #1048576 @ 0x100000 │ │ │ │ │ + strmi r4, [ip], -r0, lsr #12 │ │ │ │ │ + @ instruction: 0xf7ed2103 │ │ │ │ │ + vmovne.16 d18[1], lr │ │ │ │ │ + movwcs fp, #8140 @ 0x1fcc │ │ │ │ │ + stccs 3, cr2, [r0, #-0] │ │ │ │ │ + movwcs fp, #3852 @ 0xf0c │ │ │ │ │ + movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ + andcs fp, r0, fp, lsl #18 │ │ │ │ │ + rsclt fp, r1, #56, 26 @ 0xe00 │ │ │ │ │ + @ instruction: 0xf0084628 │ │ │ │ │ + andcs pc, r0, r9, lsr #16 │ │ │ │ │ + andcs fp, r0, r8, lsr sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ + @ instruction: 0xf5ad4a53 │ │ │ │ │ + blmi 14ef408 │ │ │ │ │ + ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ │ + tstpl r0, sp, lsl #10 @ │ │ │ │ │ + strmi r3, [r4], -r4, lsl #2 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ │ + lslslt r0, r0, #6 │ │ │ │ │ + @ instruction: 0xf7ed2101 │ │ │ │ │ + strmi lr, [r6], -ip, asr #29 │ │ │ │ │ + cmnle r4, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + cdp 7, 12, cr15, cr4, cr13, {7} │ │ │ │ │ + stmiblt r0!, {r0, r2, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4602ea5a │ │ │ │ │ - ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - cdp 7, 2, cr15, cr8, cr13, {7} │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmib sl, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - tstcs r1, r0, asr r9 │ │ │ │ │ + stmdbmi r6, {r1, r2, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ │ + stc 7, cr15, [sl, #948]! @ 0x3b4 │ │ │ │ │ + bmi 10e0058 │ │ │ │ │ + tstpl r0, sp, lsl #10 @ │ │ │ │ │ + tstcc r4, pc, lsr fp │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + cmnle r1, r0, lsl #6 │ │ │ │ │ + stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ │ + andcs r8, r0, #240, 6 @ 0xc0000003 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + bl fe4d6030 │ │ │ │ │ + svcmi 0x00fcf1b0 │ │ │ │ │ + movwcs fp, #4052 @ 0xfd4 │ │ │ │ │ + stmdacs r0, {r0, r8, r9, sp} │ │ │ │ │ + @ instruction: 0xf043bf08 │ │ │ │ │ + strmi r0, [r7], -r1, lsl #6 │ │ │ │ │ + cdpcs 6, 0, cr4, cr0, cr5, {0} │ │ │ │ │ + @ instruction: 0xf043bf08 │ │ │ │ │ + blcs 18ca0 │ │ │ │ │ + @ instruction: 0xf10dd1cc │ │ │ │ │ + strbmi r0, [r0], -r8, lsl #16 │ │ │ │ │ + stccc 8, cr15, [r8, #-256] @ 0xffffff00 │ │ │ │ │ + ldc2l 0, cr15, [r6, #-32] @ 0xffffffe0 │ │ │ │ │ + @ instruction: 0xf7ec4638 │ │ │ │ │ + strmi lr, [r5], -ip, ror #31 │ │ │ │ │ + @ instruction: 0xf5b0b1d0 │ │ │ │ │ + stmdble sl!, {r8, r9, sl, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf806f009 │ │ │ │ │ + @ instruction: 0xf0094629 │ │ │ │ │ + strmi pc, [r1], pc, lsl #16 │ │ │ │ │ + ldrtmi fp, [sl], -r0, lsl #3 │ │ │ │ │ + ldrtmi r4, [r0], -fp, lsr #12 │ │ │ │ │ + @ instruction: 0xf7ed4649 │ │ │ │ │ + @ instruction: 0x1e02e970 │ │ │ │ │ + @ instruction: 0xf1a8dc2a │ │ │ │ │ + strbmi r0, [r1, #2052] @ 0x804 │ │ │ │ │ + @ instruction: 0xf008d004 │ │ │ │ │ + @ instruction: 0x4649fff3 │ │ │ │ │ + @ instruction: 0xf8bef009 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - strhlt lr, [r0, #-220]! @ 0xffffff24 │ │ │ │ │ + andcs lr, r1, ip, lsr #26 │ │ │ │ │ + andcs lr, r0, #44826624 @ 0x2ac0000 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [sl], #-948 @ 0xfffffc4c │ │ │ │ │ - strb r4, [r9, r2, lsl #12]! │ │ │ │ │ - tstcs r1, sl, lsr #12 │ │ │ │ │ + bl 14560b4 │ │ │ │ │ + strmi r2, [r6], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r2], -r4, lsr #25 │ │ │ │ │ - strtmi lr, [r0], -r2, ror #15 │ │ │ │ │ - cdp 7, 7, cr15, cr2, cr13, {7} │ │ │ │ │ - strtmi r4, [r0], -r3, lsl #18 │ │ │ │ │ + @ instruction: 0x4605ee5a │ │ │ │ │ + addsle r2, r3, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf1a8e7af │ │ │ │ │ + strmi r0, [r3], -r4, lsl #16 │ │ │ │ │ + @ instruction: 0x4630463a │ │ │ │ │ + @ instruction: 0xf7ed4641 │ │ │ │ │ + vmlsne.f16 s28, s4, s20 @ │ │ │ │ │ + strbmi sp, [r1], -r2, ror #27 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + @ instruction: 0xe7e0ee16 │ │ │ │ │ + strtmi r4, [r0], -r9, asr #12 │ │ │ │ │ + stmdaeq r4, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ + cdp 7, 0, cr15, cr14, cr13, {7} │ │ │ │ │ + sbcsle r4, r8, r1, asr #11 │ │ │ │ │ + @ instruction: 0xffc4f008 │ │ │ │ │ + @ instruction: 0xf0094649 │ │ │ │ │ + ldrb pc, [r2, pc, lsl #17] @ │ │ │ │ │ + bl ffed6104 │ │ │ │ │ + andeq r0, r4, lr, asr #18 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sl, r2, r4, asr #20 │ │ │ │ │ + andeq r0, r4, r0, lsl #18 │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00b0f8cc │ │ │ │ │ + addlt r4, sp, r5, ror sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2933 @ 0xfffff48b │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f930b │ │ │ │ │ + movtlt r0, #33536 @ 0x8300 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r6], {237} @ 0xed │ │ │ │ │ + @ instruction: 0x2101b398 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r7], -r6, lsl #21 │ │ │ │ │ + strdcs fp, [r2, -r0] │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r6], -lr, lsl #28 │ │ │ │ │ + smlatbcs r3, r0, fp, fp │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r5], -r8, lsl #28 │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + @ instruction: 0x460680bf │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdbmi r2!, {r2, r3, r4, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ │ + stcl 7, cr15, [r6], #948 @ 0x3b4 │ │ │ │ │ + and r2, r0, r2 │ │ │ │ │ + bmi 17a01dc │ │ │ │ │ + ldrbtmi r4, [sl], #-2907 @ 0xfffff4a5 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, fp, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + adchi pc, r9, r0, asr #32 │ │ │ │ │ + pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x462083f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldc 7, cr15, [ip], #-948 @ 0xfffffc4c │ │ │ │ │ + @ instruction: 0x46204954 │ │ │ │ │ @ instruction: 0xf7ed4479 │ │ │ │ │ - @ instruction: 0x2002ebbc │ │ │ │ │ - svclt 0x0000bd38 │ │ │ │ │ - andeq fp, r2, r8, lsl #24 │ │ │ │ │ + strb lr, [r1, ip, ror #19]! │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + smlabtcs r3, r4, sl, lr │ │ │ │ │ + strmi r4, [r6], -r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r5], -ip, asr #27 │ │ │ │ │ + sbcle r2, r5, r0, lsl #16 │ │ │ │ │ + mrscs r2, R11_usr │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf1b8bf18 │ │ │ │ │ + strmi r0, [r5], -r0, lsl #30 │ │ │ │ │ + movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ + adcsle r2, r7, r0, lsl #6 │ │ │ │ │ + movwls sl, #43018 @ 0xa80a │ │ │ │ │ + stc2 0, cr15, [r4], {8} │ │ │ │ │ + blcs 32340 │ │ │ │ │ + ldmdbvs r8!, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ + ldmdble r8, {r1, r4, fp, sp} │ │ │ │ │ + @ instruction: 0xd1272813 │ │ │ │ │ + blcs 32450 │ │ │ │ │ + ldmib r7, {r0, r3, r4, r6, ip, lr, pc}^ │ │ │ │ │ + stmdbne r1, {r1, r9}^ │ │ │ │ │ + ldmdale r4, {r0, r4, r7, r9, lr}^ │ │ │ │ │ + @ instruction: 0x46314418 │ │ │ │ │ + @ instruction: 0xf007462a │ │ │ │ │ + ldmvs fp!, {r0, r1, r2, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + ldmdbne r9, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ │ + adcsvs r1, r9, fp, ror #15 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strdcs lr, [r1], -sl │ │ │ │ │ + @ instruction: 0xf1c0e7a5 │ │ │ │ │ + @ instruction: 0xf1070613 │ │ │ │ │ + adcmi r0, lr, #20, 18 @ 0x50000 │ │ │ │ │ + svclt 0x00284448 │ │ │ │ │ + strbmi r4, [r1], -lr, lsr #12 │ │ │ │ │ + @ instruction: 0xf0074632 │ │ │ │ │ + ldmdbvs fp!, {r0, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + teqvs fp, r3, lsr r4 │ │ │ │ │ + andle r2, r2, r3, lsl fp │ │ │ │ │ + ldrmi r2, [r3], -r0, lsl #4 │ │ │ │ │ + strbmi lr, [sl], -r6, ror #15 │ │ │ │ │ + movwls sl, #6402 @ 0x1902 │ │ │ │ │ + ldmdavs r8!, {r0, r8, r9, fp, sp, pc} │ │ │ │ │ + svc 0x003ef7ec │ │ │ │ │ + svc 0x0016f7ec │ │ │ │ │ + blls c6fac │ │ │ │ │ + stmdale r4!, {r0, r1, r2, r8, r9, fp, sp} │ │ │ │ │ + @ instruction: 0xf003e8df │ │ │ │ │ + @ instruction: 0x23232304 │ │ │ │ │ + strcs r2, [sl, -r4, lsl #26]! │ │ │ │ │ + orrcc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf00860fb │ │ │ │ │ + ldmvs r9!, {r0, r1, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + cdp2 0, 15, cr15, cr12, cr8, {0} │ │ │ │ │ + rorlt r6, r8, r0 │ │ │ │ │ + blne feb7eaf8 │ │ │ │ │ + tsteq r2, r9, lsl #22 │ │ │ │ │ + andseq pc, r3, #-2147483600 @ 0x80000030 │ │ │ │ │ + @ instruction: 0xf00760ba │ │ │ │ │ + blx fed97ed0 │ │ │ │ │ + ldmdbvs sl!, {r0, r2, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ │ + bcs 4da878 │ │ │ │ │ + @ instruction: 0xf043bf18 │ │ │ │ │ + blcs 18f18 │ │ │ │ │ + strbmi sp, [r6], #-460 @ 0xfffffe34 │ │ │ │ │ + @ instruction: 0xf04fe7a2 │ │ │ │ │ + @ instruction: 0x461332ff │ │ │ │ │ + vst1.32 {d30}, [pc :256], r0 │ │ │ │ │ + ldrb r0, [fp, r0, lsl #7] │ │ │ │ │ + orrne pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + vst1.64 {d30}, [pc :64], r8 │ │ │ │ │ + ldrb r2, [r5, r0, lsl #7] │ │ │ │ │ + tstcs r3, r2, lsr r6 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + @ instruction: 0x4605ea32 │ │ │ │ │ + @ instruction: 0xf7ede73a │ │ │ │ │ + svclt 0x0000eb00 │ │ │ │ │ + andeq r0, r4, r2, ror #15 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x0002a8bc │ │ │ │ │ + andeq r0, r4, sl, ror r7 │ │ │ │ │ + andeq fp, r2, ip, lsl r9 │ │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ + @ instruction: 0xf5ad4a62 │ │ │ │ │ + blmi 18af780 │ │ │ │ │ + ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ │ + tstpl r0, sp, lsl #10 @ │ │ │ │ │ + strmi r3, [r4], -ip, lsl #2 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ │ + biclt r0, r0, r0, lsl #6 │ │ │ │ │ + @ instruction: 0xf7ed2101 │ │ │ │ │ + @ instruction: 0x4606ed10 │ │ │ │ │ + tstcs r2, r0, lsr fp │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r5], -sl, lsl #26 │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + strmi r8, [r6], -r0, lsr #1 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + ldmdbmi r4, {r3, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ │ + bl ffb5637c │ │ │ │ │ + bmi 14603d4 │ │ │ │ │ + tstpl r0, sp, lsl #10 @ │ │ │ │ │ + tstcc ip, sp, asr #22 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + @ instruction: 0xf50d808d │ │ │ │ │ + andlt r5, r4, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x87f0e8bd │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + ldrdcs lr, [r2, -r4] │ │ │ │ │ + strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ + ldcl 7, cr15, [ip], {237} @ 0xed │ │ │ │ │ + @ instruction: 0x4605463e │ │ │ │ │ + sbcsle r2, r3, r0, lsl #16 │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdacs r0, {r1, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + svccs 0x0000bf18 │ │ │ │ │ + strmi r4, [r5], -r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf04fbf0c │ │ │ │ │ + @ instruction: 0xf04f0901 │ │ │ │ │ + sbcle r0, r3, r0, lsl #18 │ │ │ │ │ + ldrtmi sl, [r0], -r4, lsl #28 │ │ │ │ │ + stcls 8, cr15, [r8, #-256] @ 0xffffff00 │ │ │ │ │ + blx fe45445a │ │ │ │ │ + strbmi r4, [r0], -r9, asr #12 │ │ │ │ │ + stcl 7, cr15, [sl, #-944] @ 0xfffffc50 │ │ │ │ │ + movtlt r4, #34309 @ 0x8605 │ │ │ │ │ + svcpl 0x0000f5b0 │ │ │ │ │ + @ instruction: 0xf008d92c │ │ │ │ │ + @ instruction: 0x4629fe3f │ │ │ │ │ + cdp2 0, 4, cr15, cr8, cr8, {0} │ │ │ │ │ + mvnslt r4, r2, lsl #13 │ │ │ │ │ + strbmi r4, [r3], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf8cd463a │ │ │ │ │ + @ instruction: 0xf7ed9000 │ │ │ │ │ + strmi lr, [r5], -lr, asr #17 │ │ │ │ │ + cdp 7, 4, cr15, cr4, cr12, {7} │ │ │ │ │ + @ instruction: 0x4628b370 │ │ │ │ │ + @ instruction: 0xf7ed3e04 │ │ │ │ │ + ldrmi lr, [r2, #2120]! @ 0x848 │ │ │ │ │ + andle r4, r4, r5, lsl #12 │ │ │ │ │ + cdp2 0, 2, cr15, cr6, cr8, {0} │ │ │ │ │ + @ instruction: 0xf0084651 │ │ │ │ │ + @ instruction: 0x4620fef1 │ │ │ │ │ + bl 17d6440 │ │ │ │ │ + @ instruction: 0x4629b13d │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + ldr lr, [r7, r8, lsr #17] │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + vldrmi d14, [sp, #-344] @ 0xfffffea8 │ │ │ │ │ + @ instruction: 0xe7f4447d │ │ │ │ │ + strmi r3, [r1], -r4, lsl #28 │ │ │ │ │ + ldrtmi r4, [sl], -r3, asr #12 │ │ │ │ │ + @ instruction: 0xf8cd4630 │ │ │ │ │ + @ instruction: 0xf7ed9000 │ │ │ │ │ + strmi lr, [r5], -r6, lsr #17 │ │ │ │ │ + cdp 7, 1, cr15, cr12, cr12, {7} │ │ │ │ │ + strtmi fp, [sl], -r0, lsr #19 │ │ │ │ │ + @ instruction: 0x46204631 │ │ │ │ │ + mcrr 7, 14, pc, r8, cr13 @ │ │ │ │ │ + ldrb r2, [lr, -r1]! │ │ │ │ │ + ldrbmi r4, [r1], -sl, lsr #12 │ │ │ │ │ + cdpcc 6, 0, cr4, cr4, cr0, {1} │ │ │ │ │ + mcrr 7, 14, pc, r0, cr13 @ │ │ │ │ │ + ldrhtle r4, [r5], #82 @ 0x52 │ │ │ │ │ + ldc2l 0, cr15, [r6, #32]! │ │ │ │ │ + @ instruction: 0xf0084651 │ │ │ │ │ + strb pc, [pc, r1, asr #29]! @ │ │ │ │ │ + @ instruction: 0xf7ed4628 │ │ │ │ │ + strmi lr, [r5], -ip, lsl #16 │ │ │ │ │ + ldrtmi lr, [r2], -r9, asr #15 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + ldmdb r2, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldrb r4, [r9, -r5, lsl #12] │ │ │ │ │ + b 8564b8 │ │ │ │ │ + ldrdeq r0, [r4], -r6 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sl, r2, r8, asr #13 │ │ │ │ │ + andeq r0, r4, r4, lsl #11 │ │ │ │ │ + muleq r2, r4, r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6f080 │ │ │ │ │ + bl feb6f720 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - mrscs fp, SP_irq │ │ │ │ │ - ldmdb lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - stmiblt r0!, {r0, r2, r9, sl, lr}^ │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b fecd5e50 │ │ │ │ │ - strtmi fp, [sl], -r8, ror #6 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 5d5e5c │ │ │ │ │ - strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ + @ instruction: 0xf008b338 │ │ │ │ │ + smlawtcs r8, pc, sp, pc @ │ │ │ │ │ + cdp2 0, 1, cr15, cr14, cr8, {0} │ │ │ │ │ + mvnlt r4, r5, lsl #12 │ │ │ │ │ + ldcl 7, cr15, [r0, #944] @ 0x3b0 │ │ │ │ │ + strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ + svc 0x00f4f7ec │ │ │ │ │ + ldcl 7, cr15, [r6, #944] @ 0x3b0 │ │ │ │ │ + stmdavs r8!, {r6, r7, r8, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf7ecb118 │ │ │ │ │ + movwcs lr, #3292 @ 0xcdc │ │ │ │ │ + stmdavs fp!, {r0, r1, r3, r5, sp, lr}^ │ │ │ │ │ + @ instruction: 0xf008b133 │ │ │ │ │ + stmdavs r9!, {r0, r1, r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + cdp2 0, 8, cr15, cr2, cr8, {0} │ │ │ │ │ + rsbvs r2, fp, r0, lsl #6 │ │ │ │ │ + ldc2 0, cr15, [r0, #32]! │ │ │ │ │ + @ instruction: 0xf0084629 │ │ │ │ │ + @ instruction: 0x4620fe7b │ │ │ │ │ + b ffa5652c │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + cdp 7, 11, cr15, cr12, cr12, {7} │ │ │ │ │ + svclt 0x0000e7f8 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00d0f8cc │ │ │ │ │ + addlt r4, r6, r4, asr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2900 @ 0xfffff4ac │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9305 │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + qaddcs sp, r5, r1 │ │ │ │ │ + @ instruction: 0xf7ed4604 │ │ │ │ │ + stmdacs r0, {r1, r9, fp, sp, lr, pc} │ │ │ │ │ + tstcs r1, ip, rrx │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - biclt lr, r0, lr, asr #18 │ │ │ │ │ + @ instruction: 0x4605e870 │ │ │ │ │ + suble r2, r8, r0, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + bl ffdd6584 │ │ │ │ │ + rsble r2, ip, r0, lsl #16 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4602ec72 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf7ed5caa │ │ │ │ │ - ldrdcs lr, [r1], -sl │ │ │ │ │ - andcs fp, r0, #56, 26 @ 0xe00 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r4], #-948 @ 0xfffffc4c │ │ │ │ │ - strmi r2, [r5], -r2, lsl #2 │ │ │ │ │ + strmi lr, [r6], -r2, ror #17 │ │ │ │ │ + rsble r2, r4, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf04fa804 │ │ │ │ │ + @ instruction: 0xf8cd0800 │ │ │ │ │ + @ instruction: 0xf0088010 │ │ │ │ │ + @ instruction: 0x2103fab3 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ │ - strtmi sp, [r0], -r6, ror #3 │ │ │ │ │ - cdp 7, 2, cr15, cr14, cr13, {7} │ │ │ │ │ - strtmi r4, [r0], -r7, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - andcs lr, r2, r8, ror fp │ │ │ │ │ - @ instruction: 0x4620bd38 │ │ │ │ │ - cdp 7, 2, cr15, cr4, cr13, {7} │ │ │ │ │ - strtmi r4, [r0], -r3, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - ldrb lr, [r4, lr, ror #22]! │ │ │ │ │ - @ instruction: 0x0002bbb8 │ │ │ │ │ - andeq fp, r2, r8, lsl #23 │ │ │ │ │ + strmi lr, [r7], -r2, ror #23 │ │ │ │ │ + eorsle r2, sl, r0, lsl #16 │ │ │ │ │ + tstcs r3, r2, asr #12 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r2], -ip, asr #17 │ │ │ │ │ + strbmi r4, [r0, #-1543] @ 0xfffff9f9 │ │ │ │ │ + stmdavs r8!, {r0, r4, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ │ + rsble r2, r3, r0, lsl #16 │ │ │ │ │ + blcs 327c8 │ │ │ │ │ + stmiavs r9!, {r5, r6, ip, lr, pc} │ │ │ │ │ + subsle r2, r2, r0, lsl #18 │ │ │ │ │ + andne lr, r2, #3358720 @ 0x334000 │ │ │ │ │ + ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ │ + bge bce34 │ │ │ │ │ + bge fce34 │ │ │ │ │ + cdp 7, 12, cr15, cr4, cr12, {7} │ │ │ │ │ + ldcl 7, cr15, [ip, #-944] @ 0xfffffc50 │ │ │ │ │ + cmple pc, r0, lsl #16 │ │ │ │ │ + stmdbls r2, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ │ + stmdale r3, {r0, r1, r3, r7, r9, lr}^ │ │ │ │ │ + bne 16fee58 │ │ │ │ │ + ldrbne r6, [r3, fp, lsr #1] │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + andcs lr, r1, r4, lsl sl │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 92aef4 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 1726d0 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + teqle fp, r0, lsl #6 │ │ │ │ │ + pop {r1, r2, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf04f81f0 │ │ │ │ │ + @ instruction: 0x462032ff │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldmib ip!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x463a491c │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b fe256644 │ │ │ │ │ + strb r2, [r3, r2]! │ │ │ │ │ + @ instruction: 0xf04f4620 │ │ │ │ │ + @ instruction: 0xf04f32ff │ │ │ │ │ + @ instruction: 0xf7ed33ff │ │ │ │ │ + ldmdbmi r6, {r1, r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + svc 0x009cf7ec │ │ │ │ │ + @ instruction: 0x4620e7f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + stmib r0!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs r4, r0, #16, 18 @ 0x40000 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b 1b5667c │ │ │ │ │ + andcs lr, r0, #59244544 @ 0x3880000 │ │ │ │ │ + @ instruction: 0xe7bf4613 │ │ │ │ │ + bne 16b2874 │ │ │ │ │ + @ instruction: 0xf0074401 │ │ │ │ │ + stmiavs fp!, {r0, r1, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + ldr r9, [r3, r2, lsl #18]! │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + @ instruction: 0xe7b34613 │ │ │ │ │ + stmdb ip!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x000403ba │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + strdeq r0, [r4], -r8 │ │ │ │ │ + andeq sl, r2, r2, asr #30 │ │ │ │ │ + andeq fp, r2, lr, ror r4 │ │ │ │ │ + strdeq sl, [r2], -r6 │ │ │ │ │ + ldrlt fp, [r8, #-880]! @ 0xfffffc90 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stmdb lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + @ instruction: 0x4605efbc │ │ │ │ │ + rscsle r2, r6, r0, lsl #16 │ │ │ │ │ + tstlt r8, r0, lsl #16 │ │ │ │ │ + bl ffa566e8 │ │ │ │ │ + eorvs r2, fp, r0, lsl #6 │ │ │ │ │ + teqlt r3, fp, ror #16 │ │ │ │ │ + stc2l 0, cr15, [r4], {8} │ │ │ │ │ + @ instruction: 0xf0086869 │ │ │ │ │ + movwcs pc, #3471 @ 0xd8f @ │ │ │ │ │ + @ instruction: 0xf008606b │ │ │ │ │ + @ instruction: 0x4629fcbd │ │ │ │ │ + stc2 0, cr15, [r8, #32] │ │ │ │ │ + tstcs r1, r0, lsr #12 │ │ │ │ │ + ldcl 7, cr15, [r6, #-944]! @ 0xfffffc50 │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00d0f8cc │ │ │ │ │ + addlt r4, r5, r1, ror #20 │ │ │ │ │ + ldrbtmi r4, [sl], #-2913 @ 0xfffff49f │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9303 │ │ │ │ │ + movtlt r0, #33536 @ 0x8300 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldmdb r2, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x2101b398 │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + strmi lr, [r5], -r2, lsl #31 │ │ │ │ │ + strdcs fp, [r2, -r0] │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r7], -sl, lsl #22 │ │ │ │ │ + smlatbcs r3, r0, fp, fp │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r6], -r4, lsl #22 │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + @ instruction: 0x46078096 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + stmdbmi lr, {r3, r4, r6, r8, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x463a4633 │ │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ │ + stmib r2!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + and r2, r0, r2 │ │ │ │ │ + bmi 12a07e4 │ │ │ │ │ + ldrbtmi r4, [sl], #-2887 @ 0xfffff4b9 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r3, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + addhi pc, r1, r0, asr #32 │ │ │ │ │ + pop {r0, r2, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x462083f0 │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + ldmdb r8!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -r0, asr #18 │ │ │ │ │ + @ instruction: 0xf7ec4479 │ │ │ │ │ + strb lr, [r1, r8, ror #29]! │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + smlabtcs r3, r0, pc, lr @ │ │ │ │ │ + strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + strmi lr, [r6], -r8, asr #21 │ │ │ │ │ + sbcle r2, r5, r0, lsl #16 │ │ │ │ │ + mrscs r2, R11_usr │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + @ instruction: 0x4606efb2 │ │ │ │ │ + svclt 0x00182e00 │ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ │ + svclt 0x000c4601 │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdage r2, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ │ + andls pc, r8, sp, asr #17 │ │ │ │ │ + @ instruction: 0xf97cf008 │ │ │ │ │ + strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ + cdp 7, 1, cr15, cr2, cr12, {7} │ │ │ │ │ + eorsle r2, r4, r1, lsl #16 │ │ │ │ │ + stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ │ + stmdbvs fp!, {r0, r1, r2, r4, r5, ip, lr, pc} │ │ │ │ │ + ldmdale r4!, {r1, r2, r3, r4, r7, r9, lr} │ │ │ │ │ + andvc lr, r2, #3489792 @ 0x354000 │ │ │ │ │ + addsmi r1, r3, #3981312 @ 0x3cc000 │ │ │ │ │ + stmdavs r9!, {r0, r1, r2, r3, r5, r9, ip, lr, pc}^ │ │ │ │ │ + @ instruction: 0x46431bd2 │ │ │ │ │ + ldrtmi r9, [r9], #-1536 @ 0xfffffa00 │ │ │ │ │ + strls r2, [r1, -r0, lsl #14] │ │ │ │ │ + bl fe756844 │ │ │ │ │ + @ instruction: 0xf7ec4607 │ │ │ │ │ + bllt 453954 │ │ │ │ │ + ldrmi r6, [r7], #-2218 @ 0xfffff756 │ │ │ │ │ + @ instruction: 0xf1b960af │ │ │ │ │ + tstle r6, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x17f34632 │ │ │ │ │ + @ instruction: 0xf7ed4620 │ │ │ │ │ + andcs lr, r1, r6, ror #17 │ │ │ │ │ + stmiavs sl!, {r0, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ + stmdavs r9!, {r0, r1, r9, sl, lr}^ │ │ │ │ │ + stmdavs r8!, {r1, r4, r6, r7, r8, r9, fp, ip} │ │ │ │ │ + @ instruction: 0xf7ec4439 │ │ │ │ │ + @ instruction: 0x4607eb98 │ │ │ │ │ + ldc 7, cr15, [r4], {236} @ 0xec │ │ │ │ │ + stmiavs fp!, {r3, r6, r8, fp, ip, sp, pc} │ │ │ │ │ + adcvs r4, fp, fp, lsr r4 │ │ │ │ │ + smlattcs r4, r8, r7, lr │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + strmi lr, [r1], r4, ror #27 │ │ │ │ │ + @ instruction: 0xf04fe7c4 │ │ │ │ │ + @ instruction: 0x461332ff │ │ │ │ │ + ldrtmi lr, [sl], -r0, ror #15 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + svc 0x0056f7ec │ │ │ │ │ + strmi r4, [lr], -r1, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ede762 │ │ │ │ │ + svclt 0x0000e824 │ │ │ │ │ + ldrdeq r0, [r4], -sl │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x0002a2b4 │ │ │ │ │ + andeq r0, r4, r2, ror r1 │ │ │ │ │ + andeq fp, r2, r4, lsl r3 │ │ │ │ │ + ldrlt fp, [r8, #-880]! @ 0xfffffc90 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stmda r6, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r8, lsr sp │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + @ instruction: 0x4605eeb4 │ │ │ │ │ + rscsle r2, r6, r0, lsl #16 │ │ │ │ │ + tstlt r8, r0, lsl #16 │ │ │ │ │ + mcrr 7, 14, pc, r0, cr12 @ │ │ │ │ │ + eorvs r2, fp, r0, lsl #6 │ │ │ │ │ + teqlt r3, fp, ror #16 │ │ │ │ │ + blx fef54976 │ │ │ │ │ + @ instruction: 0xf0086869 │ │ │ │ │ + movwcs pc, #3207 @ 0xc87 @ │ │ │ │ │ + @ instruction: 0xf008606b │ │ │ │ │ + @ instruction: 0x4629fbb5 │ │ │ │ │ + stc2 0, cr15, [r0], {8} │ │ │ │ │ + tstcs r1, r0, lsr #12 │ │ │ │ │ + stcl 7, cr15, [lr], #-944 @ 0xfffffc50 │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + ldcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ + @ instruction: 0xf5ad4a73 │ │ │ │ │ + blmi 1cefda0 │ │ │ │ │ + ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ + tstpl r1, sp, lsl #10 @ │ │ │ │ │ + strmi r3, [r0], ip, lsl #2 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f600b │ │ │ │ │ + biclt r0, r0, r0, lsl #6 │ │ │ │ │ + @ instruction: 0xf7ed2101 │ │ │ │ │ + strmi lr, [r5], -r2, lsl #20 │ │ │ │ │ + tstcs r2, r0, lsr fp │ │ │ │ │ + @ instruction: 0xf7ed4640 │ │ │ │ │ + @ instruction: 0x4606e9fc │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + @ instruction: 0x460580be │ │ │ │ │ + @ instruction: 0xf7ed4640 │ │ │ │ │ + stmdbmi r5!, {r1, r3, r4, r5, r7, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x462a4633 │ │ │ │ │ + @ instruction: 0x46404479 │ │ │ │ │ + ldm lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bmi 18a09f0 │ │ │ │ │ + tstpl r1, sp, lsl #10 @ │ │ │ │ │ + tstcc ip, lr, asr fp │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + @ instruction: 0xf50d80af │ │ │ │ │ + andlt r5, r5, r1, lsl #26 │ │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7ec4640 │ │ │ │ │ + smlabtcs r2, r6, lr, lr │ │ │ │ │ + strbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ + stmib lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ + andcs sp, r0, #212 @ 0xd4 │ │ │ │ │ + strbmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + cdp 7, 11, cr15, cr8, cr12, {7} │ │ │ │ │ + svclt 0x00182800 │ │ │ │ │ + strmi r2, [r6], -r0, lsl #26 │ │ │ │ │ + strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ + sbcle r2, r7, r0, lsl #14 │ │ │ │ │ + @ instruction: 0x4620ac14 │ │ │ │ │ + beq c550d8 │ │ │ │ │ + ldcvc 8, cr15, [r4, #-256]! @ 0xffffff00 │ │ │ │ │ + @ instruction: 0xf884f008 │ │ │ │ │ + @ instruction: 0xf8444650 │ │ │ │ │ + @ instruction: 0xf0087c40 │ │ │ │ │ + strhcs pc, [r4, #-135]! @ 0xffffff79 @ │ │ │ │ │ + @ instruction: 0xf7eca804 │ │ │ │ │ + strmi lr, [r7], -r6, ror #26 │ │ │ │ │ + bl 11d6a18 │ │ │ │ │ + blge 1877cc │ │ │ │ │ + bleq 654ea4 │ │ │ │ │ + stmdacc r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ + and r4, sl, r0, lsl #13 │ │ │ │ │ + ldccs 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ │ + @ instruction: 0xf854b3da │ │ │ │ │ + @ instruction: 0x46493c3c │ │ │ │ │ + ldrmi r4, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ │ + @ instruction: 0xf0081af6 │ │ │ │ │ + blls d7658 │ │ │ │ │ + movwls r4, #1626 @ 0x65a │ │ │ │ │ + @ instruction: 0xf8cd4649 │ │ │ │ │ + vst4.8 {d24-d27}, [pc], r4 │ │ │ │ │ + @ instruction: 0xf8445300 │ │ │ │ │ + @ instruction: 0xf8446c3c │ │ │ │ │ + @ instruction: 0x462b3c38 │ │ │ │ │ + mcrreq 8, 5, pc, r0, cr4 @ │ │ │ │ │ + stc 7, cr15, [r6], {236} @ 0xec │ │ │ │ │ + @ instruction: 0xf7ec4607 │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf8ddd0de │ │ │ │ │ + @ instruction: 0xf854800c │ │ │ │ │ + asrlt r0, r0, #24 │ │ │ │ │ + b 7d6a7c │ │ │ │ │ + movwcs r4, #1616 @ 0x650 │ │ │ │ │ + mcrrcc 8, 4, pc, r0, cr4 @ │ │ │ │ │ + @ instruction: 0xf888f008 │ │ │ │ │ + @ instruction: 0xf7ec4638 │ │ │ │ │ + @ instruction: 0x4604ed14 │ │ │ │ │ + @ instruction: 0xf7ed4640 │ │ │ │ │ + cmnlt ip, #3276800 @ 0x320000 │ │ │ │ │ + strbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ + ldcl 7, cr15, [sl, #-944]! @ 0xfffffc50 │ │ │ │ │ + @ instruction: 0x4650e778 │ │ │ │ │ + @ instruction: 0xf878f008 │ │ │ │ │ + ldrbmi lr, [r0], -lr, ror #15 │ │ │ │ │ + ldrdhi pc, [ip], -sp │ │ │ │ │ + @ instruction: 0xf0089202 │ │ │ │ │ + blls d6d54 │ │ │ │ │ + sbcsle r2, sl, r0, lsl #16 │ │ │ │ │ + movwls r4, #9808 @ 0x2650 │ │ │ │ │ + @ instruction: 0xf888f008 │ │ │ │ │ + ldrbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf888f008 │ │ │ │ │ + strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7ed4640 │ │ │ │ │ + @ instruction: 0xf854e91a │ │ │ │ │ + blls 9bc2c │ │ │ │ │ + movwls fp, #8608 @ 0x21a0 │ │ │ │ │ + stmib sl!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldrbmi r9, [r0], -r2, lsl #22 │ │ │ │ │ + mcrrcc 8, 4, pc, r0, cr4 @ │ │ │ │ │ + @ instruction: 0xf854f008 │ │ │ │ │ + ldrb r2, [r0, -r1] │ │ │ │ │ + ldrbtmi r4, [ip], #-3083 @ 0xfffff3f5 │ │ │ │ │ + strtmi lr, [sl], -lr, asr #15 │ │ │ │ │ + strbmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + cdp 7, 2, cr15, cr6, cr12, {7} │ │ │ │ │ + ldr r4, [fp, -r6, lsl #12]! │ │ │ │ │ + @ instruction: 0xf0084650 │ │ │ │ │ + strb pc, [pc, r5, asr #16]! @ │ │ │ │ │ + cdp 7, 15, cr15, cr0, cr12, {7} │ │ │ │ │ + @ instruction: 0x0003ffba │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sl, r2, ip, lsr #1 │ │ │ │ │ + andeq pc, r3, r8, ror #30 │ │ │ │ │ + andeq sl, r2, lr, ror #31 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ │ @ instruction: 0xf5ad4ab0 │ │ │ │ │ - blmi fec2b548 │ │ │ │ │ + blmi fec2c1ac │ │ │ │ │ ldrbtmi fp, [sl], #-137 @ 0xffffff77 │ │ │ │ │ orrmi pc, r0, sp, lsl #10 │ │ │ │ │ ldmpl r3, {r2, r3, r4, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4605b198 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ - ldmib r6!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bl fe156b7c │ │ │ │ │ strmi r2, [r7], -r0, lsl #4 │ │ │ │ │ strtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - ldmib r0!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bl 1fd6b88 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ svclt 0x000c2f00 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ movwls r4, #13830 @ 0x3606 │ │ │ │ │ andcs sp, r0, r3, lsl r1 │ │ │ │ │ @ instruction: 0xf50d4aa0 │ │ │ │ │ - blmi fe7a8590 │ │ │ │ │ + blmi fe7a91f4 │ │ │ │ │ ldrbtmi r3, [sl], #-284 @ 0xfffffee4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ msrhi CPSR_fsc, r0, asr #32 │ │ │ │ │ stcmi 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf0098ff0 │ │ │ │ │ - msrcs CPSR_fs, r1 @ │ │ │ │ │ - @ instruction: 0xf8e0f009 │ │ │ │ │ + @ instruction: 0xf0088ff0 │ │ │ │ │ + msrcs R12_fiq, fp │ │ │ │ │ + blx fead4c3c │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ stmdbls r3, {r0, r1, r5, r6, r7, ip, lr, pc} │ │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ │ - @ instruction: 0xf7ed6120 │ │ │ │ │ - rscvs lr, r0, lr, lsr #20 │ │ │ │ │ - @ instruction: 0xf882f009 │ │ │ │ │ - @ instruction: 0xf00968e1 │ │ │ │ │ - rsbvs pc, r0, fp, lsl #17 │ │ │ │ │ - @ instruction: 0xf7edb1e8 │ │ │ │ │ - strmi lr, [r1], -r0, lsl #17 │ │ │ │ │ + @ instruction: 0xf7ec6120 │ │ │ │ │ + strdvs lr, [r0], #188 @ 0xbc @ │ │ │ │ │ + blx 1354c54 │ │ │ │ │ + @ instruction: 0xf00868e1 │ │ │ │ │ + rsbvs pc, r0, r5, asr sl @ │ │ │ │ │ + @ instruction: 0xf7ecb1e8 │ │ │ │ │ + strmi lr, [r1], -lr, asr #20 │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0xf7edeea8 │ │ │ │ │ - biclt lr, r0, r6, lsl #17 │ │ │ │ │ + @ instruction: 0xf7ece876 │ │ │ │ │ + biclt lr, r0, r4, asr sl │ │ │ │ │ tstlt r8, r0, lsr #16 │ │ │ │ │ - stmia sl!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + b fee56c08 │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ teqlt r3, r3, ror #16 │ │ │ │ │ - @ instruction: 0xf86af009 │ │ │ │ │ - @ instruction: 0xf0096861 │ │ │ │ │ - movwcs pc, #2357 @ 0x935 @ │ │ │ │ │ - @ instruction: 0xf0096063 │ │ │ │ │ - strtmi pc, [r1], -r3, ror #16 │ │ │ │ │ - @ instruction: 0xf92ef009 │ │ │ │ │ + blx d54c84 │ │ │ │ │ + @ instruction: 0xf0086861 │ │ │ │ │ + movwcs pc, #2815 @ 0xaff @ │ │ │ │ │ + @ instruction: 0xf0086063 │ │ │ │ │ + strtmi pc, [r1], -sp, lsr #20 │ │ │ │ │ + blx ffe54c98 │ │ │ │ │ stmdavs r0!, {r0, r1, r2, r4, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x46a2e7f5 │ │ │ │ │ andscs r4, r3, #3145728 @ 0x300000 │ │ │ │ │ - bleq 656190 │ │ │ │ │ - @ instruction: 0xf7ed4651 │ │ │ │ │ - strmi lr, [r1], r6, lsr #21 │ │ │ │ │ - stmda r0!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 656df4 │ │ │ │ │ + @ instruction: 0xf7ec4651 │ │ │ │ │ + sxtab16mi lr, r1, r4, ror #24 │ │ │ │ │ + b bd6c48 │ │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ │ tstcs r1, r8, lsr r6 │ │ │ │ │ andsls pc, r4, r4, asr #17 │ │ │ │ │ - cdp2 0, 3, cr15, cr10, cr14, {0} │ │ │ │ │ + @ instruction: 0xf804f00e │ │ │ │ │ strmi r2, [r3], ip, lsr #2 │ │ │ │ │ - @ instruction: 0xf00e4630 │ │ │ │ │ - @ instruction: 0x4607fe35 │ │ │ │ │ + @ instruction: 0xf00d4630 │ │ │ │ │ + @ instruction: 0x4607ffff │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1bbd121 │ │ │ │ │ eorle r0, fp, r0, lsl #30 │ │ │ │ │ - @ instruction: 0xf00b4658 │ │ │ │ │ - @ instruction: 0xf04ff889 │ │ │ │ │ + @ instruction: 0xf00a4658 │ │ │ │ │ + @ instruction: 0xf04ffa53 │ │ │ │ │ stmdavs r0!, {fp} │ │ │ │ │ - @ instruction: 0xf7edb118 │ │ │ │ │ - movwcs lr, #2220 @ 0x8ac │ │ │ │ │ + @ instruction: 0xf7ecb118 │ │ │ │ │ + movwcs lr, #2682 @ 0xa7a │ │ │ │ │ stmdavs r3!, {r0, r1, r5, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf009b133 │ │ │ │ │ - stmdavs r1!, {r0, r1, r3, r5, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf8f6f009 │ │ │ │ │ + @ instruction: 0xf008b133 │ │ │ │ │ + stmdavs r1!, {r0, r2, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ + blx ff054d08 │ │ │ │ │ rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf824f009 │ │ │ │ │ - @ instruction: 0xf0094621 │ │ │ │ │ - strtmi pc, [r8], -pc, ror #17 │ │ │ │ │ - @ instruction: 0xf7ed4641 │ │ │ │ │ - ldrdcs lr, [r1], -sl │ │ │ │ │ + @ instruction: 0xf9eef008 │ │ │ │ │ + @ instruction: 0xf0084621 │ │ │ │ │ + @ instruction: 0x4628fab9 │ │ │ │ │ + @ instruction: 0xf7ec4641 │ │ │ │ │ + andcs lr, r1, r8, lsr #21 │ │ │ │ │ @ instruction: 0x4658e774 │ │ │ │ │ - stc2l 0, cr15, [r2, #-40] @ 0xffffffd8 │ │ │ │ │ + @ instruction: 0xff0cf009 │ │ │ │ │ @ instruction: 0x4658b958 │ │ │ │ │ - @ instruction: 0xf866f00b │ │ │ │ │ + blx c54d38 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf00b4638 │ │ │ │ │ - ldrb pc, [r8, r1, ror #16] @ │ │ │ │ │ + @ instruction: 0xf00a4638 │ │ │ │ │ + ldrb pc, [r8, fp, lsr #20] @ │ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4638e7d3 │ │ │ │ │ - ldc2 0, cr15, [r2, #-40]! @ 0xffffffd8 │ │ │ │ │ + cdp2 0, 15, cr15, cr12, cr9, {0} │ │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ │ strpl pc, [r0], -sp, lsl #10 │ │ │ │ │ ldrdhi pc, [ip], -sp │ │ │ │ │ strls r3, [r5, #-1564] @ 0xfffff9e4 │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - strmi pc, [r5], -pc, lsr #24 │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + @ instruction: 0x4605fdf9 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ @ instruction: 0xf10d808a │ │ │ │ │ vst2.8 {d16,d18}, [pc :64], ip │ │ │ │ │ strbmi r5, [r9], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - @ instruction: 0xf1b0fd5d │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + @ instruction: 0xf1b0ff27 │ │ │ │ │ ldclle 8, cr0, [lr, #-0] │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - andls pc, r4, sp, lsl ip @ │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + andls pc, r4, r7, ror #27 │ │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ │ stmdbvs r3!, {r0, r1, r2, r4, r6, ip, lr, pc} │ │ │ │ │ ldmdale r4, {r3, r4, r7, r8, sl, lr}^ │ │ │ │ │ andgt lr, r2, #212, 18 @ 0x350000 │ │ │ │ │ movweq lr, #51976 @ 0xcb08 │ │ │ │ │ suble r4, lr, #805306377 @ 0x30000009 │ │ │ │ │ ldrd pc, [r4], -r4 │ │ │ │ │ stmib sp, {r0, r1, r3, r6, r9, sl, lr}^ │ │ │ │ │ - bl fe8b9524 │ │ │ │ │ - bl 398958 │ │ │ │ │ + bl fe8ba188 │ │ │ │ │ + bl 3995bc │ │ │ │ │ @ instruction: 0xf7ec010c │ │ │ │ │ - @ instruction: 0x4605ef50 │ │ │ │ │ - svc 0x00e0f7ec │ │ │ │ │ + @ instruction: 0x4605e91e │ │ │ │ │ + stmib lr!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ teqle lr, r0, lsl #16 │ │ │ │ │ stmiavs r2!, {r2, r8, r9, fp, ip, pc} │ │ │ │ │ adcvs r4, r5, r5, lsl r4 │ │ │ │ │ strh fp, [r7], #-27 @ 0xffffffe5 │ │ │ │ │ stmdavs r1!, {r0, r1, r5, r7, fp, sp, lr}^ │ │ │ │ │ svclt 0x00284598 │ │ │ │ │ @ instruction: 0x46424698 │ │ │ │ │ - @ instruction: 0xffcef007 │ │ │ │ │ + @ instruction: 0xf998f007 │ │ │ │ │ ldrmi r6, [r8, #2211] @ 0x8a3 │ │ │ │ │ - bl 24cde0 │ │ │ │ │ - bl fe8d8974 │ │ │ │ │ - bcs 18d84 │ │ │ │ │ + bl 24da44 │ │ │ │ │ + bl fe8d95d8 │ │ │ │ │ + bcs 199e8 │ │ │ │ │ stcle 0, cr6, [r3, #-652]! @ 0xfffffd74 │ │ │ │ │ @ instruction: 0x46384631 │ │ │ │ │ - cdp2 0, 6, cr15, cr6, cr10, {0} │ │ │ │ │ + @ instruction: 0xf830f00a │ │ │ │ │ stmdavs r3!, {r3, r8, r9, ip, sp, pc} │ │ │ │ │ stmdbvs r5!, {r0, r1, r3, r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ │ svcpl 0x0000f5b5 │ │ │ │ │ @ instruction: 0x4630d81b │ │ │ │ │ stmdapl r0, {r0, r1, r2, r3, r6, sl, ip, sp, lr, pc} │ │ │ │ │ sbcsle r2, sp, r0, lsl #26 │ │ │ │ │ ldrbmi r4, [r1], -sl, lsr #12 │ │ │ │ │ - @ instruction: 0xffb0f007 │ │ │ │ │ + @ instruction: 0xf97af007 │ │ │ │ │ movwcs r6, #2405 @ 0x965 │ │ │ │ │ @ instruction: 0xf5c56163 │ │ │ │ │ ldmdbne r0!, {fp, ip, lr}^ │ │ │ │ │ stmdavs r0!, {r1, r4, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ andeq lr, r8, #166912 @ 0x28c00 │ │ │ │ │ tsteq r8, r0, lsl #22 │ │ │ │ │ - @ instruction: 0xff92f007 │ │ │ │ │ + @ instruction: 0xf95cf007 │ │ │ │ │ ldrb r6, [r4, r3, lsr #17] │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stcls 0, cr13, [r5, #-568] @ 0xfffffdc8 │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - blls 1170b4 │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + blls 118440 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ │ ldrbmi r0, [r8], -r1, lsl #6 │ │ │ │ │ @ instruction: 0xf00a4698 │ │ │ │ │ - @ instruction: 0xe76dffd3 │ │ │ │ │ + @ instruction: 0xe76df99d │ │ │ │ │ strmi r6, [r3], -r2, ror #17 │ │ │ │ │ - blne 14b2360 │ │ │ │ │ + blne 14b2fc4 │ │ │ │ │ strtmi r6, [r9], #-2080 @ 0xfffff7e0 │ │ │ │ │ - svc 0x0008f7ec │ │ │ │ │ + ldm r6, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7ec4605 │ │ │ │ │ - stmdacs r0, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ stmiavs r3!, {r0, r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ adcvs r4, r3, fp, lsr #8 │ │ │ │ │ stcls 7, cr14, [r5, #-756] @ 0xfffffd0c │ │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ │ - @ instruction: 0xf7ede7dc │ │ │ │ │ - svclt 0x0000eba2 │ │ │ │ │ - andeq r0, r4, lr, lsl #20 │ │ │ │ │ + @ instruction: 0xf7ece7dc │ │ │ │ │ + svclt 0x0000ed70 │ │ │ │ │ + andeq pc, r3, sl, lsr #27 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r4, r6, asr #19 │ │ │ │ │ - ldrlt fp, [r8, #-880]! @ 0xfffffc90 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl ff2561dc │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4605ea36 │ │ │ │ │ - rscsle r2, r6, r0, lsl #16 │ │ │ │ │ - tstlt r8, r0, lsl #16 │ │ │ │ │ - cdp 7, 6, cr15, cr2, cr12, {7} │ │ │ │ │ - eorvs r2, fp, r0, lsl #6 │ │ │ │ │ - teqlt r3, fp, ror #16 │ │ │ │ │ - @ instruction: 0xff42f008 │ │ │ │ │ - @ instruction: 0xf0096869 │ │ │ │ │ - movwcs pc, #2061 @ 0x80d @ │ │ │ │ │ - @ instruction: 0xf008606b │ │ │ │ │ - qasxmi pc, r9, fp @ │ │ │ │ │ - @ instruction: 0xf806f009 │ │ │ │ │ - tstcs r1, r0, lsr #12 │ │ │ │ │ - svc 0x00f0f7ec │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb6f47c │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff0 │ │ │ │ │ - @ instruction: 0xf008b338 │ │ │ │ │ - msrcs (UNDEF: 56), r5 │ │ │ │ │ - @ instruction: 0xff74f008 │ │ │ │ │ - mvnlt r4, r5, lsl #12 │ │ │ │ │ - svc 0x0022f7ec │ │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - stmdb r6, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - svc 0x0028f7ec │ │ │ │ │ - stmdavs r8!, {r6, r7, r8, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf7ecb118 │ │ │ │ │ - movwcs lr, #3630 @ 0xe2e │ │ │ │ │ - stmdavs fp!, {r0, r1, r3, r5, sp, lr}^ │ │ │ │ │ - @ instruction: 0xf008b133 │ │ │ │ │ - stmdavs r9!, {r0, r2, r3, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xffd8f008 │ │ │ │ │ - rsbvs r2, fp, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xff06f008 │ │ │ │ │ - @ instruction: 0xf0084629 │ │ │ │ │ - @ instruction: 0x4620ffd1 │ │ │ │ │ - ldc 7, cr15, [sl], #-948 @ 0xfffffc4c │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - stmda lr, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - svclt 0x0000e7f8 │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - @ instruction: 0xf5ad4a59 │ │ │ │ │ - blmi 166f708 │ │ │ │ │ - ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ │ - tstpl r0, sp, lsl #10 @ │ │ │ │ │ - strmi r3, [r4], -r4, lsl #2 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f600b │ │ │ │ │ - biclt r0, r0, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - strmi lr, [r6], -ip, asr #26 │ │ │ │ │ - tstcs r2, r8, lsr #22 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r5], -r6, asr #26 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - strmi r8, [r6], -sp, lsl #1 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdbmi fp, {r2, sl, fp, sp, lr, pc}^ │ │ │ │ │ - ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ - @ instruction: 0x46204479 │ │ │ │ │ - stc 7, cr15, [r8], #-948 @ 0xfffffc4c │ │ │ │ │ - bmi 122035c │ │ │ │ │ - tstpl r0, sp, lsl #10 @ │ │ │ │ │ - tstcc r4, r4, asr #22 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - cmnle sl, r0, lsl #6 │ │ │ │ │ - stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ - pop {r0, r1, ip, sp, pc} │ │ │ │ │ - andcs r8, r0, #240, 6 @ 0xc0000003 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 456334 │ │ │ │ │ - strmi r2, [r7], -r2, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x463eed1a │ │ │ │ │ - stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - andcs sp, r0, #212 @ 0xd4 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - b d6350 │ │ │ │ │ - svclt 0x00182800 │ │ │ │ │ - strmi r2, [r0], r0, lsl #30 │ │ │ │ │ - svclt 0x000c4605 │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - cdpge 0, 0, cr13, cr2, cr4, {6} │ │ │ │ │ - @ instruction: 0xf8404630 │ │ │ │ │ - @ instruction: 0xf0089d08 │ │ │ │ │ - @ instruction: 0x464afbd1 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stmib ip!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldcle 14, cr1, [r9, #-20]! @ 0xffffffec │ │ │ │ │ - svcpl 0x0000f5b5 │ │ │ │ │ - @ instruction: 0xf008d91b │ │ │ │ │ - @ instruction: 0x4629fe7f │ │ │ │ │ - cdp2 0, 8, cr15, cr8, cr8, {0} │ │ │ │ │ - cmnlt r8, r1, lsl #13 │ │ │ │ │ - strtmi r4, [fp], -r2, asr #12 │ │ │ │ │ - @ instruction: 0x46494638 │ │ │ │ │ - b e563a0 │ │ │ │ │ - ldcle 14, cr1, [sl], {2} │ │ │ │ │ - ldrmi r3, [r1, #3588]! @ 0xe04 │ │ │ │ │ - @ instruction: 0xf008d004 │ │ │ │ │ - strbmi pc, [r9], -sp, ror #28 @ │ │ │ │ │ - @ instruction: 0xff38f008 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - andcs lr, r1, r2, lsr #23 │ │ │ │ │ - cdpcc 7, 0, cr14, cr4, cr3, {5} │ │ │ │ │ - strtmi r4, [fp], -r2, asr #12 │ │ │ │ │ - @ instruction: 0x46314638 │ │ │ │ │ - b 8d63cc │ │ │ │ │ - ldclle 14, cr1, [r1, #8]! │ │ │ │ │ - @ instruction: 0x46204631 │ │ │ │ │ - ldc 7, cr15, [sl], {237} @ 0xed │ │ │ │ │ - strbmi lr, [r9], -pc, ror #15 │ │ │ │ │ - cdpcc 6, 0, cr4, cr4, cr0, {1} │ │ │ │ │ - ldc 7, cr15, [r4], {237} @ 0xed │ │ │ │ │ - strhtle r4, [r8], #81 @ 0x51 │ │ │ │ │ - cdp2 0, 4, cr15, cr14, cr8, {0} │ │ │ │ │ - @ instruction: 0xf0084649 │ │ │ │ │ - @ instruction: 0xe7e2ff19 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - stmdbmi ip, {r1, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ed4479 │ │ │ │ │ - ldrb lr, [sp, -r8, lsr #23]! │ │ │ │ │ - tstcs r2, r2, lsr r6 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r5], -r2, lsr #19 │ │ │ │ │ - @ instruction: 0xf7ede76c │ │ │ │ │ - svclt 0x0000ea70 │ │ │ │ │ - andeq r0, r4, lr, asr #12 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, r4, ror #13 │ │ │ │ │ - strdeq r0, [r4], -ip │ │ │ │ │ - andeq fp, r2, ip, ror r6 │ │ │ │ │ + andeq pc, r3, r2, ror #26 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4ac4 │ │ │ │ │ - blmi ff12bab0 │ │ │ │ │ + blmi ff12c4a8 │ │ │ │ │ ldrbtmi fp, [sl], #-145 @ 0xffffff6f │ │ │ │ │ orrmi pc, r0, sp, lsl #10 │ │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r5], -r0, lsr #3 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ - svc 0x0002f7ec │ │ │ │ │ + b 1d6e78 │ │ │ │ │ strmi r2, [r6], -r0, lsl #4 │ │ │ │ │ strtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - cdp 7, 15, cr15, cr12, cr12, {7} │ │ │ │ │ + b 56e84 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ strmi r2, [r7], -r0, lsl #28 │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0801 │ │ │ │ │ tstle r3, r0, lsl #16 │ │ │ │ │ - bmi fed204f4 │ │ │ │ │ + bmi fed20eec │ │ │ │ │ orrmi pc, r0, sp, lsl #10 │ │ │ │ │ teqcc ip, r1 @ │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d8152 │ │ │ │ │ andslt r4, r1, r0, lsl #27 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - ldc2l 0, cr15, [ip, #32] │ │ │ │ │ + @ instruction: 0xf8dcf008 │ │ │ │ │ @ instruction: 0xf0082128 │ │ │ │ │ - strmi pc, [r4], -fp, lsr #28 │ │ │ │ │ + strmi pc, [r4], -fp, lsr #18 │ │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ │ - ldcl 7, cr15, [r8, #944] @ 0x3b0 │ │ │ │ │ + ldm ip, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - svc 0x00fcf7ec │ │ │ │ │ - ldcl 7, cr15, [lr, #944] @ 0x3b0 │ │ │ │ │ + bl 56edc │ │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmdavs r0!, {r5, r7, r8, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf7ecb118 │ │ │ │ │ - @ instruction: 0xf8c4ece4 │ │ │ │ │ + @ instruction: 0xf7ebb118 │ │ │ │ │ + @ instruction: 0xf8c4efe8 │ │ │ │ │ stmdavs r3!, {pc}^ │ │ │ │ │ @ instruction: 0xf008b133 │ │ │ │ │ - stmdavs r1!, {r0, r1, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - cdp2 0, 8, cr15, cr14, cr8, {0} │ │ │ │ │ + stmdavs r1!, {r0, r1, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf98ef008 │ │ │ │ │ rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ - ldc2 0, cr15, [ip, #32]! │ │ │ │ │ + @ instruction: 0xf8bcf008 │ │ │ │ │ @ instruction: 0xf0084621 │ │ │ │ │ - strb pc, [r5, r7, lsl #29] @ │ │ │ │ │ + strb pc, [r5, r7, lsl #19] @ │ │ │ │ │ tstcs r1, r0, lsr r6 │ │ │ │ │ - blx fe9d45a6 │ │ │ │ │ + cdp2 0, 10, cr15, cr6, cr13, {0} │ │ │ │ │ strmi r2, [r6], -ip, lsr #2 │ │ │ │ │ - @ instruction: 0xf00e4638 │ │ │ │ │ - strmi pc, [r3], r1, lsr #23 │ │ │ │ │ + @ instruction: 0xf00d4638 │ │ │ │ │ + strmi pc, [r3], r1, lsr #29 │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ tstle pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4630b35e │ │ │ │ │ - ldc2l 0, cr15, [r8, #40]! @ 0x28 │ │ │ │ │ + @ instruction: 0xf8f8f00a │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ tstlt r8, r0, lsr #16 │ │ │ │ │ - ldc 7, cr15, [sl], #944 @ 0x3b0 │ │ │ │ │ + svc 0x00bef7eb │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ teqlt r3, r3, ror #16 │ │ │ │ │ - ldc2 0, cr15, [sl, #32] │ │ │ │ │ + @ instruction: 0xf89af008 │ │ │ │ │ @ instruction: 0xf0086861 │ │ │ │ │ - movwcs pc, #3685 @ 0xe65 @ │ │ │ │ │ + movwcs pc, #2405 @ 0x965 @ │ │ │ │ │ @ instruction: 0xf0086063 │ │ │ │ │ - @ instruction: 0x4621fd93 │ │ │ │ │ - cdp2 0, 5, cr15, cr14, cr8, {0} │ │ │ │ │ + @ instruction: 0x4621f893 │ │ │ │ │ + @ instruction: 0xf95ef008 │ │ │ │ │ strbmi r4, [r1], -r8, lsr #12 │ │ │ │ │ - cdp 7, 4, cr15, cr8, cr12, {7} │ │ │ │ │ + stmdb ip, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldr r2, [r8, r1] │ │ │ │ │ + @ instruction: 0xf0094630 │ │ │ │ │ + ldmdblt r8, {r0, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf00a4630 │ │ │ │ │ - ldmdblt r8, {r0, r4, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf00a4630 │ │ │ │ │ - @ instruction: 0xf04ffdd5 │ │ │ │ │ + @ instruction: 0xf04ff8d5 │ │ │ │ │ ldrbmi r0, [r8], -r0, lsl #16 │ │ │ │ │ - ldc2l 0, cr15, [r0, #40] @ 0x28 │ │ │ │ │ + @ instruction: 0xf8d0f00a │ │ │ │ │ stmdacs r0, {r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xe7d3d1f7 │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - stmdacs r0, {r0, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + stmdacs r0, {r0, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0010d0ee │ │ │ │ │ svcne 0x003b46c1 │ │ │ │ │ ldrtmi r9, [r0], -r2, lsl #6 │ │ │ │ │ - @ instruction: 0xf9a0f00a │ │ │ │ │ + stc2 0, cr15, [r0], #36 @ 0x24 │ │ │ │ │ teqle sl, r0, lsl #16 │ │ │ │ │ vst2.8 {d25,d27}, [pc], r2 │ │ │ │ │ ldrtmi r5, [r0], -r0, lsl #4 │ │ │ │ │ - blx ff4d4630 │ │ │ │ │ + ldc2l 0, cr15, [r2, #36] @ 0x24 │ │ │ │ │ stmdbeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4630dd32 │ │ │ │ │ - @ instruction: 0xf00a46ca │ │ │ │ │ - stmdavs r3!, {r0, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00946ca │ │ │ │ │ + stmdavs r3!, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbvs r0!, {r0, r1, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ │ stmdble r5!, {r1, r4, fp, sp}^ │ │ │ │ │ svclt 0x00082813 │ │ │ │ │ cmple r5, r2, lsl #18 │ │ │ │ │ tstlt r8, #96, 16 @ 0x600000 │ │ │ │ │ andcc lr, r2, #212, 18 @ 0x350000 │ │ │ │ │ @ instruction: 0x0c0aeb03 │ │ │ │ │ ldmdale sp, {r2, r4, r7, r8, sl, lr} │ │ │ │ │ @ instruction: 0x46524418 │ │ │ │ │ - ldc2l 0, cr15, [r8, #-28] @ 0xffffffe4 │ │ │ │ │ + @ instruction: 0xf858f007 │ │ │ │ │ @ instruction: 0xf1ba68a3 │ │ │ │ │ ldrbmi r0, [r3], #-3840 @ 0xfffff100 │ │ │ │ │ - blle 4f08d8 │ │ │ │ │ + blle 4f12d0 │ │ │ │ │ stmdbpl r0, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ - bpl 55790 │ │ │ │ │ + bpl 56188 │ │ │ │ │ ldmdbeq ip!, {r0, r3, r8, ip, sp, lr, pc} │ │ │ │ │ cmplt r8, r0, lsr #16 │ │ │ │ │ cmplt fp, r3, ror #16 │ │ │ │ │ stmiblt r2!, {r1, r5, r7, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f4630 │ │ │ │ │ - @ instruction: 0xf00a0901 │ │ │ │ │ - stmdacs r0, {r0, r2, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0090901 │ │ │ │ │ + stmdacs r0, {r0, r2, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strbmi sp, [r8], r4, asr #1 │ │ │ │ │ - @ instruction: 0xf00a4630 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0094630 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf0080800 │ │ │ │ │ ldrtmi r0, [r0], -r1, lsl #16 │ │ │ │ │ - ldc2l 0, cr15, [r6, #-40]! @ 0xffffffd8 │ │ │ │ │ + @ instruction: 0xf876f00a │ │ │ │ │ @ instruction: 0xf847e7a1 │ │ │ │ │ ldrtmi r2, [sl], -ip, lsr #24 │ │ │ │ │ @ instruction: 0xf8422100 │ │ │ │ │ tstls r1, r8, lsr #26 │ │ │ │ │ msreq CPSR_fs, r7, lsr #3 │ │ │ │ │ strbmi r9, [r9], -r0, lsl #2 │ │ │ │ │ - cdp 7, 8, cr15, cr12, cr12, {7} │ │ │ │ │ - stc 7, cr15, [r4, #-944]! @ 0xfffffc50 │ │ │ │ │ + ldmib r0, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda r8!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf85768a2 │ │ │ │ │ addmi r1, sl, #44, 24 @ 0x2c00 │ │ │ │ │ - bne 14ce6f8 │ │ │ │ │ + bne 14cf0f0 │ │ │ │ │ @ instruction: 0xf85760a2 │ │ │ │ │ - bcs 23764 │ │ │ │ │ + bcs 2415c │ │ │ │ │ @ instruction: 0x4649dd77 │ │ │ │ │ - @ instruction: 0xf00a4658 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0094658 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strb sp, [pc, r2, asr #3] │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r0, r1, r3, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ strmi r1, [r1], #-2642 @ 0xfffff5ae │ │ │ │ │ - ldc2l 0, cr15, [r6], #28 │ │ │ │ │ + @ instruction: 0xfff6f006 │ │ │ │ │ @ instruction: 0xf85768a2 │ │ │ │ │ strb r1, [r6, ip, lsr #24]! │ │ │ │ │ tsteq r3, #192, 2 @ 0x30 @ │ │ │ │ │ - beq 554b04 │ │ │ │ │ + beq 5554fc │ │ │ │ │ stmdbls r2, {r0, r1, r3, r6, r8, sl, lr} │ │ │ │ │ strbmi fp, [fp], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x461a4450 │ │ │ │ │ - @ instruction: 0xf0079303 │ │ │ │ │ - stmdbvs r2!, {r0, r2, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0069303 │ │ │ │ │ + stmdbvs r2!, {r0, r2, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrmi r9, [sl], #-2819 @ 0xfffff4fd │ │ │ │ │ - bcs 4f0b98 │ │ │ │ │ + bcs 4f1590 │ │ │ │ │ ldrtmi sp, [fp], -r0, ror #3 │ │ │ │ │ msreq CPSR_f, r7, lsr #3 │ │ │ │ │ @ instruction: 0xf8436820 │ │ │ │ │ ldrbmi r2, [r2], -ip, lsr #26 │ │ │ │ │ - stc 7, cr15, [lr, #-944] @ 0xfffffc50 │ │ │ │ │ - stcl 7, cr15, [r6], #944 @ 0x3b0 │ │ │ │ │ + ldmda r2, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00eaf7eb │ │ │ │ │ @ instruction: 0xd1a32800 │ │ │ │ │ stccc 8, cr15, [r8], #-348 @ 0xfffffea4 │ │ │ │ │ ldmle pc, {r0, r1, r2, r8, r9, fp, sp} @ │ │ │ │ │ @ instruction: 0xf852a202 │ │ │ │ │ ldrmi r3, [sl], #-35 @ 0xffffffdd │ │ │ │ │ svclt 0x00004710 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ @@ -19013,3445 +19651,2859 @@ │ │ │ │ │ @ instruction: 0xffffff35 │ │ │ │ │ @ instruction: 0xffffff35 │ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ │ andeq r0, r0, sp, rrx │ │ │ │ │ andeq r0, r0, r7, rrx │ │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ │ orrcc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf00860e3 │ │ │ │ │ - stmiavs r1!, {r0, r2, r4, r5, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - ldc2 0, cr15, [lr], #32 │ │ │ │ │ + @ instruction: 0xf00760e3 │ │ │ │ │ + stmiavs r1!, {r0, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xffbef007 │ │ │ │ │ stmdacs r0, {r5, r6, sp, lr} │ │ │ │ │ svcge 0x007ef43f │ │ │ │ │ stccs 8, cr15, [ip], #-348 @ 0xfffffea4 │ │ │ │ │ tsteq r2, sl, lsl #22 │ │ │ │ │ andseq pc, r3, #-2147483600 @ 0x80000030 │ │ │ │ │ - @ instruction: 0xf00760a2 │ │ │ │ │ - stmdbvs r3!, {r0, r1, r4, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf00660a2 │ │ │ │ │ + stmdbvs r3!, {r0, r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xd1a12b13 │ │ │ │ │ - bl fee7f3a0 │ │ │ │ │ + bl fee7fd98 │ │ │ │ │ addsle r0, sp, r3, lsl #20 │ │ │ │ │ - blls aa000 │ │ │ │ │ + blls aa9f8 │ │ │ │ │ smlald r4, r3, r9, r4 │ │ │ │ │ orreq pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ vst1.64 {d30}, [pc :64], lr │ │ │ │ │ ldrb r1, [fp, r0, lsl #7] │ │ │ │ │ orrcs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf7ede7d8 │ │ │ │ │ - @ instruction: 0xf43fe8c8 │ │ │ │ │ + @ instruction: 0xf7ece7d8 │ │ │ │ │ + @ instruction: 0xf43febcc │ │ │ │ │ @ instruction: 0xe75baf55 │ │ │ │ │ - andeq r0, r4, r6, lsr #9 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r4, ip, asr r4 │ │ │ │ │ - ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ - @ instruction: 0xf5ad4a62 │ │ │ │ │ - blmi 18afbec │ │ │ │ │ - ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ │ - tstpl r0, sp, lsl #10 @ │ │ │ │ │ - strmi r3, [r4], -ip, lsl #2 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f600b │ │ │ │ │ - biclt r0, r0, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - @ instruction: 0x4606eada │ │ │ │ │ - tstcs r2, r0, lsr fp │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - @ instruction: 0x4605ead4 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - strmi r8, [r6], -r0, lsr #1 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - ldmdbmi r4, {r1, r4, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ - ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ - @ instruction: 0x46204479 │ │ │ │ │ - ldmib r6!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 1460840 │ │ │ │ │ - tstpl r0, sp, lsl #10 @ │ │ │ │ │ - tstcc ip, sp, asr #22 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - @ instruction: 0xf50d808d │ │ │ │ │ - andlt r5, r4, r0, lsl #26 │ │ │ │ │ - @ instruction: 0x87f0e8bd │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x2102ef9e │ │ │ │ │ - strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - b fe9d6824 │ │ │ │ │ - @ instruction: 0x4605463e │ │ │ │ │ - sbcsle r2, r3, r0, lsl #16 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - stmdacs r0, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - svccs 0x0000bf18 │ │ │ │ │ - strmi r4, [r5], -r0, lsl #13 │ │ │ │ │ - @ instruction: 0xf04fbf0c │ │ │ │ │ - @ instruction: 0xf04f0901 │ │ │ │ │ - sbcle r0, r3, r0, lsl #18 │ │ │ │ │ - ldrtmi sl, [r0], -r4, lsl #28 │ │ │ │ │ - stcls 8, cr15, [r8, #-256] @ 0xffffff00 │ │ │ │ │ - @ instruction: 0xf95ef008 │ │ │ │ │ - strbmi r4, [r0], -r9, asr #12 │ │ │ │ │ - bl 55685c │ │ │ │ │ - movtlt r4, #34309 @ 0x8605 │ │ │ │ │ - svcpl 0x0000f5b0 │ │ │ │ │ - @ instruction: 0xf008d92c │ │ │ │ │ - strtmi pc, [r9], -sp, lsl #24 │ │ │ │ │ - ldc2 0, cr15, [r6], {8} │ │ │ │ │ - mvnslt r4, r2, lsl #13 │ │ │ │ │ - strbmi r4, [r3], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf8cd463a │ │ │ │ │ - @ instruction: 0xf7ec9000 │ │ │ │ │ - @ instruction: 0x4605ee98 │ │ │ │ │ - stc 7, cr15, [lr], {236} @ 0xec │ │ │ │ │ - @ instruction: 0x4628b370 │ │ │ │ │ - @ instruction: 0xf7ec3e04 │ │ │ │ │ - ldrmi lr, [r2, #3602]! @ 0xe12 │ │ │ │ │ - andle r4, r4, r5, lsl #12 │ │ │ │ │ - blx ffd5490e │ │ │ │ │ - @ instruction: 0xf0084651 │ │ │ │ │ - @ instruction: 0x4620fcbf │ │ │ │ │ - stmdb r8!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4629b13d │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0xe797ee72 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - vldrmi.16 s28, [sp, #-64] @ 0xffffffc0 @ │ │ │ │ │ - @ instruction: 0xe7f4447d │ │ │ │ │ - strmi r3, [r1], -r4, lsl #28 │ │ │ │ │ - ldrtmi r4, [sl], -r3, asr #12 │ │ │ │ │ - @ instruction: 0xf8cd4630 │ │ │ │ │ - @ instruction: 0xf7ec9000 │ │ │ │ │ - @ instruction: 0x4605ee70 │ │ │ │ │ - bl ff9d68d8 │ │ │ │ │ - strtmi fp, [sl], -r0, lsr #19 │ │ │ │ │ - @ instruction: 0x46204631 │ │ │ │ │ - b 4d68e8 │ │ │ │ │ - ldrb r2, [lr, -r1]! │ │ │ │ │ - ldrbmi r4, [r1], -sl, lsr #12 │ │ │ │ │ - cdpcc 6, 0, cr4, cr4, cr0, {1} │ │ │ │ │ - b 2d68f8 │ │ │ │ │ - ldrhtle r4, [r5], #82 @ 0x52 │ │ │ │ │ - blx ff15496e │ │ │ │ │ - @ instruction: 0xf0084651 │ │ │ │ │ - strb pc, [pc, pc, lsl #25]! @ │ │ │ │ │ - @ instruction: 0xf7ec4628 │ │ │ │ │ - @ instruction: 0x4605edd6 │ │ │ │ │ - ldrtmi lr, [r2], -r9, asr #15 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - svc 0x001cf7ec │ │ │ │ │ - ldrb r4, [r9, -r5, lsl #12] │ │ │ │ │ - svc 0x00eaf7ec │ │ │ │ │ - andeq r0, r4, sl, ror #2 │ │ │ │ │ + andeq pc, r3, lr, lsr #21 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, r0, lsl #4 │ │ │ │ │ - andeq r0, r4, r8, lsl r1 │ │ │ │ │ - ldrdeq fp, [r2], -r8 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00d0f8cc │ │ │ │ │ - addlt r4, r6, r4, asr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2900 @ 0xfffff4ac │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9305 │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - qaddcs sp, r5, r1 │ │ │ │ │ - @ instruction: 0xf7ed4604 │ │ │ │ │ - stmdacs r0, {r2, fp, sp, lr, pc} │ │ │ │ │ - tstcs r1, ip, rrx │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4605ee72 │ │ │ │ │ - suble r2, r8, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldmib r8!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - rsble r2, ip, r0, lsl #16 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r6], -r4, ror #29 │ │ │ │ │ - rsble r2, r4, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf04fa804 │ │ │ │ │ - @ instruction: 0xf8cd0800 │ │ │ │ │ - @ instruction: 0xf0088010 │ │ │ │ │ - @ instruction: 0x2103f8b9 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r7], -r4, ror #19 │ │ │ │ │ - eorsle r2, sl, r0, lsl #16 │ │ │ │ │ - tstcs r3, r2, asr #12 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r2], -lr, asr #29 │ │ │ │ │ - strbmi r4, [r0, #-1543] @ 0xfffff9f9 │ │ │ │ │ - stmdavs r8!, {r0, r4, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ │ - rsble r2, r3, r0, lsl #16 │ │ │ │ │ - blcs 32bc4 │ │ │ │ │ - stmiavs r9!, {r5, r6, ip, lr, pc} │ │ │ │ │ - subsle r2, r2, r0, lsl #18 │ │ │ │ │ - andne lr, r2, #3358720 @ 0x334000 │ │ │ │ │ - ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - bge bd230 │ │ │ │ │ - bge fd230 │ │ │ │ │ - stcl 7, cr15, [r6], {236} @ 0xec │ │ │ │ │ - bl 17d69e8 │ │ │ │ │ - cmple pc, r0, lsl #16 │ │ │ │ │ - stmdbls r2, {r0, r1, r3, r5, r7, fp, sp, lr} │ │ │ │ │ - stmdale r3, {r0, r1, r3, r7, r9, lr}^ │ │ │ │ │ - bne 16ff254 │ │ │ │ │ - ldrbne r6, [r3, fp, lsr #1] │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - andcs lr, r1, r6, lsl r8 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 92b2f0 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 172acc │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - teqle fp, r0, lsl #6 │ │ │ │ │ - pop {r1, r2, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf04f81f0 │ │ │ │ │ - @ instruction: 0x462032ff │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - svc 0x00fef7ec │ │ │ │ │ - @ instruction: 0x463a491c │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stm sl, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - strb r2, [r3, r2]! │ │ │ │ │ - @ instruction: 0xf04f4620 │ │ │ │ │ - @ instruction: 0xf04f32ff │ │ │ │ │ - @ instruction: 0xf7ec33ff │ │ │ │ │ - ldmdbmi r6, {r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [lr, #944] @ 0x3b0 │ │ │ │ │ - @ instruction: 0x4620e7f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - svc 0x00e2f7ec │ │ │ │ │ - andcs r4, r0, #16, 18 @ 0x40000 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda lr!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andcs lr, r0, #59244544 @ 0x3880000 │ │ │ │ │ - @ instruction: 0xe7bf4613 │ │ │ │ │ - bne 16b2c70 │ │ │ │ │ - @ instruction: 0xf0074401 │ │ │ │ │ - stmiavs fp!, {r0, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - ldr r9, [r3, r2, lsl #18]! │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - @ instruction: 0xe7b34613 │ │ │ │ │ - svc 0x002ef7ec │ │ │ │ │ - @ instruction: 0x0003ffbe │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq pc, [r3], -ip │ │ │ │ │ - andeq sl, r2, r2, lsl #22 │ │ │ │ │ - andeq fp, r2, sl, asr #32 │ │ │ │ │ - @ instruction: 0x0002aab6 │ │ │ │ │ + andeq pc, r3, r4, ror #20 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - @ instruction: 0xf5ad4a53 │ │ │ │ │ - blmi 14eff24 │ │ │ │ │ + @ instruction: 0xf5ad4a59 │ │ │ │ │ + blmi 16705e4 │ │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ strmi r3, [r4], -r4, lsl #2 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ - lslslt r0, r0, #6 │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - @ instruction: 0x4606e93e │ │ │ │ │ - cmnle r4, r0, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldmdb r6!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - stmiblt r0!, {r0, r2, r9, sl, lr}^ │ │ │ │ │ + biclt r0, r0, r0, lsl #6 │ │ │ │ │ + @ instruction: 0xf7ec2101 │ │ │ │ │ + @ instruction: 0x4606edde │ │ │ │ │ + tstcs r2, r8, lsr #22 │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + @ instruction: 0x4605edd8 │ │ │ │ │ + @ instruction: 0xf0402800 │ │ │ │ │ + strmi r8, [r6], -sp, lsl #1 │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - stmdbmi r6, {r3, r4, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi fp, {r1, r2, r4, r7, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ @ instruction: 0x46204479 │ │ │ │ │ - ldmda ip, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 10e0b74 │ │ │ │ │ + ldc 7, cr15, [sl], #944 @ 0x3b0 │ │ │ │ │ + bmi 1221238 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ - tstcc r4, pc, lsr fp │ │ │ │ │ + tstcc r4, r4, asr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - cmnle r1, r0, lsl #6 │ │ │ │ │ + cmnle sl, r0, lsl #6 │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ andcs r8, r0, #240, 6 @ 0xc0000003 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 0, cr15, cr4, cr12, {7} │ │ │ │ │ - svcmi 0x00fcf1b0 │ │ │ │ │ - movwcs fp, #4052 @ 0xfd4 │ │ │ │ │ - stmdacs r0, {r0, r8, r9, sp} │ │ │ │ │ - @ instruction: 0xf043bf08 │ │ │ │ │ - strmi r0, [r7], -r1, lsl #6 │ │ │ │ │ - cdpcs 6, 0, cr4, cr0, cr5, {0} │ │ │ │ │ - @ instruction: 0xf043bf08 │ │ │ │ │ - blcs 197bc │ │ │ │ │ - @ instruction: 0xf10dd1cc │ │ │ │ │ - strbmi r0, [r0], -r8, lsl #16 │ │ │ │ │ - stccc 8, cr15, [r8, #-256] @ 0xffffff00 │ │ │ │ │ - @ instruction: 0xffccf007 │ │ │ │ │ - @ instruction: 0xf7ec4638 │ │ │ │ │ - @ instruction: 0x4605ea5e │ │ │ │ │ - @ instruction: 0xf5b0b1d0 │ │ │ │ │ - stmdble sl!, {r8, r9, sl, fp, ip, lr} │ │ │ │ │ - blx 1f54bfc │ │ │ │ │ - @ instruction: 0xf0084629 │ │ │ │ │ - strmi pc, [r1], r5, lsl #21 │ │ │ │ │ - ldrtmi fp, [sl], -r0, lsl #3 │ │ │ │ │ - ldrtmi r4, [r0], -fp, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ec4649 │ │ │ │ │ - vmlsne.f64 d14, d18, d18 │ │ │ │ │ - @ instruction: 0xf1a8dc2a │ │ │ │ │ - strbmi r0, [r1, #2052] @ 0x804 │ │ │ │ │ - @ instruction: 0xf008d004 │ │ │ │ │ - strbmi pc, [r9], -r9, ror #20 @ │ │ │ │ │ - blx d54c2a │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - mulcs r1, lr, pc @ │ │ │ │ │ - andcs lr, r0, #44826624 @ 0x2ac0000 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r2, #944] @ 0x3b0 │ │ │ │ │ - strmi r2, [r6], -r2, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strmi lr, [r5], -ip, asr #17 │ │ │ │ │ - addsle r2, r3, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf1a8e7af │ │ │ │ │ - strmi r0, [r3], -r4, lsl #16 │ │ │ │ │ - @ instruction: 0x4630463a │ │ │ │ │ - @ instruction: 0xf7ec4641 │ │ │ │ │ - vmovne.16 d18[0], lr │ │ │ │ │ - strbmi sp, [r1], -r2, ror #27 │ │ │ │ │ - @ instruction: 0xf7ed4620 │ │ │ │ │ - strb lr, [r0, r8, lsl #17]! │ │ │ │ │ - strtmi r4, [r0], -r9, asr #12 │ │ │ │ │ - stmdaeq r4, {r3, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ - stm r0, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - sbcsle r4, r8, r1, asr #11 │ │ │ │ │ - blx ed4c80 │ │ │ │ │ - @ instruction: 0xf0084649 │ │ │ │ │ - ldrb pc, [r2, r5, lsl #22] @ │ │ │ │ │ - cdp 7, 6, cr15, cr12, cr12, {7} │ │ │ │ │ - andeq pc, r3, r2, lsr lr @ │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, ip, asr #29 │ │ │ │ │ - andeq pc, r3, r4, ror #27 │ │ │ │ │ - ldrlt fp, [r8, #-880]! @ 0xfffffc90 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - cdp 7, 9, cr15, cr2, cr12, {7} │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r8, lsr sp │ │ │ │ │ + b fe8d720c │ │ │ │ │ + strmi r2, [r7], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r5], -r0, lsl #26 │ │ │ │ │ - rscsle r2, r6, r0, lsl #16 │ │ │ │ │ - tstlt r8, r0, lsl #16 │ │ │ │ │ - b fe356c60 │ │ │ │ │ - eorvs r2, fp, r0, lsl #6 │ │ │ │ │ - teqlt r3, fp, ror #16 │ │ │ │ │ - blx 354cdc │ │ │ │ │ - @ instruction: 0xf0086869 │ │ │ │ │ - movwcs pc, #2775 @ 0xad7 @ │ │ │ │ │ - @ instruction: 0xf008606b │ │ │ │ │ - strtmi pc, [r9], -r5, lsl #20 │ │ │ │ │ - blx ff454cf0 │ │ │ │ │ - tstcs r1, r0, lsr #12 │ │ │ │ │ - b feed6c88 │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - ldcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - @ instruction: 0xf5ad4a73 │ │ │ │ │ - blmi 1cf0108 │ │ │ │ │ - ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ - tstpl r1, sp, lsl #10 @ │ │ │ │ │ - strmi r3, [r0], ip, lsl #2 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f600b │ │ │ │ │ - biclt r0, r0, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf7ed2101 │ │ │ │ │ - strmi lr, [r5], -lr, asr #16 │ │ │ │ │ - tstcs r2, r0, lsr fp │ │ │ │ │ - @ instruction: 0xf7ed4640 │ │ │ │ │ - strmi lr, [r6], -r8, asr #16 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - @ instruction: 0x460580be │ │ │ │ │ - @ instruction: 0xf7ec4640 │ │ │ │ │ - stmdbmi r5!, {r1, r2, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x462a4633 │ │ │ │ │ - @ instruction: 0x46404479 │ │ │ │ │ - svc 0x002af7ec │ │ │ │ │ - bmi 18a0d58 │ │ │ │ │ - tstpl r1, sp, lsl #10 @ │ │ │ │ │ - tstcc ip, lr, asr fp │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - @ instruction: 0xf50d80af │ │ │ │ │ - andlt r5, r5, r1, lsl #26 │ │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7ec4640 │ │ │ │ │ - tstcs r2, r2, lsl sp │ │ │ │ │ - strbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - ldmda sl, {r0, r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ + ldrtmi lr, [lr], -ip, lsr #27 │ │ │ │ │ + stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ andcs sp, r0, #212 @ 0xd4 │ │ │ │ │ - strbmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stc 7, cr15, [r4, #-944] @ 0xfffffc50 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + b fe557228 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ - strmi r2, [r6], -r0, lsl #26 │ │ │ │ │ - strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ - sbcle r2, r7, r0, lsl #14 │ │ │ │ │ - @ instruction: 0x4620ac14 │ │ │ │ │ - beq c55440 │ │ │ │ │ - ldcvc 8, cr15, [r4, #-256]! @ 0xffffff00 │ │ │ │ │ - cdp2 0, 13, cr15, cr4, cr7, {0} │ │ │ │ │ - @ instruction: 0xf8444650 │ │ │ │ │ - @ instruction: 0xf0077c40 │ │ │ │ │ - msrcs SPSR_abt, r7 │ │ │ │ │ - @ instruction: 0xf7eca804 │ │ │ │ │ - @ instruction: 0x4607ebb2 │ │ │ │ │ - ldmib r2, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - blge 187b34 │ │ │ │ │ - bleq 65520c │ │ │ │ │ - stmdacc r2, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - stmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ - and r4, sl, r0, lsl #13 │ │ │ │ │ - ldccs 8, cr15, [r8], #-336 @ 0xfffffeb0 │ │ │ │ │ - @ instruction: 0xf854b3da │ │ │ │ │ - @ instruction: 0x46493c3c │ │ │ │ │ - ldrmi r4, [sp], #-1616 @ 0xfffff9b0 │ │ │ │ │ - @ instruction: 0xf0081af6 │ │ │ │ │ - blls d7300 │ │ │ │ │ - movwls r4, #1626 @ 0x65a │ │ │ │ │ - @ instruction: 0xf8cd4649 │ │ │ │ │ - vst4.8 {d24-d27}, [pc], r4 │ │ │ │ │ - @ instruction: 0xf8445300 │ │ │ │ │ - @ instruction: 0xf8446c3c │ │ │ │ │ - @ instruction: 0x462b3c38 │ │ │ │ │ - mcrreq 8, 5, pc, r0, cr4 @ │ │ │ │ │ - b ff4d6dcc │ │ │ │ │ - @ instruction: 0xf7ec4607 │ │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf8ddd0de │ │ │ │ │ - @ instruction: 0xf854800c │ │ │ │ │ - asrlt r0, r0, #24 │ │ │ │ │ - stmda sl!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - movwcs r4, #1616 @ 0x650 │ │ │ │ │ - mcrrcc 8, 4, pc, r0, cr4 @ │ │ │ │ │ - cdp2 0, 13, cr15, cr8, cr7, {0} │ │ │ │ │ - @ instruction: 0xf7ec4638 │ │ │ │ │ - strmi lr, [r4], -r0, ror #22 │ │ │ │ │ - @ instruction: 0xf7ec4640 │ │ │ │ │ - cmnlt ip, #2016 @ 0x7e0 │ │ │ │ │ - strbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - bl ff1d6e08 │ │ │ │ │ - @ instruction: 0x4650e778 │ │ │ │ │ - cdp2 0, 12, cr15, cr8, cr7, {0} │ │ │ │ │ - ldrbmi lr, [r0], -lr, ror #15 │ │ │ │ │ - ldrdhi pc, [ip], -sp │ │ │ │ │ - @ instruction: 0xf0079202 │ │ │ │ │ - blls d89fc │ │ │ │ │ - sbcsle r2, sl, r0, lsl #16 │ │ │ │ │ - movwls r4, #9808 @ 0x2650 │ │ │ │ │ - cdp2 0, 13, cr15, cr8, cr7, {0} │ │ │ │ │ - ldrbmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - cdp2 0, 13, cr15, cr8, cr7, {0} │ │ │ │ │ - strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ec4640 │ │ │ │ │ - @ instruction: 0xf854ef66 │ │ │ │ │ - blls 9bf94 │ │ │ │ │ - movwls fp, #8608 @ 0x21a0 │ │ │ │ │ - ldmda r6!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldrbmi r9, [r0], -r2, lsl #22 │ │ │ │ │ - mcrrcc 8, 4, pc, r0, cr4 @ │ │ │ │ │ - cdp2 0, 10, cr15, cr4, cr7, {0} │ │ │ │ │ - ldrb r2, [r0, -r1] │ │ │ │ │ - ldrbtmi r4, [ip], #-3083 @ 0xfffff3f5 │ │ │ │ │ - strtmi lr, [sl], -lr, asr #15 │ │ │ │ │ - strbmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r2], #-944 @ 0xfffffc50 │ │ │ │ │ - ldr r4, [fp, -r6, lsl #12]! │ │ │ │ │ - @ instruction: 0xf0074650 │ │ │ │ │ - @ instruction: 0xe7effe95 │ │ │ │ │ - ldc 7, cr15, [ip, #-944]! @ 0xfffffc50 │ │ │ │ │ - andeq pc, r3, r2, asr ip @ │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r8, ror #25 │ │ │ │ │ - andeq pc, r3, r0, lsl #24 │ │ │ │ │ - andeq sl, r2, r6, lsr ip │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b0f8cc │ │ │ │ │ - addlt r4, sp, r5, ror sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2933 @ 0xfffff48b │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f930b │ │ │ │ │ - movtlt r0, #33536 @ 0x8300 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r6, #-944] @ 0xfffffc50 │ │ │ │ │ - @ instruction: 0x2101b398 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r7], -r6, asr #23 │ │ │ │ │ - strdcs fp, [r2, -r0] │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r6], -lr, asr #30 │ │ │ │ │ - smlatbcs r3, r0, fp, fp │ │ │ │ │ + strmi r2, [r0], r0, lsl #30 │ │ │ │ │ + svclt 0x000c4605 │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + cdpge 0, 0, cr13, cr2, cr4, {6} │ │ │ │ │ + @ instruction: 0xf8404630 │ │ │ │ │ + @ instruction: 0xf0079d08 │ │ │ │ │ + @ instruction: 0x464afc5f │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + b 1fd7254 │ │ │ │ │ + ldcle 14, cr1, [r9, #-20]! @ 0xffffffec │ │ │ │ │ + svcpl 0x0000f5b5 │ │ │ │ │ + @ instruction: 0xf007d91b │ │ │ │ │ + strtmi pc, [r9], -sp, lsl #30 │ │ │ │ │ + @ instruction: 0xff16f007 │ │ │ │ │ + cmnlt r8, r1, lsl #13 │ │ │ │ │ + strtmi r4, [fp], -r2, asr #12 │ │ │ │ │ + @ instruction: 0x46494638 │ │ │ │ │ + b ff2d7278 │ │ │ │ │ + ldcle 14, cr1, [sl], {2} │ │ │ │ │ + ldrmi r3, [r1, #3588]! @ 0xe04 │ │ │ │ │ + @ instruction: 0xf007d004 │ │ │ │ │ + @ instruction: 0x4649fefb │ │ │ │ │ + @ instruction: 0xffc6f007 │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r5], -r8, asr #30 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - @ instruction: 0x460680bf │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ + andcs lr, r1, r4, lsr ip │ │ │ │ │ + cdpcc 7, 0, cr14, cr4, cr3, {5} │ │ │ │ │ + strtmi r4, [fp], -r2, asr #12 │ │ │ │ │ + @ instruction: 0x46314638 │ │ │ │ │ + b fed572a4 │ │ │ │ │ + ldclle 14, cr1, [r1, #8]! │ │ │ │ │ + @ instruction: 0x46204631 │ │ │ │ │ + stc 7, cr15, [ip, #-944]! @ 0xfffffc50 │ │ │ │ │ + strbmi lr, [r9], -pc, ror #15 │ │ │ │ │ + cdpcc 6, 0, cr4, cr4, cr0, {1} │ │ │ │ │ + stc 7, cr15, [r6, #-944]! @ 0xfffffc50 │ │ │ │ │ + strhtle r4, [r8], #81 @ 0x51 │ │ │ │ │ + cdp2 0, 13, cr15, cr12, cr7, {0} │ │ │ │ │ + @ instruction: 0xf0074649 │ │ │ │ │ + strb pc, [r2, r7, lsr #31]! @ │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - stmdbmi r2!, {r2, r3, r4, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ - ldrtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ - @ instruction: 0x46204479 │ │ │ │ │ - cdp 7, 2, cr15, cr6, cr12, {7} │ │ │ │ │ - and r2, r0, r2 │ │ │ │ │ - bmi 17a0f5c │ │ │ │ │ - ldrbtmi r4, [sl], #-2907 @ 0xfffff4a5 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, fp, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - adchi pc, r9, r0, asr #32 │ │ │ │ │ - pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x462083f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - ldcl 7, cr15, [ip, #-944]! @ 0xfffffc50 │ │ │ │ │ - @ instruction: 0x46204954 │ │ │ │ │ + stmdbmi ip, {r2, r4, sl, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ │ - strb lr, [r1, ip, lsr #22]! │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - tstcs r3, r4, lsl #24 │ │ │ │ │ - strmi r4, [r6], -r0, lsl #13 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r5], -ip, lsl #30 │ │ │ │ │ - sbcle r2, r5, r0, lsl #16 │ │ │ │ │ - mrscs r2, R11_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf1b8bf18 │ │ │ │ │ - strmi r0, [r5], -r0, lsl #30 │ │ │ │ │ - movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ - adcsle r2, r7, r0, lsl #6 │ │ │ │ │ - movwls sl, #43018 @ 0xa80a │ │ │ │ │ - stc2l 0, cr15, [r8, #28] │ │ │ │ │ - blcs 330c0 │ │ │ │ │ - ldmdbvs r8!, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ - ldmdble r8, {r1, r4, fp, sp} │ │ │ │ │ - @ instruction: 0xd1272813 │ │ │ │ │ - blcs 331d0 │ │ │ │ │ - ldmib r7, {r0, r3, r4, r6, ip, lr, pc}^ │ │ │ │ │ - stmdbne r1, {r1, r9}^ │ │ │ │ │ - ldmdale r4, {r0, r4, r7, r9, lr}^ │ │ │ │ │ - @ instruction: 0x46314418 │ │ │ │ │ - @ instruction: 0xf007462a │ │ │ │ │ - ldmvs fp!, {r0, r1, r3, r4, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ │ - ldmdbne r9, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ │ - adcsvs r1, r9, fp, ror #15 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - andcs lr, r1, sl, lsr sp │ │ │ │ │ - @ instruction: 0xf1c0e7a5 │ │ │ │ │ - @ instruction: 0xf1070613 │ │ │ │ │ - adcmi r0, lr, #20, 18 @ 0x50000 │ │ │ │ │ - svclt 0x00284448 │ │ │ │ │ - strbmi r4, [r1], -lr, lsr #12 │ │ │ │ │ - @ instruction: 0xf0074632 │ │ │ │ │ - ldmdbvs fp!, {r0, r2, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ │ - teqvs fp, r3, lsr r4 │ │ │ │ │ - andle r2, r2, r3, lsl fp │ │ │ │ │ - ldrmi r2, [r3], -r0, lsl #4 │ │ │ │ │ - strbmi lr, [sl], -r6, ror #15 │ │ │ │ │ - movwls sl, #6402 @ 0x1902 │ │ │ │ │ - ldmdavs r8!, {r0, r8, r9, fp, sp, pc} │ │ │ │ │ - ldmda lr!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldmda r6, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blls c7d2c │ │ │ │ │ - stmdale r4!, {r0, r1, r2, r8, r9, fp, sp} │ │ │ │ │ - @ instruction: 0xf003e8df │ │ │ │ │ - @ instruction: 0x23232304 │ │ │ │ │ - strcs r2, [sl, -r4, lsl #26]! │ │ │ │ │ - orrcc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf00860fb │ │ │ │ │ - ldmvs r9!, {r0, r1, r2, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf840f008 │ │ │ │ │ - rorlt r6, r8, r0 │ │ │ │ │ - blne feb7f878 │ │ │ │ │ - tsteq r2, r9, lsl #22 │ │ │ │ │ - andseq pc, r3, #-2147483600 @ 0x80000030 │ │ │ │ │ - @ instruction: 0xf00760ba │ │ │ │ │ - blx fed97160 │ │ │ │ │ - ldmdbvs sl!, {r0, r2, r7, r8, r9, ip, sp, lr, pc} │ │ │ │ │ - bcs 4db5f8 │ │ │ │ │ - @ instruction: 0xf043bf18 │ │ │ │ │ - blcs 19c98 │ │ │ │ │ - strbmi sp, [r6], #-460 @ 0xfffffe34 │ │ │ │ │ - @ instruction: 0xf04fe7a2 │ │ │ │ │ - @ instruction: 0x461332ff │ │ │ │ │ - vst1.32 {d30}, [pc :256], r0 │ │ │ │ │ - ldrb r0, [fp, r0, lsl #7] │ │ │ │ │ - orrne pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - vst1.64 {d30}, [pc :64], r8 │ │ │ │ │ - ldrb r2, [r5, r0, lsl #7] │ │ │ │ │ - tstcs r3, r2, lsr r6 │ │ │ │ │ + @ instruction: 0xe77dec3a │ │ │ │ │ + tstcs r2, r2, lsr r6 │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4605eb72 │ │ │ │ │ - @ instruction: 0xf7ece73a │ │ │ │ │ - svclt 0x0000ec40 │ │ │ │ │ - andeq pc, r3, r2, ror #20 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r0, ror #21 │ │ │ │ │ - strdeq pc, [r3], -sl │ │ │ │ │ - andeq sl, r2, r4, ror #22 │ │ │ │ │ + @ instruction: 0x4605ea34 │ │ │ │ │ + @ instruction: 0xf7ece76c │ │ │ │ │ + svclt 0x0000eb02 │ │ │ │ │ + andeq pc, r3, r2, ror r7 @ │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r9, r2, r4, ror #16 │ │ │ │ │ + andeq pc, r3, r0, lsr #14 │ │ │ │ │ + andeq sl, r2, r4, lsl r8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb702e4 │ │ │ │ │ + bl feb70560 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf007b3a8 │ │ │ │ │ - strdcs pc, [ip, -r1]! │ │ │ │ │ - @ instruction: 0xf840f008 │ │ │ │ │ + msrcs R12_fiq, pc │ │ │ │ │ + cdp2 0, 15, cr15, cr14, cr7, {0} │ │ │ │ │ cmplt r0, #5242880 @ 0x500000 │ │ │ │ │ vst4.8 {d18,d20,d22,d24}, [pc], r0 │ │ │ │ │ smlawbvs r8, r0, r0, r3 │ │ │ │ │ - stmib lr, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r0, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf00760e8 │ │ │ │ │ - stmiavs r9!, {r0, r1, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xffecf007 │ │ │ │ │ + stmiavs r9!, {r0, r5, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + cdp2 0, 10, cr15, cr10, cr7, {0} │ │ │ │ │ movwlt r6, #32872 @ 0x8068 │ │ │ │ │ - svc 0x00e0f7eb │ │ │ │ │ + cdp 7, 10, cr15, cr2, cr11, {7} │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - cdp 7, 0, cr15, cr8, cr12, {7} │ │ │ │ │ - svc 0x00e6f7eb │ │ │ │ │ + stcl 7, cr15, [sl], {236} @ 0xec │ │ │ │ │ + cdp 7, 10, cr15, cr8, cr11, {7} │ │ │ │ │ stmdavs r8!, {r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf7ecb118 │ │ │ │ │ - movwcs lr, #2124 @ 0x84c │ │ │ │ │ + @ instruction: 0xf7ebb118 │ │ │ │ │ + movwcs lr, #3854 @ 0xf0e │ │ │ │ │ stmdavs fp!, {r0, r1, r3, r5, sp, lr}^ │ │ │ │ │ @ instruction: 0xf007b133 │ │ │ │ │ - stmdavs r9!, {r0, r1, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf896f008 │ │ │ │ │ + stmdavs r9!, {r0, r3, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xff54f007 │ │ │ │ │ rsbvs r2, fp, r0, lsl #6 │ │ │ │ │ - @ instruction: 0xffc4f007 │ │ │ │ │ - @ instruction: 0xf0084629 │ │ │ │ │ - strtmi pc, [r0], -pc, lsl #17 │ │ │ │ │ - ldcl 7, cr15, [r8], #944 @ 0x3b0 │ │ │ │ │ + cdp2 0, 8, cr15, cr2, cr7, {0} │ │ │ │ │ + @ instruction: 0xf0074629 │ │ │ │ │ + strtmi pc, [r0], -sp, asr #30 │ │ │ │ │ + bl feed7384 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ │ ldrb sp, [r1, r5, ror #3]! │ │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf8512213 │ │ │ │ │ @ instruction: 0xf7ec0b18 │ │ │ │ │ - strmi lr, [r6], -r4, lsl #20 │ │ │ │ │ - svc 0x00bef7eb │ │ │ │ │ + strmi lr, [r6], -r6, asr #17 │ │ │ │ │ + cdp 7, 8, cr15, cr0, cr11, {7} │ │ │ │ │ bicsle r2, r6, r0, lsl #16 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ec616e │ │ │ │ │ - @ instruction: 0xe7e7e8bc │ │ │ │ │ - mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00d0f8cc │ │ │ │ │ - addlt r4, r5, r1, ror #20 │ │ │ │ │ - ldrbtmi r4, [sl], #-2913 @ 0xfffff49f │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9303 │ │ │ │ │ - movtlt r0, #33536 @ 0x8300 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [r2], {236} @ 0xec │ │ │ │ │ - @ instruction: 0x2101b398 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4605ea72 │ │ │ │ │ - strdcs fp, [r2, -r0] │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4607edfa │ │ │ │ │ - smlatbcs r3, r0, fp, fp │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4606edf4 │ │ │ │ │ - @ instruction: 0xf0402800 │ │ │ │ │ - @ instruction: 0x46078096 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - stmdbmi lr, {r3, r6, sl, fp, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x463a4633 │ │ │ │ │ - @ instruction: 0x46204479 │ │ │ │ │ - ldcl 7, cr15, [r2], {236} @ 0xec │ │ │ │ │ - and r2, r0, r2 │ │ │ │ │ - bmi 12a1204 │ │ │ │ │ - ldrbtmi r4, [sl], #-2887 @ 0xfffff4b9 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r3, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - addhi pc, r1, r0, asr #32 │ │ │ │ │ - pop {r0, r2, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x462083f0 │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - stc 7, cr15, [r8], #-944 @ 0xfffffc50 │ │ │ │ │ - strtmi r4, [r0], -r0, asr #18 │ │ │ │ │ - @ instruction: 0xf7ec4479 │ │ │ │ │ - ubfx lr, r8, #19, #2 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x2103eab0 │ │ │ │ │ - strmi r4, [r7], -r0, lsl #13 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4606edb8 │ │ │ │ │ - sbcle r2, r5, r0, lsl #16 │ │ │ │ │ - mrscs r2, R11_usr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r6], -r2, lsr #21 │ │ │ │ │ - svclt 0x00182e00 │ │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ │ - svclt 0x000c4601 │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdage r2, {r0, r1, r2, r3, r6, ip, lr, pc} │ │ │ │ │ - andls pc, r8, sp, asr #17 │ │ │ │ │ - ldc2l 0, cr15, [r0], #-28 @ 0xffffffe4 │ │ │ │ │ - strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - stmdb r2, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - eorsle r2, r4, r1, lsl #16 │ │ │ │ │ - stmdacs r0, {r3, r5, fp, sp, lr} │ │ │ │ │ - stmdbvs fp!, {r0, r1, r2, r4, r5, ip, lr, pc} │ │ │ │ │ - ldmdale r4!, {r1, r2, r3, r4, r7, r9, lr} │ │ │ │ │ - andvc lr, r2, #3489792 @ 0x354000 │ │ │ │ │ - addsmi r1, r3, #3981312 @ 0x3cc000 │ │ │ │ │ - stmdavs r9!, {r0, r1, r2, r3, r5, r9, ip, lr, pc}^ │ │ │ │ │ - @ instruction: 0x46431bd2 │ │ │ │ │ - ldrtmi r9, [r9], #-1536 @ 0xfffffa00 │ │ │ │ │ - strls r2, [r1, -r0, lsl #14] │ │ │ │ │ - cdp 7, 8, cr15, cr12, cr11, {7} │ │ │ │ │ - @ instruction: 0xf7eb4607 │ │ │ │ │ - bllt 454f34 │ │ │ │ │ - ldrmi r6, [r7], #-2218 @ 0xfffff756 │ │ │ │ │ - @ instruction: 0xf1b960af │ │ │ │ │ - tstle r6, r0, lsl #30 │ │ │ │ │ - @ instruction: 0x17f34632 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - ldrdcs lr, [r1], -r6 │ │ │ │ │ - stmiavs sl!, {r0, r2, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ - stmdavs r9!, {r0, r1, r9, sl, lr}^ │ │ │ │ │ - stmdavs r8!, {r1, r4, r6, r7, r8, r9, fp, ip} │ │ │ │ │ - @ instruction: 0xf7eb4439 │ │ │ │ │ - strmi lr, [r7], -r8, lsl #29 │ │ │ │ │ - svc 0x0004f7eb │ │ │ │ │ - stmiavs fp!, {r3, r6, r8, fp, ip, sp, pc} │ │ │ │ │ - adcvs r4, fp, fp, lsr r4 │ │ │ │ │ - smlattcs r4, r8, r7, lr │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - pkhtbmi lr, r1, r4, asr #17 │ │ │ │ │ - @ instruction: 0xf04fe7c4 │ │ │ │ │ - @ instruction: 0x461332ff │ │ │ │ │ - ldrtmi lr, [sl], -r0, ror #15 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - b 11d72c4 │ │ │ │ │ - strmi r4, [lr], -r1, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ece762 │ │ │ │ │ - svclt 0x0000eb14 │ │ │ │ │ - @ instruction: 0x0003f7ba │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r8, lsr r8 │ │ │ │ │ - andeq pc, r3, r2, asr r7 @ │ │ │ │ │ - @ instruction: 0x0002a8bc │ │ │ │ │ + @ instruction: 0xf7eb616e │ │ │ │ │ + @ instruction: 0xe7e7ef7e │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ addlt r4, r2, r6, asr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2902 @ 0xfffff4aa │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ qaddcs sp, r0, r1 │ │ │ │ │ @ instruction: 0xf7ec4604 │ │ │ │ │ - stmdacs r0, {r2, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ tstcs r1, r7, rrx │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4605e99a │ │ │ │ │ + @ instruction: 0x4605e932 │ │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stc 7, cr15, [r0, #-944]! @ 0xfffffc50 │ │ │ │ │ + ldc 7, cr15, [r8], #944 @ 0x3b0 │ │ │ │ │ rsble r2, r7, r0, lsl #16 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r6], -ip, lsl #20 │ │ │ │ │ + strmi lr, [r6], -r4, lsr #19 │ │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf04f4668 │ │ │ │ │ @ instruction: 0xf8cd0800 │ │ │ │ │ @ instruction: 0xf0078000 │ │ │ │ │ - smlattcs r3, r1, fp, pc @ │ │ │ │ │ + tstcs r3, r5, ror fp @ │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - strmi lr, [r7], -ip, lsl #26 │ │ │ │ │ + strmi lr, [r7], -r4, lsr #25 │ │ │ │ │ eorsle r2, r5, r0, lsl #16 │ │ │ │ │ tstcs r3, r2, asr #12 │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x4680e9f6 │ │ │ │ │ + strmi lr, [r0], lr, lsl #19 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ stmdavs sl!, {r2, r3, r5, r8, sl, fp, ip, lr, pc} │ │ │ │ │ - bcs 2abd0 │ │ │ │ │ + bcs 2aca0 │ │ │ │ │ stmdbvs pc!, {r0, r2, r5, r6, ip, lr, pc}^ @ │ │ │ │ │ cmnle r2, #184, 4 @ 0x8000000b │ │ │ │ │ svccs 0x00004630 │ │ │ │ │ stmiavs sl!, {r2, r3, r6, r8, ip, lr, pc} │ │ │ │ │ addsmi r6, r3, #6881280 @ 0x690000 │ │ │ │ │ ldrmi fp, [r3], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x461e461a │ │ │ │ │ - cdp2 0, 8, cr15, cr6, cr6, {0} │ │ │ │ │ + cdp2 0, 1, cr15, cr10, cr6, {0} │ │ │ │ │ addsmi r6, lr, #11206656 @ 0xab0000 │ │ │ │ │ ldmibne r2!, {r2, r3, r6, r8, r9, ip, lr, pc}^ │ │ │ │ │ umlalvs r1, fp, fp, fp │ │ │ │ │ @ instruction: 0x462017d3 │ │ │ │ │ - bl 10d73a8 │ │ │ │ │ + b ff6d7478 │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi aa1400 │ │ │ │ │ + bmi aa14d0 │ │ │ │ │ ldrbtmi r4, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r3, asr #2 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ @ instruction: 0xf7ec33ff │ │ │ │ │ - stmdbmi r1!, {r2, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r1!, {r2, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620463a │ │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ │ - @ instruction: 0x2002ebb8 │ │ │ │ │ + andcs lr, r2, r0, asr fp │ │ │ │ │ strtmi lr, [r0], -r3, ror #15 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ - bl 7573f4 │ │ │ │ │ + b fed574c4 │ │ │ │ │ @ instruction: 0x4620491a │ │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ │ - ldrb lr, [r0, ip, asr #17]! │ │ │ │ │ + ldrb lr, [r0, r4, ror #16]! │ │ │ │ │ @ instruction: 0xf04f4620 │ │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ │ @ instruction: 0xf7ec33ff │ │ │ │ │ - ldmdbmi r5, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r5, {r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7ec4479 │ │ │ │ │ - @ instruction: 0xe7e2eb9c │ │ │ │ │ + @ instruction: 0xe7e2eb34 │ │ │ │ │ @ instruction: 0xf105463a │ │ │ │ │ @ instruction: 0xf0060118 │ │ │ │ │ - stmdbvs pc!, {r0, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ │ + stmdbvs pc!, {r0, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ @ │ │ │ │ │ cmnvs sl, r0, lsl #4 │ │ │ │ │ movweq lr, #31656 @ 0x7ba8 │ │ │ │ │ @ instruction: 0xe7a619f0 │ │ │ │ │ - blne fe6b3628 │ │ │ │ │ + blne fe6b36f8 │ │ │ │ │ @ instruction: 0xf0061981 │ │ │ │ │ - stmiavs fp!, {r0, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmiavs fp!, {r0, r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fe7ab │ │ │ │ │ @ instruction: 0x461332ff │ │ │ │ │ @ instruction: 0xf7ece7ab │ │ │ │ │ - svclt 0x0000ea54 │ │ │ │ │ - andeq pc, r3, lr, lsl #12 │ │ │ │ │ + svclt 0x0000e9ec │ │ │ │ │ + andeq pc, r3, lr, lsr r5 @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r3, r6, asr r5 @ │ │ │ │ │ - andeq sl, r2, ip, asr r1 │ │ │ │ │ - andeq sl, r2, r4, lsr #13 │ │ │ │ │ - andeq sl, r2, r0, lsl r1 │ │ │ │ │ - ldrblt fp, [r0, #-848]! @ 0xfffffcb0 │ │ │ │ │ + andeq pc, r3, r6, lsl #9 │ │ │ │ │ + ldrdeq sl, [r2], -r0 │ │ │ │ │ + andeq sl, r2, ip, lsl #12 │ │ │ │ │ + andeq sl, r2, r4, lsl #1 │ │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7eb2101 │ │ │ │ │ - andcs lr, r0, #2, 30 │ │ │ │ │ - tstcs r2, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - svclt 0x00084606 │ │ │ │ │ - mrsle r2, (UNDEF: 0) │ │ │ │ │ - tstcs r3, r0, ror sp │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - mcrne 15, 0, lr, cr2, cr8, {6} │ │ │ │ │ - andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ │ - @ instruction: 0x46284631 │ │ │ │ │ - @ instruction: 0xf95ef016 │ │ │ │ │ + svceq 0x00b0f8cc │ │ │ │ │ + addlt r4, ip, sl, lsr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f930b │ │ │ │ │ + tstlt r0, #0, 6 │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7eb4604 │ │ │ │ │ + @ instruction: 0x4605ee90 │ │ │ │ │ + @ instruction: 0x4668b1d8 │ │ │ │ │ + @ instruction: 0xf008466e │ │ │ │ │ + lsrslt pc, r9 @ @ │ │ │ │ │ + blx ff0d5620 │ │ │ │ │ + teqlt r0, r7, lsl #12 │ │ │ │ │ + @ instruction: 0xf0164629 │ │ │ │ │ + bllt 857c28 │ │ │ │ │ + @ instruction: 0xf0164638 │ │ │ │ │ + @ instruction: 0x4630faf7 │ │ │ │ │ + @ instruction: 0xf8dcf008 │ │ │ │ │ + strtmi fp, [r0], -r8, lsr #19 │ │ │ │ │ + b fec57598 │ │ │ │ │ + @ instruction: 0xf0084630 │ │ │ │ │ + @ instruction: 0x2001f8bb │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 92be8c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 2f3668 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + teqle sl, r0, lsl #6 │ │ │ │ │ + pop {r2, r3, ip, sp, pc} │ │ │ │ │ + @ instruction: 0x463087f0 │ │ │ │ │ + @ instruction: 0xf8acf008 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 10, cr15, cr0, cr11, {7} │ │ │ │ │ - ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ + svc 0x00e4f7eb │ │ │ │ │ + ldrtmi lr, [r8], -r4, ror #15 │ │ │ │ │ + stc2 0, cr15, [r2, #76]! @ 0x4c │ │ │ │ │ + ldrtmi r4, [r8], -r5, lsl #12 │ │ │ │ │ + ldc2 0, cr15, [lr, #76] @ 0x4c │ │ │ │ │ + ldrtmi r4, [r8], -r0, lsl #13 │ │ │ │ │ + stc2 0, cr15, [r2, #76]! @ 0x4c │ │ │ │ │ + strmi r4, [r0, #1665] @ 0x681 │ │ │ │ │ + addmi sp, r5, #204 @ 0xcc │ │ │ │ │ + @ instruction: 0xf04fbf18 │ │ │ │ │ + tstle sp, r1, lsl #20 │ │ │ │ │ + @ instruction: 0xf04fe7c6 │ │ │ │ │ + strbmi r0, [r1], -r0, lsl #20 │ │ │ │ │ + @ instruction: 0xf0084630 │ │ │ │ │ + strtmi pc, [r9], -pc, asr #26 │ │ │ │ │ + @ instruction: 0xf0134638 │ │ │ │ │ + @ instruction: 0x4605fd97 │ │ │ │ │ + adcsle r4, r9, r1, lsl #11 │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + ldc2 0, cr15, [r4, #76] @ 0x4c │ │ │ │ │ + stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ + @ instruction: 0xf1bad0f1 │ │ │ │ │ + mvnle r0, r0, lsl #30 │ │ │ │ │ + @ instruction: 0x4630213a │ │ │ │ │ + ldc2 0, cr15, [r0], {8} │ │ │ │ │ + @ instruction: 0xf7ece7e3 │ │ │ │ │ + svclt 0x0000e962 │ │ │ │ │ + @ instruction: 0x0003f3ba │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq pc, r3, r0, ror #6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7071c │ │ │ │ │ + bl feb70898 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6dd444 │ │ │ │ │ - blmi 705754 │ │ │ │ │ + bmi 69d5c0 │ │ │ │ │ + blmi 6c58d0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + andcs fp, r0, #208, 2 @ 0x34 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - cdp 7, 12, cr15, cr10, cr11, {7} │ │ │ │ │ - lslslt r4, r5, #12 │ │ │ │ │ + cdp 7, 0, cr15, cr12, cr11, {7} │ │ │ │ │ + orrslt r4, r8, r5, lsl #12 │ │ │ │ │ tstcs r0, r0, lsr #4 │ │ │ │ │ @ instruction: 0xf7eb4668 │ │ │ │ │ - @ instruction: 0x4601eed2 │ │ │ │ │ + @ instruction: 0x4601ee14 │ │ │ │ │ @ instruction: 0xf0164628 │ │ │ │ │ - strmi pc, [r1], -sp, asr #30 │ │ │ │ │ - @ instruction: 0xf8bdb130 │ │ │ │ │ - @ instruction: 0xf1a11000 │ │ │ │ │ - blx fec5996c │ │ │ │ │ - stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - andcs lr, r1, r0, ror lr │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 1ebd98 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2735e8 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_irq │ │ │ │ │ - ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ - ldmib sl, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq pc, r3, r0, lsr r4 @ │ │ │ │ │ + strmi pc, [r1], -fp, lsl #29 │ │ │ │ │ + @ instruction: 0xf8bdb118 │ │ │ │ │ + @ instruction: 0xf0011002 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + ldc 7, cr15, [r4, #940]! @ 0x3ac │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 2616ec │ │ │ │ │ + ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r9, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, fp, r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ecbd30 │ │ │ │ │ + svclt 0x0000e920 │ │ │ │ │ + @ instruction: 0x0003f2b4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r3, r0, ror #7 │ │ │ │ │ + andeq pc, r3, sl, ror #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb707a4 │ │ │ │ │ + bl feb7091c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 65c610 │ │ │ │ │ + bmi 65c788 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r8, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 1, cr11, [r1, #-320] @ 0xfffffec0 │ │ │ │ │ orrpl pc, r0, pc, asr #8 │ │ │ │ │ - @ instruction: 0xf0164628 │ │ │ │ │ - stmiblt r0!, {r0, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0154628 │ │ │ │ │ + stmiblt r0!, {r0, r2, r3, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0x2001eab4 │ │ │ │ │ + strdcs lr, [r1], -r8 │ │ │ │ │ @ instruction: 0xf50d4a0d │ │ │ │ │ - blmi 2edbec │ │ │ │ │ + blmi 2edd64 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd108 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ @ instruction: 0x4629bd30 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - strb lr, [r8, ip, ror #31]! │ │ │ │ │ - ldmib r8, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq pc, r3, r0, lsr #7 │ │ │ │ │ + @ instruction: 0xe7e8ef30 │ │ │ │ │ + ldm ip, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq pc, r3, r8, lsr #4 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + strdeq pc, [r3], -r2 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb709a0 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff8 │ │ │ │ │ + @ instruction: 0xf7ecb138 │ │ │ │ │ + @ instruction: 0x4602e97a │ │ │ │ │ + ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ + stmdb r2!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7eb4604 │ │ │ │ │ + teqlt r8, r0, lsl #27 │ │ │ │ │ + mrc2 0, 7, pc, cr4, cr5, {0} │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + ldc 7, cr15, [r4, #-940]! @ 0xfffffc54 │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb709f8 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 6dd720 │ │ │ │ │ + blmi 705a30 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #38939 @ 0x981b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + ldcl 7, cr15, [ip, #-940] @ 0xfffffc54 │ │ │ │ │ + lslslt r4, r5, #12 │ │ │ │ │ + eorcs r2, r0, #0, 2 │ │ │ │ │ + @ instruction: 0xf7eb4668 │ │ │ │ │ + strmi lr, [r1], -r4, ror #26 │ │ │ │ │ + @ instruction: 0xf0164628 │ │ │ │ │ + @ instruction: 0xb118fddb │ │ │ │ │ + @ instruction: 0x1000f8bd │ │ │ │ │ + andle r2, r3, r1, lsl #18 │ │ │ │ │ + @ instruction: 0xf0154628 │ │ │ │ │ + strmi pc, [r1], -r5, lsr #26 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + andcs lr, r1, r2, lsl #26 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 1ec074 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 2738c4 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_irq │ │ │ │ │ + ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ + stmda ip!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq pc, r3, r4, asr r1 @ │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq pc, r3, r4, lsl #2 │ │ │ │ │ + ldrblt fp, [r8, #912]! @ 0x390 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00e8f8cc │ │ │ │ │ + strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7eb2101 │ │ │ │ │ + andcs lr, r0, #2176 @ 0x880 │ │ │ │ │ + tstcs r2, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + svclt 0x00084606 │ │ │ │ │ + mrsle r2, (UNDEF: 0) │ │ │ │ │ + strdcs fp, [r3, -r8] │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + strdcs lr, [r4, -r8] │ │ │ │ │ + strtmi r1, [r0], -r7, lsl #28 │ │ │ │ │ + smladcs r1, r8, pc, fp @ │ │ │ │ │ + ldcl 7, cr15, [r0, #940]! @ 0x3ac │ │ │ │ │ + @ instruction: 0xf047b108 │ │ │ │ │ + ldrtmi r0, [sl], -r2, lsl #14 │ │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ │ + @ instruction: 0xf8b4f017 │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + ldc 7, cr15, [r8], #940 @ 0x3ac │ │ │ │ │ + ldcllt 0, cr2, [r8, #4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb70aec │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 6dd814 │ │ │ │ │ + blmi 705b24 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #38939 @ 0x981b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stcl 7, cr15, [r2], #940 @ 0x3ac │ │ │ │ │ + lslslt r4, r5, #12 │ │ │ │ │ + tstcs r0, r0, lsr #4 │ │ │ │ │ + @ instruction: 0xf7eb4668 │ │ │ │ │ + strmi lr, [r1], -sl, ror #25 │ │ │ │ │ + @ instruction: 0xf0164628 │ │ │ │ │ + strmi pc, [r1], -r1, ror #26 │ │ │ │ │ + @ instruction: 0xf8bdb130 │ │ │ │ │ + @ instruction: 0xf1a11000 │ │ │ │ │ + blx fec59d3c │ │ │ │ │ + stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + andcs lr, r1, r8, lsl #25 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 1ec168 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 2739b8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_irq │ │ │ │ │ + ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ + svc 0x00f2f7eb │ │ │ │ │ + andeq pc, r3, r0, rrx │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r3, sl, ror #6 │ │ │ │ │ + andeq pc, r3, r0, lsl r0 @ │ │ │ │ │ + ldrblt fp, [r0, #-848]! @ 0xfffffcb0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7eb2101 │ │ │ │ │ + andcs lr, r0, #168, 24 @ 0xa800 │ │ │ │ │ + tstcs r2, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + stmdacs r0, {r1, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + svclt 0x00084606 │ │ │ │ │ + mrsle r2, (UNDEF: 0) │ │ │ │ │ + tstcs r3, r0, ror sp │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + mcrne 13, 0, lr, cr2, cr14, {3} │ │ │ │ │ + andcs fp, r1, #24, 30 @ 0x60 │ │ │ │ │ + @ instruction: 0x46284631 │ │ │ │ │ + @ instruction: 0xff00f015 │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + mcrr 7, 14, pc, r6, cr11 @ │ │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ svclt 0x00082a00 │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ stmdahi fp, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ addslt r3, fp, #1024 @ 0x400 │ │ │ │ │ stmdble r1, {r0, r8, r9, fp, sp} │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ andcs r6, r0, r0, lsl r0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb70854 │ │ │ │ │ + bl feb70bfc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 59d5fc │ │ │ │ │ - blmi 5c5870 │ │ │ │ │ + bmi 59d9a4 │ │ │ │ │ + blmi 5c5c18 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ tstlt r8, r0, lsl #6 │ │ │ │ │ - bcs 7b69c │ │ │ │ │ + bcs 7ba44 │ │ │ │ │ andcs sp, r1, ip │ │ │ │ │ - blmi 3ebebc │ │ │ │ │ + blmi 3ec264 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f36ec │ │ │ │ │ + blls f3a94 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r0, r0, lsl #6 │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ stmdbge r2, {r0, r1, r3, r8, r9, fp, lr} │ │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ │ andls r4, r2, #2063597568 @ 0x7b000000 │ │ │ │ │ - @ instruction: 0xf81ef016 │ │ │ │ │ - blcs 402ac │ │ │ │ │ + mcr2 0, 2, pc, cr6, cr5, {0} @ │ │ │ │ │ + blcs 40654 │ │ │ │ │ strtmi sp, [r0], -r7, ror #1 │ │ │ │ │ - mrc2 0, 3, pc, cr12, cr5, {0} │ │ │ │ │ - @ instruction: 0xf7ece7e3 │ │ │ │ │ - svclt 0x0000e94a │ │ │ │ │ - strdeq pc, [r3], -r6 │ │ │ │ │ + stc2 0, cr15, [r4], #84 @ 0x54 │ │ │ │ │ + @ instruction: 0xf7ebe7e3 │ │ │ │ │ + svclt 0x0000ef76 │ │ │ │ │ + andeq lr, r3, lr, asr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq pc, [r3], -ip │ │ │ │ │ + andeq lr, r3, r4, lsr pc │ │ │ │ │ @ instruction: 0xffffff85 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb708cc │ │ │ │ │ + bl feb70c74 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi a5d654 │ │ │ │ │ - blmi a858e8 │ │ │ │ │ + bmi a5d9fc │ │ │ │ │ + blmi a85c90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs fp, r0, #96, 6 @ 0x80000001 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r2, #940]! @ 0x3ac │ │ │ │ │ + ldc 7, cr15, [lr], {235} @ 0xeb │ │ │ │ │ @ instruction: 0xb3284605 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 13, cr15, cr4, cr11, {7} │ │ │ │ │ - blmi 8464a0 │ │ │ │ │ + stc 7, cr15, [r0, #-940] @ 0xfffffc54 │ │ │ │ │ + blmi 846848 │ │ │ │ │ ldrtmi r2, [r2], -r0, lsl #12 │ │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ │ strls r4, [r0], -r8, lsr #12 │ │ │ │ │ - @ instruction: 0xffe6f015 │ │ │ │ │ + mcr2 0, 0, pc, cr14, cr5, {0} @ │ │ │ │ │ movwls sl, #2818 @ 0xb02 │ │ │ │ │ - blmi 6e1f1c │ │ │ │ │ + blmi 6e22c4 │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ ldrbtmi r9, [fp], #-514 @ 0xfffffdfe │ │ │ │ │ - @ instruction: 0xffdcf015 │ │ │ │ │ - bllt 100330 │ │ │ │ │ + mcr2 0, 0, pc, cr4, cr5, {0} @ │ │ │ │ │ + bllt 1006d8 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - mcr2 0, 3, pc, cr0, cr6, {0} @ │ │ │ │ │ + stc2 0, cr15, [r8], {22} │ │ │ │ │ @ instruction: 0xf180fab0 │ │ │ │ │ stmdbeq r9, {r5, r9, sl, lr}^ │ │ │ │ │ - stc 7, cr15, [r8, #940] @ 0x3ac │ │ │ │ │ + bl fed57a90 │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi 461744 │ │ │ │ │ + bmi 461aec │ │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, sp, lsl #2 │ │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ │ - mcr2 0, 1, pc, cr2, cr5, {0} @ │ │ │ │ │ + mcrr2 0, 1, pc, sl, cr5 @ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - ldcl 7, cr15, [r2, #-940]! @ 0xfffffc54 │ │ │ │ │ + bl fe7d7abc │ │ │ │ │ strtmi lr, [r8], -r8, ror #15 │ │ │ │ │ - mrc2 0, 0, pc, cr10, cr5, {0} │ │ │ │ │ - @ instruction: 0xf7ece7da │ │ │ │ │ - svclt 0x0000e8e8 │ │ │ │ │ - andeq pc, r3, r0, lsl #5 │ │ │ │ │ + mcrr2 0, 1, pc, r2, cr5 @ │ │ │ │ │ + @ instruction: 0xf7ebe7da │ │ │ │ │ + svclt 0x0000ef14 │ │ │ │ │ + ldrdeq lr, [r3], -r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xffffff43 │ │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ │ - andeq pc, r3, r2, lsl r2 @ │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb70994 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6dd6bc │ │ │ │ │ - blmi 7059cc │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #38939 @ 0x981b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #184, 2 @ 0x2e │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [lr, #940] @ 0x3ac │ │ │ │ │ - orrlt r4, r0, r5, lsl #12 │ │ │ │ │ - eorcs r2, r0, #0, 2 │ │ │ │ │ - @ instruction: 0xf7eb4668 │ │ │ │ │ - @ instruction: 0x4601ed96 │ │ │ │ │ - @ instruction: 0xf0164628 │ │ │ │ │ - orrslt pc, r8, r1, lsl lr @ │ │ │ │ │ - movwcs lr, #27101 @ 0x69dd │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - andcs lr, r1, r2, asr r9 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 2ac010 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 273854 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_und │ │ │ │ │ - ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ - movwcs r2, #512 @ 0x200 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0xe7eae93e │ │ │ │ │ - ldm lr, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x0003f1b8 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r3, r4, ror r1 @ │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb70a1c │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff8 │ │ │ │ │ - @ instruction: 0xf01cb1c8 │ │ │ │ │ - @ instruction: 0xf1b0fa3b │ │ │ │ │ - andsle r1, fp, r4, lsl #30 │ │ │ │ │ - vsubw.s8 q9, q0, d2 │ │ │ │ │ - addsmi r0, r8, #4, 6 @ 0x10000000 │ │ │ │ │ - movwcs sp, #12307 @ 0x3013 │ │ │ │ │ - movweq pc, #17088 @ 0x42c0 @ │ │ │ │ │ - mulsle fp, r8, r2 │ │ │ │ │ - vsubw.s8 q9, q0, d1 │ │ │ │ │ - addsmi r0, r8, #4, 6 @ 0x10000000 │ │ │ │ │ - stmdbmi sp, {r1, r2, r8, ip, lr, pc} │ │ │ │ │ - @ instruction: 0x46204479 │ │ │ │ │ - cdp 7, 12, cr15, cr6, cr11, {7} │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ │ - stmdbmi sl, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xe7f44479 │ │ │ │ │ - b 1f5781c │ │ │ │ │ - @ instruction: 0xf7eb6800 │ │ │ │ │ - @ instruction: 0x4601eb58 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xe7edeeb6 │ │ │ │ │ - ldrbtmi r4, [r9], #-2308 @ 0xfffff6fc │ │ │ │ │ - svclt 0x0000e7e7 │ │ │ │ │ - andeq sl, r2, ip, lsr #5 │ │ │ │ │ - andeq sl, r2, lr, ror #5 │ │ │ │ │ - andeq sl, r2, ip, asr #5 │ │ │ │ │ - muleq r2, r2, r2 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb70a9c │ │ │ │ │ + andeq lr, r3, sl, ror #28 │ │ │ │ │ + push {r3, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ │ + vst2. {d20-d23}, [pc :256], r0 │ │ │ │ │ + bl feb70d40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ │ - ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ │ - andcs fp, r0, #24, 6 @ 0x60000000 │ │ │ │ │ - @ instruction: 0xf7eb4611 │ │ │ │ │ - blmi 494e74 │ │ │ │ │ - ldmdavs ip, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ │ - stmdavs r0!, {r2, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ - strcs fp, [r1], -r0, asr #3 │ │ │ │ │ - @ instruction: 0xf854e002 │ │ │ │ │ - orrslt r0, r8, r4, lsl #30 │ │ │ │ │ - blx 1fd58e6 │ │ │ │ │ - rscsle r2, r8, r0, lsl #16 │ │ │ │ │ - strtmi r6, [r8], -r1, lsr #16 │ │ │ │ │ - cdp 7, 8, cr15, cr6, cr11, {7} │ │ │ │ │ - @ instruction: 0x17f34632 │ │ │ │ │ - @ instruction: 0xf06f4628 │ │ │ │ │ - strcc r0, [r1], -r1, lsl #2 │ │ │ │ │ - svc 0x008cf7eb │ │ │ │ │ - svceq 0x0004f854 │ │ │ │ │ - mvnle r2, r0, lsl #16 │ │ │ │ │ - ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - strheq pc, [r3], -r2 @ │ │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ │ - ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ + andcs r0, r0, #216, 30 @ 0x360 │ │ │ │ │ + smlabbcs r1, r3, r0, fp │ │ │ │ │ @ instruction: 0xf7eb4604 │ │ │ │ │ - smlalttlt lr, r0, r0, ip │ │ │ │ │ - @ instruction: 0xf0162100 │ │ │ │ │ - strmi pc, [r1], -r9, ror #26 │ │ │ │ │ + strmi lr, [r5], -r2, asr #23 │ │ │ │ │ + movwlt r2, #53248 @ 0xd000 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + svc 0x004cf7eb │ │ │ │ │ + mrrc 1, 0, r2, r7, cr3 │ │ │ │ │ + @ instruction: 0x46206b10 │ │ │ │ │ + svc 0x0046f7eb │ │ │ │ │ + blhi 454cd4 │ │ │ │ │ + @ instruction: 0x46394630 │ │ │ │ │ + b fe9d7b24 │ │ │ │ │ + strmi r4, [lr], -r7, lsl #12 │ │ │ │ │ + strbmi r4, [r9], -r0, asr #12 │ │ │ │ │ + b fe857b30 │ │ │ │ │ + stmib sp, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ │ + ldrtmi r0, [r3], -r0, lsl #2 │ │ │ │ │ + @ instruction: 0xf0174628 │ │ │ │ │ + @ instruction: 0x4601f913 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - mulcs r1, r4, ip │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ + andcs lr, r1, sl, asr fp │ │ │ │ │ + pop {r0, r1, ip, sp, pc} │ │ │ │ │ + strdcs r8, [r0], -r0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb70b3c │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 69d864 │ │ │ │ │ - blmi 6c5b74 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #38939 @ 0x981b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #208, 2 @ 0x34 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [sl], #940 @ 0x3ac │ │ │ │ │ - orrslt r4, r8, r5, lsl #12 │ │ │ │ │ - tstcs r0, r0, lsr #4 │ │ │ │ │ - @ instruction: 0xf7eb4668 │ │ │ │ │ - strmi lr, [r1], -r2, asr #25 │ │ │ │ │ - @ instruction: 0xf0164628 │ │ │ │ │ - @ instruction: 0x4601fd3d │ │ │ │ │ - @ instruction: 0xf8bdb118 │ │ │ │ │ - @ instruction: 0xf0011002 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r2], #-940 @ 0xfffffc54 │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 261990 │ │ │ │ │ - ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r9, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, fp, r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ebbd30 │ │ │ │ │ - svclt 0x0000efce │ │ │ │ │ - andeq pc, r3, r0, lsl r0 @ │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r3, r6, asr #31 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb70bc0 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 99d948 │ │ │ │ │ - blmi 9c5bdc │ │ │ │ │ - ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9303 │ │ │ │ │ - cmnlt r8, #0, 6 │ │ │ │ │ - andcs sl, r1, r1, lsl #20 │ │ │ │ │ - tstmi r3, r5, asr #4 @ │ │ │ │ │ - ldrbvc pc, [pc, #1607]! @ 1a02f @ │ │ │ │ │ - stcl 7, cr15, [r4, #-940] @ 0xfffffc54 │ │ │ │ │ - cmnlt r8, #48234496 @ 0x2e00000 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7eb4611 │ │ │ │ │ - ldmdbmi fp, {r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0, #940]! @ 0x3ac │ │ │ │ │ - movwcs r4, #1586 @ 0x632 │ │ │ │ │ - @ instruction: 0xf7ec4620 │ │ │ │ │ - @ instruction: 0xf06fe838 │ │ │ │ │ - strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - b 19d79c4 │ │ │ │ │ - @ instruction: 0x46204914 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - strtmi lr, [sl], -r2, ror #27 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - stmda r8!, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f4620 │ │ │ │ │ - @ instruction: 0xf7eb0102 │ │ │ │ │ - andcs lr, r1, r8, asr sl │ │ │ │ │ - blmi 2ac270 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f3aac │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, LR_und │ │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ - @ instruction: 0x6006f8bd │ │ │ │ │ - @ instruction: 0x5004f8bd │ │ │ │ │ - @ instruction: 0xf7ebe7ca │ │ │ │ │ - svclt 0x0000ef74 │ │ │ │ │ - andeq lr, r3, sl, lsl #31 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, r6, asr r1 │ │ │ │ │ - andeq sl, r2, r0, asr #2 │ │ │ │ │ - andeq lr, r3, ip, lsl pc │ │ │ │ │ - ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7eb2101 │ │ │ │ │ - andcs lr, r0, #36, 24 @ 0x2400 │ │ │ │ │ - tstcs r2, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - andcs fp, r0, r8, lsl #30 │ │ │ │ │ - ldclt 1, cr13, [r8, #-0] │ │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - mcr2 0, 7, pc, cr12, cr6, {0} @ │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl ff2d7a64 │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b8f8cc │ │ │ │ │ - svclt 0x00182900 │ │ │ │ │ - strmi r2, [lr], -r0, lsl #16 │ │ │ │ │ - @ instruction: 0x461449b3 │ │ │ │ │ - @ instruction: 0xb0894ab3 │ │ │ │ │ - svclt 0x000c4479 │ │ │ │ │ - movwcs r2, #769 @ 0x301 │ │ │ │ │ - svclt 0x00082c00 │ │ │ │ │ - movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ - ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9207 │ │ │ │ │ - blcs 1a2fc │ │ │ │ │ - stmdavs r7!, {r4, r6, r8, ip, lr, pc} │ │ │ │ │ - suble r2, sp, r0, lsl #30 │ │ │ │ │ - ldrdlt pc, [r8], -r4 │ │ │ │ │ - svceq 0x0000f1bb │ │ │ │ │ - stmdavc r3, {r3, r6, ip, lr, pc} │ │ │ │ │ - blcs bab328 │ │ │ │ │ - stmdavc r3, {r0, r2, r8, ip, lr, pc}^ │ │ │ │ │ - svclt 0x00182b5c │ │ │ │ │ - svclt 0x00082b2f │ │ │ │ │ - stmdbvs r3!, {r1, r8, sl, ip, sp} │ │ │ │ │ - @ instruction: 0xf0002b01 │ │ │ │ │ - blcs 39d88 │ │ │ │ │ - @ instruction: 0xf04fbf0c │ │ │ │ │ - @ instruction: 0xf04f0802 │ │ │ │ │ - bmi fe79bb44 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf04f4638 │ │ │ │ │ - ldrbtmi r0, [sl], #-2304 @ 0xfffff700 │ │ │ │ │ - bl ff057af4 │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - stcl 7, cr15, [sl, #-940] @ 0xfffffc54 │ │ │ │ │ - @ instruction: 0x46384659 │ │ │ │ │ - stcl 7, cr15, [r6, #-940] @ 0xfffffc54 │ │ │ │ │ - andcs r4, r1, #78643200 @ 0x4b00000 │ │ │ │ │ - ldrtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - stmdbls r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - cdp 7, 13, cr15, cr0, cr11, {7} │ │ │ │ │ - stmdblt r0!, {r1, r7, r9, sl, lr}^ │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - bllt 454c90 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - ldrdcs lr, [r1], -r2 │ │ │ │ │ - strbmi lr, [sl], -sp │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - strmi lr, [r3], -r8, ror #23 │ │ │ │ │ - ldrbmi r4, [sl], -r7, lsl #17 │ │ │ │ │ - ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ │ - blx ffc55bb4 │ │ │ │ │ - bmi fe161ba4 │ │ │ │ │ - ldrbtmi r4, [sl], #-2945 @ 0xfffff47f │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r7, lsl #22 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - rscshi pc, r5, r0, asr #32 │ │ │ │ │ - pop {r0, r3, ip, sp, pc} │ │ │ │ │ - usub8mi r8, r2, r0 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - strmi lr, [r1], -ip, asr #23 │ │ │ │ │ - @ instruction: 0xf0064628 │ │ │ │ │ - pkhbtmi pc, r3, r5, lsl #20 @ │ │ │ │ │ - bicle r2, pc, r0, lsl #16 │ │ │ │ │ - ldrtmi r2, [r8], -r5, lsl #2 │ │ │ │ │ - mrrc 7, 14, pc, r6, cr11 @ │ │ │ │ │ - eorsle r2, lr, r5, lsl #16 │ │ │ │ │ - b 4fbcb4 │ │ │ │ │ - sbcle r0, r5, r8, lsl #30 │ │ │ │ │ - @ instruction: 0xf06f69a2 │ │ │ │ │ - ldrtmi r0, [r8], -r2, lsl #2 │ │ │ │ │ - @ instruction: 0x61a23201 │ │ │ │ │ - @ instruction: 0xf7eb17d3 │ │ │ │ │ - tstcs r6, r2, lsl #28 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - stmdacs r6, {r2, r6, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4601d1bb │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - strtmi lr, [r9], -sl, lsr #21 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - ldmdahi r1!, {r1, r2, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf1a14638 │ │ │ │ │ - blx fec5a028 │ │ │ │ │ - stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ - bl 457bd8 │ │ │ │ │ - andcs r2, r1, #0, 6 │ │ │ │ │ - mrscs r9, LR_svc │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - @ instruction: 0xf04fedc2 │ │ │ │ │ - @ instruction: 0x463831ff │ │ │ │ │ - ldc 7, cr15, [r0], #-940 @ 0xfffffc54 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ - stcl 7, cr15, [sl, #-940]! @ 0xfffffc54 │ │ │ │ │ - svclt 0x00181e20 │ │ │ │ │ - str r2, [r4, r1]! │ │ │ │ │ - bcs bbd24 │ │ │ │ │ - @ instruction: 0x4698d091 │ │ │ │ │ - bge 1d3a08 │ │ │ │ │ - ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - andslt pc, r8, sp, asr #17 │ │ │ │ │ - bl cd7c1c │ │ │ │ │ - addsle r2, r5, r0, lsl #16 │ │ │ │ │ - bcs 40490 │ │ │ │ │ - ldmdbmi r0, {r1, r4, r7, ip, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf0064479 │ │ │ │ │ - @ instruction: 0xb110f9bd │ │ │ │ │ - andcc r9, r1, #24576 @ 0x6000 │ │ │ │ │ - tstcs r5, r5, lsl r4 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - cdpne 15, 0, cr14, cr3, cr8, {6} │ │ │ │ │ - bmi 12d1330 │ │ │ │ │ - stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - ldrmi r4, [sl], r9, asr #18 │ │ │ │ │ - stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - ldrbtmi r8, [r9], #-1539 @ 0xfffff9fd │ │ │ │ │ - tstcs r0, r2, lsl #2 │ │ │ │ │ - strmi r9, [r8], r5, lsl #8 │ │ │ │ │ - @ instruction: 0x4693465c │ │ │ │ │ - @ instruction: 0x465ae034 │ │ │ │ │ - tsteq r2, pc, rrx @ │ │ │ │ │ - strcs r4, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ │ - bl d7c70 │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - stc 7, cr15, [ip], {235} @ 0xeb │ │ │ │ │ - @ instruction: 0x46384631 │ │ │ │ │ - stc 7, cr15, [r8], {235} @ 0xeb │ │ │ │ │ - andcs r4, r1, #36700160 @ 0x2300000 │ │ │ │ │ - ldrtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ - strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ │ - cdp 7, 1, cr15, cr2, cr11, {7} │ │ │ │ │ - cmple r0, r0, lsl #16 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - strcs lr, [r1], -r8, lsl #23 │ │ │ │ │ - bllt e2b508 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - @ instruction: 0xf06fed12 │ │ │ │ │ - ldrtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - svclt 0x00d445ca │ │ │ │ │ - @ instruction: 0xf0062600 │ │ │ │ │ - @ instruction: 0xf7eb0601 │ │ │ │ │ - @ instruction: 0xf119ed08 │ │ │ │ │ - @ instruction: 0xf1480901 │ │ │ │ │ - orrlt r0, lr, #0, 16 │ │ │ │ │ - strbmi r4, [r3], -sl, asr #12 │ │ │ │ │ - ldrtmi r2, [r8], -r5, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r8, #940]! @ 0x3ac │ │ │ │ │ - @ instruction: 0xf04f2200 │ │ │ │ │ - @ instruction: 0x463831ff │ │ │ │ │ - bl 557ce4 │ │ │ │ │ - stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ - @ instruction: 0xf084d1bb │ │ │ │ │ - @ instruction: 0xf0060601 │ │ │ │ │ - ldrb r0, [ip, r1, lsl #12] │ │ │ │ │ - @ instruction: 0xf04f2200 │ │ │ │ │ - @ instruction: 0x463831ff │ │ │ │ │ - bl 1d7d00 │ │ │ │ │ - strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - @ instruction: 0xf950f006 │ │ │ │ │ - vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ - svclt 0x00181e06 │ │ │ │ │ - stmdbeq r4!, {r0, r9, sl, sp}^ │ │ │ │ │ - strtmi lr, [r2], -r6, asr #15 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4638 │ │ │ │ │ - @ instruction: 0x4632eaf6 │ │ │ │ │ - strtmi r4, [r9], -r3, lsl #12 │ │ │ │ │ - @ instruction: 0xf0059802 │ │ │ │ │ - @ instruction: 0xe7b1f9ff │ │ │ │ │ - stcls 6, cr4, [r5], {163} @ 0xa3 │ │ │ │ │ - @ instruction: 0x8603e9dd │ │ │ │ │ - svceq 0x0000f1bb │ │ │ │ │ - svcge 0x0028f43f │ │ │ │ │ - @ instruction: 0xf06f4638 │ │ │ │ │ - @ instruction: 0xf7eb0101 │ │ │ │ │ - andcs lr, r2, r4, asr #25 │ │ │ │ │ - @ instruction: 0xf7ebe6ff │ │ │ │ │ - svclt 0x0000edd0 │ │ │ │ │ - andeq lr, r3, r8, ror lr │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, r2, lsr #32 │ │ │ │ │ - ldrdeq r9, [r2], -r2 │ │ │ │ │ - @ instruction: 0x0003edb2 │ │ │ │ │ - ldrdeq r8, [r2], -ip │ │ │ │ │ - andeq r9, r2, r4, asr #29 │ │ │ │ │ - andeq r9, r2, r6, asr #29 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b8f8cc │ │ │ │ │ - addlt r4, ip, ip, lsr #20 │ │ │ │ │ - ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f930b │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - andcs sp, r0, #61 @ 0x3d │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - b 1bd7da4 │ │ │ │ │ - movslt r4, #5242880 @ 0x500000 │ │ │ │ │ - mrscs r2, R10_usr │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - strmi lr, [r6], -r8, ror #20 │ │ │ │ │ - andcs fp, r0, #120, 6 @ 0xe0000001 │ │ │ │ │ - strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r6], {235} @ 0xeb │ │ │ │ │ - strmi r2, [r0], r0, lsl #4 │ │ │ │ │ - strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r0], {235} @ 0xeb │ │ │ │ │ - ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - b fecd7dd8 │ │ │ │ │ - @ instruction: 0x46204919 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - blge d5728 │ │ │ │ │ - strtmi r9, [r8], -r0, lsl #6 │ │ │ │ │ - andcs r4, r1, #22528 @ 0x5800 │ │ │ │ │ - strcs r4, [r0, #-1601] @ 0xfffff9bf │ │ │ │ │ - strls r4, [r2], #-1147 @ 0xfffffb85 │ │ │ │ │ - strls r9, [r6, -r4, lsl #12] │ │ │ │ │ - @ instruction: 0xf0159508 │ │ │ │ │ - @ instruction: 0xf06ffc45 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [r4], #-940 @ 0xfffffc54 │ │ │ │ │ - bls 22b6e0 │ │ │ │ │ - @ instruction: 0xf7eb462b │ │ │ │ │ - andcs lr, r2, ip, lsl #28 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 22c69c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2f3ee0 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, LR_svc │ │ │ │ │ - pop {r2, r3, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf7eb81f0 │ │ │ │ │ - svclt 0x0000ed5e │ │ │ │ │ - andeq lr, r3, sl, ror fp │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, ip, ror #13 │ │ │ │ │ - @ instruction: 0xfffffc79 │ │ │ │ │ - andeq lr, r3, r8, ror #21 │ │ │ │ │ rsble r2, ip, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb710ac │ │ │ │ │ + bl feb70db4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ - b ff4d7e64 │ │ │ │ │ + mcrr 7, 14, pc, lr, cr11 @ │ │ │ │ │ stmdacs r1, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdacs r2, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ │ addshi pc, r5, r0, asr #32 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7eb4611 │ │ │ │ │ - @ instruction: 0xf7ebea60 │ │ │ │ │ - @ instruction: 0x4606ef7a │ │ │ │ │ - mrrc 7, 14, pc, ip, cr11 @ │ │ │ │ │ + @ instruction: 0xf7ecebdc │ │ │ │ │ + @ instruction: 0x4606e8f6 │ │ │ │ │ + ldcl 7, cr15, [r8, #940] @ 0x3ac │ │ │ │ │ strmi r4, [r5], -r4, lsr #19 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1fd7e94 │ │ │ │ │ + ldcl 7, cr15, [sl], #940 @ 0x3ac │ │ │ │ │ movwcs r4, #1586 @ 0x632 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - strtmi lr, [r0], -r6, asr #27 │ │ │ │ │ + strtmi lr, [r0], -r2, asr #30 │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ - svc 0x00f4f7ea │ │ │ │ │ + ldmdb r0!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x4620499d │ │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ │ - @ instruction: 0x462aeb70 │ │ │ │ │ + strtmi lr, [sl], -ip, ror #25 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - ldc 7, cr15, [r6, #940]! @ 0x3ac │ │ │ │ │ + svc 0x0032f7eb │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ - @ instruction: 0xf7ea0102 │ │ │ │ │ - andcs lr, r1, r6, ror #31 │ │ │ │ │ + @ instruction: 0xf7eb0102 │ │ │ │ │ + andcs lr, r1, r2, ror #18 │ │ │ │ │ strdcs fp, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r5, sl, fp, sp, lr, pc} │ │ │ │ │ tstcs r1, sp, rrx │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #113 @ 0x71 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ - cdp 7, 8, cr15, cr14, cr11, {7} │ │ │ │ │ - blvc ff055b3c │ │ │ │ │ + stmda sl, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + blvc ff055844 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - bpl fe4557ac │ │ │ │ │ - b fe757f00 │ │ │ │ │ + bpl fe4554b4 │ │ │ │ │ + ldc 7, cr15, [r8], {235} @ 0xeb │ │ │ │ │ cmnlt r0, #49283072 @ 0x2f00000 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldm r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + b 1cd7c14 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ andcs r8, r0, #205 @ 0xcd │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 7, cr15, cr8, cr11, {7} │ │ │ │ │ - blvc ff055b68 │ │ │ │ │ - bvs fe4557d4 │ │ │ │ │ + svc 0x00f4f7eb │ │ │ │ │ + blvc ff055870 │ │ │ │ │ + bvs fe4554dc │ │ │ │ │ streq lr, [r5, -r6, lsl #20] │ │ │ │ │ andcs lr, r0, r9, lsl r0 │ │ │ │ │ @ instruction: 0x46014770 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r5, {r1, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r1, r2, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4629d057 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r3, r4, r6, r9, fp, sp, lr, pc} │ │ │ │ │ addshi pc, r9, r0 │ │ │ │ │ andcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - mrc 14, 7, lr, cr13, cr14, {2} │ │ │ │ │ + mrc 15, 7, lr, cr13, cr10, {6} │ │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ │ @ instruction: 0x462f5a90 │ │ │ │ │ andcs r4, r0, #48234496 @ 0x2e00000 │ │ │ │ │ ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ │ - stmib sl!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bl 19d7c70 │ │ │ │ │ addle r3, r8, r1, lsl #14 │ │ │ │ │ strtmi r4, [r0], -sp, ror #18 │ │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ │ - ldrtmi lr, [r1], -lr, lsl #22 │ │ │ │ │ - @ instruction: 0xf7eb4628 │ │ │ │ │ - strmi lr, [r2], -r4, lsl #29 │ │ │ │ │ + ldrtmi lr, [r1], -sl, lsl #25 │ │ │ │ │ + @ instruction: 0xf7ec4628 │ │ │ │ │ + strmi lr, [r2], -r0, lsl #16 │ │ │ │ │ tstlt r8, r3, lsl #12 │ │ │ │ │ - cdp 7, 12, cr15, cr4, cr11, {7} │ │ │ │ │ + stmda r0, {r2, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrbne r6, [r3, r2, lsl #16] │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xf06fed4c │ │ │ │ │ + @ instruction: 0xf06feec8 │ │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - svc 0x007af7ea │ │ │ │ │ + ldm r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmdbmi r2!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b ffd57fa8 │ │ │ │ │ + ldcl 7, cr15, [r0], #-940 @ 0xfffffc54 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - andcs lr, r0, sl, lsr #19 │ │ │ │ │ + andcs lr, r0, r6, lsr #22 │ │ │ │ │ @ instruction: 0x4629bdf8 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r6, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svcge 0x005af43f │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 1a067 @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 19d6f @ │ │ │ │ │ @ instruction: 0x2101e79e │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0x4601ea36 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - ldmdbmi r5, {r1, r4, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x4601ebb2 │ │ │ │ │ + @ instruction: 0xf7ec4620 │ │ │ │ │ + ldmdbmi r5, {r1, r2, r3, fp, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ │ - @ instruction: 0x4620edb6 │ │ │ │ │ - stmib ip, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bmi 1493fc4 │ │ │ │ │ + qasxmi lr, r0, r2 │ │ │ │ │ + bl 257cf0 │ │ │ │ │ + bmi 1493ccc │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7eb447a │ │ │ │ │ - bmi 141454c │ │ │ │ │ + bmi 1414844 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7eb447a │ │ │ │ │ - @ instruction: 0xf04fe93a │ │ │ │ │ + @ instruction: 0xf04feab6 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - b 5d800c │ │ │ │ │ + bl fe4d7d14 │ │ │ │ │ suble r2, r6, r0, lsl #16 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r4, r5, r6, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #88 @ 0x58 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - mrc 13, 7, lr, cr13, cr2, {7} │ │ │ │ │ + cdp 15, 15, cr14, cr13, cr14, {3} │ │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ │ @ instruction: 0xf06f6a90 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - bl 12d803c │ │ │ │ │ + stcl 7, cr15, [r6], {235} @ 0xeb │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - cmnlt r8, #4096000 @ 0x3e8000 │ │ │ │ │ + cmnlt r8, #120832 @ 0x1d800 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r2, r4, r6, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #79 @ 0x4f │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - mrc 13, 7, lr, cr13, cr6, {6} │ │ │ │ │ + mrc 15, 7, lr, cr13, cr2, {2} │ │ │ │ │ vnmla.f64 d7, d23, d0 │ │ │ │ │ - b 1b0b00 │ │ │ │ │ + b 1b0808 │ │ │ │ │ @ instruction: 0xf06f0705 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - bl b58078 │ │ │ │ │ + stc 7, cr15, [r8], #940 @ 0x3ac │ │ │ │ │ @ instruction: 0x4629e771 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0x4601e9dc │ │ │ │ │ + @ instruction: 0x4601eb58 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdbmi fp!, {r3, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi fp!, {r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ │ - @ instruction: 0x4620ed5c │ │ │ │ │ - ldmdb r2!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4620eed8 │ │ │ │ │ + b febd7da4 │ │ │ │ │ @ instruction: 0xf04fe787 │ │ │ │ │ @ instruction: 0xe7c636ff │ │ │ │ │ @ instruction: 0xf04f4637 │ │ │ │ │ @ instruction: 0xe7e035ff │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stmib r2, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bl fd7dbc │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 1, cr15, cr14, cr11, {7} │ │ │ │ │ + svc 0x009af7eb │ │ │ │ │ @ instruction: 0x4602491f │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stcl 7, cr15, [r2, #-940] @ 0xfffffc54 │ │ │ │ │ + cdp 7, 11, cr15, cr14, cr11, {7} │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xe76ee91a │ │ │ │ │ + @ instruction: 0xe76eea96 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0x4601e9b0 │ │ │ │ │ + strmi lr, [r1], -ip, lsr #22 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - ldmdbmi r7, {r2, r3, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + ldmdbmi r7, {r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7eb4479 │ │ │ │ │ - @ instruction: 0x4620ed30 │ │ │ │ │ - stmdb r6, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + strtmi lr, [r0], -ip, lsr #29 │ │ │ │ │ + b fe0d7dfc │ │ │ │ │ @ instruction: 0xf04fe75b │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - ldmib ip, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bl 657e08 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - ldcl 7, cr15, [r8, #940]! @ 0x3ac │ │ │ │ │ + svc 0x0074f7eb │ │ │ │ │ strmi r4, [r2], -lr, lsl #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [ip, #-940] @ 0xfffffc54 │ │ │ │ │ + cdp 7, 9, cr15, cr8, cr11, {7} │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xe748e8f4 │ │ │ │ │ - @ instruction: 0x00029cba │ │ │ │ │ - andeq r9, r2, r4, lsr #25 │ │ │ │ │ - andeq r9, r2, ip, lsl #25 │ │ │ │ │ - andeq r9, r2, r6, lsr ip │ │ │ │ │ + smlsldx lr, r8, r0, sl │ │ │ │ │ + andeq r9, r2, lr, ror #30 │ │ │ │ │ + andeq r9, r2, r8, asr pc │ │ │ │ │ + andeq r9, r2, r0, asr #30 │ │ │ │ │ + andeq r9, r2, sl, ror #29 │ │ │ │ │ + andeq r9, r2, r8, lsl #29 │ │ │ │ │ + andeq r9, r2, ip, lsl #28 │ │ │ │ │ + andeq r9, r2, r8, lsl #28 │ │ │ │ │ ldrdeq r9, [r2], -r4 │ │ │ │ │ - andeq r9, r2, r8, asr fp │ │ │ │ │ - andeq r9, r2, r4, asr fp │ │ │ │ │ - andeq r9, r2, r0, lsr #22 │ │ │ │ │ - andeq r9, r2, lr, ror #21 │ │ │ │ │ - andeq r9, r2, r0, ror sl │ │ │ │ │ - andeq r9, r2, r6, ror sl │ │ │ │ │ + andeq r9, r2, r2, lsr #27 │ │ │ │ │ + andeq r9, r2, r4, lsr #26 │ │ │ │ │ + andeq r9, r2, sl, lsr #26 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb710ac │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff8 │ │ │ │ │ + @ instruction: 0xf01cb148 │ │ │ │ │ + @ instruction: 0xf7ebfb1b │ │ │ │ │ + mcrr 15, 4, lr, r1, cr2 │ │ │ │ │ + @ instruction: 0x46200b10 │ │ │ │ │ + b 1657e74 │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb710d4 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 61de7c │ │ │ │ │ + blmi 6460ec │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #6171 @ 0x181b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #16, 6 @ 0x40000000 │ │ │ │ │ + tstcs r1, r4, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb9200 │ │ │ │ │ + smlattcs r2, lr, r9, lr │ │ │ │ │ + strbtmi r4, [sl], -r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + strmi lr, [r1], -r8, ror #19 │ │ │ │ │ + tstlt r8, r5, lsr #3 │ │ │ │ │ + @ instruction: 0xf0154628 │ │ │ │ │ + strmi pc, [r1], -sp, asr #30 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + mulcs r1, sl, r9 │ │ │ │ │ + blmi 22c744 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 73f90 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_svc │ │ │ │ │ + ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ + ldrb r2, [r1, r0]! │ │ │ │ │ + stc 7, cr15, [r4, #-940] @ 0xfffffc54 │ │ │ │ │ + andeq lr, r3, r8, ror sl │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq lr, r3, r8, lsr sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb713a4 │ │ │ │ │ + bl feb71150 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 75e0cc │ │ │ │ │ - blmi 7863dc │ │ │ │ │ + bmi 75de78 │ │ │ │ │ + blmi 786188 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #38939 @ 0x981b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs fp, r0, #216, 2 @ 0x36 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stm r6, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmib r0!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ lsllt r4, r5, #12 │ │ │ │ │ eorcs r2, r0, #0, 2 │ │ │ │ │ @ instruction: 0xf7eb4668 │ │ │ │ │ - strmi lr, [r1], -lr, lsl #17 │ │ │ │ │ + @ instruction: 0x4601e9b8 │ │ │ │ │ @ instruction: 0xf0164628 │ │ │ │ │ - tstlt r8, r9, lsl #18 @ │ │ │ │ │ + tstlt r8, pc, lsr #20 @ │ │ │ │ │ @ instruction: 0x3000f8bd │ │ │ │ │ andsle r2, r3, r2, lsl #22 │ │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - andcs lr, r1, r6, asr #24 │ │ │ │ │ + andcs lr, r1, r0, ror sp │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 2aca28 │ │ │ │ │ + blmi 2ac7d4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 27426c │ │ │ │ │ + blls 274018 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ movwcs lr, #10717 @ 0x29dd │ │ │ │ │ @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xe7eaec32 │ │ │ │ │ - bl fe4d81cc │ │ │ │ │ - andeq lr, r3, r8, lsr #15 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r3, ip, asr r7 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb71434 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6de15c │ │ │ │ │ - blmi 70646c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #38939 @ 0x981b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldmda lr!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - lslslt r4, r5, #12 │ │ │ │ │ - tstcs r0, r0, lsr #4 │ │ │ │ │ - @ instruction: 0xf7eb4668 │ │ │ │ │ - strmi lr, [r1], -r6, asr #16 │ │ │ │ │ - @ instruction: 0xf0164628 │ │ │ │ │ - strmi pc, [r1], -r1, asr #17 │ │ │ │ │ - @ instruction: 0xf8bdb130 │ │ │ │ │ - @ instruction: 0xf1a11000 │ │ │ │ │ - blx fec5a680 │ │ │ │ │ - stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - andcs lr, r1, r4, ror #31 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 1ecab0 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 274300 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_irq │ │ │ │ │ - ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ - bl 13d8254 │ │ │ │ │ - andeq lr, r3, r8, lsl r7 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r3, r8, asr #13 │ │ │ │ │ - svclt 0x00182900 │ │ │ │ │ - svclt 0x000c2800 │ │ │ │ │ - andcs r2, r0, r1 │ │ │ │ │ - svclt 0x00082a00 │ │ │ │ │ - andeq pc, r1, r0, asr #32 │ │ │ │ │ - stmdahi fp, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ - addslt r3, fp, #1024 @ 0x400 │ │ │ │ │ - stmdble r1, {r0, r8, r9, fp, sp} │ │ │ │ │ - ldrbmi r2, [r0, -r1]! │ │ │ │ │ - andcs r6, r0, r0, lsl r0 │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb714e8 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 5de270 │ │ │ │ │ - blmi 606508 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #14363 @ 0x381b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #168, 2 @ 0x2a │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - svc 0x00e4f7ea │ │ │ │ │ - blmi 4868f0 │ │ │ │ │ - bge a3718 │ │ │ │ │ - ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ │ - strtmi r9, [sl], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf0159502 │ │ │ │ │ - @ instruction: 0x4620f9dd │ │ │ │ │ - @ instruction: 0xf7ea9902 │ │ │ │ │ - qadd8mi lr, r8, r2 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 1ecb58 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f43a4 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_irq │ │ │ │ │ - ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ - b fff582f8 │ │ │ │ │ - andeq lr, r3, r4, ror #12 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0xffffff9b │ │ │ │ │ - andeq lr, r3, r4, lsr #12 │ │ │ │ │ - ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7ea4604 │ │ │ │ │ - teqlt r8, r0 @ │ │ │ │ │ - @ instruction: 0xf928f015 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - svc 0x0064f7ea │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrblt fp, [r8, #912]! @ 0x390 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00e8f8cc │ │ │ │ │ - strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7ea2101 │ │ │ │ │ - andcs lr, r0, #600 @ 0x258 │ │ │ │ │ - tstcs r2, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - svclt 0x00084606 │ │ │ │ │ - mrsle r2, (UNDEF: 0) │ │ │ │ │ - strdcs fp, [r3, -r8] │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - tstcs r4, ip, ror #16 │ │ │ │ │ - strtmi r1, [r0], -r7, lsl #28 │ │ │ │ │ - smladcs r1, r8, pc, fp @ │ │ │ │ │ - stmda r4!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf047b108 │ │ │ │ │ - ldrtmi r0, [sl], -r2, lsl #14 │ │ │ │ │ - @ instruction: 0x46284631 │ │ │ │ │ - blx b56446 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - svc 0x002cf7ea │ │ │ │ │ - ldcllt 0, cr2, [r8, #4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - rsble r2, ip, r0, lsl #16 │ │ │ │ │ - vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb71608 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - strmi r0, [r4], -r8, ror #31 │ │ │ │ │ - stmda r4!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - stmdacs r1, {r0, r2, r9, sl, lr} │ │ │ │ │ - stmdacs r2, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ - stmdacs r0, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ │ - addshi pc, r5, r0, asr #32 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7ea4611 │ │ │ │ │ - @ instruction: 0xf7eaefb2 │ │ │ │ │ - @ instruction: 0x4606efdc │ │ │ │ │ - ldc 7, cr15, [lr, #936] @ 0x3a8 │ │ │ │ │ - strmi r4, [r5], -r4, lsr #19 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldm r0, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - movwcs r4, #1586 @ 0x632 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0x4620eb18 │ │ │ │ │ - tsteq r2, pc, rrx @ │ │ │ │ │ - stcl 7, cr15, [r6, #-936] @ 0xfffffc58 │ │ │ │ │ - @ instruction: 0x4620499d │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - strtmi lr, [sl], -r2, asr #17 │ │ │ │ │ - strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ - bl 258418 │ │ │ │ │ - @ instruction: 0xf06f4620 │ │ │ │ │ - @ instruction: 0xf7ea0102 │ │ │ │ │ - andcs lr, r1, r8, lsr sp │ │ │ │ │ - strdcs fp, [r1, -r8] │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdacs r0, {r1, r2, fp, sp, lr, pc} │ │ │ │ │ - tstcs r1, sp, rrx │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, #113 @ 0x71 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ - bl ff85844c │ │ │ │ │ - blvc ff056098 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - bpl fe455d08 │ │ │ │ │ - svc 0x00eef7ea │ │ │ │ │ - cmnlt r0, #49283072 @ 0x2f00000 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 4, cr15, cr8, cr10, {7} │ │ │ │ │ - @ instruction: 0xf0002800 │ │ │ │ │ - andcs r8, r0, #205 @ 0xcd │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl ff2d8478 │ │ │ │ │ - blvc ff0560c4 │ │ │ │ │ - bvs fe455d30 │ │ │ │ │ - streq lr, [r5, -r6, lsl #20] │ │ │ │ │ - andcs lr, r0, r9, lsl r0 │ │ │ │ │ - @ instruction: 0x46014770 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r5, {r2, r4, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4629d057 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - addshi pc, r9, r0 │ │ │ │ │ - andcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - vmov.u8 lr, d29[5] │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - @ instruction: 0x462f5a90 │ │ │ │ │ - andcs r4, r0, #48234496 @ 0x2e00000 │ │ │ │ │ - ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ │ - svc 0x003cf7ea │ │ │ │ │ - addle r3, r8, r1, lsl #14 │ │ │ │ │ - strtmi r4, [r0], -sp, ror #18 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - ldrtmi lr, [r1], -r0, ror #16 │ │ │ │ │ - @ instruction: 0xf7eb4628 │ │ │ │ │ - strmi lr, [r2], -ip, asr #21 │ │ │ │ │ - tstlt r8, r3, lsl #12 │ │ │ │ │ - ldc 7, cr15, [r6], {235} @ 0xeb │ │ │ │ │ - ldrbne r6, [r3, r2, lsl #16] │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xf06fea9e │ │ │ │ │ - strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - stcl 7, cr15, [ip], {234} @ 0xea │ │ │ │ │ - stmdbmi r2!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r6, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strdcs lr, [r0], -ip │ │ │ │ │ - @ instruction: 0x4629bdf8 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r1, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - svcge 0x005af43f │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 1a5c3 @ │ │ │ │ │ - @ instruction: 0x2101e79e │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strmi lr, [r1], -r8, lsl #31 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - ldmdbmi r5, {r2, r5, r6, r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - strtmi lr, [r0], -r8, lsl #22 │ │ │ │ │ - cdp 7, 13, cr15, cr14, cr10, {7} │ │ │ │ │ - bmi 1494520 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ea447a │ │ │ │ │ - bmi 1415ff0 │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7ea447a │ │ │ │ │ - @ instruction: 0xf04fee8c │ │ │ │ │ - @ instruction: 0x462031ff │ │ │ │ │ - svc 0x0068f7ea │ │ │ │ │ - suble r2, r6, r0, lsl #16 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r1, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, #88 @ 0x58 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - vcvtr.s32.f64 s29, d4 │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - @ instruction: 0xf06f6a90 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldm ip, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - cmnlt r8, #76, 30 @ 0x130 │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r1, r2, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, #79 @ 0x4f │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - @ instruction: 0xeefdeb28 │ │ │ │ │ - vnmla.f64 d7, d23, d0 │ │ │ │ │ - b 1b105c │ │ │ │ │ - @ instruction: 0xf06f0705 │ │ │ │ │ - strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldmda lr!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x4629e771 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strmi lr, [r1], -lr, lsr #30 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - stmdbmi fp!, {r1, r3, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - strtmi lr, [r0], -lr, lsr #21 │ │ │ │ │ - cdp 7, 8, cr15, cr4, cr10, {7} │ │ │ │ │ - @ instruction: 0xf04fe787 │ │ │ │ │ - @ instruction: 0xe7c636ff │ │ │ │ │ - @ instruction: 0xf04f4637 │ │ │ │ │ - @ instruction: 0xe7e035ff │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - svc 0x0014f7ea │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl 1c58618 │ │ │ │ │ - @ instruction: 0x4602491f │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b fe558624 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strb lr, [lr, -ip, ror #28]! │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strmi lr, [r1], -r2, lsl #30 │ │ │ │ │ - @ instruction: 0xf7eb4620 │ │ │ │ │ - ldmdbmi r7, {r1, r2, r3, r4, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7eb4479 │ │ │ │ │ - strtmi lr, [r0], -r2, lsl #21 │ │ │ │ │ - cdp 7, 5, cr15, cr8, cr10, {7} │ │ │ │ │ - @ instruction: 0xf04fe75b │ │ │ │ │ - @ instruction: 0x462031ff │ │ │ │ │ - cdp 7, 14, cr15, cr14, cr10, {7} │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl 12d8664 │ │ │ │ │ - strmi r4, [r2], -lr, lsl #18 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b 1bd8670 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - strb lr, [r8, -r6, asr #28] │ │ │ │ │ - andeq r9, r2, sl, lsl r8 │ │ │ │ │ - andeq r9, r2, r4, lsl #16 │ │ │ │ │ - andeq r9, r2, r0, lsr r7 │ │ │ │ │ - muleq r2, r6, r7 │ │ │ │ │ - andeq r9, r2, r4, lsr r7 │ │ │ │ │ - @ instruction: 0x000296b8 │ │ │ │ │ - @ instruction: 0x000296b4 │ │ │ │ │ - andeq r9, r2, r0, lsl #13 │ │ │ │ │ - andeq r9, r2, lr, asr #12 │ │ │ │ │ - ldrdeq r9, [r2], -r0 │ │ │ │ │ - ldrdeq r9, [r2], -r6 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb71900 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 79e588 │ │ │ │ │ - blmi 7c695c │ │ │ │ │ - ldrbtmi r2, [sl], #-2050 @ 0xfffff7fe │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9313 │ │ │ │ │ - andle r0, fp, r0, lsl #6 │ │ │ │ │ - blmi 66cf88 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 4f4790 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xd1250300 │ │ │ │ │ - ldcllt 0, cr11, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ - ldrbtmi r4, [fp], #-2837 @ 0xfffff4eb │ │ │ │ │ - stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ │ - cdpge 0, 0, cr13, cr3, cr14, {7} │ │ │ │ │ - subcs r4, r0, #4, 12 @ 0x400000 │ │ │ │ │ - ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r2, #936] @ 0x3a8 │ │ │ │ │ - @ instruction: 0x46234a10 │ │ │ │ │ - ldrbtmi r2, [sl], #-320 @ 0xfffffec0 │ │ │ │ │ - @ instruction: 0xf0044630 │ │ │ │ │ - @ instruction: 0x4631fbdd │ │ │ │ │ - @ instruction: 0xf7eb4628 │ │ │ │ │ - strtmi lr, [r8], -r6, lsr #19 │ │ │ │ │ - movwcs r2, #514 @ 0x202 │ │ │ │ │ - stmib r8, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ │ - strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7eb9300 │ │ │ │ │ - strb lr, [pc, r2, lsr #16] │ │ │ │ │ - stmia r2!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq lr, r3, sl, asr #4 │ │ │ │ │ + ubfx lr, ip, #26, #11 │ │ │ │ │ + ldc 7, cr15, [ip], #940 @ 0x3ac │ │ │ │ │ + strdeq lr, [r3], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r3, r8, lsr r2 │ │ │ │ │ - andeq lr, r3, r2, lsr ip │ │ │ │ │ - @ instruction: 0x000295ba │ │ │ │ │ + @ instruction: 0x0003e9b0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7199c │ │ │ │ │ + bl feb711e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi c1e644 │ │ │ │ │ - blmi c469f0 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - tstls r1, #1769472 @ 0x1b0000 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blmi b86e38 │ │ │ │ │ - strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ - andsvs r4, r8, fp, ror r4 │ │ │ │ │ - stcl 7, cr15, [r4], {234} @ 0xea │ │ │ │ │ - biclt r2, r0, r2, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - ldrdcs lr, [r1, -r0] │ │ │ │ │ - strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - stcl 7, cr15, [sl, #936] @ 0x3a8 │ │ │ │ │ - biclt r4, r5, r6, lsl #12 │ │ │ │ │ - eorsle r2, r3, r2, lsl #16 │ │ │ │ │ - blmi 86d070 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 474854 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - teqle r5, r0, lsl #6 │ │ │ │ │ - andslt r2, r2, r0 │ │ │ │ │ - @ instruction: 0x4620bd70 │ │ │ │ │ - cdp 7, 4, cr15, cr6, cr10, {7} │ │ │ │ │ - mvnle r2, r6, lsl #16 │ │ │ │ │ - strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [r0, #936]! @ 0x3a8 │ │ │ │ │ - stcge 6, cr4, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ - tstcs r0, r0, asr #4 │ │ │ │ │ - @ instruction: 0xf7ea4628 │ │ │ │ │ - bmi 5d5dcc │ │ │ │ │ - cmpcs r0, r3, lsr r6 │ │ │ │ │ - @ instruction: 0x4628447a │ │ │ │ │ - blx 1dd683a │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldc 7, cr15, [sl], {234} @ 0xea │ │ │ │ │ - strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - ldc 7, cr15, [r0, #-936]! @ 0xfffffc58 │ │ │ │ │ - bicsle r2, r1, r2, lsl #28 │ │ │ │ │ - ldrtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ea4479 │ │ │ │ │ - @ instruction: 0xe7cbec3a │ │ │ │ │ - andle r2, r5, r1, lsl #26 │ │ │ │ │ - bicle r2, r7, r2, lsl #26 │ │ │ │ │ - @ instruction: 0xf7ea2101 │ │ │ │ │ - @ instruction: 0xe7c3ec32 │ │ │ │ │ - @ instruction: 0xf7ea2100 │ │ │ │ │ - ldr lr, [pc, lr, lsr #24]! │ │ │ │ │ - ldmda r0!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x0003e1b0 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r3, ip, lsr #23 │ │ │ │ │ - andeq lr, r3, r4, ror r1 │ │ │ │ │ - andeq r9, r2, ip, ror #9 │ │ │ │ │ - @ instruction: 0xfffffeb5 │ │ │ │ │ + ldcmi 15, cr0, [r4], {240} @ 0xf0 │ │ │ │ │ + ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ │ + andcs fp, r0, #24, 6 @ 0x60000000 │ │ │ │ │ + @ instruction: 0xf7eb4611 │ │ │ │ │ + blmi 494730 │ │ │ │ │ + ldmdavs ip, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ │ + stmdavs r0!, {r2, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ + strcs fp, [r1], -r0, asr #3 │ │ │ │ │ + @ instruction: 0xf854e002 │ │ │ │ │ + orrslt r0, r8, r4, lsl #30 │ │ │ │ │ + @ instruction: 0xffd8f005 │ │ │ │ │ + rscsle r2, r8, r0, lsl #16 │ │ │ │ │ + strtmi r6, [r8], -r1, lsr #16 │ │ │ │ │ + b ff957fc8 │ │ │ │ │ + @ instruction: 0x17f34632 │ │ │ │ │ + @ instruction: 0xf06f4628 │ │ │ │ │ + strcc r0, [r1], -r1, lsl #2 │ │ │ │ │ + bl ffad7fd8 │ │ │ │ │ + svceq 0x0004f854 │ │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ │ + ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ + andeq lr, r3, lr, ror #18 │ │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], {76} @ 0x4c │ │ │ │ │ @ instruction: 0xf5ad4a8d │ │ │ │ │ - blmi fe371ca4 │ │ │ │ │ + blmi fe371468 │ │ │ │ │ ldrbtmi fp, [sl], #-141 @ 0xffffff73 │ │ │ │ │ @ instruction: 0xf50d4e8c │ │ │ │ │ strmi r5, [r5], -r1, lsl #14 │ │ │ │ │ @ instruction: 0x460c447e │ │ │ │ │ ldrdcs r5, [r0, -r3] │ │ │ │ │ @ instruction: 0x372c4630 │ │ │ │ │ eorsvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - ldc2 0, cr15, [r6, #84] @ 0x54 │ │ │ │ │ + @ instruction: 0xf9b0f016 │ │ │ │ │ @ instruction: 0x4601bb38 │ │ │ │ │ stmdage fp, {r6, r9, sp} │ │ │ │ │ - ldc 7, cr15, [r0, #-936] @ 0xfffffc58 │ │ │ │ │ + stmdb lr!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7eba80b │ │ │ │ │ - smlattlt r8, sl, r9, lr │ │ │ │ │ + tstlt r8, r8, lsl #28 │ │ │ │ │ and r2, r8, r0, lsl #14 │ │ │ │ │ smladcs r1, r0, fp, r9 │ │ │ │ │ - bls 400d2c │ │ │ │ │ + bls 4004f0 │ │ │ │ │ ldceq 4, cr4, [r2, #-44] @ 0xffffffd4 │ │ │ │ │ eorvs r0, sl, fp, lsl sp │ │ │ │ │ - bmi 1ef297c │ │ │ │ │ + bmi 1ef2140 │ │ │ │ │ tstpl r1, sp, lsl #10 @ │ │ │ │ │ @ instruction: 0x312c4b77 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ ldrtmi r8, [r8], -r1, ror #1 │ │ │ │ │ stcpl 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ ldmdbmi r2!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ │ - cdp 7, 10, cr15, cr2, cr10, {7} │ │ │ │ │ + b ff058090 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf10dd0d8 │ │ │ │ │ strmi r0, [r3], -ip, ror #16 │ │ │ │ │ @ instruction: 0xf6412101 │ │ │ │ │ @ instruction: 0x464072ff │ │ │ │ │ - stmdb r0, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldcl 7, cr15, [lr, #-940] @ 0xfffffc54 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #13 │ │ │ │ │ - ldmdb r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldc 7, cr15, [r4, #940] @ 0x3ac │ │ │ │ │ @ instruction: 0xf780fab0 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ ldrbne lr, [r7, -pc, asr #20] │ │ │ │ │ strcs fp, [r0, -r8, lsl #30] │ │ │ │ │ strcs fp, [r0, -r7, lsr #18] │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - strb lr, [r8, r0, lsr #24] │ │ │ │ │ + @ instruction: 0xf7eb4630 │ │ │ │ │ + @ instruction: 0xe7c8e83e │ │ │ │ │ ldrdls pc, [r4, pc] │ │ │ │ │ ldrbtmi r4, [r9], #1600 @ 0x640 │ │ │ │ │ @ instruction: 0xf0054649 │ │ │ │ │ - strmi pc, [r2], r3, lsl #22 │ │ │ │ │ + pkhbtmi pc, r2, sp, lsl #30 @ │ │ │ │ │ eorsle r2, r9, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0054648 │ │ │ │ │ - ldrbmi pc, [r0], #-2857 @ 0xfffff4d7 @ │ │ │ │ │ - blx 1e56990 │ │ │ │ │ + ldrbmi pc, [r0], #-3907 @ 0xfffff0bd @ │ │ │ │ │ + cdp2 0, 9, cr15, cr2, cr5, {0} │ │ │ │ │ @ instruction: 0xf1712801 │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ svclt 0x00ac0101 │ │ │ │ │ - beq 96ac8 │ │ │ │ │ - beq 56acc │ │ │ │ │ + beq 9628c │ │ │ │ │ + beq 56290 │ │ │ │ │ ldrsblt pc, [r4, #-143] @ 0xffffff71 @ │ │ │ │ │ ldrbtmi r4, [fp], #1600 @ 0x640 │ │ │ │ │ @ instruction: 0xf0054659 │ │ │ │ │ - strmi pc, [r1], r9, ror #21 │ │ │ │ │ + strmi pc, [r1], r3, lsl #30 │ │ │ │ │ @ instruction: 0x4658b318 │ │ │ │ │ - blx 4569be │ │ │ │ │ + @ instruction: 0xff2af005 │ │ │ │ │ @ instruction: 0xf0054448 │ │ │ │ │ - stmdacs r1, {r0, r1, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r1, {r0, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strmi r4, [fp], r1, lsl #13 │ │ │ │ │ andeq pc, r0, #1073741852 @ 0x4000001c │ │ │ │ │ @ instruction: 0xf1bbdb18 │ │ │ │ │ svclt 0x00b40f00 │ │ │ │ │ @ instruction: 0xf00a2200 │ │ │ │ │ - bcs 1b1cc │ │ │ │ │ - blls 8ecd8 │ │ │ │ │ - beq fe6a45d4 │ │ │ │ │ - b 10c15dc │ │ │ │ │ + bcs 1a990 │ │ │ │ │ + blls 8e49c │ │ │ │ │ + beq fe6a3d98 │ │ │ │ │ + b 10c0da0 │ │ │ │ │ eorvs r5, sl, r3, lsl #5 │ │ │ │ │ addscs lr, r9, #323584 @ 0x4f000 │ │ │ │ │ addpl lr, fp, #270336 @ 0x42000 │ │ │ │ │ ldr r6, [r7, r2, lsr #32]! │ │ │ │ │ andeq lr, r1, sp, asr #19 │ │ │ │ │ pkhtbmi lr, r3, r2, asr #15 │ │ │ │ │ @ instruction: 0x4640493f │ │ │ │ │ tstls r3, r9, ror r4 │ │ │ │ │ - blx fef56a0c │ │ │ │ │ + cdp2 0, 13, cr15, cr6, cr5, {0} │ │ │ │ │ rsble r2, r4, r0, lsl #16 │ │ │ │ │ andls r9, r4, r3, lsl #18 │ │ │ │ │ @ instruction: 0xf0054608 │ │ │ │ │ - bls 15958c │ │ │ │ │ + bls 159db8 │ │ │ │ │ @ instruction: 0xf0054410 │ │ │ │ │ - bicmi pc, pc, #192512 @ 0x2f000 │ │ │ │ │ + bicmi pc, pc, #1168 @ 0x490 │ │ │ │ │ svceq 0x00ff9008 │ │ │ │ │ ldmdbmi r6!, {r0, r3, r8, ip, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ │ @ instruction: 0xf0059103 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbls r3, {r2, r3, r6, ip, lr, pc} │ │ │ │ │ strmi r9, [r8], -r4 │ │ │ │ │ - blx ff356a44 │ │ │ │ │ + cdp2 0, 14, cr15, cr6, cr5, {0} │ │ │ │ │ ldrmi r9, [r0], #-2564 @ 0xfffff5fc │ │ │ │ │ - blx 6d6a4c │ │ │ │ │ + cdp2 0, 3, cr15, cr4, cr5, {0} │ │ │ │ │ svclt 0x00b42900 │ │ │ │ │ @ instruction: 0xf0072700 │ │ │ │ │ andls r0, r6, r1, lsl #14 │ │ │ │ │ stmdbmi fp!, {r0, r1, r2, r8, ip, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ │ @ instruction: 0xf0059103 │ │ │ │ │ - orrslt pc, r0, #585728 @ 0x8f000 │ │ │ │ │ + orrslt pc, r0, #2704 @ 0xa90 │ │ │ │ │ andls r9, r4, r3, lsl #18 │ │ │ │ │ @ instruction: 0xf0054608 │ │ │ │ │ - bls 159534 │ │ │ │ │ + bls 159d60 │ │ │ │ │ @ instruction: 0xf0054410 │ │ │ │ │ - stmib sp, {r0, r1, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ + stmib sp, {r0, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ stmdbmi r3!, {r2, ip} │ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ │ @ instruction: 0xf0059103 │ │ │ │ │ - @ instruction: 0x4680fa7d │ │ │ │ │ + pkhbtmi pc, r0, r7, lsl #29 @ │ │ │ │ │ cmplt r0, r2, lsl #12 │ │ │ │ │ strmi r9, [r8], -r3, lsl #18 │ │ │ │ │ - blx fe8d6a98 │ │ │ │ │ + cdp2 0, 11, cr15, cr12, cr5, {0} │ │ │ │ │ @ instruction: 0xf0054440 │ │ │ │ │ - @ instruction: 0x4680f9f1 │ │ │ │ │ + strmi pc, [r0], fp, lsl #28 │ │ │ │ │ svccs 0x0000460a │ │ │ │ │ stmdals r4, {r0, r1, r4, r7, ip, lr, pc} │ │ │ │ │ tsteq r0, r2, asr sl │ │ │ │ │ ldmib sp, {r0, r1, r2, r3, r7, sl, ip, lr, pc}^ │ │ │ │ │ ldmdane fp, {r0, r2, r8, ip, sp}^ │ │ │ │ │ - bl 1040ec0 │ │ │ │ │ + bl 1040684 │ │ │ │ │ stmdals r8, {r0, r8} │ │ │ │ │ stmdals r9, {r0, r1, r3, r4, fp, ip} │ │ │ │ │ tsteq r1, r0, asr #22 │ │ │ │ │ stmdbeq r8, {r0, r1, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - bleq d583c │ │ │ │ │ + bleq d5000 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrb r0, [r4, r4] │ │ │ │ │ andeq lr, r6, sp, asr #19 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ str r0, [r4, r8]! │ │ │ │ │ - svc 0x003af7ea │ │ │ │ │ - strheq lr, [r3], -r6 │ │ │ │ │ + bl 1658240 │ │ │ │ │ + strdeq lr, [r3], -r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r4, ror r4 │ │ │ │ │ - andeq lr, r3, r0, rrx │ │ │ │ │ - ldrdeq r7, [r2], -r6 │ │ │ │ │ - andeq r9, r2, lr, asr #7 │ │ │ │ │ - andeq r9, r2, r6, lsr #7 │ │ │ │ │ - andeq r9, r2, ip, asr r3 │ │ │ │ │ - andeq r9, r2, sl, lsr r3 │ │ │ │ │ - andeq r9, r2, r6, lsl r3 │ │ │ │ │ + andeq r9, r2, r4, lsr #23 │ │ │ │ │ + muleq r3, ip, r8 │ │ │ │ │ + andeq r8, r2, r2, lsl r4 │ │ │ │ │ strdeq r9, [r2], -lr │ │ │ │ │ + ldrdeq r9, [r2], -r6 │ │ │ │ │ + andeq r9, r2, ip, lsl #21 │ │ │ │ │ + andeq r9, r2, sl, ror #20 │ │ │ │ │ + andeq r9, r2, r6, asr #20 │ │ │ │ │ + andeq r9, r2, lr, lsr #20 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb71d04 │ │ │ │ │ + bl feb714c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi b1ea8c │ │ │ │ │ - blmi b46d24 │ │ │ │ │ + bmi b1e250 │ │ │ │ │ + blmi b464e8 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mvnslt r0, r0, lsl #6 │ │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - ldc 7, cr15, [r4], #-936 @ 0xfffffc58 │ │ │ │ │ - @ instruction: 0xffa4f016 │ │ │ │ │ + ldmda r2, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blx fefd634e │ │ │ │ │ strmi r4, [r5], -r5, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r6, #-936] @ 0xfffffc58 │ │ │ │ │ + ldmdb r4!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r1, [sl], -fp, ror #15 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - @ instruction: 0xf06fef9e │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + @ instruction: 0xf06febbc │ │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - stmib ip, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stcl 7, cr15, [sl, #936]! @ 0x3a8 │ │ │ │ │ stmdage r2, {r0, r8, fp, sp, pc} │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ @ instruction: 0xf7ff3301 │ │ │ │ │ stmdblt r0!, {r0, r4, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - bmi 6a2b64 │ │ │ │ │ + bmi 6a2328 │ │ │ │ │ ldrbtmi r4, [sl], #-2839 @ 0xfffff4e9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r5, r1, lsr #2 │ │ │ │ │ ldmdbmi r5, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r2, #-936]! @ 0xfffffc58 │ │ │ │ │ + ldmdb r0, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r9, [r0], -r2, lsl #20 │ │ │ │ │ - @ instruction: 0xf7ea17d3 │ │ │ │ │ - @ instruction: 0xf06fef7a │ │ │ │ │ + @ instruction: 0xf7eb17d3 │ │ │ │ │ + @ instruction: 0xf06feb98 │ │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - stmib r8!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stcl 7, cr15, [r6, #936] @ 0x3a8 │ │ │ │ │ strtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ - @ instruction: 0xf7ea4479 │ │ │ │ │ - bls 96030 │ │ │ │ │ + @ instruction: 0xf7eb4479 │ │ │ │ │ + bls 9486c │ │ │ │ │ ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - svc 0x006af7ea │ │ │ │ │ + bl fe258318 │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ @ instruction: 0xf7ea0102 │ │ │ │ │ - mulcs r1, sl, r9 │ │ │ │ │ - @ instruction: 0xf7eae7d3 │ │ │ │ │ - svclt 0x0000eec6 │ │ │ │ │ - andeq sp, r3, r6, asr #28 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r2, asr #4 │ │ │ │ │ - strdeq sp, [r3], -r6 │ │ │ │ │ - andeq r9, r2, r6, lsl #4 │ │ │ │ │ - strdeq r9, [r2], -r4 │ │ │ │ │ - ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b0f8cc │ │ │ │ │ - addlt r4, ip, r2, lsl #21 │ │ │ │ │ - ldrbtmi r4, [sl], #-2946 @ 0xfffff47e │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f930b │ │ │ │ │ - stmdacs r0, {r8, r9} │ │ │ │ │ - andcs sp, r0, #78 @ 0x4e │ │ │ │ │ - strmi r2, [r6], -r1, lsl #2 │ │ │ │ │ - bl 1a58bac │ │ │ │ │ - stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ - tstcs r2, r6, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - stmdacs r5, {r1, r2, r3, r4, r5, sl, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf04fbf18 │ │ │ │ │ - @ instruction: 0xf0000900 │ │ │ │ │ - andcs r8, r0, #156 @ 0x9c │ │ │ │ │ - @ instruction: 0x46114630 │ │ │ │ │ - @ instruction: 0xf7ea466f │ │ │ │ │ - @ instruction: 0x4668ebb4 │ │ │ │ │ - stc2 0, cr15, [r6, #24] │ │ │ │ │ - stmdavc r5!, {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ │ - beq 96d74 │ │ │ │ │ - @ instruction: 0xf04fb30d │ │ │ │ │ - @ instruction: 0xf1b80800 │ │ │ │ │ - rsble r0, r1, r0, lsl #30 │ │ │ │ │ - tstle r0, r8, lsr #11 │ │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ │ - @ instruction: 0xf814d140 │ │ │ │ │ - @ instruction: 0xb1a55f01 │ │ │ │ │ - svclt 0x00182d22 │ │ │ │ │ - cmple r5, r7, lsr #26 │ │ │ │ │ - svccc 0x0001f814 │ │ │ │ │ - adcmi fp, fp, #-1073741798 @ 0xc000001a │ │ │ │ │ - @ instruction: 0x46a8d0f3 │ │ │ │ │ - ldclcs 6, cr4, [ip, #-116] @ 0xffffff8c │ │ │ │ │ - @ instruction: 0x4629d053 │ │ │ │ │ - @ instruction: 0xf0074638 │ │ │ │ │ - @ instruction: 0xf814f997 │ │ │ │ │ - stccs 15, cr5, [r0, #-4] │ │ │ │ │ - ldrtmi sp, [r8], -r2, ror #3 │ │ │ │ │ - ldc2l 0, cr15, [sl, #24] │ │ │ │ │ - @ instruction: 0xf0064638 │ │ │ │ │ - stmdacs r0, {r0, r1, r3, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x4638d154 │ │ │ │ │ - stc2l 0, cr15, [ip, #-24]! @ 0xffffffe8 │ │ │ │ │ - and r2, r0, r1 │ │ │ │ │ - bmi 15e2c9c │ │ │ │ │ - ldrbtmi r4, [sl], #-2901 @ 0xfffff4ab │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, fp, lsl #22 │ │ │ │ │ + @ instruction: 0x2001edb8 │ │ │ │ │ + @ instruction: 0xf7ebe7d3 │ │ │ │ │ + svclt 0x0000eae4 │ │ │ │ │ + andeq lr, r3, r2, lsl #13 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r9, r2, r2, ror r9 │ │ │ │ │ + andeq lr, r3, r2, lsr r6 │ │ │ │ │ + andeq r9, r2, r6, lsr r9 │ │ │ │ │ + andeq r9, r2, r4, lsr #18 │ │ │ │ │ + svclt 0x00182900 │ │ │ │ │ + svclt 0x000c2800 │ │ │ │ │ + andcs r2, r0, r1 │ │ │ │ │ + svclt 0x00082a00 │ │ │ │ │ + andeq pc, r1, r0, asr #32 │ │ │ │ │ + stmdahi fp, {r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ + addslt r3, fp, #1024 @ 0x400 │ │ │ │ │ + stmdble r1, {r0, r8, r9, fp, sp} │ │ │ │ │ + ldrbmi r2, [r0, -r1]! │ │ │ │ │ + andcs r6, r0, r0, lsl r0 │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb715cc │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 5de354 │ │ │ │ │ + blmi 6065ec │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - addshi pc, lr, r0, asr #32 │ │ │ │ │ - pop {r2, r3, ip, sp, pc} │ │ │ │ │ - @ instruction: 0xf1b987f0 │ │ │ │ │ - sbcle r0, pc, r0, lsl #30 │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf970f007 │ │ │ │ │ - svccc 0x0001f814 │ │ │ │ │ - sbcsle r2, r8, r0, lsl #22 │ │ │ │ │ - bicle r4, sl, fp, lsr #5 │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf966f007 │ │ │ │ │ - svcpl 0x0001f814 │ │ │ │ │ - sbcle r2, lr, r0, lsl #26 │ │ │ │ │ - svclt 0x00182d22 │ │ │ │ │ - rscle r2, r9, r7, lsr #26 │ │ │ │ │ - andsle r2, r2, ip, asr sp │ │ │ │ │ - movweq pc, #37285 @ 0x91a5 @ │ │ │ │ │ - svclt 0x00182d20 │ │ │ │ │ - ldmdble r4, {r2, r8, r9, fp, sp}^ │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf952f007 │ │ │ │ │ - svcpl 0x0001f814 │ │ │ │ │ - adcsle r2, sl, r0, lsl #26 │ │ │ │ │ - svclt 0x00182d27 │ │ │ │ │ - sbcsle r2, r2, r2, lsr #26 │ │ │ │ │ - @ instruction: 0xf04fe7ea │ │ │ │ │ - stmdavc r1!, {fp}^ │ │ │ │ │ - svclt 0x00182922 │ │ │ │ │ - eorle r2, pc, ip, asr r9 @ │ │ │ │ │ - @ instruction: 0x4638215c │ │ │ │ │ - @ instruction: 0xf93ef007 │ │ │ │ │ - svcpl 0x0001f814 │ │ │ │ │ - adcle r2, r6, r0, lsl #26 │ │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ │ - strb sp, [r7, r6, lsl #3]! │ │ │ │ │ - @ instruction: 0xf0064638 │ │ │ │ │ - @ instruction: 0x4601fd1b │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - @ instruction: 0x4652ec50 │ │ │ │ │ - @ instruction: 0xf06f4630 │ │ │ │ │ - ldrbne r0, [r3, r1, lsl #2] │ │ │ │ │ - ldcl 7, cr15, [r6, #-936] @ 0xfffffc58 │ │ │ │ │ - stmdbmi r9!, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ │ - mcrr 7, 14, pc, r2, cr10 @ │ │ │ │ │ - ldrtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - cdp 7, 6, cr15, cr6, cr10, {7} │ │ │ │ │ - mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - @ instruction: 0xf06feb9a │ │ │ │ │ - strmi r0, [r1], r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - @ instruction: 0xe74eecd4 │ │ │ │ │ - svceq 0x0000f1b9 │ │ │ │ │ - strcc sp, [r1], #-297 @ 0xfffffed7 │ │ │ │ │ - @ instruction: 0xf0074638 │ │ │ │ │ - @ instruction: 0xf814f90b │ │ │ │ │ - stccs 15, cr5, [r0, #-4] │ │ │ │ │ - svcge 0x0073f43f │ │ │ │ │ - svceq 0x0000f1b8 │ │ │ │ │ - svcge 0x0052f47f │ │ │ │ │ - @ instruction: 0x4638e7b2 │ │ │ │ │ - stc2l 0, cr15, [r8, #-24] @ 0xffffffe8 │ │ │ │ │ - @ instruction: 0xf0064638 │ │ │ │ │ - ldmdblt r8, {r0, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf0064638 │ │ │ │ │ - ldr pc, [pc, r7, lsl #26] │ │ │ │ │ - @ instruction: 0xf0064638 │ │ │ │ │ - @ instruction: 0x4601fcdb │ │ │ │ │ - @ instruction: 0xf7ea4630 │ │ │ │ │ - @ instruction: 0x4652ec10 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - @ instruction: 0x17d34630 │ │ │ │ │ - beq 971fc │ │ │ │ │ - ldc 7, cr15, [r4, #-936] @ 0xfffffc58 │ │ │ │ │ - cmpcs ip, sl, ror #15 │ │ │ │ │ - @ instruction: 0xf0074638 │ │ │ │ │ - @ instruction: 0xf814f8e1 │ │ │ │ │ - stmdbcs r0, {r0, r8, r9, sl, fp, ip} │ │ │ │ │ - strb sp, [r8, -lr, asr #3] │ │ │ │ │ - stc 7, cr15, [sl, #936]! @ 0x3a8 │ │ │ │ │ - andeq sp, r3, lr, ror #26 │ │ │ │ │ + andcs fp, r0, #168, 2 @ 0x2a │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + svc 0x0072f7ea │ │ │ │ │ + blmi 4869d4 │ │ │ │ │ + bge a37fc │ │ │ │ │ + ldrbtmi r4, [fp], #-1577 @ 0xfffff9d7 │ │ │ │ │ + strtmi r9, [sl], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf0159502 │ │ │ │ │ + strtmi pc, [r0], -r7, ror #18 │ │ │ │ │ + @ instruction: 0xf7ea9902 │ │ │ │ │ + strtmi lr, [r8], -r0, lsr #30 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 1ecc3c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls f4488 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_irq │ │ │ │ │ + ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ + b fe2d83dc │ │ │ │ │ + andeq lr, r3, r0, lsl #11 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0003dcba │ │ │ │ │ - andeq r9, r2, lr, lsr r0 │ │ │ │ │ + @ instruction: 0xffffff9b │ │ │ │ │ + andeq lr, r3, r0, asr #10 │ │ │ │ │ ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7ea4604 │ │ │ │ │ - cmplt r0, lr, asr sl │ │ │ │ │ - @ instruction: 0xf89cf016 │ │ │ │ │ - strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ea17d3 │ │ │ │ │ - andcs lr, r1, sl, lsr #28 │ │ │ │ │ + cmplt r0, lr, lsr pc │ │ │ │ │ + @ instruction: 0xf0152100 │ │ │ │ │ + strmi pc, [r1], -r3, asr #31 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strdcs lr, [r1], -r2 │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - push {r3, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ │ - vst2. {d20-d23}, [pc :256], r0 │ │ │ │ │ - bl feb72044 │ │ │ │ │ + ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7ea2101 │ │ │ │ │ + andcs lr, r0, #34, 30 @ 0x88 │ │ │ │ │ + tstcs r2, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + andcs fp, r0, r8, lsl #30 │ │ │ │ │ + ldclt 1, cr13, [r8, #-0] │ │ │ │ │ + strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ + @ instruction: 0xf9e6f016 │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + cdp 7, 12, cr15, cr8, cr10, {7} │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + rsble r2, ip, r0, lsl #16 │ │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ + bl feb716d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - andcs r0, r0, #216, 30 @ 0x360 │ │ │ │ │ - smlabbcs r1, r3, r0, fp │ │ │ │ │ - @ instruction: 0xf7ea4604 │ │ │ │ │ - strmi lr, [r5], -r0, asr #20 │ │ │ │ │ - movwlt r2, #53248 @ 0xd000 │ │ │ │ │ + strmi r0, [r4], -r8, ror #31 │ │ │ │ │ + svc 0x00c0f7ea │ │ │ │ │ + stmdacs r1, {r0, r2, r9, sl, lr} │ │ │ │ │ + stmdacs r2, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, ip, lr, pc} │ │ │ │ │ + addshi pc, r5, r0, asr #32 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7ea4611 │ │ │ │ │ + @ instruction: 0xf7eaef4e │ │ │ │ │ + @ instruction: 0x4606ef78 │ │ │ │ │ + ldc 7, cr15, [sl, #-936]! @ 0xfffffc58 │ │ │ │ │ + strmi r4, [r5], -r4, lsr #19 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stmda ip!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + movwcs r4, #1586 @ 0x632 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + @ instruction: 0x4620eab4 │ │ │ │ │ + tsteq r2, pc, rrx @ │ │ │ │ │ + stcl 7, cr15, [r2], #936 @ 0x3a8 │ │ │ │ │ + @ instruction: 0x4620499d │ │ │ │ │ + @ instruction: 0xf7eb4479 │ │ │ │ │ + @ instruction: 0x462ae85e │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ + b fe9584e0 │ │ │ │ │ + @ instruction: 0xf06f4620 │ │ │ │ │ + @ instruction: 0xf7ea0102 │ │ │ │ │ + ldrdcs lr, [r1], -r4 │ │ │ │ │ + strdcs fp, [r1, -r8] │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + stmdacs r0, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + tstcs r1, sp, rrx │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, #113 @ 0x71 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ + bl 1f58514 │ │ │ │ │ + blvc ff056160 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + bpl fe455dd0 │ │ │ │ │ + svc 0x008af7ea │ │ │ │ │ + cmnlt r0, #49283072 @ 0x2f00000 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stcl 7, cr15, [sl, #936] @ 0x3a8 │ │ │ │ │ - mrrc 1, 0, r2, r7, cr3 │ │ │ │ │ - @ instruction: 0x46206b10 │ │ │ │ │ - stcl 7, cr15, [r4, #936] @ 0x3a8 │ │ │ │ │ - blhi 455fd8 │ │ │ │ │ - @ instruction: 0x46394630 │ │ │ │ │ - stmdb r4!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - strmi r4, [lr], -r7, lsl #12 │ │ │ │ │ - strbmi r4, [r9], -r0, asr #12 │ │ │ │ │ - ldmdb lr, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - stmib sp, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ │ - ldrtmi r0, [r3], -r0, lsl #2 │ │ │ │ │ - @ instruction: 0xf0154628 │ │ │ │ │ - @ instruction: 0x4601ff95 │ │ │ │ │ + stcl 7, cr15, [r4, #936]! @ 0x3a8 │ │ │ │ │ + @ instruction: 0xf0002800 │ │ │ │ │ + andcs r8, r0, #205 @ 0xcd │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + bl 19d8540 │ │ │ │ │ + blvc ff05618c │ │ │ │ │ + bvs fe455df8 │ │ │ │ │ + streq lr, [r5, -r6, lsl #20] │ │ │ │ │ + andcs lr, r0, r9, lsl r0 │ │ │ │ │ + @ instruction: 0x46014770 │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - ldrdcs lr, [r1], -r8 │ │ │ │ │ - pop {r0, r1, ip, sp, pc} │ │ │ │ │ - strdcs r8, [r0], -r0 │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb720b4 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff8 │ │ │ │ │ - @ instruction: 0xf7eab138 │ │ │ │ │ - @ instruction: 0x4602edf0 │ │ │ │ │ - ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - ldcl 7, cr15, [r8, #936] @ 0x3a8 │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb720d8 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 91ecc0 │ │ │ │ │ - blmi 947160 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #120, 6 @ 0xe0000001 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stmib ip!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strbtmi fp, [r9], -r8, asr #6 │ │ │ │ │ - stcl 7, cr15, [r4], #936 @ 0x3a8 │ │ │ │ │ - bllt 82c71c │ │ │ │ │ - strmi r4, [r1], -r2, lsl #12 │ │ │ │ │ + stmdacs r5, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4629d057 │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - ldmdbmi r9, {r6, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + addshi pc, r9, r0 │ │ │ │ │ + andcs r4, r0, #42991616 @ 0x2900000 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + vcvtr.s32.f64 s29, d12 │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + @ instruction: 0x462f5a90 │ │ │ │ │ + andcs r4, r0, #48234496 @ 0x2e00000 │ │ │ │ │ + ldrmi r4, [r1], -r0, lsr #12 │ │ │ │ │ + cdp 7, 13, cr15, cr8, cr10, {7} │ │ │ │ │ + addle r3, r8, r1, lsl #14 │ │ │ │ │ + strtmi r4, [r0], -sp, ror #18 │ │ │ │ │ + @ instruction: 0xf7ea4479 │ │ │ │ │ + shsub8mi lr, r1, ip │ │ │ │ │ + @ instruction: 0xf7eb4628 │ │ │ │ │ + strmi lr, [r2], -r8, ror #20 │ │ │ │ │ + tstlt r8, r3, lsl #12 │ │ │ │ │ + bl fecd85ac │ │ │ │ │ + ldrbne r6, [r3, r2, lsl #16] │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + @ instruction: 0xf06fea3a │ │ │ │ │ + strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ + stcl 7, cr15, [r8], #-936 @ 0xfffffc58 │ │ │ │ │ + stmdbmi r2!, {r0, r1, r2, r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1958ec4 │ │ │ │ │ - strtmi r9, [fp], -r6, lsl #20 │ │ │ │ │ + svc 0x00e2f7ea │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - @ instruction: 0xf06fedac │ │ │ │ │ - strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - svc 0x00daf7e9 │ │ │ │ │ - @ instruction: 0x46204912 │ │ │ │ │ - @ instruction: 0xf7ea4479 │ │ │ │ │ - bls 215c94 │ │ │ │ │ - strtmi r4, [r0], -fp, lsr #12 │ │ │ │ │ - ldc 7, cr15, [ip, #936] @ 0x3a8 │ │ │ │ │ - @ instruction: 0xf06f4620 │ │ │ │ │ - @ instruction: 0xf7e90102 │ │ │ │ │ - andcs lr, r1, ip, asr #31 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 1ed780 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 774fc8 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_irq │ │ │ │ │ - ldclt 0, cr11, [r0, #-124]! @ 0xffffff84 │ │ │ │ │ - stcl 7, cr15, [sl], #936 @ 0x3a8 │ │ │ │ │ - andeq sp, r3, r4, ror sl │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, sl, ror sp │ │ │ │ │ - andeq r8, r2, r0, lsr #25 │ │ │ │ │ - andeq sp, r3, r0, lsl #20 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7218c │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff8 │ │ │ │ │ - @ instruction: 0xf01ab168 │ │ │ │ │ - @ instruction: 0xf5a0fe83 │ │ │ │ │ - stmdacc r1, {r7, sp} │ │ │ │ │ - svclt 0x00842803 │ │ │ │ │ - ldrmi r2, [r3], -r0, lsl #4 │ │ │ │ │ - strtmi sp, [r0], -r4, lsl #18 │ │ │ │ │ - stcl 7, cr15, [r6, #-936]! @ 0xfffffc58 │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ - eorcs pc, r0, r3, asr r8 @ │ │ │ │ │ - ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - ldcl 7, cr15, [ip, #-936] @ 0xfffffc58 │ │ │ │ │ - ldrb r2, [r4, r1]! │ │ │ │ │ - andeq r9, r2, lr, lsl #17 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb721d4 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - @ instruction: 0x46040ff8 │ │ │ │ │ - @ instruction: 0xf01bb148 │ │ │ │ │ - @ instruction: 0xf7eafa8b │ │ │ │ │ - mcrr 14, 10, lr, r1, cr14 │ │ │ │ │ - @ instruction: 0x46200b10 │ │ │ │ │ - stmib r4, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb721fc │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 61efa4 │ │ │ │ │ - blmi 647214 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #6171 @ 0x181b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #16, 6 @ 0x40000000 │ │ │ │ │ - tstcs r1, r4, lsl #12 │ │ │ │ │ - @ instruction: 0xf7ea9200 │ │ │ │ │ - tstcs r2, sl, asr r9 │ │ │ │ │ - strbtmi r4, [sl], -r5, lsl #12 │ │ │ │ │ + mulcs r0, r8, lr │ │ │ │ │ + @ instruction: 0x4629bdf8 │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - @ instruction: 0x4601e954 │ │ │ │ │ - tstlt r8, r5, lsr #3 │ │ │ │ │ - @ instruction: 0xf0144628 │ │ │ │ │ - @ instruction: 0x4601febd │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + svcge 0x005af43f │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 1a68b @ │ │ │ │ │ + @ instruction: 0x2101e79e │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - andcs lr, r1, r6, lsl #18 │ │ │ │ │ - blmi 22d86c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 750b8 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_svc │ │ │ │ │ - ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ - ldrb r2, [r1, r0]! │ │ │ │ │ - ldcl 7, cr15, [r0], #-936 @ 0xfffffc58 │ │ │ │ │ - andeq sp, r3, r0, asr r9 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r3, r0, lsl r9 │ │ │ │ │ + strmi lr, [r1], -r4, lsr #30 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + ldmdbmi r5, {r7, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4479 │ │ │ │ │ + strtmi lr, [r0], -r4, lsr #21 │ │ │ │ │ + cdp 7, 7, cr15, cr10, cr10, {7} │ │ │ │ │ + bmi 14945e8 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7ea447a │ │ │ │ │ + bmi 1415f28 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7ea447a │ │ │ │ │ + @ instruction: 0xf04fee28 │ │ │ │ │ + @ instruction: 0x462031ff │ │ │ │ │ + svc 0x0004f7ea │ │ │ │ │ + suble r2, r6, r0, lsl #16 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, #88 @ 0x58 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + vcvt.s32.f32 s29, s1 │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + @ instruction: 0xf06f6a90 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + ldmda r8!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + cmnlt r8, #232, 28 @ 0xe80 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + stmdacs r0, {r1, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, #79 @ 0x4f │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + vcvt.s32.f32 s29, s8 │ │ │ │ │ + vnmla.f64 d7, d23, d0 │ │ │ │ │ + b 1b1124 │ │ │ │ │ + @ instruction: 0xf06f0705 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + ldmda sl, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4629e771 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strmi lr, [r1], -sl, asr #29 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + stmdbmi fp!, {r1, r2, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4479 │ │ │ │ │ + strtmi lr, [r0], -sl, asr #20 │ │ │ │ │ + cdp 7, 2, cr15, cr0, cr10, {7} │ │ │ │ │ + @ instruction: 0xf04fe787 │ │ │ │ │ + @ instruction: 0xe7c636ff │ │ │ │ │ + @ instruction: 0xf04f4637 │ │ │ │ │ + @ instruction: 0xe7e035ff │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + cdp 7, 11, cr15, cr0, cr10, {7} │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + bl 3586e0 │ │ │ │ │ + @ instruction: 0x4602491f │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b c586ec │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strb lr, [lr, -r8, lsl #28]! │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + @ instruction: 0x4601ee9e │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + ldmdbmi r7, {r1, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7eb4479 │ │ │ │ │ + @ instruction: 0x4620ea1e │ │ │ │ │ + ldcl 7, cr15, [r4, #936]! @ 0x3a8 │ │ │ │ │ + @ instruction: 0xf04fe75b │ │ │ │ │ + @ instruction: 0x462031ff │ │ │ │ │ + cdp 7, 8, cr15, cr10, cr10, {7} │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + b ff9d872c │ │ │ │ │ + strmi r4, [r2], -lr, lsl #18 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + b 2d8738 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strb lr, [r8, -r2, ror #27] │ │ │ │ │ + andeq r9, r2, r6, lsl #15 │ │ │ │ │ + andeq r9, r2, r0, ror r7 │ │ │ │ │ + andeq r9, r2, r4, lsr #12 │ │ │ │ │ + andeq r9, r2, r2, lsl #14 │ │ │ │ │ + andeq r9, r2, r0, lsr #13 │ │ │ │ │ + andeq r9, r2, r4, lsr #12 │ │ │ │ │ + andeq r9, r2, r0, lsr #12 │ │ │ │ │ + andeq r9, r2, ip, ror #11 │ │ │ │ │ + @ instruction: 0x000295ba │ │ │ │ │ + andeq r9, r2, ip, lsr r5 │ │ │ │ │ + andeq r9, r2, r2, asr #10 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb72278 │ │ │ │ │ + bl feb719c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi d1e104 │ │ │ │ │ + bmi d1d854 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r3, lsr fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ lslslt r0, r0, #6 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7ea4604 │ │ │ │ │ - @ instruction: 0x4605e916 │ │ │ │ │ + strmi lr, [r5], -lr, ror #26 │ │ │ │ │ mcrge 1, 0, fp, cr2, cr8, {3} │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ shasxmi r1, r9, r7 │ │ │ │ │ - stc 7, cr15, [r2, #-936]! @ 0xfffffc58 │ │ │ │ │ + ldmdb sl!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ │ tstle r6, #32 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - andcs lr, r1, r0, asr #26 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + mulcs r1, r8, r9 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a22 │ │ │ │ │ - blmi 82f6d8 │ │ │ │ │ + blmi 82ee28 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd131 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ strmi fp, [r6], #-3568 @ 0xfffff210 │ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ │ @ instruction: 0xf8062300 │ │ │ │ │ @ instruction: 0xf7ea3c04 │ │ │ │ │ - @ instruction: 0xe7e2ea72 │ │ │ │ │ - @ instruction: 0xffe6f005 │ │ │ │ │ + strb lr, [r2, sl, asr #29]! │ │ │ │ │ + ldc2 0, cr15, [sl], #-24 @ 0xffffffe8 │ │ │ │ │ tstpl r0, pc, asr #8 @ │ │ │ │ │ - @ instruction: 0xffeef005 │ │ │ │ │ + mcrr2 0, 0, pc, r2, cr6 @ │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4601d0d9 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf7ea4628 │ │ │ │ │ - mcrne 12, 2, lr, cr1, cr0, {7} │ │ │ │ │ + @ instruction: 0xf7eb4628 │ │ │ │ │ + vmlsne.f16 s29, s2, s16 @ │ │ │ │ │ rscsvc pc, lr, #68157440 @ 0x4100000 │ │ │ │ │ addsmi r4, r1, #3145728 @ 0x300000 │ │ │ │ │ strtmi sp, [r0], -r8, lsl #18 │ │ │ │ │ - stc 7, cr15, [sl, #-936] @ 0xfffffc58 │ │ │ │ │ - @ instruction: 0xffcef005 │ │ │ │ │ + stmdb r2!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stc2 0, cr15, [r2], #-24 @ 0xffffffe8 │ │ │ │ │ @ instruction: 0xf0064631 │ │ │ │ │ - bfi pc, r9, (invalid: 17:4) @ │ │ │ │ │ + strb pc, [r4, sp, ror #25] @ │ │ │ │ │ ldrtmi r2, [r1], -r0, lsl #4 │ │ │ │ │ ldrbtpl r4, [r2], #1568 @ 0x620 │ │ │ │ │ - b 13590f4 │ │ │ │ │ - @ instruction: 0xf7eae7f2 │ │ │ │ │ - svclt 0x0000ebfa │ │ │ │ │ - andeq sp, r3, ip, asr #17 │ │ │ │ │ + cdp 7, 10, cr15, cr4, cr10, {7} │ │ │ │ │ + @ instruction: 0xf7ebe7f2 │ │ │ │ │ + svclt 0x0000e852 │ │ │ │ │ + andeq lr, r3, ip, ror r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r3, lr, ror r8 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb72368 │ │ │ │ │ + andeq lr, r3, lr, lsr #2 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb71ab8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6df090 │ │ │ │ │ - blmi 7073a0 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #38939 @ 0x981b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - lslslt r4, r5, #12 │ │ │ │ │ - eorcs r2, r0, #0, 2 │ │ │ │ │ - @ instruction: 0xf7ea4668 │ │ │ │ │ - strmi lr, [r1], -ip, lsr #17 │ │ │ │ │ - @ instruction: 0xf0154628 │ │ │ │ │ - tstlt r8, r7, lsr #18 @ │ │ │ │ │ - @ instruction: 0x1000f8bd │ │ │ │ │ - andle r2, r3, r1, lsl #18 │ │ │ │ │ - @ instruction: 0xf0144628 │ │ │ │ │ - @ instruction: 0x4601f871 │ │ │ │ │ + @ instruction: 0x46040ff8 │ │ │ │ │ + @ instruction: 0xf01bb1c8 │ │ │ │ │ + @ instruction: 0xf1b0f9e9 │ │ │ │ │ + andsle r1, fp, r4, lsl #30 │ │ │ │ │ + vsubw.s8 q9, q0, d2 │ │ │ │ │ + addsmi r0, r8, #4, 6 @ 0x10000000 │ │ │ │ │ + movwcs sp, #12307 @ 0x3013 │ │ │ │ │ + movweq pc, #17088 @ 0x42c0 @ │ │ │ │ │ + mulsle fp, r8, r2 │ │ │ │ │ + vsubw.s8 q9, q0, d1 │ │ │ │ │ + addsmi r0, r8, #4, 6 @ 0x10000000 │ │ │ │ │ + stmdbmi sp, {r1, r2, r8, ip, lr, pc} │ │ │ │ │ + @ instruction: 0x46204479 │ │ │ │ │ + cdp 7, 7, cr15, cr8, cr10, {7} │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldrbtmi r4, [r9], #-2314 @ 0xfffff6f6 │ │ │ │ │ + stmdbmi sl, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xe7f44479 │ │ │ │ │ + b bd88b4 │ │ │ │ │ + @ instruction: 0xf7ea6800 │ │ │ │ │ + strmi lr, [r1], -sl, lsl #22 │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - andcs lr, r1, sl, asr #16 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 1ed9e4 │ │ │ │ │ + strb lr, [sp, r8, ror #28]! │ │ │ │ │ + ldrbtmi r4, [r9], #-2308 @ 0xfffff6fc │ │ │ │ │ + svclt 0x0000e7e7 │ │ │ │ │ + andeq r9, r2, r4, asr r4 │ │ │ │ │ + muleq r2, r6, r4 │ │ │ │ │ + andeq r9, r2, r4, ror r4 │ │ │ │ │ + andeq r9, r2, sl, lsr r4 │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb71b38 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 99e8c0 │ │ │ │ │ + blmi 9c6b54 │ │ │ │ │ + ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9303 │ │ │ │ │ + cmnlt r8, #0, 6 │ │ │ │ │ + andcs sl, r1, r1, lsl #20 │ │ │ │ │ + tstmi r3, r5, asr #4 @ │ │ │ │ │ + ldrbvc pc, [pc, #1607]! @ 1afa7 @ │ │ │ │ │ + stc 7, cr15, [r8, #936] @ 0x3a8 │ │ │ │ │ + cmnlt r8, #48234496 @ 0x2e00000 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7ea4611 │ │ │ │ │ + ldmdbmi fp, {r4, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + cdp 7, 3, cr15, cr4, cr10, {7} │ │ │ │ │ + movwcs r4, #1586 @ 0x632 │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + @ instruction: 0xf06fe87c │ │ │ │ │ + strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ + b fead8938 │ │ │ │ │ + @ instruction: 0x46204914 │ │ │ │ │ + @ instruction: 0xf7ea4479 │ │ │ │ │ + strtmi lr, [sl], -r6, lsr #28 │ │ │ │ │ + strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ + stmda ip!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf06f4620 │ │ │ │ │ + @ instruction: 0xf7ea0102 │ │ │ │ │ + mulcs r1, ip, sl │ │ │ │ │ + blmi 2ad1e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 275234 │ │ │ │ │ + blls f4a24 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, SP_irq │ │ │ │ │ - ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ - bl fed59184 │ │ │ │ │ - andeq sp, r3, r4, ror #15 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, r4, r7 │ │ │ │ │ + mrsle r0, LR_und │ │ │ │ │ + ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ + @ instruction: 0x6006f8bd │ │ │ │ │ + @ instruction: 0x5004f8bd │ │ │ │ │ + @ instruction: 0xf7eae7ca │ │ │ │ │ + svclt 0x0000efb8 │ │ │ │ │ + andeq lr, r3, r2, lsl r0 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r9, r2, r2, lsr #8 │ │ │ │ │ + andeq r9, r2, ip, lsl #8 │ │ │ │ │ + andeq sp, r3, r4, lsr #31 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb723f0 │ │ │ │ │ + bl feb71bf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 65e25c │ │ │ │ │ + bmi 65da60 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r8, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmpl r3, {r2, r9, sl, lr}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 1, cr11, [r1, #-320] @ 0xfffffec0 │ │ │ │ │ orrpl pc, r0, pc, asr #8 │ │ │ │ │ @ instruction: 0xf0144628 │ │ │ │ │ - stmiblt r0!, {r0, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - andcs lr, r1, lr, lsl #25 │ │ │ │ │ + stmiblt r0!, {r0, r1, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7eb4620 │ │ │ │ │ + andcs lr, r1, ip, lsl #17 │ │ │ │ │ @ instruction: 0xf50d4a0d │ │ │ │ │ - blmi 2ef838 │ │ │ │ │ + blmi 2ef03c │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd108 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ @ instruction: 0x4629bd30 │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - strb lr, [r8, r6, asr #19]! │ │ │ │ │ - bl 1cd9208 │ │ │ │ │ - andeq sp, r3, r4, asr r7 │ │ │ │ │ + strb lr, [r8, r4, asr #27]! │ │ │ │ │ + svc 0x0070f7ea │ │ │ │ │ + andeq sp, r3, r0, asr pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r3, lr, lsl r7 │ │ │ │ │ + andeq sp, r3, sl, lsl pc │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi d672c │ │ │ │ │ + blhi d5f30 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcleq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ │ @ instruction: 0xf5ad4a82 │ │ │ │ │ - blmi fe0b269c │ │ │ │ │ + blmi fe0b1ea0 │ │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ @ instruction: 0xf50d4c81 │ │ │ │ │ tstcs r0, r2 │ │ │ │ │ ldrbtmi r3, [ip], #-12 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ │ strtmi r0, [r0], -r0, lsl #6 │ │ │ │ │ - @ instruction: 0xf89ef015 │ │ │ │ │ - vldr.16 s22, [pc, #384] @ 1b438 │ │ │ │ │ - bmi 1ebdc98 │ │ │ │ │ + ldc2 0, cr15, [r8], {21} │ │ │ │ │ + vldr.16 s22, [pc, #384] @ 1ac3c │ │ │ │ │ + bmi 1ebd49c │ │ │ │ │ tstpl r2, sp, lsl #10 @ │ │ │ │ │ tstcc ip, r6, ror fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ mrc 0, 5, r8, cr0, cr13, {6} │ │ │ │ │ @ instruction: 0xf50d0a48 │ │ │ │ │ andlt r5, r5, r2, lsl #26 │ │ │ │ │ - blhi d65d8 │ │ │ │ │ + blhi d5ddc │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ strtmi r4, [r0], -pc, ror #18 │ │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ │ - @ instruction: 0x4604e9ba │ │ │ │ │ + @ instruction: 0x4604edb8 │ │ │ │ │ sbcsle r2, lr, r0, lsl #16 │ │ │ │ │ svcne 0x002fad24 │ │ │ │ │ strtmi lr, [r2], -r6 │ │ │ │ │ tstpl r0, pc, asr #8 @ │ │ │ │ │ - @ instruction: 0xf7e94638 │ │ │ │ │ - ldmdblt r0, {r1, r2, r3, r6, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + ldmdblt r0, {r2, r3, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - stmdacs r0, {r1, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - ldc 0, cr13, [pc, #972] @ 1b6e4 │ │ │ │ │ + stmdacs r0, {r3, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + ldc 0, cr13, [pc, #972] @ 1aee8 │ │ │ │ │ @ instruction: 0x46208a5f │ │ │ │ │ - svc 0x003cf7e9 │ │ │ │ │ + bl ed8acc │ │ │ │ │ stmdbmi r2!, {r0, r1, r3, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrtmi r2, [r8], -r4, lsl #4 │ │ │ │ │ - @ instruction: 0xf0044479 │ │ │ │ │ - stmdacs r0, {r0, r1, r3, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0054479 │ │ │ │ │ + stmdacs r0, {r0, r2, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmdbmi pc, {r2, r3, r5, r6, r7, r8, ip, lr, pc}^ @ │ │ │ │ │ - beq 105776c │ │ │ │ │ + beq 1056f70 │ │ │ │ │ @ instruction: 0xf1a54638 │ │ │ │ │ mrcge 3, 0, r0, cr4, cr8, {0} │ │ │ │ │ @ instruction: 0xf1a59306 │ │ │ │ │ @ instruction: 0xf1a50710 │ │ │ │ │ @ instruction: 0xf1a50328 │ │ │ │ │ movwls r0, #18720 @ 0x4920 │ │ │ │ │ ldmdaeq r0!, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ teqeq r8, #1073741865 @ 0x40000029 @ │ │ │ │ │ movwls r4, #9337 @ 0x2479 │ │ │ │ │ - blge 4c5b98 │ │ │ │ │ + blge 4c539c │ │ │ │ │ movwls r9, #1537 @ 0x601 │ │ │ │ │ smlsdls r7, r3, r6, r4 │ │ │ │ │ andsls pc, r4, sp, asr #17 │ │ │ │ │ andhi pc, ip, sp, asr #17 │ │ │ │ │ - stmib r4!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stcl 7, cr15, [r2, #936]! @ 0x3a8 │ │ │ │ │ bicle r2, lr, sl, lsl #16 │ │ │ │ │ - bls 3c1fbc │ │ │ │ │ + bls 3c17c0 │ │ │ │ │ ldmne r2, {r0, r4, r8, fp, ip, pc}^ │ │ │ │ │ ldmdb r5, {r0, r1, r2, r3, r8, r9, fp, ip, pc}^ │ │ │ │ │ - bl 10de3b4 │ │ │ │ │ - blls 49b790 │ │ │ │ │ + bl 10ddbb8 │ │ │ │ │ + blls 49af94 │ │ │ │ │ ldc 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ │ - bls 4e16e0 │ │ │ │ │ - bl 107ffbc │ │ │ │ │ + bls 4e0ee4 │ │ │ │ │ + bl 107f7c0 │ │ │ │ │ @ instruction: 0xf8550202 │ │ │ │ │ tstls fp, ip, lsl ip │ │ │ │ │ @ instruction: 0xf8559909 │ │ │ │ │ @ instruction: 0xf8553c20 │ │ │ │ │ @ instruction: 0xf855bc24 │ │ │ │ │ strls r5, [sp, #-3088] @ 0xfffff3f0 │ │ │ │ │ streq lr, [lr, #-2833] @ 0xfffff4ef │ │ │ │ │ stcne 8, cr15, [r8], {87} @ 0x57 │ │ │ │ │ - bl 10bf7ec │ │ │ │ │ - bl 55b7c0 │ │ │ │ │ + bl 10beff0 │ │ │ │ │ + bl 55afc4 │ │ │ │ │ movwls r0, #42252 @ 0xa50c │ │ │ │ │ tsteq r1, fp, asr #22 │ │ │ │ │ - blls 2e1780 │ │ │ │ │ + blls 2e0f84 │ │ │ │ │ stcls 8, cr15, [r4], {87} @ 0x57 │ │ │ │ │ tsteq r1, r3, asr #22 │ │ │ │ │ @ instruction: 0xf8d79b0c │ │ │ │ │ stmiane sp!, {r2, sp, pc}^ │ │ │ │ │ - bl 1282004 │ │ │ │ │ + bl 1281808 │ │ │ │ │ stmdbls sp, {r0, r8, r9, sl} │ │ │ │ │ ldmdbls r4, {r0, r2, r3, r5, r6, fp, ip} │ │ │ │ │ streq lr, [r7, -sl, asr #22] │ │ │ │ │ ldmdbls r5, {r0, r1, r3, r4, r6, fp, ip} │ │ │ │ │ tsteq r1, r2, asr #22 │ │ │ │ │ stccs 8, cr15, [r8], {88} @ 0x58 │ │ │ │ │ @ instruction: 0xf858189b │ │ │ │ │ - bl 1066410 │ │ │ │ │ - bl 4db80c │ │ │ │ │ - bl 101c040 │ │ │ │ │ - bl 4db410 │ │ │ │ │ - blls 29cc40 │ │ │ │ │ - bleq 56140 │ │ │ │ │ - blls 2e17f0 │ │ │ │ │ - bl 1101c4c │ │ │ │ │ + bl 1065c14 │ │ │ │ │ + bl 4db010 │ │ │ │ │ + bl 101b844 │ │ │ │ │ + bl 4dac14 │ │ │ │ │ + blls 29c444 │ │ │ │ │ + bleq 55944 │ │ │ │ │ + blls 2e0ff4 │ │ │ │ │ + bl 1101450 │ │ │ │ │ stmdbls sp, {r0, r1, r3, r8, r9} │ │ │ │ │ - bmi 9216fc │ │ │ │ │ + bmi 920f00 │ │ │ │ │ stmdaeq r3, {r0, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r1, [sl], #-2166 @ 0xfffff78a │ │ │ │ │ stmdaeq r8, {r1, r3, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 55b7c │ │ │ │ │ + beq 55380 │ │ │ │ │ @ instruction: 0xf17a2801 │ │ │ │ │ - blle 99c03c │ │ │ │ │ + blle 99b840 │ │ │ │ │ ldrdcc lr, [r2, -r2] │ │ │ │ │ @ instruction: 0xf1712b01 │ │ │ │ │ - blle 81bc48 │ │ │ │ │ + blle 81b44c │ │ │ │ │ stmdbeq r0, {r1, r2, r4, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 2d61f0 │ │ │ │ │ + beq 2d59f4 │ │ │ │ │ svceq 0x0001f1b9 │ │ │ │ │ andeq pc, r0, #-2147483618 @ 0x8000001e │ │ │ │ │ - bne ffa520b8 │ │ │ │ │ + bne ffa518bc │ │ │ │ │ tsteq r1, r7, ror #22 │ │ │ │ │ - stcl 7, cr15, [lr], #-936 @ 0xfffffc58 │ │ │ │ │ - bleq 65656c │ │ │ │ │ + stmda ip!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 655d70 │ │ │ │ │ ldrbmi r4, [r1], -r8, asr #12 │ │ │ │ │ - stcl 7, cr15, [r8], #-936 @ 0xfffffc58 │ │ │ │ │ - bleq 5d6578 │ │ │ │ │ - blvc 1d6e98 │ │ │ │ │ - blhi ff216f58 │ │ │ │ │ + stmda r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 5d5d7c │ │ │ │ │ + blvc 1d669c │ │ │ │ │ + blhi ff21675c │ │ │ │ │ ldrbtmi r4, [fp], #-2830 @ 0xfffff4f2 │ │ │ │ │ stmdavs r0, {r0, r1, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ strpl lr, [r2, -r3, asr #19] │ │ │ │ │ - ldc 7, cr14, [pc, #284] @ 1b5a8 │ │ │ │ │ + ldc 7, cr14, [pc, #284] @ 1adac │ │ │ │ │ ldrb r8, [r5, r2, lsl #20]! │ │ │ │ │ - b 165943c │ │ │ │ │ + cdp 7, 5, cr15, cr6, cr10, {7} │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ - andeq sp, r3, r2, asr #13 │ │ │ │ │ + @ instruction: 0x0003debe │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r2, lsl #22 │ │ │ │ │ - muleq r3, r4, r6 │ │ │ │ │ - andeq r7, r2, r4, lsl #4 │ │ │ │ │ - andeq r8, r2, r8, lsl #21 │ │ │ │ │ - andeq r8, r2, r0, ror #20 │ │ │ │ │ - andeq sp, r3, r6, asr #30 │ │ │ │ │ - strdeq sp, [r3], -r2 │ │ │ │ │ + andeq r9, r2, r2, lsl #6 │ │ │ │ │ + muleq r3, r0, lr │ │ │ │ │ + andeq r7, r2, r0, lsl #20 │ │ │ │ │ + andeq r9, r2, r8, lsl #5 │ │ │ │ │ + andeq r9, r2, r0, ror #4 │ │ │ │ │ + andeq lr, r3, sl, asr #14 │ │ │ │ │ + strdeq lr, [r3], -r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb7e0d0 │ │ │ │ │ + bl feb7d8d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ andcs fp, r0, #16, 6 @ 0x40000000 │ │ │ │ │ - @ instruction: 0xf7e94611 │ │ │ │ │ - @ instruction: 0xf013ef5c │ │ │ │ │ - ldmdbmi r8, {r0, r1, r2, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7ea4611 │ │ │ │ │ + @ instruction: 0xf014eb5a │ │ │ │ │ + ldmdbmi r8, {r0, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7ea4479 │ │ │ │ │ - stccs 8, cr14, [r1, #-504] @ 0xfffffe08 │ │ │ │ │ + stccs 12, cr14, [r1, #-496] @ 0xfffffe10 │ │ │ │ │ svclt 0x00b8462a │ │ │ │ │ strtmi r2, [r0], -r1, lsl #4 │ │ │ │ │ @ instruction: 0xf7ea17d3 │ │ │ │ │ - @ instruction: 0xf06feac2 │ │ │ │ │ + @ instruction: 0xf06feec0 │ │ │ │ │ strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r0], #932 @ 0x3a4 │ │ │ │ │ + stmia lr!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mrc2 7, 5, pc, cr2, cr15, {7} │ │ │ │ │ - beq ff056fe0 │ │ │ │ │ - bhi 1056fd0 │ │ │ │ │ - blx 4570d8 │ │ │ │ │ + beq ff0567e4 │ │ │ │ │ + bhi 10567d4 │ │ │ │ │ + blx 4568dc │ │ │ │ │ andcs sp, r1, r3, lsl #20 │ │ │ │ │ - blhi d6810 │ │ │ │ │ + blhi d6014 │ │ │ │ │ stmdbmi r9, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmda lr, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - beq ff257008 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - strtmi lr, [r0], -r4, lsr #30 │ │ │ │ │ + mrrc 7, 14, pc, ip, cr10 @ │ │ │ │ │ + beq ff25680c │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strtmi lr, [r0], -r2, lsr #22 │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ - ldcl 7, cr15, [r4], {233} @ 0xe9 │ │ │ │ │ + ldm r2, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strb r2, [fp, r1]! │ │ │ │ │ - andeq r8, r2, ip, lsl #18 │ │ │ │ │ - ldrdeq r8, [r2], -r6 │ │ │ │ │ - ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ + andeq r9, r2, ip, lsl #2 │ │ │ │ │ + ldrdeq r9, [r2], -r6 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb71f54 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 91eb3c │ │ │ │ │ + blmi 946fdc │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #120, 6 @ 0xe0000001 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + b febd8d20 │ │ │ │ │ + strbtmi fp, [r9], -r8, asr #6 │ │ │ │ │ + stc 7, cr15, [r6, #936]! @ 0x3a8 │ │ │ │ │ + bllt 82c598 │ │ │ │ │ + strmi r4, [r1], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + ldmdbmi r9, {r1, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + stc 7, cr15, [r6], #-936 @ 0xfffffc58 │ │ │ │ │ + strtmi r9, [fp], -r6, lsl #20 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + @ instruction: 0xf06fee6e │ │ │ │ │ + strtmi r0, [r0], -r2, lsl #2 │ │ │ │ │ + ldm ip, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x46204912 │ │ │ │ │ + @ instruction: 0xf7ea4479 │ │ │ │ │ + bls 215e18 │ │ │ │ │ + strtmi r4, [r0], -fp, lsr #12 │ │ │ │ │ + cdp 7, 5, cr15, cr14, cr10, {7} │ │ │ │ │ + @ instruction: 0xf06f4620 │ │ │ │ │ + @ instruction: 0xf7ea0102 │ │ │ │ │ + andcs lr, r1, lr, lsl #17 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 1ed5fc │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 774e44 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_irq │ │ │ │ │ + ldclt 0, cr11, [r0, #-124]! @ 0xffffff84 │ │ │ │ │ + stc 7, cr15, [ip, #936]! @ 0x3a8 │ │ │ │ │ + strdeq sp, [r3], -r8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r8, r2, r2, lsr pc │ │ │ │ │ + andeq r8, r2, r0, ror #27 │ │ │ │ │ + andeq sp, r3, r4, lsl #23 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb72008 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 6ded30 │ │ │ │ │ + blmi 707040 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #38939 @ 0x981b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #184, 2 @ 0x2e │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + b 1558dd4 │ │ │ │ │ + orrlt r4, r0, r5, lsl #12 │ │ │ │ │ + eorcs r2, r0, #0, 2 │ │ │ │ │ + @ instruction: 0xf7ea4668 │ │ │ │ │ + @ instruction: 0x4601ea5c │ │ │ │ │ + @ instruction: 0xf0154628 │ │ │ │ │ + @ instruction: 0xb198fad3 │ │ │ │ │ + movwcs lr, #27101 @ 0x69dd │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + andcs lr, r1, r8, lsl lr │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 2ad684 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 274ec8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_und │ │ │ │ │ + ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ + movwcs r2, #512 @ 0x200 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + strb lr, [sl, r4, lsl #28]! │ │ │ │ │ + stcl 7, cr15, [r4, #-936]! @ 0xfffffc58 │ │ │ │ │ + andeq sp, r3, r4, asr #22 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sp, r3, r0, lsl #22 │ │ │ │ │ + ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f0f8cc │ │ │ │ │ - strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ + svceq 0x00b0f8cc │ │ │ │ │ + addlt r4, ip, r2, lsl #21 │ │ │ │ │ + ldrbtmi r4, [sl], #-2946 @ 0xfffff47e │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f930b │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + andcs sp, r0, #78 @ 0x4e │ │ │ │ │ + strmi r2, [r6], -r1, lsl #2 │ │ │ │ │ + b 3d8e60 │ │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ + tstcs r2, r6, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4630 │ │ │ │ │ + stmdacs r5, {r2, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf04fbf18 │ │ │ │ │ + @ instruction: 0xf0000900 │ │ │ │ │ + andcs r8, r0, #156 @ 0x9c │ │ │ │ │ + @ instruction: 0x46114630 │ │ │ │ │ + @ instruction: 0xf7ea466f │ │ │ │ │ + @ instruction: 0x4668ea5a │ │ │ │ │ + stc2 0, cr15, [r8], #-24 @ 0xffffffe8 │ │ │ │ │ + stmdavc r5!, {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ │ + beq 97028 │ │ │ │ │ + @ instruction: 0xf04fb30d │ │ │ │ │ + @ instruction: 0xf1b80800 │ │ │ │ │ + rsble r0, r1, r0, lsl #30 │ │ │ │ │ + tstle r0, r8, lsr #11 │ │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ │ + @ instruction: 0xf814d140 │ │ │ │ │ + @ instruction: 0xb1a55f01 │ │ │ │ │ + svclt 0x00182d22 │ │ │ │ │ + cmple r5, r7, lsr #26 │ │ │ │ │ + svccc 0x0001f814 │ │ │ │ │ + adcmi fp, fp, #-1073741798 @ 0xc000001a │ │ │ │ │ + @ instruction: 0x46a8d0f3 │ │ │ │ │ + ldclcs 6, cr4, [ip, #-116] @ 0xffffff8c │ │ │ │ │ + @ instruction: 0x4629d053 │ │ │ │ │ + @ instruction: 0xf0074638 │ │ │ │ │ + @ instruction: 0xf814f839 │ │ │ │ │ + stccs 15, cr5, [r0, #-4] │ │ │ │ │ + ldrtmi sp, [r8], -r2, ror #3 │ │ │ │ │ + ldc2l 0, cr15, [ip], #-24 @ 0xffffffe8 │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4638d154 │ │ │ │ │ + stc2 0, cr15, [lr], {6} │ │ │ │ │ + and r2, r0, r1 │ │ │ │ │ + bmi 15e2f50 │ │ │ │ │ + ldrbtmi r4, [sl], #-2901 @ 0xfffff4ab │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, fp, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + addshi pc, lr, r0, asr #32 │ │ │ │ │ + pop {r2, r3, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf1b987f0 │ │ │ │ │ + sbcle r0, pc, r0, lsl #30 │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf812f007 │ │ │ │ │ + svccc 0x0001f814 │ │ │ │ │ + sbcsle r2, r8, r0, lsl #22 │ │ │ │ │ + bicle r4, sl, fp, lsr #5 │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf808f007 │ │ │ │ │ + svcpl 0x0001f814 │ │ │ │ │ + sbcle r2, lr, r0, lsl #26 │ │ │ │ │ + svclt 0x00182d22 │ │ │ │ │ + rscle r2, r9, r7, lsr #26 │ │ │ │ │ + andsle r2, r2, ip, asr sp │ │ │ │ │ + movweq pc, #37285 @ 0x91a5 @ │ │ │ │ │ + svclt 0x00182d20 │ │ │ │ │ + ldmdble r4, {r2, r8, r9, fp, sp}^ │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xfff4f006 │ │ │ │ │ + svcpl 0x0001f814 │ │ │ │ │ + adcsle r2, sl, r0, lsl #26 │ │ │ │ │ + svclt 0x00182d27 │ │ │ │ │ + sbcsle r2, r2, r2, lsr #26 │ │ │ │ │ + @ instruction: 0xf04fe7ea │ │ │ │ │ + stmdavc r1!, {fp}^ │ │ │ │ │ + svclt 0x00182922 │ │ │ │ │ + eorle r2, pc, ip, asr r9 @ │ │ │ │ │ + @ instruction: 0x4638215c │ │ │ │ │ + @ instruction: 0xffe0f006 │ │ │ │ │ + svcpl 0x0001f814 │ │ │ │ │ + adcle r2, r6, r0, lsl #26 │ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ │ + strb sp, [r7, r6, lsl #3]! │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + @ instruction: 0x4601fbbd │ │ │ │ │ + @ instruction: 0xf7ea4630 │ │ │ │ │ + @ instruction: 0x4652eaf6 │ │ │ │ │ + @ instruction: 0xf06f4630 │ │ │ │ │ + ldrbne r0, [r3, r1, lsl #2] │ │ │ │ │ + bl fff58fb0 │ │ │ │ │ + stmdbmi r9!, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ │ + b ffa58fbc │ │ │ │ │ + ldrtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + stc 7, cr15, [ip, #-936] @ 0xfffffc58 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4630 │ │ │ │ │ + @ instruction: 0xf06fea40 │ │ │ │ │ + strmi r0, [r1], r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ea4630 │ │ │ │ │ + smlsldx lr, lr, sl, fp @ │ │ │ │ │ + svceq 0x0000f1b9 │ │ │ │ │ + strcc sp, [r1], #-297 @ 0xfffffed7 │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + @ instruction: 0xf814ffad │ │ │ │ │ + stccs 15, cr5, [r0, #-4] │ │ │ │ │ + svcge 0x0073f43f │ │ │ │ │ + svceq 0x0000f1b8 │ │ │ │ │ + svcge 0x0052f47f │ │ │ │ │ + @ instruction: 0x4638e7b2 │ │ │ │ │ + blx ffad7076 │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + ldmdblt r8, {r0, r1, r3, r4, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + ldr pc, [pc, r9, lsr #23] │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + @ instruction: 0x4601fb7d │ │ │ │ │ + @ instruction: 0xf7ea4630 │ │ │ │ │ + @ instruction: 0x4652eab6 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + @ instruction: 0x17d34630 │ │ │ │ │ + beq 974b0 │ │ │ │ │ + bl feed9034 │ │ │ │ │ + cmpcs ip, sl, ror #15 │ │ │ │ │ + @ instruction: 0xf0064638 │ │ │ │ │ + @ instruction: 0xf814ff83 │ │ │ │ │ + stmdbcs r0, {r0, r8, r9, sl, fp, ip} │ │ │ │ │ + strb sp, [r8, -lr, asr #3] │ │ │ │ │ + mrrc 7, 14, pc, r0, cr10 @ │ │ │ │ │ + @ instruction: 0x0003daba │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sp, r3, r6, lsl #20 │ │ │ │ │ + strdeq r8, [r2], -sl │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ + bl feb722bc │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + @ instruction: 0x46040ff8 │ │ │ │ │ + @ instruction: 0xf01ab168 │ │ │ │ │ + @ instruction: 0xf5a0fde7 │ │ │ │ │ + stmdacc r1, {r7, sp} │ │ │ │ │ + svclt 0x00842803 │ │ │ │ │ + ldrmi r2, [r3], -r0, lsl #4 │ │ │ │ │ + strtmi sp, [r0], -r4, lsl #18 │ │ │ │ │ + stcl 7, cr15, [lr], {234} @ 0xea │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ + eorcs pc, r0, r3, asr r8 @ │ │ │ │ │ + ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ + stcl 7, cr15, [r4], {234} @ 0xea │ │ │ │ │ + ldrb r2, [r4, r1]! │ │ │ │ │ + andeq r9, r2, lr, asr r7 │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb72304 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 79ef8c │ │ │ │ │ + blmi 7c7360 │ │ │ │ │ + ldrbtmi r2, [sl], #-2050 @ 0xfffff7fe │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9313 │ │ │ │ │ + andle r0, fp, r0, lsl #6 │ │ │ │ │ + blmi 66d98c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 4f5194 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + @ instruction: 0xd1250300 │ │ │ │ │ + ldcllt 0, cr11, [r0, #-80]! @ 0xffffffb0 │ │ │ │ │ + ldrbtmi r4, [fp], #-2837 @ 0xfffff4eb │ │ │ │ │ + stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ │ + cdpge 0, 0, cr13, cr3, cr14, {7} │ │ │ │ │ + subcs r4, r0, #4, 12 @ 0x400000 │ │ │ │ │ + ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ + ldm r0, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x46234a10 │ │ │ │ │ + ldrbtmi r2, [sl], #-320 @ 0xfffffec0 │ │ │ │ │ + @ instruction: 0xf0034630 │ │ │ │ │ + @ instruction: 0x4631fed7 │ │ │ │ │ + @ instruction: 0xf7ea4628 │ │ │ │ │ + strtmi lr, [r8], -r4, lsr #25 │ │ │ │ │ + movwcs r2, #514 @ 0x202 │ │ │ │ │ + stc 7, cr15, [r6], {234} @ 0xea │ │ │ │ │ + ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ │ + strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ea9300 │ │ │ │ │ + strb lr, [pc, r0, lsr #22] │ │ │ │ │ + bl ff85912c │ │ │ │ │ + andeq sp, r3, r6, asr #16 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sp, r3, r4, lsr r8 │ │ │ │ │ + andeq lr, r3, lr, asr #4 │ │ │ │ │ + @ instruction: 0x00028cbe │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb723a0 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi c1f048 │ │ │ │ │ + blmi c473f4 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + tstls r1, #1769472 @ 0x1b0000 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + blmi b8783c │ │ │ │ │ + strmi r2, [r4], -r2, lsl #2 │ │ │ │ │ + andsvs r4, r8, fp, ror r4 │ │ │ │ │ + svc 0x00c2f7e9 │ │ │ │ │ + biclt r2, r0, r2, lsl #2 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + smlabtcs r1, lr, r8, lr │ │ │ │ │ + strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ + stmia r8, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + biclt r4, r5, r6, lsl #12 │ │ │ │ │ + eorsle r2, r3, r2, lsl #16 │ │ │ │ │ + blmi 86da74 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 475258 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + teqle r5, r0, lsl #6 │ │ │ │ │ + andslt r2, r2, r0 │ │ │ │ │ + @ instruction: 0x4620bd70 │ │ │ │ │ + stmdb r4, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + mvnle r2, r6, lsl #16 │ │ │ │ │ + strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ + stmia lr!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stcge 6, cr4, [r1, #-24] @ 0xffffffe8 │ │ │ │ │ + tstcs r0, r0, asr #4 │ │ │ │ │ + @ instruction: 0xf7ea4628 │ │ │ │ │ + bmi 5d53c8 │ │ │ │ │ + cmpcs r0, r3, lsr r6 │ │ │ │ │ + @ instruction: 0x4628447a │ │ │ │ │ + cdp2 0, 7, cr15, cr0, cr3, {0} │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + svc 0x0098f7e9 │ │ │ │ │ + strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + stmda lr!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bicsle r2, r1, r2, lsl #28 │ │ │ │ │ + ldrtmi r4, [r0], -lr, lsl #18 │ │ │ │ │ + @ instruction: 0xf7e94479 │ │ │ │ │ + @ instruction: 0xe7cbef38 │ │ │ │ │ + andle r2, r5, r1, lsl #26 │ │ │ │ │ + bicle r2, r7, r2, lsl #26 │ │ │ │ │ @ instruction: 0xf7e92101 │ │ │ │ │ - andcs lr, r0, #2976 @ 0xba0 │ │ │ │ │ - tstcs r2, r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r0, {r2, r4, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - andcs fp, r0, r8, lsl #30 │ │ │ │ │ - ldclt 1, cr13, [r8, #-0] │ │ │ │ │ + @ instruction: 0xe7c3ef30 │ │ │ │ │ + @ instruction: 0xf7e92100 │ │ │ │ │ + ldr lr, [pc, ip, lsr #30]! │ │ │ │ │ + bl 1bd9210 │ │ │ │ │ + andeq sp, r3, ip, lsr #15 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq lr, r3, r8, asr #3 │ │ │ │ │ + andeq sp, r3, r0, ror r7 │ │ │ │ │ + strdeq r8, [r2], -r0 │ │ │ │ │ + @ instruction: 0xfffffeb5 │ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00b8f8cc │ │ │ │ │ + svclt 0x00182900 │ │ │ │ │ + strmi r2, [lr], -r0, lsl #16 │ │ │ │ │ + @ instruction: 0x461449b3 │ │ │ │ │ + @ instruction: 0xb0894ab3 │ │ │ │ │ + svclt 0x000c4479 │ │ │ │ │ + movwcs r2, #769 @ 0x301 │ │ │ │ │ + svclt 0x00082c00 │ │ │ │ │ + movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ + ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9207 │ │ │ │ │ + blcs 1babc │ │ │ │ │ + stmdavs r7!, {r4, r6, r8, ip, lr, pc} │ │ │ │ │ + suble r2, sp, r0, lsl #30 │ │ │ │ │ + ldrdlt pc, [r8], -r4 │ │ │ │ │ + svceq 0x0000f1bb │ │ │ │ │ + stmdavc r3, {r3, r6, ip, lr, pc} │ │ │ │ │ + blcs bacae8 │ │ │ │ │ + stmdavc r3, {r0, r2, r8, ip, lr, pc}^ │ │ │ │ │ + svclt 0x00182b5c │ │ │ │ │ + svclt 0x00082b2f │ │ │ │ │ + stmdbvs r3!, {r1, r8, sl, ip, sp} │ │ │ │ │ + @ instruction: 0xf0002b01 │ │ │ │ │ + blcs 3b548 │ │ │ │ │ + @ instruction: 0xf04fbf0c │ │ │ │ │ + @ instruction: 0xf04f0802 │ │ │ │ │ + bmi fe79d304 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf04f4638 │ │ │ │ │ + ldrbtmi r0, [sl], #-2304 @ 0xfffff700 │ │ │ │ │ + svc 0x00e0f7e9 │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + stmdb sl!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x46384659 │ │ │ │ │ + stmdb r6!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andcs r4, r1, #78643200 @ 0x4b00000 │ │ │ │ │ + ldrtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ + stmdbls r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + b ffc592d0 │ │ │ │ │ + stmdblt r0!, {r1, r7, r9, sl, lr}^ │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + bllt 4554d0 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + strdcs lr, [r1], -r2 │ │ │ │ │ + strbmi lr, [sl], -sp │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + strmi lr, [r3], -r8, lsl #16 │ │ │ │ │ + ldrbmi r4, [sl], -r7, lsl #17 │ │ │ │ │ + ldrbtmi r4, [r8], #-1577 @ 0xfffff9d7 │ │ │ │ │ + @ instruction: 0xff0cf003 │ │ │ │ │ + bmi fe163364 │ │ │ │ │ + ldrbtmi r4, [sl], #-2945 @ 0xfffff47f │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r7, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + rscshi pc, r5, r0, asr #32 │ │ │ │ │ + pop {r0, r3, ip, sp, pc} │ │ │ │ │ + usub8mi r8, r2, r0 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7e94638 │ │ │ │ │ + strmi lr, [r1], -ip, ror #31 │ │ │ │ │ + @ instruction: 0xf0044628 │ │ │ │ │ + @ instruction: 0x4683fe31 │ │ │ │ │ + bicle r2, pc, r0, lsl #16 │ │ │ │ │ + ldrtmi r2, [r8], -r5, lsl #2 │ │ │ │ │ + ldmda r6!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + eorsle r2, lr, r5, lsl #16 │ │ │ │ │ + b 4fd474 │ │ │ │ │ + sbcle r0, r5, r8, lsl #30 │ │ │ │ │ + @ instruction: 0xf06f69a2 │ │ │ │ │ + ldrtmi r0, [r8], -r2, lsl #2 │ │ │ │ │ + @ instruction: 0x61a23201 │ │ │ │ │ + @ instruction: 0xf7ea17d3 │ │ │ │ │ + tstcs r6, r2, lsr #20 │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + stmdacs r6, {r2, r5, r6, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4601d1bb │ │ │ │ │ + @ instruction: 0xf7e94638 │ │ │ │ │ + strtmi lr, [r9], -sl, asr #29 │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + ldmdahi r1!, {r1, r2, r8, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf1a14638 │ │ │ │ │ + blx fec5b7e8 │ │ │ │ │ + stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ + svc 0x0030f7e9 │ │ │ │ │ + andcs r2, r1, #0, 6 │ │ │ │ │ + mrscs r9, LR_svc │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + @ instruction: 0xf04fe9e2 │ │ │ │ │ + @ instruction: 0x463831ff │ │ │ │ │ + ldmda r0, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ + stmib sl, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svclt 0x00181e20 │ │ │ │ │ + str r2, [r4, r1]! │ │ │ │ │ + bcs bd4e4 │ │ │ │ │ + @ instruction: 0x4698d091 │ │ │ │ │ + bge 1d51c8 │ │ │ │ │ + ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ + andslt pc, r8, sp, asr #17 │ │ │ │ │ + svc 0x0052f7e9 │ │ │ │ │ + addsle r2, r5, r0, lsl #16 │ │ │ │ │ + bcs 41c50 │ │ │ │ │ + ldmdbmi r0, {r1, r4, r7, ip, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf0044479 │ │ │ │ │ + @ instruction: 0xb110fdd9 │ │ │ │ │ + andcc r9, r1, #24576 @ 0x6000 │ │ │ │ │ + tstcs r5, r5, lsl r4 │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + vmlsne.f64 d14, d19, d24 │ │ │ │ │ + bmi 12d2af0 │ │ │ │ │ + stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + ldrmi r4, [sl], r9, asr #18 │ │ │ │ │ + stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + ldrbtmi r8, [r9], #-1539 @ 0xfffff9fd │ │ │ │ │ + tstcs r0, r2, lsl #2 │ │ │ │ │ + strmi r9, [r8], r5, lsl #8 │ │ │ │ │ + @ instruction: 0x4693465c │ │ │ │ │ + @ instruction: 0x465ae034 │ │ │ │ │ + tsteq r2, pc, rrx @ │ │ │ │ │ + strcs r4, [r0], #-1592 @ 0xfffff9c8 │ │ │ │ │ + svc 0x0022f7e9 │ │ │ │ │ + ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ + stmia ip!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x46384631 │ │ │ │ │ + stmia r8!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andcs r4, r1, #36700160 @ 0x2300000 │ │ │ │ │ + ldrtmi r2, [r8], -r2, lsl #2 │ │ │ │ │ + strmi lr, [r0], #-2509 @ 0xfffff633 │ │ │ │ │ + b cd944c │ │ │ │ │ + cmple r0, r0, lsl #16 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7e94638 │ │ │ │ │ + strcs lr, [r1], -r8, lsr #31 │ │ │ │ │ + bllt e2ccc8 │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + @ instruction: 0xf7ea4638 │ │ │ │ │ + @ instruction: 0xf06fe932 │ │ │ │ │ + ldrtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + svclt 0x00d445ca │ │ │ │ │ + @ instruction: 0xf0062600 │ │ │ │ │ + @ instruction: 0xf7ea0601 │ │ │ │ │ + @ instruction: 0xf119e928 │ │ │ │ │ + @ instruction: 0xf1480901 │ │ │ │ │ + orrlt r0, lr, #0, 16 │ │ │ │ │ + strbmi r4, [r3], -sl, asr #12 │ │ │ │ │ + ldrtmi r2, [r8], -r5, lsl #2 │ │ │ │ │ + b 259494 │ │ │ │ │ + @ instruction: 0xf04f2200 │ │ │ │ │ + @ instruction: 0x463831ff │ │ │ │ │ + svc 0x0034f7e9 │ │ │ │ │ + stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ + @ instruction: 0xf084d1bb │ │ │ │ │ + @ instruction: 0xf0060601 │ │ │ │ │ + ldrb r0, [ip, r1, lsl #12] │ │ │ │ │ + @ instruction: 0xf04f2200 │ │ │ │ │ + @ instruction: 0x463831ff │ │ │ │ │ + svc 0x0026f7e9 │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - @ instruction: 0xf9f8f015 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 6, cr15, cr0, cr9, {7} │ │ │ │ │ - ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ + stc2l 0, cr15, [ip, #-16]! │ │ │ │ │ + vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ + svclt 0x00181e06 │ │ │ │ │ + stmdbeq r4!, {r0, r9, sl, sp}^ │ │ │ │ │ + strtmi lr, [r2], -r6, asr #15 │ │ │ │ │ + mvnscc pc, pc, asr #32 │ │ │ │ │ + @ instruction: 0xf7e94638 │ │ │ │ │ + shadd16mi lr, r2, r6 │ │ │ │ │ + strtmi r4, [r9], -r3, lsl #12 │ │ │ │ │ + @ instruction: 0xf0039802 │ │ │ │ │ + @ instruction: 0xe7b1fe1b │ │ │ │ │ + stcls 6, cr4, [r5], {163} @ 0xa3 │ │ │ │ │ + @ instruction: 0x8603e9dd │ │ │ │ │ + svceq 0x0000f1bb │ │ │ │ │ + svcge 0x0028f43f │ │ │ │ │ + @ instruction: 0xf06f4638 │ │ │ │ │ + @ instruction: 0xf7ea0101 │ │ │ │ │ + andcs lr, r2, r4, ror #17 │ │ │ │ │ + @ instruction: 0xf7eae6ff │ │ │ │ │ + svclt 0x0000e9f0 │ │ │ │ │ + @ instruction: 0x0003d6b8 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r8, r2, r6, lsr #22 │ │ │ │ │ + ldrdeq r8, [r2], -r6 │ │ │ │ │ + strdeq sp, [r3], -r2 │ │ │ │ │ + andeq r6, r2, ip, lsl pc │ │ │ │ │ + andeq r8, r2, r8, asr #19 │ │ │ │ │ + andeq r8, r2, sl, asr #19 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00b8f8cc │ │ │ │ │ + addlt r4, ip, ip, lsr #20 │ │ │ │ │ + ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f930b │ │ │ │ │ + stmdacs r0, {r8, r9} │ │ │ │ │ + andcs sp, r0, #61 @ 0x3d │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + cdp 7, 8, cr15, cr14, cr9, {7} │ │ │ │ │ + movslt r4, #5242880 @ 0x500000 │ │ │ │ │ + mrscs r2, R10_usr │ │ │ │ │ + @ instruction: 0xf7e94620 │ │ │ │ │ + strmi lr, [r6], -r8, lsl #29 │ │ │ │ │ + andcs fp, r0, #120, 6 @ 0xe0000001 │ │ │ │ │ + strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strmi r2, [r0], r0, lsl #4 │ │ │ │ │ + strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ + strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ + cdp 7, 13, cr15, cr2, cr9, {7} │ │ │ │ │ + @ instruction: 0x46204919 │ │ │ │ │ + @ instruction: 0xf7ea4479 │ │ │ │ │ + blge d5f68 │ │ │ │ │ + strtmi r9, [r8], -r0, lsl #6 │ │ │ │ │ + andcs r4, r1, #22528 @ 0x5800 │ │ │ │ │ + strcs r4, [r0, #-1601] @ 0xfffff9bf │ │ │ │ │ + strls r4, [r2], #-1147 @ 0xfffffb85 │ │ │ │ │ + strls r9, [r6, -r4, lsl #12] │ │ │ │ │ + @ instruction: 0xf0149508 │ │ │ │ │ + @ instruction: 0xf06ff861 │ │ │ │ │ + strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + stm r4, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bls 22cea0 │ │ │ │ │ + @ instruction: 0xf7ea462b │ │ │ │ │ + andcs lr, r2, ip, lsr #20 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 22de5c │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 2f56a0 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, LR_svc │ │ │ │ │ + pop {r2, r3, ip, sp, pc} │ │ │ │ │ + @ instruction: 0xf7ea81f0 │ │ │ │ │ + svclt 0x0000e97e │ │ │ │ │ + @ instruction: 0x0003d3ba │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r7, r2, r8, lsl #31 │ │ │ │ │ + @ instruction: 0xfffffc79 │ │ │ │ │ + andeq sp, r3, r8, lsr #6 │ │ │ │ │ + ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ │ - teqlt r8, r4 @ │ │ │ │ │ - @ instruction: 0xf92af015 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 4, cr15, cr8, cr9, {7} │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ + cmplt r0, lr, lsr #28 │ │ │ │ │ + stc2l 0, cr15, [r8], #-84 @ 0xffffffac │ │ │ │ │ + strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ + @ instruction: 0xf7ea17d3 │ │ │ │ │ + strdcs lr, [r1], -sl │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + strlt fp, [r8, #-392] @ 0xfffffe78 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + @ instruction: 0xf7e92101 │ │ │ │ │ + stmdacs r0, {r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, r1, lsl #20 │ │ │ │ │ + @ instruction: 0xf01abd08 │ │ │ │ │ + andcs pc, r0, sp, lsl #30 │ │ │ │ │ + andcs fp, r0, r8, lsl #26 │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ strmi r7, [sp], -ip, lsl #16 │ │ │ │ │ ldrmi r4, [r0], r6, lsl #12 │ │ │ │ │ @ instruction: 0xb1acb9ab │ │ │ │ │ @ instruction: 0x460a461f │ │ │ │ │ - blcs 82ce78 │ │ │ │ │ + blcs 82cf74 │ │ │ │ │ @ instruction: 0xf047bf08 │ │ │ │ │ @ instruction: 0xf8120701 │ │ │ │ │ - blcs 2b1fc │ │ │ │ │ + blcs 2b2f8 │ │ │ │ │ strdlt sp, [r7, #-23]! @ 0xffffffe9 │ │ │ │ │ ldrtmi r2, [r0], -r2, lsr #2 │ │ │ │ │ - ldc2l 0, cr15, [r0], {6} │ │ │ │ │ + mcrr2 0, 0, pc, lr, cr6 @ │ │ │ │ │ @ instruction: 0xf048782c │ │ │ │ │ stmdblt r4!, {r0, fp} │ │ │ │ │ stmdblt ip, {r1, r2, r5, sp, lr, pc} │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xf1b82700 │ │ │ │ │ svclt 0x00180800 │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ mrrccs 0, 0, lr, ip, cr12 │ │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ │ movweq pc, #4104 @ 0x1008 @ │ │ │ │ │ strtmi fp, [r1], -r3, asr #18 │ │ │ │ │ @ instruction: 0xf0064630 │ │ │ │ │ - @ instruction: 0xf815fcb7 │ │ │ │ │ + @ instruction: 0xf815fc35 │ │ │ │ │ cmnlt ip, r1, lsl #30 │ │ │ │ │ mvnsle r2, r2, lsr #24 │ │ │ │ │ @ instruction: 0x4630215c │ │ │ │ │ - stc2 0, cr15, [lr], #24 │ │ │ │ │ + stc2 0, cr15, [ip], #-24 @ 0xffffffe8 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - stc2 0, cr15, [sl], #24 │ │ │ │ │ + stc2 0, cr15, [r8], #-24 @ 0xffffffe8 │ │ │ │ │ svcmi 0x0001f815 │ │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ │ sbcsle r2, r9, r0, lsl #30 │ │ │ │ │ @ instruction: 0x21224630 │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - ldclt 0, cr15, [lr], {6} │ │ │ │ │ + ldclt 0, cr15, [ip], {6} │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a0f8cc │ │ │ │ │ addlt r4, pc, ip, ror sl @ │ │ │ │ │ @ instruction: 0x46044b7c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7e92102 │ │ │ │ │ - stmdacs r5, {r2, r3, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r1, r2, r3, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ @ instruction: 0xf0000900 │ │ │ │ │ strhcs r8, [r2, -r2] │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r5, {r1, r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r2, r4, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ @ instruction: 0xf0000a00 │ │ │ │ │ mcrge 0, 0, r8, cr2, cr13, {5} │ │ │ │ │ - @ instruction: 0xf0064630 │ │ │ │ │ - tstcs r1, pc, lsr r8 @ │ │ │ │ │ + @ instruction: 0xf0054630 │ │ │ │ │ + @ instruction: 0x2101ffbd │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r5, {r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - bge 8f784 │ │ │ │ │ + stmdacs r5, {r1, r2, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + bge 8f880 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ │ - ldcl 7, cr15, [lr, #932]! @ 0x3a4 │ │ │ │ │ - blls 87b9c │ │ │ │ │ + stc 7, cr15, [r0, #932] @ 0x3a4 │ │ │ │ │ + blls 87c98 │ │ │ │ │ rscsvc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ │ addsmi r3, r3, #1024 @ 0x400 │ │ │ │ │ adcshi pc, r9, r0, asr #4 │ │ │ │ │ - @ instruction: 0xf0064630 │ │ │ │ │ - @ instruction: 0x4605f859 │ │ │ │ │ + @ instruction: 0xf0054630 │ │ │ │ │ + @ instruction: 0x4605ffd7 │ │ │ │ │ rsbsle r2, r4, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf0064630 │ │ │ │ │ - @ instruction: 0x462af83d │ │ │ │ │ + @ instruction: 0xf0054630 │ │ │ │ │ + @ instruction: 0x462affbb │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl ad96ac │ │ │ │ │ - @ instruction: 0xf0064630 │ │ │ │ │ - andcs pc, r1, r1, lsr r8 @ │ │ │ │ │ - blmi 162e074 │ │ │ │ │ + b feb597a8 │ │ │ │ │ + @ instruction: 0xf0054630 │ │ │ │ │ + andcs pc, r1, pc, lsr #31 │ │ │ │ │ + blmi 162e170 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 375780 │ │ │ │ │ + blls 37587c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andlt r8, pc, r3, lsr #1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - b 1e596d8 │ │ │ │ │ + ldmib sl!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8dfd0d8 │ │ │ │ │ strcs fp, [r1, #-320] @ 0xfffffec0 │ │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ mcr 4, 0, r4, cr7, cr11, {7} │ │ │ │ │ @ instruction: 0x46205a90 │ │ │ │ │ - bleq ffa1722c │ │ │ │ │ - cdp 7, 1, cr15, cr4, cr9, {7} │ │ │ │ │ + bleq ffa17328 │ │ │ │ │ + ldc 7, cr15, [r6, #932] @ 0x3a4 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x00b0f7e9 │ │ │ │ │ + svc 0x0032f7e9 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r5, {r1, r2, r4, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4642d01d │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ │ @ instruction: 0xf7e99301 │ │ │ │ │ - @ instruction: 0xb128edb0 │ │ │ │ │ + @ instruction: 0xb128ed32 │ │ │ │ │ @ instruction: 0xf6409b01 │ │ │ │ │ - blcc 78378 │ │ │ │ │ + blcc 78474 │ │ │ │ │ ldmdble r2!, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strcc r4, [r1, #-1568] @ 0xfffff9e0 │ │ │ │ │ - svc 0x00caf7e9 │ │ │ │ │ + svc 0x004cf7e9 │ │ │ │ │ @ instruction: 0xd3a942af │ │ │ │ │ sbcsle r2, r4, r1, lsl #26 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsr #2 │ │ │ │ │ - stc2 0, cr15, [r2], {6} │ │ │ │ │ + blx fe0578b6 │ │ │ │ │ ldrbmi lr, [r9], -pc, asr #15 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fef1e │ │ │ │ │ + @ instruction: 0xf06feea0 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stmdb r0, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r2, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ strtmi r4, [r0], -r2, asr #12 │ │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ │ - stc 7, cr15, [r8, #932] @ 0x3a4 │ │ │ │ │ - blls 87c68 │ │ │ │ │ + stc 7, cr15, [sl, #-932] @ 0xfffffc5c │ │ │ │ │ + blls 87d64 │ │ │ │ │ rscsvc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ │ addsmi r3, r3, #1024 @ 0x400 │ │ │ │ │ @ instruction: 0xf06fd912 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x00a4f7e9 │ │ │ │ │ + svc 0x0026f7e9 │ │ │ │ │ stmdbmi r7!, {r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 15, cr15, cr14, cr9, {7} │ │ │ │ │ + cdp 7, 8, cr15, cr0, cr9, {7} │ │ │ │ │ strmi lr, [r1], -ip, lsl #15 │ │ │ │ │ @ instruction: 0x464a4653 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ strb pc, [r5, r9, ror #29] @ │ │ │ │ │ ldrbmi r4, [r3], -r1, lsl #12 │ │ │ │ │ ldrtmi r4, [r0], -sl, asr #12 │ │ │ │ │ mcr2 7, 7, pc, cr2, cr15, {7} @ │ │ │ │ │ ldmdbmi lr, {r0, r2, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - cdp 7, 14, cr15, cr10, cr9, {7} │ │ │ │ │ + cdp 7, 6, cr15, cr12, cr9, {7} │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - stmdb lr, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r0, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fee42 │ │ │ │ │ + @ instruction: 0xf06fedc4 │ │ │ │ │ strmi r0, [r1], r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xe738ef7c │ │ │ │ │ + @ instruction: 0xe738eefe │ │ │ │ │ @ instruction: 0x46204914 │ │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ │ - ldrdcs lr, [r2, -r6] │ │ │ │ │ + tstcs r2, r8, asr lr │ │ │ │ │ @ instruction: 0xf7ea4620 │ │ │ │ │ - @ instruction: 0xf04fe8fa │ │ │ │ │ + @ instruction: 0xf04fe87c │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - cdp 7, 2, cr15, cr12, cr9, {7} │ │ │ │ │ + stc 7, cr15, [lr, #932]! @ 0x3a4 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r0], -r2, lsl #13 │ │ │ │ │ - svc 0x0066f7e9 │ │ │ │ │ + cdp 7, 14, cr15, cr8, cr9, {7} │ │ │ │ │ strmi lr, [r1], -sp, lsr #14 │ │ │ │ │ @ instruction: 0x464a4653 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ @ instruction: 0xe73ffeb1 │ │ │ │ │ - stmda ip!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldrdeq sp, [r3], -r8 │ │ │ │ │ + svc 0x00eef7e9 │ │ │ │ │ + ldrdeq sp, [r3], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r3, r8, asr #4 │ │ │ │ │ - ldrdeq r8, [r2], -r4 │ │ │ │ │ - andeq r8, r2, r2, ror #23 │ │ │ │ │ - strdeq r8, [r2], -sl │ │ │ │ │ - ldrdeq r8, [r2], -r8 @ │ │ │ │ │ - ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ + andeq sp, r3, ip, asr #2 │ │ │ │ │ + andeq r8, r2, r4, lsr r6 │ │ │ │ │ + andeq r8, r2, r6, ror #21 │ │ │ │ │ + andeq r8, r2, sl, asr r5 │ │ │ │ │ + andeq r8, r2, r8, lsr r5 │ │ │ │ │ + ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b0f8cc │ │ │ │ │ - addlt r4, ip, sl, lsr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2874 @ 0xfffff4c6 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f930b │ │ │ │ │ - tstlt r0, #0, 6 │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ │ - @ instruction: 0x4605ed10 │ │ │ │ │ - @ instruction: 0x4668b1d8 │ │ │ │ │ - @ instruction: 0xf005466e │ │ │ │ │ - lsrslt pc, sp, pc @ │ │ │ │ │ - @ instruction: 0xf946f014 │ │ │ │ │ - teqlt r0, r7, lsl #12 │ │ │ │ │ - @ instruction: 0xf0144629 │ │ │ │ │ - bllt 859938 │ │ │ │ │ - @ instruction: 0xf0144638 │ │ │ │ │ - @ instruction: 0x4630f97b │ │ │ │ │ - @ instruction: 0xff60f005 │ │ │ │ │ - strtmi fp, [r0], -r8, lsr #19 │ │ │ │ │ - ldmdb r0!, {r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf0054630 │ │ │ │ │ - andcs pc, r1, pc, lsr pc @ │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 92e18c │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2f5968 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - teqle sl, r0, lsl #6 │ │ │ │ │ - pop {r2, r3, ip, sp, pc} │ │ │ │ │ - @ instruction: 0x463087f0 │ │ │ │ │ - @ instruction: 0xff30f005 │ │ │ │ │ + teqlt r8, ip @ │ │ │ │ │ + @ instruction: 0xff2ef014 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 6, cr15, cr4, cr9, {7} │ │ │ │ │ - ldrtmi lr, [r8], -r4, ror #15 │ │ │ │ │ - stc2 0, cr15, [r6], #-68 @ 0xffffffbc │ │ │ │ │ - ldrtmi r4, [r8], -r5, lsl #12 │ │ │ │ │ - stc2 0, cr15, [r2], #-68 @ 0xffffffbc │ │ │ │ │ - ldrtmi r4, [r8], -r0, lsl #13 │ │ │ │ │ - stc2 0, cr15, [r6], #-68 @ 0xffffffbc │ │ │ │ │ - strmi r4, [r0, #1665] @ 0x681 │ │ │ │ │ - addmi sp, r5, #204 @ 0xcc │ │ │ │ │ - @ instruction: 0xf04fbf18 │ │ │ │ │ - tstle sp, r1, lsl #20 │ │ │ │ │ - @ instruction: 0xf04fe7c6 │ │ │ │ │ - strbmi r0, [r1], -r0, lsl #20 │ │ │ │ │ - @ instruction: 0xf0064630 │ │ │ │ │ - @ instruction: 0x4629fbd3 │ │ │ │ │ - @ instruction: 0xf0114638 │ │ │ │ │ - @ instruction: 0x4605fc1b │ │ │ │ │ - adcsle r4, r9, r1, lsl #11 │ │ │ │ │ - ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - ldc2 0, cr15, [r8], {17} │ │ │ │ │ - stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ - @ instruction: 0xf1bad0f1 │ │ │ │ │ - mvnle r0, r0, lsl #30 │ │ │ │ │ - @ instruction: 0x4630213a │ │ │ │ │ - blx 557996 │ │ │ │ │ - @ instruction: 0xf7e9e7e3 │ │ │ │ │ - svclt 0x0000efe2 │ │ │ │ │ - strheq sp, [r3], -sl │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r3, r0, rrx │ │ │ │ │ - strlt fp, [r8, #-392] @ 0xfffffe78 │ │ │ │ │ + mrrc 7, 14, pc, r0, cr9 @ │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ + svceq 0x00f0f8cc │ │ │ │ │ + strmi r2, [r4], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7e92101 │ │ │ │ │ - stmdacs r0, {r2, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, r1, lsl #20 │ │ │ │ │ - @ instruction: 0xf01abd08 │ │ │ │ │ - mulcs r0, r5, sp │ │ │ │ │ - andcs fp, r0, r8, lsl #26 │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + andcs lr, r0, #33280 @ 0x8200 │ │ │ │ │ + tstcs r2, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7e94620 │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, r6, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + andcs fp, r0, r8, lsl #30 │ │ │ │ │ + ldclt 1, cr13, [r8, #-0] │ │ │ │ │ + strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ + @ instruction: 0xffbcf014 │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + stc 7, cr15, [r8], #-932 @ 0xfffffc5c │ │ │ │ │ + ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb72c0c │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 6df934 │ │ │ │ │ + blmi 707c44 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #38939 @ 0x981b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + mrrc 7, 14, pc, r2, cr9 @ │ │ │ │ │ + lslslt r4, r5, #12 │ │ │ │ │ + tstcs r0, r0, lsr #4 │ │ │ │ │ + @ instruction: 0xf7e94668 │ │ │ │ │ + @ instruction: 0x4601ec5a │ │ │ │ │ + @ instruction: 0xf0144628 │ │ │ │ │ + @ instruction: 0x4601fcd1 │ │ │ │ │ + @ instruction: 0xf8bdb130 │ │ │ │ │ + @ instruction: 0xf1a11000 │ │ │ │ │ + blx fec5be58 │ │ │ │ │ + stmdbeq r9, {r0, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e94620 │ │ │ │ │ + strdcs lr, [r1], -r8 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 1ee288 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 275ad8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, SP_irq │ │ │ │ │ + ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ + svc 0x0062f7e9 │ │ │ │ │ + andeq ip, r3, r0, asr #30 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + strdeq ip, [r3], -r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb72bc4 │ │ │ │ │ + bl feb72c94 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 79ea30 │ │ │ │ │ + bmi 79eb00 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, sp, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ biclt r0, r0, r0, lsl #6 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ │ - @ instruction: 0x4605ec70 │ │ │ │ │ + strmi lr, [r5], -r8, lsl #24 │ │ │ │ │ movwcs fp, #392 @ 0x188 │ │ │ │ │ ldrmi r2, [sl], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - bge 96c78 │ │ │ │ │ + bge 96ba8 │ │ │ │ │ @ instruction: 0xf6404629 │ │ │ │ │ @ instruction: 0xf01673ff │ │ │ │ │ - strmi pc, [r1], -fp, asr #19 │ │ │ │ │ + strmi pc, [r1], -r7, lsr #20 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - andcs lr, r1, r6, ror #27 │ │ │ │ │ + andcs lr, r1, lr, ror sp │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a0b │ │ │ │ │ - blmi 270028 │ │ │ │ │ + blmi 2700f8 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd103 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ @ instruction: 0xf7e9bd30 │ │ │ │ │ - svclt 0x0000ef80 │ │ │ │ │ - andeq ip, r3, r0, lsl #31 │ │ │ │ │ + svclt 0x0000ef18 │ │ │ │ │ + @ instruction: 0x0003ceb0 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq ip, r3, lr, asr lr │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + andeq pc, r0, ip, asr #17 │ │ │ │ │ + stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ + @ instruction: 0xf5ad4a31 │ │ │ │ │ + blmi c73140 │ │ │ │ │ + ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ │ + orrpl pc, r0, sp, lsl #10 │ │ │ │ │ + ldmpl r3, {r2, r3, r8, ip, sp}^ │ │ │ │ │ + andvs r6, fp, fp, lsl r8 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + svcge 0x0004b318 │ │ │ │ │ + ldrtmi r2, [sl], -r0, lsl #12 │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stcvs 8, cr15, [r8, #-264] @ 0xfffffef8 │ │ │ │ │ + bl fedd9b0c │ │ │ │ │ + biclt r4, r0, r5, lsl #12 │ │ │ │ │ + strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ + stc 7, cr15, [ip], {233} @ 0xe9 │ │ │ │ │ + eorle r2, r9, r5, lsl #16 │ │ │ │ │ + stmdaeq r4, {r0, r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ + stcne 8, cr15, [r8], {87} @ 0x57 │ │ │ │ │ + strtmi r4, [r8], -r2, asr #12 │ │ │ │ │ + orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ + @ instruction: 0xf0159600 │ │ │ │ │ + @ instruction: 0x4602ff75 │ │ │ │ │ + strbmi fp, [r1], -r0, asr #3 │ │ │ │ │ + @ instruction: 0xf7ea4620 │ │ │ │ │ + andcs lr, r1, r0, ror #17 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + @ instruction: 0xf50d4a19 │ │ │ │ │ + blmi 5f01a8 │ │ │ │ │ + ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r6, sl, fp, lsl #16 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + @ instruction: 0xf50dd11f │ │ │ │ │ + andlt r5, r4, r0, lsl #27 │ │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ + @ instruction: 0xf7e94620 │ │ │ │ │ + strb lr, [r6, r0, asr #31]! │ │ │ │ │ + strtmi r4, [r0], -pc, lsl #18 │ │ │ │ │ + @ instruction: 0xf7e94479 │ │ │ │ │ + tstcs r2, r8, lsl #26 │ │ │ │ │ + @ instruction: 0xf7e94620 │ │ │ │ │ + @ instruction: 0xf04fef2c │ │ │ │ │ + @ instruction: 0x462031ff │ │ │ │ │ + mrrc 7, 14, pc, lr, cr9 @ │ │ │ │ │ + tsteq r1, pc, rrx @ │ │ │ │ │ + strtmi r1, [r0], -r6, lsl #23 │ │ │ │ │ + @ instruction: 0x2601bf18 │ │ │ │ │ + ldc 7, cr15, [r6, #932] @ 0x3a4 │ │ │ │ │ + @ instruction: 0xf7e9e7be │ │ │ │ │ + svclt 0x0000eea4 │ │ │ │ │ + andeq ip, r3, r6, lsl lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r3, lr, lsr #30 │ │ │ │ │ + andeq ip, r3, lr, lsr #27 │ │ │ │ │ + andeq r8, r2, r8, lsr #5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb72c5c │ │ │ │ │ + bl feb72e18 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 79eac8 │ │ │ │ │ + bmi 79ec84 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, sp, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ biclt r0, r0, r0, lsl #6 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ │ - strmi lr, [r5], -r4, lsr #24 │ │ │ │ │ + strmi lr, [r5], -r6, asr #22 │ │ │ │ │ movwcs fp, #392 @ 0x188 │ │ │ │ │ ldrmi r2, [sl], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - bge 96be0 │ │ │ │ │ + bge 96a24 │ │ │ │ │ @ instruction: 0xf6404629 │ │ │ │ │ @ instruction: 0xf01673ff │ │ │ │ │ - strmi pc, [r1], -r7, asr #20 │ │ │ │ │ + @ instruction: 0x4601f89d │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - mulcs r1, sl, sp │ │ │ │ │ + @ instruction: 0x2001ecbc │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a0b │ │ │ │ │ - blmi 2700c0 │ │ │ │ │ + blmi 27027c │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd103 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ @ instruction: 0xf7e9bd30 │ │ │ │ │ - svclt 0x0000ef34 │ │ │ │ │ - andeq ip, r3, r8, ror #29 │ │ │ │ │ + svclt 0x0000ee56 │ │ │ │ │ + andeq ip, r3, ip, lsr #26 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, r6, lr │ │ │ │ │ + ldrdeq ip, [r3], -sl │ │ │ │ │ + ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + @ instruction: 0xf7e94604 │ │ │ │ │ + teqlt r8, sl, lsl #22 │ │ │ │ │ + @ instruction: 0xf84af016 │ │ │ │ │ + strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ + b fefd9c74 │ │ │ │ │ + ldclt 0, cr2, [r0, #-4] │ │ │ │ │ + ldclt 0, cr2, [r0, #-0] │ │ │ │ │ + ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb72cf4 │ │ │ │ │ + bl feb72ee4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 71eb40 │ │ │ │ │ + bmi 71ed30 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r2, fp, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ orrlt r0, r8, r0, lsl #6 │ │ │ │ │ mrscs r2, R9_usr │ │ │ │ │ @ instruction: 0xf7e94604 │ │ │ │ │ - ldrsblt lr, [r8, #-184] @ 0xffffff48 │ │ │ │ │ + cmplt r8, r0, ror #21 │ │ │ │ │ vst2.8 {d26,d28}, [pc], r1 │ │ │ │ │ @ instruction: 0xf0165280 │ │ │ │ │ - @ instruction: 0x4601fb7b │ │ │ │ │ + @ instruction: 0x4601fa7f │ │ │ │ │ @ instruction: 0xb1a94620 │ │ │ │ │ - ldcl 7, cr15, [r4, #-932] @ 0xfffffc5c │ │ │ │ │ + mrrc 7, 14, pc, ip, cr9 @ │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi 363b44 │ │ │ │ │ + bmi 363d34 │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ tstcc r4, sl, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_und │ │ │ │ │ stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - svc 0x00f0f7e9 │ │ │ │ │ + cdp 7, 15, cr15, cr8, cr9, {7} │ │ │ │ │ @ instruction: 0xf7e9e7e8 │ │ │ │ │ - svclt 0x0000eeec │ │ │ │ │ - andeq ip, r3, r0, asr lr │ │ │ │ │ + svclt 0x0000edf4 │ │ │ │ │ + andeq ip, r3, r0, ror #24 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r3, ip, lsl #28 │ │ │ │ │ - ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - @ instruction: 0xf7e94604 │ │ │ │ │ - teqlt r8, r0, lsr #23 │ │ │ │ │ - @ instruction: 0xf8e4f016 │ │ │ │ │ - strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl 1559b48 │ │ │ │ │ - ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - andeq pc, r0, ip, asr #17 │ │ │ │ │ - stceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - @ instruction: 0xf5ad4a31 │ │ │ │ │ - blmi c731cc │ │ │ │ │ - ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ │ - orrpl pc, r0, sp, lsl #10 │ │ │ │ │ - ldmpl r3, {r2, r3, r8, ip, sp}^ │ │ │ │ │ - andvs r6, fp, fp, lsl r8 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - svcge 0x0004b318 │ │ │ │ │ - ldrtmi r2, [sl], -r0, lsl #12 │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stcvs 8, cr15, [r8, #-264] @ 0xfffffef8 │ │ │ │ │ - bl 1c59b98 │ │ │ │ │ - biclt r4, r0, r5, lsl #12 │ │ │ │ │ - strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - mcrr 7, 14, pc, r6, cr9 @ │ │ │ │ │ - eorle r2, r9, r5, lsl #16 │ │ │ │ │ - stmdaeq r4, {r0, r1, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ - stcne 8, cr15, [r8], {87} @ 0x57 │ │ │ │ │ - strtmi r4, [r8], -r2, asr #12 │ │ │ │ │ - orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - @ instruction: 0xf0159600 │ │ │ │ │ - @ instruction: 0x4602ff33 │ │ │ │ │ - strbmi fp, [r1], -r0, asr #3 │ │ │ │ │ - @ instruction: 0xf7ea4620 │ │ │ │ │ - mulcs r1, sl, r8 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - @ instruction: 0xf50d4a19 │ │ │ │ │ - blmi 5f0234 │ │ │ │ │ - ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r6, sl, fp, lsl #16 │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - @ instruction: 0xf50dd11f │ │ │ │ │ - andlt r5, r4, r0, lsl #27 │ │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xe7e6ef7a │ │ │ │ │ - strtmi r4, [r0], -pc, lsl #18 │ │ │ │ │ - @ instruction: 0xf7e94479 │ │ │ │ │ - smlabtcs r2, r2, ip, lr │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf04feee6 │ │ │ │ │ - @ instruction: 0x462031ff │ │ │ │ │ - ldc 7, cr15, [r8], {233} @ 0xe9 │ │ │ │ │ - tsteq r1, pc, rrx @ │ │ │ │ │ - strtmi r1, [r0], -r6, lsl #23 │ │ │ │ │ - @ instruction: 0x2601bf18 │ │ │ │ │ - ldcl 7, cr15, [r0, #-932] @ 0xfffffc5c │ │ │ │ │ - @ instruction: 0xf7e9e7be │ │ │ │ │ - svclt 0x0000ee5e │ │ │ │ │ - andeq ip, r3, sl, lsl #27 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r3, r2, lsr #26 │ │ │ │ │ - andeq r8, r2, r0, asr #3 │ │ │ │ │ + andeq ip, r3, ip, lsl ip │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ ldrbtmi r4, [ip], #-3288 @ 0xfffff328 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ andcs r8, r0, #-1073741790 @ 0xc0000022 │ │ │ │ │ strmi r2, [r5], -r1, lsl #2 │ │ │ │ │ - bl 2d9c64 │ │ │ │ │ + b fe8d9d34 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ orrhi pc, r2, r0 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7e94628 │ │ │ │ │ - strmi lr, [r7], -r2, lsl #22 │ │ │ │ │ + @ instruction: 0x4607ea9a │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0x46308179 │ │ │ │ │ - stc2l 0, cr15, [r2, #76]! @ 0x4c │ │ │ │ │ + ldc2l 0, cr15, [r6, #-76]! @ 0xffffffb4 │ │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ cmnhi r5, r0 @ │ │ │ │ │ @ instruction: 0xf0134639 │ │ │ │ │ - @ instruction: 0x4606fdfb │ │ │ │ │ + strmi pc, [r6], -pc, lsl #27 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ stmibmi r7, {r0, r3, r4, r5, r6, r8, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1600 @ 0xfffff9c0 │ │ │ │ │ - ldc2l 0, cr15, [r2, #76]! @ 0x4c │ │ │ │ │ + stc2 0, cr15, [r6, #76] @ 0x4c │ │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ │ cmnhi sl, r0 @ │ │ │ │ │ ldrbtmi r4, [fp], #-3011 @ 0xfffff43d │ │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ │ cmphi r0, r0, asr #32 @ │ │ │ │ │ stmdapl r1!, {r0, r6, r7, r8, fp, lr}^ │ │ │ │ │ stmibmi r1, {r0, r3, r4, r7, sp, lr}^ │ │ │ │ │ @@ -22621,36 +22673,36 @@ │ │ │ │ │ stmdapl r1!, {r1, r2, r4, r5, r6, r8, fp, lr}^ │ │ │ │ │ cmnne r4, r3, asr #17 @ │ │ │ │ │ andsvs r2, r9, r1, lsl #2 │ │ │ │ │ ldrbtmi r4, [r8], #-2164 @ 0xfffff78c │ │ │ │ │ ldrmi r3, [r0, r8] │ │ │ │ │ andcs r4, r0, #40, 12 @ 0x2800000 │ │ │ │ │ @ instruction: 0xf7e94631 │ │ │ │ │ - andcs lr, r1, sl, asr #17 │ │ │ │ │ + andcs lr, r1, r2, ror #16 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ ldmfd sp!, {sp} │ │ │ │ │ @ instruction: 0x462881f0 │ │ │ │ │ - ldc 7, cr15, [r8, #932]! @ 0x3a4 │ │ │ │ │ + ldcl 7, cr15, [r0, #-932] @ 0xfffffc5c │ │ │ │ │ ldrtmi r4, [r2], -ip, ror #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - ldcl 7, cr15, [lr, #932] @ 0x3a4 │ │ │ │ │ + ldcl 7, cr15, [r6, #-932]! @ 0xfffffc5c │ │ │ │ │ ldrb r2, [r2, r2]! │ │ │ │ │ @ instruction: 0xf7e94628 │ │ │ │ │ - stmdbmi r8!, {r1, r2, r3, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi r8!, {r1, r2, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x4628463a │ │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ │ - ubfx lr, r4, #27, #20 │ │ │ │ │ + ldrb lr, [r3, ip, ror #26]! │ │ │ │ │ @ instruction: 0xf7e94628 │ │ │ │ │ - stmdbmi r4!, {r2, r5, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbmi r4!, {r2, r3, r4, r5, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - stcl 7, cr15, [sl, #932] @ 0x3a4 │ │ │ │ │ + stcl 7, cr15, [r2, #-932]! @ 0xfffffc5c │ │ │ │ │ svclt 0x0000e7ea │ │ │ │ │ - andeq ip, r3, sl, lsr #25 │ │ │ │ │ - andeq r8, r2, sl, asr r1 │ │ │ │ │ - andeq sp, r3, r6, ror r6 │ │ │ │ │ + ldrdeq ip, [r3], -sl │ │ │ │ │ + andeq r8, r2, r6, ror #1 │ │ │ │ │ + @ instruction: 0x0003d5b6 │ │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ │ @@ -22734,32 +22786,18 @@ │ │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ │ - andeq sp, r3, sl, asr #7 │ │ │ │ │ - andeq r7, r2, sl, asr #28 │ │ │ │ │ - andeq r7, r2, r4, asr #28 │ │ │ │ │ - andeq r7, r2, sl, asr lr │ │ │ │ │ - ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - stc 7, cr15, [r4], {233} @ 0xe9 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r0, {r1, r4, r5, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf018d0f7 │ │ │ │ │ - andcs pc, r0, r1, lsr #16 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + andeq sp, r3, sl, lsl #6 │ │ │ │ │ + ldrdeq r7, [r2], -r6 │ │ │ │ │ + ldrdeq r7, [r2], -r0 │ │ │ │ │ + andeq r7, r2, r6, ror #27 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], {76} @ 0x4c │ │ │ │ │ strbcs pc, [r4, #2271]! @ 0x8df @ │ │ │ │ │ stcpl 5, cr15, [r3, #692] @ 0x2b4 │ │ │ │ │ @@ -22771,122 +22809,122 @@ │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldcge 3, cr11, [ip, #-352] @ 0xfffffea0 │ │ │ │ │ @ instruction: 0xf1a7af14 │ │ │ │ │ tstcs r1, r4, lsl r2 │ │ │ │ │ @ instruction: 0xf04f4604 │ │ │ │ │ @ instruction: 0xf8450800 │ │ │ │ │ @ instruction: 0xf7e98c34 │ │ │ │ │ - @ instruction: 0x4606e85c │ │ │ │ │ + @ instruction: 0x4606e810 │ │ │ │ │ eorcs fp, r8, #232, 2 @ 0x3a │ │ │ │ │ @ instruction: 0xf1a54641 │ │ │ │ │ @ instruction: 0xf7e9002c │ │ │ │ │ - strbmi lr, [r1], -r2, ror #16 │ │ │ │ │ + @ instruction: 0x4641e816 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7e91f28 │ │ │ │ │ - tstcs r2, ip, asr r8 │ │ │ │ │ + tstcs r2, r0, lsl r8 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r5, {r1, r2, r5, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r1, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1a7d024 │ │ │ │ │ ldrtmi r0, [r0], -ip, lsl #2 │ │ │ │ │ - mrc2 0, 5, pc, cr14, cr7, {0} │ │ │ │ │ + mcr2 0, 3, pc, cr14, cr7, {0} @ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7e9b1c9 │ │ │ │ │ - andcs lr, r1, r2, asr r8 │ │ │ │ │ + andcs lr, r1, r6, lsl #16 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ ldrbcs pc, [r0, #-2271]! @ 0xfffff721 @ │ │ │ │ │ orrpl pc, r3, sp, lsl #10 │ │ │ │ │ strbcc pc, [r4, #-2271]! @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, r4, #64 @ 0x40 │ │ │ │ │ stcpl 5, cr15, [r3, #52] @ 0x34 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7e98ff0 │ │ │ │ │ - ubfx lr, lr, #24, #5 │ │ │ │ │ + @ instruction: 0xe7e4ec12 │ │ │ │ │ strbne pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmib r4!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb r8, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl ff25a248 │ │ │ │ │ + bl 1f5a2e0 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r5, r7, fp, sp, lr, pc} │ │ │ │ │ sbchi pc, pc, r0, asr #32 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf8dfea34 │ │ │ │ │ + @ instruction: 0xf8dfe9e8 │ │ │ │ │ @ instruction: 0x4620151c │ │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ │ - smlabbcs r3, lr, r9, lr │ │ │ │ │ + tstcs r3, r2, asr #18 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - andcs lr, r0, #182272 @ 0x2c800 │ │ │ │ │ + andcs lr, r0, #104448 @ 0x19800 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fe842 │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + @ instruction: 0xf06feff6 │ │ │ │ │ @ instruction: 0xf8450101 │ │ │ │ │ strtmi r0, [r0], -ip, lsl #24 │ │ │ │ │ - b 75a290 │ │ │ │ │ + ldmib r0, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmdb r6!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb sl!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl fe6da2a4 │ │ │ │ │ + bl 13da33c │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stmda sl!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00def7e8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ andls r4, r2, r0, lsl #13 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf8dfea06 │ │ │ │ │ + @ instruction: 0xf8dfe9ba │ │ │ │ │ strtmi r1, [r0], -r8, asr #9 │ │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ │ - tstcs r2, r0, ror #18 │ │ │ │ │ + tstcs r2, r4, lsl r9 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - andcs lr, r0, #132, 22 @ 0x21000 │ │ │ │ │ + andcs lr, r0, #56, 22 @ 0xe000 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fe814 │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + @ instruction: 0xf06fefc8 │ │ │ │ │ strmi r0, [r1], r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf8dfe9f0 │ │ │ │ │ + @ instruction: 0xf8dfe9a4 │ │ │ │ │ strtmi r1, [r0], -r0, lsr #9 │ │ │ │ │ @ instruction: 0xf7e94479 │ │ │ │ │ - tstcs r2, sl, asr #18 │ │ │ │ │ + strdcs lr, [r2, -lr] │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - andcs lr, r0, #112640 @ 0x1b800 │ │ │ │ │ + andcs lr, r0, #34816 @ 0x8800 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06feffe │ │ │ │ │ + @ instruction: 0xf06fefb2 │ │ │ │ │ strmi r0, [r2], r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0x4643e9da │ │ │ │ │ + strbmi lr, [r3], -lr, lsl #19 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ @ instruction: 0xf1b9813a │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ @ instruction: 0xf1ba81a0 │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ movwcs r8, #461 @ 0x1cd │ │ │ │ │ movwls r9, #4868 @ 0x1304 │ │ │ │ │ stmib sp, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ │ movwls r3, #21254 @ 0x5306 │ │ │ │ │ ldrbne pc, [r0], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmdb r0!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r4, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - bl 115a350 │ │ │ │ │ + b ffe5a3e8 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdacs r5, {r2, r3, r5, r6, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r5, fp, sp, lr, pc} │ │ │ │ │ adchi pc, r7, r0 │ │ │ │ │ - bleq 584fc │ │ │ │ │ + bleq 58594 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - blls d6a84 │ │ │ │ │ + blls d69ec │ │ │ │ │ rsbsle r2, r5, r0, lsl #22 │ │ │ │ │ ldccc 8, cr15, [ip], {69} @ 0x45 │ │ │ │ │ movwne pc, #4175 @ 0x104f @ │ │ │ │ │ stccc 8, cr15, [sl], #-276 @ 0xfffffeec │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ movwcs sp, #4120 @ 0x1018 │ │ │ │ │ msreq CPSR_fs, #192, 4 │ │ │ │ │ @@ -22898,235 +22936,235 @@ │ │ │ │ │ ldcge 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ stccc 8, cr15, [r2], #-276 @ 0xfffffeec │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ svcge 0x001df43f │ │ │ │ │ @ instruction: 0xf8451f2b │ │ │ │ │ @ instruction: 0xe7183c10 │ │ │ │ │ tstlt r3, r3, lsl #22 │ │ │ │ │ - blcs 36888 │ │ │ │ │ - blls 2104fc │ │ │ │ │ + blcs 36920 │ │ │ │ │ + blls 210594 │ │ │ │ │ rscle r2, r5, r0, lsl #22 │ │ │ │ │ ldccc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252303 │ │ │ │ │ @ instruction: 0xf1ba3c26 │ │ │ │ │ mvnle r0, r0, lsl #30 │ │ │ │ │ tstlt r3, r1, lsl #22 │ │ │ │ │ ldmdbvs fp, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ - blls 188a4c │ │ │ │ │ + blls 188ae4 │ │ │ │ │ sbcsle r2, pc, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf8459b05 │ │ │ │ │ movwcs r3, #15380 @ 0x3c14 │ │ │ │ │ stccc 8, cr15, [r2], #-148 @ 0xffffff6c │ │ │ │ │ @ instruction: 0xf835e7d8 │ │ │ │ │ @ instruction: 0xf0433c2c │ │ │ │ │ @ instruction: 0xf8250302 │ │ │ │ │ str r3, [r9, -ip, lsr #24]! │ │ │ │ │ tstcs r4, r1, lsl #22 │ │ │ │ │ smlabteq r1, r0, r2, pc @ │ │ │ │ │ andseq pc, r0, #-1073741783 @ 0xc0000029 │ │ │ │ │ ldcge 8, cr15, [r0], #-276 @ 0xfffffeec │ │ │ │ │ @ instruction: 0xf0066858 │ │ │ │ │ - stmdacs r0, {r0, r1, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf855d0c4 │ │ │ │ │ - blcs 2b540 │ │ │ │ │ + blcs 2b5d8 │ │ │ │ │ @ instruction: 0xf845d0c0 │ │ │ │ │ movwcs r3, #11284 @ 0x2c14 │ │ │ │ │ stccc 8, cr15, [r2], #-148 @ 0xffffff6c │ │ │ │ │ - blls 116378 │ │ │ │ │ + blls 116410 │ │ │ │ │ vaddw.s8 q9, q0, d4 │ │ │ │ │ @ instruction: 0xf1a70101 │ │ │ │ │ @ instruction: 0xf8450210 │ │ │ │ │ ldmdavs r8, {r4, r5, sl, fp, ip, pc}^ │ │ │ │ │ - @ instruction: 0xf974f006 │ │ │ │ │ + @ instruction: 0xf924f006 │ │ │ │ │ adcle r2, r3, r0, lsl #16 │ │ │ │ │ ldccc 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ │ addsle r2, pc, r0, lsl #22 │ │ │ │ │ ldccc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252302 │ │ │ │ │ ldr r3, [r9, r6, lsr #24] │ │ │ │ │ tstlt fp, r4, lsl #22 │ │ │ │ │ cmplt r3, fp, lsl r9 │ │ │ │ │ - blcs 430e0 │ │ │ │ │ + blcs 43178 │ │ │ │ │ @ instruction: 0xf845d088 │ │ │ │ │ movwcs r3, #15388 @ 0x3c1c │ │ │ │ │ stccc 8, cr15, [sl], #-148 @ 0xffffff6c │ │ │ │ │ - blls d62e0 │ │ │ │ │ + blls d6378 │ │ │ │ │ vaddw.s8 q9, q0, d4 │ │ │ │ │ @ instruction: 0xf8450101 │ │ │ │ │ - blls 12b5a4 │ │ │ │ │ + blls 12b63c │ │ │ │ │ andseq pc, r0, #-1073741783 @ 0xc0000029 │ │ │ │ │ @ instruction: 0xf0066858 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0074f43f │ │ │ │ │ ldccc 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ @ instruction: 0xf845af6f │ │ │ │ │ movwcs r3, #11292 @ 0x2c1c │ │ │ │ │ stccc 8, cr15, [sl], #-148 @ 0xffffff6c │ │ │ │ │ @ instruction: 0xf04fe768 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - bl fe1da4b8 │ │ │ │ │ + bl eda550 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ mcrne 15, 2, sl, cr3, cr1, {2} │ │ │ │ │ ldcne 8, cr4, [r9], {180} @ 0xb4 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andls r4, r8, r8, ror r4 │ │ │ │ │ @ instruction: 0x461a48b2 │ │ │ │ │ movweq pc, #323 @ 0x143 @ │ │ │ │ │ stmdbvs sl, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8cd4478 │ │ │ │ │ @ instruction: 0xf04fa030 │ │ │ │ │ ldrmi r0, [r3], r1, lsl #16 │ │ │ │ │ ldrmi r4, [sl], r9, lsl #13 │ │ │ │ │ andls r4, r9, r6, lsl r6 │ │ │ │ │ ands r9, r7, sp, lsl #14 │ │ │ │ │ - bleq fe317164 │ │ │ │ │ + bleq fe3171fc │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - svc 0x0002f7e8 │ │ │ │ │ + cdp 7, 11, cr15, cr6, cr8, {7} │ │ │ │ │ stceq 8, cr15, [r4], {75} @ 0x4b │ │ │ │ │ @ instruction: 0xf06f46bb │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldm ip, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r0, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmdaeq r1, {r3, r4, r8, ip, sp, lr, pc} │ │ │ │ │ streq pc, [r0], -r6, asr #2 │ │ │ │ │ svclt 0x000845b2 │ │ │ │ │ eorsle r4, r3, r1, asr #11 │ │ │ │ │ ldrtmi r4, [r3], -r2, asr #12 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fea7c │ │ │ │ │ + @ instruction: 0xf06fea30 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - b 14da534 │ │ │ │ │ + b 1da5cc │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - cmnlt r8, r4, lsr pc │ │ │ │ │ + cmnlt r8, r8, ror #29 │ │ │ │ │ streq pc, [r1, -fp, lsl #2] │ │ │ │ │ svcvs 0x0080f5b7 │ │ │ │ │ stmdbls r9, {r1, r4, r6, r7, r8, r9, ip, lr, pc} │ │ │ │ │ @ instruction: 0x4620465a │ │ │ │ │ mvnscc pc, #64, 4 │ │ │ │ │ - b ffdda558 │ │ │ │ │ + b feada5f0 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - ldrb lr, [r2, lr, asr #29] │ │ │ │ │ + ldrb lr, [r2, r2, lsl #29] │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - strmi lr, [r1], -r4, ror #30 │ │ │ │ │ + @ instruction: 0x4601ef18 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdbls r8, {r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbls r8, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1084603 │ │ │ │ │ @ instruction: 0x462032ff │ │ │ │ │ - b ff8da580 │ │ │ │ │ + b fe5da618 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xe7beeeba │ │ │ │ │ + ldr lr, [lr, lr, ror #28]! │ │ │ │ │ stmdbvs sl, {r0, r2, r3, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xa70ce9dd │ │ │ │ │ stmibmi r2, {r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00f6f7e8 │ │ │ │ │ + svc 0x00aaf7e8 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - b 6da5a4 │ │ │ │ │ + stmib lr, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fe84c │ │ │ │ │ + @ instruction: 0xf06fe800 │ │ │ │ │ strmi r0, [r0], r1, lsl #2 │ │ │ │ │ strtmi r9, [r0], -r1 │ │ │ │ │ - stm r6, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda sl!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1b94643 │ │ │ │ │ subsle r0, r3, r0, lsl #30 │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ sbchi pc, r4, r0 │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ - blls 7c904 │ │ │ │ │ + blls 7c99c │ │ │ │ │ ldrmi r9, [fp], r3, lsl #6 │ │ │ │ │ ldmdbmi r1!, {r3, r4, r7, r9, sl, lr}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00d2f7e8 │ │ │ │ │ + svc 0x0086f7e8 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldmib r6!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib sl!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fe828 │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + @ instruction: 0xf06fefdc │ │ │ │ │ andls r0, r6, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - movwcs lr, #2148 @ 0x864 │ │ │ │ │ - b 1681274 │ │ │ │ │ + movwcs lr, #2072 @ 0x818 │ │ │ │ │ + b 168130c │ │ │ │ │ @ instruction: 0xf0400b0b │ │ │ │ │ stmdbmi r5!, {r5, r7, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00b8f7e8 │ │ │ │ │ + svc 0x006cf7e8 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldmib ip, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib r0, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf06fe80e │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + @ instruction: 0xf06fefc2 │ │ │ │ │ andls r0, r7, r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - b 16d67bc │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + b 16d8724 │ │ │ │ │ cmple r2, r8, lsl #16 │ │ │ │ │ @ instruction: 0x4620495a │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - smlatbcs r3, r2, pc, lr @ │ │ │ │ │ + tstcs r3, r6, asr pc │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf04fe9c6 │ │ │ │ │ + @ instruction: 0xf04fe97a │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - svc 0x00f6f7e8 │ │ │ │ │ + svc 0x00aaf7e8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r9, [r0], -r5 │ │ │ │ │ - ldmda r2!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00e6f7e8 │ │ │ │ │ strbmi lr, [fp], -sl, ror #12 │ │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ │ strtmi r4, [r0], -pc, asr #18 │ │ │ │ │ ldrbtmi r9, [r9], #-772 @ 0xfffffcfc │ │ │ │ │ - svc 0x0088f7e8 │ │ │ │ │ + svc 0x003cf7e8 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stmib ip!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdb r0!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fefde │ │ │ │ │ + @ instruction: 0xf06fef92 │ │ │ │ │ andls r0, r3, r1, lsl #2 │ │ │ │ │ strtmi r4, [r0], -r3, lsl #13 │ │ │ │ │ - ldmda r8, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00ccf7e8 │ │ │ │ │ @ instruction: 0xf1ba9b04 │ │ │ │ │ eorle r0, sp, r0, lsl #30 │ │ │ │ │ - b 14c2f08 │ │ │ │ │ + b 14c2fa0 │ │ │ │ │ svclt 0x00080803 │ │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ │ - blls 110960 │ │ │ │ │ + blls 1109f8 │ │ │ │ │ cmple r3, r0, lsl #22 │ │ │ │ │ movwls r9, #19201 @ 0x4b01 │ │ │ │ │ movwls r9, #6915 @ 0x1b03 │ │ │ │ │ movwls r4, #26264 @ 0x6698 │ │ │ │ │ movwcs lr, #1957 @ 0x7a5 │ │ │ │ │ ldrt r9, [r9], -r5, lsl #6 │ │ │ │ │ @ instruction: 0x46204939 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - tstcs r3, ip, asr pc │ │ │ │ │ + tstcs r3, r0, lsl pc │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf04fe980 │ │ │ │ │ + @ instruction: 0xf04fe934 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - svc 0x00b0f7e8 │ │ │ │ │ + svc 0x0064f7e8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strmi r9, [r0], r1 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stmib sp, {r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmib sp, {r5, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ stmib sp, {r0, r1, r9, fp, sp, pc}^ │ │ │ │ │ ldr sl, [ip, r6, lsl #20] │ │ │ │ │ andls r9, r4, #4096 @ 0x1000 │ │ │ │ │ strtmi r4, [r0], -ip, lsr #18 │ │ │ │ │ ldrbtmi r9, [r9], #-773 @ 0xfffffcfb │ │ │ │ │ - svc 0x003ef7e8 │ │ │ │ │ + cdp 7, 15, cr15, cr2, cr8, {7} │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - stmdb r2!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmdb r6, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fef94 │ │ │ │ │ + @ instruction: 0xf06fef48 │ │ │ │ │ andls r0, r1, r1, lsl #2 │ │ │ │ │ strtmi r4, [r0], -r0, lsl #13 │ │ │ │ │ - svc 0x00cef7e8 │ │ │ │ │ - blls 182f94 │ │ │ │ │ + svc 0x0082f7e8 │ │ │ │ │ + blls 18302c │ │ │ │ │ @ instruction: 0xf43f4313 │ │ │ │ │ movwcs sl, #3922 @ 0xf52 │ │ │ │ │ strb r9, [r4, -r6, lsl #6]! │ │ │ │ │ movwls r9, #19201 @ 0x4b01 │ │ │ │ │ movwls r9, #15106 @ 0x3b02 │ │ │ │ │ stmib sp, {r0, r8, r9, ip, pc}^ │ │ │ │ │ movwls r3, #21254 @ 0x5306 │ │ │ │ │ @@ -23134,33 +23172,33 @@ │ │ │ │ │ ldrb r9, [r0, -r7, lsl #6]! │ │ │ │ │ stmib sp, {r0, r1, r4, r6, r7, r9, sl, lr}^ │ │ │ │ │ ldrb sl, [r1, r3, lsl #16] │ │ │ │ │ movwls r9, #19201 @ 0x4b01 │ │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ │ movwcc lr, #27085 @ 0x69cd │ │ │ │ │ strb r9, [r7, #773]! @ 0x305 │ │ │ │ │ - ldm ip!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq ip, r3, r6, ror #14 │ │ │ │ │ + ldmda r0!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq ip, r3, lr, asr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r3, sl, ror #13 │ │ │ │ │ - andeq r7, r2, lr, ror #23 │ │ │ │ │ - andeq r6, r2, ip, ror r6 │ │ │ │ │ - muleq r2, sl, fp │ │ │ │ │ - andeq r7, r2, r4, ror fp │ │ │ │ │ - andeq r7, r2, r0, asr fp │ │ │ │ │ - andeq r7, r2, r6, lsr fp │ │ │ │ │ - andeq r7, r2, r8, ror #19 │ │ │ │ │ - andeq r7, r2, r8, lsr #19 │ │ │ │ │ - @ instruction: 0x000278b2 │ │ │ │ │ - andeq r7, r2, r2, lsl #17 │ │ │ │ │ - andeq r7, r2, r6, asr r8 │ │ │ │ │ - andeq r7, r2, r0, lsr r8 │ │ │ │ │ - ldrdeq r7, [r2], -lr │ │ │ │ │ - andeq r7, r2, ip, lsl #15 │ │ │ │ │ - andeq r7, r2, r2, asr r7 │ │ │ │ │ + andeq ip, r3, r2, asr r6 │ │ │ │ │ + @ instruction: 0x00027bb2 │ │ │ │ │ + andeq r6, r2, r4, ror #11 │ │ │ │ │ + andeq r7, r2, lr, asr fp │ │ │ │ │ + andeq r7, r2, r8, lsr fp │ │ │ │ │ + andeq r7, r2, r4, lsl fp │ │ │ │ │ + strdeq r7, [r2], -sl │ │ │ │ │ + andeq r7, r2, ip, lsr #19 │ │ │ │ │ + andeq r7, r2, ip, ror #18 │ │ │ │ │ + andeq r7, r2, r6, ror r8 │ │ │ │ │ + andeq r7, r2, r6, asr #16 │ │ │ │ │ + andeq r7, r2, sl, lsl r8 │ │ │ │ │ + strdeq r7, [r2], -r4 │ │ │ │ │ + andeq r7, r2, r2, lsr #15 │ │ │ │ │ + andeq r7, r2, r0, asr r7 │ │ │ │ │ + andeq r7, r2, r6, lsl r7 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ │ @ instruction: 0x2734f8df │ │ │ │ │ stcpl 5, cr15, [r3, #692] @ 0x2b4 │ │ │ │ │ @@ -23169,695 +23207,709 @@ │ │ │ │ │ orrpl pc, r3, sp, lsl #10 │ │ │ │ │ ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ smlabbcs r2, r4, r0, r8 │ │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ │ - stmdacs r5, {r2, r3, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ andcs sp, r0, #-1073741798 @ 0xc000001a │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [lr, #-928]! @ 0xfffffc60 │ │ │ │ │ + ldc 7, cr15, [r2, #-928]! @ 0xfffffc60 │ │ │ │ │ stmdacs r0, {r0, r1, r7, r9, sl, lr} │ │ │ │ │ tstcs r2, r5, ror r0 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0x1e05e9d8 │ │ │ │ │ + vmlane.f16 s28, s11, s24 @ │ │ │ │ │ @ instruction: 0xf004db6f │ │ │ │ │ - andcs pc, r4, #11520 @ 0x2d00 │ │ │ │ │ + andcs pc, r4, #226304 @ 0x37400 │ │ │ │ │ @ instruction: 0xf0041ca9 │ │ │ │ │ - mulls r0, r5, ip │ │ │ │ │ + andls pc, r0, r5, asr #24 │ │ │ │ │ rsble r2, r6, r0, lsl #16 │ │ │ │ │ andlt pc, r0, r0, asr #17 │ │ │ │ │ @ instruction: 0xf0002d00 │ │ │ │ │ - blls 3cacc │ │ │ │ │ + blls 3cb64 │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdaeq r1, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ │ - ldcne 6, cr4, [pc, #-312] @ 1c768 │ │ │ │ │ + ldcne 6, cr4, [pc, #-312] @ 1c800 │ │ │ │ │ @ instruction: 0x36c4f8df │ │ │ │ │ ldrbtmi r2, [fp], #-1281 @ 0xfffffaff │ │ │ │ │ @ instruction: 0xf8df9301 │ │ │ │ │ ldrbtmi r3, [fp], #-1728 @ 0xfffff940 │ │ │ │ │ ands r9, r3, r2, lsl #6 │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - ldcl 7, cr15, [r0, #-928] @ 0xfffffc60 │ │ │ │ │ + stc 7, cr15, [r4, #-928] @ 0xfffffc60 │ │ │ │ │ @ instruction: 0xf06f6038 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x002cf7e8 │ │ │ │ │ + cdp 7, 14, cr15, cr0, cr8, {7} │ │ │ │ │ @ instruction: 0xf1463501 │ │ │ │ │ strcc r0, [r4, -r0, lsl #12] │ │ │ │ │ svclt 0x000845b1 │ │ │ │ │ rsble r4, r8, r8, lsr #11 │ │ │ │ │ ldrtmi r4, [r3], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - smlabtcs r2, ip, r8, lr │ │ │ │ │ + smlabbcs r2, r0, r8, lr │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf04fe8a4 │ │ │ │ │ + @ instruction: 0xf04fe858 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stc 7, cr15, [r4, #928] @ 0x3a0 │ │ │ │ │ + ldc 7, cr15, [r8, #-928]! @ 0xfffffc60 │ │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04fd1da │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stcl 7, cr15, [r2, #928] @ 0x3a0 │ │ │ │ │ + ldcl 7, cr15, [r6, #-928]! @ 0xfffffc60 │ │ │ │ │ eorsle r2, sl, r5, lsl #16 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0x4601edbc │ │ │ │ │ + @ instruction: 0x4601ed70 │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - stmdbls r1, {r3, r4, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbls r1, {r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ cdpne 6, 6, cr4, cr10, cr3, {0} │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0x4620e93c │ │ │ │ │ - ldc 7, cr15, [r2, #-928] @ 0xfffffc60 │ │ │ │ │ + @ instruction: 0x4620e8f0 │ │ │ │ │ + stcl 7, cr15, [r6], {232} @ 0xe8 │ │ │ │ │ smlabtcs r2, r7, r7, lr │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - strmi lr, [r1], -sl, lsr #27 │ │ │ │ │ + @ instruction: 0x4601ed5e │ │ │ │ │ @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf8dfea06 │ │ │ │ │ + @ instruction: 0xf8dfe9ba │ │ │ │ │ strmi r1, [r2], -ip, lsr #12 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmdb r8!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm ip, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, r0, lsl #26 │ │ │ │ │ + @ instruction: 0x2000ecb4 │ │ │ │ │ @ instruction: 0x2618f8df │ │ │ │ │ orrpl pc, r3, sp, lsl #10 │ │ │ │ │ @ instruction: 0x3600f8df │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rschi pc, ip, #64 @ 0x40 │ │ │ │ │ stcpl 5, cr15, [r3, #52] @ 0x34 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ stmdbls r2, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fee2e │ │ │ │ │ + @ instruction: 0xf06fede2 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - ldmda r0, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmda r4, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04f4652 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stcl 7, cr15, [r0], #928 @ 0x3a0 │ │ │ │ │ + ldc 7, cr15, [r4], {232} @ 0xe8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0x46206038 │ │ │ │ │ - cdp 7, 11, cr15, cr12, cr8, {7} │ │ │ │ │ + cdp 7, 7, cr15, cr0, cr8, {7} │ │ │ │ │ ldcge 7, cr14, [sl, #-548] @ 0xfffffddc │ │ │ │ │ tstcs r0, r8, lsr #4 │ │ │ │ │ eoreq pc, ip, r5, lsr #3 │ │ │ │ │ - ldc 7, cr15, [sl], {232} @ 0xe8 │ │ │ │ │ + mcrr 7, 14, pc, lr, cr8 @ │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ svcne 0x00282100 │ │ │ │ │ - ldc 7, cr15, [r4], {232} @ 0xe8 │ │ │ │ │ + mcrr 7, 14, pc, r8, cr8 @ │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [lr, #-928] @ 0xfffffc60 │ │ │ │ │ + ldc 7, cr15, [r2, #-928] @ 0xfffffc60 │ │ │ │ │ svclt 0x00182805 │ │ │ │ │ andsle sl, r4, r2, lsl lr │ │ │ │ │ @ instruction: 0xf1a69900 │ │ │ │ │ ldrbmi r0, [r8], -ip, lsl #4 │ │ │ │ │ - blx ffcd8a40 │ │ │ │ │ + blx fe8d8ad8 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7e8b141 │ │ │ │ │ - @ instruction: 0xf004ec88 │ │ │ │ │ - stmdbls r0, {r0, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - ldc2 0, cr15, [ip], #-16 │ │ │ │ │ + @ instruction: 0xf004ec3c │ │ │ │ │ + stmdbls r0, {r0, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + blx ffb58aa2 │ │ │ │ │ str r2, [sp, r1]! │ │ │ │ │ - stmia r4!, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r8, {r0, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8dfe7f5 │ │ │ │ │ @ instruction: 0x46201574 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - smlattcs r3, ip, sp, lr │ │ │ │ │ - @ instruction: 0xf7e94620 │ │ │ │ │ - @ instruction: 0xf04fe810 │ │ │ │ │ + smlatbcs r3, r0, sp, lr │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + @ instruction: 0xf04fefc4 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stcl 7, cr15, [r2, #-928] @ 0xfffffc60 │ │ │ │ │ + ldcl 7, cr15, [r6], #928 @ 0x3a0 │ │ │ │ │ @ instruction: 0xf835b128 │ │ │ │ │ @ instruction: 0xf0433c2c │ │ │ │ │ @ instruction: 0xf8250302 │ │ │ │ │ @ instruction: 0xf06f3c2c │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - cdp 7, 7, cr15, cr6, cr8, {7} │ │ │ │ │ + cdp 7, 2, cr15, cr10, cr8, {7} │ │ │ │ │ strbne pc, [r0, #-2271] @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0, #928] @ 0x3a0 │ │ │ │ │ + stc 7, cr15, [r4, #928] @ 0x3a0 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - svc 0x00f4f7e8 │ │ │ │ │ + svc 0x00a8f7e8 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fed28 │ │ │ │ │ + @ instruction: 0xf06fecdc │ │ │ │ │ andls r0, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf8dfee62 │ │ │ │ │ + @ instruction: 0xf8dfee16 │ │ │ │ │ @ instruction: 0x4620151c │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - @ instruction: 0x2103edbc │ │ │ │ │ + tstcs r3, r0, ror sp │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, #224, 30 @ 0x380 │ │ │ │ │ + andcs lr, r0, #148, 30 @ 0x250 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fec70 │ │ │ │ │ + @ instruction: 0xf06fec24 │ │ │ │ │ @ instruction: 0xf8450101 │ │ │ │ │ strtmi r0, [r0], -ip, lsl #24 │ │ │ │ │ - cdp 7, 4, cr15, cr10, cr8, {7} │ │ │ │ │ + ldcl 7, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ ldrbtne pc, [r0], #2271 @ 0x8df @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [r4, #928]! @ 0x3a0 │ │ │ │ │ + ldcl 7, cr15, [r8, #-928] @ 0xfffffc60 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - svc 0x00c8f7e8 │ │ │ │ │ + svc 0x007cf7e8 │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - mrrc 7, 14, pc, r8, cr8 @ │ │ │ │ │ + stc 7, cr15, [ip], {232} @ 0xe8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ andls r4, r3, r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf8dfee34 │ │ │ │ │ + @ instruction: 0xf8dfede8 │ │ │ │ │ strtmi r1, [r0], -r8, asr #9 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - smlabbcs r3, lr, sp, lr │ │ │ │ │ + tstcs r3, r2, asr #26 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, #712 @ 0x2c8 │ │ │ │ │ + andcs lr, r0, #408 @ 0x198 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fec42 │ │ │ │ │ + @ instruction: 0xf06febf6 │ │ │ │ │ andls r0, r1, r1, lsl #2 │ │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - cdp 7, 1, cr15, cr12, cr8, {7} │ │ │ │ │ + ldcl 7, cr15, [r0, #928] @ 0x3a0 │ │ │ │ │ ldrne pc, [ip], #2271 @ 0x8df │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r6, #-928]! @ 0xfffffc60 │ │ │ │ │ + stc 7, cr15, [sl, #-928]! @ 0xfffffc60 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - svc 0x009af7e8 │ │ │ │ │ + svc 0x004ef7e8 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ - stc 7, cr15, [sl], #-928 @ 0xfffffc60 │ │ │ │ │ + bl ff7dab44 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r0], -r0, lsl #13 │ │ │ │ │ - cdp 7, 0, cr15, cr6, cr8, {7} │ │ │ │ │ + ldc 7, cr15, [sl, #928]! @ 0x3a0 │ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ │ svccs 0x00008139 │ │ │ │ │ @ instruction: 0x81a1f000 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ bichi pc, sl, r0 │ │ │ │ │ strls r2, [r4, -r0, lsl #14] │ │ │ │ │ @ instruction: 0x970546ba │ │ │ │ │ strvc lr, [r6, -sp, asr #19] │ │ │ │ │ ldrbne pc, [r4], #-2271 @ 0xfffff721 @ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0, #-928] @ 0xfffffc60 │ │ │ │ │ + stc 7, cr15, [r4, #-928] @ 0xfffffc60 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - svc 0x0074f7e8 │ │ │ │ │ + svc 0x0028f7e8 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stmdacs r5, {r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r5, {r4, r6, sl, fp, sp, lr, pc} │ │ │ │ │ adchi pc, ip, r0 │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - blls 1182e4 │ │ │ │ │ + blls 11824c │ │ │ │ │ rsbsle r2, r8, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf845ae12 │ │ │ │ │ @ instruction: 0xf04f3c1c │ │ │ │ │ @ instruction: 0xf8451301 │ │ │ │ │ - blls 6bc28 │ │ │ │ │ + blls 6bcc0 │ │ │ │ │ @ instruction: 0xf845b31b │ │ │ │ │ movwcs r3, #7192 @ 0x1c18 │ │ │ │ │ msreq CPSR_fs, #192, 4 │ │ │ │ │ stccc 8, cr15, [r6], #-276 @ 0xfffffeec │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ movwcs sp, #4134 @ 0x1026 │ │ │ │ │ msreq CPSR_fs, #192, 4 │ │ │ │ │ ldchi 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ stccc 8, cr15, [r2], #-276 @ 0xfffffeec │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ svcne 0x002bd002 │ │ │ │ │ ldccc 8, cr15, [r0], {69} @ 0x45 │ │ │ │ │ - blcs 437bc │ │ │ │ │ + blcs 43854 │ │ │ │ │ svcge 0x0010f43f │ │ │ │ │ andcs r2, r2, r1, lsl #2 │ │ │ │ │ - b 1f5ab60 │ │ │ │ │ + b c5abf8 │ │ │ │ │ andcs r2, r3, r1, lsl #2 │ │ │ │ │ - b 1e5ab68 │ │ │ │ │ - blls 1567e4 │ │ │ │ │ + b b5ac00 │ │ │ │ │ + blls 15687c │ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ - blls 2092e0 │ │ │ │ │ + blls 209378 │ │ │ │ │ sbcsle r2, fp, r0, lsl #22 │ │ │ │ │ ldccc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252303 │ │ │ │ │ ldrb r3, [r5, r6, lsr #24] │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ @ instruction: 0xf8dad002 │ │ │ │ │ movwlt r3, #45072 @ 0xb010 │ │ │ │ │ - blcs 4380c │ │ │ │ │ - blls 1d0f50 │ │ │ │ │ + blcs 438a4 │ │ │ │ │ + blls 1d0fe8 │ │ │ │ │ ldccc 8, cr15, [r4], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252303 │ │ │ │ │ strb r3, [pc, r2, lsr #24] │ │ │ │ │ tstcs r4, r1, lsl #22 │ │ │ │ │ smlabteq r1, r0, r2, pc @ │ │ │ │ │ ldccc 8, cr15, [r0], #-276 @ 0xfffffeec │ │ │ │ │ @ instruction: 0xf1a69b04 │ │ │ │ │ ldmdavs r8, {r4, r9}^ │ │ │ │ │ - ldc2 0, cr15, [r8, #20]! │ │ │ │ │ + stc2l 0, cr15, [r8, #-20]! @ 0xffffffec │ │ │ │ │ adcsle r2, r7, r0, lsl #16 │ │ │ │ │ ldccc 8, cr15, [r0], #-340 @ 0xfffffeac │ │ │ │ │ adcsle r2, r3, r0, lsl #22 │ │ │ │ │ ldccc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252302 │ │ │ │ │ str r3, [sp, r6, lsr #24]! │ │ │ │ │ vaddw.s8 q9, q0, d4 │ │ │ │ │ @ instruction: 0xf8da0101 │ │ │ │ │ @ instruction: 0xf1a60004 │ │ │ │ │ @ instruction: 0xf8450210 │ │ │ │ │ @ instruction: 0xf0058c30 │ │ │ │ │ - stmdacs r0, {r0, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf855d0aa │ │ │ │ │ - blcs 2bd14 │ │ │ │ │ + blcs 2bdac │ │ │ │ │ @ instruction: 0xf845d0a6 │ │ │ │ │ movwcs r3, #11284 @ 0x2c14 │ │ │ │ │ stccc 8, cr15, [r2], #-148 @ 0xffffff6c │ │ │ │ │ - blls 196ae4 │ │ │ │ │ + blls 196b7c │ │ │ │ │ ldmdbvs fp, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ cdpge 1, 1, cr11, cr2, cr11, {2} │ │ │ │ │ addle r2, r6, r0, lsl #30 │ │ │ │ │ cdpge 3, 1, cr2, cr2, cr3, {0} │ │ │ │ │ ldcvc 8, cr15, [ip], {69} @ 0x45 │ │ │ │ │ stccc 8, cr15, [sl], #-148 @ 0xffffff6c │ │ │ │ │ - blls 116a7c │ │ │ │ │ + blls 116b14 │ │ │ │ │ @ instruction: 0xf845ae12 │ │ │ │ │ tstcs r4, r0, lsr ip │ │ │ │ │ smlabteq r1, r0, r2, pc @ │ │ │ │ │ @ instruction: 0xf1a69b05 │ │ │ │ │ ldmdavs r8, {r4, r9}^ │ │ │ │ │ - ldc2l 0, cr15, [sl, #-20]! @ 0xffffffec │ │ │ │ │ + stc2 0, cr15, [sl, #-20]! @ 0xffffffec │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0xf855af70 │ │ │ │ │ - blcs 2bd64 │ │ │ │ │ + blcs 2bdfc │ │ │ │ │ svcge 0x006bf43f │ │ │ │ │ ldccc 8, cr15, [ip], {69} @ 0x45 │ │ │ │ │ @ instruction: 0xf8252302 │ │ │ │ │ strb r3, [r4, -sl, lsr #24]! │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stmdacs r0, {r1, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ svcge 0x004cf43f │ │ │ │ │ ldmmi r3!, {r0, r1, r6, r9, sl, fp, ip} │ │ │ │ │ @ instruction: 0xf04f1c99 │ │ │ │ │ ldrbtmi r0, [r8], #-768 @ 0xfffffd00 │ │ │ │ │ ldmmi r1!, {r3, ip, pc} │ │ │ │ │ @ instruction: 0xf143461a │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ ldrbtmi r7, [r8], #-2826 @ 0xfffff4f6 │ │ │ │ │ - bhi 357418 │ │ │ │ │ + bhi 3574b0 │ │ │ │ │ ldrmi r2, [r1], r1, lsl #12 │ │ │ │ │ ldrmi r4, [fp], r8, lsl #13 │ │ │ │ │ andls r4, r9, r7, lsl r6 │ │ │ │ │ - bl 194d4c │ │ │ │ │ + bl 194de4 │ │ │ │ │ andcs r0, r0, #2244608 @ 0x224000 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf849eb30 │ │ │ │ │ + @ instruction: 0xf849eae4 │ │ │ │ │ ldrbmi r0, [r1], r4, lsl #24 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - strcc lr, [r1], -sl, lsl #26 │ │ │ │ │ + @ instruction: 0x3601ecbe │ │ │ │ │ streq pc, [r0, -r7, asr #2] │ │ │ │ │ svclt 0x000845bb │ │ │ │ │ ldrhtle r4, [r2], -r0 │ │ │ │ │ @ instruction: 0x463b4632 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06feeaa │ │ │ │ │ + @ instruction: 0xf06fee5e │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - cdp 7, 8, cr15, cr0, cr8, {7} │ │ │ │ │ + cdp 7, 3, cr15, cr4, cr8, {7} │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - cmnlt r8, r2, ror #22 │ │ │ │ │ - beq 99168 │ │ │ │ │ + cmnlt r8, r6, lsl fp │ │ │ │ │ + beq 99200 │ │ │ │ │ svcvs 0x0080f5ba │ │ │ │ │ stmdbls r9, {r0, r1, r4, r6, r7, r8, r9, ip, lr, pc} │ │ │ │ │ strtmi r4, [r0], -sl, asr #12 │ │ │ │ │ mvnscc pc, #64, 4 │ │ │ │ │ - svc 0x0024f7e8 │ │ │ │ │ + cdp 7, 13, cr15, cr8, cr8, {7} │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xe7d3eafc │ │ │ │ │ + @ instruction: 0xe7d3eab0 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0x4601eb92 │ │ │ │ │ + strmi lr, [r1], -r6, asr #22 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stmdbls r8, {r1, r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbls r8, {r1, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ cdpne 6, 7, cr4, cr2, cr3, {0} │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - qadd16mi lr, r0, r2 │ │ │ │ │ - b ffa5ad24 │ │ │ │ │ + strtmi lr, [r0], -r6, asr #29 │ │ │ │ │ + b fe75adbc │ │ │ │ │ ldmib sp, {r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldmib sp, {r1, r3, r8, r9, fp, ip, sp, lr}^ │ │ │ │ │ strbt r8, [r7], ip, lsl #20 │ │ │ │ │ strtmi r4, [r0], -r2, lsl #19 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - tstcs r3, r6, lsr #24 │ │ │ │ │ + ldrdcs lr, [r3, -sl] │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf04fee4a │ │ │ │ │ + @ instruction: 0xf04fedfe │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - ldcl 7, cr15, [sl], #-928 @ 0xfffffc60 │ │ │ │ │ + stc 7, cr15, [lr], #-928 @ 0xfffffc60 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r0], -r2, lsl #13 │ │ │ │ │ - ldc 7, cr15, [r6], #928 @ 0x3a0 │ │ │ │ │ + stcl 7, cr15, [sl], #-928 @ 0xfffffc60 │ │ │ │ │ ldrbmi r9, [r7], -r1, lsl #22 │ │ │ │ │ subsle r2, r4, r0, lsl #22 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ sbchi pc, r0, r0 │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ adcshi pc, r0, r0, asr #32 │ │ │ │ │ @ instruction: 0x465646d1 │ │ │ │ │ andsge pc, r0, sp, asr #17 │ │ │ │ │ @ instruction: 0x46204971 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - tstcs r3, r2, lsl #24 │ │ │ │ │ + @ instruction: 0x2103ebb6 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf04fee26 │ │ │ │ │ + @ instruction: 0xf04fedda │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - mrrc 7, 14, pc, r6, cr8 @ │ │ │ │ │ + stc 7, cr15, [sl], {232} @ 0xe8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - ldc 7, cr15, [r2], {232} @ 0xe8 │ │ │ │ │ + mcrr 7, 14, pc, r6, cr8 @ │ │ │ │ │ movwls r2, #21248 @ 0x5300 │ │ │ │ │ - b 1503a0c │ │ │ │ │ + b 1503aa4 │ │ │ │ │ @ instruction: 0xf0400909 │ │ │ │ │ stmdbmi r5!, {r1, r3, r4, r7, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff9dadb8 │ │ │ │ │ + bl fe6dae50 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - cdp 7, 0, cr15, cr10, cr8, {7} │ │ │ │ │ + ldc 7, cr15, [lr, #928]! @ 0x3a0 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fec3c │ │ │ │ │ + @ instruction: 0xf06febf0 │ │ │ │ │ andls r0, r7, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - b 1658018 │ │ │ │ │ + b 1657f80 │ │ │ │ │ teqle lr, r6, lsl #12 │ │ │ │ │ @ instruction: 0x4620495a │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - ldrdcs lr, [r3, -r0] │ │ │ │ │ + smlabbcs r3, r4, fp, lr │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf04fedf4 │ │ │ │ │ + @ instruction: 0xf04feda8 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stc 7, cr15, [r4], #-928 @ 0xfffffc60 │ │ │ │ │ + bl ff65ae90 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r9, [r0], -r6 │ │ │ │ │ - stcl 7, cr15, [r0], #-928 @ 0xfffffc60 │ │ │ │ │ + ldc 7, cr15, [r4], {232} @ 0xe8 │ │ │ │ │ svcls 0x0001e668 │ │ │ │ │ ldmdbmi r0, {r1, r3, r4, r5, r7, r9, sl, lr}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl fee5ae14 │ │ │ │ │ + bl 1b5aeac │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [ip, #928] @ 0x3a0 │ │ │ │ │ + ldc 7, cr15, [r0, #928] @ 0x3a0 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fec0e │ │ │ │ │ + @ instruction: 0xf06febc2 │ │ │ │ │ strmi r0, [r1], r1, lsl #2 │ │ │ │ │ strtmi r9, [r0], -r4 │ │ │ │ │ - mcrr 7, 14, pc, r8, cr8 @ │ │ │ │ │ + bl fff5aecc │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ - blls 110f50 │ │ │ │ │ + blls 110fe8 │ │ │ │ │ @ instruction: 0x0607ea53 │ │ │ │ │ ldrtmi fp, [r2], r8, lsl #30 │ │ │ │ │ - blls 151108 │ │ │ │ │ + blls 1511a0 │ │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ │ cmple r1, r0, lsl #22 │ │ │ │ │ @ instruction: 0xa010f8dd │ │ │ │ │ @ instruction: 0x46564657 │ │ │ │ │ movwcs lr, #1961 @ 0x7a9 │ │ │ │ │ ldrt r9, [fp], -r6, lsl #6 │ │ │ │ │ @ instruction: 0x4620493b │ │ │ │ │ ldrbtmi r4, [r9], #-1607 @ 0xfffff9b9 │ │ │ │ │ - bl fe35ae6c │ │ │ │ │ + bl 105af04 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldc 7, cr15, [r0, #928]! @ 0x3a0 │ │ │ │ │ + stcl 7, cr15, [r4, #-928]! @ 0xfffffc60 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06febe2 │ │ │ │ │ + @ instruction: 0xf06feb96 │ │ │ │ │ strmi r0, [r2], r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0x4656ec1e │ │ │ │ │ + @ instruction: 0x4656ebd2 │ │ │ │ │ stmdahi r4, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ andshi pc, ip, sp, asr #17 │ │ │ │ │ @ instruction: 0xf8cde79f │ │ │ │ │ stmdbmi lr!, {r2, r4, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl 1c5aea4 │ │ │ │ │ + bl 95af3c │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - ldc 7, cr15, [r4, #928] @ 0x3a0 │ │ │ │ │ + stcl 7, cr15, [r8, #-928] @ 0xfffffc60 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06febc6 │ │ │ │ │ + @ instruction: 0xf06feb7a │ │ │ │ │ strmi r0, [r2], r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - blls 117f2c │ │ │ │ │ + blls 117e94 │ │ │ │ │ teqmi fp, #90177536 @ 0x5600000 │ │ │ │ │ svcge 0x0056f43f │ │ │ │ │ strb r2, [r9, -r0, lsl #14]! │ │ │ │ │ @ instruction: 0xf8cd9b03 │ │ │ │ │ @ instruction: 0x461fa014 │ │ │ │ │ movwls r4, #18074 @ 0x469a │ │ │ │ │ movwcc lr, #27085 @ 0x69cd │ │ │ │ │ movwcs lr, #1530 @ 0x5fa │ │ │ │ │ ldrb r9, [r6, -r7, lsl #6]! │ │ │ │ │ stmib sp, {r0, r6, r7, r9, sl, lr}^ │ │ │ │ │ ldrb r8, [r4, r4, lsl #20] │ │ │ │ │ - ldcl 7, cr15, [r8], #928 @ 0x3a0 │ │ │ │ │ - beq 59094 │ │ │ │ │ - bge 1d7690 │ │ │ │ │ + stc 7, cr15, [ip], #928 @ 0x3a0 │ │ │ │ │ + beq 5912c │ │ │ │ │ + bge 1d7728 │ │ │ │ │ strb r4, [fp, #1623]! @ 0x657 │ │ │ │ │ - andeq ip, r3, r2, lsr #2 │ │ │ │ │ + andeq ip, r3, sl, lsl #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000276ba │ │ │ │ │ - andeq r7, r2, r6, ror #10 │ │ │ │ │ - andeq r7, r2, lr, ror #11 │ │ │ │ │ - strdeq fp, [r3], -r2 │ │ │ │ │ - andeq r7, r2, ip, ror r4 │ │ │ │ │ - andeq r7, r2, lr, asr #10 │ │ │ │ │ - ldrdeq r5, [r2], -r8 │ │ │ │ │ - strdeq r7, [r2], -r6 │ │ │ │ │ - ldrdeq r7, [r2], -r0 │ │ │ │ │ - andeq r7, r2, sl, lsr #7 │ │ │ │ │ - muleq r2, r6, r3 │ │ │ │ │ - andeq r7, r2, lr, lsr r2 │ │ │ │ │ - strdeq r7, [r2], -lr │ │ │ │ │ - andeq r7, r2, r0, lsl r1 │ │ │ │ │ - andeq r7, r2, r0, ror #1 │ │ │ │ │ - strheq r7, [r2], -r2 │ │ │ │ │ - andeq r7, r2, ip, lsl #1 │ │ │ │ │ - andeq r7, r2, lr, lsr r0 │ │ │ │ │ - andeq r6, r2, lr, ror #31 │ │ │ │ │ - @ instruction: 0x00026fb6 │ │ │ │ │ + andeq r7, r2, lr, ror r6 │ │ │ │ │ + andeq r7, r2, sl, lsr #10 │ │ │ │ │ + @ instruction: 0x000275b2 │ │ │ │ │ + andeq fp, r3, sl, asr pc │ │ │ │ │ + andeq r7, r2, r0, asr #8 │ │ │ │ │ + andeq r7, r2, r2, lsl r5 │ │ │ │ │ + andeq r5, r2, r0, asr #28 │ │ │ │ │ + @ instruction: 0x000273ba │ │ │ │ │ + muleq r2, r4, r3 │ │ │ │ │ + andeq r7, r2, lr, ror #6 │ │ │ │ │ + andeq r7, r2, sl, asr r3 │ │ │ │ │ + andeq r7, r2, r2, lsl #4 │ │ │ │ │ + andeq r7, r2, r2, asr #3 │ │ │ │ │ + ldrdeq r7, [r2], -r4 │ │ │ │ │ + andeq r7, r2, r4, lsr #1 │ │ │ │ │ + andeq r7, r2, r6, ror r0 │ │ │ │ │ + andeq r7, r2, r0, asr r0 │ │ │ │ │ + andeq r7, r2, r2 │ │ │ │ │ + @ instruction: 0x00026fb2 │ │ │ │ │ + andeq r6, r2, sl, ror pc │ │ │ │ │ + ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [r8], #928 @ 0x3a0 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf017d0f7 │ │ │ │ │ + andcs pc, r0, r1, asr #17 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + stc 7, cr15, [ip], {232} @ 0xe8 │ │ │ │ │ + andcs fp, r0, r8, lsl #18 │ │ │ │ │ + tstcs r1, r0, lsl sp │ │ │ │ │ + @ instruction: 0xf7e84620 │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf016d0f7 │ │ │ │ │ + strtmi pc, [r0], -r3, asr #27 │ │ │ │ │ + @ instruction: 0xf7e82101 │ │ │ │ │ + andcs lr, r1, r8, asr #17 │ │ │ │ │ + andcs fp, r0, r0, lsl sp │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb741c0 │ │ │ │ │ + bl feb742d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 960f68 │ │ │ │ │ - blmi 9891d8 │ │ │ │ │ + bmi 961078 │ │ │ │ │ + blmi 9892e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ smlabbcs r1, r8, r3, fp │ │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ │ - smlattcs r1, ip, ip, lr │ │ │ │ │ + tstcs r1, r4, ror #24 │ │ │ │ │ @ instruction: 0x4620b1d8 │ │ │ │ │ - bl 16daf8c │ │ │ │ │ + b ff4db09c │ │ │ │ │ teqlt r0, #5242880 @ 0x500000 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ - ldmib sl!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strmi r4, [r2], -r9, ror #12 │ │ │ │ │ movwcs r4, #1576 @ 0x628 │ │ │ │ │ @ instruction: 0xf0179300 │ │ │ │ │ - strmi pc, [r2], -r7, lsr #18 │ │ │ │ │ + @ instruction: 0x4602f89b │ │ │ │ │ ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - ldc 7, cr15, [r6, #-928]! @ 0xfffffc60 │ │ │ │ │ + stc 7, cr15, [lr], #928 @ 0x3a0 │ │ │ │ │ strtmi r9, [r0], -r0, lsl #20 │ │ │ │ │ @ instruction: 0xf7e817d3 │ │ │ │ │ - andcs lr, r2, r2, lsr sp │ │ │ │ │ + andcs lr, r2, sl, lsr #25 │ │ │ │ │ @ instruction: 0x4620e010 │ │ │ │ │ - b d5afc4 │ │ │ │ │ + stmib ip!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - cdp 7, 9, cr15, cr0, cr8, {7} │ │ │ │ │ + cdp 7, 0, cr15, cr8, cr8, {7} │ │ │ │ │ strmi r4, [r2], -sp, lsl #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldc 7, cr15, [r4, #928]! @ 0x3a0 │ │ │ │ │ + stc 7, cr15, [ip, #-928]! @ 0xfffffc60 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, ip, lsl #19 │ │ │ │ │ - blmi 1ef868 │ │ │ │ │ + andcs lr, r0, r4, lsl #18 │ │ │ │ │ + blmi 1ef978 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 770b4 │ │ │ │ │ + blls 771c4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ - ldcl 7, cr15, [r4], #-928 @ 0xfffffc60 │ │ │ │ │ - andeq fp, r3, ip, lsl #19 │ │ │ │ │ + bl ffb5b10c │ │ │ │ │ + andeq fp, r3, ip, ror r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r6, ror #30 │ │ │ │ │ - andeq fp, r3, r4, lsl r9 │ │ │ │ │ - ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [sl], {232} @ 0xe8 │ │ │ │ │ - andcs fp, r0, r8, lsl #18 │ │ │ │ │ - tstcs r1, r0, lsl sp │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - stmdacs r0, {r3, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf016d0f7 │ │ │ │ │ - @ instruction: 0x4620fdd5 │ │ │ │ │ - @ instruction: 0xf7e82101 │ │ │ │ │ - ldrdcs lr, [r1], -r6 │ │ │ │ │ - andcs fp, r0, r0, lsl sp │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ + @ instruction: 0x00026eb2 │ │ │ │ │ + andeq fp, r3, r4, lsl #16 │ │ │ │ │ strlt fp, [r8, #-336] @ 0xfffffeb0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - ldm lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ cmnlt r8, #5242880 @ 0x500000 │ │ │ │ │ ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - ldmdb r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldcl 7, cr15, [r6], {232} @ 0xe8 │ │ │ │ │ + stmia lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stcl 7, cr15, [lr], #-928 @ 0xfffffc60 │ │ │ │ │ strmi r6, [r0], r3, lsl #16 │ │ │ │ │ svcmi 0x0014b32b │ │ │ │ │ strcs r2, [r0], -r1, lsl #8 │ │ │ │ │ andcs r4, r0, #2130706432 @ 0x7f000000 │ │ │ │ │ ldrmi r4, [r1], -r8, lsr #12 │ │ │ │ │ - stmdb r8, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46284639 │ │ │ │ │ - b 1bdb0a8 │ │ │ │ │ + b 1db178 │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ ldmdavs r9, {r3, r5, r9, sl, lr} │ │ │ │ │ - b 1a5b0b4 │ │ │ │ │ + b 5b184 │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ - ldrtmi lr, [r3], -r4, ror #29 │ │ │ │ │ + @ instruction: 0x4633ee7c │ │ │ │ │ @ instruction: 0xf06f4622 │ │ │ │ │ strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - bl 1adb0cc │ │ │ │ │ + bl db19c │ │ │ │ │ svccc 0x0004f858 │ │ │ │ │ @ instruction: 0xf1463401 │ │ │ │ │ - blcs 1e938 │ │ │ │ │ + blcs 1ea08 │ │ │ │ │ ldrdcs sp, [r1], -sp @ │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - muleq r2, ip, r0 │ │ │ │ │ + andeq r4, r2, ip, asr #31 │ │ │ │ │ + strlt fp, [r8, #-376] @ 0xfffffe88 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00f8f8cc │ │ │ │ │ + mrscs r2, R9_usr │ │ │ │ │ + ldmda r4, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e8b108 │ │ │ │ │ + andcs lr, r0, r2, lsl sp │ │ │ │ │ + andcs fp, r0, r8, lsl #26 │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7434c │ │ │ │ │ + bl feb74444 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ movwcs fp, #400 @ 0x190 │ │ │ │ │ ldrmi r2, [sl], -r1, lsl #2 │ │ │ │ │ - stmia lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bl ff05b104 │ │ │ │ │ + ldmda r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bl 115b1fc │ │ │ │ │ cmplt r0, r5, lsl #12 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - b edb110 │ │ │ │ │ - @ instruction: 0xffb0f003 │ │ │ │ │ - @ instruction: 0xf0044629 │ │ │ │ │ - andcs pc, r1, fp, ror r8 @ │ │ │ │ │ + ldmib lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xff30f003 │ │ │ │ │ + @ instruction: 0xf0034629 │ │ │ │ │ + strdcs pc, [r1], -fp │ │ │ │ │ @ instruction: 0x4620bd38 │ │ │ │ │ - stcl 7, cr15, [r2], #928 @ 0x3a0 │ │ │ │ │ + stcl 7, cr15, [r6], #-928 @ 0xfffffc60 │ │ │ │ │ svclt 0x0000e7f9 │ │ │ │ │ - strlt fp, [r8, #-376] @ 0xfffffe88 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00f8f8cc │ │ │ │ │ - mrscs r2, R9_usr │ │ │ │ │ - ldm sl, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf7e8b108 │ │ │ │ │ - andcs lr, r0, r8, asr sp │ │ │ │ │ - andcs fp, r0, r8, lsl #26 │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb743b8 │ │ │ │ │ + bl feb74488 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ │ - bllt 57640 │ │ │ │ │ + bllt 57570 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - ldmdb lr, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r6!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stcle 8, cr2, [r6, #-0] │ │ │ │ │ tstcs r1, r3, lsl sl │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stc 7, cr15, [r4], #-928 @ 0xfffffc60 │ │ │ │ │ + bl fef5b250 │ │ │ │ │ andcs fp, r1, r8, lsl #18 │ │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stmdb r8, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmia r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - stcl 7, cr15, [r0, #928] @ 0x3a0 │ │ │ │ │ + ldcl 7, cr15, [r8, #-928] @ 0xfffffc60 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, #581632 @ 0x8e000 │ │ │ │ │ + andcs lr, r0, #155648 @ 0x26000 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmia r6!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strmi r2, [r2], -r1, lsl #6 │ │ │ │ │ strtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - ldm r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda sl, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - andeq r6, r2, lr, lsr r3 │ │ │ │ │ + andeq r6, r2, sl, asr #5 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4a90 │ │ │ │ │ - blmi fe43464c │ │ │ │ │ + blmi fe43471c │ │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ strpl pc, [r0], #-1293 @ 0xfffffaf3 │ │ │ │ │ ldmpl r3, {r2, r3, sl, ip, sp}^ │ │ │ │ │ eorvs r6, r3, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf7e84604 │ │ │ │ │ - stmibmi sl, {r5, r6, r9, fp, sp, lr, pc} │ │ │ │ │ + stmibmi sl, {r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldmib sl!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb r2, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - bl ff7db218 │ │ │ │ │ + bl 1ddb2e8 │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stmda lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmda r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - b 12db230 │ │ │ │ │ + stmib r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r0, lsl #19 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - smlatbcs r1, r6, r9, lr │ │ │ │ │ + tstcs r1, lr, lsr r9 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, #206848 @ 0x32800 │ │ │ │ │ + andcs lr, r0, #100352 @ 0x18800 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf06fe85a │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + @ instruction: 0xf06feff2 │ │ │ │ │ strmi r0, [r6], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0x4628ea36 │ │ │ │ │ - bl 4db260 │ │ │ │ │ + strtmi lr, [r8], -lr, asr #19 │ │ │ │ │ + b feadb330 │ │ │ │ │ strmi fp, [r5], -r0, lsr #3 │ │ │ │ │ ldmdbeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - stcl 7, cr15, [r4], {232} @ 0xe8 │ │ │ │ │ + mrrc 7, 14, pc, ip, cr8 @ │ │ │ │ │ rscsvc pc, r9, #64, 12 @ 0x4000000 │ │ │ │ │ @ instruction: 0xf1094629 │ │ │ │ │ @ instruction: 0xf0020003 │ │ │ │ │ - @ instruction: 0x4607fe7b │ │ │ │ │ + strmi pc, [r7], -pc, lsl #28 │ │ │ │ │ @ instruction: 0xf7e84628 │ │ │ │ │ - cdpne 8, 7, cr14, cr11, cr8, {5} │ │ │ │ │ + cdpne 8, 7, cr14, cr11, cr0, {2} │ │ │ │ │ rscsvc pc, r7, #64, 12 @ 0x4000000 │ │ │ │ │ ldmdble r5, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 1d33f @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 1d40f @ │ │ │ │ │ @ instruction: 0xf50d4a69 │ │ │ │ │ - blmi 19716f8 │ │ │ │ │ + blmi 19717c8 │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adcshi pc, ip, r0, asr #32 │ │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ │ andlt r5, r5, r0, lsl #26 │ │ │ │ │ @@ -23868,1419 +23920,1330 @@ │ │ │ │ │ ldrbtmi r4, [r8], #1576 @ 0x628 │ │ │ │ │ stcne 8, cr15, [r4], {18} │ │ │ │ │ ldmdbmi ip, {r1, r3, r8, fp, sp}^ │ │ │ │ │ ldrmi fp, [pc], -r4, lsl #30 │ │ │ │ │ ldrbtmi r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ @ instruction: 0xf802bf08 │ │ │ │ │ andcs r3, r7, #4, 24 @ 0x400 │ │ │ │ │ - cdp2 0, 13, cr15, cr6, cr2, {0} │ │ │ │ │ + cdp2 0, 6, cr15, cr10, cr2, {0} │ │ │ │ │ @ instruction: 0x46291dfa │ │ │ │ │ strbmi r2, [r3], -r0, lsl #14 │ │ │ │ │ strls r4, [r0, -r0, lsr #12] │ │ │ │ │ - ldmda ip, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + svc 0x00f4f7e7 │ │ │ │ │ stmdacs r3, {r0, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf06fd1ca │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stmib r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmdb r8!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ tsteq r3, r9, lsl #2 @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - andcs lr, r0, #60, 18 @ 0xf0000 │ │ │ │ │ + andcs lr, r0, #212, 16 @ 0xd40000 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xf04feff4 │ │ │ │ │ + @ instruction: 0xf04fef8c │ │ │ │ │ @ instruction: 0x460531ff │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - strtmi lr, [r9], -lr, asr #24 │ │ │ │ │ + strtmi lr, [r9], -r6, ror #23 │ │ │ │ │ strbmi r4, [r3], -r2, lsl #12 │ │ │ │ │ strls r4, [r0, -r0, lsr #12] │ │ │ │ │ - ldmda ip!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + svc 0x00d4f7e7 │ │ │ │ │ stmdacs r3, {r0, r2, r9, sl, lr} │ │ │ │ │ strtmi sp, [r0], -ip │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ - stcl 7, cr15, [ip], #928 @ 0x3a0 │ │ │ │ │ + stc 7, cr15, [r4], {232} @ 0xe8 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xe79de9ba │ │ │ │ │ + @ instruction: 0xe79de952 │ │ │ │ │ andeq pc, r8, #1073741866 @ 0x4000002a │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xf859efd0 │ │ │ │ │ + @ instruction: 0xf859ef68 │ │ │ │ │ ldmdbmi r7!, {r3, sl, fp, ip, sp} │ │ │ │ │ - bl 2bfe8 │ │ │ │ │ + bl 2c0b8 │ │ │ │ │ ldrbtmi r0, [r9], #-2563 @ 0xfffff5fd │ │ │ │ │ - stc2l 0, cr15, [lr, #8] │ │ │ │ │ + stc2l 0, cr15, [r2, #-8]! │ │ │ │ │ mvnle r4, r2, lsl #11 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - ldrtmi lr, [r0], -r2, lsr #19 │ │ │ │ │ - b 1fdb388 │ │ │ │ │ + @ instruction: 0x4630e93a │ │ │ │ │ + b 5db458 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ svcge 0x007ef43f │ │ │ │ │ - bpl fe05a828 │ │ │ │ │ - stc 7, cr15, [lr], #-928 @ 0xfffffc60 │ │ │ │ │ - beq 459824 │ │ │ │ │ + bpl fe05a8f8 │ │ │ │ │ + bl ff1db468 │ │ │ │ │ + beq 4598f4 │ │ │ │ │ @ instruction: 0xf1aa4629 │ │ │ │ │ @ instruction: 0xf44f0b04 │ │ │ │ │ ldrbmi r5, [r8], -r0, lsl #5 │ │ │ │ │ - stc2l 0, cr15, [r2, #8]! │ │ │ │ │ + ldc2l 0, cr15, [r6, #-8]! │ │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e8461d │ │ │ │ │ - cdpne 8, 6, cr14, cr8, cr14, {0} │ │ │ │ │ + @ instruction: 0xf7e7461d │ │ │ │ │ + cdpne 15, 6, cr14, cr8, cr6, {5} │ │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ │ @ instruction: 0xf63f4298 │ │ │ │ │ strmi sl, [r2], #3941 @ 0xf65 │ │ │ │ │ @ instruction: 0x46204659 │ │ │ │ │ stccc 8, cr15, [r4], {26} │ │ │ │ │ svclt 0x00082b0a │ │ │ │ │ stcvc 8, cr15, [r4], {10} │ │ │ │ │ - ldm r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmda lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #4 │ │ │ │ │ - svc 0x008ef7e7 │ │ │ │ │ + svc 0x0026f7e7 │ │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ │ - ldc2l 0, cr15, [r8, #8] │ │ │ │ │ + stc2l 0, cr15, [ip, #-8]! │ │ │ │ │ ldmdbmi r7, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmia r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmda lr, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ - stc 7, cr15, [lr], {232} @ 0xe8 │ │ │ │ │ + stc 7, cr15, [r6], #-928 @ 0xfffffc60 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - cdp 7, 3, cr15, cr2, cr7, {7} │ │ │ │ │ + stcl 7, cr15, [sl, #924] @ 0x39c │ │ │ │ │ @ instruction: 0x4620e77f │ │ │ │ │ tsteq r2, pc, rrx @ │ │ │ │ │ - ldmdb r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -sp, lsl #18 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - @ instruction: 0xe774e8b2 │ │ │ │ │ - b 17db428 │ │ │ │ │ - andeq fp, r3, sl, lsl #14 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, sl, asr sp │ │ │ │ │ - andeq r6, r2, r4, asr #26 │ │ │ │ │ - andeq fp, r3, lr, asr r6 │ │ │ │ │ - ldrdeq r6, [r2], -r2 │ │ │ │ │ - @ instruction: 0x00026cba │ │ │ │ │ - andeq r6, r2, r2, lsr ip │ │ │ │ │ - andeq r6, r2, r2, asr #23 │ │ │ │ │ - andeq r6, r2, r6, asr #14 │ │ │ │ │ - andeq r6, r2, r4, ror fp │ │ │ │ │ + ldrb lr, [r4, -sl, asr #16]! │ │ │ │ │ + ldmib r6!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq fp, r3, sl, lsr r6 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r6, r2, r6, ror #25 │ │ │ │ │ + ldrdeq r6, [r2], -r0 │ │ │ │ │ + andeq fp, r3, lr, lsl #11 │ │ │ │ │ + andeq r6, r2, lr, asr ip │ │ │ │ │ + andeq r6, r2, r6, asr #24 │ │ │ │ │ + @ instruction: 0x00026bbe │ │ │ │ │ + andeq r6, r2, lr, asr #22 │ │ │ │ │ + andeq r6, r2, sl, lsr r9 │ │ │ │ │ + andeq r6, r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ push {r1, r4, r6, r7, pc} │ │ │ │ │ vst1.64 {d20}, [pc :256], r0 │ │ │ │ │ - bl feb746c4 │ │ │ │ │ + bl feb74794 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ umulllt r8, r2, r8, r1 │ │ │ │ │ strmi r4, [r4], -r5, ror #30 │ │ │ │ │ @ instruction: 0x9194f8df │ │ │ │ │ - svc 0x00c0f7e7 │ │ │ │ │ - ldrbtmi r4, [pc], #-1272 @ 1d4e0 │ │ │ │ │ + svc 0x0058f7e7 │ │ │ │ │ + ldrbtmi r4, [pc], #-1272 @ 1d5b0 │ │ │ │ │ @ instruction: 0x460644f9 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ mrc2 7, 4, pc, cr14, cr15, {7} │ │ │ │ │ mcrrne 6, 0, r4, r3, cr5 │ │ │ │ │ stccs 0, cr13, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ addhi pc, r9, r0, asr #32 │ │ │ │ │ tstcs r1, r2, asr #12 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xf06feee4 │ │ │ │ │ + @ instruction: 0xf06fee7c │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - cdp 7, 2, cr15, cr12, cr7, {7} │ │ │ │ │ + stcl 7, cr15, [r4, #924] @ 0x39c │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - cdp 7, 2, cr15, cr8, cr7, {7} │ │ │ │ │ + stcl 7, cr15, [r0, #924] @ 0x39c │ │ │ │ │ strtmi r2, [fp], -r2, lsl #2 │ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ strpl lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ │ - ldmib r2!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib sl, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ strtmi r8, [r0], -r9, lsl #1 │ │ │ │ │ - beq 5966c │ │ │ │ │ - svc 0x0094f7e7 │ │ │ │ │ + beq 5973c │ │ │ │ │ + svc 0x002cf7e7 │ │ │ │ │ strmi r2, [r5], -r0, lsl #4 │ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ │ - cdp 7, 0, cr15, cr12, cr7, {7} │ │ │ │ │ + stc 7, cr15, [r4, #924]! @ 0x39c │ │ │ │ │ andcs r4, r1, #42991616 @ 0x2900000 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0x462bec1c │ │ │ │ │ + @ instruction: 0x462bebb4 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0x46204651 │ │ │ │ │ - bge 57c8c │ │ │ │ │ - ldmib r6, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bge 57d5c │ │ │ │ │ + stmdb lr!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strmi r4, [r3], -r9, lsr #12 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ ldrmi r4, [sp], -r0, lsr #12 │ │ │ │ │ - stc 7, cr15, [sl], {232} @ 0xe8 │ │ │ │ │ + bl fe8db5dc │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stccs 8, cr14, [r0, #-864] @ 0xfffffca0 │ │ │ │ │ + stccs 8, cr14, [r0, #-448] @ 0xfffffe40 │ │ │ │ │ strtmi sp, [r0], -r2, asr #2 │ │ │ │ │ - svc 0x006ef7e7 │ │ │ │ │ - stcle 2, cr4, [pc, #704]! @ 1d844 │ │ │ │ │ + svc 0x0006f7e7 │ │ │ │ │ + stcle 2, cr4, [pc, #704]! @ 1d914 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - bmi e99334 │ │ │ │ │ - beq 1d8410 │ │ │ │ │ + bmi e99264 │ │ │ │ │ + beq 1d84e0 │ │ │ │ │ ldrbtmi r2, [sl], #-257 @ 0xfffffeff │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - andcs lr, r1, #152, 28 @ 0x980 │ │ │ │ │ + andcs lr, r1, #48, 28 @ 0x300 │ │ │ │ │ tsteq sl, pc, ror #20 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - ldrbmi lr, [r1], -lr, ror #23 │ │ │ │ │ + ldrbmi lr, [r1], -r6, lsl #23 │ │ │ │ │ strtmi r4, [sl], -fp, lsr #12 │ │ │ │ │ stmib sp, {r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7e85500 │ │ │ │ │ - stmdacs r0, {r1, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r6, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462ad094 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - stmdbmi fp!, {r1, r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi fp!, {r1, r2, r5, r6, r9, sl, fp, sp, lr, pc} │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - @ instruction: 0xf016eae8 │ │ │ │ │ - @ instruction: 0x4631f9d3 │ │ │ │ │ + @ instruction: 0xf016ea80 │ │ │ │ │ + ldrtmi pc, [r1], -r7, ror #18 @ │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strmi pc, [r5], -r5, lsr #28 │ │ │ │ │ orrle r1, r6, r3, asr #24 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ - ldm ip, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r4!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r8], #-2082 @ 0xfffff7de │ │ │ │ │ - @ instruction: 0xf9c4f016 │ │ │ │ │ - @ instruction: 0xf9dcf016 │ │ │ │ │ + @ instruction: 0xf958f016 │ │ │ │ │ + @ instruction: 0xf970f016 │ │ │ │ │ andlt r2, r2, r0 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ tstcs r2, r2, asr r6 │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf04fe834 │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + @ instruction: 0xf04fefcc │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - svc 0x003cf7e7 │ │ │ │ │ + cdp 7, 13, cr15, cr4, cr7, {7} │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ andcs sl, r0, #404 @ 0x194 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xb1b8ee9e │ │ │ │ │ - @ instruction: 0xf9a8f016 │ │ │ │ │ - @ instruction: 0xf9c0f016 │ │ │ │ │ + @ instruction: 0xb1b8ee36 │ │ │ │ │ + @ instruction: 0xf93cf016 │ │ │ │ │ + @ instruction: 0xf954f016 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xe753e876 │ │ │ │ │ + ldrb lr, [r3, -lr, lsl #16] │ │ │ │ │ @ instruction: 0xf04f462a │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - cdp 7, 8, cr15, cr12, cr7, {7} │ │ │ │ │ + cdp 7, 2, cr15, cr4, cr7, {7} │ │ │ │ │ strmi r4, [r2], -r9, asr #12 │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - @ instruction: 0xf016eaa8 │ │ │ │ │ - @ instruction: 0xe768f993 │ │ │ │ │ + @ instruction: 0xf016ea40 │ │ │ │ │ + strb pc, [r8, -r7, lsr #18]! @ │ │ │ │ │ ldrbtmi r4, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ │ andcs lr, r0, r4, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq r6, r2, r0, asr fp │ │ │ │ │ + ldrdeq r6, [r2], -ip │ │ │ │ │ @ instruction: 0xfffffccf │ │ │ │ │ - andeq r6, r2, r4, ror #22 │ │ │ │ │ - ldrdeq r6, [r2], -lr │ │ │ │ │ - @ instruction: 0x00026ab8 │ │ │ │ │ - ldrdeq r6, [r2], -r6 @ │ │ │ │ │ - @ instruction: 0x000269b2 │ │ │ │ │ + strdeq r6, [r2], -r0 │ │ │ │ │ + andeq r6, r2, sl, ror #20 │ │ │ │ │ + andeq r6, r2, r4, asr #20 │ │ │ │ │ + andeq r6, r2, r6, lsl #26 │ │ │ │ │ + andeq r6, r2, lr, lsr r9 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb74888 │ │ │ │ │ + bl feb74958 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d61430 │ │ │ │ │ - blmi d89918 │ │ │ │ │ + bmi d61500 │ │ │ │ │ + blmi d899e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls pc, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs fp, r0, #224, 6 @ 0x80000003 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - cdp 7, 1, cr15, cr4, cr7, {7} │ │ │ │ │ + stc 7, cr15, [ip, #924]! @ 0x39c │ │ │ │ │ @ instruction: 0xb3a84605 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - strmi lr, [r6], -lr, lsl #28 │ │ │ │ │ + strmi lr, [r6], -r6, lsr #27 │ │ │ │ │ svcge 0x0001b370 │ │ │ │ │ tstcs r0, ip, lsr r2 │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4628ee14 │ │ │ │ │ - ldc2l 0, cr15, [ip], #-8 │ │ │ │ │ + strtmi lr, [r8], -ip, lsr #27 │ │ │ │ │ + ldc2 0, cr15, [r0], {2} │ │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4601ebf8 │ │ │ │ │ + @ instruction: 0x4601eb90 │ │ │ │ │ vldrge d11, [r0, #-352] @ 0xfffffea0 │ │ │ │ │ @ instruction: 0x4628223c │ │ │ │ │ - cdp 7, 0, cr15, cr4, cr7, {7} │ │ │ │ │ + ldc 7, cr15, [ip, #924] @ 0x39c │ │ │ │ │ @ instruction: 0xf0024630 │ │ │ │ │ - ldrtmi pc, [r1], -sp, ror #24 @ │ │ │ │ │ + ldrtmi pc, [r1], -r1, lsl #24 @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - bl ffa5b694 │ │ │ │ │ + bl fe05b764 │ │ │ │ │ strtmi fp, [r9], -r0, asr #22 │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4602ed70 │ │ │ │ │ + strmi lr, [r2], -r8, lsl #26 │ │ │ │ │ ldrbne r4, [r3, r0, lsr #12] │ │ │ │ │ - ldmib r8!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdb r0, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4628ed12 │ │ │ │ │ - stc 7, cr15, [lr, #-924] @ 0xfffffc64 │ │ │ │ │ + strtmi lr, [r8], -sl, lsr #25 │ │ │ │ │ + stc 7, cr15, [r6], #924 @ 0x39c │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi 4e5720 │ │ │ │ │ + bmi 4e57f0 │ │ │ │ │ ldrbtmi r4, [sl], #-2833 @ 0xfffff4ef │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r1, r6, lsl r1 │ │ │ │ │ @ instruction: 0x4620bdf0 │ │ │ │ │ - b 1db6dc │ │ │ │ │ + ldmib lr, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [sl], -ip, lsl #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - b b5b6e8 │ │ │ │ │ + stmib r4, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strb r2, [r8, r2]! │ │ │ │ │ @ instruction: 0xf7e84620 │ │ │ │ │ - stmdbmi r8, {r2, r3, r4, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ │ - @ instruction: 0xf7e84479 │ │ │ │ │ - ldrb lr, [r3, r2, lsr #20]! │ │ │ │ │ - ldm r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq fp, r3, r4, asr #5 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r3, r6, lsr r2 │ │ │ │ │ - andeq r6, r2, sl, ror #18 │ │ │ │ │ - andeq r6, r2, r4, asr r9 │ │ │ │ │ - vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb74980 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 861648 │ │ │ │ │ - blmi 8899cc │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #63515 @ 0xf81b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ - strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - ldc 7, cr15, [r8, #924] @ 0x39c │ │ │ │ │ - lslslt r4, r5, #12 │ │ │ │ │ - tstcs r0, ip, lsr r2 │ │ │ │ │ - @ instruction: 0xf7e74668 │ │ │ │ │ - strtmi lr, [r8], -r0, lsr #27 │ │ │ │ │ - stc2 0, cr15, [r8], {2} │ │ │ │ │ - strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7e74668 │ │ │ │ │ - stmiblt r8!, {r2, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -r9, ror #12 │ │ │ │ │ - @ instruction: 0xf8fcf000 │ │ │ │ │ - @ instruction: 0xf7e74668 │ │ │ │ │ - @ instruction: 0x2001ecb2 │ │ │ │ │ - andcs lr, r0, r0 │ │ │ │ │ - blmi 370014 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 3f784c │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, LR_mon │ │ │ │ │ - ldcllt 0, cr11, [r0, #-64]! @ 0xffffffc0 │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - stmdbmi r8, {r1, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ - @ instruction: 0xf7e84479 │ │ │ │ │ - ldrdcs lr, [r2], -r0 │ │ │ │ │ - @ instruction: 0xf7e8e7e8 │ │ │ │ │ - svclt 0x0000e89e │ │ │ │ │ - andeq fp, r3, ip, asr #3 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r3, ip, ror r1 │ │ │ │ │ - @ instruction: 0x000268b0 │ │ │ │ │ - mvnsmi lr, sp, lsr #18 │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x0020f8cc │ │ │ │ │ - adcslt r4, r2, pc, asr sl │ │ │ │ │ - ldrbtmi r4, [sl], #-2911 @ 0xfffff4a1 │ │ │ │ │ - ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9331 │ │ │ │ │ - lsllt r0, r0, #6 │ │ │ │ │ - andcs r4, r0, #4, 12 @ 0x400000 │ │ │ │ │ - @ instruction: 0xf7e72101 │ │ │ │ │ - andcs lr, r0, #4480 @ 0x1180 │ │ │ │ │ - tstcs r2, r6, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e74620 │ │ │ │ │ - stmdacs r0, {r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ - mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ │ - svclt 0x000c4605 │ │ │ │ │ - stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - andcs sp, r0, lr, lsl #2 │ │ │ │ │ - blmi 14301b4 │ │ │ │ │ - ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls c778e0 │ │ │ │ │ - @ instruction: 0xf04f405a │ │ │ │ │ - @ instruction: 0xf0400300 │ │ │ │ │ - mlaslt r2, r2, r0, r8 │ │ │ │ │ - ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - subcs sl, r8, #31, 30 @ 0x7c │ │ │ │ │ - ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - stc 7, cr15, [lr, #-924]! @ 0xfffffc64 │ │ │ │ │ - @ instruction: 0xf0024628 │ │ │ │ │ - @ instruction: 0x4629fb97 │ │ │ │ │ - ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - svc 0x0060f7e7 │ │ │ │ │ - svcge 0x0001b3b0 │ │ │ │ │ - eorscs r4, ip, #68157440 @ 0x4100000 │ │ │ │ │ - @ instruction: 0xf7e74638 │ │ │ │ │ - strtmi lr, [r9], -r0, lsr #26 │ │ │ │ │ - @ instruction: 0xf0024630 │ │ │ │ │ - stmdacs r0, {r0, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - strtmi sp, [r8], -r9, asr #32 │ │ │ │ │ - blx fe0d98ce │ │ │ │ │ - strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ - @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4601eafe │ │ │ │ │ - cmple r2, r0, lsl #16 │ │ │ │ │ - eorscs sl, ip, #16, 26 @ 0x400 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - ldrtmi lr, [r0], -sl, lsl #26 │ │ │ │ │ - blx 1cd98ee │ │ │ │ │ - @ instruction: 0x46024631 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - bllt fec584a8 │ │ │ │ │ - @ instruction: 0x46284639 │ │ │ │ │ - ldcl 7, cr15, [r4], #-924 @ 0xfffffc64 │ │ │ │ │ - @ instruction: 0xf180fab0 │ │ │ │ │ - stmdbeq r9, {r5, r9, sl, lr}^ │ │ │ │ │ - stc 7, cr15, [r4], #924 @ 0x39c │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - @ instruction: 0x4638ec16 │ │ │ │ │ - ldc 7, cr15, [r2], {231} @ 0xe7 │ │ │ │ │ - str r2, [fp, r1]! │ │ │ │ │ - @ instruction: 0x4601ad10 │ │ │ │ │ - @ instruction: 0x4628223c │ │ │ │ │ - stcl 7, cr15, [r8], #924 @ 0x39c │ │ │ │ │ - @ instruction: 0xf0024630 │ │ │ │ │ - @ instruction: 0x4631fb51 │ │ │ │ │ - strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - b ff35b8cc │ │ │ │ │ - @ instruction: 0x4639bb70 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - strmi lr, [r1], -r2, asr #21 │ │ │ │ │ - @ instruction: 0xf7e74620 │ │ │ │ │ - strtmi lr, [r8], -r6, lsl #25 │ │ │ │ │ - bl ffddb8e4 │ │ │ │ │ - @ instruction: 0xf7e84638 │ │ │ │ │ - andcs lr, r1, r8, ror #16 │ │ │ │ │ - strtmi lr, [r0], -ip, lsl #15 │ │ │ │ │ - @ instruction: 0xf7e72101 │ │ │ │ │ - andcs lr, r1, sl, ror ip │ │ │ │ │ - ldrtmi lr, [r8], -r6, lsl #15 │ │ │ │ │ - bl ffa5b900 │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - ldmdbmi r3, {r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x46204632 │ │ │ │ │ - @ instruction: 0xf7e84479 │ │ │ │ │ - andcs lr, r2, r6, lsl r9 │ │ │ │ │ - @ instruction: 0x4620e778 │ │ │ │ │ - stmia r4!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strtmi r4, [sl], -lr, lsl #18 │ │ │ │ │ - ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmdb sl, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - strb r2, [sp, -r2]! │ │ │ │ │ - @ instruction: 0xf7e84620 │ │ │ │ │ - stmdbmi sl, {r1, r3, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r8, {r2, r4, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46204632 │ │ │ │ │ @ instruction: 0xf7e84479 │ │ │ │ │ - andcs lr, r2, r0, lsl #18 │ │ │ │ │ - @ instruction: 0xf7e7e762 │ │ │ │ │ - svclt 0x0000efce │ │ │ │ │ - andeq fp, r3, r6, lsr #2 │ │ │ │ │ + @ instruction: 0xe7f3e9ba │ │ │ │ │ + stm r8, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + strdeq fp, [r3], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r3, r8, ror #1 │ │ │ │ │ - andeq r6, r2, ip, lsr r7 │ │ │ │ │ - andeq r6, r2, r2, asr #14 │ │ │ │ │ - andeq r6, r2, r0, lsl r7 │ │ │ │ │ - vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb74bcc │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - strmi r0, [ip], -r8, ror #31 │ │ │ │ │ - andcs r4, r7, #5242880 @ 0x500000 │ │ │ │ │ - @ instruction: 0xf7e72100 │ │ │ │ │ - @ instruction: 0x4628ecda │ │ │ │ │ - strcs r6, [r0, -r1, lsr #23] │ │ │ │ │ - ldcl 7, cr15, [lr, #924]! @ 0x39c │ │ │ │ │ - @ instruction: 0xf06f4a48 │ │ │ │ │ - strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf104447a │ │ │ │ │ - @ instruction: 0xf7e7060c │ │ │ │ │ - @ instruction: 0x4628ea56 │ │ │ │ │ - ldrdcs lr, [sp, -r4] │ │ │ │ │ - stmib sl!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f4a42 │ │ │ │ │ - strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e7447a │ │ │ │ │ - stmdavs r2!, {r1, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ - ldmda r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f4a3d │ │ │ │ │ - strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e7447a │ │ │ │ │ - stmdavs r2!, {r1, r2, r3, r4, r5, r9, fp, sp, lr, pc}^ │ │ │ │ │ - ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ - stmda r4!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f4a38 │ │ │ │ │ - strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e7447a │ │ │ │ │ - stmiavs r2!, {r1, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ - ldmda r8, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0xf06f4a33 │ │ │ │ │ - strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e7447a │ │ │ │ │ - ldmdbmi r1!, {r1, r2, r5, r9, fp, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - stcl 7, cr15, [r0, #924] @ 0x39c │ │ │ │ │ - ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - mul lr, r2, ip │ │ │ │ │ - @ instruction: 0x17d36872 │ │ │ │ │ - stmda r2, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - smladxcc r1, r6, r9, r6 │ │ │ │ │ - @ instruction: 0xf06f2300 │ │ │ │ │ - rscslt r0, pc, #1073741824 @ 0x40000000 │ │ │ │ │ - ldrtmi r4, [sl], -r8, lsr #12 │ │ │ │ │ - cdp 7, 11, cr15, cr10, cr7, {7} │ │ │ │ │ - ldmvs r2!, {r1, r2, r4, r6, r8, ip, sp, pc} │ │ │ │ │ - teqlt sl, r8, lsr #12 │ │ │ │ │ - blcs 3bb64 │ │ │ │ │ - ldmvs r1!, {r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf7e84628 │ │ │ │ │ - ubfx lr, ip, #18, #10 │ │ │ │ │ - tsteq r2, pc, rrx @ │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - ldmdbmi sp, {r2, r3, r4, r9, fp, sp, lr, pc} │ │ │ │ │ - strcs r4, [r0], -r8, lsr #12 │ │ │ │ │ - strtcc r4, [r0], #-1145 @ 0xfffffb87 │ │ │ │ │ - ldc 7, cr15, [r4, #924] @ 0x39c │ │ │ │ │ - ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - and lr, lr, r6, ror #24 │ │ │ │ │ - ldrbne r6, [r3, r2, ror #16] │ │ │ │ │ - svc 0x00d6f7e7 │ │ │ │ │ - strcc r6, [r1], -r4, lsr #18 │ │ │ │ │ - @ instruction: 0xf06f2300 │ │ │ │ │ - rscslt r0, r6, #1073741824 @ 0x40000000 │ │ │ │ │ - ldrtmi r4, [r2], -r8, lsr #12 │ │ │ │ │ - cdp 7, 8, cr15, cr14, cr7, {7} │ │ │ │ │ - stmiavs r2!, {r2, r4, r6, r8, ip, sp, pc} │ │ │ │ │ - teqlt sl, r8, lsr #12 │ │ │ │ │ - blcs 3bb7c │ │ │ │ │ - stmiavs r1!, {r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf7e84628 │ │ │ │ │ - @ instruction: 0xe7e9e930 │ │ │ │ │ - @ instruction: 0xf06f4628 │ │ │ │ │ - pop {r1, r8} │ │ │ │ │ - @ instruction: 0xf7e740f8 │ │ │ │ │ - svclt 0x0000b9eb │ │ │ │ │ - strdeq r6, [r2], -ip │ │ │ │ │ - andeq r6, r2, r4, ror #13 │ │ │ │ │ - ldrdeq r6, [r2], -r4 │ │ │ │ │ - andeq r6, r2, r4, asr #13 │ │ │ │ │ - @ instruction: 0x000266b4 │ │ │ │ │ - @ instruction: 0x000266b2 │ │ │ │ │ - andeq r6, r2, r8, ror #12 │ │ │ │ │ + andeq fp, r3, r6, ror #2 │ │ │ │ │ + strdeq r6, [r2], -r6 @ │ │ │ │ │ + andeq r6, r2, r0, ror #17 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0098f8cc │ │ │ │ │ - bmi 182f580 │ │ │ │ │ + bmi 182f2a0 │ │ │ │ │ @ instruction: 0x469bb091 │ │ │ │ │ ldrbtmi r4, [sl], #-2911 @ 0xfffff4a1 │ │ │ │ │ strmi r4, [r8], r5, lsl #12 │ │ │ │ │ ldrdge pc, [r8], #-141 @ 0xffffff73 @ │ │ │ │ │ @ instruction: 0x465058d3 │ │ │ │ │ movwls r6, #63515 @ 0xf81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bl adbaf8 │ │ │ │ │ + ldc 7, cr15, [sl], {231} @ 0xe7 │ │ │ │ │ strbmi r2, [r1], -r5, lsl #4 │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ - @ instruction: 0x4641ec5a │ │ │ │ │ + strbmi lr, [r1], -sl, asr #27 │ │ │ │ │ @ instruction: 0xf7e84628 │ │ │ │ │ - stmdacs r1, {r1, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r1, {r1, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ movweq pc, #369 @ 0x171 @ │ │ │ │ │ strmi sp, [r4], -ip, asr #22 │ │ │ │ │ and r4, sl, lr, lsl #12 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ - stccc 13, cr14, [r1], {208} @ 0xd0 │ │ │ │ │ + stccc 15, cr14, [r1], {64} @ 0x40 │ │ │ │ │ streq pc, [r0], -r6, ror #2 │ │ │ │ │ movweq lr, #27220 @ 0x6a54 │ │ │ │ │ @ instruction: 0x4622d03e │ │ │ │ │ @ instruction: 0x46284633 │ │ │ │ │ - svc 0x0070f7e7 │ │ │ │ │ + stmia r0!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - svc 0x0048f7e7 │ │ │ │ │ + ldm r8!, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462831ff │ │ │ │ │ - bl fe4dbb4c │ │ │ │ │ + stc 7, cr15, [r2, #-924] @ 0xfffffc64 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf002d0e2 │ │ │ │ │ - ldrtmi pc, [r9], -r7, lsl #20 @ │ │ │ │ │ + @ instruction: 0x4639fb73 │ │ │ │ │ strbmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - stmib r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + b ffcdb880 │ │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ │ @ instruction: 0x46484659 │ │ │ │ │ - ldmdb r6!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + b ff9db88c │ │ │ │ │ @ instruction: 0xf8dab370 │ │ │ │ │ ldrbmi r1, [r0], -r0 │ │ │ │ │ @ instruction: 0xf7e73101 │ │ │ │ │ - @ instruction: 0xf8daea20 │ │ │ │ │ + @ instruction: 0xf8daeb90 │ │ │ │ │ @ instruction: 0xf8da3000 │ │ │ │ │ eorscs r7, ip, #8 │ │ │ │ │ - blx af71e │ │ │ │ │ + blx af43e │ │ │ │ │ movwcc r7, #5891 @ 0x1703 │ │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ strgt r0, [pc, -pc] │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ stm r7, {r0, r1, r2} │ │ │ │ │ ldr r0, [r5, r7]! │ │ │ │ │ ldrdeq pc, [r0], -sl │ │ │ │ │ - bmi b0c218 │ │ │ │ │ + bmi b0bf38 │ │ │ │ │ ldrbtmi r4, [sl], #-2857 @ 0xfffff4d7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, r1, r6, asr #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf7e74648 │ │ │ │ │ - str lr, [r1, r0, lsl #21]! │ │ │ │ │ + @ instruction: 0xe7a1ebf0 │ │ │ │ │ @ instruction: 0x466e4650 │ │ │ │ │ - ldcl 7, cr15, [r8], #924 @ 0x39c │ │ │ │ │ + cdp 7, 6, cr15, cr8, cr7, {7} │ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ │ ldrdmi pc, [r8], -sl │ │ │ │ │ - blcc 6653c │ │ │ │ │ + blcc 6625c │ │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ │ - blx af612 │ │ │ │ │ + blx af332 │ │ │ │ │ stcgt 4, cr4, [pc], {3} │ │ │ │ │ stcgt 6, cr12, [pc], {15} │ │ │ │ │ stcgt 6, cr12, [pc], {15} │ │ │ │ │ ldm r4, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ │ stm r6, {r0, r1, r2} │ │ │ │ │ ldcmi 0, cr0, [r7], {7} │ │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ │ ldrbtmi r4, [ip], #-1576 @ 0xfffff9d8 │ │ │ │ │ - bl fe35bc14 │ │ │ │ │ + ldcl 7, cr15, [ip], #924 @ 0x39c │ │ │ │ │ strtmi r9, [r8], -lr, lsl #18 │ │ │ │ │ - ldc 7, cr15, [r2], #924 @ 0x39c │ │ │ │ │ + cdp 7, 2, cr15, cr2, cr7, {7} │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r8], -r2, lsr #12 │ │ │ │ │ - stmdb ip, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + b 1f5b948 │ │ │ │ │ svceq 0x0002f1b8 │ │ │ │ │ strtmi fp, [r1], -r8, lsl #30 │ │ │ │ │ stmdbmi sp, {r0, ip, lr, pc} │ │ │ │ │ @ instruction: 0x46284479 │ │ │ │ │ - stc 7, cr15, [r2], #924 @ 0x39c │ │ │ │ │ + cdp 7, 1, cr15, cr2, cr7, {7} │ │ │ │ │ @ instruction: 0xf06f4a0b │ │ │ │ │ strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e7447a │ │ │ │ │ - @ instruction: 0x4638e8fc │ │ │ │ │ - b 105bc50 │ │ │ │ │ + ldrtmi lr, [r8], -ip, ror #20 │ │ │ │ │ + bl fec5b970 │ │ │ │ │ str r2, [lr, r1]! │ │ │ │ │ - cdp 7, 4, cr15, cr4, cr7, {7} │ │ │ │ │ - andeq sl, r3, r6, lsl lr │ │ │ │ │ + svc 0x00b4f7e7 │ │ │ │ │ + strdeq fp, [r3], -r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, lr, lsr sp │ │ │ │ │ - andeq r6, r2, lr, ror r4 │ │ │ │ │ - andeq r6, r2, ip, lsl #9 │ │ │ │ │ - andeq r6, r2, r0, lsl #9 │ │ │ │ │ + andeq fp, r3, lr, lsl r0 │ │ │ │ │ + muleq r2, r2, r7 │ │ │ │ │ + andeq r6, r2, r4, ror r7 │ │ │ │ │ + andeq r6, r2, r8, ror #14 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0098f8cc │ │ │ │ │ - bmi 16ef730 │ │ │ │ │ + bmi 16ef450 │ │ │ │ │ ldrmi r4, [r8], r5, lsl #12 │ │ │ │ │ - blmi 16af550 │ │ │ │ │ + blmi 16af270 │ │ │ │ │ addslt r4, r1, sl, ror r4 │ │ │ │ │ ldmpl r3, {r0, r3, r7, r9, sl, lr}^ │ │ │ │ │ movwls r6, #63515 @ 0xf81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - b 15dbca0 │ │ │ │ │ + bl ff1db9c0 │ │ │ │ │ strbmi r2, [r9], -r5, lsl #4 │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ - strbmi lr, [r9], -r6, lsl #23 │ │ │ │ │ - @ instruction: 0xf7e74628 │ │ │ │ │ - stmdacs r1, {r1, r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4649ecf6 │ │ │ │ │ + @ instruction: 0xf7e84628 │ │ │ │ │ + stmdacs r1, {r1, r2, r4, r5, r6, r7, fp, sp, lr, pc} │ │ │ │ │ movweq pc, #369 @ 0x171 @ │ │ │ │ │ strmi sp, [r4], -r8, asr #22 │ │ │ │ │ @ instruction: 0xf04f460e │ │ │ │ │ and r0, sl, ip, lsr fp │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ - stccc 12, cr14, [r1], {250} @ 0xfa │ │ │ │ │ + stccc 14, cr14, [r1], {106} @ 0x6a │ │ │ │ │ streq pc, [r0], -r6, ror #2 │ │ │ │ │ movweq lr, #27220 @ 0x6a54 │ │ │ │ │ @ instruction: 0x4622d038 │ │ │ │ │ @ instruction: 0x46284633 │ │ │ │ │ - cdp 7, 9, cr15, cr10, cr7, {7} │ │ │ │ │ + stmda sl, {r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [r8], -r9, asr #12 │ │ │ │ │ - cdp 7, 7, cr15, cr2, cr7, {7} │ │ │ │ │ + svc 0x00e2f7e7 │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462831ff │ │ │ │ │ - b fef5bcf8 │ │ │ │ │ + stc 7, cr15, [ip], #-924 @ 0xfffffc64 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf002d0e2 │ │ │ │ │ - @ instruction: 0x4639f931 │ │ │ │ │ + @ instruction: 0x4639fa9d │ │ │ │ │ ldrbmi r4, [r0], -r2, lsl #12 │ │ │ │ │ - stmia ip!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + b 75ba2c │ │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ │ ldrdne pc, [r0], -r8 │ │ │ │ │ tstcc r1, r0, asr #12 │ │ │ │ │ - stmdb lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + b fefdba3c │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ ldrdvc pc, [r8], -r8 │ │ │ │ │ - blx 2ef8de │ │ │ │ │ + blx 2ef5fe │ │ │ │ │ movwcc r7, #5891 @ 0x1703 │ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ strgt r0, [pc, -pc] │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ stm r7, {r0, r1, r2} │ │ │ │ │ ldr r0, [fp, r7]! │ │ │ │ │ ldrdeq pc, [r0], -r8 │ │ │ │ │ - bmi a8c338 │ │ │ │ │ + bmi a8c058 │ │ │ │ │ ldrbtmi r4, [sl], #-2855 @ 0xfffff4d9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, r1, r2, asr #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ strbtmi r4, [lr], -r0, asr #12 │ │ │ │ │ - stc 7, cr15, [ip], #-924 @ 0xfffffc64 │ │ │ │ │ + ldc 7, cr15, [ip, #924] @ 0x39c │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ ldrdmi pc, [r8], -r8 │ │ │ │ │ - blcc 666d4 │ │ │ │ │ + blcc 663f4 │ │ │ │ │ andcc pc, r0, r8, asr #17 │ │ │ │ │ - blx af7aa │ │ │ │ │ + blx af4ca │ │ │ │ │ stcgt 4, cr4, [pc], {3} │ │ │ │ │ stcgt 6, cr12, [pc], {15} │ │ │ │ │ stcgt 6, cr12, [pc], {15} │ │ │ │ │ ldm r4, {r0, r1, r2, r3, r9, sl, lr, pc} │ │ │ │ │ stm r6, {r0, r1, r2} │ │ │ │ │ ldcmi 0, cr0, [r7], {7} │ │ │ │ │ tstcs r0, r2, lsl #4 │ │ │ │ │ ldrbtmi r4, [ip], #-1576 @ 0xfffff9d8 │ │ │ │ │ - b ff05bdac │ │ │ │ │ + ldc 7, cr15, [r0], #-924 @ 0xfffffc64 │ │ │ │ │ strtmi r9, [r8], -lr, lsl #18 │ │ │ │ │ - bl ff9dbdb4 │ │ │ │ │ + ldcl 7, cr15, [r6, #-924] @ 0xfffffc64 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ strtmi r4, [r8], -r2, lsr #12 │ │ │ │ │ - stmda r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib r0!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svceq 0x0002f1b9 │ │ │ │ │ strtmi fp, [r1], -r8, lsl #30 │ │ │ │ │ stmdbmi sp, {r0, ip, lr, pc} │ │ │ │ │ @ instruction: 0x46284479 │ │ │ │ │ - bl ff5dbdd4 │ │ │ │ │ + stcl 7, cr15, [r6, #-924] @ 0xfffffc64 │ │ │ │ │ @ instruction: 0xf06f4a0b │ │ │ │ │ strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e7447a │ │ │ │ │ - @ instruction: 0x4638e830 │ │ │ │ │ - ldmdb r4!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldrtmi lr, [r8], -r0, lsr #19 │ │ │ │ │ + b ff95bb08 │ │ │ │ │ ldr r2, [r2, r1]! │ │ │ │ │ - ldcl 7, cr15, [r8, #-924]! @ 0xfffffc64 │ │ │ │ │ - andeq sl, r3, r8, ror #24 │ │ │ │ │ + cdp 7, 14, cr15, cr8, cr7, {7} │ │ │ │ │ + andeq sl, r3, r8, asr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, lr, fp │ │ │ │ │ - andeq r6, r2, r6, ror #5 │ │ │ │ │ - strdeq r6, [r2], -r4 │ │ │ │ │ - andeq r6, r2, r8, ror #5 │ │ │ │ │ + andeq sl, r3, lr, ror lr │ │ │ │ │ + strdeq r6, [r2], -sl │ │ │ │ │ + ldrdeq r6, [r2], -ip │ │ │ │ │ + ldrdeq r6, [r2], -r0 │ │ │ │ │ svcmi 0x00f8e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ strmi r4, [sl], r6, lsl #12 │ │ │ │ │ andcs r4, r5, #154140672 @ 0x9300000 │ │ │ │ │ @ instruction: 0xf7e74699 │ │ │ │ │ - ldrbmi lr, [r1], -r8, asr #21 │ │ │ │ │ - @ instruction: 0xf7e74630 │ │ │ │ │ - stmdacs r1, {r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x4651ec38 │ │ │ │ │ + @ instruction: 0xf7e84630 │ │ │ │ │ + stmdacs r1, {r3, r4, r5, fp, sp, lr, pc} │ │ │ │ │ movweq pc, #369 @ 0x171 @ │ │ │ │ │ strmi sp, [r4], -pc, asr #22 │ │ │ │ │ and r4, r5, sp, lsl #12 │ │ │ │ │ @ instruction: 0xf1653c01 │ │ │ │ │ - b 151f2a8 │ │ │ │ │ + b 151efc8 │ │ │ │ │ suble r0, r6, r5, lsl #6 │ │ │ │ │ strtmi r4, [r2], -fp, lsr #12 │ │ │ │ │ @ instruction: 0xf7e74630 │ │ │ │ │ - ldrbmi lr, [r1], -r4, ror #27 │ │ │ │ │ + usaxmi lr, r1, r4 │ │ │ │ │ @ instruction: 0xf7e74630 │ │ │ │ │ - andcs lr, r0, #188, 26 @ 0x2f00 │ │ │ │ │ + andcs lr, r0, #44, 30 @ 0xb0 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e74630 │ │ │ │ │ - strmi lr, [r0], r6, lsl #20 │ │ │ │ │ - @ instruction: 0xf87cf002 │ │ │ │ │ + @ instruction: 0x4680eb76 │ │ │ │ │ + @ instruction: 0xf9e8f002 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ ldrtmi r4, [r0], -r7, lsl #12 │ │ │ │ │ - stc 7, cr15, [r4], #-924 @ 0xfffffc64 │ │ │ │ │ + ldc 7, cr15, [r4, #924] @ 0x39c │ │ │ │ │ bicsle r4, pc, pc, asr #10 │ │ │ │ │ ldrbmi r4, [r9], -sl, asr #12 │ │ │ │ │ @ instruction: 0xf0024640 │ │ │ │ │ - stmdacs r0, {r0, r2, r3, r6, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldcmi 1, cr13, [r4], {216} @ 0xd8 │ │ │ │ │ andcs r4, r2, #1048576 @ 0x100000 │ │ │ │ │ @ instruction: 0xf7e74630 │ │ │ │ │ - ldrbtmi lr, [ip], #-2636 @ 0xfffff5b4 │ │ │ │ │ + ldrbtmi lr, [ip], #-3004 @ 0xfffff444 │ │ │ │ │ strbmi r4, [r1], -sl, asr #12 │ │ │ │ │ - @ instruction: 0xf7e74630 │ │ │ │ │ - @ instruction: 0xf06fef2a │ │ │ │ │ + @ instruction: 0xf7e84630 │ │ │ │ │ + @ instruction: 0xf06fe89a │ │ │ │ │ ldrtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - @ instruction: 0xf7e64622 │ │ │ │ │ - @ instruction: 0xf1baefca │ │ │ │ │ + @ instruction: 0xf7e74622 │ │ │ │ │ + @ instruction: 0xf1bae93a │ │ │ │ │ svclt 0x00080f02 │ │ │ │ │ andle r4, r1, r1, lsr #12 │ │ │ │ │ ldrbtmi r4, [r9], #-2313 @ 0xfffff6f7 │ │ │ │ │ @ instruction: 0xf7e74630 │ │ │ │ │ - bmi 258ca8 │ │ │ │ │ + bmi 258f88 │ │ │ │ │ @ instruction: 0xf06f4630 │ │ │ │ │ ldrbtmi r0, [sl], #-257 @ 0xfffffeff │ │ │ │ │ - svc 0x00b8f7e6 │ │ │ │ │ + stmdb r8!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ pop {r0, sp} │ │ │ │ │ strdcs r8, [r0], -r8 @ │ │ │ │ │ svchi 0x00f8e8bd │ │ │ │ │ - strdeq r6, [r2], -r6 @ │ │ │ │ │ - andeq r6, r2, r6, lsl #4 │ │ │ │ │ - strdeq r6, [r2], -sl │ │ │ │ │ + andeq r6, r2, sl, lsl #10 │ │ │ │ │ + andeq r6, r2, lr, ror #9 │ │ │ │ │ + andeq r6, r2, r2, ror #9 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0028f8cc │ │ │ │ │ adclt r4, sp, r0, lsl #21 │ │ │ │ │ strmi r4, [r4], -r0, lsl #23 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x932b681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf10d80a0 │ │ │ │ │ svcge 0x00070b28 │ │ │ │ │ eorscs r2, ip, #0, 10 │ │ │ │ │ ldrbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - beq 195a3bc │ │ │ │ │ - ldmib r2!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + beq 195a0dc │ │ │ │ │ + bl 8dbc48 │ │ │ │ │ strtmi r2, [r9], -r8, asr #4 │ │ │ │ │ strls r4, [r7, #-1616] @ 0xfffff9b0 │ │ │ │ │ strpl lr, [r1, #-2503] @ 0xfffff639 │ │ │ │ │ - stmib sl!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bl 6dbc58 │ │ │ │ │ tstcs r1, sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0x4606e998 │ │ │ │ │ + strmi lr, [r6], -r8, lsl #22 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf0028091 │ │ │ │ │ - ldrtmi pc, [r1], -fp, lsl #16 @ │ │ │ │ │ + @ instruction: 0x4631f977 │ │ │ │ │ strmi r4, [r1], r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7e74650 │ │ │ │ │ - ldrdls lr, [r3], -r4 │ │ │ │ │ + andls lr, r3, r4, asr #26 │ │ │ │ │ cmnle sl, r0, lsl #16 │ │ │ │ │ @ instruction: 0x465a4653 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ff9700 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbmi sp, [r3], -r8, ror #2 │ │ │ │ │ tstcs r3, sl, asr r6 │ │ │ │ │ strls r4, [r0, -r0, lsr #12] │ │ │ │ │ stc2 7, cr15, [r2, #1020]! @ 0x3fc │ │ │ │ │ cmple pc, r0, lsl #16 │ │ │ │ │ tstcs r4, r5, lsl #4 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - tstcs r4, r4, lsl sl │ │ │ │ │ + smlabbcs r4, r4, fp, lr │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - stmdacs r1, {r2, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r1, {r2, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1714605 │ │ │ │ │ vsubl.s8 q8, d0, d0 │ │ │ │ │ stmib sp, {r1, r3, r7, pc}^ │ │ │ │ │ strmi r7, [fp], r4, lsl #22 │ │ │ │ │ stccc 0, cr14, [r1, #-20] @ 0xffffffec │ │ │ │ │ - bleq 5a5c0 │ │ │ │ │ + bleq 5a2e0 │ │ │ │ │ andeq lr, fp, #348160 @ 0x55000 │ │ │ │ │ @ instruction: 0x465bd07d │ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ - stc 7, cr15, [ip, #-924]! @ 0xfffffc64 │ │ │ │ │ + cdp 7, 9, cr15, cr12, cr7, {7} │ │ │ │ │ strtmi r2, [r0], -r4, lsl #2 │ │ │ │ │ - stc 7, cr15, [r4, #-924] @ 0xfffffc64 │ │ │ │ │ + cdp 7, 7, cr15, cr4, cr7, {7} │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ @ instruction: 0x462031ff │ │ │ │ │ - stmdb lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0xf0014680 │ │ │ │ │ - @ instruction: 0xf06fffc5 │ │ │ │ │ + b fefdbcf4 │ │ │ │ │ + @ instruction: 0xf0024680 │ │ │ │ │ + @ instruction: 0xf06ff931 │ │ │ │ │ strmi r0, [r7], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - ldrmi lr, [r9, #2926]! @ 0xb6e │ │ │ │ │ + ldrmi lr, [r9, #3294]! @ 0xcde │ │ │ │ │ @ instruction: 0x464ad1df │ │ │ │ │ @ instruction: 0x46404631 │ │ │ │ │ - @ instruction: 0xf85cf002 │ │ │ │ │ + @ instruction: 0xf9c8f002 │ │ │ │ │ bicsle r2, r8, r0, lsl #16 │ │ │ │ │ andcs r4, r2, #1048576 @ 0x100000 │ │ │ │ │ svcls 0x00044620 │ │ │ │ │ - ldmib r4, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + bl 15bd24 │ │ │ │ │ strbmi r4, [r1], -sl, asr #12 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - bmi f99a44 │ │ │ │ │ + bmi f99d24 │ │ │ │ │ @ instruction: 0xf06f4620 │ │ │ │ │ ldrbtmi r0, [sl], #-257 @ 0xfffffeff │ │ │ │ │ - svc 0x0012f7e6 │ │ │ │ │ + stm r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620493a │ │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ │ - bmi e98b44 │ │ │ │ │ + bmi e98e24 │ │ │ │ │ tsteq r1, pc, rrx @ │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x0006f7e6 │ │ │ │ │ + ldmda r6!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strbmi lr, [fp], -r6 │ │ │ │ │ tstcs r2, r2, lsr r6 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ msrlt SPSR_f, #3632 @ 0xe30 │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4650ed12 │ │ │ │ │ - ldc 7, cr15, [r4], #924 @ 0x39c │ │ │ │ │ - bmi be60bc │ │ │ │ │ + ldrbmi lr, [r0], -r2, lsl #29 │ │ │ │ │ + cdp 7, 2, cr15, cr4, cr7, {7} │ │ │ │ │ + bmi be5ddc │ │ │ │ │ ldrbtmi r4, [sl], #-2858 @ 0xfffff4d6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, sp, r8, asr #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf7e74638 │ │ │ │ │ - @ instruction: 0x4650ecfe │ │ │ │ │ - stc 7, cr15, [r0], #924 @ 0x39c │ │ │ │ │ + ldrbmi lr, [r0], -lr, ror #28 │ │ │ │ │ + cdp 7, 1, cr15, cr0, cr7, {7} │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - stmdbmi r5!, {r2, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r5!, {r2, r5, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46204632 │ │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ │ - @ instruction: 0x4620ed5a │ │ │ │ │ - stc 7, cr15, [sl, #-924]! @ 0xfffffc64 │ │ │ │ │ + strtmi lr, [r0], -sl, asr #29 │ │ │ │ │ + cdp 7, 9, cr15, cr10, cr7, {7} │ │ │ │ │ ldrtmi r4, [r2], -r1, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - ldcl 7, cr15, [r0, #-924] @ 0xfffffc64 │ │ │ │ │ + cdp 7, 12, cr15, cr0, cr7, {7} │ │ │ │ │ ldrb r2, [r8, r2] │ │ │ │ │ ldrtmi r4, [r2], -fp, asr #12 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ mcr2 7, 5, pc, cr14, cr15, {7} @ │ │ │ │ │ bicle r2, r9, r0, lsl #16 │ │ │ │ │ ldmib sp, {r3, r5, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldrtmi r7, [r0], -r4, lsl #22 │ │ │ │ │ ldrbtmi r4, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ │ - @ instruction: 0xff6cf001 │ │ │ │ │ + @ instruction: 0xf8d8f002 │ │ │ │ │ ldrtmi fp, [r8], -r8, asr #2 │ │ │ │ │ - ldcl 7, cr15, [r2], {231} @ 0xe7 │ │ │ │ │ + cdp 7, 4, cr15, cr2, cr7, {7} │ │ │ │ │ @ instruction: 0xf7e74650 │ │ │ │ │ - blls 11930c │ │ │ │ │ + blls 1195ec │ │ │ │ │ sbcsle r2, sl, r0, lsl #22 │ │ │ │ │ @ instruction: 0x463be7d0 │ │ │ │ │ tstcs r2, sl, asr r6 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbmi sp, [sl], -lr, lsr #3 │ │ │ │ │ tstcs r3, fp, lsr r6 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strb sp, [r4, r6, lsr #3]! │ │ │ │ │ - bl ffcdc0fc │ │ │ │ │ - strdeq sl, [r3], -r4 │ │ │ │ │ + stcl 7, cr15, [r2, #-924]! @ 0xfffffc64 │ │ │ │ │ + ldrdeq sl, [r3], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r6, ror r0 │ │ │ │ │ - andeq r6, r2, ip, lsr #1 │ │ │ │ │ - muleq r2, r6, r0 │ │ │ │ │ - muleq r3, lr, r8 │ │ │ │ │ - andeq r5, r2, r0, ror #31 │ │ │ │ │ - andeq r6, r2, r6, asr #32 │ │ │ │ │ - andeq r6, r2, sl, lsl r0 │ │ │ │ │ + andeq r6, r2, sl, lsl #7 │ │ │ │ │ + muleq r2, r4, r3 │ │ │ │ │ + andeq r6, r2, lr, ror r3 │ │ │ │ │ + andeq sl, r3, lr, ror fp │ │ │ │ │ + andeq r6, r2, r0, asr #6 │ │ │ │ │ + andeq r6, r2, r2, asr r3 │ │ │ │ │ + andeq r6, r2, r2, lsl #6 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7538c │ │ │ │ │ + bl feb750ac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8e2114 │ │ │ │ │ - blmi 90a3a8 │ │ │ │ │ - ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ + bmi 861d74 │ │ │ │ │ + blmi 88a0f8 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + movwls r6, #63515 @ 0xf81b │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andcs fp, r0, #232, 2 @ 0x3a │ │ │ │ │ + strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ + b dbe6c │ │ │ │ │ + lslslt r4, r5, #12 │ │ │ │ │ + tstcs r0, ip, lsr r2 │ │ │ │ │ + @ instruction: 0xf7e74668 │ │ │ │ │ + strtmi lr, [r8], -sl, lsl #20 │ │ │ │ │ + @ instruction: 0xf86ef002 │ │ │ │ │ + strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7e64668 │ │ │ │ │ + stmiblt r8!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -r9, ror #12 │ │ │ │ │ + cdp2 0, 3, cr15, cr14, cr0, {0} │ │ │ │ │ + @ instruction: 0xf7e74668 │ │ │ │ │ + andcs lr, r1, ip, lsl r9 │ │ │ │ │ + andcs lr, r0, r0 │ │ │ │ │ + blmi 370740 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 3f7f78 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, LR_mon │ │ │ │ │ + ldcllt 0, cr11, [r0, #-64]! @ 0xffffffc0 │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + stmdbmi r8, {r2, r4, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ + @ instruction: 0xf7e74479 │ │ │ │ │ + andcs lr, r2, sl, lsr lr │ │ │ │ │ + @ instruction: 0xf7e7e7e8 │ │ │ │ │ + svclt 0x0000ed08 │ │ │ │ │ + andeq sl, r3, r0, lsr #21 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq sl, r3, r0, asr sl │ │ │ │ │ + andeq r6, r2, r0, ror #3 │ │ │ │ │ + mvnsmi lr, sp, lsr #18 │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x0020f8cc │ │ │ │ │ + adcslt r4, r2, pc, asr sl │ │ │ │ │ + ldrbtmi r4, [sl], #-2911 @ 0xfffff4a1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - @ instruction: 0xf04f9303 │ │ │ │ │ - tstlt r8, #0, 6 │ │ │ │ │ - tstcs r1, r1, lsl #20 │ │ │ │ │ - strls r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ │ - ldm r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - tstcs r2, r2, lsl #20 │ │ │ │ │ - strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e79502 │ │ │ │ │ - strtmi lr, [sl], -sl, lsl #17 │ │ │ │ │ - strmi r4, [r5], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf04f9331 │ │ │ │ │ + lsllt r0, r0, #6 │ │ │ │ │ + andcs r4, r0, #4, 12 @ 0x400000 │ │ │ │ │ + @ instruction: 0xf7e72101 │ │ │ │ │ + andcs lr, r0, #176, 18 @ 0x2c0000 │ │ │ │ │ + tstcs r2, r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - blls d8558 │ │ │ │ │ - svclt 0x00182b01 │ │ │ │ │ - andsle r4, r7, r0, lsr r6 │ │ │ │ │ - @ instruction: 0xf0014629 │ │ │ │ │ - stmdacs r0, {r0, r3, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne fe0d25cc │ │ │ │ │ - andcc r4, r1, #32, 12 @ 0x2000000 │ │ │ │ │ - @ instruction: 0xf7e717d3 │ │ │ │ │ - andcs lr, r1, r8, asr #24 │ │ │ │ │ - blmi 330a28 │ │ │ │ │ + stmdacs r0, {r1, r3, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + mcrcs 15, 0, fp, cr0, cr8, {0} │ │ │ │ │ + svclt 0x000c4605 │ │ │ │ │ + stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ + andcs sp, r0, lr, lsl #2 │ │ │ │ │ + blmi 14308e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f8264 │ │ │ │ │ + blls c7800c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, (UNDEF: 59) │ │ │ │ │ - ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ - ldrtmi r7, [r0], -r9, lsr #16 │ │ │ │ │ - cdp2 0, 11, cr15, cr8, cr1, {0} │ │ │ │ │ - mvnle r2, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf0400300 │ │ │ │ │ + mlaslt r2, r2, r0, r8 │ │ │ │ │ + ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ + subcs sl, r8, #31, 30 @ 0x7c │ │ │ │ │ + ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ │ + ldmib r8, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf0014628 │ │ │ │ │ + qsub8mi pc, r9, sp @ │ │ │ │ │ + ldrtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ + bl ff2dbf6c │ │ │ │ │ + svcge 0x0001b3b0 │ │ │ │ │ + eorscs r4, ip, #68157440 @ 0x4100000 │ │ │ │ │ + @ instruction: 0xf7e74638 │ │ │ │ │ + strtmi lr, [r9], -sl, lsl #19 │ │ │ │ │ + @ instruction: 0xf0024630 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, fp, ip, sp, lr, pc} │ │ │ │ │ + strtmi sp, [r8], -r9, asr #32 │ │ │ │ │ + @ instruction: 0xffe8f001 │ │ │ │ │ + strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ + @ instruction: 0xf7e64638 │ │ │ │ │ + strmi lr, [r1], -r8, ror #30 │ │ │ │ │ + cmple r2, r0, lsl #16 │ │ │ │ │ + eorscs sl, ip, #16, 26 @ 0x400 │ │ │ │ │ + @ instruction: 0xf7e74628 │ │ │ │ │ + @ instruction: 0x4630e974 │ │ │ │ │ + @ instruction: 0xffd8f001 │ │ │ │ │ + @ instruction: 0x46024631 │ │ │ │ │ + @ instruction: 0xf7e64628 │ │ │ │ │ + bllt fec59d7c │ │ │ │ │ + @ instruction: 0x46284639 │ │ │ │ │ + ldm lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf180fab0 │ │ │ │ │ + stmdbeq r9, {r5, r9, sl, lr}^ │ │ │ │ │ + stmdb lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf7e74628 │ │ │ │ │ + ldrtmi lr, [r8], -r0, lsl #17 │ │ │ │ │ + ldmda ip!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + str r2, [fp, r1]! │ │ │ │ │ + @ instruction: 0x4601ad10 │ │ │ │ │ + @ instruction: 0x4628223c │ │ │ │ │ + ldmdb r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf0014630 │ │ │ │ │ + @ instruction: 0x4631ffb7 │ │ │ │ │ + strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ + svc 0x0036f7e6 │ │ │ │ │ + @ instruction: 0x4639bb70 │ │ │ │ │ + @ instruction: 0xf7e64628 │ │ │ │ │ + strmi lr, [r1], -ip, lsr #30 │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + @ instruction: 0x4628e8f0 │ │ │ │ │ + stmda r0!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e74638 │ │ │ │ │ + ldrdcs lr, [r1], -r2 │ │ │ │ │ + strtmi lr, [r0], -ip, lsl #15 │ │ │ │ │ + @ instruction: 0xf7e72101 │ │ │ │ │ + andcs lr, r1, r4, ror #17 │ │ │ │ │ + ldrtmi lr, [r8], -r6, lsl #15 │ │ │ │ │ + ldmda r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + ldmdbmi r3, {r1, r3, r4, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x46204632 │ │ │ │ │ + @ instruction: 0xf7e74479 │ │ │ │ │ + andcs lr, r2, r0, lsl #27 │ │ │ │ │ + @ instruction: 0x4620e778 │ │ │ │ │ + stcl 7, cr15, [lr, #-924] @ 0xfffffc64 │ │ │ │ │ + strtmi r4, [sl], -lr, lsl #18 │ │ │ │ │ + ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ + ldcl 7, cr15, [r4, #-924]! @ 0xfffffc64 │ │ │ │ │ + strb r2, [sp, -r2]! │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xe7e8ec98 │ │ │ │ │ - bl fe4dc1bc │ │ │ │ │ - @ instruction: 0x0003a7be │ │ │ │ │ + stmdbmi sl, {r2, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x46204632 │ │ │ │ │ + @ instruction: 0xf7e74479 │ │ │ │ │ + andcs lr, r2, sl, ror #26 │ │ │ │ │ + @ instruction: 0xf7e7e762 │ │ │ │ │ + svclt 0x0000ec38 │ │ │ │ │ + strdeq sl, [r3], -sl @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r4, ror #14 │ │ │ │ │ + @ instruction: 0x0003a9bc │ │ │ │ │ + andeq r6, r2, ip, rrx │ │ │ │ │ + muleq r2, r6, r0 │ │ │ │ │ + andeq r6, r2, r0, asr #32 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb75434 │ │ │ │ │ + bl feb752f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8221bc │ │ │ │ │ - blmi 84a454 │ │ │ │ │ + bmi 822080 │ │ │ │ │ + blmi 84a318 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r4], -r8, ror #3 │ │ │ │ │ tstcs r1, r1, lsl #20 │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ @ instruction: 0xf7e73301 │ │ │ │ │ - tstcs r2, ip, lsr r8 │ │ │ │ │ - bge afa78 │ │ │ │ │ + ldrdcs lr, [r2, -sl] │ │ │ │ │ + bge af93c │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ andle r2, r8, r0, lsl #2 │ │ │ │ │ andcc lr, r1, #3620864 @ 0x374000 │ │ │ │ │ andsle r4, r1, #805306377 @ 0x30000009 │ │ │ │ │ - @ instruction: 0xf7e64620 │ │ │ │ │ - andcs lr, r1, r4, ror #31 │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + andcs lr, r1, r2, lsl #17 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 330ac4 │ │ │ │ │ + blmi 330988 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f8300 │ │ │ │ │ + blls f81c4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ @ instruction: 0x46011a9b │ │ │ │ │ @ instruction: 0xf00118e8 │ │ │ │ │ - blx fec5dd4c │ │ │ │ │ + blx fec5de78 │ │ │ │ │ stmdbeq r9, {r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7e7e7e4 │ │ │ │ │ - svclt 0x0000eb46 │ │ │ │ │ - andeq sl, r3, r8, lsl r7 │ │ │ │ │ + svclt 0x0000ebe4 │ │ │ │ │ + andeq sl, r3, r4, asr r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r8, asr #13 │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb754d0 │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6e2278 │ │ │ │ │ - blmi 70a4e8 │ │ │ │ │ + andeq sl, r3, r4, lsl #16 │ │ │ │ │ + svcmi 0x00f0e92d │ │ │ │ │ + stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ + @ instruction: 0x0c0cebad │ │ │ │ │ + svceq 0x00b8f8cc │ │ │ │ │ + addlt r4, r9, r9, ror sl │ │ │ │ │ + @ instruction: 0x46064b79 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #6171 @ 0x181b │ │ │ │ │ + movwls r6, #30747 @ 0x781b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andcs fp, r0, #120, 2 │ │ │ │ │ - tstcs r1, r4, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e69200 │ │ │ │ │ - uqsub8mi lr, sl, r0 │ │ │ │ │ - tstcs r2, r5, lsl #12 │ │ │ │ │ + rsbsle r2, r0, r0, lsl #16 │ │ │ │ │ + tstcs r1, r5, lsl #20 │ │ │ │ │ + strls r2, [r5, -r0, lsl #14] │ │ │ │ │ + stm sl, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + tstcs r2, r6, lsl #20 │ │ │ │ │ + ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7e79706 │ │ │ │ │ + smlabbcs r3, r4, r8, lr │ │ │ │ │ + ldrtmi r9, [r0], -r1 │ │ │ │ │ + stmdb r6!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + mvnscc pc, #79 @ 0x4f │ │ │ │ │ + rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ + tstcs r4, r3 │ │ │ │ │ + @ instruction: 0xf7e74630 │ │ │ │ │ + @ instruction: 0x463aea98 │ │ │ │ │ + ldrtmi r4, [r9], -r2, lsl #13 │ │ │ │ │ + @ instruction: 0xf7e74630 │ │ │ │ │ + blls 198530 │ │ │ │ │ + bl 184a14 │ │ │ │ │ + bcs 6060c │ │ │ │ │ + stmdbls r1, {r1, r2, r4, r6, ip, lr, pc} │ │ │ │ │ + andls r4, r2, #40, 12 @ 0x2800000 │ │ │ │ │ + cdp2 0, 10, cr15, cr14, cr1, {0} │ │ │ │ │ + svclt 0x00182800 │ │ │ │ │ + strmi r4, [r4], -r8, asr #10 │ │ │ │ │ + movwcs fp, #7988 @ 0x1f34 │ │ │ │ │ + @ instruction: 0xf0802300 │ │ │ │ │ + blls fe4d4 │ │ │ │ │ + @ instruction: 0xf1b346b8 │ │ │ │ │ + svclt 0x00180b00 │ │ │ │ │ + bleq 9a368 │ │ │ │ │ + svclt 0x002c42a5 │ │ │ │ │ + @ instruction: 0xf04b465a │ │ │ │ │ + orrslt r0, sl, r1, lsl #4 │ │ │ │ │ + streq pc, [r1, -r8, lsl #2] │ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ │ + ldrmi sp, [sl, #3329]! @ 0xd01 │ │ │ │ │ + ssatmi sp, #25, r7, lsl #26 │ │ │ │ │ + strtmi r1, [r9], -r2, ror #22 │ │ │ │ │ + @ instruction: 0xf7e74630 │ │ │ │ │ + ldrtmi lr, [sl], -r4, lsl #27 │ │ │ │ │ + @ instruction: 0xf06f17fb │ │ │ │ │ + ldrtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + b ff45c1fc │ │ │ │ │ + stmdbls r1, {r1, r8, r9, fp, ip, pc} │ │ │ │ │ + strtmi r1, [r8], -r5, ror #17 │ │ │ │ │ + cdp2 0, 7, cr15, cr14, cr1, {0} │ │ │ │ │ + stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ + strbmi fp, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ │ + strmi sp, [r9, #986]! @ 0x3da │ │ │ │ │ + blls 11441c │ │ │ │ │ + bl fea8a7cc │ │ │ │ │ + ldrbmi r0, [r0, #1285] @ 0x505 │ │ │ │ │ + @ instruction: 0xf585fab5 │ │ │ │ │ + ldrbne lr, [r5, #-2639] @ 0xfffff5b1 │ │ │ │ │ + strcs fp, [r0, #-3880] @ 0xfffff0d8 │ │ │ │ │ + cmnle fp, r0, lsl #26 │ │ │ │ │ + bmi f6629c │ │ │ │ │ + ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ │ + ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + subsmi r9, sl, r7, lsl #22 │ │ │ │ │ + movweq pc, #79 @ 0x4f @ │ │ │ │ │ + andlt sp, r9, sl, ror #2 │ │ │ │ │ + svchi 0x00f0e8bd │ │ │ │ │ + strtmi r9, [r8], -r1, lsl #22 │ │ │ │ │ + movwls r7, #6171 @ 0x181b │ │ │ │ │ + @ instruction: 0xf0014619 │ │ │ │ │ + adcsmi pc, r8, #2704 @ 0xa90 │ │ │ │ │ + strbmi fp, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ │ + svclt 0x00344604 │ │ │ │ │ + movwcs r2, #769 @ 0x301 │ │ │ │ │ + blls 112c28 │ │ │ │ │ + bl fecefdb4 │ │ │ │ │ + svclt 0x00180b07 │ │ │ │ │ + bleq 9a418 │ │ │ │ │ + svclt 0x002c42a5 │ │ │ │ │ + @ instruction: 0xf04b465a │ │ │ │ │ + orrslt r0, sl, r1, lsl #4 │ │ │ │ │ + streq pc, [r1, -r8, lsl #2] │ │ │ │ │ + svceq 0x0000f1ba │ │ │ │ │ + ldrmi sp, [sl, #3329]! @ 0xd01 │ │ │ │ │ + ssatmi sp, #25, r6, lsl #26 │ │ │ │ │ + strtmi r1, [r9], -r2, ror #22 │ │ │ │ │ + @ instruction: 0xf7e74630 │ │ │ │ │ + ldrtmi lr, [sl], -ip, lsr #26 │ │ │ │ │ + @ instruction: 0xf06f17fb │ │ │ │ │ + ldrtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ + b 1e5c2ac │ │ │ │ │ + stmdbls r1, {r0, r2, r5, r6, sl, fp, ip} │ │ │ │ │ + @ instruction: 0xf0014628 │ │ │ │ │ + @ instruction: 0x4604fe7b │ │ │ │ │ + svclt 0x00182800 │ │ │ │ │ + bicsle r4, fp, #72, 10 @ 0x12000000 │ │ │ │ │ + ldmdale r1, {r0, r3, r5, r7, r8, sl, lr} │ │ │ │ │ + blcs 44f38 │ │ │ │ │ + ldrbmi sp, [r0, #178] @ 0xb2 │ │ │ │ │ + movwcs fp, #3884 @ 0xf2c │ │ │ │ │ + strmi r2, [r9, #769]! @ 0x301 │ │ │ │ │ + movwcs fp, #3864 @ 0xf18 │ │ │ │ │ + adcle r2, r9, r0, lsl #22 │ │ │ │ │ + @ instruction: 0x46304913 │ │ │ │ │ + @ instruction: 0xf7e74479 │ │ │ │ │ + and lr, r5, lr, asr #18 │ │ │ │ │ + andeq lr, r5, #173056 @ 0x2a400 │ │ │ │ │ + ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ + stc 7, cr15, [r0, #-924] @ 0xfffffc64 │ │ │ │ │ + andeq pc, r1, #8, 2 │ │ │ │ │ + @ instruction: 0xf06f4630 │ │ │ │ │ + ldrbne r0, [r3, r1, lsl #2] │ │ │ │ │ + b 135c304 │ │ │ │ │ + ldr r2, [r4, r1] │ │ │ │ │ + ldrtmi r4, [r0], -r9, lsl #18 │ │ │ │ │ + @ instruction: 0xf7e74479 │ │ │ │ │ + @ instruction: 0xe7efe938 │ │ │ │ │ + @ instruction: 0xe77c4698 │ │ │ │ │ + bfi r4, r8, #13, #5 │ │ │ │ │ + b ff85c320 │ │ │ │ │ + @ instruction: 0x0003a7b4 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + @ instruction: 0x0003a6be │ │ │ │ │ + andeq r6, r2, r0, lsl #1 │ │ │ │ │ + andeq r6, r2, r4, asr r0 │ │ │ │ │ + vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb755a0 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 8e2328 │ │ │ │ │ + blmi 90a5bc │ │ │ │ │ + ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ + ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ + @ instruction: 0xf04f9303 │ │ │ │ │ + tstlt r8, #0, 6 │ │ │ │ │ + tstcs r1, r1, lsl #20 │ │ │ │ │ + strls r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ │ + svc 0x0086f7e6 │ │ │ │ │ + tstcs r2, r2, lsl #20 │ │ │ │ │ + strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ + @ instruction: 0xf7e69502 │ │ │ │ │ + strtmi lr, [sl], -r0, lsl #31 │ │ │ │ │ + strmi r4, [r5], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ - stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ - andcs sp, r0, ip, lsl #2 │ │ │ │ │ - blmi 3b0b4c │ │ │ │ │ + blls da344 │ │ │ │ │ + svclt 0x00182b01 │ │ │ │ │ + andsle r4, r7, r0, lsr r6 │ │ │ │ │ + @ instruction: 0xf0014629 │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + blne fe0d27e0 │ │ │ │ │ + andcc r4, r1, #32, 12 @ 0x2000000 │ │ │ │ │ + @ instruction: 0xf7e717d3 │ │ │ │ │ + andcs lr, r1, lr, lsr fp │ │ │ │ │ + blmi 330c3c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 78380 │ │ │ │ │ + blls f8478 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ - mrsle r0, ELR_hyp │ │ │ │ │ - ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ - bls 2fb2c │ │ │ │ │ - @ instruction: 0xf0014628 │ │ │ │ │ - blx fec5dbdc │ │ │ │ │ - strtmi pc, [r0], -r0, lsl #3 │ │ │ │ │ - @ instruction: 0xf7e60949 │ │ │ │ │ - andcs lr, r1, sl, lsl #31 │ │ │ │ │ - @ instruction: 0xf7e7e7e6 │ │ │ │ │ - svclt 0x0000eb02 │ │ │ │ │ - andeq sl, r3, ip, ror r6 │ │ │ │ │ + mrsle r0, (UNDEF: 59) │ │ │ │ │ + ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ + ldrtmi r7, [r0], -r9, lsr #16 │ │ │ │ │ + stc2 0, cr15, [sl, #4]! │ │ │ │ │ + mvnle r2, r0, lsl #16 │ │ │ │ │ + @ instruction: 0xf7e74620 │ │ │ │ │ + strb lr, [r8, lr, lsl #23]! │ │ │ │ │ + b fe25c3d0 │ │ │ │ │ + andeq sl, r3, sl, lsr #11 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r8, asr #12 │ │ │ │ │ + andeq sl, r3, r0, asr r5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb75558 │ │ │ │ │ + bl feb75648 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ addlt ip, r7, r8, rrx │ │ │ │ │ @ instruction: 0x46054c19 │ │ │ │ │ ldmdbmi r9, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ andcs r2, lr, #8, 6 @ 0x20000000 │ │ │ │ │ @ instruction: 0x46684479 │ │ │ │ │ andmi pc, r4, ip, asr r8 @ │ │ │ │ │ strls r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ - cdp2 0, 14, cr15, cr6, cr15, {0} │ │ │ │ │ + cdp2 0, 6, cr15, cr10, cr15, {0} │ │ │ │ │ ldmdbmi r3, {r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ strmi r4, [r4], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf00e4479 │ │ │ │ │ - @ instruction: 0x4605fabf │ │ │ │ │ + strmi pc, [r5], -r3, asr #20 │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - adcmi pc, r8, #3888 @ 0xf30 │ │ │ │ │ + adcmi pc, r8, #1904 @ 0x770 │ │ │ │ │ strtmi sp, [r9], -pc │ │ │ │ │ @ instruction: 0xf00e4620 │ │ │ │ │ - bmi 35df8c │ │ │ │ │ + bmi 35de8c │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, r3, lsl #2 │ │ │ │ │ andcs fp, r0, r0, lsr sp │ │ │ │ │ @ instruction: 0xf7e7e7f1 │ │ │ │ │ - svclt 0x0000eac0 │ │ │ │ │ - strdeq sl, [r3], -r0 │ │ │ │ │ + svclt 0x0000ea48 │ │ │ │ │ + andeq sl, r3, r0, lsl #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r4, lsr #25 │ │ │ │ │ + @ instruction: 0x0003abb4 │ │ │ │ │ andeq r0, r0, sp, asr #32 │ │ │ │ │ - andeq sl, r3, lr, lsr #11 │ │ │ │ │ + @ instruction: 0x0003a4be │ │ │ │ │ ldrmi r4, [r1], -fp, lsl #12 │ │ │ │ │ @ instruction: 0xf0016858 │ │ │ │ │ - svclt 0x0000bdfd │ │ │ │ │ + svclt 0x0000bd81 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ addlt r4, r5, r1, asr #20 │ │ │ │ │ ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mvnslt r0, r0, lsl #6 │ │ │ │ │ strmi r2, [r4], -r0, lsl #10 │ │ │ │ │ tstcs r1, r2, lsl #20 │ │ │ │ │ @ instruction: 0xf7e69502 │ │ │ │ │ - qsaxmi lr, sl, lr │ │ │ │ │ + strtmi lr, [sl], -r6, ror #29 │ │ │ │ │ strmi r2, [r7], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - qsaxmi lr, sl, r8 │ │ │ │ │ + strtmi lr, [sl], -r0, ror #29 │ │ │ │ │ tstcs r3, r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - mcrcs 15, 0, lr, cr0, cr2, {2} │ │ │ │ │ + mcrcs 14, 0, lr, cr0, cr10, {6} │ │ │ │ │ svccs 0x0000bf18 │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ strmi r2, [r5], -r0, lsl #6 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ andcs fp, r0, fp, ror #2 │ │ │ │ │ - blmi b70d08 │ │ │ │ │ + blmi b70df8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f84c0 │ │ │ │ │ + blls f85b0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_mon │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0x463083f0 │ │ │ │ │ @ instruction: 0xff72f7ff │ │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff461d │ │ │ │ │ strmi pc, [r6], -sp, ror #30 │ │ │ │ │ @ instruction: 0xb3b8b385 │ │ │ │ │ ldmdblt r1!, {r1, r8, fp, ip, pc} │ │ │ │ │ strtmi r4, [r0], -r2, lsr #18 │ │ │ │ │ @ instruction: 0xf7e74479 │ │ │ │ │ - andcs lr, r1, lr, lsr #17 │ │ │ │ │ - b 1418408 │ │ │ │ │ + andcs lr, r1, r6, lsr r8 │ │ │ │ │ + b 14184f8 │ │ │ │ │ @ instruction: 0xf0020881 │ │ │ │ │ - @ instruction: 0x4641fe1f │ │ │ │ │ - cdp2 0, 2, cr15, cr8, cr2, {0} │ │ │ │ │ + strbmi pc, [r1], -r3, lsr #27 @ │ │ │ │ │ + stc2 0, cr15, [ip, #8]! │ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ │ andsle r0, r0, r0, lsl #30 │ │ │ │ │ @ instruction: 0x463a6831 │ │ │ │ │ - blls b8550 │ │ │ │ │ + blls b8640 │ │ │ │ │ stmdals r0, {r0, r2, r3, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ - stc2l 0, cr15, [r0, #-100] @ 0xffffff9c │ │ │ │ │ - blle 1a5cc4 │ │ │ │ │ + stc2l 0, cr15, [r4], {25} │ │ │ │ │ + blle 1a5db4 │ │ │ │ │ andle r4, r4, #276824064 @ 0x10800000 │ │ │ │ │ strtmi r4, [r0], -r9, asr #12 │ │ │ │ │ - mcrr 7, 14, pc, r8, cr7 @ │ │ │ │ │ + bl ff45c554 │ │ │ │ │ strtmi lr, [r0], -r2 │ │ │ │ │ - bl f5c46c │ │ │ │ │ - cdp2 0, 0, cr15, cr0, cr2, {0} │ │ │ │ │ + b ff15c55c │ │ │ │ │ + stc2 0, cr15, [r4, #8] │ │ │ │ │ @ instruction: 0xf0024649 │ │ │ │ │ - ldrb pc, [r6, fp, asr #29] @ │ │ │ │ │ + ldrb pc, [r6, pc, asr #28] @ │ │ │ │ │ tstcs r2, ip, lsl #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff3dc484 │ │ │ │ │ + bl 15dc574 │ │ │ │ │ @ instruction: 0xd1ae2e00 │ │ │ │ │ tstcs r3, r9, lsl #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ - bl ff1dc494 │ │ │ │ │ + bl 13dc584 │ │ │ │ │ @ instruction: 0xf7e7e7a7 │ │ │ │ │ - svclt 0x0000ea24 │ │ │ │ │ - andeq sl, r3, sl, asr r5 │ │ │ │ │ + svclt 0x0000e9ac │ │ │ │ │ + andeq sl, r3, sl, ror #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r8, lsl #10 │ │ │ │ │ - andeq r5, r2, r0, asr #30 │ │ │ │ │ - andeq r5, r2, r6, lsl #25 │ │ │ │ │ - andeq r5, r2, r6, ror ip │ │ │ │ │ + andeq sl, r3, r8, lsl r4 │ │ │ │ │ + andeq r5, r2, r0, asr lr │ │ │ │ │ + andeq r5, r2, r2, asr #23 │ │ │ │ │ + @ instruction: 0x00025bb2 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ addlt r4, r7, r5, ror sl │ │ │ │ │ @ instruction: 0x46044b75 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bge 10b360 │ │ │ │ │ + bge 10b450 │ │ │ │ │ @ instruction: 0xf7e62101 │ │ │ │ │ - bmi 1c5a068 │ │ │ │ │ + bmi 1c59f78 │ │ │ │ │ tstcs r2, r4, lsl #22 │ │ │ │ │ sxtab16mi r4, r0, sl, ror #8 │ │ │ │ │ stcls 6, cr4, [r3, #-128] @ 0xffffff80 │ │ │ │ │ - cdp 7, 15, cr15, cr2, cr6, {7} │ │ │ │ │ + cdp 7, 7, cr15, cr10, cr6, {7} │ │ │ │ │ strmi r2, [r7], -r0, lsl #4 │ │ │ │ │ mrscs r2, SP_svc │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - svccs 0x0000e8da │ │ │ │ │ + svccs 0x0000e862 │ │ │ │ │ @ instruction: 0xf1b8bf18 │ │ │ │ │ strmi r0, [r6], -r0, lsl #30 │ │ │ │ │ - blls 1125bc │ │ │ │ │ + blls 1126ac │ │ │ │ │ @ instruction: 0xf8ddb183 │ │ │ │ │ - bl 2465bc │ │ │ │ │ + bl 2466ac │ │ │ │ │ @ instruction: 0xf1ba0905 │ │ │ │ │ eorsle r0, r9, r0, lsl #30 │ │ │ │ │ ldclle 8, cr2, [r7, #-0] │ │ │ │ │ ldrbtcc pc, [pc], r9, lsl #2 @ │ │ │ │ │ svclt 0x009e45b0 │ │ │ │ │ strbmi r2, [r3], r1, lsl #6 │ │ │ │ │ ldmdble r4, {r0, r8, r9, ip, pc} │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmia r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bmi 16a65a8 │ │ │ │ │ + stmda sl, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bmi 16a6698 │ │ │ │ │ ldrbtmi r4, [sl], #-2903 @ 0xfffff4a9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, r2, r0, asr #32 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ ldrbmi r8, [sp, #-4080] @ 0xfffff010 │ │ │ │ │ @ instruction: 0x4635d059 │ │ │ │ │ @ instruction: 0xf8164651 │ │ │ │ │ ldrtmi r2, [r8], -r1, lsl #18 │ │ │ │ │ - stc2l 0, cr15, [sl], #4 │ │ │ │ │ + stc2l 0, cr15, [lr], #-4 │ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ │ strcc r9, [r1, #-2817] @ 0xfffff4ff │ │ │ │ │ svclt 0x001445a9 │ │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ │ movwls r0, #4865 @ 0x1301 │ │ │ │ │ - blcs 451ec │ │ │ │ │ - bl fe992d44 │ │ │ │ │ + blcs 452dc │ │ │ │ │ + bl fe992e34 │ │ │ │ │ ldrbmi r0, [r9], -fp, lsl #4 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ - @ instruction: 0xe7d3ebb2 │ │ │ │ │ + @ instruction: 0xe7d3eb3a │ │ │ │ │ stclle 8, cr2, [r4, #-0] │ │ │ │ │ rscscc pc, pc, #1073741826 @ 0x40000002 │ │ │ │ │ svclt 0x009c4590 │ │ │ │ │ movwls r2, #4865 @ 0x1301 │ │ │ │ │ ldrmi sp, [r3], -r6, asr #17 │ │ │ │ │ strbmi lr, [r5, #-1] │ │ │ │ │ ldmdavc sl, {r0, r5, r6, ip, lr, pc} │ │ │ │ │ - blcc 6fe8c │ │ │ │ │ + blcc 6ff7c │ │ │ │ │ smlatbeq r9, r2, r1, pc @ │ │ │ │ │ svclt 0x00182a20 │ │ │ │ │ ldmible r4!, {r2, r8, fp, sp}^ │ │ │ │ │ strcc r9, [r1, #-2817] @ 0xfffff4ff │ │ │ │ │ strmi r4, [r9, #1731]! @ 0x6c3 │ │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ ldrb r9, [r5, r1, lsl #6] │ │ │ │ │ subsle r4, r7, #200, 10 @ 0x32000000 │ │ │ │ │ and r4, r1, r5, asr #12 │ │ │ │ │ suble r4, r4, r9, lsr #11 │ │ │ │ │ ldrbmi r4, [r1], -fp, lsr #13 │ │ │ │ │ - blcs 9c6a0 │ │ │ │ │ + blcs 9c790 │ │ │ │ │ @ instruction: 0xf0014638 │ │ │ │ │ - stmdacs r0, {r0, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - bllt febd2e28 │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + bllt febd2f18 │ │ │ │ │ movweq lr, #48040 @ 0xbba8 │ │ │ │ │ ldrbtcc pc, [pc], r9, lsl #2 @ │ │ │ │ │ @ instruction: 0xf383fab3 │ │ │ │ │ @ instruction: 0xa010f8dd │ │ │ │ │ - b 13efd38 │ │ │ │ │ + b 13efe28 │ │ │ │ │ movwls r1, #4947 @ 0x1353 │ │ │ │ │ strbmi sp, [sp], -r7, lsr #19 │ │ │ │ │ - blls 98550 │ │ │ │ │ + blls 98640 │ │ │ │ │ svclt 0x001445d9 │ │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ │ movwls r0, #4865 @ 0x1301 │ │ │ │ │ strbmi lr, [r8, #1966] @ 0x7ae │ │ │ │ │ @ instruction: 0x4642d234 │ │ │ │ │ ldrmi lr, [r1, #1] │ │ │ │ │ ldmdavc r1, {r1, r3, r5, ip, lr, pc} │ │ │ │ │ andcc r4, r1, #154140672 @ 0x9300000 │ │ │ │ │ andeq pc, r9, r1, lsr #3 │ │ │ │ │ svclt 0x00182920 │ │ │ │ │ ldmible r4!, {r2, fp, sp}^ │ │ │ │ │ - bl fea4cc80 │ │ │ │ │ + bl fea4cd70 │ │ │ │ │ @ instruction: 0xf109030b │ │ │ │ │ - blx feceb2ac │ │ │ │ │ + blx feceb39c │ │ │ │ │ ldrbmi pc, [sl, #-899] @ 0xfffffc7d @ │ │ │ │ │ ldrbmi fp, [r8], r8, lsr #30 │ │ │ │ │ cmpne r3, #323584 @ 0x4f000 │ │ │ │ │ adcle r9, r4, #67108864 @ 0x4000000 │ │ │ │ │ str r4, [pc, sp, asr #12] │ │ │ │ │ svclt 0x001845d8 │ │ │ │ │ orrle r4, lr, sp, asr #12 │ │ │ │ │ strbmi lr, [fp], r4, ror #14 │ │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ │ - blls 985d8 │ │ │ │ │ + blls 986c8 │ │ │ │ │ strbmi r4, [r1, #1731] @ 0x6c3 │ │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ ldrb r9, [sp, -r1, lsl #6]! │ │ │ │ │ ldrb r4, [fp, fp, asr #13] │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ ldrb sl, [r1, -fp, asr #30] │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ ldrb sl, [pc, -pc, asr #30]! │ │ │ │ │ - stmdb r2!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq sl, r3, r8, lsr #8 │ │ │ │ │ + stmia sl!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq sl, r3, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r2, r8, ror lr │ │ │ │ │ - @ instruction: 0x0003a3b2 │ │ │ │ │ - svcmi 0x00f0e92d │ │ │ │ │ - stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - @ instruction: 0x0c0cebad │ │ │ │ │ - svceq 0x00b8f8cc │ │ │ │ │ - addlt r4, r9, r9, ror sl │ │ │ │ │ - @ instruction: 0x46064b79 │ │ │ │ │ + andeq r5, r2, r8, lsl #27 │ │ │ │ │ + andeq sl, r3, r2, asr #5 │ │ │ │ │ + vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ + bl feb75a08 │ │ │ │ │ + @ instruction: 0xf8cc0c0c │ │ │ │ │ + bmi 6e27b0 │ │ │ │ │ + blmi 70aa20 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - movwls r6, #30747 @ 0x781b │ │ │ │ │ - movweq pc, #79 @ 0x4f @ │ │ │ │ │ - rsbsle r2, r0, r0, lsl #16 │ │ │ │ │ - tstcs r1, r5, lsl #20 │ │ │ │ │ - strls r2, [r5, -r0, lsl #14] │ │ │ │ │ - stcl 7, cr15, [r8, #920] @ 0x398 │ │ │ │ │ - tstcs r2, r6, lsl #20 │ │ │ │ │ - ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - @ instruction: 0xf7e69706 │ │ │ │ │ - smlabtcs r3, r2, sp, lr │ │ │ │ │ - ldrtmi r9, [r0], -r1 │ │ │ │ │ - cdp 7, 10, cr15, cr4, cr6, {7} │ │ │ │ │ - mvnscc pc, #79 @ 0x4f │ │ │ │ │ - rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ - tstcs r4, r3 │ │ │ │ │ - @ instruction: 0xf7e64630 │ │ │ │ │ - @ instruction: 0x463aefd6 │ │ │ │ │ - ldrtmi r4, [r9], -r2, lsl #13 │ │ │ │ │ - @ instruction: 0xf7e64630 │ │ │ │ │ - blls 199fac │ │ │ │ │ - bl 184f98 │ │ │ │ │ - bcs 60b90 │ │ │ │ │ - stmdbls r1, {r1, r2, r4, r6, ip, lr, pc} │ │ │ │ │ - andls r4, r2, #40, 12 @ 0x2800000 │ │ │ │ │ - blx ffc5a796 │ │ │ │ │ - svclt 0x00182800 │ │ │ │ │ - strmi r4, [r4], -r8, asr #10 │ │ │ │ │ - movwcs fp, #7988 @ 0x1f34 │ │ │ │ │ - @ instruction: 0xf0802300 │ │ │ │ │ - blls fea58 │ │ │ │ │ - @ instruction: 0xf1b346b8 │ │ │ │ │ - svclt 0x00180b00 │ │ │ │ │ - bleq 9a8ec │ │ │ │ │ - svclt 0x002c42a5 │ │ │ │ │ - @ instruction: 0xf04b465a │ │ │ │ │ - orrslt r0, sl, r1, lsl #4 │ │ │ │ │ - streq pc, [r1, -r8, lsl #2] │ │ │ │ │ - svceq 0x0000f1ba │ │ │ │ │ - ldrmi sp, [sl, #3329]! @ 0xd01 │ │ │ │ │ - ssatmi sp, #25, r7, lsl #26 │ │ │ │ │ - strtmi r1, [r9], -r2, ror #22 │ │ │ │ │ - @ instruction: 0xf7e74630 │ │ │ │ │ - ldrtmi lr, [sl], -r2, asr #21 │ │ │ │ │ - @ instruction: 0xf06f17fb │ │ │ │ │ - ldrtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - stmda lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - stmdbls r1, {r1, r8, r9, fp, ip, pc} │ │ │ │ │ - strtmi r1, [r8], -r5, ror #17 │ │ │ │ │ - blx ff05a7f6 │ │ │ │ │ - stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ - strbmi fp, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ │ - strmi sp, [r9, #986]! @ 0x3da │ │ │ │ │ - blls 1149a0 │ │ │ │ │ - bl fea8ad50 │ │ │ │ │ - ldrbmi r0, [r0, #1285] @ 0x505 │ │ │ │ │ - @ instruction: 0xf585fab5 │ │ │ │ │ - ldrbne lr, [r5, #-2639] @ 0xfffff5b1 │ │ │ │ │ - strcs fp, [r0, #-3880] @ 0xfffff0d8 │ │ │ │ │ - cmnle fp, r0, lsl #26 │ │ │ │ │ - bmi f66820 │ │ │ │ │ - ldrbtmi r4, [sl], #-2875 @ 0xfffff4c5 │ │ │ │ │ - ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - subsmi r9, sl, r7, lsl #22 │ │ │ │ │ + movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - andlt sp, r9, sl, ror #2 │ │ │ │ │ - svchi 0x00f0e8bd │ │ │ │ │ - strtmi r9, [r8], -r1, lsl #22 │ │ │ │ │ - movwls r7, #6171 @ 0x181b │ │ │ │ │ - @ instruction: 0xf0014619 │ │ │ │ │ - adcsmi pc, r8, #240640 @ 0x3ac00 │ │ │ │ │ - strbmi fp, [r8, #-3864] @ 0xfffff0e8 │ │ │ │ │ - svclt 0x00344604 │ │ │ │ │ - movwcs r2, #769 @ 0x301 │ │ │ │ │ - blls 1131ac │ │ │ │ │ - bl fecf0338 │ │ │ │ │ - svclt 0x00180b07 │ │ │ │ │ - bleq 9a99c │ │ │ │ │ - svclt 0x002c42a5 │ │ │ │ │ - @ instruction: 0xf04b465a │ │ │ │ │ - orrslt r0, sl, r1, lsl #4 │ │ │ │ │ - streq pc, [r1, -r8, lsl #2] │ │ │ │ │ - svceq 0x0000f1ba │ │ │ │ │ - ldrmi sp, [sl, #3329]! @ 0xd01 │ │ │ │ │ - ssatmi sp, #25, r6, lsl #26 │ │ │ │ │ - strtmi r1, [r9], -r2, ror #22 │ │ │ │ │ - @ instruction: 0xf7e74630 │ │ │ │ │ - ldrtmi lr, [sl], -sl, ror #20 │ │ │ │ │ - @ instruction: 0xf06f17fb │ │ │ │ │ - ldrtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ - svc 0x00b6f7e6 │ │ │ │ │ - stmdbls r1, {r0, r2, r5, r6, sl, fp, ip} │ │ │ │ │ + andcs fp, r0, #120, 2 │ │ │ │ │ + tstcs r1, r4, lsl #12 │ │ │ │ │ + @ instruction: 0xf7e69200 │ │ │ │ │ + @ instruction: 0x466aed54 │ │ │ │ │ + tstcs r2, r5, lsl #12 │ │ │ │ │ + @ instruction: 0xf7e64620 │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ + andcs sp, r0, ip, lsl #2 │ │ │ │ │ + blmi 3b1084 │ │ │ │ │ + ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ + blls 788b8 │ │ │ │ │ + @ instruction: 0xf04f405a │ │ │ │ │ + mrsle r0, ELR_hyp │ │ │ │ │ + ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ + bls 30064 │ │ │ │ │ @ instruction: 0xf0014628 │ │ │ │ │ - @ instruction: 0x4604fbbd │ │ │ │ │ - svclt 0x00182800 │ │ │ │ │ - bicsle r4, fp, #72, 10 @ 0x12000000 │ │ │ │ │ - ldmdale r1, {r0, r3, r5, r7, r8, sl, lr} │ │ │ │ │ - blcs 454bc │ │ │ │ │ - ldrbmi sp, [r0, #178] @ 0xb2 │ │ │ │ │ - movwcs fp, #3884 @ 0xf2c │ │ │ │ │ - strmi r2, [r9, #769]! @ 0x301 │ │ │ │ │ - movwcs fp, #3864 @ 0xf18 │ │ │ │ │ - adcle r2, r9, r0, lsl #22 │ │ │ │ │ - @ instruction: 0x46304913 │ │ │ │ │ - @ instruction: 0xf7e64479 │ │ │ │ │ - and lr, r5, ip, lsl #29 │ │ │ │ │ - andeq lr, r5, #173056 @ 0x2a400 │ │ │ │ │ - ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - b fdc878 │ │ │ │ │ - andeq pc, r1, #8, 2 │ │ │ │ │ - @ instruction: 0xf06f4630 │ │ │ │ │ - ldrbne r0, [r3, r1, lsl #2] │ │ │ │ │ - svc 0x008af7e6 │ │ │ │ │ - ldr r2, [r4, r1] │ │ │ │ │ - ldrtmi r4, [r0], -r9, lsl #18 │ │ │ │ │ - @ instruction: 0xf7e64479 │ │ │ │ │ - @ instruction: 0xe7efee76 │ │ │ │ │ - @ instruction: 0xe77c4698 │ │ │ │ │ - bfi r4, r8, #13, #5 │ │ │ │ │ - ldmda lr, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq sl, r3, r0, lsr r2 │ │ │ │ │ + blx fec5d694 │ │ │ │ │ + strtmi pc, [r0], -r0, lsl #3 │ │ │ │ │ + @ instruction: 0xf7e60949 │ │ │ │ │ + andcs lr, r1, lr, ror #25 │ │ │ │ │ + @ instruction: 0xf7e7e7e6 │ │ │ │ │ + svclt 0x0000e866 │ │ │ │ │ + andeq sl, r3, r4, asr #2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, sl, lsr r1 │ │ │ │ │ - strdeq r5, [r2], -ip │ │ │ │ │ - ldrdeq r5, [r2], -r0 │ │ │ │ │ + andeq sl, r3, r0, lsl r1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb75b24 │ │ │ │ │ + bl feb75a90 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ │ - stmia r4!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmia lr!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ stcleq 8, cr15, [r8, #816] @ 0x330 │ │ │ │ │ @@ -25295,39 +25258,39 @@ │ │ │ │ │ eorvs r6, sl, r2, lsl r8 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ smlabtcc r0, sp, r9, lr │ │ │ │ │ @ instruction: 0x4605d215 │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ strd r1, [r8], -r7 │ │ │ │ │ @ instruction: 0xf0044628 │ │ │ │ │ - adcsmi pc, r0, #3473408 @ 0x350000 │ │ │ │ │ + adcsmi pc, r0, #8060928 @ 0x7b0000 │ │ │ │ │ svclt 0x00b441b9 │ │ │ │ │ ldrtmi r4, [r4], -r4, lsl #12 │ │ │ │ │ @ instruction: 0x4628b9d4 │ │ │ │ │ - @ instruction: 0xffccf003 │ │ │ │ │ + @ instruction: 0xf812f004 │ │ │ │ │ rscsle r2, r1, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf0034628 │ │ │ │ │ - bmi 135e8c8 │ │ │ │ │ + @ instruction: 0xf0044628 │ │ │ │ │ + bmi 135c94c │ │ │ │ │ orrspl pc, r0, sp, lsl #10 │ │ │ │ │ tstcc ip, r9, asr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d8084 │ │ │ │ │ mullt r5, r0, sp │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - bleq 45ae08 │ │ │ │ │ + bleq 45ad74 │ │ │ │ │ @ instruction: 0xf1ab4622 │ │ │ │ │ strtmi r0, [r8], -r8, lsl #20 │ │ │ │ │ @ instruction: 0xf0044651 │ │ │ │ │ - stmdacs r0, {r0, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blls 52d60 │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + blls 52ccc │ │ │ │ │ subsle r2, r9, r0, lsl #22 │ │ │ │ │ - blx 12760a │ │ │ │ │ + blx 127576 │ │ │ │ │ @ instruction: 0xf5b3f303 │ │ │ │ │ sbcsle r5, r5, #128, 30 @ 0x200 │ │ │ │ │ stmdbvc r4, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ movwvc pc, #9641 @ 0x25a9 @ │ │ │ │ │ ldrsbgt pc, [ip], #143 @ 0x8f @ │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ eorcs fp, ip, #12, 30 @ 0x30 │ │ │ │ │ @@ -25341,15 +25304,15 @@ │ │ │ │ │ stccc 8, cr15, [r4], {9} │ │ │ │ │ nopeq {79} @ 0x4f │ │ │ │ │ stccs 8, cr15, [r3], {9} │ │ │ │ │ stccc 8, cr15, [r7], {9} │ │ │ │ │ teqeq r0, #74448896 @ 0x4700000 @ │ │ │ │ │ stccc 8, cr15, [r6], {41} @ 0x29 │ │ │ │ │ @ instruction: 0xf1abd940 │ │ │ │ │ - bl 29ea64 │ │ │ │ │ + bl 29e9d0 │ │ │ │ │ @ instruction: 0xf1090804 │ │ │ │ │ @ instruction: 0xf04f33ff │ │ │ │ │ @ instruction: 0xf04f0b2c │ │ │ │ │ vpmin.s8 q8, , q12 │ │ │ │ │ @ instruction: 0xf8100120 │ │ │ │ │ movwcc r2, #27393 @ 0x6b01 │ │ │ │ │ stclt 8, cr15, [r7], {3} │ │ │ │ │ @@ -25361,363 +25324,398 @@ │ │ │ │ │ andcs pc, r2, ip, lsl r8 @ │ │ │ │ │ stc 8, cr15, [r2], {3} │ │ │ │ │ stccs 8, cr15, [r3], {3} │ │ │ │ │ movwcs sp, #25065 @ 0x61e9 │ │ │ │ │ vqdmulh.s d15, d4, d3 │ │ │ │ │ @ instruction: 0xf1a99801 │ │ │ │ │ @ instruction: 0xf0050108 │ │ │ │ │ - stmdacs r0, {r0, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fdb84 │ │ │ │ │ ldrb r0, [ip, -r0, lsl #16]! │ │ │ │ │ @ instruction: 0xf0034628 │ │ │ │ │ - stmdacs r0, {r0, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r1, r2, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stclne 0, cr13, [r3], #-640 @ 0xfffffd80 │ │ │ │ │ svcvc 0x0000f5b3 │ │ │ │ │ svcge 0x0078f4bf │ │ │ │ │ stmdbvc r4, {r0, r2, r3, r8, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf5a99900 │ │ │ │ │ ldrpl r7, [r1, #-514] @ 0xfffffdfe │ │ │ │ │ @ instruction: 0xe79b461c │ │ │ │ │ @ instruction: 0xf47f2c01 │ │ │ │ │ andcs sl, r6, #436 @ 0x1b4 │ │ │ │ │ @ instruction: 0xf7e6e7de │ │ │ │ │ - svclt 0x0000ef3a │ │ │ │ │ - strdeq r9, [r3], -lr │ │ │ │ │ + svclt 0x0000ef84 │ │ │ │ │ + muleq r3, r2, r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, r4, lsr #31 │ │ │ │ │ - muleq r2, ip, r7 │ │ │ │ │ + andeq sl, r3, r8, lsr r0 │ │ │ │ │ + andeq r5, r2, ip, asr r8 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ andcs fp, r0, #224, 6 @ 0x80000003 │ │ │ │ │ strmi r2, [r4], -r1, lsl #2 │ │ │ │ │ - bl ffadca98 │ │ │ │ │ + ldc 7, cr15, [r4], #-920 @ 0xfffffc68 │ │ │ │ │ @ instruction: 0xb3a84605 │ │ │ │ │ mrscs r2, R10_usr │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - strmi lr, [r6], -r4, ror #23 │ │ │ │ │ + strmi lr, [r6], -lr, lsr #24 │ │ │ │ │ andcs fp, r0, #112, 6 @ 0xc0000001 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ - cdp 7, 4, cr15, cr2, cr6, {7} │ │ │ │ │ + cdp 7, 8, cr15, cr12, cr6, {7} │ │ │ │ │ strmi r2, [r1], r4, lsl #2 │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - smlabtcs r1, r0, ip, lr │ │ │ │ │ + tstcs r1, sl, lsl #26 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #13 │ │ │ │ │ - @ instruction: 0xf8c4f008 │ │ │ │ │ + @ instruction: 0xf90af008 │ │ │ │ │ strmi r2, [r7], -ip, lsr #2 │ │ │ │ │ @ instruction: 0xf0084630 │ │ │ │ │ - @ instruction: 0x4680f8bf │ │ │ │ │ - @ instruction: 0xf0034638 │ │ │ │ │ - stmiblt r8, {r0, r1, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ + strmi pc, [r0], r5, lsl #18 │ │ │ │ │ + @ instruction: 0xf0044638 │ │ │ │ │ + stmiblt r8, {r0, r3, r4, r5, fp, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ - bl fe05cae4 │ │ │ │ │ + bl ff2dca50 │ │ │ │ │ strtmi r4, [sl], -fp, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r4!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda lr!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x4638b1f7 │ │ │ │ │ @ instruction: 0xf0042402 │ │ │ │ │ - @ instruction: 0xf1b8fab1 │ │ │ │ │ + @ instruction: 0xf1b8faf7 │ │ │ │ │ andsle r0, sp, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf0044640 │ │ │ │ │ - and pc, r0, fp, lsr #21 │ │ │ │ │ + strd pc, [r0], -r1 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ - @ instruction: 0xf0034640 │ │ │ │ │ - @ instruction: 0x4601ffd5 │ │ │ │ │ + @ instruction: 0xf0044640 │ │ │ │ │ + @ instruction: 0x4601f81b │ │ │ │ │ strtmi fp, [r0], -r0, lsr #19 │ │ │ │ │ - bl 18dcb20 │ │ │ │ │ + bl feb5ca8c │ │ │ │ │ @ instruction: 0x4632491d │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - stmda r6, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ strbmi sp, [r0], -r2 │ │ │ │ │ - blx fe45abb4 │ │ │ │ │ + blx ff5dab20 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #8 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrbmi r4, [r3], -r1, asr #12 │ │ │ │ │ ldrtmi r4, [r8], -sl, asr #12 │ │ │ │ │ mcr2 7, 6, pc, cr0, cr15, {7} @ │ │ │ │ │ cmnlt r8, r1, lsl #12 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - bl 115cb5c │ │ │ │ │ + bl fe3dcac8 │ │ │ │ │ @ instruction: 0x4638b19f │ │ │ │ │ @ instruction: 0xf0042401 │ │ │ │ │ - @ instruction: 0xf1b8fa7b │ │ │ │ │ + @ instruction: 0xf1b8fac1 │ │ │ │ │ bicle r0, r9, r0, lsl #30 │ │ │ │ │ strb r2, [ip, r1, lsl #8] │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ - stmdbmi r9, {r3, r4, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi r9, {r1, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - svc 0x00dcf7e6 │ │ │ │ │ + stmda r6!, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xd1b62f00 │ │ │ │ │ @ instruction: 0xf1b8e7d4 │ │ │ │ │ rscle r0, pc, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf0044640 │ │ │ │ │ - strb pc, [fp, r5, ror #20]! @ │ │ │ │ │ - andeq r5, r2, lr, ror #12 │ │ │ │ │ - andeq r5, r2, r2, lsr r6 │ │ │ │ │ - strdeq r5, [r2], -r6 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - andle r0, r1, r3, lsl #15 │ │ │ │ │ - ldrbmi r2, [r0, -r0]! │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb75e1c │ │ │ │ │ - @ instruction: 0xf8cc0c0c │ │ │ │ │ - ldcmi 15, cr0, [r6], {240} @ 0xf0 │ │ │ │ │ - ldmdami r6, {r1, r7, ip, sp, pc} │ │ │ │ │ - ldrbtmi r4, [r8], #-1148 @ 0xfffffb84 │ │ │ │ │ - @ instruction: 0xff98f001 │ │ │ │ │ - orrlt r7, fp, r3, lsr #16 │ │ │ │ │ - ldrbtmi r4, [r8], #-2067 @ 0xfffff7ed │ │ │ │ │ - @ instruction: 0xff92f001 │ │ │ │ │ - blvc 39a2bc │ │ │ │ │ - andcs r2, r2, #0, 2 │ │ │ │ │ - stc 6, cr4, [sp, #32] │ │ │ │ │ - @ instruction: 0xf0007b00 │ │ │ │ │ - stmdacc r0, {r0, r1, r2, r6, fp, ip, sp, lr, pc} │ │ │ │ │ - andcs fp, r1, r8, lsl pc │ │ │ │ │ - ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - andcs r4, r6, #720896 @ 0xb0000 │ │ │ │ │ - movwne pc, #9792 @ 0x2640 @ │ │ │ │ │ - ldrbtmi r7, [r8], #-162 @ 0xffffff5e │ │ │ │ │ - @ instruction: 0xf0008023 │ │ │ │ │ - stmib r4, {r0, r1, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - strb r0, [r1, r2, lsl #2]! │ │ │ │ │ - andhi pc, r0, pc, lsr #7 │ │ │ │ │ - teqeq r4, r4, lsl sl │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ - ldrdeq sl, [r3], -r0 │ │ │ │ │ - andeq r5, r2, r6, asr #11 │ │ │ │ │ - andeq sl, r3, r2, asr #17 │ │ │ │ │ - ldrdeq r5, [r2], -lr │ │ │ │ │ - ldmlt r6!, {ip, sp, lr, pc} │ │ │ │ │ - vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb75e98 │ │ │ │ │ + strb pc, [fp, fp, lsr #21]! @ │ │ │ │ │ + andeq r5, r2, lr, lsr #14 │ │ │ │ │ + strdeq r5, [r2], -r2 │ │ │ │ │ + @ instruction: 0x000256b6 │ │ │ │ │ + vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ + bl feb75d7c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - stcmi 15, cr0, [fp], {248} @ 0xf8 │ │ │ │ │ - ldrbtmi r4, [ip], #-2059 @ 0xfffff7f5 │ │ │ │ │ - @ instruction: 0xf0014478 │ │ │ │ │ - stmdavc r3!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - stmdami r9, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ │ - ldclt 4, cr4, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ - andcs r4, r6, #8, 16 @ 0x80000 │ │ │ │ │ - movwne pc, #9792 @ 0x2640 @ │ │ │ │ │ - ldrbtmi r7, [r8], #-162 @ 0xffffff5e │ │ │ │ │ - @ instruction: 0xf0008023 │ │ │ │ │ - stmib r4, {r0, r2, r3, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - ldrb r0, [r0, r2, lsl #2]! │ │ │ │ │ - andeq sl, r3, r6, asr r8 │ │ │ │ │ - andeq r5, r2, ip, asr #10 │ │ │ │ │ - andeq sl, r3, r8, asr #16 │ │ │ │ │ - andeq r5, r2, r2, lsl #11 │ │ │ │ │ + strmi r0, [ip], -r8, ror #31 │ │ │ │ │ + andcs r4, r7, #5242880 @ 0x500000 │ │ │ │ │ + @ instruction: 0xf7e62100 │ │ │ │ │ + strtmi lr, [r8], -r2, lsl #24 │ │ │ │ │ + strcs r6, [r0, -r1, lsr #23] │ │ │ │ │ + stc 7, cr15, [r6, #-920]! @ 0xfffffc68 │ │ │ │ │ + @ instruction: 0xf06f4a48 │ │ │ │ │ + strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf104447a │ │ │ │ │ + @ instruction: 0xf7e6060c │ │ │ │ │ + @ instruction: 0x4628e97e │ │ │ │ │ + ldrdcs lr, [sp, -r4] │ │ │ │ │ + ldm r2, {r0, r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf06f4a42 │ │ │ │ │ + strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7e6447a │ │ │ │ │ + stmdavs r2!, {r1, r4, r5, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ + svc 0x0058f7e6 │ │ │ │ │ + @ instruction: 0xf06f4a3d │ │ │ │ │ + strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7e6447a │ │ │ │ │ + stmdavs r2!, {r1, r2, r5, r6, r8, fp, sp, lr, pc}^ │ │ │ │ │ + ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ + svc 0x004cf7e6 │ │ │ │ │ + @ instruction: 0xf06f4a38 │ │ │ │ │ + strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7e6447a │ │ │ │ │ + stmiavs r2!, {r1, r3, r4, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldrbne r4, [r3, r8, lsr #12] │ │ │ │ │ + svc 0x0040f7e6 │ │ │ │ │ + @ instruction: 0xf06f4a33 │ │ │ │ │ + strtmi r0, [r8], -r1, lsl #2 │ │ │ │ │ + @ instruction: 0xf7e6447a │ │ │ │ │ + ldmdbmi r1!, {r1, r2, r3, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ + stcl 7, cr15, [r8], #920 @ 0x398 │ │ │ │ │ + ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7e64628 │ │ │ │ │ + @ instruction: 0xe00eebba │ │ │ │ │ + @ instruction: 0x17d36872 │ │ │ │ │ + svc 0x002af7e6 │ │ │ │ │ + smladxcc r1, r6, r9, r6 │ │ │ │ │ + @ instruction: 0xf06f2300 │ │ │ │ │ + rscslt r0, pc, #1073741824 @ 0x40000000 │ │ │ │ │ + ldrtmi r4, [sl], -r8, lsr #12 │ │ │ │ │ + stcl 7, cr15, [r2, #920]! @ 0x398 │ │ │ │ │ + ldmvs r2!, {r1, r2, r4, r6, r8, ip, sp, pc} │ │ │ │ │ + teqlt sl, r8, lsr #12 │ │ │ │ │ + blcs 3cd14 │ │ │ │ │ + ldmvs r1!, {r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e74628 │ │ │ │ │ + strb lr, [r9, r4, lsl #17]! │ │ │ │ │ + tsteq r2, pc, rrx @ │ │ │ │ │ + @ instruction: 0xf7e64628 │ │ │ │ │ + ldmdbmi sp, {r2, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + strcs r4, [r0], -r8, lsr #12 │ │ │ │ │ + strtcc r4, [r0], #-1145 @ 0xfffffb87 │ │ │ │ │ + ldc 7, cr15, [ip], #920 @ 0x398 │ │ │ │ │ + ldrmi r2, [r1], -r0, lsl #4 │ │ │ │ │ + @ instruction: 0xf7e64628 │ │ │ │ │ + and lr, lr, lr, lsl #23 │ │ │ │ │ + ldrbne r6, [r3, r2, ror #16] │ │ │ │ │ + cdp 7, 15, cr15, cr14, cr6, {7} │ │ │ │ │ + strcc r6, [r1], -r4, lsr #18 │ │ │ │ │ + @ instruction: 0xf06f2300 │ │ │ │ │ + rscslt r0, r6, #1073741824 @ 0x40000000 │ │ │ │ │ + ldrtmi r4, [r2], -r8, lsr #12 │ │ │ │ │ + ldc 7, cr15, [r6, #920]! @ 0x398 │ │ │ │ │ + stmiavs r2!, {r2, r4, r6, r8, ip, sp, pc} │ │ │ │ │ + teqlt sl, r8, lsr #12 │ │ │ │ │ + blcs 3cd2c │ │ │ │ │ + stmiavs r1!, {r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ + @ instruction: 0xf7e74628 │ │ │ │ │ + ubfx lr, r8, #16, #10 │ │ │ │ │ + @ instruction: 0xf06f4628 │ │ │ │ │ + pop {r1, r8} │ │ │ │ │ + @ instruction: 0xf7e640f8 │ │ │ │ │ + svclt 0x0000b913 │ │ │ │ │ + andeq r5, r2, ip, ror r6 │ │ │ │ │ + andeq r5, r2, r8, ror #10 │ │ │ │ │ + andeq r5, r2, ip, asr #12 │ │ │ │ │ + andeq r5, r2, ip, lsr r6 │ │ │ │ │ + andeq r5, r2, ip, lsr #12 │ │ │ │ │ + andeq r5, r2, sl, lsr #12 │ │ │ │ │ + andeq r5, r2, r0, ror #11 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb75ee4 │ │ │ │ │ + bl feb75ee0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460e0fb8 │ │ │ │ │ @ instruction: 0x4614493f │ │ │ │ │ ldrbtmi r4, [r9], #-2623 @ 0xfffff5c1 │ │ │ │ │ @ instruction: 0x46054b3f │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ addlt r4, sp, fp, ror r4 │ │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f920b │ │ │ │ │ vsubl.u q0, d15, d0 │ │ │ │ │ ldmda r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ - bcs 6a914 │ │ │ │ │ + bcs 6a910 │ │ │ │ │ stmda r3, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ │ stmdbcs r0, {r8, lr, pc} │ │ │ │ │ strdcs sp, [r1], -r7 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - bmi d4d290 │ │ │ │ │ + bmi d4d28c │ │ │ │ │ ldrbtmi r4, [sl], #-2865 @ 0xfffff4cf │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, sp, r6, asr r1 │ │ │ │ │ @ instruction: 0xf001bdf0 │ │ │ │ │ - stmdacs r0, {r0, r1, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r0, r2, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf014d037 │ │ │ │ │ teqle r4, r1, lsl #14 │ │ │ │ │ ldrle r0, [r2, #-1955]! @ 0xfffff85d │ │ │ │ │ strls r4, [r0, -r8, ror #12] │ │ │ │ │ - @ instruction: 0xff04f001 │ │ │ │ │ + @ instruction: 0xff02f001 │ │ │ │ │ strls sl, [r1, -r1, lsl #16] │ │ │ │ │ - @ instruction: 0xff00f001 │ │ │ │ │ + cdp2 0, 15, cr15, cr14, cr1, {0} │ │ │ │ │ strls sl, [r2, -r2, lsl #16] │ │ │ │ │ - cdp2 0, 15, cr15, cr12, cr1, {0} │ │ │ │ │ + cdp2 0, 15, cr15, cr10, cr1, {0} │ │ │ │ │ strls sl, [r3, -r3, lsl #16] │ │ │ │ │ - cdp2 0, 15, cr15, cr8, cr1, {0} │ │ │ │ │ + cdp2 0, 15, cr15, cr6, cr1, {0} │ │ │ │ │ strls sl, [r4, -r4, lsl #16] │ │ │ │ │ - cdp2 0, 15, cr15, cr4, cr1, {0} │ │ │ │ │ + cdp2 0, 15, cr15, cr2, cr1, {0} │ │ │ │ │ strls sl, [r5, -r5, lsl #16] │ │ │ │ │ - cdp2 0, 15, cr15, cr0, cr1, {0} │ │ │ │ │ + cdp2 0, 14, cr15, cr14, cr1, {0} │ │ │ │ │ strls sl, [r6, -r6, lsl #16] │ │ │ │ │ - cdp2 0, 14, cr15, cr12, cr1, {0} │ │ │ │ │ + cdp2 0, 14, cr15, cr10, cr1, {0} │ │ │ │ │ strls sl, [r7, -r7, lsl #16] │ │ │ │ │ - cdp2 0, 14, cr15, cr8, cr1, {0} │ │ │ │ │ + cdp2 0, 14, cr15, cr6, cr1, {0} │ │ │ │ │ strls sl, [r8, -r8, lsl #16] │ │ │ │ │ - cdp2 0, 14, cr15, cr4, cr1, {0} │ │ │ │ │ + cdp2 0, 14, cr15, cr2, cr1, {0} │ │ │ │ │ strls sl, [r9, -r9, lsl #16] │ │ │ │ │ - cdp2 0, 14, cr15, cr0, cr1, {0} │ │ │ │ │ + cdp2 0, 13, cr15, cr14, cr1, {0} │ │ │ │ │ strls sl, [sl, -sl, lsl #16] │ │ │ │ │ - cdp2 0, 13, cr15, cr12, cr1, {0} │ │ │ │ │ - blx 1e5adb0 │ │ │ │ │ + cdp2 0, 13, cr15, cr10, cr1, {0} │ │ │ │ │ + blx 1ddadac │ │ │ │ │ @ instruction: 0x4630b118 │ │ │ │ │ - cdp2 0, 13, cr15, cr8, cr1, {0} │ │ │ │ │ + cdp2 0, 13, cr15, cr6, cr1, {0} │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ @ instruction: 0x4628e7b5 │ │ │ │ │ - ldc2l 0, cr15, [r8], #-92 @ 0xffffffa4 │ │ │ │ │ + ldc2l 0, cr15, [r6], #-92 @ 0xffffffa4 │ │ │ │ │ rscsle r2, r8, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf9acf001 │ │ │ │ │ + @ instruction: 0xf9aaf001 │ │ │ │ │ rscsle r2, r4, r0, lsl #16 │ │ │ │ │ - @ instruction: 0xf88cf000 │ │ │ │ │ + @ instruction: 0xf88af000 │ │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ │ - ldc2 0, cr15, [r2, #60]! @ 0x3c │ │ │ │ │ + ldc2 0, cr15, [r0, #60]! @ 0x3c │ │ │ │ │ rscle r2, ip, r0, lsl #16 │ │ │ │ │ - ldc2 0, cr15, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ + stc2 0, cr15, [lr, #-44]! @ 0xffffffd4 │ │ │ │ │ svclt 0x00183800 │ │ │ │ │ ldr r2, [lr, r1] │ │ │ │ │ - stc 7, cr15, [ip, #920]! @ 0x398 │ │ │ │ │ - andeq r9, r3, r6, ror #24 │ │ │ │ │ + stc 7, cr15, [lr, #920]! @ 0x398 │ │ │ │ │ + andeq r9, r3, sl, ror #24 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r3, r8, lsl #7 │ │ │ │ │ - andeq r9, r3, lr, lsr #24 │ │ │ │ │ + andeq sl, r3, ip, lsl #7 │ │ │ │ │ + andeq r9, r3, r2, lsr ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb76004 │ │ │ │ │ + bl feb76000 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r5], {248} @ 0xf8 │ │ │ │ │ vrshr.u32 d2, d1, #1 │ │ │ │ │ ldrbtmi r8, [ip], #-3931 @ 0xfffff0a5 │ │ │ │ │ svccc 0x0000e854 │ │ │ │ │ tstle r3, r0, lsl #22 │ │ │ │ │ tstcs r0, r4, asr #16 │ │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldclt 1, cr11, [r0, #-12] │ │ │ │ │ - blx 13dae34 │ │ │ │ │ - stc2l 0, cr15, [sl, #-44] @ 0xffffffd4 │ │ │ │ │ - stc2 0, cr15, [r4, #60] @ 0x3c │ │ │ │ │ - @ instruction: 0xf86af000 │ │ │ │ │ - @ instruction: 0xf972f001 │ │ │ │ │ - mrrc2 0, 1, pc, r2, cr7 @ │ │ │ │ │ - blx 18dae4c │ │ │ │ │ - cdp2 0, 11, cr15, cr4, cr1, {0} │ │ │ │ │ - cdp2 0, 5, cr15, cr0, cr1, {0} │ │ │ │ │ + blx 135ae30 │ │ │ │ │ + stc2l 0, cr15, [r8, #-44] @ 0xffffffd4 │ │ │ │ │ + stc2 0, cr15, [r2, #60] @ 0x3c │ │ │ │ │ + @ instruction: 0xf868f000 │ │ │ │ │ + @ instruction: 0xf970f001 │ │ │ │ │ + mrrc2 0, 1, pc, r0, cr7 @ │ │ │ │ │ + blx 185ae48 │ │ │ │ │ + cdp2 0, 11, cr15, cr2, cr1, {0} │ │ │ │ │ + cdp2 0, 4, cr15, cr14, cr1, {0} │ │ │ │ │ vsubw.u q1, , d1 │ │ │ │ │ eorvs r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq sl, r3, r2, ror r2 │ │ │ │ │ + andeq sl, r3, r6, ror r2 │ │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vqshrun.s64 d6, q4, #1 │ │ │ │ │ @ instruction: 0x47708f5b │ │ │ │ │ - andeq sl, r3, lr, lsl r2 │ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ │ + andeq sl, r3, r2, lsr #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb76084 │ │ │ │ │ + bl feb7607c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 22e2c │ │ │ │ │ + bcs 22e24 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strmi fp, [ip], -r3, lsl #1 │ │ │ │ │ strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ │ andsle r2, r9, r0, lsl #10 │ │ │ │ │ - beq 45a6bc │ │ │ │ │ - blvs 3da520 │ │ │ │ │ - bmi 3f06ec │ │ │ │ │ - blvc ff21a98c │ │ │ │ │ + beq 45a6b4 │ │ │ │ │ + blvs 3da518 │ │ │ │ │ + bmi 3f06e4 │ │ │ │ │ + blvc ff21a984 │ │ │ │ │ ldrbtmi r3, [sl], #-2305 @ 0xfffff6ff │ │ │ │ │ cdp 6, 2, cr4, cr7, cr0, {1} │ │ │ │ │ vmov.f64 d7, #118 @ 0x3fb00000 1.375 │ │ │ │ │ vcvt.f32.f64 s14, d7 │ │ │ │ │ vstr s14, [sp, #796] @ 0x31c │ │ │ │ │ @ instruction: 0xf0007b00 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, fp, ip, sp, lr, pc} │ │ │ │ │ strtpl fp, [r5], #-4008 @ 0xfffff058 │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x0000e7fa │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ stc2l 12, cr0, [sp, #832] @ 0x340 │ │ │ │ │ mcrcc 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ │ - muleq r2, lr, r3 │ │ │ │ │ + andeq r5, r2, r6, lsr #7 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb760f0 │ │ │ │ │ + bl feb760e8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbmi r4, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ ldrbtmi r4, [r9], #-2052 @ 0xfffff7fc │ │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ │ andcs pc, r1, r7, asr #16 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ @ instruction: 0xffffff7f │ │ │ │ │ - andeq r5, r2, r4, asr r3 │ │ │ │ │ + andeq r5, r2, ip, asr r3 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27-d29}, [pc], ip │ │ │ │ │ ldrlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ ldrsbgt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ │ - bmi 54b134 │ │ │ │ │ + bmi 54b12c │ │ │ │ │ ldrbtmi sl, [ip], #2820 @ 0xb04 │ │ │ │ │ @ instruction: 0xf85c4604 │ │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ │ @ instruction: 0xf04f9201 │ │ │ │ │ @ instruction: 0xf8530200 │ │ │ │ │ movwls r2, #2820 @ 0xb04 │ │ │ │ │ - blx ffadafae │ │ │ │ │ - bmi 368f4c │ │ │ │ │ + blx ffadafa6 │ │ │ │ │ + bmi 368f44 │ │ │ │ │ movwcs fp, #4008 @ 0xfa8 │ │ │ │ │ svclt 0x00a8447a │ │ │ │ │ - b 833fe4 │ │ │ │ │ - blmi 23b2dc │ │ │ │ │ + b 833fdc │ │ │ │ │ + blmi 23b2d4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldrbmi fp, [r0, -r2]! │ │ │ │ │ - stcl 7, cr15, [r6], #920 @ 0x398 │ │ │ │ │ - andeq r9, r3, sl, lsr #20 │ │ │ │ │ + stcl 7, cr15, [sl], #920 @ 0x398 │ │ │ │ │ + andeq r9, r3, r2, lsr sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, r8, lsl #20 │ │ │ │ │ + andeq r9, r3, r0, lsl sl │ │ │ │ │ ldrmi r4, [r1], -fp, lsl #12 │ │ │ │ │ @ instruction: 0xf0016818 │ │ │ │ │ svclt 0x0000b837 │ │ │ │ │ rsble r2, r7, r0, lsl #16 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldrbtmi r4, [ip], #-3129 @ 0xfffff3c7 │ │ │ │ │ stmdblt fp, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ strmi r4, [r5], -lr, lsl #12 │ │ │ │ │ @ instruction: 0xf808f001 │ │ │ │ │ ldmle r7!, {r0, r1, r2, r3, fp, sp}^ │ │ │ │ │ - ldrbtmi r4, [pc], #-3892 @ 1efc0 │ │ │ │ │ - blcs 390b0 │ │ │ │ │ + ldrbtmi r4, [pc], #-3892 @ 1efb8 │ │ │ │ │ + blcs 390a8 │ │ │ │ │ svcmi 0x0033d056 │ │ │ │ │ - ldrbtmi r4, [pc], #-3123 @ 1efcc │ │ │ │ │ + ldrbtmi r4, [pc], #-3123 @ 1efc4 │ │ │ │ │ @ instruction: 0xf8d7447c │ │ │ │ │ stmdavs r3!, {r2, ip, pc} │ │ │ │ │ svclt 0x00384599 │ │ │ │ │ eorle r6, pc, #3866624 @ 0x3b0000 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ @ instruction: 0xf8dfd023 │ │ │ │ │ strcs r8, [r0], #-184 @ 0xffffff48 │ │ │ │ │ strd r4, [r2], -r8 │ │ │ │ │ strmi r3, [r1, #1025]! @ 0x401 │ │ │ │ │ @ instruction: 0xf853d039 │ │ │ │ │ @ instruction: 0x46281034 │ │ │ │ │ @ instruction: 0xf800f001 │ │ │ │ │ @ instruction: 0xf8d800e7 │ │ │ │ │ stmdacs r0, {ip, sp} │ │ │ │ │ - bl 1163d0 │ │ │ │ │ + bl 1163c8 │ │ │ │ │ svclt 0x00080107 │ │ │ │ │ sbcle r6, sp, lr, asr #32 │ │ │ │ │ ldmdble r9!, {r0, r5, r7, r8, sl, lr} │ │ │ │ │ andeq lr, r4, #173056 @ 0x2a400 │ │ │ │ │ sbcseq r3, r2, r1, lsl #8 │ │ │ │ │ sbceq lr, r4, r3, lsl #22 │ │ │ │ │ @ instruction: 0xf856f001 │ │ │ │ │ @@ -25734,35 +25732,35 @@ │ │ │ │ │ @ instruction: 0xf8c4f002 │ │ │ │ │ eorsvs r4, r8, r3, lsl #12 │ │ │ │ │ adcle r2, r9, r0, lsl #16 │ │ │ │ │ ldrdls pc, [r4], -r7 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ @ instruction: 0xe7e2d1bf │ │ │ │ │ smlsdxcc r8, r0, r7, r4 │ │ │ │ │ - bmi 3b0158 │ │ │ │ │ + bmi 3b0150 │ │ │ │ │ @ instruction: 0xf8d2447a │ │ │ │ │ ldrb r9, [sl, r4] │ │ │ │ │ @ instruction: 0xf82ef002 │ │ │ │ │ andcs r6, r8, #2162688 @ 0x210000 │ │ │ │ │ @ instruction: 0xf890f002 │ │ │ │ │ stmdacs r0, {r3, r4, r5, sp, lr} │ │ │ │ │ @ instruction: 0xe79ed092 │ │ │ │ │ strb r4, [lr, fp, lsl #12]! │ │ │ │ │ - andeq sl, r3, r2, ror #1 │ │ │ │ │ - andeq sl, r3, sl, asr #10 │ │ │ │ │ - andeq sl, r3, lr, lsr r5 │ │ │ │ │ - strheq sl, [r3], -ip │ │ │ │ │ - andeq sl, r3, r0, lsr #10 │ │ │ │ │ - ldrdeq sl, [r3], -r4 │ │ │ │ │ - muleq r3, ip, r4 │ │ │ │ │ + andeq sl, r3, sl, ror #1 │ │ │ │ │ + andeq sl, r3, r2, asr r5 │ │ │ │ │ + andeq sl, r3, r6, asr #10 │ │ │ │ │ + andeq sl, r3, r4, asr #1 │ │ │ │ │ + andeq sl, r3, r8, lsr #10 │ │ │ │ │ + ldrdeq sl, [r3], -ip │ │ │ │ │ + andeq sl, r3, r4, lsr #9 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb762b0 │ │ │ │ │ + bl feb762a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [sp, #-864] @ 0xfffffca0 │ │ │ │ │ - bmi 78b2d4 │ │ │ │ │ + bmi 78b2cc │ │ │ │ │ ldrbtmi r4, [sp], #-2845 @ 0xfffff4e3 │ │ │ │ │ stmdavs r9!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ stmdbcs r0, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs sl!, {r1, r3, r4, ip, lr, pc}^ │ │ │ │ │ @@ -25775,43 +25773,43 @@ │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf844f00e │ │ │ │ │ andle r4, r7, r0, lsr #5 │ │ │ │ │ adcmi r6, r3, #7012352 @ 0x6b0000 │ │ │ │ │ stmdavs fp!, {r2, r8, fp, ip, lr, pc} │ │ │ │ │ biceq lr, r4, #3072 @ 0xc00 │ │ │ │ │ and r6, r0, r8, asr r8 │ │ │ │ │ - bmi 2e7110 │ │ │ │ │ + bmi 2e7108 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e6bd70 │ │ │ │ │ - svclt 0x0000ec0e │ │ │ │ │ - andeq sl, r3, sl, asr #8 │ │ │ │ │ - muleq r3, r8, r8 │ │ │ │ │ + svclt 0x0000ec12 │ │ │ │ │ + andeq sl, r3, r2, asr r4 │ │ │ │ │ + andeq r9, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffe97 │ │ │ │ │ - andeq r9, r3, r6, asr #16 │ │ │ │ │ + andeq r9, r3, lr, asr #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb76348 │ │ │ │ │ + bl feb76340 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r9], {248} @ 0xf8 │ │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf001b123 │ │ │ │ │ stmdavs r1!, {r0, r2, r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf888f002 │ │ │ │ │ tstcs r0, r5, lsl #22 │ │ │ │ │ ldrbtmi r4, [fp], #-2565 @ 0xfffff5fb │ │ │ │ │ stmib r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ andsvs r1, r1, r0, lsl #2 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - @ instruction: 0x0003a3b8 │ │ │ │ │ - andeq sl, r3, r2, lsr #7 │ │ │ │ │ - andeq r9, r3, r0, lsr #30 │ │ │ │ │ + andeq sl, r3, r0, asr #7 │ │ │ │ │ + andeq sl, r3, sl, lsr #7 │ │ │ │ │ + andeq r9, r3, r8, lsr #30 │ │ │ │ │ vst3.8 {d27-d29}, [pc] │ │ │ │ │ ldrblt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], {76} @ 0x4c │ │ │ │ │ @@ -25824,225 +25822,225 @@ │ │ │ │ │ ldmpl r3, {r0, r1, r2, r3, r4, r8, r9, fp, lr}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 1, cr11, [r2, #-1008] @ 0xfffffc10 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ tstcs r0, lr, lsr #30 │ │ │ │ │ @ instruction: 0xf7e64630 │ │ │ │ │ - @ instruction: 0xf50de890 │ │ │ │ │ + @ instruction: 0xf50de894 │ │ │ │ │ tstcc ip, #0, 6 │ │ │ │ │ ldrtmi r4, [r0], -r2, lsr #12 │ │ │ │ │ mvnsvc pc, r1, asr #12 │ │ │ │ │ stccc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ - blx fe6db24c │ │ │ │ │ + blx fe6db244 │ │ │ │ │ @ instruction: 0xf1a51e04 │ │ │ │ │ svclt 0x00a40004 │ │ │ │ │ andcs r1, r0, #704512 @ 0xac000 │ │ │ │ │ strbtvc lr, [r4], #2596 @ 0xa24 │ │ │ │ │ @ instruction: 0xf803bfa8 │ │ │ │ │ @ instruction: 0xf0142c04 │ │ │ │ │ - bmi 39e0c0 │ │ │ │ │ + bmi 39e0b8 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, sl, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ │ andlt r5, r2, r0, lsl #26 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ │ - bl fe2dd1c8 │ │ │ │ │ - @ instruction: 0x000397b0 │ │ │ │ │ + bl fe3dd1c0 │ │ │ │ │ + @ instruction: 0x000397b8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, ip, asr #14 │ │ │ │ │ + andeq r9, r3, r4, asr r7 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ │ sbclt r4, r5, r9, ror sl │ │ │ │ │ ldrbtmi r4, [sl], #-2937 @ 0xfffff487 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9343 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ adchi pc, r3, r0 │ │ │ │ │ @ instruction: 0xf1a37803 │ │ │ │ │ - blcs 81fa90 │ │ │ │ │ - bcs 14eed0 │ │ │ │ │ + blcs 81fa88 │ │ │ │ │ + bcs 14eec8 │ │ │ │ │ @ instruction: 0xf810d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 81faa0 │ │ │ │ │ - bcs 14eee0 │ │ │ │ │ - blcs b95a60 │ │ │ │ │ + blcs 81fa98 │ │ │ │ │ + bcs 14eed8 │ │ │ │ │ + blcs b95a58 │ │ │ │ │ andcc fp, r1, r4, lsl #30 │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - blcs b132a0 │ │ │ │ │ + blcs b13298 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ andcc fp, r1, r8, lsl #30 │ │ │ │ │ - blcs 1bbd2a8 │ │ │ │ │ + blcs 1bbd2a0 │ │ │ │ │ addhi pc, r8, r0 │ │ │ │ │ tstle r1, r9, ror #22 │ │ │ │ │ - bcs 1bbd3b0 │ │ │ │ │ + bcs 1bbd3a8 │ │ │ │ │ stmvc r2, {r0, r1, r4, r8, ip, lr, pc} │ │ │ │ │ tstle r0, r6, ror #20 │ │ │ │ │ - bleq 165a930 │ │ │ │ │ + bleq 165a928 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ - blvc 165a938 │ │ │ │ │ + blvc 165a930 │ │ │ │ │ mrc 15, 5, fp, cr0, cr8, {0} │ │ │ │ │ rsb r0, r5, r7, asr #22 │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ rscsle r2, fp, r0, lsr fp │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ mcrrne 0, 9, r8, r4, cr7 │ │ │ │ │ rsbsle r2, r4, lr, lsr #22 │ │ │ │ │ @ instruction: 0xf10d2200 │ │ │ │ │ ldrbmi r0, [r7], -ip, lsl #20 │ │ │ │ │ @ instruction: 0x46164615 │ │ │ │ │ @ instruction: 0xf50d4610 │ │ │ │ │ @ instruction: 0xf1a37b86 │ │ │ │ │ - blx 17df7b0 │ │ │ │ │ + blx 17df7a8 │ │ │ │ │ @ instruction: 0xf1b9f981 │ │ │ │ │ stmdale r7!, {r0, r1, r2, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf814b9b8 │ │ │ │ │ rscseq r3, r6, r1, lsl #22 │ │ │ │ │ ldrbvc lr, [r5], -r6, asr #20 │ │ │ │ │ stmdbne sp, {r0, r2, r3, r5, r6, r7}^ │ │ │ │ │ strbtvc lr, [r1], r6, asr #22 │ │ │ │ │ - blcs bcba9c │ │ │ │ │ + blcs bcba94 │ │ │ │ │ stmdavc r3!, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ - blcs bcba24 │ │ │ │ │ + blcs bcba1c │ │ │ │ │ @ instruction: 0xf1a3d016 │ │ │ │ │ - blx 17e17e0 │ │ │ │ │ + blx 17e17d8 │ │ │ │ │ @ instruction: 0xf1b9f989 │ │ │ │ │ stmdale pc, {r0, r1, r2, r8, r9, sl, fp} @ │ │ │ │ │ - ldrbmi r3, [pc, #-1025] @ 1ef2b │ │ │ │ │ + ldrbmi r3, [pc, #-1025] @ 1ef23 │ │ │ │ │ stmdavc r3!, {r1, r2, r8, r9, ip, lr, pc} │ │ │ │ │ - blcs bcb880 │ │ │ │ │ + blcs bcb878 │ │ │ │ │ strcc sp, [r1], #-8 │ │ │ │ │ ldrb r2, [r6, r1] │ │ │ │ │ cmple fp, r0, lsr fp │ │ │ │ │ tstlt fp, r3, lsr #16 │ │ │ │ │ cmple r5, lr, lsr #22 │ │ │ │ │ stmdale lr!, {r0, r1, r2, r3, r4, r6, r8, sl, lr} │ │ │ │ │ ldrtmi r4, [r1], -r8, lsr #12 │ │ │ │ │ - ldc 7, cr15, [r6], #920 @ 0x398 │ │ │ │ │ - ldc 14, cr1, [pc, #492] @ 1f544 │ │ │ │ │ + ldc 7, cr15, [sl], #920 @ 0x398 │ │ │ │ │ + ldc 14, cr1, [pc, #492] @ 1f53c │ │ │ │ │ ldrbmi r7, [r7, #-2867] @ 0xfffff4cd │ │ │ │ │ - bleq 45a464 │ │ │ │ │ + bleq 45a45c │ │ │ │ │ @ instruction: 0xf10dd90f │ │ │ │ │ cdp 2, 11, cr0, cr4, cr11, {0} │ │ │ │ │ @ instruction: 0xf9135b00 │ │ │ │ │ vmla.f16 s2, s12, s2 │ │ │ │ │ addsmi r1, r3, #16, 20 @ 0x10000 │ │ │ │ │ - blvs ff1dae58 │ │ │ │ │ - blvc 21ac54 │ │ │ │ │ - blvc 19ac1c │ │ │ │ │ + blvs ff1dae50 │ │ │ │ │ + blvc 21ac4c │ │ │ │ │ + blvc 19ac14 │ │ │ │ │ mrc 1, 1, sp, cr0, cr3, {7} │ │ │ │ │ @ instruction: 0xf1b80b07 │ │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ │ - bleq 105ae54 │ │ │ │ │ - blmi a71c3c │ │ │ │ │ + bleq 105ae4c │ │ │ │ │ + blmi a71c34 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 10f9404 │ │ │ │ │ + blls 10f93fc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r4, r0, lsl #6 │ │ │ │ │ pop {r0, r2, r6, ip, sp, pc} │ │ │ │ │ - vldr , [pc, #448] @ 1f56c │ │ │ │ │ + vldr , [pc, #448] @ 1f564 │ │ │ │ │ @ instruction: 0xe7ef0b1e │ │ │ │ │ - bcs 187d4bc │ │ │ │ │ + bcs 187d4b4 │ │ │ │ │ stmvc r2, {r0, r2, r3, r7, r8, ip, lr, pc} │ │ │ │ │ orrle r2, sl, lr, ror #20 │ │ │ │ │ - bleq 71aa3c │ │ │ │ │ + bleq 71aa34 │ │ │ │ │ andcs lr, r0, #60293120 @ 0x3980000 │ │ │ │ │ - beq 35b7fc │ │ │ │ │ + beq 35b7f4 │ │ │ │ │ @ instruction: 0x46154657 │ │ │ │ │ @ instruction: 0xf50d4616 │ │ │ │ │ ldr r7, [lr, r6, lsl #23] │ │ │ │ │ str r3, [lr, r1, lsl #4]! │ │ │ │ │ @ instruction: 0x2100b1ba │ │ │ │ │ andls r4, r1, #56, 12 @ 0x3800000 │ │ │ │ │ - svc 0x0086f7e5 │ │ │ │ │ + svc 0x008af7e5 │ │ │ │ │ ldrtmi r9, [sl], #-2561 @ 0xfffff5ff │ │ │ │ │ ldrmi r7, [r7], -r3, lsr #16 │ │ │ │ │ - blls 9d40c │ │ │ │ │ + blls 9d404 │ │ │ │ │ adcle r2, r9, r0, lsl #22 │ │ │ │ │ adcle r2, r7, lr, lsr #22 │ │ │ │ │ andcs r3, r0, #16777216 @ 0x1000000 │ │ │ │ │ ldrb r2, [r4, -r1]! │ │ │ │ │ - bleq 25aa80 │ │ │ │ │ - blvc 105aec8 │ │ │ │ │ + bleq 25aa78 │ │ │ │ │ + blvc 105aec0 │ │ │ │ │ @ instruction: 0x463ae7bb │ │ │ │ │ @ instruction: 0xf7e6e7ec │ │ │ │ │ - svclt 0x0000ea9a │ │ │ │ │ + svclt 0x0000ea9e │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ │ ... │ │ │ │ │ svcvc 0x00f80000 │ │ │ │ │ - andeq r9, r3, r6, lsl #14 │ │ │ │ │ + andeq r9, r3, lr, lsl #14 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, r4, asr #11 │ │ │ │ │ + andeq r9, r3, ip, asr #11 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ │ sbclt r4, r5, r0, lsl #21 │ │ │ │ │ ldrbtmi r4, [sl], #-2944 @ 0xfffff480 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9343 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ adchi pc, pc, r0 │ │ │ │ │ @ instruction: 0xf1a37803 │ │ │ │ │ - blcs 81fc94 │ │ │ │ │ - bcs 14f0d4 │ │ │ │ │ + blcs 81fc8c │ │ │ │ │ + bcs 14f0cc │ │ │ │ │ @ instruction: 0xf810d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 81fca4 │ │ │ │ │ - bcs 14f0e4 │ │ │ │ │ - blcs b95c64 │ │ │ │ │ + blcs 81fc9c │ │ │ │ │ + bcs 14f0dc │ │ │ │ │ + blcs b95c5c │ │ │ │ │ andcc fp, r1, r4, lsl #30 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - blcs b134a4 │ │ │ │ │ + blcs b1349c │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ andcc fp, r1, r8, lsl #30 │ │ │ │ │ - blcs 1bbd4ac │ │ │ │ │ + blcs 1bbd4a4 │ │ │ │ │ addshi pc, r4, r0 │ │ │ │ │ tstle r1, r9, ror #22 │ │ │ │ │ - bcs 1bbd5b4 │ │ │ │ │ + bcs 1bbd5ac │ │ │ │ │ stmvc r2, {r0, r1, r4, r8, ip, lr, pc} │ │ │ │ │ tstle r0, r6, ror #20 │ │ │ │ │ - bleq 181ab34 │ │ │ │ │ + bleq 181ab2c │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ - blvc 181ab3c │ │ │ │ │ + blvc 181ab34 │ │ │ │ │ mrc 15, 5, fp, cr0, cr8, {0} │ │ │ │ │ rsbs r0, r1, r7, asr #22 │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ rscsle r2, fp, r0, lsr fp │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ mcrrne 0, 10, r8, r4, cr5 │ │ │ │ │ @ instruction: 0xf0002b2e │ │ │ │ │ andcs r8, r0, #129 @ 0x81 │ │ │ │ │ - bleq 35b918 │ │ │ │ │ + bleq 35b910 │ │ │ │ │ @ instruction: 0x4615465f │ │ │ │ │ @ instruction: 0x46944616 │ │ │ │ │ - bvc fe1dc924 │ │ │ │ │ + bvc fe1dc91c │ │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ │ @ instruction: 0xf880fa5f │ │ │ │ │ svceq 0x0009f1b8 │ │ │ │ │ @ instruction: 0xf1bcd832 │ │ │ │ │ tstle pc, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf8141969 │ │ │ │ │ - bl 11ae110 │ │ │ │ │ + bl 11ae108 │ │ │ │ │ stmdane r9, {r1, r2, r9, sl, fp}^ │ │ │ │ │ vmlseq.f64 d14, d14, d14 │ │ │ │ │ - bl 11a5a3c │ │ │ │ │ + bl 11a5a34 │ │ │ │ │ stmdane r9, {r1, r2, r3, r8, sl}^ │ │ │ │ │ streq lr, [r5], -r5, asr #22 │ │ │ │ │ - bl 11a5638 │ │ │ │ │ + bl 11a5630 │ │ │ │ │ mvnlt r7, r0, ror #13 │ │ │ │ │ mvnle r2, lr, lsr #22 │ │ │ │ │ biclt r7, fp, r3, lsr #16 │ │ │ │ │ andsle r2, r7, lr, lsr #22 │ │ │ │ │ ldmdaeq r0!, {r0, r1, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf888fa5f │ │ │ │ │ svceq 0x0009f1b8 │ │ │ │ │ @@ -26053,269 +26051,269 @@ │ │ │ │ │ @ instruction: 0xf04f3401 │ │ │ │ │ strb r0, [fp, r1, lsl #24] │ │ │ │ │ cmple ip, r0, lsr fp │ │ │ │ │ tstlt fp, r3, lsr #16 │ │ │ │ │ cmple r6, lr, lsr #22 │ │ │ │ │ stmdale lr!, {r0, r1, r2, r4, r6, r8, sl, lr} │ │ │ │ │ ldrtmi r4, [r1], -r8, lsr #12 │ │ │ │ │ - bl fea5d508 │ │ │ │ │ - ldc 14, cr1, [pc, #492] @ 1f760 │ │ │ │ │ - ldrbmi r6, [pc, #-2868] @ 1ea44 │ │ │ │ │ - bleq 45a680 │ │ │ │ │ + bl feb5d500 │ │ │ │ │ + ldc 14, cr1, [pc, #492] @ 1f758 │ │ │ │ │ + ldrbmi r6, [pc, #-2868] @ 1ea3c │ │ │ │ │ + bleq 45a678 │ │ │ │ │ @ instruction: 0xf10dd90f │ │ │ │ │ cdp 2, 11, cr0, cr2, cr11, {0} │ │ │ │ │ @ instruction: 0xf9135b04 │ │ │ │ │ vmla.f16 s2, s14, s2 │ │ │ │ │ addsmi r1, r3, #16, 20 @ 0x10000 │ │ │ │ │ - blvc ff21b074 │ │ │ │ │ - blvc 1dae74 │ │ │ │ │ - blvs 19afb8 │ │ │ │ │ + blvc ff21b06c │ │ │ │ │ + blvc 1dae6c │ │ │ │ │ + blvs 19afb0 │ │ │ │ │ mrc 1, 1, sp, cr0, cr3, {7} │ │ │ │ │ @ instruction: 0xf1b90b06 │ │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ │ - bleq 105b070 │ │ │ │ │ - blmi ab1e5c │ │ │ │ │ + bleq 105b068 │ │ │ │ │ + blmi ab1e54 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 10f9620 │ │ │ │ │ + blls 10f9618 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r6, r0, lsl #6 │ │ │ │ │ pop {r0, r2, r6, ip, sp, pc} │ │ │ │ │ - vldr , [pc, #448] @ 1f788 │ │ │ │ │ + vldr , [pc, #448] @ 1f780 │ │ │ │ │ @ instruction: 0xe7ef0b1f │ │ │ │ │ - bcs 187d6d8 │ │ │ │ │ + bcs 187d6d0 │ │ │ │ │ stmvc r2, {r0, r7, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf47f2a6e │ │ │ │ │ - ldc 15, cr10, [pc, #504] @ 1f7d4 │ │ │ │ │ + ldc 15, cr10, [pc, #504] @ 1f7cc │ │ │ │ │ @ instruction: 0xe7e50b1c │ │ │ │ │ @ instruction: 0xf10d2200 │ │ │ │ │ ldrbmi r0, [pc], -ip, lsl #22 │ │ │ │ │ @ instruction: 0x46164615 │ │ │ │ │ - bvc fe1dca24 │ │ │ │ │ + bvc fe1dca1c │ │ │ │ │ andcc lr, r1, #156, 14 @ 0x2700000 │ │ │ │ │ biclt lr, r2, ip, lsr #15 │ │ │ │ │ ldrtmi r2, [r8], -r0, lsl #2 │ │ │ │ │ @ instruction: 0xf7e59201 │ │ │ │ │ - bls 9afe4 │ │ │ │ │ + bls 9afec │ │ │ │ │ stmdavc r3!, {r1, r3, r4, r5, sl, lr} │ │ │ │ │ @ instruction: 0xf8074617 │ │ │ │ │ - blcs 42214 │ │ │ │ │ - blcs bd38b4 │ │ │ │ │ + blcs 4220c │ │ │ │ │ + blcs bd38ac │ │ │ │ │ strcc sp, [r1], #-166 @ 0xffffff5a │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ strb r0, [r7, -r1, lsl #24]! │ │ │ │ │ - bleq 25aca0 │ │ │ │ │ - blvs 105b0e8 │ │ │ │ │ + bleq 25ac98 │ │ │ │ │ + blvs 105b0e0 │ │ │ │ │ @ instruction: 0x463ae7b9 │ │ │ │ │ @ instruction: 0xf7e6e7eb │ │ │ │ │ - svclt 0x0000e98a │ │ │ │ │ + svclt 0x0000e98e │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ │ ... │ │ │ │ │ svcvc 0x00f80000 │ │ │ │ │ - andeq r9, r3, r2, lsl #10 │ │ │ │ │ + andeq r9, r3, sl, lsl #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, r8, lsr #7 │ │ │ │ │ + @ instruction: 0x000393b0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 12, cr15, cr8, cr12, {6} │ │ │ │ │ strhlt r4, [r5], #164 @ 0xa4 │ │ │ │ │ ldrbtmi r4, [sl], #-2996 @ 0xfffff44c │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9343 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ sbcshi pc, r9, r0 │ │ │ │ │ @ instruction: 0xf1a37803 │ │ │ │ │ - blcs 81feb4 │ │ │ │ │ - bcs 14f2f4 │ │ │ │ │ + blcs 81feac │ │ │ │ │ + bcs 14f2ec │ │ │ │ │ @ instruction: 0xf810d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 81fec4 │ │ │ │ │ - bcs 14f304 │ │ │ │ │ - blcs b95e84 │ │ │ │ │ + blcs 81febc │ │ │ │ │ + bcs 14f2fc │ │ │ │ │ + blcs b95e7c │ │ │ │ │ andcc fp, r1, r4, lsl #30 │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - blcs b136c4 │ │ │ │ │ + blcs b136bc │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ andcc fp, r1, r8, lsl #30 │ │ │ │ │ stclcs 8, cr7, [lr, #-20]! @ 0xffffffec │ │ │ │ │ sbcshi pc, ip, r0 │ │ │ │ │ rsbsle r2, sp, r9, ror #26 │ │ │ │ │ @ instruction: 0xf0402d30 │ │ │ │ │ stmdavc r3, {r2, r5, r6, r7, pc}^ │ │ │ │ │ bicseq pc, pc, #3 │ │ │ │ │ @ instruction: 0xf0002b58 │ │ │ │ │ mcrrne 0, 13, r8, r4, cr12 │ │ │ │ │ @ instruction: 0xf0002d2e │ │ │ │ │ andcs r8, r0, #129 @ 0x81 │ │ │ │ │ - bleq 35bb1c │ │ │ │ │ + bleq 35bb14 │ │ │ │ │ @ instruction: 0x461646d9 │ │ │ │ │ @ instruction: 0x46104617 │ │ │ │ │ @ instruction: 0xf1a5ab43 │ │ │ │ │ - blx 17dfbb8 │ │ │ │ │ + blx 17dfbb0 │ │ │ │ │ @ instruction: 0xf1bafa81 │ │ │ │ │ ldmdale r6, {r0, r3, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ @ instruction: 0xf8148083 │ │ │ │ │ teqeq pc, r1, lsl #22 │ │ │ │ │ ldrvc lr, [r6, -r7, asr #20] │ │ │ │ │ stmibne lr, {r1, r2, r4, r5, r8} │ │ │ │ │ strbvc lr, [r1, r7, asr #22]! │ │ │ │ │ stccs 3, cr11, [lr, #-52]! @ 0xffffffcc │ │ │ │ │ @ instruction: 0xf1a5d069 │ │ │ │ │ andcs r0, r0, r0, lsr r1 │ │ │ │ │ - blx fe09e0a4 │ │ │ │ │ + blx fe09e09c │ │ │ │ │ svceq 0x0009f1ba │ │ │ │ │ @ instruction: 0xf1a5d9e8 │ │ │ │ │ - blx 17dfcb8 │ │ │ │ │ + blx 17dfcb0 │ │ │ │ │ @ instruction: 0xf1bcfc81 │ │ │ │ │ vmax.f32 d0, d0, d5 │ │ │ │ │ stmdacs r0, {r0, r7, pc} │ │ │ │ │ teqeq pc, r1, ror r1 @ │ │ │ │ │ - blpl 9d798 │ │ │ │ │ + blpl 9d790 │ │ │ │ │ ldrvc lr, [r6, -r7, asr #20] │ │ │ │ │ @ instruction: 0x360a0136 │ │ │ │ │ streq pc, [r0, -r7, asr #2] │ │ │ │ │ - bl 11e5d90 │ │ │ │ │ + bl 11e5d88 │ │ │ │ │ stccs 7, cr7, [r0, #-900] @ 0xfffffc7c │ │ │ │ │ ldrmi sp, [r9, #477] @ 0x1dd │ │ │ │ │ ldrtmi sp, [r0], -fp, ror #16 │ │ │ │ │ @ instruction: 0xf7e64639 │ │ │ │ │ - @ instruction: 0xf109eaac │ │ │ │ │ - ldc 3, cr3, [pc, #1020] @ 1fb6c │ │ │ │ │ + @ instruction: 0xf109eab0 │ │ │ │ │ + ldc 3, cr3, [pc, #1020] @ 1fb64 │ │ │ │ │ ldrbmi r7, [r9, #2923] @ 0xb6b │ │ │ │ │ - bleq 45a87c │ │ │ │ │ + bleq 45a874 │ │ │ │ │ @ instruction: 0xf10dd90f │ │ │ │ │ - ldc 2, cr0, [pc, #44] @ 1f7ac │ │ │ │ │ + ldc 2, cr0, [pc, #44] @ 1f7a4 │ │ │ │ │ @ instruction: 0xf9135b69 │ │ │ │ │ vmla.f16 s2, s12, s2 │ │ │ │ │ addsmi r1, r3, #16, 20 @ 0x10000 │ │ │ │ │ - blvs ff1db270 │ │ │ │ │ - blvc 21b06c │ │ │ │ │ - blvc 19b034 │ │ │ │ │ + blvs ff1db268 │ │ │ │ │ + blvc 21b064 │ │ │ │ │ + blvc 19b02c │ │ │ │ │ mrc 1, 1, sp, cr0, cr3, {7} │ │ │ │ │ @ instruction: 0xf1b80b07 │ │ │ │ │ andle r0, r1, r0, lsl #30 │ │ │ │ │ - bleq 105b26c │ │ │ │ │ - blmi 19f214c │ │ │ │ │ + bleq 105b264 │ │ │ │ │ + blmi 19f2144 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 10f981c │ │ │ │ │ + blls 10f9814 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ sublt r8, r5, sp, lsr #1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - blcs 1bbd8d4 │ │ │ │ │ + blcs 1bbd8cc │ │ │ │ │ stmvc r3, {r0, r1, r2, r7, r8, ip, lr, pc} │ │ │ │ │ orrle r2, r4, r6, ror #22 │ │ │ │ │ - bleq 15dae50 │ │ │ │ │ + bleq 15dae48 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ - blvc 15dae58 │ │ │ │ │ + blvc 15dae50 │ │ │ │ │ mrc 15, 5, fp, cr0, cr8, {0} │ │ │ │ │ strb r0, [r1, r7, asr #22]! │ │ │ │ │ @ instruction: 0xf10d2200 │ │ │ │ │ ldrbmi r0, [r9], ip, lsl #22 │ │ │ │ │ @ instruction: 0x46174616 │ │ │ │ │ stmdavc r5!, {r0, r1, r6, r8, r9, fp, sp, pc} │ │ │ │ │ adcsle r2, r2, r0, lsl #26 │ │ │ │ │ adcsle r2, r0, lr, lsr #26 │ │ │ │ │ - beq c5be94 │ │ │ │ │ - blx 17ec808 │ │ │ │ │ + beq c5be8c │ │ │ │ │ + blx 17ec800 │ │ │ │ │ @ instruction: 0xf1bafa8a │ │ │ │ │ stmdale ip, {r0, r3, r8, r9, sl, fp}^ │ │ │ │ │ andle r4, ip, #641728512 @ 0x26400000 │ │ │ │ │ cmple r1, r0, lsr sp │ │ │ │ │ stccs 8, cr7, [r0, #-148] @ 0xffffff6c │ │ │ │ │ stccs 0, cr13, [lr, #-644]! @ 0xfffffd7c │ │ │ │ │ andcc sp, r1, #159 @ 0x9f │ │ │ │ │ andcs r3, r1, r1, lsl #8 │ │ │ │ │ ldrmi lr, [r9, #1893] @ 0x765 │ │ │ │ │ stmdavc r5!, {r1, r2, r3, r4, r6, r8, r9, ip, lr, pc} │ │ │ │ │ addsle r2, r6, r0, lsl #26 │ │ │ │ │ addsle r2, r4, lr, lsr #26 │ │ │ │ │ andcs r3, r1, r1, lsl #8 │ │ │ │ │ - ldc 7, cr14, [pc, #364] @ 1f9a8 │ │ │ │ │ + ldc 7, cr14, [pc, #364] @ 1f9a0 │ │ │ │ │ @ instruction: 0xe7b30b38 │ │ │ │ │ smlaltbeq pc, r1, r5, r1 @ │ │ │ │ │ stc2 10, cr15, [r1], {95} @ 0x5f @ │ │ │ │ │ svceq 0x0005f1bc │ │ │ │ │ stmdacs r0, {r0, r1, r2, r7, fp, ip, lr, pc} │ │ │ │ │ svcge 0x0077f43f │ │ │ │ │ rscle r4, r8, #641728512 @ 0x26400000 │ │ │ │ │ subsle r2, r9, r0, lsl #20 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ movwcs lr, #2509 @ 0x9cd │ │ │ │ │ - stcl 7, cr15, [r4, #-916] @ 0xfffffc6c │ │ │ │ │ - blls 8606c │ │ │ │ │ + stcl 7, cr15, [r8, #-916] @ 0xfffffc6c │ │ │ │ │ + blls 86064 │ │ │ │ │ ldrmi r4, [r1], sl, asr #8 │ │ │ │ │ @ instruction: 0xf8093d37 │ │ │ │ │ stmdavc r5!, {r0, r8, r9, fp, ip, lr} │ │ │ │ │ @ instruction: 0xe770bb7d │ │ │ │ │ - blcs 187d98c │ │ │ │ │ + blcs 187d984 │ │ │ │ │ svcge 0x002bf47f │ │ │ │ │ - blcs 1bbda94 │ │ │ │ │ + blcs 1bbda8c │ │ │ │ │ svcge 0x0027f47f │ │ │ │ │ - bleq b1af0c │ │ │ │ │ + bleq b1af04 │ │ │ │ │ stmvc r5, {r1, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ stccs 0, cr3, [r0, #-8] │ │ │ │ │ svcge 0x001ff47f │ │ │ │ │ - bleq 81af1c │ │ │ │ │ - blvc 105b364 │ │ │ │ │ + bleq 81af14 │ │ │ │ │ + blvc 105b35c │ │ │ │ │ @ instruction: 0xf1a5e779 │ │ │ │ │ stmdbcs r5, {r0, r5, r6, r8} │ │ │ │ │ @ instruction: 0xf1a5d9bb │ │ │ │ │ stmdbcs r5, {r0, r6, r8} │ │ │ │ │ ldrb sp, [r2, -lr, asr #19] │ │ │ │ │ tstcs r0, r2, asr #6 │ │ │ │ │ stmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7e52300 │ │ │ │ │ - bls 5ad20 │ │ │ │ │ + bls 5ad28 │ │ │ │ │ strbmi r9, [sl], #-2817 @ 0xfffff4ff │ │ │ │ │ @ instruction: 0xf8094691 │ │ │ │ │ stmdavc r5!, {r0, r8, r9, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ │ stccs 15, cr10, [lr, #-264]! @ 0xfffffef8 │ │ │ │ │ svcge 0x003ff43f │ │ │ │ │ andcs r3, r0, #16777216 @ 0x1000000 │ │ │ │ │ str r2, [r4, -r1] │ │ │ │ │ smlatbcs r0, r2, r1, fp │ │ │ │ │ stmib sp, {r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7e52300 │ │ │ │ │ - bls 5acf0 │ │ │ │ │ + bls 5acf8 │ │ │ │ │ strbmi r9, [sl], #-2817 @ 0xfffff4ff │ │ │ │ │ ldclcc 6, cr4, [r7, #-580] @ 0xfffffdbc │ │ │ │ │ - blpl 9d928 │ │ │ │ │ + blpl 9d920 │ │ │ │ │ stccs 8, cr7, [r0, #-148] @ 0xffffff6c │ │ │ │ │ str sp, [r8, -r7, ror #3]! │ │ │ │ │ ldrb r4, [sp, sl, asr #12] │ │ │ │ │ str r4, [ip, sl, asr #12]! │ │ │ │ │ ldrb r4, [r1, sl, asr #12]! │ │ │ │ │ - ldmda r4, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r8, {r1, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ... │ │ │ │ │ svccc 0x00b00000 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x00f80000 │ │ │ │ │ - andeq r9, r3, r2, ror #5 │ │ │ │ │ + andeq r9, r3, sl, ror #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r3, ip, lsr #3 │ │ │ │ │ + @ instruction: 0x000391b4 │ │ │ │ │ @ instruction: 0x4603b430 │ │ │ │ │ @ instruction: 0xf1a27802 │ │ │ │ │ - bcs 81fd80 │ │ │ │ │ + bcs 81fd78 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf813d807 │ │ │ │ │ @ instruction: 0xf1a22f01 │ │ │ │ │ - bcs 81fd90 │ │ │ │ │ + bcs 81fd88 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - bcs b96150 │ │ │ │ │ - bcs b13a4c │ │ │ │ │ + bcs b96148 │ │ │ │ │ + bcs b13a44 │ │ │ │ │ ldmdavc ip, {r2, r3, r4, ip, lr, pc} │ │ │ │ │ andsle r2, sp, r0, lsr ip │ │ │ │ │ strtmi r4, [r1], -r0, lsr #12 │ │ │ │ │ strcs fp, [r0, #-420] @ 0xfffffe5c │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ @ instruction: 0xf813e007 │ │ │ │ │ stmdane r0, {r0, r8, r9, sl, fp, lr} │ │ │ │ │ @@ -26346,39 +26344,39 @@ │ │ │ │ │ strcs lr, [r1, #-1992] @ 0xfffff838 │ │ │ │ │ svclt 0x0000e7e1 │ │ │ │ │ str fp, [r7, r0, lsl #2]! │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0x4603b530 │ │ │ │ │ @ instruction: 0xf1a27802 │ │ │ │ │ - bcs 81fe38 │ │ │ │ │ + bcs 81fe30 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf813d807 │ │ │ │ │ @ instruction: 0xf1a22f01 │ │ │ │ │ - bcs 81fe48 │ │ │ │ │ + bcs 81fe40 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - bcs b96208 │ │ │ │ │ - bcs b13ae0 │ │ │ │ │ + bcs b96200 │ │ │ │ │ + bcs b13ad8 │ │ │ │ │ ldmdavc ip, {r1, r5, ip, lr, pc} │ │ │ │ │ @ instruction: 0xd1232c30 │ │ │ │ │ @ instruction: 0xf8132500 │ │ │ │ │ ldccs 15, cr4, [r0], #-4 │ │ │ │ │ cmnlt ip, #251 @ 0xfb │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ @ instruction: 0xf813e006 │ │ │ │ │ - bl 4b3654 │ │ │ │ │ - bl 131fa8c │ │ │ │ │ + bl 4b364c │ │ │ │ │ + bl 131fa84 │ │ │ │ │ cmplt r4, r2, ror #3 │ │ │ │ │ eorseq pc, r0, #164, 2 @ 0x29 │ │ │ │ │ vstmiaeq r1, {s29-s107} │ │ │ │ │ @ instruction: 0x0ec0ea4f │ │ │ │ │ mrrcvc 10, 4, lr, r0, cr12 │ │ │ │ │ stccs 2, cr11, [r7], {212} @ 0xd4 │ │ │ │ │ tstlt r5, sp, ror #19 │ │ │ │ │ - bl 1870374 │ │ │ │ │ + bl 187036c │ │ │ │ │ ldclt 1, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ │ movwcc r7, #6236 @ 0x185c │ │ │ │ │ sbcsle r2, fp, r0, lsr ip │ │ │ │ │ stccs 5, cr2, [r0], {-0} │ │ │ │ │ ldrd sp, [r8], -lr │ │ │ │ │ movwcc r7, #6236 @ 0x185c │ │ │ │ │ svclt 0x00082c30 │ │ │ │ │ @@ -26389,42 +26387,42 @@ │ │ │ │ │ strtmi r4, [r1], -r0, lsr #12 │ │ │ │ │ svclt 0x0000e7e3 │ │ │ │ │ str fp, [sp, r0, lsl #2]! │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0x4602b530 │ │ │ │ │ @ instruction: 0xf1a37803 │ │ │ │ │ - blcs 81fee4 │ │ │ │ │ + blcs 81fedc │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf812d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 81fef4 │ │ │ │ │ + blcs 81feec │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - blcs b962b4 │ │ │ │ │ - blcs b13ba4 │ │ │ │ │ + blcs b962ac │ │ │ │ │ + blcs b13b9c │ │ │ │ │ ldmdavc r4, {r3, r5, ip, lr, pc} │ │ │ │ │ @ instruction: 0xd1292c30 │ │ │ │ │ @ instruction: 0xf8122500 │ │ │ │ │ ldccs 15, cr4, [r0], #-4 │ │ │ │ │ orrslt sp, ip, #251 @ 0xfb │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ stmdane r3, {r0, r4, sp, lr, pc} │ │ │ │ │ svcmi 0x0001f812 │ │ │ │ │ vmlseq.f64 d14, d1, d1 │ │ │ │ │ - bl 13a5e70 │ │ │ │ │ + bl 13a5e68 │ │ │ │ │ ldmdane fp, {r1, r2, r3, r9, sl, fp} │ │ │ │ │ tsteq lr, r1, asr #22 │ │ │ │ │ ldrdmi r1, [r9, #-139] @ 0xffffff75 │ │ │ │ │ andeq lr, r3, ip, lsl fp │ │ │ │ │ mvnvc lr, r1, asr #22 │ │ │ │ │ @ instruction: 0xf1a4b12c │ │ │ │ │ - blx 17e2be0 │ │ │ │ │ - blcs 29c954 │ │ │ │ │ + blx 17e2bd8 │ │ │ │ │ + blcs 29c94c │ │ │ │ │ tstlt r5, r7, ror #19 │ │ │ │ │ - bl 187042c │ │ │ │ │ + bl 1870424 │ │ │ │ │ ldclt 1, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ │ andcc r7, r1, #84, 16 @ 0x540000 │ │ │ │ │ sbcsle r2, r5, r0, lsr ip │ │ │ │ │ stccs 5, cr2, [r0], {-0} │ │ │ │ │ ldrd sp, [r8], -r8 │ │ │ │ │ andcc r7, r1, #84, 16 @ 0x540000 │ │ │ │ │ svclt 0x00082c30 │ │ │ │ │ @@ -26444,34 +26442,34 @@ │ │ │ │ │ stmdale r7, {r2, r8, fp, sp} │ │ │ │ │ svccc 0x0001f812 │ │ │ │ │ smlatbeq r9, r3, r1, pc @ │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ ldmible r7!, {r2, r8, fp, sp}^ │ │ │ │ │ subsle r2, lr, sp, lsr #22 │ │ │ │ │ eorsle r2, fp, fp, lsr #22 │ │ │ │ │ - blcs c3dbe8 │ │ │ │ │ + blcs c3dbe0 │ │ │ │ │ @ instruction: 0x4618d03c │ │ │ │ │ orrslt r4, fp, #26214400 @ 0x1900000 │ │ │ │ │ andcs r2, r0, r0, lsl #12 │ │ │ │ │ and r4, r6, r1, lsl #12 │ │ │ │ │ andeq lr, r7, ip, lsl fp │ │ │ │ │ mvnvc lr, lr, asr #22 │ │ │ │ │ svccc 0x0001f812 │ │ │ │ │ @ instruction: 0xf1a3b323 │ │ │ │ │ @ instruction: 0xf1a30c30 │ │ │ │ │ - b 13e0d48 │ │ │ │ │ + b 13e0d40 │ │ │ │ │ tsteq r7, r1, lsl #28 │ │ │ │ │ @ instruction: 0xf58cfa5f │ │ │ │ │ vnmlavc.f32 s28, s0, s28 │ │ │ │ │ @ instruction: 0xf884fa5f │ │ │ │ │ stmible r9!, {r0, r3, r8, sl, fp, sp}^ │ │ │ │ │ - b 13ee8e0 │ │ │ │ │ + b 13ee8d8 │ │ │ │ │ tsteq r7, r1, lsl #28 │ │ │ │ │ vnmlavc.f32 s28, s0, s28 │ │ │ │ │ - blx 17f14dc │ │ │ │ │ + blx 17f14d4 │ │ │ │ │ @ instruction: 0xf1b8f983 │ │ │ │ │ stmdale r6!, {r0, r2, r8, r9, sl, fp} │ │ │ │ │ svccc 0x0001f812 │ │ │ │ │ @ instruction: 0xf14e350a │ │ │ │ │ stmdbne r0!, {sl, fp}^ │ │ │ │ │ mvnvc lr, ip, asr #22 │ │ │ │ │ bicsle r2, sl, r0, lsl #22 │ │ │ │ │ @@ -26491,17 +26489,17 @@ │ │ │ │ │ @ instruction: 0x46194618 │ │ │ │ │ @ instruction: 0xf1b9e7e2 │ │ │ │ │ ldmle pc, {r0, r2, r8, r9, sl, fp}^ @ │ │ │ │ │ @ instruction: 0xf14e370a │ │ │ │ │ ldmibne r8, {r9, sl, fp}^ │ │ │ │ │ mvnvc lr, lr, asr #22 │ │ │ │ │ ldmdavc r3, {r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ - blcs c2c45c │ │ │ │ │ + blcs c2c454 │ │ │ │ │ ldrmi sp, [r8], -r5 │ │ │ │ │ - blcs 314c4 │ │ │ │ │ + blcs 314bc │ │ │ │ │ @ instruction: 0x2601d0d1 │ │ │ │ │ @ instruction: 0x2601e79f │ │ │ │ │ svclt 0x0000e7d7 │ │ │ │ │ ldrb fp, [sp, -r0, lsl #2]! │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ @@ -26518,232 +26516,232 @@ │ │ │ │ │ stmdale r7, {r2, r9, fp, sp} │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ andeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ ldmible r7!, {r2, r9, fp, sp}^ │ │ │ │ │ svclt 0x00042b2d │ │ │ │ │ strcs r3, [r1], -r1 │ │ │ │ │ - blcs b13cd4 │ │ │ │ │ + blcs b13ccc │ │ │ │ │ streq pc, [r0], -pc, asr #32 │ │ │ │ │ andcc fp, r1, r8, lsl #30 │ │ │ │ │ - blcs 1bbdcdc │ │ │ │ │ - blcs 1a93eb8 │ │ │ │ │ - blcs c53da8 │ │ │ │ │ + blcs 1bbdcd4 │ │ │ │ │ + blcs 1a93eb0 │ │ │ │ │ + blcs c53da0 │ │ │ │ │ addhi pc, r5, r0, asr #32 │ │ │ │ │ @ instruction: 0xf0027842 │ │ │ │ │ - bcs 10a0860 │ │ │ │ │ + bcs 10a0858 │ │ │ │ │ strcs sp, [r0, #-125] @ 0xffffff83 │ │ │ │ │ strtmi r1, [pc], -r4, asr #24 │ │ │ │ │ rsbsle r2, r3, lr, lsr #22 │ │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [r8], sl, lsr #13 │ │ │ │ │ @ instruction: 0xf1a3462a │ │ │ │ │ sbclt r0, r1, #48 @ 0x30 │ │ │ │ │ ldmdale r2!, {r0, r8, fp, sp} │ │ │ │ │ @ instruction: 0xf814b992 │ │ │ │ │ stmdbne sp!, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ │ stmdbne r5, {r0, r1, r2, r3, r4, r5, r6, r8, lr}^ │ │ │ │ │ strbvc lr, [r0, r7, asr #22]! │ │ │ │ │ - blcs bcca44 │ │ │ │ │ + blcs bcca3c │ │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ - blcs bcc9cc │ │ │ │ │ + blcs bcc9c4 │ │ │ │ │ @ instruction: 0xf1a3d023 │ │ │ │ │ - bcs 605e8 │ │ │ │ │ + bcs 605e0 │ │ │ │ │ strcc sp, [r1], #-2079 @ 0xfffff7e1 │ │ │ │ │ ldrmi sl, [r0, #2625] @ 0xa41 │ │ │ │ │ stmdavc r3!, {r0, r2, r4, r8, r9, ip, lr, pc} │ │ │ │ │ - blcs bcc464 │ │ │ │ │ + blcs bcc45c │ │ │ │ │ strcc sp, [r1], #-23 @ 0xffffffe9 │ │ │ │ │ ldrb r2, [ip, r1, lsl #4] │ │ │ │ │ - bcs 1bbde4c │ │ │ │ │ + bcs 1bbde44 │ │ │ │ │ stmvc r2, {r0, r1, r2, r3, r6, r7, r8, ip, lr, pc} │ │ │ │ │ bicle r2, ip, r6, ror #20 │ │ │ │ │ - bleq e1b3cc │ │ │ │ │ - ldc 14, cr2, [pc] @ 1fd54 │ │ │ │ │ + bleq e1b3c4 │ │ │ │ │ + ldc 14, cr2, [pc] @ 1fd4c │ │ │ │ │ svclt 0x00187b38 │ │ │ │ │ - bleq 121b81c │ │ │ │ │ - blcs c57df8 │ │ │ │ │ + bleq 121b814 │ │ │ │ │ + blcs c57df0 │ │ │ │ │ stmdavc r3!, {r0, r1, r2, r6, r8, ip, lr, pc} │ │ │ │ │ - blcs bcc194 │ │ │ │ │ + blcs bcc18c │ │ │ │ │ @ instruction: 0x4628d159 │ │ │ │ │ @ instruction: 0xf7e54639 │ │ │ │ │ - @ instruction: 0xf108efa8 │ │ │ │ │ - ldc 4, cr3, [pc, #1020] @ 20174 │ │ │ │ │ + @ instruction: 0xf108efac │ │ │ │ │ + ldc 4, cr3, [pc, #1020] @ 2016c │ │ │ │ │ @ instruction: 0xf10d7b31 │ │ │ │ │ strbmi r0, [r8, #771] @ 0x303 │ │ │ │ │ - bleq 45ae88 │ │ │ │ │ - blpl 5b860 │ │ │ │ │ + bleq 45ae80 │ │ │ │ │ + blpl 5b858 │ │ │ │ │ @ instruction: 0xf914d90b │ │ │ │ │ vmla.f16 s4, s12, s2 │ │ │ │ │ addsmi r2, ip, #16, 20 @ 0x10000 │ │ │ │ │ - blvs ff1db878 │ │ │ │ │ - blvc 21b674 │ │ │ │ │ - blvc 19b63c │ │ │ │ │ + blvs ff1db870 │ │ │ │ │ + blvc 21b66c │ │ │ │ │ + blvc 19b634 │ │ │ │ │ mrc 1, 1, sp, cr7, cr3, {7} │ │ │ │ │ tstlt lr, r0, lsl #22 │ │ │ │ │ - bleq 105b870 │ │ │ │ │ - blmi a32654 │ │ │ │ │ + bleq 105b868 │ │ │ │ │ + blmi a3264c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 1079e20 │ │ │ │ │ + blls 1079e18 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r3, r0, lsl #6 │ │ │ │ │ pop {r1, r6, ip, sp, pc} │ │ │ │ │ stmdavc r2, {r4, r5, r6, r7, r8, r9, sl, pc}^ │ │ │ │ │ orrle r2, ip, r1, ror #20 │ │ │ │ │ - bcs 1bbdfd8 │ │ │ │ │ - ldc 1, cr13, [pc, #548] @ 1fff8 │ │ │ │ │ + bcs 1bbdfd0 │ │ │ │ │ + ldc 1, cr13, [pc, #548] @ 1fff0 │ │ │ │ │ @ instruction: 0xe7e90b1c │ │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [r8], sl, lsr #13 │ │ │ │ │ stmvc r3, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - blcs 2bdf0 │ │ │ │ │ + blcs 2bde8 │ │ │ │ │ svcge 0x007df47f │ │ │ │ │ - bleq 51b46c │ │ │ │ │ + bleq 51b464 │ │ │ │ │ @ instruction: 0xf1bae7d9 │ │ │ │ │ andsle r0, r5, r0, lsl #30 │ │ │ │ │ strbmi r4, [r2], #1618 @ 0x652 │ │ │ │ │ strbmi r2, [r0], -r0, lsl #2 │ │ │ │ │ - b 1dddd98 │ │ │ │ │ + b 1eddd90 │ │ │ │ │ ldrbmi r7, [r0], r3, lsr #16 │ │ │ │ │ @ instruction: 0xf8082201 │ │ │ │ │ - blcs 2aa14 │ │ │ │ │ - blcs bd40c0 │ │ │ │ │ + blcs 2aa0c │ │ │ │ │ + blcs bd40b8 │ │ │ │ │ strcc sp, [r1], #-169 @ 0xffffff57 │ │ │ │ │ - beq 5bf58 │ │ │ │ │ + beq 5bf50 │ │ │ │ │ @ instruction: 0xf10ae76d │ │ │ │ │ str r0, [sl, r1, lsl #20] │ │ │ │ │ strb r4, [sp, r2, asr #13]! │ │ │ │ │ - stc 7, cr15, [ip, #916] @ 0x394 │ │ │ │ │ + ldc 7, cr15, [r0, #916] @ 0x394 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ │ ... │ │ │ │ │ svcvc 0x00f80000 │ │ │ │ │ - andeq r8, r3, sl, asr #25 │ │ │ │ │ + ldrdeq r8, [r3], -r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r3, r8, lsr #23 │ │ │ │ │ + @ instruction: 0x00038bb0 │ │ │ │ │ str fp, [sp, -r0, lsl #2] │ │ │ │ │ - bleq 9b4dc │ │ │ │ │ + bleq 9b4d4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ... │ │ │ │ │ stmdavc r3, {r3, r5, r8, r9, ip, sp, pc} │ │ │ │ │ andeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ strmi r2, [r2], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf812d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 8202ac │ │ │ │ │ + blcs 8202a4 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - blcc b1666c │ │ │ │ │ + blcc b16664 │ │ │ │ │ svceq 0x00fdf013 │ │ │ │ │ andcc fp, r1, #8, 30 │ │ │ │ │ - blcs c3dee8 │ │ │ │ │ + blcs c3dee0 │ │ │ │ │ ldmdavc r3, {r3, r8, ip, lr, pc}^ │ │ │ │ │ andle r2, r6, r2, ror #22 │ │ │ │ │ - blcs 10d5ec0 │ │ │ │ │ - blcs 1653eb8 │ │ │ │ │ + blcs 10d5eb8 │ │ │ │ │ + blcs 1653eb0 │ │ │ │ │ str sp, [fp, #4]! │ │ │ │ │ strb lr, [sp, #-1536] @ 0xfffffa00 │ │ │ │ │ mvnsle r2, r8, ror fp │ │ │ │ │ andcs lr, r0, r8, asr r6 │ │ │ │ │ ldrbmi r2, [r0, -r0, lsl #2]! │ │ │ │ │ ldmdbcs r0, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ - blmi 155edc │ │ │ │ │ + blmi 155ed4 │ │ │ │ │ @ instruction: 0xf853447b │ │ │ │ │ tstlt r3, r1, lsr #32 │ │ │ │ │ andcs r4, r0, r8, lsl r7 │ │ │ │ │ ldrbmi r2, [r0, -r0, lsl #2]! │ │ │ │ │ - strdeq r8, [r3], -r8 @ │ │ │ │ │ + andeq r8, r3, r0, lsl #6 │ │ │ │ │ stmdavc r3, {r6, r8, r9, ip, sp, pc} │ │ │ │ │ andeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ strmi r2, [r2], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf812d807 │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ - blcs 82031c │ │ │ │ │ + blcs 820314 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - blcc b166dc │ │ │ │ │ + blcc b166d4 │ │ │ │ │ svceq 0x00fdf013 │ │ │ │ │ andcc fp, r1, #8, 30 │ │ │ │ │ - blcs c3df58 │ │ │ │ │ + blcs c3df50 │ │ │ │ │ ldmdavc r3, {r0, r3, r8, ip, lr, pc}^ │ │ │ │ │ andle r2, r8, r2, ror #22 │ │ │ │ │ - blcs 10d5f38 │ │ │ │ │ - blcs 1653f30 │ │ │ │ │ + blcs 10d5f30 │ │ │ │ │ + blcs 1653f28 │ │ │ │ │ @ instruction: 0xf7ffd006 │ │ │ │ │ @ instruction: 0xf7ffb98d │ │ │ │ │ strt fp, [r7], sp, lsl #21 │ │ │ │ │ mvnsle r2, r8, ror fp │ │ │ │ │ - bllt fe65df2c │ │ │ │ │ - bleq db5b0 │ │ │ │ │ + bllt fe65df24 │ │ │ │ │ + bleq db5a8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ ldmdbcs r0, {r6, r8, ip, sp, pc} │ │ │ │ │ - blmi 255f64 │ │ │ │ │ - bl f113c │ │ │ │ │ + blmi 255f5c │ │ │ │ │ + bl f1134 │ │ │ │ │ mrrcvs 3, 8, r0, fp, cr1 │ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ │ - bleq db5d8 │ │ │ │ │ + bleq db5d0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ - andeq r8, r3, r4, ror r2 │ │ │ │ │ + andeq r8, r3, ip, ror r2 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - stcllt 7, cr15, [r8], #-916 @ 0xfffffc6c │ │ │ │ │ + stcllt 7, cr15, [ip], #-916 @ 0xfffffc6c │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - ldmiblt r4, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmiblt r8, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ andle r4, r5, r8, lsl #5 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r3, r0, lsl #16 │ │ │ │ │ - cdplt 7, 2, cr15, cr8, cr5, {7} │ │ │ │ │ + cdplt 7, 2, cr15, cr12, cr5, {7} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ cmnlt r8, r3, lsl #12 │ │ │ │ │ @ instruction: 0x0c01eb00 │ │ │ │ │ movwle r4, #17760 @ 0x4560 │ │ │ │ │ addsmi lr, r1, #8 │ │ │ │ │ ldrmi sp, [ip, #7] │ │ │ │ │ ldmdavc r9, {r2, ip, lr, pc} │ │ │ │ │ movwcc r4, #5656 @ 0x1618 │ │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf7e5b108 │ │ │ │ │ - @ instruction: 0x4770bb11 │ │ │ │ │ + @ instruction: 0x4770bb15 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - svclt 0x000cf7e5 │ │ │ │ │ + svclt 0x0010f7e5 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ andle r4, r5, r8, lsl #5 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r3, r0, lsl #16 │ │ │ │ │ - stmdblt ip, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmdblt r0, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andle r4, r5, r8, lsl #5 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r3, r0, lsl #16 │ │ │ │ │ - cdplt 7, 8, cr15, cr6, cr5, {7} │ │ │ │ │ + cdplt 7, 8, cr15, cr10, cr5, {7} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - stmialt r8!, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmialt ip!, {r0, r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldclt 7, cr15, [sl, #-916] @ 0xfffffc6c │ │ │ │ │ + ldclt 7, cr15, [lr, #-916] @ 0xfffffc6c │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf7e5b108 │ │ │ │ │ - @ instruction: 0x4770b95d │ │ │ │ │ + ldrbmi fp, [r0, -r1, ror #18]! │ │ │ │ │ @ instruction: 0xf7e5b108 │ │ │ │ │ - @ instruction: 0x4770b959 │ │ │ │ │ + @ instruction: 0x4770b95d │ │ │ │ │ teqlt sl, r0, asr #2 │ │ │ │ │ strmi r3, [r3], -r1, lsl #20 │ │ │ │ │ @ instruction: 0xf8233a01 │ │ │ │ │ @ instruction: 0xf1b21b02 │ │ │ │ │ ldrshle r3, [r9, #255]! @ 0xff │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xb1aab1b0 │ │ │ │ │ @@ -26753,15 +26751,15 @@ │ │ │ │ │ strlt r4, [r0, #-3079] @ 0xfffff3f9 │ │ │ │ │ vrsubhn.i16 d20, , │ │ │ │ │ sbclt r2, r9, #7, 28 @ 0x70 │ │ │ │ │ movwcc r7, #12313 @ 0x3019 │ │ │ │ │ stc 8, cr15, [r2], {3} │ │ │ │ │ stcgt 8, cr15, [r1], {3} │ │ │ │ │ ldmle r7!, {r1, r3, r4, r7, r9, lr}^ │ │ │ │ │ - blx 15e1fa │ │ │ │ │ + blx 15e1f2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ teqlt sl, r0, asr #2 │ │ │ │ │ strmi r3, [r3], -r1, lsl #20 │ │ │ │ │ @ instruction: 0xf8433a01 │ │ │ │ │ @ instruction: 0xf1b21b04 │ │ │ │ │ ldrshle r3, [r9, #255]! @ 0xff │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @@ -26771,35 +26769,35 @@ │ │ │ │ │ @ instruction: 0x46021e53 │ │ │ │ │ stmia r2!, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ │ mrrcne 5, 0, r4, r9, cr2 │ │ │ │ │ ldclt 1, cr13, [r0], #-1000 @ 0xfffffc18 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldcllt 7, cr15, [r0], {229} @ 0xe5 │ │ │ │ │ + ldcllt 7, cr15, [r4], {229} @ 0xe5 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - stcllt 7, cr15, [r8], {229} @ 0xe5 │ │ │ │ │ + stcllt 7, cr15, [ip], {229} @ 0xe5 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - blt febde080 │ │ │ │ │ + blt fecde078 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - blt fe9de090 │ │ │ │ │ + blt feade088 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - svclt 0x007af7e4 │ │ │ │ │ + svclt 0x007ef7e4 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - svclt 0x0072f7e4 │ │ │ │ │ + svclt 0x0076f7e4 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ stmdalt ip, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stccs 6, cr4, [r0], {20} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf06f460a │ │ │ │ │ @@ -26807,56 +26805,56 @@ │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ svclt 0x002842aa │ │ │ │ │ tsteq r1, r1, asr #32 @ │ │ │ │ │ andcs fp, r0, r1, lsl r1 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xf64a1c95 │ │ │ │ │ @ instruction: 0xf6ca26ab │ │ │ │ │ - blx fe9a9c06 │ │ │ │ │ + blx fe9a9bfe │ │ │ │ │ stmdaeq sp!, {r0, r2, r8, sl, sp, lr}^ │ │ │ │ │ strcc r0, [r1, #-173] @ 0xffffff53 │ │ │ │ │ svclt 0x0088429d │ │ │ │ │ stmiale pc!, {r3, r9, sl, lr}^ @ │ │ │ │ │ ssatmi r4, #5, r6, lsl #12 │ │ │ │ │ eorsle r2, lr, r0, lsl #20 │ │ │ │ │ ldrdhi pc, [r0], pc @ │ │ │ │ │ - bmi 8319b8 │ │ │ │ │ + bmi 8319b0 │ │ │ │ │ ldrbtmi r4, [sl], #-1272 @ 0xfffffb08 │ │ │ │ │ - blcc 9e1c4 │ │ │ │ │ - blx fedaf98c │ │ │ │ │ - bl 11d7a4 │ │ │ │ │ + blcc 9e1bc │ │ │ │ │ + blx fedaf984 │ │ │ │ │ + bl 11d79c │ │ │ │ │ @ instruction: 0xf1012707 │ │ │ │ │ tstcc r2, r8, lsl #6 │ │ │ │ │ - b 13e274c │ │ │ │ │ + b 13e2744 │ │ │ │ │ stmdbcs r6, {r0, r1, r2, r7, r9, sl, fp, ip} │ │ │ │ │ vpmax.u8 d15, d3, d30 │ │ │ │ │ teqeq pc, #3 @ │ │ │ │ │ andcc pc, r3, r8, lsl r8 @ │ │ │ │ │ - blcc 9e1dc │ │ │ │ │ + blcc 9e1d4 │ │ │ │ │ tstcs r8, r8, lsl #26 │ │ │ │ │ vpmax.u8 d15, d1, d30 │ │ │ │ │ @ instruction: 0xf0033906 │ │ │ │ │ ldclpl 3, cr0, [r3], {63} @ 0x3f │ │ │ │ │ - blcc 9e1f0 │ │ │ │ │ + blcc 9e1e8 │ │ │ │ │ svclt 0x00d42900 │ │ │ │ │ @ instruction: 0xf0052300 │ │ │ │ │ - blcs 20dd0 │ │ │ │ │ + blcs 20dc8 │ │ │ │ │ mcrcs 1, 0, sp, cr0, cr0, {7} │ │ │ │ │ - bl feb5492c │ │ │ │ │ + bl feb54924 │ │ │ │ │ streq r0, [r1, r4] │ │ │ │ │ teqcs sp, #6 │ │ │ │ │ - blcc 9e210 │ │ │ │ │ + blcc 9e208 │ │ │ │ │ andeq lr, r4, ip, lsr #23 │ │ │ │ │ mvnsle r0, r2, lsl #15 │ │ │ │ │ @ instruction: 0xf88c2300 │ │ │ │ │ pop {ip, sp} │ │ │ │ │ @ instruction: 0x461081f0 │ │ │ │ │ svclt 0x0000e7f8 │ │ │ │ │ - ldrdeq r4, [r2], -r8 │ │ │ │ │ - ldrdeq r4, [r2], -r6 │ │ │ │ │ + andeq r4, r2, r0, ror #13 │ │ │ │ │ + ldrdeq r4, [r2], -lr │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ push {fp, sp} │ │ │ │ │ svclt 0x000c47f0 │ │ │ │ │ cdpeq 0, 0, cr15, cr1, cr15, {2} │ │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ │ biclt sp, r9, #58 @ 0x3a │ │ │ │ │ stmdbcc r1, {r0, r1, r2, r3, r4, r9, sl, fp, lr} │ │ │ │ │ @@ -26864,97 +26862,97 @@ │ │ │ │ │ @ instruction: 0xf1c01847 │ │ │ │ │ ldrbtmi r0, [lr], #-1025 @ 0xfffffbff │ │ │ │ │ ldrmi r4, [r0], -r1, asr #12 │ │ │ │ │ @ instruction: 0xf1b9e01c │ │ │ │ │ stmdale fp!, {r0, r1, r2, r3, r6, r8, r9, sl, fp} │ │ │ │ │ umaalgt pc, r4, ip, r8 @ │ │ │ │ │ svceq 0x00fff1bc │ │ │ │ │ - bl 3542d8 │ │ │ │ │ + bl 3542d0 │ │ │ │ │ @ instruction: 0xf01a1e8e │ │ │ │ │ andle r0, sp, r3, lsl #30 │ │ │ │ │ @ instruction: 0x0c01eba8 │ │ │ │ │ @ instruction: 0xf00c429d │ │ │ │ │ strmi r0, [r1], r3, lsl #24 │ │ │ │ │ - b 140ff54 │ │ │ │ │ - blx 13a338c │ │ │ │ │ + b 140ff4c │ │ │ │ │ + blx 13a3384 │ │ │ │ │ @ instruction: 0xf809fc0c │ │ │ │ │ strbmi ip, [r8], -r1, lsl #22 │ │ │ │ │ @ instruction: 0xd01442b9 │ │ │ │ │ - beq 9ae7c │ │ │ │ │ + beq 9ae74 │ │ │ │ │ svcgt 0x0001f811 │ │ │ │ │ @ instruction: 0xf1ac1a85 │ │ │ │ │ @ instruction: 0xf1bc092b │ │ │ │ │ svclt 0x00180f3d │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ @ instruction: 0x0c09eb06 │ │ │ │ │ @ instruction: 0x4628d1d3 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldmfd sp!, {sp} │ │ │ │ │ - bne fe042254 │ │ │ │ │ + bne fe04224c │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ - andeq r4, r2, lr, lsr #12 │ │ │ │ │ + andeq r4, r2, r6, lsr r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb774a4 │ │ │ │ │ + bl feb7749c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r7], {248} @ 0xf8 │ │ │ │ │ stmdavs r1!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ andcs fp, r1, r9, lsl #2 │ │ │ │ │ @ instruction: 0xf44fbd10 │ │ │ │ │ stcne 2, cr7, [r0, #-768]! @ 0xfffffd00 │ │ │ │ │ mrc2 7, 5, pc, cr10, cr15, {7} │ │ │ │ │ andcs r2, r1, r1, lsl #6 │ │ │ │ │ ldclt 0, cr6, [r0, #-140] @ 0xffffff74 │ │ │ │ │ - andeq r9, r3, r4, ror #4 │ │ │ │ │ + andeq r9, r3, ip, ror #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb774d4 │ │ │ │ │ + bl feb774cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [fp, #-960] @ 0xfffffc40 │ │ │ │ │ @ instruction: 0xf505447d │ │ │ │ │ @ instruction: 0xf85474c0 │ │ │ │ │ cmplt r3, r8, lsl #24 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vtbl.8 d6, {d15}, d16 │ │ │ │ │ mcrne 15, 4, r8, cr3, cr11, {2} │ │ │ │ │ stmdale r2, {r2, r8, r9, ip, sp} │ │ │ │ │ tstcc r2, r4, asr r9 │ │ │ │ │ ldccc 7, cr4, [r0], {152} @ 0x98 │ │ │ │ │ mvnle r4, ip, lsr #5 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ - andeq r9, r3, r4, lsr r2 │ │ │ │ │ + andeq r9, r3, ip, lsr r2 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb77514 │ │ │ │ │ + bl feb7750c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r3, #-960] @ 0xfffffc40 │ │ │ │ │ ldrbtmi r2, [sp], #-1536 @ 0xfffffa00 │ │ │ │ │ strbvc pc, [r0], #1285 @ 0x505 @ │ │ │ │ │ stccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ │ vaddw.u , , d11 │ │ │ │ │ ldmda r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmda r4, {r8, r9, sl, fp}^ │ │ │ │ │ - blcs 38f38 │ │ │ │ │ + blcs 38f30 │ │ │ │ │ mcrne 1, 4, sp, cr3, cr9, {7} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ stmdale r4, {r2, r8, r9, ip, sp} │ │ │ │ │ stccc 8, cr15, [ip], {84} @ 0x54 │ │ │ │ │ stcne 8, cr15, [r4], {84} @ 0x54 │ │ │ │ │ ldccc 7, cr4, [r0], {152} @ 0x98 │ │ │ │ │ mvnle r4, ip, lsr #5 │ │ │ │ │ vst2.8 {d20-d21}, [pc], r5 │ │ │ │ │ pop {r6, r7, r9, ip, sp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-112 @ 0xffffff90 │ │ │ │ │ andcc r2, r4, r0, lsl #2 │ │ │ │ │ mcrlt 7, 3, pc, cr6, cr15, {7} @ │ │ │ │ │ - strdeq r9, [r3], -r2 │ │ │ │ │ - @ instruction: 0x000391b2 │ │ │ │ │ + strdeq r9, [r3], -sl │ │ │ │ │ + @ instruction: 0x000391ba │ │ │ │ │ ldmdale r5, {r0, r1, r2, r4, fp, sp}^ │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ - blmi 9f1c04 │ │ │ │ │ + blmi 9f1bfc │ │ │ │ │ ldrmi r0, [r6], -r4, lsl #2 │ │ │ │ │ @ instruction: 0xf104447b │ │ │ │ │ @ instruction: 0xf103090c │ │ │ │ │ andcs r0, r1, #4, 16 @ 0x40000 │ │ │ │ │ streq lr, [r9, #-2824] @ 0xfffff4f8 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svceq 0x0000e855 │ │ │ │ │ @@ -26972,31 +26970,31 @@ │ │ │ │ │ vtbl.8 d6, {d15}, d27 │ │ │ │ │ rsbcs r8, r4, fp, asr pc │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ ands r2, r8, r0 │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ rscsle r2, r9, r0, lsl #18 │ │ │ │ │ @ instruction: 0xf104191d │ │ │ │ │ - blls 220410 │ │ │ │ │ + blls 220408 │ │ │ │ │ rscvs r4, fp, r0, asr #8 │ │ │ │ │ stmdacs r0, {r3, r7, r8, r9, sl, lr} │ │ │ │ │ svclt 0x0018606e │ │ │ │ │ adcvs r4, pc, r3, lsl #12 │ │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ │ vrsra.u64 , , #1 │ │ │ │ │ @ instruction: 0xf8488f5b │ │ │ │ │ vaddl.u , d15, d9 │ │ │ │ │ pop {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ @ instruction: 0x461883f8 │ │ │ │ │ sbcsle r1, pc, r3, asr #24 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - andeq r9, r3, r4, lsl #3 │ │ │ │ │ + andeq r9, r3, ip, lsl #3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb77630 │ │ │ │ │ + bl feb77628 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r8, ror #31 │ │ │ │ │ stmdbcs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4608d030 │ │ │ │ │ vraddhn.i d2, , │ │ │ │ │ ldmda r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ @@ -27025,153 +27023,153 @@ │ │ │ │ │ andlt r2, r3, r0 │ │ │ │ │ ldrtcs fp, [r3], #-3376 @ 0xfffff2d0 │ │ │ │ │ stccc 0, cr14, [r1], {3} │ │ │ │ │ @ instruction: 0xf016d009 │ │ │ │ │ vqshrun.s64 d15, , #1 │ │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blcs 68654 │ │ │ │ │ + blcs 6864c │ │ │ │ │ vshr.u64 , , #1 │ │ │ │ │ stmdavs r8!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andeq pc, r2, r0, lsr #3 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ andlt r0, r3, r0, asr #18 │ │ │ │ │ svclt 0x0000bd30 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb776e8 │ │ │ │ │ + bl feb776e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r5], {248} @ 0xf8 │ │ │ │ │ @ instruction: 0x4620447c │ │ │ │ │ @ instruction: 0xf98cf011 │ │ │ │ │ stmdacc r0, {r5, r7, r8, sp, lr} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq r9, r3, r4, lsr #3 │ │ │ │ │ + andeq r9, r3, ip, lsr #3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb77710 │ │ │ │ │ + bl feb77708 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [sl], {248} @ 0xf8 │ │ │ │ │ stmibvs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf011b150 │ │ │ │ │ - blmi 25ebe0 │ │ │ │ │ + blmi 25ebd8 │ │ │ │ │ ldrbtmi r6, [fp], #-2464 @ 0xfffff660 │ │ │ │ │ tstlt r8, ip, lsl r8 │ │ │ │ │ - blx cdc574 │ │ │ │ │ + blx cdc56c │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ @ instruction: 0x4620681c │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq r9, r3, ip, ror r1 │ │ │ │ │ - andeq r8, r3, r6, ror #22 │ │ │ │ │ - andeq r8, r3, r6, asr fp │ │ │ │ │ + andeq r9, r3, r4, lsl #3 │ │ │ │ │ + andeq r8, r3, lr, ror #22 │ │ │ │ │ + andeq r8, r3, lr, asr fp │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb77754 │ │ │ │ │ + bl feb7774c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [sl, #-960] @ 0xfffffc40 │ │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ │ cmplt r0, r8, lsr #19 │ │ │ │ │ @ instruction: 0xf98cf011 │ │ │ │ │ stmibvs r8!, {r0, r1, r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r4, ip, fp, ror r4 │ │ │ │ │ @ instruction: 0xf011b108 │ │ │ │ │ andcs pc, r1, pc, lsl #20 │ │ │ │ │ - blmi 14fa5c │ │ │ │ │ + blmi 14fa54 │ │ │ │ │ ldrbtmi r2, [fp], #-1 │ │ │ │ │ ldclt 0, cr6, [r8, #-112]! @ 0xffffff90 │ │ │ │ │ - andeq r9, r3, r6, lsr r1 │ │ │ │ │ - andeq r8, r3, r0, lsr #22 │ │ │ │ │ - andeq r8, r3, lr, lsl #22 │ │ │ │ │ + andeq r9, r3, lr, lsr r1 │ │ │ │ │ + andeq r8, r3, r8, lsr #22 │ │ │ │ │ + andeq r8, r3, r6, lsl fp │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb77798 │ │ │ │ │ + bl feb77790 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ │ stmibvs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf011b140 │ │ │ │ │ ldmib r4, {r0, r1, r3, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ tstlt r8, r6, lsl #8 │ │ │ │ │ @ instruction: 0xf9f0f011 │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ strtmi r6, [r0], -r4, ror #19 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - strdeq r9, [r3], -r4 │ │ │ │ │ + strdeq r9, [r3], -ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb777cc │ │ │ │ │ + bl feb777c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - blmi 38cc78 │ │ │ │ │ + blmi 38cc70 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf011b108 │ │ │ │ │ - blmi 31eb20 │ │ │ │ │ + blmi 31eb18 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bvs 70ca0c │ │ │ │ │ - blmi 28cb3c │ │ │ │ │ + bvs 70ca04 │ │ │ │ │ + blmi 28cb34 │ │ │ │ │ ldrbtmi r2, [fp], #-513 @ 0xfffffdff │ │ │ │ │ stmib r3, {r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ tstlt r8, r7, lsl #4 │ │ │ │ │ @ instruction: 0xf9caf011 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ cdp2 0, 6, cr15, cr6, cr15, {0} │ │ │ │ │ svclt 0x0000e7f1 │ │ │ │ │ - strheq r9, [r3], -ip │ │ │ │ │ - strheq r9, [r3], -r0 │ │ │ │ │ - andeq r9, r3, r2, lsr #1 │ │ │ │ │ + andeq r9, r3, r4, asr #1 │ │ │ │ │ + strheq r9, [r3], -r8 │ │ │ │ │ + andeq r9, r3, sl, lsr #1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb77820 │ │ │ │ │ + bl feb77818 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - blmi 50d22c │ │ │ │ │ + blmi 50d224 │ │ │ │ │ ldrbtmi r4, [fp], #-1549 @ 0xfffff9f3 │ │ │ │ │ @ instruction: 0xb1086998 │ │ │ │ │ @ instruction: 0xf924f011 │ │ │ │ │ ldrbtmi r4, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ │ ldrdlt r6, [r8, -r8] │ │ │ │ │ @ instruction: 0xb1ab6a1b │ │ │ │ │ strtmi r2, [r0], -r0, lsl #26 │ │ │ │ │ @ instruction: 0x212cbf0c │ │ │ │ │ @ instruction: 0xf00f211c │ │ │ │ │ - blmi 31fd40 │ │ │ │ │ + blmi 31fd38 │ │ │ │ │ strmi r2, [r2], -r0, lsl #2 │ │ │ │ │ - bne 1131848 │ │ │ │ │ + bne 1131840 │ │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ │ stmib r3, {r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ tstlt r8, r7, lsl #2 │ │ │ │ │ @ instruction: 0xf994f011 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ cdp2 0, 3, cr15, cr0, cr15, {0} │ │ │ │ │ svclt 0x0000e7e6 │ │ │ │ │ - andeq r9, r3, r6, rrx │ │ │ │ │ - andeq r9, r3, sl, asr r0 │ │ │ │ │ - andeq r9, r3, ip, lsr r0 │ │ │ │ │ + andeq r9, r3, lr, rrx │ │ │ │ │ + andeq r9, r3, r2, rrx │ │ │ │ │ + andeq r9, r3, r4, asr #32 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a0f8cc │ │ │ │ │ - bmi fe231eec │ │ │ │ │ - blmi fe231f18 │ │ │ │ │ + bmi fe231ee4 │ │ │ │ │ + blmi fe231f10 │ │ │ │ │ addslt r4, r1, sl, ror r4 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930f │ │ │ │ │ stccs 3, cr0, [r0, #-0] │ │ │ │ │ - blmi fe154868 │ │ │ │ │ + blmi fe154860 │ │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ rsble r2, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf8e0f011 │ │ │ │ │ ldrbtmi r4, [fp], #-2944 @ 0xfffff480 │ │ │ │ │ - blcs 3a734 │ │ │ │ │ + blcs 3a72c │ │ │ │ │ adcshi pc, r6, r0 │ │ │ │ │ strble r0, [fp, #-2009]! @ 0xfffff827 │ │ │ │ │ ldrbtmi r4, [fp], #-2941 @ 0xfffff483 │ │ │ │ │ - blcs 3ae44 │ │ │ │ │ + blcs 3ae3c │ │ │ │ │ sbchi pc, r2, r0 │ │ │ │ │ ldmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ tstcs r0, r4, lsr #4 │ │ │ │ │ @ instruction: 0xf7e44640 │ │ │ │ │ - @ instruction: 0xf017ee04 │ │ │ │ │ + @ instruction: 0xf017ee08 │ │ │ │ │ @ instruction: 0x4642ff3b │ │ │ │ │ @ instruction: 0xff6ef017 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ @ instruction: 0xf8df80bd │ │ │ │ │ vst4. {d24,d26,d28,d30}, [pc :64], r0 │ │ │ │ │ ldrbtmi r5, [r8], #2304 @ 0x900 │ │ │ │ │ ldc2 0, cr15, [lr], {21} │ │ │ │ │ @@ -27181,53 +27179,53 @@ │ │ │ │ │ strmi pc, [r0], #3071 @ 0xbff │ │ │ │ │ ldrbtmi r4, [sl], #-2670 @ 0xfffff592 │ │ │ │ │ andpl pc, r0, #8388608 @ 0x800000 │ │ │ │ │ svclt 0x002c4590 │ │ │ │ │ andcs r2, r1, #0, 4 │ │ │ │ │ svclt 0x000c2c00 │ │ │ │ │ @ instruction: 0xf0022300 │ │ │ │ │ - blcs 21338 │ │ │ │ │ - bmi 1a54844 │ │ │ │ │ + blcs 21330 │ │ │ │ │ + bmi 1a5483c │ │ │ │ │ strbmi r4, [r0], -r3, lsr #12 │ │ │ │ │ @ instruction: 0xf502447a │ │ │ │ │ - bmi 19b6b44 │ │ │ │ │ + bmi 19b6b3c │ │ │ │ │ smlatbeq r8, r9, fp, lr │ │ │ │ │ @ instruction: 0xf7fe447a │ │ │ │ │ - bl 25f6dc │ │ │ │ │ + bl 25f6d4 │ │ │ │ │ strbmi r0, [ip, #-1024] @ 0xfffffc00 │ │ │ │ │ andcs fp, r0, #44, 30 @ 0xb0 │ │ │ │ │ cdpcs 2, 0, cr2, cr0, cr1, {0} │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ eorsle r2, r2, r0, lsl #20 │ │ │ │ │ @ instruction: 0x4620495d │ │ │ │ │ @ instruction: 0x46334a5d │ │ │ │ │ @ instruction: 0xf5014479 │ │ │ │ │ ldrbtmi r5, [sl], #-256 @ 0xffffff00 │ │ │ │ │ @ instruction: 0xf7fe1b09 │ │ │ │ │ strmi pc, [r4], #-3019 @ 0xfffff435 │ │ │ │ │ - blmi 1698818 │ │ │ │ │ + blmi 1698810 │ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ orrsle r2, pc, r0, lsl #22 │ │ │ │ │ - blmi 12f30ec │ │ │ │ │ + blmi 12f30e4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 3fa800 │ │ │ │ │ + blls 3fa7f8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andslt r8, r1, r8, lsl #1 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ ldrdhi pc, [r4, #-143] @ 0xffffff71 │ │ │ │ │ ldrbtmi r2, [r8], #513 @ 0x201 │ │ │ │ │ svclt 0x000c2c00 │ │ │ │ │ @ instruction: 0xf0022300 │ │ │ │ │ - blcs 213c0 │ │ │ │ │ + blcs 213b8 │ │ │ │ │ @ instruction: 0x4644d1bb │ │ │ │ │ svclt 0x000c2e00 │ │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ │ - bcs 20fd0 │ │ │ │ │ + bcs 20fc8 │ │ │ │ │ cdpmi 1, 4, cr13, cr9, cr12, {6} │ │ │ │ │ @ instruction: 0xf506447e │ │ │ │ │ adcsmi r5, r4, #0, 12 │ │ │ │ │ ldrtmi sp, [fp], -sl, lsl #4 │ │ │ │ │ @ instruction: 0x46201b31 │ │ │ │ │ @ instruction: 0xf017462a │ │ │ │ │ strmi pc, [r4], #-3995 @ 0xfffff065 │ │ │ │ │ @@ -27249,15 +27247,15 @@ │ │ │ │ │ adcmi r4, r5, #4, 8 @ 0x4000000 │ │ │ │ │ ldmibvs r8!, {r1, r2, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldmdbne r1!, {r1, r3, r5, r8, r9, fp, ip} │ │ │ │ │ stc2l 0, cr15, [sl, #-60]! @ 0xffffffc4 │ │ │ │ │ ldclle 8, cr2, [r5] │ │ │ │ │ ldrbtmi r4, [fp], #-2868 @ 0xfffff4cc │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, fp, sp, lr} │ │ │ │ │ - bmi d14ad4 │ │ │ │ │ + bmi d14acc │ │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, r1, sp, lsr #2 │ │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ │ ldmlt sl, {r0, r4, ip, sp, lr, pc} │ │ │ │ │ @@ -27267,102 +27265,102 @@ │ │ │ │ │ @ instruction: 0xf878f013 │ │ │ │ │ strb r6, [r9, fp, lsr #16] │ │ │ │ │ @ instruction: 0xf44f9b06 │ │ │ │ │ movwls r5, #16640 @ 0x4100 │ │ │ │ │ movwls r9, #15111 @ 0x3b07 │ │ │ │ │ @ instruction: 0x8094f8df │ │ │ │ │ movwls r9, #11016 @ 0x2b08 │ │ │ │ │ - blls 271c6c │ │ │ │ │ - bmi 8f2190 │ │ │ │ │ - blls 2c5498 │ │ │ │ │ + blls 271c64 │ │ │ │ │ + bmi 8f2188 │ │ │ │ │ + blls 2c5490 │ │ │ │ │ movwls r4, #1146 @ 0x47a │ │ │ │ │ @ instruction: 0xf7fe9b0b │ │ │ │ │ @ instruction: 0xf508fb3b │ │ │ │ │ strmi r5, [r0], #768 @ 0x300 │ │ │ │ │ svclt 0x00384598 │ │ │ │ │ stmdbpl r0, {r6, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0034f4bf │ │ │ │ │ @ instruction: 0xf7e5e728 │ │ │ │ │ - svclt 0x0000e848 │ │ │ │ │ - @ instruction: 0x000382bc │ │ │ │ │ + svclt 0x0000e84c │ │ │ │ │ + andeq r8, r3, r4, asr #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r3, r0, ror #31 │ │ │ │ │ - andeq r8, r3, sl, asr #19 │ │ │ │ │ - andeq r8, r3, r2, asr #31 │ │ │ │ │ - @ instruction: 0x00038fb6 │ │ │ │ │ - andeq r3, r2, r0, ror fp │ │ │ │ │ - muleq r3, lr, pc @ │ │ │ │ │ - andeq r8, r3, ip, ror pc │ │ │ │ │ - andeq r3, r2, r0, asr #22 │ │ │ │ │ - andeq r8, r3, r8, asr #30 │ │ │ │ │ - andeq r3, r2, r2, lsl fp │ │ │ │ │ - andeq r8, r3, r8, lsl #18 │ │ │ │ │ - andeq r8, r3, r8, asr #3 │ │ │ │ │ - andeq r8, r3, sl, lsl #30 │ │ │ │ │ - andeq r8, r3, r8, ror #29 │ │ │ │ │ - andeq r8, r3, r2, asr #29 │ │ │ │ │ - muleq r3, r0, r8 │ │ │ │ │ - andeq r8, r3, r6, lsl #29 │ │ │ │ │ - andeq r8, r3, r2, lsr #29 │ │ │ │ │ - andeq r8, r3, r4, ror lr │ │ │ │ │ + andeq r8, r3, r8, ror #31 │ │ │ │ │ + ldrdeq r8, [r3], -r2 │ │ │ │ │ + andeq r8, r3, sl, asr #31 │ │ │ │ │ + @ instruction: 0x00038fbe │ │ │ │ │ + andeq r3, r2, r8, ror fp │ │ │ │ │ + andeq r8, r3, r6, lsr #31 │ │ │ │ │ + andeq r8, r3, r4, lsl #31 │ │ │ │ │ + andeq r3, r2, r8, asr #22 │ │ │ │ │ + andeq r8, r3, r0, asr pc │ │ │ │ │ + andeq r3, r2, sl, lsl fp │ │ │ │ │ + andeq r8, r3, r0, lsl r9 │ │ │ │ │ + ldrdeq r8, [r3], -r0 │ │ │ │ │ + andeq r8, r3, r2, lsl pc │ │ │ │ │ + strdeq r8, [r3], -r0 │ │ │ │ │ + andeq r8, r3, sl, asr #29 │ │ │ │ │ + muleq r3, r8, r8 │ │ │ │ │ + andeq r8, r3, lr, lsl #29 │ │ │ │ │ + andeq r8, r3, sl, lsr #29 │ │ │ │ │ + andeq r8, r3, ip, ror lr │ │ │ │ │ + andeq r8, r3, r2, ror #28 │ │ │ │ │ + andeq r8, r3, sl, lsl r1 │ │ │ │ │ andeq r8, r3, sl, asr lr │ │ │ │ │ - andeq r8, r3, r2, lsl r1 │ │ │ │ │ - andeq r8, r3, r2, asr lr │ │ │ │ │ - andeq r8, r3, r0, lsr lr │ │ │ │ │ - andeq r3, r2, r4, asr #19 │ │ │ │ │ + andeq r8, r3, r8, lsr lr │ │ │ │ │ + andeq r3, r2, ip, asr #19 │ │ │ │ │ vst3.8 {d27-d29}, [pc], ip │ │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ ldrdgt pc, [r0], #-143 @ 0xffffff71 │ │ │ │ │ - blmi 44cb44 │ │ │ │ │ - bls 131d2c │ │ │ │ │ + blmi 44cb3c │ │ │ │ │ + bls 131d24 │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blge 18cdb4 │ │ │ │ │ + blge 18cdac │ │ │ │ │ @ instruction: 0xf7ff9300 │ │ │ │ │ - bmi 2e03b8 │ │ │ │ │ + bmi 2e03b0 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r4, lsl #2 │ │ │ │ │ - bl 15eae0 │ │ │ │ │ + bl 15ead8 │ │ │ │ │ ldrbmi fp, [r0, -r2]! │ │ │ │ │ - svc 0x00e8f7e4 │ │ │ │ │ - andeq r8, r3, r0, lsr #32 │ │ │ │ │ + svc 0x00ecf7e4 │ │ │ │ │ + andeq r8, r3, r8, lsr #32 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r3, r2 │ │ │ │ │ + andeq r8, r3, sl │ │ │ │ │ vst3.8 {d27-d29}, [pc] │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ addlt r4, r3, r3, lsr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2867 @ 0xfffff4cd │ │ │ │ │ ldmpl r3, {r3, sl, fp, ip, pc}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blmi c4cf98 │ │ │ │ │ + blmi c4cf90 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf010b108 │ │ │ │ │ - blmi be0750 │ │ │ │ │ + blmi be0748 │ │ │ │ │ ldmdavs fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - blmi b8f048 │ │ │ │ │ + blmi b8f040 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf010b108 │ │ │ │ │ - bmi b20964 │ │ │ │ │ + bmi b2095c │ │ │ │ │ ldrbtmi r4, [sl], #-2854 @ 0xfffff4da │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r0, asr #2 │ │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ │ - blge 274278 │ │ │ │ │ + blge 274270 │ │ │ │ │ vst1.8 {d20-d22}, [pc :128], r2 │ │ │ │ │ ldrbtmi r5, [lr], #-256 @ 0xffffff00 │ │ │ │ │ ldrtmi r9, [r0], -r0, lsl #6 │ │ │ │ │ @ instruction: 0xf0174c21 │ │ │ │ │ @ instruction: 0xf506fe91 │ │ │ │ │ stmibne r2, {r8, r9, ip, lr} │ │ │ │ │ addsmi r4, sl, #5242880 @ 0x500000 │ │ │ │ │ @@ -27375,40 +27373,40 @@ │ │ │ │ │ ldrle r0, [r9], #-1946 @ 0xfffff866 │ │ │ │ │ strble r0, [sl, #2011] @ 0x7db │ │ │ │ │ ldrbtmi r4, [fp], #-2839 @ 0xfffff4e9 │ │ │ │ │ stmdacs r0, {r3, r4, r6, r7, r8, fp, sp, lr} │ │ │ │ │ stccs 0, cr13, [r0, #-788] @ 0xfffffcec │ │ │ │ │ cdpmi 0, 1, cr13, cr5, cr3, {6} │ │ │ │ │ svcmi 0x00152400 │ │ │ │ │ - ldrbtmi r4, [pc], #-1150 @ 20a3c │ │ │ │ │ + ldrbtmi r4, [pc], #-1150 @ 20a34 │ │ │ │ │ strmi lr, [r4], #-3 │ │ │ │ │ ldmible sl!, {r0, r2, r5, r7, r9, lr} │ │ │ │ │ - blne abb228 │ │ │ │ │ + blne abb220 │ │ │ │ │ @ instruction: 0xf00f1931 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xe7b2dcf5 │ │ │ │ │ @ instruction: 0xff84f012 │ │ │ │ │ strb r6, [r1, r3, lsr #16]! │ │ │ │ │ - svc 0x0072f7e4 │ │ │ │ │ - andeq r7, r3, r2, asr #31 │ │ │ │ │ + svc 0x0076f7e4 │ │ │ │ │ + andeq r7, r3, sl, asr #31 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r3, ip, ror #25 │ │ │ │ │ - ldrdeq r8, [r3], -r8 @ │ │ │ │ │ - ldrdeq r8, [r3], -r8 @ │ │ │ │ │ - andeq r7, r3, lr, lsl #31 │ │ │ │ │ - andeq r8, r3, sl, asr #25 │ │ │ │ │ - andeq r8, r3, r8, lsl #13 │ │ │ │ │ - andeq r8, r3, r8, lsr #25 │ │ │ │ │ - andeq r8, r3, lr, ror #24 │ │ │ │ │ - andeq r8, r3, r0, lsl #25 │ │ │ │ │ - andeq r8, r3, sl, asr ip │ │ │ │ │ + strdeq r8, [r3], -r4 │ │ │ │ │ + andeq r8, r3, r0, ror #13 │ │ │ │ │ + andeq r8, r3, r0, ror #25 │ │ │ │ │ + muleq r3, r6, pc @ │ │ │ │ │ + ldrdeq r8, [r3], -r2 │ │ │ │ │ + muleq r3, r0, r6 │ │ │ │ │ + @ instruction: 0x00038cb0 │ │ │ │ │ + andeq r8, r3, r6, ror ip │ │ │ │ │ + andeq r8, r3, r8, lsl #25 │ │ │ │ │ + andeq r8, r3, r2, ror #24 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb77c98 │ │ │ │ │ + bl feb77c90 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 424a80 │ │ │ │ │ + blmi 424a78 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf010b108 │ │ │ │ │ stcmi 14, cr15, [lr], {235} @ 0xeb │ │ │ │ │ stmdavs r3!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ ldrle r0, [r0], #-1946 @ 0xfffff866 │ │ │ │ │ strle r0, [r5, #-2011] @ 0xfffff825 │ │ │ │ │ ldrbtmi r4, [fp], #-2827 @ 0xfffff4f5 │ │ │ │ │ @@ -27417,93 +27415,93 @@ │ │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ │ @ instruction: 0xb1186998 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ svclt 0x0060f010 │ │ │ │ │ @ instruction: 0xf012bd10 │ │ │ │ │ stmdavs r3!, {r0, r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svclt 0x0000e7ea │ │ │ │ │ - strdeq r8, [r3], -r4 │ │ │ │ │ - andeq r8, r3, r0, ror #11 │ │ │ │ │ - ldrdeq r8, [r3], -sl │ │ │ │ │ - andeq r8, r3, lr, asr #23 │ │ │ │ │ + strdeq r8, [r3], -ip │ │ │ │ │ + andeq r8, r3, r8, ror #11 │ │ │ │ │ + andeq r8, r3, r2, ror #23 │ │ │ │ │ + ldrdeq r8, [r3], -r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb77cf8 │ │ │ │ │ + bl feb77cf0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ │ - blmi 4e0a20 │ │ │ │ │ + blmi 4e0a18 │ │ │ │ │ ldmibvs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf010b108 │ │ │ │ │ - bmi 4605f4 │ │ │ │ │ - blmi 428f1c │ │ │ │ │ + bmi 4605ec │ │ │ │ │ + blmi 428f14 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ @ instruction: 0x601969d0 │ │ │ │ │ - bvs 50cf40 │ │ │ │ │ - blmi 38d130 │ │ │ │ │ + bvs 50cf38 │ │ │ │ │ + blmi 38d128 │ │ │ │ │ ldrbtmi r2, [fp], #-512 @ 0xfffffe00 │ │ │ │ │ stmib r3, {r3, r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ tstlt r8, r7, lsl #4 │ │ │ │ │ @ instruction: 0xff30f010 │ │ │ │ │ ldrbtmi r4, [ip], #-3081 @ 0xfffff3f7 │ │ │ │ │ @ instruction: 0xf0104620 │ │ │ │ │ movwcs pc, #3741 @ 0xe9d @ │ │ │ │ │ ldclt 1, cr6, [r0, #-652] @ 0xfffffd74 │ │ │ │ │ - blx ff1dcb86 │ │ │ │ │ + blx ff1dcb7e │ │ │ │ │ svclt 0x0000e7eb │ │ │ │ │ - muleq r3, r0, fp │ │ │ │ │ - andeq r8, r3, r0, lsl #23 │ │ │ │ │ - andeq r8, r3, r6, ror r5 │ │ │ │ │ - andeq r8, r3, lr, ror #22 │ │ │ │ │ - andeq r8, r3, lr, asr fp │ │ │ │ │ + muleq r3, r8, fp │ │ │ │ │ + andeq r8, r3, r8, lsl #23 │ │ │ │ │ + andeq r8, r3, lr, ror r5 │ │ │ │ │ + andeq r8, r3, r6, ror fp │ │ │ │ │ + andeq r8, r3, r6, ror #22 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb77d6c │ │ │ │ │ + bl feb77d64 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [lr, #-960] @ 0xfffffc40 │ │ │ │ │ ldrbtmi r4, [sp], #-1540 @ 0xfffff9fc │ │ │ │ │ @ instruction: 0xff60f010 │ │ │ │ │ @ instruction: 0xf010b178 │ │ │ │ │ msrlt SPSR_irq, r7 │ │ │ │ │ - blmi 2cd018 │ │ │ │ │ + blmi 2cd010 │ │ │ │ │ andsvs r5, ip, fp, ror #17 │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ @ instruction: 0xf8ccf01a │ │ │ │ │ stmiapl fp!, {r1, r2, r8, r9, fp, lr}^ │ │ │ │ │ stmdacs r0, {r3, r4, sp, lr} │ │ │ │ │ @ instruction: 0xf010d1f6 │ │ │ │ │ @ instruction: 0xf010ff09 │ │ │ │ │ andcs pc, r0, r5, ror #30 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ - andeq r7, r3, r2, ror #27 │ │ │ │ │ + andeq r7, r3, sl, ror #27 │ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb77dbc │ │ │ │ │ + bl feb77db4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0100ff8 │ │ │ │ │ pop {r0, r1, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0104008 │ │ │ │ │ svclt 0x0000bf51 │ │ │ │ │ cmplt r8, r3, lsl #12 │ │ │ │ │ tstcs r0, r0, lsl r4 │ │ │ │ │ streq pc, [ip], #-256 @ 0xffffff00 │ │ │ │ │ andcs r2, r1, r0, lsr #4 │ │ │ │ │ smlabtmi r0, r3, r9, lr │ │ │ │ │ - blmi 15ed5c │ │ │ │ │ + blmi 15ed54 │ │ │ │ │ @ instruction: 0x4770609a │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-464]! @ 0xfffffe30 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ andcs r6, r0, #196608 @ 0x30000 │ │ │ │ │ @ instruction: 0xf1004604 │ │ │ │ │ subvs r0, r2, ip, lsl #10 │ │ │ │ │ adcmi fp, fp, #-1073741812 @ 0xc000000c │ │ │ │ │ @ instruction: 0xf000d004 │ │ │ │ │ stmdavs r1!, {r0, r1, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blx adcc1e │ │ │ │ │ + blx adcc16 │ │ │ │ │ nopcs {0} @ │ │ │ │ │ andpl lr, r0, #196, 18 @ 0x310000 │ │ │ │ │ ldclt 0, cr6, [r8, #-652]! @ 0xfffffd74 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ @@ -27536,80 +27534,80 @@ │ │ │ │ │ adcsmi r8, r9, #248, 6 @ 0xe0000003 │ │ │ │ │ @ instruction: 0xf101d9f7 │ │ │ │ │ @ instruction: 0xf0270747 │ │ │ │ │ adcsmi r0, r9, #1835008 @ 0x1c0000 │ │ │ │ │ @ instruction: 0xf8d0d80e │ │ │ │ │ @ instruction: 0xf0009004 │ │ │ │ │ ldrtmi pc, [r9], -sp, lsl #20 @ │ │ │ │ │ - blx 5dccc0 │ │ │ │ │ + blx 5dccb8 │ │ │ │ │ smlawblt r8, r0, r6, r4 │ │ │ │ │ @ instruction: 0x464a4631 │ │ │ │ │ @ instruction: 0xf7ff4646 │ │ │ │ │ @ instruction: 0xe7e2fa11 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb77ee0 │ │ │ │ │ + bl feb77ed8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ stmdavs r6, {r4, r8, ip, sp, pc}^ │ │ │ │ │ stmdavs r4, {r1, r2, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ ldrtmi r4, [r1], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xffa8f7ff │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4632d0f6 │ │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ │ @ instruction: 0x4620f995 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb77f18 │ │ │ │ │ + bl feb77f10 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ strmi fp, [sp], -r0, lsl #3 │ │ │ │ │ adcmi r6, r9, #4259840 @ 0x410000 │ │ │ │ │ strcs fp, [r0], #-3992 @ 0xfffff068 │ │ │ │ │ ldrmi sp, [r6], -sl, lsl #18 │ │ │ │ │ @ instruction: 0xf7ff1b4f │ │ │ │ │ strmi pc, [r4], -fp, lsl #31 │ │ │ │ │ ldrtmi fp, [sl], -r0, lsr #2 │ │ │ │ │ strtmi r4, [r8], #-1585 @ 0xfffff9cf │ │ │ │ │ @ instruction: 0xf978f7ff │ │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb77f50 │ │ │ │ │ + bl feb77f48 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r8, r0] │ │ │ │ │ ldmdblt r2, {r0, r2, r4, r9, sl, lr} │ │ │ │ │ strtmi r6, [r0], -r4, lsl #16 │ │ │ │ │ @ instruction: 0x460ebd70 │ │ │ │ │ @ instruction: 0xf7ff4611 │ │ │ │ │ @ instruction: 0x4604ff71 │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf95ef7ff │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strb r4, [lr, r4, lsl #12]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb77f88 │ │ │ │ │ + bl feb77f80 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ @ instruction: 0x461db110 │ │ │ │ │ stmdavs r4, {r0, r1, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ │ ldmdane r9, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff4617 │ │ │ │ │ @ instruction: 0x4604ff53 │ │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r9], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7ff4430 │ │ │ │ │ @ instruction: 0x4620f93f │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb77fc4 │ │ │ │ │ + bl feb77fbc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r9, r0]! @ │ │ │ │ │ strvs lr, [r0, #-2513] @ 0xfffff62f │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ andle r2, pc, r0, lsl #16 │ │ │ │ │ stmdavs r4, {r0, r2, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ @@ -27618,15 +27616,15 @@ │ │ │ │ │ rscsle r2, r7, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf97ef7ff │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78008 │ │ │ │ │ + bl feb78000 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb1ba0fe8 │ │ │ │ │ @ instruction: 0x7600e9d2 │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ andsle r2, r1, r0, lsl #16 │ │ │ │ │ stmdavs r4, {r1, r2, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ │ @@ -27636,15 +27634,15 @@ │ │ │ │ │ @ instruction: 0x4632d0f6 │ │ │ │ │ strtmi r4, [r8], #-1593 @ 0xfffff9c7 │ │ │ │ │ @ instruction: 0xf95af7ff │ │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78050 │ │ │ │ │ + bl feb78048 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r0], -r8, lsl #30 │ │ │ │ │ ldrmi sp, [r4], -r2 │ │ │ │ │ stmdavs r6, {r1, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ @@ -27652,51 +27650,51 @@ │ │ │ │ │ mcr2 7, 7, pc, cr12, cr15, {7} @ │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4622d0f6 │ │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ │ @ instruction: 0x4630f937 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78090 │ │ │ │ │ + bl feb78088 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 24e38 │ │ │ │ │ + bcs 24e30 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r0, -r8, lsl #30] │ │ │ │ │ ldrmi sp, [ip], -r2 │ │ │ │ │ stmdavs r7, {r0, r1, r4, r8, fp, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r8, #224]! @ 0xe0 │ │ │ │ │ ldmdane r9, {r1, r2, r3, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff4615 │ │ │ │ │ strmi pc, [r7], -fp, asr #29 │ │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ │ strtmi r4, [r9], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf7ff4430 │ │ │ │ │ @ instruction: 0x4638f915 │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb780d4 │ │ │ │ │ + bl feb780cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r8, r0]! @ │ │ │ │ │ strmi r6, [ip], -r6, asr #16 │ │ │ │ │ ldmdale r1, {r0, r4, r5, r7, r9, lr} │ │ │ │ │ ldmdblt r1, {r0, r1, r4, ip, lr, pc} │ │ │ │ │ strtmi r6, [r8], -r5, lsl #16 │ │ │ │ │ - bne 1dd04b0 │ │ │ │ │ + bne 1dd04a8 │ │ │ │ │ @ instruction: 0xf7ff4631 │ │ │ │ │ strmi pc, [r5], -fp, lsr #29 │ │ │ │ │ rscsle r2, r6, r0, lsl #16 │ │ │ │ │ stmdbne r1, {r1, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8e6f7ff │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ stmdavs r5, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ subvs r2, r2, r0, lsl #4 │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78120 │ │ │ │ │ + bl feb78118 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ biclt r0, r8, r8, ror #31 │ │ │ │ │ ldrmi r6, [r4], -r7, asr #16 │ │ │ │ │ ldmdale r5, {r1, r3, r4, r5, r7, r9, lr} │ │ │ │ │ addmi sp, sl, #23 │ │ │ │ │ svclt 0x0008460d │ │ │ │ │ tstle r1, r6, lsl #16 │ │ │ │ │ @@ -27709,15 +27707,15 @@ │ │ │ │ │ @ instruction: 0xf8bcf7ff │ │ │ │ │ ldcllt 6, cr4, [r8, #192]! @ 0xc0 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #12 │ │ │ │ │ stmdavs r6, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ │ subvs r2, r2, r0, lsl #4 │ │ │ │ │ ldcllt 6, cr4, [r8, #192]! @ 0xc0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78174 │ │ │ │ │ + bl feb7816c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r8, #240] @ 0xf0 │ │ │ │ │ stmdavs r2, {r0, r2, r4, r9, sl, lr}^ │ │ │ │ │ strtmi r4, [r9], #-1548 @ 0xfffff9f4 │ │ │ │ │ ldmdale r5, {r0, r4, r7, r9, lr} │ │ │ │ │ mulsle r6, r4, r2 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ @@ -27731,15 +27729,15 @@ │ │ │ │ │ @ instruction: 0xf890f7ff │ │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #12 │ │ │ │ │ stmdavs r6, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ subvs r2, r2, r0, lsl #4 │ │ │ │ │ ldcllt 6, cr4, [r0, #-192]! @ 0xffffff40 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb781cc │ │ │ │ │ + bl feb781c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ mvnlt r0, r8, ror #31 │ │ │ │ │ stmdavs r3, {r0, r2, r3, r4, r9, sl, lr}^ │ │ │ │ │ strtmi r4, [sl], #-1556 @ 0xfffff9ec │ │ │ │ │ tstle r7, #805306377 @ 0x30000009 │ │ │ │ │ mulsle r8, ip, r2 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ @@ -27754,15 +27752,15 @@ │ │ │ │ │ @ instruction: 0xf862f7ff │ │ │ │ │ ldcllt 6, cr4, [r8, #224]! @ 0xe0 │ │ │ │ │ ldrtmi r2, [r8], -r0, lsl #14 │ │ │ │ │ stmdavs r7, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ │ subvs r2, r3, r0, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r8, #224]! @ 0xe0 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78228 │ │ │ │ │ + bl feb78220 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ tstlt r1, #232, 30 @ 0x3a0 │ │ │ │ │ strvs lr, [r0, #-2513] @ 0xfffff62f │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ andsle r2, ip, r0, lsl #16 │ │ │ │ │ stmdavs r7, {r0, r2, r3, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ stmibne r9!, {r0, r1, r2, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ @@ -27777,15 +27775,15 @@ │ │ │ │ │ @ instruction: 0x4604fdf3 │ │ │ │ │ rscsle r2, r4, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf83ef7ff │ │ │ │ │ strcs lr, [r0], #-2031 @ 0xfffff811 │ │ │ │ │ ldcllt 6, cr4, [r8, #128]! @ 0x80 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78284 │ │ │ │ │ + bl feb7827c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r0], -r8, lsl #30 │ │ │ │ │ ldrmi sp, [r4], -lr │ │ │ │ │ stmdavs r7, {r1, r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ cmnlt r7, sp, lsl #12 │ │ │ │ │ @@ -27800,33 +27798,33 @@ │ │ │ │ │ stc2l 7, cr15, [r4, #1020] @ 0x3fc │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4622d0f4 │ │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ │ strb pc, [pc, pc, lsl #16]! @ │ │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ │ @ instruction: 0x47706818 │ │ │ │ │ - andeq sl, r3, r2, ror #11 │ │ │ │ │ + andeq sl, r3, sl, ror #11 │ │ │ │ │ stmdahi r0, {r3, r8, ip, sp, pc} │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ @ instruction: 0xb3204604 │ │ │ │ │ ldrbeq r8, [fp, r3, asr #16] │ │ │ │ │ strmi sp, [pc], -r3, lsr #8 │ │ │ │ │ @ instruction: 0xf04f1d05 │ │ │ │ │ and r0, r1, r1, lsl #12 │ │ │ │ │ - stmda sl, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - blcs 3f5a4 │ │ │ │ │ + stmda lr, {r2, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + blcs 3f59c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r5, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 3ce30 │ │ │ │ │ + bcs 3ce28 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xb1a268a2 │ │ │ │ │ @ instruction: 0x46204639 │ │ │ │ │ movwcs r4, #1936 @ 0x790 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @@ -27834,37 +27832,37 @@ │ │ │ │ │ pop {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ stmvs r2, {r4, r5, r6, r7, r8, pc} │ │ │ │ │ pop {r1, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x471041f0 │ │ │ │ │ cmplt r3, r3, asr #18 │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ stmdbvs r3!, {r3, r4, r8, r9, sl, lr}^ │ │ │ │ │ - blcs 329c8 │ │ │ │ │ + blcs 329c0 │ │ │ │ │ ldrtmi sp, [r9], -r9, ror #1 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ ldrmi lr, [r8], -r5, ror #15 │ │ │ │ │ svclt 0x0000e7e9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78380 │ │ │ │ │ + bl feb78378 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ strmi fp, [sp], -r0, asr #2 │ │ │ │ │ @ instruction: 0xffaef7ff │ │ │ │ │ tstlt r8, r4, lsl #12 │ │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ │ @ instruction: 0xff48f7fe │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ - blx cd5e6 │ │ │ │ │ + blx cd5de │ │ │ │ │ str pc, [r1, r1, lsl #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb783b4 │ │ │ │ │ + bl feb783ac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - blx cd702 │ │ │ │ │ + blx cd6fa │ │ │ │ │ strtmi pc, [r9], -r1, lsl #10 │ │ │ │ │ @ instruction: 0xff92f7ff │ │ │ │ │ tstlt r8, r4, lsl #12 │ │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ │ @ instruction: 0xff2cf7fe │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ @@ -27874,22 +27872,22 @@ │ │ │ │ │ movtlt r4, #1540 @ 0x604 │ │ │ │ │ strmi r8, [r8], r6, asr #16 │ │ │ │ │ mvnsmi r4, #152043520 @ 0x9100000 │ │ │ │ │ @ instruction: 0x0601f016 │ │ │ │ │ stcne 0, cr13, [r5, #-140] @ 0xffffff74 │ │ │ │ │ streq pc, [r1, -pc, asr #32] │ │ │ │ │ @ instruction: 0xf7e3e001 │ │ │ │ │ - stmdbvc r3!, {r1, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbvc r3!, {r1, r2, r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d5 │ │ │ │ │ svcvc 0x0042e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 44f90 │ │ │ │ │ + blcs 44f88 │ │ │ │ │ stmiavs r3!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ strbmi fp, [sl], -fp, ror #3 │ │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddw.u , , d19 │ │ │ │ │ pop {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ @@ -27911,20 +27909,20 @@ │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ cmnlt r8, #4, 12 @ 0x400000 │ │ │ │ │ bicsmi r8, fp, #4390912 @ 0x430000 │ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ │ strmi sp, [lr], -r5, lsr #32 │ │ │ │ │ @ instruction: 0xf04f1d05 │ │ │ │ │ and r0, r1, r1, lsl #14 │ │ │ │ │ - svc 0x0046f7e3 │ │ │ │ │ - blcs 3f72c │ │ │ │ │ + svc 0x004af7e3 │ │ │ │ │ + blcs 3f724 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r5, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 40fb8 │ │ │ │ │ + bcs 40fb0 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xb1ab6923 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ @ instruction: 0x46034798 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ @@ -27932,37 +27930,37 @@ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ pop {r3, r4, r9, sl, lr} │ │ │ │ │ stmdbvs r2, {r4, r5, r6, r7, r8, pc} │ │ │ │ │ pop {r1, r4, r6, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x471041f0 │ │ │ │ │ ldrmi r4, [r8], -r3, lsl #12 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - blcs 3ba7c │ │ │ │ │ + blcs 3ba74 │ │ │ │ │ strb sp, [r9, r6, ror #3]! │ │ │ │ │ - bcs 3ba00 │ │ │ │ │ + bcs 3b9f8 │ │ │ │ │ @ instruction: 0xe7ebd1f1 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ movtlt r4, #1540 @ 0x604 │ │ │ │ │ strmi r8, [r8], r6, asr #16 │ │ │ │ │ mvnsmi r4, #152043520 @ 0x9100000 │ │ │ │ │ @ instruction: 0x0601f016 │ │ │ │ │ stcne 0, cr13, [r5, #-140] @ 0xffffff74 │ │ │ │ │ streq pc, [r1, -pc, asr #32] │ │ │ │ │ @ instruction: 0xf7e3e001 │ │ │ │ │ - stmdbvc r3!, {r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbvc r3!, {r2, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d5 │ │ │ │ │ svcvc 0x0042e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 450b4 │ │ │ │ │ + blcs 450ac │ │ │ │ │ stmdbvs r3!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ strbmi fp, [sl], -r3, lsl #6 │ │ │ │ │ strtmi r4, [r0], -r1, asr #12 │ │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddw.u , , d19 │ │ │ │ │ pop {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ @@ -27973,36 +27971,36 @@ │ │ │ │ │ rscsle r2, r4, r0, lsl #22 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ @ instruction: 0xf8c9d001 │ │ │ │ │ strbmi r8, [r1], -r0 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ mvnle r2, r0, lsl #28 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ - blcs 3b620 │ │ │ │ │ + blcs 3b618 │ │ │ │ │ @ instruction: 0x4618d1f0 │ │ │ │ │ svclt 0x0000e7dd │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb785a4 │ │ │ │ │ + bl feb7859c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #-240]! @ 0xffffff10 │ │ │ │ │ ldrmi r4, [r6], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xffa4f7ff │ │ │ │ │ cmplt r0, r4, lsl #12 │ │ │ │ │ ldmdavs r5!, {r1, r2, r8, ip, sp, pc} │ │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ @ instruction: 0x4620fe33 │ │ │ │ │ strcs fp, [r0], #-3440 @ 0xfffff290 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x461a4694 │ │ │ │ │ - blx 34d81a │ │ │ │ │ + blx 34d812 │ │ │ │ │ str pc, [pc, r1, lsl #2] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb785e8 │ │ │ │ │ + bl feb785e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r8, r0] │ │ │ │ │ @ instruction: 0xf401fb02 │ │ │ │ │ @ instruction: 0x461e461a │ │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ │ @ instruction: 0x4605ff7f │ │ │ │ │ tstlt r6, r0, asr #2 │ │ │ │ │ @@ -28019,20 +28017,20 @@ │ │ │ │ │ orrlt r4, r8, #5242880 @ 0x500000 │ │ │ │ │ strmi r8, [fp], r7, asr #16 │ │ │ │ │ @ instruction: 0x469a4691 │ │ │ │ │ @ instruction: 0xf01743ff │ │ │ │ │ eorle r0, fp, r1, lsl #14 │ │ │ │ │ @ instruction: 0xf04f1d06 │ │ │ │ │ and r0, r1, r1, lsl #16 │ │ │ │ │ - cdp 7, 6, cr15, cr14, cr3, {7} │ │ │ │ │ - blcs 3f8fc │ │ │ │ │ + cdp 7, 7, cr15, cr2, cr3, {7} │ │ │ │ │ + blcs 3f8f4 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r6, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r6, {r0, r1, r2, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ - blcs 4516c │ │ │ │ │ + blcs 45164 │ │ │ │ │ rsclt sp, r4, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ │ stmiblt ip!, {r2, r3, r5, r7, r8, fp, sp, lr} │ │ │ │ │ mvnslt r6, fp, ror #17 │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ @ instruction: 0xf8cad001 │ │ │ │ │ @@ -28057,20 +28055,20 @@ │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ cmnlt r8, #4, 12 @ 0x400000 │ │ │ │ │ bicsmi r8, fp, #4390912 @ 0x430000 │ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ │ strmi sp, [lr], -r5, lsr #32 │ │ │ │ │ @ instruction: 0xf04f1d05 │ │ │ │ │ and r0, r1, r1, lsl #14 │ │ │ │ │ - cdp 7, 2, cr15, cr2, cr3, {7} │ │ │ │ │ - blcs 3f974 │ │ │ │ │ + cdp 7, 2, cr15, cr6, cr3, {7} │ │ │ │ │ + blcs 3f96c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r5, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 41200 │ │ │ │ │ + bcs 411f8 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xb1ab69e3 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ @ instruction: 0x46034798 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ @@ -28078,34 +28076,34 @@ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ pop {r3, r4, r9, sl, lr} │ │ │ │ │ stmibvs r2, {r4, r5, r6, r7, r8, pc}^ │ │ │ │ │ pop {r1, r4, r6, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x471041f0 │ │ │ │ │ ldrmi r4, [r8], -r3, lsl #12 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - blcs 3b9c4 │ │ │ │ │ + blcs 3b9bc │ │ │ │ │ strb sp, [r9, r6, ror #3]! │ │ │ │ │ - bcs 3b948 │ │ │ │ │ + bcs 3b940 │ │ │ │ │ @ instruction: 0xe7ebd1f1 │ │ │ │ │ @ instruction: 0xd1160793 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb78750 │ │ │ │ │ + bl feb78748 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r1], #-4088 @ 0xfffff008 │ │ │ │ │ @ instruction: 0xf7ff4614 │ │ │ │ │ smlalbtlt pc, r0, r7, sp @ │ │ │ │ │ - b 930568 │ │ │ │ │ + b 930560 │ │ │ │ │ strcc r0, [r1], #-1024 @ 0xfffffc00 │ │ │ │ │ strtmi fp, [r0], #-740 @ 0xfffffd1c │ │ │ │ │ stcmi 8, cr15, [r1], {-0} │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78784 │ │ │ │ │ + bl feb7877c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0120ff0 │ │ │ │ │ tstle r4, r3, lsl #12 │ │ │ │ │ ldrmi r4, [r1], #-1549 @ 0xfffff9f3 │ │ │ │ │ @ instruction: 0xf7ff4614 │ │ │ │ │ cmnlt r0, r9, lsr #27 @ │ │ │ │ │ strtmi r3, [sl], -r1, lsl #24 │ │ │ │ │ @@ -28121,31 +28119,31 @@ │ │ │ │ │ ldrlt sp, [r0, #-279] @ 0xfffffee9 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ tstcc r1, r2, lsl #22 @ │ │ │ │ │ @ instruction: 0xf7ff461c │ │ │ │ │ smlalbblt pc, r0, r7, sp @ │ │ │ │ │ - b 9305e8 │ │ │ │ │ + b 9305e0 │ │ │ │ │ strcc r0, [r1], #-1024 @ 0xfffffc00 │ │ │ │ │ strtmi fp, [r0], #-740 @ 0xfffffd1c │ │ │ │ │ stcmi 8, cr15, [r1], {-0} │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78804 │ │ │ │ │ + bl feb787fc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0130ff0 │ │ │ │ │ tstle r5, r3, lsl #12 │ │ │ │ │ @ instruction: 0xf501fb02 │ │ │ │ │ ldmdbne r9, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ │ stc2l 7, cr15, [r8, #-1020]! @ 0xfffffc04 │ │ │ │ │ stccc 1, cr11, [r1], {112} @ 0x70 │ │ │ │ │ - b 932ecc │ │ │ │ │ + b 932ec4 │ │ │ │ │ ldrtmi r0, [r1], -r0, lsl #8 │ │ │ │ │ rsclt r3, r4, #16777216 @ 0x1000000 │ │ │ │ │ strtmi r1, [r8], -r5, lsl #18 │ │ │ │ │ stcmi 8, cr15, [r1], {5} │ │ │ │ │ ldc2l 7, cr15, [lr], #1016 @ 0x3f8 │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ @@ -28168,62 +28166,62 @@ │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ @ instruction: 0xf7ff1899 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ mcrne 0, 3, sp, cr12, cr8, {7} │ │ │ │ │ andcs lr, r0, lr, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xf811b119 │ │ │ │ │ - bne ff2706a4 │ │ │ │ │ + bne ff27069c │ │ │ │ │ strmi lr, [r8], -r6, ror #11 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ eorsle r2, r1, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb788b4 │ │ │ │ │ + bl feb788ac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdahi r3, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ ldrbeq r4, [fp, r4, lsl #12] │ │ │ │ │ stcne 4, cr13, [r5, #-128] @ 0xffffff80 │ │ │ │ │ streq pc, [r1], -pc, asr #32 │ │ │ │ │ @ instruction: 0xf7e3e001 │ │ │ │ │ - stmdbvc r3!, {r1, r2, r3, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbvc r3!, {r1, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d5 │ │ │ │ │ svcvs 0x0042e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 45458 │ │ │ │ │ - bvs 915ea4 │ │ │ │ │ + blcs 45450 │ │ │ │ │ + bvs 915e9c │ │ │ │ │ strtmi fp, [r0], -fp, lsl #2 │ │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddw.u , , d19 │ │ │ │ │ ldcllt 15, cr8, [r0, #-364]! @ 0xfffffe94 │ │ │ │ │ - blcs 3bf14 │ │ │ │ │ + blcs 3bf0c │ │ │ │ │ pop {r0, r1, r3, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ │ @ instruction: 0x47184070 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ - bvs 1921628 │ │ │ │ │ + bvs 1921620 │ │ │ │ │ @ instruction: 0x4620b11b │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldclt 7, cr4, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78944 │ │ │ │ │ + bl feb7893c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ cmplt r8, r5, lsl #12 │ │ │ │ │ - blx fdf750 │ │ │ │ │ + blx fdf748 │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - blx 1d5f758 │ │ │ │ │ + blx 1d5f750 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ tstlt r8, r5, ror #20 @ │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ @ instruction: 0xf7ffb108 │ │ │ │ │ @ instruction: 0x4770ba3f │ │ │ │ │ ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ │ @@ -28231,57 +28229,57 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ stmdacs r1, {r0, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ andcs sp, r0, r1, lsl #16 │ │ │ │ │ @ instruction: 0x4620bd10 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blt 125f798 │ │ │ │ │ + blt 125f790 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - blx 105f7b0 │ │ │ │ │ + blx 105f7a8 │ │ │ │ │ stmdacc r1, {r3, r8, ip, sp, pc} │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ @ instruction: 0x4620fa35 │ │ │ │ │ - blx 9df7dc │ │ │ │ │ + blx 9df7d4 │ │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ │ ldclt 0, cr7, [r0, #-12] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ - blx 65f800 │ │ │ │ │ + blx 65f7f8 │ │ │ │ │ @ instruction: 0x4620b958 │ │ │ │ │ - blx 55f808 │ │ │ │ │ + blx 55f800 │ │ │ │ │ svclt 0x00982801 │ │ │ │ │ stmdble lr, {sp} │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ff4038 │ │ │ │ │ stmdacc r1, {r0, r1, r2, r9, fp, ip, sp, pc} │ │ │ │ │ rscsle r4, r0, #1342177288 @ 0x50000008 │ │ │ │ │ strtmi r1, [r0], -r9, ror #24 │ │ │ │ │ - blx 45f828 │ │ │ │ │ + blx 45f820 │ │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ │ ldclt 5, cr5, [r8, #-268]! @ 0xfffffef4 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ subsle r2, r0, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78a44 │ │ │ │ │ + bl feb78a3c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf9f2f7ff │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ffd803 │ │ │ │ │ andcs pc, r0, sp, ror #19 │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ @@ -28309,22 +28307,22 @@ │ │ │ │ │ @ instruction: 0x468cb9bb │ │ │ │ │ ldmle r0!, {r0, r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strtmi pc, [r0], -r1, asr #19 │ │ │ │ │ @ instruction: 0xf9b2f7ff │ │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ - bl feb5b870 │ │ │ │ │ + bl feb5b868 │ │ │ │ │ strtmi r0, [r0], -r5, lsl #2 │ │ │ │ │ - blx ffe5f8d8 │ │ │ │ │ + blx ffe5f8d0 │ │ │ │ │ andcs lr, r0, r1, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ suble r2, r6, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb78af0 │ │ │ │ │ + bl feb78ae8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf99cf7ff │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ffd803 │ │ │ │ │ mulcs r0, r7, r9 │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ @@ -28337,15 +28335,15 @@ │ │ │ │ │ addsmi lr, sp, #28 │ │ │ │ │ @ instruction: 0x4619d81a │ │ │ │ │ stmdbcs r1, {r0, r1, r4, fp, ip, sp, lr, pc} │ │ │ │ │ stceq 1, cr15, [r9], {162} @ 0xa2 │ │ │ │ │ svclt 0x00182a20 │ │ │ │ │ svceq 0x0004f1bc │ │ │ │ │ addmi sp, sp, #3981312 @ 0x3cc000 │ │ │ │ │ - blne 129797c │ │ │ │ │ + blne 1297974 │ │ │ │ │ tstcc r1, r0, lsr #12 │ │ │ │ │ @ instruction: 0xff50f7ff │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r1, {r0, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620d9d7 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ stmdblt r6!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @@ -28391,15 +28389,15 @@ │ │ │ │ │ @ instruction: 0xf91af7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 55dbc │ │ │ │ │ + blne 55db4 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -28414,15 +28412,15 @@ │ │ │ │ │ @ instruction: 0xf8ecf7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 55e18 │ │ │ │ │ + blne 55e10 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -28437,15 +28435,15 @@ │ │ │ │ │ @ instruction: 0xf8bef7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 55e74 │ │ │ │ │ + blne 55e6c │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -28460,19 +28458,19 @@ │ │ │ │ │ @ instruction: 0xf890f7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 55ed0 │ │ │ │ │ + blne 55ec8 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78d40 │ │ │ │ │ + bl feb78d38 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46154610 │ │ │ │ │ @ instruction: 0xf870f7ff │ │ │ │ │ stmdale ip, {r0, fp, sp} │ │ │ │ │ teqlt ip, r0, lsl #10 │ │ │ │ │ @@ -28492,15 +28490,15 @@ │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ rscle r4, r9, #-536870903 @ 0xe0000009 │ │ │ │ │ stmibne r0!, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf9e8f7fe │ │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ │ vldmdblt r0!, {d17-d16} │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78db0 │ │ │ │ │ + bl feb78da8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46154610 │ │ │ │ │ @ instruction: 0xf838f7ff │ │ │ │ │ stmdale ip, {r0, fp, sp} │ │ │ │ │ teqlt ip, r0, lsl #10 │ │ │ │ │ @@ -28539,15 +28537,15 @@ │ │ │ │ │ @ instruction: 0xfff2f7fe │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 5600c │ │ │ │ │ + blne 56004 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -28562,15 +28560,15 @@ │ │ │ │ │ @ instruction: 0xffc4f7fe │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 56068 │ │ │ │ │ + blne 56060 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -28585,19 +28583,19 @@ │ │ │ │ │ @ instruction: 0xff96f7fe │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 560c4 │ │ │ │ │ + blne 560bc │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78f34 │ │ │ │ │ + bl feb78f2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46144610 │ │ │ │ │ @ instruction: 0xff76f7fe │ │ │ │ │ stmdale r5, {r0, fp, sp} │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ @@ -28624,19 +28622,19 @@ │ │ │ │ │ @ instruction: 0xff48f7fe │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf0181960 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 56160 │ │ │ │ │ + blne 56158 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb78fd0 │ │ │ │ │ + bl feb78fc8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46144610 │ │ │ │ │ @ instruction: 0xff28f7fe │ │ │ │ │ stmdale r5, {r0, fp, sp} │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ @@ -28644,15 +28642,15 @@ │ │ │ │ │ @ instruction: 0xe7bb4070 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ shadd16mi pc, r1, r9 @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ svclt 0x0000e7b2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb79010 │ │ │ │ │ + bl feb79008 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strmi sp, [r4], -pc │ │ │ │ │ andcc fp, r1, #-2147483610 @ 0x80000026 │ │ │ │ │ @ instruction: 0xf810f7ff │ │ │ │ │ cmplt r0, r5, lsl #12 │ │ │ │ │ @@ -28691,71 +28689,71 @@ │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ @ instruction: 0x462afebd │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ andcs lr, r0, r4, lsr #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb790cc │ │ │ │ │ + bl feb790c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, asr #2 │ │ │ │ │ @ instruction: 0xf7fe4608 │ │ │ │ │ @ instruction: 0x4621f875 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ strmi lr, [r8], -lr, lsl #15 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ stcleq 8, cr15, [r4, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a25 │ │ │ │ │ - blmi 981310 │ │ │ │ │ + blmi 981308 │ │ │ │ │ stcls 4, cr4, [r7, #488] @ 0x1e8 │ │ │ │ │ stccs 8, cr5, [r0, #-844] @ 0xfffffcb4 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ ldmdavs fp, {r8, r9, sl, sp} │ │ │ │ │ @ instruction: 0xf04f9381 │ │ │ │ │ eorle r0, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf44fae01 │ │ │ │ │ ldrtmi r7, [r9], -r0, lsl #4 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - ldmib lr, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib r2!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi sl, [sl], -r8, lsl #23 │ │ │ │ │ tstvc r0, pc, asr #8 @ │ │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ │ - blx ffb5df9e │ │ │ │ │ - blle 46bf48 │ │ │ │ │ + blx ffb5df96 │ │ │ │ │ + blle 46bf40 │ │ │ │ │ andle r5, pc, r7, lsr r4 @ │ │ │ │ │ ldrtmi r1, [r1], -r2, asr #24 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ @ instruction: 0x4605ff79 │ │ │ │ │ strtmi fp, [r0], -r0, asr #2 │ │ │ │ │ mcr2 7, 3, pc, cr10, cr14, {7} @ │ │ │ │ │ stmdacc r1, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ │ movwcs r4, #1064 @ 0x428 │ │ │ │ │ and r7, r0, r3 │ │ │ │ │ - bmi 32b370 │ │ │ │ │ + bmi 32b368 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #23 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r8], -r8, lsl #2 │ │ │ │ │ stcvc 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ strb r4, [r8, r8, lsr #12]! │ │ │ │ │ - ldcl 7, cr15, [r6], {227} @ 0xe3 │ │ │ │ │ - andeq r6, r3, r0, asr sl │ │ │ │ │ + ldcl 7, cr15, [sl], {227} @ 0xe3 │ │ │ │ │ + andeq r6, r3, r8, asr sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r3, r6, ror #19 │ │ │ │ │ + andeq r6, r3, lr, ror #19 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb791ac │ │ │ │ │ + bl feb791a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ rorslt r0, r0 @ │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ mrc2 7, 1, pc, cr12, cr14, {7} │ │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ │ strtmi r1, [r2], -r1, asr #28 │ │ │ │ │ strtmi r2, [r8], -r2, lsl #6 │ │ │ │ │ @@ -28766,15 +28764,15 @@ │ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ │ strtmi r7, [r0], -r3 │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r3, [r0], #-2049 @ 0xfffff7ff │ │ │ │ │ svclt 0x0000e7f5 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb791f8 │ │ │ │ │ + bl feb791f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb1b80ff0 │ │ │ │ │ ldrmi r4, [r6], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7fe4605 │ │ │ │ │ @ instruction: 0x4601fe15 │ │ │ │ │ cdpne 1, 4, cr11, cr1, cr0, {0} │ │ │ │ │ ldclne 6, cr4, [r3], #-136 @ 0xffffff78 │ │ │ │ │ @@ -28785,15 +28783,15 @@ │ │ │ │ │ @ instruction: 0x4620b938 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ stmdacc r1, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrb r4, [r5, r0, lsr #8]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb79244 │ │ │ │ │ + bl feb7923c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4604d018 │ │ │ │ │ bicslt r4, sl, r6, lsl r6 │ │ │ │ │ @ instruction: 0xf7fe460d │ │ │ │ │ strmi pc, [r1], -fp, ror #27 │ │ │ │ │ @@ -28811,15 +28809,15 @@ │ │ │ │ │ ldrb r4, [r5, r8, lsr #8]! │ │ │ │ │ ldc2l 7, cr15, [r0, #1016] @ 0x3f8 │ │ │ │ │ ldmible r5!, {r0, fp, sp}^ │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fe4070 │ │ │ │ │ svclt 0x0000bdc5 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb792ac │ │ │ │ │ + bl feb792a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, ror #3 │ │ │ │ │ @ instruction: 0xf7fe4608 │ │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x2600bf98 │ │ │ │ │ strtmi sp, [r0], -sl, lsl #16 │ │ │ │ │ @@ -28832,64 +28830,64 @@ │ │ │ │ │ strmi pc, [r6], -r5, lsr #27 │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ strmi pc, [r2], -r5, lsr #27 │ │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ │ strmi lr, [r8], -lr, ror #15 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb79300 │ │ │ │ │ + bl feb792f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, asr #2 │ │ │ │ │ @ instruction: 0xf7fd4608 │ │ │ │ │ qsaxmi pc, r1, fp @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ strmi lr, [r8], -lr, lsl #15 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ stcleq 8, cr15, [r4, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a1e │ │ │ │ │ - blmi 7c1544 │ │ │ │ │ + blmi 7c153c │ │ │ │ │ stcls 4, cr4, [r7, #488] @ 0x1e8 │ │ │ │ │ stccs 8, cr5, [r0, #-844] @ 0xfffffcb4 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ ldmdavs fp, {r8, r9, sl, sp} │ │ │ │ │ @ instruction: 0xf04f9381 │ │ │ │ │ eorle r0, r7, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf44fae01 │ │ │ │ │ ldrtmi r7, [r9], -r0, lsl #4 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - stmia r4, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r8, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi sl, [sl], -r8, lsl #23 │ │ │ │ │ tstvc r0, pc, asr #8 @ │ │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ │ - blx ff4de1d0 │ │ │ │ │ - blle 569984 │ │ │ │ │ + blx ff4de1c8 │ │ │ │ │ + blle 56997c │ │ │ │ │ @ instruction: 0xd01354b7 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ @ instruction: 0xff5af7ff │ │ │ │ │ - blmi 2b49b8 │ │ │ │ │ + blmi 2b49b0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe07c1fc │ │ │ │ │ + blls fe07c1f4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ stcvc 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ strb r2, [sp, r0]! │ │ │ │ │ - bl ff2e013c │ │ │ │ │ - andeq r6, r3, ip, lsl r8 │ │ │ │ │ + bl ff3e0134 │ │ │ │ │ + andeq r6, r3, r4, lsr #16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r3, ip, asr #15 │ │ │ │ │ + ldrdeq r6, [r3], -r4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb793c4 │ │ │ │ │ + bl feb793bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ @@ -28913,15 +28911,15 @@ │ │ │ │ │ mcrlt 7, 5, pc, cr14, cr13, {7} @ │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ @ instruction: 0x463afcff │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fd40f8 │ │ │ │ │ svclt 0x0000bea5 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb79444 │ │ │ │ │ + bl feb7943c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ @@ -28945,15 +28943,15 @@ │ │ │ │ │ stcllt 0, cr15, [r8, #92] @ 0x5c │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ @ instruction: 0x463afcbf │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf01740f8 │ │ │ │ │ svclt 0x0000bdbf │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb794c4 │ │ │ │ │ + bl feb794bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @@ -28968,15 +28966,15 @@ │ │ │ │ │ @ instruction: 0xf7fd40f8 │ │ │ │ │ @ instruction: 0x4628be3f │ │ │ │ │ ldc2 7, cr15, [r0], {254} @ 0xfe │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ mrclt 7, 1, APSR_nzcv, cr6, cr13, {7} │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb79520 │ │ │ │ │ + bl feb79518 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @@ -28991,15 +28989,15 @@ │ │ │ │ │ @ instruction: 0xf01740f8 │ │ │ │ │ strtmi fp, [r8], -fp, ror #26 │ │ │ │ │ stc2l 7, cr15, [r2], #-1016 @ 0xfffffc08 │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ stcllt 0, cr15, [r2, #-92]! @ 0xffffffa4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7957c │ │ │ │ │ + bl feb79574 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ tstle r1, r0, lsl #14 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ │ @@ -29011,15 +29009,15 @@ │ │ │ │ │ @ instruction: 0xf7fd40f8 │ │ │ │ │ strtmi fp, [r8], -r9, ror #27 │ │ │ │ │ ldc2 7, cr15, [sl], #-1016 @ 0xfffffc08 │ │ │ │ │ @ instruction: 0x46214632 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ stcllt 7, cr15, [r0, #1012]! @ 0x3f4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb795cc │ │ │ │ │ + bl feb795c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ tstle r1, r0, lsl #14 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ │ @@ -29031,44 +29029,44 @@ │ │ │ │ │ @ instruction: 0xf01740f8 │ │ │ │ │ @ instruction: 0x4628bd1b │ │ │ │ │ ldc2 7, cr15, [r2], {254} @ 0xfe │ │ │ │ │ @ instruction: 0x46214632 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ ldclt 0, cr15, [r2, #-92] @ 0xffffffa4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7961c │ │ │ │ │ + bl feb79614 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdacs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf850d03f │ │ │ │ │ strmi r3, [r4], -r8, lsr #24 │ │ │ │ │ ldrtvc pc, [ip], r0, lsr #11 @ │ │ │ │ │ eorsle r2, r8, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ teqle r0, r8, lsl #22 │ │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ │ ldrmi r4, [r8, pc, lsl #12] │ │ │ │ │ - blle 369c64 │ │ │ │ │ + blle 369c5c │ │ │ │ │ ldccc 1, cr13, [r8], #-40 @ 0xffffffd8 │ │ │ │ │ @ instruction: 0xf0184620 │ │ │ │ │ ldrdlt pc, [r8, -r9]! │ │ │ │ │ strle r0, [lr, #-2041] @ 0xfffff807 │ │ │ │ │ biclt r7, fp, r3, ror r8 │ │ │ │ │ - strle r0, [pc], #-1979 @ 22468 │ │ │ │ │ + strle r0, [pc], #-1979 @ 22460 │ │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ │ teqcc r4, r6 @ @ │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0x46282314 │ │ │ │ │ teqcc r4, r6, asr #17 @ │ │ │ │ │ @ instruction: 0x07babdf8 │ │ │ │ │ ldmdavc r3!, {r1, r4, r5, r6, r7, r8, sl, ip, lr, pc}^ │ │ │ │ │ rscle r2, pc, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0184620 │ │ │ │ │ - blx fec60fc4 │ │ │ │ │ + blx fec60fbc │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ strb r0, [r7, r5, asr #32]! │ │ │ │ │ @ instruction: 0xf0184620 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ strcs sp, [r1, #-493] @ 0xfffffe13 │ │ │ │ │ @ instruction: 0xf04fe7e0 │ │ │ │ │ @ instruction: 0xe7dd35ff │ │ │ │ │ @@ -29090,55 +29088,55 @@ │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf3bfb160 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 q0, d12[7] │ │ │ │ │ @ instruction: 0xf0208f5b │ │ │ │ │ @ instruction: 0xf1a00002 │ │ │ │ │ - blx fec2251c │ │ │ │ │ + blx fec22514 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vsra.u32 , q4, #1 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 q0, d12[7] │ │ │ │ │ stmdacs pc, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} @ │ │ │ │ │ stmdacs r5, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb79734 │ │ │ │ │ + bl feb7972c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r5], r8 │ │ │ │ │ ldmibmi r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ ldrbtmi r4, [r9], #-2960 @ 0xfffff470 │ │ │ │ │ stmiapl fp, {r0, r9, ip, pc}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf850b1d8 │ │ │ │ │ strmi r3, [r4], -ip, lsl #24 │ │ │ │ │ ldrtvc pc, [ip], r0, lsr #11 @ │ │ │ │ │ cdpne 1, 6, cr11, cr11, cr11, {5} │ │ │ │ │ - blcs 406d6c │ │ │ │ │ + blcs 406d64 │ │ │ │ │ ldm pc, {r0, r3, r5, fp, ip, lr, pc}^ @ │ │ │ │ │ eorseq pc, r5, r3, lsl r0 @ │ │ │ │ │ rscseq r0, ip, lr, lsl r0 │ │ │ │ │ rsceq r0, r0, sp, ror #1 │ │ │ │ │ ldrdeq r0, [r8], -r5 @ │ │ │ │ │ eoreq r0, r8, r9, asr #1 │ │ │ │ │ adceq r0, pc, r8, lsr #32 │ │ │ │ │ umulleq r0, r2, r8, r0 │ │ │ │ │ subseq r0, sl, sp, rrx │ │ │ │ │ andcs r0, r0, r4, asr #32 │ │ │ │ │ - blmi 1f74f88 │ │ │ │ │ + blmi 1f74f80 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fc600 │ │ │ │ │ + blls fc5f8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andlt r8, r5, ip, ror #1 │ │ │ │ │ - blls 91d68 │ │ │ │ │ + blls 91d60 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ @ instruction: 0xb127681f │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ stc2 0, cr15, [r4], #20 │ │ │ │ │ strcs fp, [r0, -r0, asr #19] │ │ │ │ │ strtmi r9, [r9], -r2, lsl #20 │ │ │ │ │ ldrdcc pc, [ip, #-134]! @ 0xffffff7a │ │ │ │ │ @@ -29153,27 +29151,27 @@ │ │ │ │ │ @ instruction: 0xf85cf005 │ │ │ │ │ rscle r2, r6, r0, lsl #16 │ │ │ │ │ smladxcs r1, r8, r0, r6 │ │ │ │ │ @ instruction: 0xf3bfe7e4 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ @ instruction: 0xf0238f5b │ │ │ │ │ - blcs 16320c │ │ │ │ │ - blls 96d0c │ │ │ │ │ + blcs 163204 │ │ │ │ │ + blls 96d04 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ vtst.8 d22, d2, d11 │ │ │ │ │ - blcs 3ee54 │ │ │ │ │ + blcs 3ee4c │ │ │ │ │ ldrmi fp, [r3], -r8, lsl #30 │ │ │ │ │ teqcc r0, r6, asr #17 @ │ │ │ │ │ @ instruction: 0xf3bfe7e7 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ @ instruction: 0xf0238f5b │ │ │ │ │ - blcs 163238 │ │ │ │ │ - blls 96ce0 │ │ │ │ │ + blcs 163230 │ │ │ │ │ + blls 96cd8 │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ @ instruction: 0xf0056819 │ │ │ │ │ @ instruction: 0xe7d4fb71 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @@ -29184,39 +29182,39 @@ │ │ │ │ │ adcle r2, sl, r0, lsl #18 │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ stc2l 0, cr15, [ip], #20 │ │ │ │ │ vqshl.u64 d14, d31, #63 @ 0x3f │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ @ instruction: 0xf0238f5b │ │ │ │ │ - blcs 163288 │ │ │ │ │ - blls 96c90 │ │ │ │ │ + blcs 163280 │ │ │ │ │ + blls 96c88 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ │ addlt sp, r9, #149 @ 0x95 │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ stc2 0, cr15, [r0], #-20 @ 0xffffffec │ │ │ │ │ vabdl.u q7, d31, d25 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ @ instruction: 0xf0238f5b │ │ │ │ │ - blcs 1632b4 │ │ │ │ │ + blcs 1632ac │ │ │ │ │ svcge 0x006df47f │ │ │ │ │ vldrne d9, [sl, #-4] │ │ │ │ │ ldmdavs r9, {r0, r9, ip, pc} │ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ │ @ instruction: 0xf5a0af7e │ │ │ │ │ @ instruction: 0xf00570ba │ │ │ │ │ @ instruction: 0xe792fc35 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ movweq pc, #8227 @ 0x2023 @ │ │ │ │ │ @ instruction: 0xf47f2b05 │ │ │ │ │ - blls 8e438 │ │ │ │ │ + blls 8e430 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, sp, lr} │ │ │ │ │ svcge 0x0067f43f │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ @ instruction: 0xf8ecf005 │ │ │ │ │ svclt 0x00181e07 │ │ │ │ │ ldrb r2, [pc, -r1, lsl #14] │ │ │ │ │ @@ -29227,237 +29225,237 @@ │ │ │ │ │ stmib r3, {r1, r2, r3, r6, r8}^ │ │ │ │ │ strb r0, [ip, -r0, lsl #2]! │ │ │ │ │ vldrne d9, [sl, #-4] │ │ │ │ │ ldmdavs fp, {r0, r9, ip, pc} │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ @ instruction: 0xf8d6af4c │ │ │ │ │ andsvs r2, sl, r0, lsr r1 │ │ │ │ │ - blls 9c4b0 │ │ │ │ │ + blls 9c4a8 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ svccs 0x0000681f │ │ │ │ │ svcge 0x0041f43f │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ - blx ffb5e754 │ │ │ │ │ + blx ffb5e74c │ │ │ │ │ smmlar r4, r8, r0, r6 │ │ │ │ │ vldrne d9, [sl, #-4] │ │ │ │ │ ldmdavs pc, {r0, r9, ip, pc} @ │ │ │ │ │ @ instruction: 0xf43f2f00 │ │ │ │ │ @ instruction: 0xf5a0af34 │ │ │ │ │ @ instruction: 0xf00570ba │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0046f47f │ │ │ │ │ - blls 9c410 │ │ │ │ │ + blls 9c408 │ │ │ │ │ andls r1, r1, #1664 @ 0x680 │ │ │ │ │ svccs 0x0000681f │ │ │ │ │ svcge 0x0025f43f │ │ │ │ │ adcsvc pc, sl, r0, lsr #11 │ │ │ │ │ - blx feade78e │ │ │ │ │ + blx feade786 │ │ │ │ │ @ instruction: 0xf7e3e738 │ │ │ │ │ - svclt 0x0000e8e4 │ │ │ │ │ - andeq r6, r3, r6, lsl r4 │ │ │ │ │ + svclt 0x0000e8e8 │ │ │ │ │ + andeq r6, r3, lr, lsl r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r3, r8, asr #7 │ │ │ │ │ + ldrdeq r6, [r3], -r0 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f4f8cc │ │ │ │ │ addlt r4, r2, r2, lsl r9 │ │ │ │ │ @ instruction: 0x46034a12 │ │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf850b1b0 │ │ │ │ │ orrslt r3, fp, ip, lsl #24 │ │ │ │ │ stmdbls r3, {r2, r9, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf7ff9200 │ │ │ │ │ - bmi 322298 │ │ │ │ │ + bmi 322290 │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r6, lsl #2 │ │ │ │ │ - bl 160950 │ │ │ │ │ + bl 160948 │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ @ instruction: 0xe7ee4618 │ │ │ │ │ - stmia lr!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - @ instruction: 0x000361b4 │ │ │ │ │ + ldm r2!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0x000361bc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, r2, r1 │ │ │ │ │ + muleq r3, sl, r1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb799fc │ │ │ │ │ + bl feb799f4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 5a67a4 │ │ │ │ │ - blmi 5cea1c │ │ │ │ │ + bmi 5a679c │ │ │ │ │ + blmi 5cea14 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - ldc 1, cr11, [pc, #256] @ 22918 │ │ │ │ │ + ldc 1, cr11, [pc, #256] @ 22910 │ │ │ │ │ strbtmi r7, [sl], -pc, lsl #22 │ │ │ │ │ stc 1, cr2, [sp, #32] │ │ │ │ │ @ instruction: 0xf7ff7b00 │ │ │ │ │ ldmdblt r0!, {r0, r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ - blmi 335064 │ │ │ │ │ + blmi 33505c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fc8a0 │ │ │ │ │ + blls fc898 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ @ instruction: 0xf85db005 │ │ │ │ │ ldmib sp, {r2, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ strb r0, [pc, r0, lsl #2]! │ │ │ │ │ - ldmda sl!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmda lr!, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ - andeq r6, r3, r0, asr r1 │ │ │ │ │ + andeq r6, r3, r8, asr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r3, r8, lsr #2 │ │ │ │ │ + andeq r6, r3, r0, lsr r1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb79a70 │ │ │ │ │ + bl feb79a68 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 4a6838 │ │ │ │ │ - blmi 4cea88 │ │ │ │ │ + bmi 4a6830 │ │ │ │ │ + blmi 4cea80 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strbtmi fp, [sl], -r8, lsr #3 │ │ │ │ │ @ instruction: 0xf04f2106 │ │ │ │ │ movwls r3, #1023 @ 0x3ff │ │ │ │ │ @ instruction: 0xff7af7ff │ │ │ │ │ stmdals r0, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ - blmi 2750c8 │ │ │ │ │ + blmi 2750c0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7c910 │ │ │ │ │ + blls 7c908 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf04ffb04 │ │ │ │ │ @ instruction: 0xe7ef30ff │ │ │ │ │ - stmda r2, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldrdeq r6, [r3], -ip │ │ │ │ │ + stmda r6, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r6, r3, r4, ror #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strheq r6, [r3], -r8 │ │ │ │ │ + andeq r6, r3, r0, asr #1 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb79ad4 │ │ │ │ │ + bl feb79acc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 52685c │ │ │ │ │ - blmi 54eaf4 │ │ │ │ │ + bmi 526854 │ │ │ │ │ + blmi 54eaec │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x466ab1b0 │ │ │ │ │ @ instruction: 0xf04f2107 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r8, sl, ip, sp}^ │ │ │ │ │ @ instruction: 0xf7ff5500 │ │ │ │ │ orrlt pc, r0, r7, asr #30 │ │ │ │ │ ldrdeq lr, [r0, -sp] │ │ │ │ │ - blmi 2b5134 │ │ │ │ │ + blmi 2b512c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fc978 │ │ │ │ │ + blls fc970 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ @ instruction: 0x4628e7f0 │ │ │ │ │ strb r4, [sp, r9, lsr #12]! │ │ │ │ │ - stmda ip, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r6, r3, r8, ror r0 │ │ │ │ │ + ldmda r0, {r0, r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r6, r3, r0, lsl #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r3, r0, asr r0 │ │ │ │ │ + andeq r6, r3, r8, asr r0 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ addlt r4, r4, r8, lsr #20 │ │ │ │ │ ldrbtmi r4, [sl], #-2856 @ 0xfffff4d8 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ orrslt r0, r0, #0, 6 │ │ │ │ │ mcrrcc 8, 5, pc, r4, cr0 @ │ │ │ │ │ - blcs 534174 │ │ │ │ │ - ldc 0, cr13, [pc, #180] @ 22a1c │ │ │ │ │ + blcs 53416c │ │ │ │ │ + ldc 0, cr13, [pc, #180] @ 22a14 │ │ │ │ │ tstcs r7, sp, lsl fp │ │ │ │ │ strbtmi r4, [lr], -sl, ror #12 │ │ │ │ │ - blvc 5dfa8 │ │ │ │ │ + blvc 5dfa0 │ │ │ │ │ @ instruction: 0xff0af7ff │ │ │ │ │ ldmib sp, {r6, r8, r9, ip, sp, pc}^ │ │ │ │ │ bicsmi r7, r8, #0, 6 │ │ │ │ │ svceq 0x00c54698 │ │ │ │ │ - blvc 61e004 │ │ │ │ │ + blvc 61dffc │ │ │ │ │ @ instruction: 0x46204632 │ │ │ │ │ stc 1, cr2, [sp, #32] │ │ │ │ │ @ instruction: 0xf7ff7b00 │ │ │ │ │ @ instruction: 0x4603fefb │ │ │ │ │ adcsmi fp, r8, #168, 18 @ 0x2a0000 │ │ │ │ │ andeq pc, r1, r5 │ │ │ │ │ movweq lr, #35699 @ 0x8b73 │ │ │ │ │ andcs fp, r0, r8, lsr pc │ │ │ │ │ - blmi 4751f4 │ │ │ │ │ + blmi 4751ec │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fca1c │ │ │ │ │ + blls fca14 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_mon │ │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ │ strdcs r8, [r1], -r0 │ │ │ │ │ ldmib sp, {r4, r5, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ strb r0, [r6, r0, lsl #6]! │ │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ │ ldrtmi r4, [r8], r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7e2e7d6 │ │ │ │ │ - svclt 0x0000efb6 │ │ │ │ │ + svclt 0x0000efba │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - andeq r6, r3, sl │ │ │ │ │ + andeq r6, r3, r2, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, ip, lsr #31 │ │ │ │ │ + @ instruction: 0x00035fb4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb79c00 │ │ │ │ │ + bl feb79bf8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 9e6968 │ │ │ │ │ - blmi a0ec20 │ │ │ │ │ + bmi 9e6960 │ │ │ │ │ + blmi a0ec18 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - ldc 3, cr11, [pc, #384] @ 22b9c │ │ │ │ │ + ldc 3, cr11, [pc, #384] @ 22b94 │ │ │ │ │ tstcs r7, lr, lsl fp │ │ │ │ │ strmi r4, [r5], -sl, ror #12 │ │ │ │ │ - blvc 5e05c │ │ │ │ │ + blvc 5e054 │ │ │ │ │ mrc2 7, 5, pc, cr0, cr15, {7} │ │ │ │ │ ldmib sp, {r3, r5, r8, r9, ip, sp, pc}^ │ │ │ │ │ cdpcs 6, 0, cr4, cr0, cr0, {0} │ │ │ │ │ - vldr d13, [pc, #132] @ 22abc │ │ │ │ │ + vldr d13, [pc, #132] @ 22ab4 │ │ │ │ │ tstcs r8, r9, lsl fp │ │ │ │ │ strtmi r4, [r8], -sl, ror #12 │ │ │ │ │ - blvc 5e078 │ │ │ │ │ + blvc 5e070 │ │ │ │ │ mcr2 7, 5, pc, cr2, cr15, {7} @ │ │ │ │ │ @ instruction: 0x46034631 │ │ │ │ │ ldmdblt fp, {r5, r9, sl, lr}^ │ │ │ │ │ - blmi 5752ac │ │ │ │ │ + blmi 5752a4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fcac4 │ │ │ │ │ + blls fcabc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r2, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ │ andcc lr, r0, #3620864 @ 0x374000 │ │ │ │ │ - bl 1db34e0 │ │ │ │ │ + bl 1db34d8 │ │ │ │ │ andle r0, r6, #33554432 @ 0x2000000 │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ @ instruction: 0xf04fe7ea │ │ │ │ │ @ instruction: 0x460130ff │ │ │ │ │ - bne ff05ca1c │ │ │ │ │ + bne ff05ca14 │ │ │ │ │ tsteq r2, r6, ror #22 │ │ │ │ │ @ instruction: 0xf7e2e7e2 │ │ │ │ │ - svclt 0x0000ef5c │ │ │ │ │ + svclt 0x0000ef60 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - andeq r5, r3, ip, asr #30 │ │ │ │ │ + andeq r5, r3, r4, asr pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, r4, lsl #30 │ │ │ │ │ + andeq r5, r3, ip, lsl #30 │ │ │ │ │ @ instruction: 0xf5a0b3c8 │ │ │ │ │ @ instruction: 0xf1a07cbc │ │ │ │ │ andcs r0, pc, #76, 6 @ 0x30000001 │ │ │ │ │ vabal.u , d15, d0 │ │ │ │ │ ldmda r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmdbcs r8, {r8, r9, sl, fp, ip} │ │ │ │ │ stmda r3, {r2, r8, ip, lr, pc}^ │ │ │ │ │ @@ -29475,153 +29473,153 @@ │ │ │ │ │ andcs sp, r5, #14 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svcne 0x0000e853 │ │ │ │ │ tstle r3, r7, lsl #18 │ │ │ │ │ andcs lr, r0, r3, asr #16 │ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blx 160c8e │ │ │ │ │ + blx 160c86 │ │ │ │ │ ldrsbcc pc, [r4, #-140]! @ 0xffffff74 @ │ │ │ │ │ rscsle r2, r9, r0, lsl #22 │ │ │ │ │ - bl 160c98 │ │ │ │ │ + bl 160c90 │ │ │ │ │ @ instruction: 0x47704718 │ │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb79d34 │ │ │ │ │ + bl feb79d2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8500ff8 │ │ │ │ │ strmi r3, [r4], -r4, lsr #24 │ │ │ │ │ adcsvc pc, ip, #160, 10 @ 0x28000000 │ │ │ │ │ vsra.u64 d11, d19, #1 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 4068c0 │ │ │ │ │ - blcs 2527b8 │ │ │ │ │ + blcs 4068b8 │ │ │ │ │ + blcs 2527b0 │ │ │ │ │ movwcs fp, #7946 @ 0x1f0a │ │ │ │ │ andcs r2, r1, r0, lsl #6 │ │ │ │ │ ldclt 1, cr13, [r0, #-0] │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrne 8, 5, pc, ip, cr4 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andle r2, r1, r7, lsl #18 │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ - blvc 2de1f8 │ │ │ │ │ + blvc 2de1f0 │ │ │ │ │ teqcc r4, r2, asr #17 @ │ │ │ │ │ ldrsbcc pc, [r4, #-130] @ 0xffffff7e @ │ │ │ │ │ - blvc 13de190 │ │ │ │ │ + blvc 13de188 │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ movwcs sp, #33001 @ 0x80e9 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 4, pc, ip, cr4 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ... │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi 12b441c │ │ │ │ │ + bmi 12b4414 │ │ │ │ │ addlt r4, r3, sl, asr #22 │ │ │ │ │ @ instruction: 0x460e447a │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ stmdbcs r0, {r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ │ cmnlt r7, #85 @ 0x55 │ │ │ │ │ vrsubhn.i d4, , q2 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 406958 │ │ │ │ │ - blcs 252850 │ │ │ │ │ + blcs 406950 │ │ │ │ │ + blcs 252848 │ │ │ │ │ @ instruction: 0xf850d149 │ │ │ │ │ @ instruction: 0xf5a03c1c │ │ │ │ │ - blcs 40eec │ │ │ │ │ + blcs 40ee4 │ │ │ │ │ @ instruction: 0xf1a0d043 │ │ │ │ │ @ instruction: 0x46480938 │ │ │ │ │ @ instruction: 0xff02f017 │ │ │ │ │ @ instruction: 0xf898b360 │ │ │ │ │ - bllt fe4eec14 │ │ │ │ │ + bllt fe4eec0c │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ mcrne 15, 0, pc, cr5, cr3, {3} @ │ │ │ │ │ eorsle sp, r5, r3, lsr fp │ │ │ │ │ ldmib r8, {r1, r3, r5, r6, r7, r8, r9, sl, ip}^ │ │ │ │ │ ldmdbne fp, {r1, r2, r3, r6, r8, ip, sp}^ │ │ │ │ │ teqcc r8, r8, asr #17 @ │ │ │ │ │ andeq lr, r1, #67584 @ 0x10800 │ │ │ │ │ teqcs ip, r8, asr #17 @ │ │ │ │ │ ldrtmi lr, [sp], -r0 │ │ │ │ │ - blmi b354f0 │ │ │ │ │ + blmi b354e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7ccac │ │ │ │ │ + blls 7cca4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 123) │ │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ svclt 0x00181e0e │ │ │ │ │ svccs 0x00002601 │ │ │ │ │ @ instruction: 0x2600bf18 │ │ │ │ │ @ instruction: 0xe7e91e75 │ │ │ │ │ ldrsbcc pc, [ip, #-136] @ 0xffffff78 @ │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ - ble ff56a488 │ │ │ │ │ + ble ff56a480 │ │ │ │ │ strbmi lr, [r8], -r7 │ │ │ │ │ mrc2 0, 6, pc, cr14, cr7, {0} │ │ │ │ │ @ instruction: 0xf898bb70 │ │ │ │ │ - blcs 2ec88 │ │ │ │ │ + blcs 2ec80 │ │ │ │ │ @ instruction: 0xf04fd0c4 │ │ │ │ │ @ instruction: 0xe7d535ff │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4669d0f7 │ │ │ │ │ strls r4, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ │ @ instruction: 0xffd8f017 │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ - bls 57064 │ │ │ │ │ + bls 5705c │ │ │ │ │ rscle r2, ip, r0, lsl #20 │ │ │ │ │ ldrsbcc pc, [ip, #-136] @ 0xffffff78 @ │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ - blle ff9aa4cc │ │ │ │ │ + blle ff9aa4c4 │ │ │ │ │ strtmi fp, [sl], -r8, lsl #30 │ │ │ │ │ @ instruction: 0x4629d0b1 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ adcsmi pc, sp, #988 @ 0x3dc │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ ldrtmi fp, [sl], -r8, lsr #30 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ mcrne 15, 0, pc, cr5, cr5, {0} @ │ │ │ │ │ ldrb sp, [r4, r2, lsr #21] │ │ │ │ │ @ instruction: 0xf8882300 │ │ │ │ │ ldr r3, [r5, r1] │ │ │ │ │ - cdp 7, 2, cr15, cr14, cr2, {7} │ │ │ │ │ - muleq r3, r4, sp │ │ │ │ │ + cdp 7, 3, cr15, cr2, cr2, {7} │ │ │ │ │ + muleq r3, ip, sp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, ip, lsl sp │ │ │ │ │ + andeq r5, r3, r4, lsr #26 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi 12b4564 │ │ │ │ │ + bmi 12b455c │ │ │ │ │ addlt r4, r3, sl, asr #22 │ │ │ │ │ @ instruction: 0x460e447a │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ stmdbcs r0, {r1, r2, r3, r4, r5, ip, lr, pc} │ │ │ │ │ cmnlt r7, #85 @ 0x55 │ │ │ │ │ vrsubhn.i d4, , q2 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 406aa0 │ │ │ │ │ - blcs 252998 │ │ │ │ │ + blcs 406a98 │ │ │ │ │ + blcs 252990 │ │ │ │ │ @ instruction: 0xf850d149 │ │ │ │ │ @ instruction: 0xf5a03c18 │ │ │ │ │ - blcs 41034 │ │ │ │ │ + blcs 4102c │ │ │ │ │ @ instruction: 0xf1a0d043 │ │ │ │ │ @ instruction: 0x46480938 │ │ │ │ │ mrc2 0, 2, pc, cr14, cr7, {0} │ │ │ │ │ @ instruction: 0xf898b360 │ │ │ │ │ orrslt r3, r3, #1 │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ @@ -29629,84 +29627,84 @@ │ │ │ │ │ eorsle sp, r5, r3, lsr fp │ │ │ │ │ ldmib r8, {r1, r3, r5, r6, r7, r8, r9, sl, ip}^ │ │ │ │ │ ldmdbne fp, {r1, r2, r3, r6, r8, ip, sp}^ │ │ │ │ │ teqcc r8, r8, asr #17 @ │ │ │ │ │ andeq lr, r1, #67584 @ 0x10800 │ │ │ │ │ teqcs ip, r8, asr #17 @ │ │ │ │ │ ldrtmi lr, [sp], -r0 │ │ │ │ │ - blmi b35638 │ │ │ │ │ + blmi b35630 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7cdf4 │ │ │ │ │ + blls 7cdec │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 123) │ │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ svclt 0x00181e0e │ │ │ │ │ svccs 0x00002601 │ │ │ │ │ @ instruction: 0x2600bf18 │ │ │ │ │ @ instruction: 0xe7e91e75 │ │ │ │ │ ldrdcc pc, [r0, #-136]! @ 0xffffff78 │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ - ble ff56a5d0 │ │ │ │ │ + ble ff56a5c8 │ │ │ │ │ strbmi lr, [r8], -r7 │ │ │ │ │ mrc2 0, 1, pc, cr10, cr7, {0} │ │ │ │ │ @ instruction: 0xf898bb70 │ │ │ │ │ - blcs 2edd0 │ │ │ │ │ + blcs 2edc8 │ │ │ │ │ @ instruction: 0xf04fd1c4 │ │ │ │ │ @ instruction: 0xe7d535ff │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4669d0f7 │ │ │ │ │ strls r4, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ │ @ instruction: 0xff18f017 │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ - bls 571ac │ │ │ │ │ + bls 571a4 │ │ │ │ │ rscle r2, ip, r0, lsl #20 │ │ │ │ │ ldrdcc pc, [r0, #-136]! @ 0xffffff78 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ - blle ff9aa614 │ │ │ │ │ + blle ff9aa60c │ │ │ │ │ strtmi fp, [sl], -r8, lsl #30 │ │ │ │ │ @ instruction: 0x4629d0b1 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ adcsmi pc, sp, #19, 30 @ 0x4c │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ ldrtmi fp, [sl], -r8, lsr #30 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ cdpne 14, 0, cr15, cr5, cr5, {5} │ │ │ │ │ ldrb sp, [r4, r2, lsr #21] │ │ │ │ │ @ instruction: 0xf8882301 │ │ │ │ │ ldr r3, [r5, r1] │ │ │ │ │ - stc 7, cr15, [sl, #904] @ 0x388 │ │ │ │ │ - andeq r5, r3, ip, asr #24 │ │ │ │ │ + stc 7, cr15, [lr, #904] @ 0x388 │ │ │ │ │ + andeq r5, r3, r4, asr ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r5, [r3], -r4 │ │ │ │ │ + ldrdeq r5, [r3], -ip │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi df46a8 │ │ │ │ │ + bmi df46a0 │ │ │ │ │ addlt r4, r2, r7, lsr fp │ │ │ │ │ @ instruction: 0x4605447a │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ strmi sp, [pc], -r2, asr #32 │ │ │ │ │ subsle r2, fp, r0, lsl #18 │ │ │ │ │ mvnlt r2, #1 │ │ │ │ │ @ instruction: 0xf1a52400 │ │ │ │ │ strtmi r0, [r1], -ip, asr #16 │ │ │ │ │ - bcc 1efb8 │ │ │ │ │ + bcc 1efb0 │ │ │ │ │ and r4, r2, r9, ror #13 │ │ │ │ │ adcsmi r4, r4, #34603008 @ 0x2100000 │ │ │ │ │ vsubl.u , d15, d23 │ │ │ │ │ @ instruction: 0xf8d88f5b │ │ │ │ │ vaddl.u , d15, d0 │ │ │ │ │ - blcs 246c00 │ │ │ │ │ - bne 1cd7314 │ │ │ │ │ + blcs 246bf8 │ │ │ │ │ + bne 1cd730c │ │ │ │ │ @ instruction: 0xf5b24628 │ │ │ │ │ ldrtmi r5, [r9], #-3840 @ 0xfffff100 │ │ │ │ │ @ instruction: 0xf44fbf28 │ │ │ │ │ @ instruction: 0xf7ff5200 │ │ │ │ │ stmdacs r0, {r0, r2, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdane r4!, {r3, r6, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ tstle r0, r6, ror #25 │ │ │ │ │ @@ -29718,35 +29716,35 @@ │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ stmdacs r0, {r0, r1, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ streq sp, [r3, r1, lsl #26] │ │ │ │ │ adcsmi sp, r4, #212, 8 @ 0xd4000000 │ │ │ │ │ @ instruction: 0xf855d004 │ │ │ │ │ @ instruction: 0xf5a53c44 │ │ │ │ │ @ instruction: 0xb18372bc │ │ │ │ │ - blx fec29d68 │ │ │ │ │ + blx fec29d60 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ - blmi 435734 │ │ │ │ │ + blmi 43572c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7cf60 │ │ │ │ │ + blls 7cf58 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ │ vqshl.u64 q4, q8, #63 @ 0x3f │ │ │ │ │ @ instruction: 0xf8558f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 406c80 │ │ │ │ │ + blcs 406c78 │ │ │ │ │ movwcs fp, #24324 @ 0x5f04 │ │ │ │ │ teqcc r4, r2, asr #17 @ │ │ │ │ │ @ instruction: 0xf04fe7e2 │ │ │ │ │ @ instruction: 0xe7d032ff │ │ │ │ │ strb r4, [r1, r8, lsl #12]! │ │ │ │ │ - stc 7, cr15, [ip, #-904] @ 0xfffffc78 │ │ │ │ │ - andeq r5, r3, r4, lsl #22 │ │ │ │ │ + ldc 7, cr15, [r0, #-904] @ 0xfffffc78 │ │ │ │ │ + andeq r5, r3, ip, lsl #22 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, r8, ror #20 │ │ │ │ │ + andeq r5, r3, r0, ror sl │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ addlt r4, r7, sl, asr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2906 @ 0xfffff4a6 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @@ -29756,24 +29754,24 @@ │ │ │ │ │ @ instruction: 0xf5a04604 │ │ │ │ │ @ instruction: 0xb1b376bc │ │ │ │ │ ldrsbcc pc, [r0, #-134] @ 0xffffff7a @ │ │ │ │ │ @ instruction: 0xf1a0b19b │ │ │ │ │ @ instruction: 0xf3bf074c │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 406cec │ │ │ │ │ - blcs 252be4 │ │ │ │ │ + blcs 406ce4 │ │ │ │ │ + blcs 252bdc │ │ │ │ │ vaddw.u , , d7 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 246d00 │ │ │ │ │ + blcs 246cf8 │ │ │ │ │ andcs sp, r0, sp │ │ │ │ │ - blmi 11f58bc │ │ │ │ │ + blmi 11f58b4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17d00c │ │ │ │ │ + blls 17d004 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle lr, r0, lsl #6 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1a08ff0 │ │ │ │ │ @ instruction: 0x460d0838 │ │ │ │ │ @ instruction: 0xf0174640 │ │ │ │ │ stmiblt r0!, {r0, r1, r2, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -29786,31 +29784,31 @@ │ │ │ │ │ strtmi sp, [r9], -r7, ror #2 │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ andcs r4, r1, r8, lsl r7 │ │ │ │ │ @ instruction: 0x4640e7d6 │ │ │ │ │ stc2 0, cr15, [r4, #-92]! @ 0xffffffa4 │ │ │ │ │ cmple r7, r0, lsl #16 │ │ │ │ │ - blcs 411c4 │ │ │ │ │ + blcs 411bc │ │ │ │ │ andls sp, r3, sp, asr #1 │ │ │ │ │ strbmi sl, [r0], -r3, lsl #18 │ │ │ │ │ mcr2 0, 0, pc, cr10, cr7, {0} @ │ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ │ - blls 117320 │ │ │ │ │ + blls 117318 │ │ │ │ │ sbcle r2, r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf04fab04 │ │ │ │ │ @ instruction: 0xf04f0b00 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, ip, sp}^ │ │ │ │ │ and r3, r2, r0, lsl #10 │ │ │ │ │ ldrbmi r9, [fp, #-2819] @ 0xfffff4fd │ │ │ │ │ vtbl.8 d13, {d15-d16}, d20 │ │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ tstle sp, r8, lsl #22 │ │ │ │ │ - bl 289844 │ │ │ │ │ + bl 28983c │ │ │ │ │ @ instruction: 0xf8d6010b │ │ │ │ │ strtmi r3, [r0], -r0, ror #2 │ │ │ │ │ andeq lr, fp, #165888 @ 0x28800 │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ strmi fp, [r3], #4040 @ 0xfc8 │ │ │ │ │ smlattle pc, r8, ip, sp │ │ │ │ │ tstcs r6, r0, lsl #20 │ │ │ │ │ @@ -29832,30 +29830,30 @@ │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr4 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x00042b0f │ │ │ │ │ @ instruction: 0xf8c62305 │ │ │ │ │ @ instruction: 0xe7783134 │ │ │ │ │ rsbsvc r2, r3, r1, lsl #6 │ │ │ │ │ @ instruction: 0xf7e2e78a │ │ │ │ │ - @ instruction: 0xf04fec4c │ │ │ │ │ + @ instruction: 0xf04fec50 │ │ │ │ │ @ instruction: 0xe7d832ff │ │ │ │ │ - andeq r5, r3, sl, lsl #20 │ │ │ │ │ + andeq r5, r3, r2, lsl sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000359bc │ │ │ │ │ - andeq r5, r3, lr, lsl #19 │ │ │ │ │ + andeq r5, r3, r4, asr #19 │ │ │ │ │ + muleq r3, r6, r9 │ │ │ │ │ ldrlt fp, [r8, #-944]! @ 0xfffffc50 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ @ instruction: 0xf5a04604 │ │ │ │ │ vsli.64 d7, d28, #63 @ 0x3f │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 406e54 │ │ │ │ │ - blcs 252d4c │ │ │ │ │ + blcs 406e4c │ │ │ │ │ + blcs 252d44 │ │ │ │ │ stmdavc fp!, {r1, r3, r4, r8, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf8d5b9e3 │ │ │ │ │ tstlt r3, r8, asr r1 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ movwcs fp, #416 @ 0x1a0 │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ stmib r5, {r0, r1, r3, r5, r6, ip, sp, lr}^ │ │ │ │ │ @@ -29868,15 +29866,15 @@ │ │ │ │ │ ldc2 0, cr15, [r0], {23} │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ @ instruction: 0xf7ff2101 │ │ │ │ │ ldrb pc, [lr, r3, lsl #30] @ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7a340 │ │ │ │ │ + bl feb7a338 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5a00ff0 │ │ │ │ │ @ instruction: 0x460475bc │ │ │ │ │ @ instruction: 0xffbaf7ff │ │ │ │ │ ldrsbcc pc, [r0, #-133]! @ 0xffffff7b @ │ │ │ │ │ strtmi fp, [r0], -fp, lsl #2 │ │ │ │ │ @ instruction: 0xf1a44798 │ │ │ │ │ @@ -29886,19 +29884,19 @@ │ │ │ │ │ @ instruction: 0xf7fdfa5d │ │ │ │ │ @ instruction: 0x4629ffb3 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ ldmdalt ip!, {r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrb fp, [sp, r0, lsl #2] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7a388 │ │ │ │ │ + bl feb7a380 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0x461fd050 │ │ │ │ │ - blcs 49db0 │ │ │ │ │ + blcs 49da8 │ │ │ │ │ svccs 0x0000bf18 │ │ │ │ │ ldrmi sp, [r6], -sl, asr #32 │ │ │ │ │ andcc lr, r8, #3620864 @ 0x374000 │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ suble r2, r3, r0, lsl #22 │ │ │ │ │ andcc lr, sl, #3620864 @ 0x374000 │ │ │ │ │ eorsle r4, pc, r3, lsl r3 @ │ │ │ │ │ @@ -29916,76 +29914,76 @@ │ │ │ │ │ msrlt CPSR_, #3719168 @ 0x38c000 │ │ │ │ │ @ instruction: 0xf5044631 │ │ │ │ │ @ instruction: 0xf01770a0 │ │ │ │ │ ldrsblt pc, [r0, #185]! @ 0xb9 @ │ │ │ │ │ strtmi r9, [r8], -r6, lsl #22 │ │ │ │ │ cmpcc r8, r4, asr #17 @ │ │ │ │ │ @ instruction: 0xf8c49b07 │ │ │ │ │ - blls 22f7c0 │ │ │ │ │ + blls 22f7b8 │ │ │ │ │ msrcc SPSR_fs, r4, asr #17 │ │ │ │ │ @ instruction: 0xf8c49b09 │ │ │ │ │ - blls 2af74c │ │ │ │ │ + blls 2af744 │ │ │ │ │ cmpcc ip, r4, asr #17 @ │ │ │ │ │ @ instruction: 0xf8c49b0b │ │ │ │ │ - blls 32f798 │ │ │ │ │ + blls 32f790 │ │ │ │ │ msrcc SPSR_s, r4, asr #17 │ │ │ │ │ @ instruction: 0xf8c49b0d │ │ │ │ │ - blls 3af7c4 │ │ │ │ │ + blls 3af7bc │ │ │ │ │ cmpvc r4, r4, asr #17 @ │ │ │ │ │ cmncc r4, r4, asr #17 @ │ │ │ │ │ @ instruction: 0x4628bdf8 │ │ │ │ │ @ instruction: 0xff82f7ff │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7a444 │ │ │ │ │ + bl feb7a43c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8671ac │ │ │ │ │ - blmi 88f468 │ │ │ │ │ + bmi 8671a4 │ │ │ │ │ + blmi 88f460 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4604b338 │ │ │ │ │ stc2 0, cr15, [r6, #16] │ │ │ │ │ stmdage r1, {r1, r2, r9, sl, lr} │ │ │ │ │ strls r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ │ ldc2l 7, cr15, [r8], #-1012 @ 0xfffffc0c │ │ │ │ │ strls sl, [r2, #-2050] @ 0xfffff7fe │ │ │ │ │ ldc2l 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ │ strls sl, [r3, #-2051] @ 0xfffff7fd │ │ │ │ │ ldc2l 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ │ strls sl, [r4, #-2052] @ 0xfffff7fc │ │ │ │ │ stc2l 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ │ - blcs eac58 │ │ │ │ │ - blmi 4d92cc │ │ │ │ │ + blcs eac50 │ │ │ │ │ + blmi 4d92c4 │ │ │ │ │ @ instruction: 0xf853447b │ │ │ │ │ cmplt r3, r6, lsr #32 │ │ │ │ │ @ instruction: 0x46054798 │ │ │ │ │ @ instruction: 0x4622b138 │ │ │ │ │ @ instruction: 0xf7ff210b │ │ │ │ │ ldmdblt r8, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ strcs pc, [r0, #-3909] @ 0xfffff0bb │ │ │ │ │ - blmi 235adc │ │ │ │ │ + blmi 235ad4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17d324 │ │ │ │ │ + blls 17d31c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ andlt r4, r6, r8, lsr #12 │ │ │ │ │ @ instruction: 0xf7e2bd70 │ │ │ │ │ - svclt 0x0000eb3c │ │ │ │ │ - andeq r5, r3, r8, lsl #14 │ │ │ │ │ + svclt 0x0000eb40 │ │ │ │ │ + andeq r5, r3, r0, lsl r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, ip, ror #10 │ │ │ │ │ - andeq r5, r3, r4, lsr #13 │ │ │ │ │ + andeq r5, r3, r4, ror r5 │ │ │ │ │ + andeq r5, r3, ip, lsr #13 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - bmi 1db4b48 │ │ │ │ │ + bmi 1db4b40 │ │ │ │ │ addlt r4, r7, r6, ror fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ strmi r8, [lr], -r8, lsr #1 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ @@ -29995,59 +29993,59 @@ │ │ │ │ │ stmdaeq ip, {r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x00182b0f │ │ │ │ │ @ instruction: 0xf0402b08 │ │ │ │ │ @ instruction: 0xf8d78092 │ │ │ │ │ - blcs 2f8ac │ │ │ │ │ + blcs 2f8a4 │ │ │ │ │ addhi pc, sp, r0 │ │ │ │ │ ldrsbcc pc, [r0, #-135] @ 0xffffff79 @ │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ vaddl.u q4, d31, d8 │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 2470c4 │ │ │ │ │ + blcs 2470bc │ │ │ │ │ ldmdavc fp!, {r0, r1, r2, r3, r4, r5, r6, r8, ip, lr, pc}^ │ │ │ │ │ ldmdbeq r8!, {r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ strbmi r8, [r8], -r8, lsl #1 │ │ │ │ │ - blx 145f3ca │ │ │ │ │ + blx 145f3c2 │ │ │ │ │ @ instruction: 0xf0c042a8 │ │ │ │ │ @ instruction: 0x46488095 │ │ │ │ │ - blx 12df3d6 │ │ │ │ │ + blx 12df3ce │ │ │ │ │ rsble r2, lr, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ adcmi pc, r8, #70656 @ 0x11400 │ │ │ │ │ strbmi sp, [r8], -r9, ror #6 │ │ │ │ │ - blx f5f3ea │ │ │ │ │ + blx f5f3e2 │ │ │ │ │ strbmi r4, [r8], -r8, lsr #5 │ │ │ │ │ addshi pc, r1, r0, lsl #1 │ │ │ │ │ movwls r2, #13056 @ 0x3300 │ │ │ │ │ - blx d5f3fa │ │ │ │ │ + blx d5f3f2 │ │ │ │ │ strmi sl, [r3], r3, lsl #18 │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ pkhtbmi pc, r2, r5, asr #24 @ │ │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ │ - blcs 49fbc │ │ │ │ │ - bl fe997500 │ │ │ │ │ + blcs 49fb4 │ │ │ │ │ + bl fe9974f8 │ │ │ │ │ ldrbmi r0, [fp, #-2827] @ 0xfffff4f5 │ │ │ │ │ @ instruction: 0xf8cdd904 │ │ │ │ │ @ instruction: 0xf1bbb00c │ │ │ │ │ eorsle r0, r3, r0, lsl #30 │ │ │ │ │ stmib sp, {r2, r8, r9, fp, sp, pc}^ │ │ │ │ │ @ instruction: 0xf04f6500 │ │ │ │ │ ldrmi r0, [sp], -r0, lsl #22 │ │ │ │ │ - blls 11b3dc │ │ │ │ │ + blls 11b3d4 │ │ │ │ │ eorle r4, r7, #650117120 @ 0x26c00000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ tstle pc, r8, lsl #22 │ │ │ │ │ - bl 2c9bf8 │ │ │ │ │ + bl 2c9bf0 │ │ │ │ │ @ instruction: 0xf8d7010b │ │ │ │ │ @ instruction: 0x4620315c │ │ │ │ │ andeq lr, fp, #165888 @ 0x28800 │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ strmi fp, [r3], #4040 @ 0xfc8 │ │ │ │ │ tstle r1, r7, ror #25 │ │ │ │ │ tstcs r6, sl, lsr #12 │ │ │ │ │ @@ -30068,141 +30066,141 @@ │ │ │ │ │ ldmdblt r3, {r2, r4, r5, r8, ip, sp}^ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr4 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x00042b0f │ │ │ │ │ @ instruction: 0xf8c72305 │ │ │ │ │ andcs r3, r0, r4, lsr r1 │ │ │ │ │ - blmi 735cd4 │ │ │ │ │ + blmi 735ccc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 17d4d0 │ │ │ │ │ + blls 17d4c8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1280300 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46488ff0 │ │ │ │ │ - blx ff7df4d8 │ │ │ │ │ + blx ff7df4d0 │ │ │ │ │ ldmdavc fp!, {r3, r4, r7, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ @ instruction: 0x4648af70 │ │ │ │ │ - blx ff5df4e8 │ │ │ │ │ + blx ff5df4e0 │ │ │ │ │ movwcs fp, #272 @ 0x110 │ │ │ │ │ @ instruction: 0xe768707b │ │ │ │ │ - blcs 41684 │ │ │ │ │ + blcs 4167c │ │ │ │ │ @ instruction: 0xe764d1df │ │ │ │ │ strbmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx ff5df500 │ │ │ │ │ + blx ff5df4f8 │ │ │ │ │ strmi lr, [r1], -r5, ror #14 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r2, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrb sp, [r2, r5, ror #3] │ │ │ │ │ @ instruction: 0xf0174648 │ │ │ │ │ @ instruction: 0x4603fa99 │ │ │ │ │ eorsvs r2, r3, r1 │ │ │ │ │ @ instruction: 0xf7e2e7cc │ │ │ │ │ - @ instruction: 0xf04fea40 │ │ │ │ │ + @ instruction: 0xf04fea44 │ │ │ │ │ @ instruction: 0xe7a832ff │ │ │ │ │ - andeq r5, r3, r0, ror #12 │ │ │ │ │ + andeq r5, r3, r8, ror #12 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r5, [r3], -r8 │ │ │ │ │ + andeq r5, r3, r0, lsl #10 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi 14f4d40 │ │ │ │ │ + bmi 14f4d38 │ │ │ │ │ addlt r4, r3, r3, asr fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ strmi r8, [pc], -r3, lsl #1 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ rsbsle r2, sp, r0, lsl #18 │ │ │ │ │ @ instruction: 0xf5a04604 │ │ │ │ │ @ instruction: 0xf3bf78bc │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 40728c │ │ │ │ │ - blcs 253184 │ │ │ │ │ + blcs 407284 │ │ │ │ │ + blcs 25317c │ │ │ │ │ @ instruction: 0xf8d8d170 │ │ │ │ │ - blcs 2fa9c │ │ │ │ │ + blcs 2fa94 │ │ │ │ │ @ instruction: 0xf8d8d06c │ │ │ │ │ - blcs 2fa74 │ │ │ │ │ + blcs 2fa6c │ │ │ │ │ vmla.i , , d24[0] │ │ │ │ │ @ instruction: 0xf8508f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 2472b0 │ │ │ │ │ + blcs 2472a8 │ │ │ │ │ @ instruction: 0xf898d160 │ │ │ │ │ @ instruction: 0xf1a03001 │ │ │ │ │ - blcs 24e30 │ │ │ │ │ + blcs 24e28 │ │ │ │ │ @ instruction: 0x4630d134 │ │ │ │ │ - blx 16df5b4 │ │ │ │ │ + blx 16df5ac │ │ │ │ │ movtle r4, #12968 @ 0x32a8 │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4630d050 │ │ │ │ │ - blx 145f5c8 │ │ │ │ │ + blx 145f5c0 │ │ │ │ │ movtle r4, #45736 @ 0xb2a8 │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ strmi pc, [r1], r7, asr #20 │ │ │ │ │ teqle r8, r0, lsl #16 │ │ │ │ │ andls r4, r0, r9, ror #12 │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ strmi pc, [r1], -r5, ror #22 │ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ │ - bcs 49d90 │ │ │ │ │ + bcs 49d88 │ │ │ │ │ @ instruction: 0x4620d03a │ │ │ │ │ ldrsbcc pc, [ip, #-136] @ 0xffffff78 @ │ │ │ │ │ mcrne 7, 0, r4, cr4, cr8, {4} │ │ │ │ │ teqle sp, r4, lsr fp │ │ │ │ │ - blmi 9b5e40 │ │ │ │ │ + blmi 9b5e38 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7d614 │ │ │ │ │ + blls 7d60c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle pc, r0, lsl #6 │ │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ msrlt CPSR_, #241664 @ 0x3b000 │ │ │ │ │ mulcc r1, r8, r8 │ │ │ │ │ sbcle r2, r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ @ instruction: 0xb1a8fa33 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ andcc pc, r1, r8, lsl #17 │ │ │ │ │ - blx 5df63c │ │ │ │ │ + blx 5df634 │ │ │ │ │ adcsle r4, fp, #168, 4 @ 0x8000000a │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx cdf648 │ │ │ │ │ + blx cdf640 │ │ │ │ │ @ instruction: 0x4630e7b6 │ │ │ │ │ @ instruction: 0xf017462c │ │ │ │ │ strbmi pc, [sp, #-2555] @ 0xfffff605 @ │ │ │ │ │ strbmi fp, [ip], -r8, lsr #30 │ │ │ │ │ @ instruction: 0xe7cf6038 │ │ │ │ │ mulcc r1, r8, r8 │ │ │ │ │ adcle r2, r4, r0, lsl #22 │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 2360c @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 23604 @ │ │ │ │ │ strmi lr, [r1], -r8, asr #15 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ubfx sp, r4, #3, #22 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - blx 125f682 │ │ │ │ │ + blx 125f67a │ │ │ │ │ @ instruction: 0xf0174630 │ │ │ │ │ adcmi pc, ip, #3686400 @ 0x384000 │ │ │ │ │ strtmi fp, [ip], -r8, lsr #30 │ │ │ │ │ @ instruction: 0xe7b56038 │ │ │ │ │ - stmib r6, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r5, r3, r8, ror #8 │ │ │ │ │ + stmib sl, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r5, r3, r0, ror r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000353b4 │ │ │ │ │ + @ instruction: 0x000353bc │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ - bmi 10b4eb0 │ │ │ │ │ + bmi 10b4ea8 │ │ │ │ │ addlt r4, r3, r2, asr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rsble r2, r4, r0, lsl #16 │ │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ │ cdpcs 0, 0, cr13, cr0, cr1, {3} │ │ │ │ │ @@ -30225,115 +30223,115 @@ │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ tstle pc, r8, lsl #22 │ │ │ │ │ @ instruction: 0x46281a72 │ │ │ │ │ svcpl 0x0000f5b2 │ │ │ │ │ svclt 0x00284439 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ - blx 1b616d0 │ │ │ │ │ + blx 1b616c8 │ │ │ │ │ svclt 0x00c82800 │ │ │ │ │ stclle 8, cr1, [r6], #144 @ 0x90 │ │ │ │ │ @ instruction: 0x464ad110 │ │ │ │ │ strtmi r2, [r8], -r6, lsl #2 │ │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ │ @ instruction: 0xf850f7ff │ │ │ │ │ - bls 50550 │ │ │ │ │ + bls 50548 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ mcr2 7, 4, pc, cr14, cr14, {7} @ │ │ │ │ │ stcle 8, cr2, [r1, #-0] │ │ │ │ │ ldrble r0, [r4], #1987 @ 0x7c3 │ │ │ │ │ @ instruction: 0xd00d42b4 │ │ │ │ │ teqcc r4, fp @ @ │ │ │ │ │ vqrshrn.u64 d11, , #1 │ │ │ │ │ @ instruction: 0xf8558f5b │ │ │ │ │ vdup.8 , d12[7] │ │ │ │ │ - blcs 407484 │ │ │ │ │ + blcs 40747c │ │ │ │ │ movwcs fp, #24324 @ 0x5f04 │ │ │ │ │ teqcc r4, fp, asr #17 @ │ │ │ │ │ - blx fec2a5a4 │ │ │ │ │ + blx fec2a59c │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ strmi lr, [r1], -r6 │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ stmdacs r0, {r0, r1, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andcs sp, r0, sl, lsr #3 │ │ │ │ │ - blmi 2b5f68 │ │ │ │ │ + blmi 2b5f60 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7d7ac │ │ │ │ │ + blls 7d7a4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ strdcs r8, [r1], -r0 │ │ │ │ │ @ instruction: 0xf04fe7f0 │ │ │ │ │ @ instruction: 0xe7c932ff │ │ │ │ │ - ldm r2!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strdeq r5, [r3], -ip │ │ │ │ │ + ldm r6!, {r1, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r5, r3, r4, lsl #6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, ip, lsl r2 │ │ │ │ │ + andeq r5, r3, r4, lsr #4 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi dec2c │ │ │ │ │ + blhi dec24 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ │ - bmi fe3f51dc │ │ │ │ │ - blmi fe3f51f4 │ │ │ │ │ + bmi fe3f51d4 │ │ │ │ │ + blmi fe3f51ec │ │ │ │ │ @ instruction: 0xf5ad447a │ │ │ │ │ addlt r5, r7, r0, lsl #26 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ @ instruction: 0x311458d3 │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r4], -r0, ror #2 │ │ │ │ │ - bvc fef60e34 │ │ │ │ │ + bvc fef60e2c │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrne 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x0018290f │ │ │ │ │ andsle r2, r5, r8, lsl #18 │ │ │ │ │ - bmi fe0ab7cc │ │ │ │ │ + bmi fe0ab7c4 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, pc, ror fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d80e9 │ │ │ │ │ andlt r5, r7, r0, lsl #26 │ │ │ │ │ - blhi deae4 │ │ │ │ │ + blhi deadc │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mcrrcc 8, 5, pc, ip, cr0 @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r8, lsl #22 │ │ │ │ │ mulcc r1, sl, r8 │ │ │ │ │ tstcs r0, r3, lsr #2 │ │ │ │ │ - blx fe56180e │ │ │ │ │ + blx fe561806 │ │ │ │ │ sbcsle r2, r9, r0, lsl #16 │ │ │ │ │ ldmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - blvc 1a5ee98 │ │ │ │ │ + blvc 1a5ee90 │ │ │ │ │ ldreq pc, [r0], -r9, lsr #3 │ │ │ │ │ strtmi r2, [r0], -r7, lsl #2 │ │ │ │ │ stc 6, cr4, [r9, #-200] @ 0xffffff38 │ │ │ │ │ ldrbmi r7, [sp], -r4, lsl #22 │ │ │ │ │ @ instruction: 0xffaef7fe │ │ │ │ │ @ instruction: 0xf859b188 │ │ │ │ │ ldmdavs r3!, {r4, sl, fp, ip, lr}^ │ │ │ │ │ - bl 1cf4db0 │ │ │ │ │ + bl 1cf4da8 │ │ │ │ │ svclt 0x00340208 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ svclt 0x00b42b00 │ │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ │ - bcs 24054 │ │ │ │ │ + bcs 2404c │ │ │ │ │ ldrbmi fp, [sp], -ip, lsl #30 │ │ │ │ │ - ldc 6, cr4, [pc, #608] @ 23ab8 │ │ │ │ │ + ldc 6, cr4, [pc, #608] @ 23ab0 │ │ │ │ │ @ instruction: 0x46327b5b │ │ │ │ │ strtmi r2, [r0], -r8, lsl #2 │ │ │ │ │ - blvc 15ec88 │ │ │ │ │ + blvc 15ec80 │ │ │ │ │ @ instruction: 0xff92f7fe │ │ │ │ │ strmi r4, [r3], r7, lsl #12 │ │ │ │ │ @ instruction: 0xf859b118 │ │ │ │ │ @ instruction: 0xf8d67c10 │ │ │ │ │ ldrbmi fp, [r8, #4] │ │ │ │ │ adcsmi fp, sp, #8, 30 │ │ │ │ │ andcs fp, r1, r8, lsl #30 │ │ │ │ │ @@ -30345,123 +30343,123 @@ │ │ │ │ │ @ instruction: 0xf8dad159 │ │ │ │ │ teqlt r1, r4, ror #2 │ │ │ │ │ strbmi r4, [r3], -sl, lsr #12 │ │ │ │ │ strmi r4, [r8, r0, lsr #12] │ │ │ │ │ stmib sl, {r3, r8, ip, sp, pc}^ │ │ │ │ │ strtmi r5, [r0], -lr, asr #16 │ │ │ │ │ tstcs r8, r2, lsr r6 │ │ │ │ │ - beq 5f9f0 │ │ │ │ │ - bleq 5f9f4 │ │ │ │ │ - blge 15dde0 │ │ │ │ │ + beq 5f9e8 │ │ │ │ │ + bleq 5f9ec │ │ │ │ │ + blge 15ddd8 │ │ │ │ │ @ instruction: 0xff66f7fe │ │ │ │ │ tstlt r0, r3, lsl #12 │ │ │ │ │ ldceq 8, cr15, [r0], {89} @ 0x59 │ │ │ │ │ ldrmi r6, [r8, #2163] @ 0x873 │ │ │ │ │ addmi fp, r5, #8, 30 │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ ldrb r2, [r8, -r0]! │ │ │ │ │ @ instruction: 0xf1a49300 │ │ │ │ │ @ instruction: 0x46180338 │ │ │ │ │ @ instruction: 0xf0179301 │ │ │ │ │ - blls 61b34 │ │ │ │ │ + blls 61b2c │ │ │ │ │ @ instruction: 0xf8dabba8 │ │ │ │ │ @ instruction: 0xb1291164 │ │ │ │ │ strbmi r4, [r3], -sl, lsr #12 │ │ │ │ │ strmi r4, [r8, r0, lsr #12] │ │ │ │ │ cmple r2, r0, lsl #16 │ │ │ │ │ - bl 1ef43bc │ │ │ │ │ + bl 1ef43b4 │ │ │ │ │ sbcsle r0, r2, #8, 6 @ 0x20000000 │ │ │ │ │ - blhi c1ef84 │ │ │ │ │ - beq a0214 │ │ │ │ │ + blhi c1ef7c │ │ │ │ │ + beq a020c │ │ │ │ │ tstcs r8, r2, lsr r6 │ │ │ │ │ stc 6, cr4, [r6, #128] @ 0x80 │ │ │ │ │ @ instruction: 0xf7fe8b00 │ │ │ │ │ msrlt (UNDEF: 56), r9 │ │ │ │ │ movwcs lr, #2518 @ 0x9d6 │ │ │ │ │ svclt 0x00084598 │ │ │ │ │ smullle r4, r0, r5, r2 │ │ │ │ │ @ instruction: 0xf1a91bea │ │ │ │ │ - bl 1a23d40 │ │ │ │ │ + bl 1a23d38 │ │ │ │ │ ldrbmi r0, [r2, #-779] @ 0xfffffcf5 │ │ │ │ │ movweq pc, #371 @ 0x173 @ │ │ │ │ │ svclt 0x00284620 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ mcr2 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4638e73e │ │ │ │ │ @ instruction: 0xf874f017 │ │ │ │ │ lslle r2, r0, #16 │ │ │ │ │ stmdals r1, {r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8494631 │ │ │ │ │ @ instruction: 0xf0173c10 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf859d0c1 │ │ │ │ │ - blcs 329ac │ │ │ │ │ + blcs 329a4 │ │ │ │ │ adcmi sp, pc, #189 @ 0xbd │ │ │ │ │ andeq lr, r8, #125952 @ 0x1ec00 │ │ │ │ │ ldmibne fp, {r0, r1, r3, r9, ip, lr, pc}^ │ │ │ │ │ andeq pc, r0, #-1073741806 @ 0xc0000012 │ │ │ │ │ - bl 1cb442c │ │ │ │ │ + bl 1cb4424 │ │ │ │ │ andsle r0, r4, #8, 4 @ 0x80000000 │ │ │ │ │ ldrdne pc, [r4, #-138]! @ 0xffffff76 │ │ │ │ │ @ instruction: 0xd1b12900 │ │ │ │ │ @ instruction: 0xf8dae7ba │ │ │ │ │ stmdbcs r0, {r2, r5, r6, r8, ip} │ │ │ │ │ strtmi sp, [sl], -r9, lsl #1 │ │ │ │ │ strtmi r4, [r0], -r3, asr #12 │ │ │ │ │ stmdacs r0, {r3, r7, r8, r9, sl, lr} │ │ │ │ │ stmdals r1, {r0, r1, r7, ip, lr, pc} │ │ │ │ │ stmdapl lr, {r1, r3, r6, r7, r8, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf84cf017 │ │ │ │ │ stmdals r1, {r0, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0171be9 │ │ │ │ │ @ instruction: 0xe776f93f │ │ │ │ │ - svc 0x00c4f7e1 │ │ │ │ │ + svc 0x00c8f7e1 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - andeq r5, r3, r4, asr #3 │ │ │ │ │ + andeq r5, r3, ip, asr #3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r3, r4, lsl #3 │ │ │ │ │ + andeq r5, r3, ip, lsl #3 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7abe0 │ │ │ │ │ + bl feb7abd8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r4], -r0, ror #31 │ │ │ │ │ @ instruction: 0x461e4a1a │ │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ │ strmi fp, [r5], -r4, lsl #1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mrslt r0, SPSR_irq │ │ │ │ │ - blvc 4df080 │ │ │ │ │ + blvc 4df078 │ │ │ │ │ tstcs r8, sl, ror #12 │ │ │ │ │ - blvc 5f040 │ │ │ │ │ + blvc 5f038 │ │ │ │ │ mrc2 7, 5, pc, cr14, cr14, {7} │ │ │ │ │ - bmi 4d2014 │ │ │ │ │ + bmi 4d200c │ │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r2], -sp, lsl #2 │ │ │ │ │ @ instruction: 0x46284633 │ │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xe69b4070 │ │ │ │ │ andcc lr, r0, #3620864 @ 0x374000 │ │ │ │ │ ldrmi r1, [ip], -r3, ror #17 │ │ │ │ │ streq lr, [r2], -r6, asr #22 │ │ │ │ │ @ instruction: 0xf7e1e7e7 │ │ │ │ │ - svclt 0x0000ef80 │ │ │ │ │ + svclt 0x0000ef84 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ - andeq r4, r3, sl, ror #30 │ │ │ │ │ + andeq r4, r3, r2, ror pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r2, asr #30 │ │ │ │ │ + andeq r4, r3, sl, asr #30 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi def20 │ │ │ │ │ + blhi def18 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ addlt r4, fp, pc, ror #24 │ │ │ │ │ ldrbtmi r4, [ip], #-2927 @ 0xfffff491 │ │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ @@ -30471,16 +30469,16 @@ │ │ │ │ │ movwls r4, #5655 @ 0x1617 │ │ │ │ │ ldc2l 0, cr15, [r6, #-88] @ 0xffffffa8 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf5b78088 │ │ │ │ │ @ instruction: 0xf1a55f00 │ │ │ │ │ svclt 0x0028094c │ │ │ │ │ strpl pc, [r0, -pc, asr #8] │ │ │ │ │ - beq 35fee8 │ │ │ │ │ - blhi 179f134 │ │ │ │ │ + beq 35fee0 │ │ │ │ │ + blhi 179f12c │ │ │ │ │ movwls r2, #13056 @ 0x3300 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldrdvs pc, [r0], -r9 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ cmnle pc, r8, lsl #28 │ │ │ │ │ @ instruction: 0x4651463a │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ @@ -30505,31 +30503,31 @@ │ │ │ │ │ tsteq r3, fp, lsl #22 │ │ │ │ │ andcs pc, r3, fp, lsl r8 @ │ │ │ │ │ suble r2, lr, sl, lsl #20 │ │ │ │ │ svclt 0x00122a0d │ │ │ │ │ ldrmi r4, [r8], -r3, lsl #9 │ │ │ │ │ movwcs r4, #1675 @ 0x68b │ │ │ │ │ andcc pc, r0, fp, lsl #17 │ │ │ │ │ - blmi ff643c │ │ │ │ │ + blmi ff6434 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 27dbac │ │ │ │ │ + blls 27dba4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle sl, r0, lsl #6 │ │ │ │ │ ldc 0, cr11, [sp], #44 @ 0x2c │ │ │ │ │ pop {r1, r8, r9, fp, pc} │ │ │ │ │ @ instruction: 0xf8dd8ff0 │ │ │ │ │ andcs r8, sl, #12 │ │ │ │ │ strbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - blx 861b54 │ │ │ │ │ + blx 861b4c │ │ │ │ │ @ instruction: 0x4631bb90 │ │ │ │ │ strtmi sl, [r8], -r4, lsl #20 │ │ │ │ │ stc 7, cr1, [sp, #908] @ 0x38c │ │ │ │ │ strtmi r8, [r6], -r4, lsl #22 │ │ │ │ │ @ instruction: 0xf7fe9300 │ │ │ │ │ - blls 633a0 │ │ │ │ │ + blls 63398 │ │ │ │ │ cdpls 1, 0, cr11, cr4, cr0, {1} │ │ │ │ │ stmibne r6!, {r0, r2, r9, fp, ip, pc} │ │ │ │ │ movweq lr, #11075 @ 0x2b43 │ │ │ │ │ @ instruction: 0x46284632 │ │ │ │ │ stc2l 7, cr15, [lr, #1020]! @ 0x3fc │ │ │ │ │ stmdals r1, {r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ strbmi r4, [r1], -r2, lsr #12 │ │ │ │ │ @@ -30540,18 +30538,18 @@ │ │ │ │ │ addle r2, pc, r8, lsl #28 │ │ │ │ │ str r2, [r7, r0, lsl #8]! │ │ │ │ │ @ instruction: 0xf04fb114 │ │ │ │ │ @ instruction: 0xe7bf30ff │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ submi pc, r0, #3024 @ 0xbd0 │ │ │ │ │ @ instruction: 0x4622e7ba │ │ │ │ │ - bllt 91da1c │ │ │ │ │ + bllt 91da14 │ │ │ │ │ @ instruction: 0xe7b24618 │ │ │ │ │ - blvc 61f24c │ │ │ │ │ - bl fe82fbd8 │ │ │ │ │ + blvc 61f244 │ │ │ │ │ + bl fe82fbd0 │ │ │ │ │ ldrtmi r0, [r1], -r8, lsl #8 │ │ │ │ │ strtmi sl, [r8], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf04f4627 │ │ │ │ │ vstr.16 s0, [sp] │ │ │ │ │ @ instruction: 0xf7fe7b04 │ │ │ │ │ ldrdlt pc, [r0, -r1]! │ │ │ │ │ stmiane r7!, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ │ @@ -30560,29 +30558,29 @@ │ │ │ │ │ strtmi r4, [r8], -fp, asr #12 │ │ │ │ │ ldc2 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ │ sbcsle r2, r6, r0, lsl #16 │ │ │ │ │ stmdals r1, {r1, r5, r9, sl, lr} │ │ │ │ │ strcs r4, [r0], #-1601 @ 0xfffff9bf │ │ │ │ │ mrc2 0, 4, pc, cr8, cr6, {0} │ │ │ │ │ mcrne 7, 4, lr, cr4, cr6, {3} │ │ │ │ │ - bl 2f5478 │ │ │ │ │ + bl 2f5470 │ │ │ │ │ strtmi r0, [r3], -r4, lsl #2 │ │ │ │ │ andcs pc, r4, fp, lsl r8 @ │ │ │ │ │ @ instruction: 0xf7e1e782 │ │ │ │ │ - svclt 0x0000ee90 │ │ │ │ │ + svclt 0x0000ee94 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ - ldrdeq r4, [r3], -lr │ │ │ │ │ + andeq r4, r3, r6, ror #29 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, lsl lr │ │ │ │ │ + andeq r4, r3, r4, lsr #28 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7ae48 │ │ │ │ │ + bl feb7ae40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [lr], {232} @ 0xe8 │ │ │ │ │ - blmi 7cfe5c │ │ │ │ │ + blmi 7cfe54 │ │ │ │ │ ldrbtmi r4, [ip], #-1541 @ 0xfffff9fb │ │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ stmiblt sl, {r8, r9} │ │ │ │ │ strmi r7, [lr], -ip, lsl #16 │ │ │ │ │ @ instruction: 0x460cb19c │ │ │ │ │ @ instruction: 0xf814e002 │ │ │ │ │ @@ -30596,56 +30594,56 @@ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ andcs sp, r1, #247 @ 0xf7 │ │ │ │ │ strtmi r4, [r8], -r9, ror #12 │ │ │ │ │ @ instruction: 0xf8ad230a │ │ │ │ │ @ instruction: 0xf7ff3000 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ stclne 0, cr13, [r0], #-948 @ 0xfffffc4c │ │ │ │ │ - blmi 2364d0 │ │ │ │ │ + blmi 2364c8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7dd1c │ │ │ │ │ + blls 7dd14 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ │ strb r1, [r6, r4, lsr #23]! │ │ │ │ │ - cdp 7, 3, cr15, cr14, cr1, {7} │ │ │ │ │ - andeq r4, r3, r2, lsl #26 │ │ │ │ │ + cdp 7, 4, cr15, cr2, cr1, {7} │ │ │ │ │ + andeq r4, r3, sl, lsl #26 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, lsr #25 │ │ │ │ │ + @ instruction: 0x00034cb4 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ │ - bl feb744a0 │ │ │ │ │ + bl feb74498 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ stmdbmi r7!, {r2, r5, sl, fp} │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ - blmi 9cff08 │ │ │ │ │ + blmi 9cff00 │ │ │ │ │ @ instruction: 0xf50d4479 │ │ │ │ │ strtcc r5, [r4], #-1024 @ 0xfffffc00 │ │ │ │ │ strmi sl, [r0], r2, lsl #26 │ │ │ │ │ andpl pc, r0, sp, lsl #10 │ │ │ │ │ svcne 0x002f58cb │ │ │ │ │ - blvs 161e64 │ │ │ │ │ + blvs 161e5c │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ subvs r6, r3, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldrtmi r3, [r8], -r4 │ │ │ │ │ @ instruction: 0xf7e12100 │ │ │ │ │ - strtmi lr, [r3], -r4, ror #21 │ │ │ │ │ + strtmi lr, [r3], -r8, ror #21 │ │ │ │ │ vst1.8 {d20-d22}, [pc :256], r2 │ │ │ │ │ ldrtmi r5, [r8], -r0, lsl #2 │ │ │ │ │ stcmi 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ ldc2l 0, cr15, [r0], #80 @ 0x50 │ │ │ │ │ - blle 16b550 │ │ │ │ │ + blle 16b548 │ │ │ │ │ @ instruction: 0xf04f4425 │ │ │ │ │ @ instruction: 0xf8050300 │ │ │ │ │ tstle r5, r4, lsl #24 │ │ │ │ │ - bmi 4acd50 │ │ │ │ │ + bmi 4acd48 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, pc, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ │ @@ -30653,65 +30651,65 @@ │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf7ff4640 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r6, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ │ @ instruction: 0xe7e034ff │ │ │ │ │ - ldcl 7, cr15, [sl, #900] @ 0x384 │ │ │ │ │ - andeq r4, r3, ip, asr ip │ │ │ │ │ + ldcl 7, cr15, [lr, #900] @ 0x384 │ │ │ │ │ + andeq r4, r3, r4, ror #24 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r0, lsl #24 │ │ │ │ │ + andeq r4, r3, r8, lsl #24 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi 15f25c │ │ │ │ │ + blhi 15f254 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ ldrmi fp, [r7], -r7, lsl #1 │ │ │ │ │ strmi r4, [r2], r9, lsl #21 │ │ │ │ │ ldrbtmi r4, [sl], #-2953 @ 0xfffff477 │ │ │ │ │ ldmpl r3, {r8, ip, pc}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [lr], -r8, lsl #3 │ │ │ │ │ tstcs r7, r2, lsl #20 │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 23dd4 @ │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 23e27 @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 23dcc @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 23e1f @ │ │ │ │ │ strmi lr, [r2, #-2509] @ 0xfffff633 │ │ │ │ │ ldc2l 7, cr15, [r6], {254} @ 0xfe │ │ │ │ │ ldmib sp, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ stccs 3, cr4, [r1], {2} │ │ │ │ │ movweq pc, #371 @ 0x173 @ │ │ │ │ │ @ instruction: 0xf7fdda25 │ │ │ │ │ - blls 623b8 │ │ │ │ │ + blls 623b0 │ │ │ │ │ tsteq r1, r2, asr #4 @ │ │ │ │ │ svclt 0x00082b00 │ │ │ │ │ tstpl r0, pc, asr #8 @ │ │ │ │ │ @ instruction: 0xf974f7fd │ │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf1bad046 │ │ │ │ │ cmple sl, r0, lsl #30 │ │ │ │ │ - blls 2d214 │ │ │ │ │ + blls 2d20c │ │ │ │ │ tstlt r7, r3, asr #22 │ │ │ │ │ - bmi 1cbbf10 │ │ │ │ │ + bmi 1cbbf08 │ │ │ │ │ ldrbtmi r4, [sl], #-2928 @ 0xfffff490 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4640d139 │ │ │ │ │ ldc 0, cr11, [sp], #28 │ │ │ │ │ pop {r2, r8, r9, fp, pc} │ │ │ │ │ @ instruction: 0xf7fd8ff0 │ │ │ │ │ @ instruction: 0x1c61f94b │ │ │ │ │ @ instruction: 0xf7fdb36e │ │ │ │ │ pkhtbmi pc, r0, r3, asr #18 @ │ │ │ │ │ @ instruction: 0x4650b330 │ │ │ │ │ strbmi r4, [r1], -r2, lsr #12 │ │ │ │ │ - blx ffe61e52 │ │ │ │ │ - blls 505b8 │ │ │ │ │ + blx ffe61e4a │ │ │ │ │ + blls 505b0 │ │ │ │ │ movwcs fp, #275 @ 0x113 │ │ │ │ │ andcc pc, r4, r8, lsl #16 │ │ │ │ │ sbcsle r2, sl, r0, lsl #30 │ │ │ │ │ @ instruction: 0xe7d8603c │ │ │ │ │ @ instruction: 0xf8082300 │ │ │ │ │ ldrb r3, [r2, r5] │ │ │ │ │ svcls 0x0001454c │ │ │ │ │ @@ -30723,35 +30721,35 @@ │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ @ instruction: 0xf7fdd004 │ │ │ │ │ strbmi pc, [r1], -r1, lsr #18 @ │ │ │ │ │ @ instruction: 0xf9ecf7fd │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4621e7bd │ │ │ │ │ @ instruction: 0xf7e1e7cf │ │ │ │ │ - @ instruction: 0xf85aed50 │ │ │ │ │ + @ instruction: 0xf85aed54 │ │ │ │ │ @ instruction: 0xf5aa2c44 │ │ │ │ │ - bcs 5419a0 │ │ │ │ │ + bcs 541998 │ │ │ │ │ ldrtmi sp, [r3], -lr, lsr #1 │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ strpl pc, [r0], #-1103 @ 0xfffffbb1 │ │ │ │ │ - bleq 2602f4 │ │ │ │ │ - blhi 10df540 │ │ │ │ │ - ldc 6, cr4, [pc, #24] @ 23ee0 │ │ │ │ │ + bleq 2602ec │ │ │ │ │ + blhi 10df538 │ │ │ │ │ + ldc 6, cr4, [pc, #24] @ 23ed8 │ │ │ │ │ ldrmi r9, [r8], r3, asr #22 │ │ │ │ │ and r9, r3, r1, lsl #14 │ │ │ │ │ teqcc r4, r8 @ @ │ │ │ │ │ sbcle r2, fp, r4, lsl fp │ │ │ │ │ tstcs r7, sl, asr r6 │ │ │ │ │ stc 6, cr4, [sp, #320] @ 0x140 │ │ │ │ │ @ instruction: 0xf7fe8b02 │ │ │ │ │ stmdacs r0, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldmib sp, {r3, r4, r6, ip, lr, pc}^ │ │ │ │ │ ldrbmi r7, [sl], -r2, lsl #10 │ │ │ │ │ ldrbmi r2, [r0], -r8, lsl #2 │ │ │ │ │ - blls df52c │ │ │ │ │ + blls df524 │ │ │ │ │ mcrr2 7, 15, pc, r8, cr14 @ │ │ │ │ │ strmi r4, [r1], -sl, ror #7 │ │ │ │ │ ldrdlt r0, [r8, -r2] │ │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ │ @ instruction: 0x41a942b8 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ andcs fp, r0, #56, 30 @ 0xe0 │ │ │ │ │ @@ -30800,75 +30798,75 @@ │ │ │ │ │ cdpcs 6, 0, cr4, cr0, cr13, {2} │ │ │ │ │ @ instruction: 0xf044bf08 │ │ │ │ │ ldrb r0, [sp, -r1, lsl #8] │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ │ ... │ │ │ │ │ - muleq r3, lr, fp │ │ │ │ │ + andeq r4, r3, r6, lsr #23 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, sl, lsr fp │ │ │ │ │ + andeq r4, r3, r2, asr #22 │ │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ │ svclt 0x0000bb2b │ │ │ │ │ @ instruction: 0xf7ff2201 │ │ │ │ │ svclt 0x0000bb27 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b200 │ │ │ │ │ + bl feb7b1f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00fb0f │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf8bdb113 │ │ │ │ │ eorhi r3, r3, r0 │ │ │ │ │ - blmi 1f685c │ │ │ │ │ + blmi 1f6854 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e0ac │ │ │ │ │ + blls 7e0a4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - ldcl 7, cr15, [r8], #-900 @ 0xfffffc7c │ │ │ │ │ - andeq r4, r3, r8, asr #18 │ │ │ │ │ + ldcl 7, cr15, [ip], #-900 @ 0xfffffc7c │ │ │ │ │ + andeq r4, r3, r0, asr r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, lsl r9 │ │ │ │ │ + andeq r4, r3, r4, lsr #18 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b268 │ │ │ │ │ + bl feb7b260 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00fadb │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf8bdb113 │ │ │ │ │ eorhi r3, r3, r0 │ │ │ │ │ - blmi 1f68c4 │ │ │ │ │ + blmi 1f68bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e114 │ │ │ │ │ + blls 7e10c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - mcrr 7, 14, pc, r4, cr1 @ │ │ │ │ │ - andeq r4, r3, r0, ror #17 │ │ │ │ │ + mcrr 7, 14, pc, r8, cr1 @ │ │ │ │ │ + andeq r4, r3, r8, ror #17 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000348b4 │ │ │ │ │ + @ instruction: 0x000348bc │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b2d0 │ │ │ │ │ + bl feb7b2c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr r0 │ │ │ │ │ @ instruction: 0x460c4b16 │ │ │ │ │ andcs r4, r3, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -30879,26 +30877,26 @@ │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf89db153 │ │ │ │ │ @ instruction: 0xf89d3001 │ │ │ │ │ @ instruction: 0xf89d1002 │ │ │ │ │ andseq r2, fp, #0 │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ eorvs r4, r3, r3, lsl r3 │ │ │ │ │ - blmi 1f693c │ │ │ │ │ + blmi 1f6934 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e18c │ │ │ │ │ + blls 7e184 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - stc 7, cr15, [r8], {225} @ 0xe1 │ │ │ │ │ - andeq r4, r3, r8, ror r8 │ │ │ │ │ + stc 7, cr15, [ip], {225} @ 0xe1 │ │ │ │ │ + andeq r4, r3, r0, lsl #17 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, lsr r8 │ │ │ │ │ + andeq r4, r3, r4, asr #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b348 │ │ │ │ │ + bl feb7b340 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, r8, rrx │ │ │ │ │ @ instruction: 0x460c4b19 │ │ │ │ │ andcs r4, r3, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -30912,186 +30910,186 @@ │ │ │ │ │ @ instruction: 0xf89d1002 │ │ │ │ │ andseq r2, fp, #0 │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ @ instruction: 0xf5a34313 │ │ │ │ │ @ instruction: 0xf0830300 │ │ │ │ │ vst4.8 {d4[3],d5[3],d6[3],d7[3]}, [r3 :32] │ │ │ │ │ eorvs r0, r3, r0, lsl #6 │ │ │ │ │ - blmi 1f69c0 │ │ │ │ │ + blmi 1f69b8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e210 │ │ │ │ │ + blls 7e208 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - bl ff1e213c │ │ │ │ │ - andeq r4, r3, r0, lsl #16 │ │ │ │ │ + bl ff2e2134 │ │ │ │ │ + andeq r4, r3, r8, lsl #16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000347b8 │ │ │ │ │ + andeq r4, r3, r0, asr #15 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b3cc │ │ │ │ │ + bl feb7b3c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00fa29 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 5062c │ │ │ │ │ - bmi 27c290 │ │ │ │ │ + blls 50624 │ │ │ │ │ + bmi 27c288 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000eb94 │ │ │ │ │ - andeq r4, r3, ip, ror r7 │ │ │ │ │ + svclt 0x0000eb98 │ │ │ │ │ + andeq r4, r3, r4, lsl #15 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r2, asr r7 │ │ │ │ │ + andeq r4, r3, sl, asr r7 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b434 │ │ │ │ │ + bl feb7b42c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00f9f5 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 50694 │ │ │ │ │ - bmi 27c2f8 │ │ │ │ │ + blls 5068c │ │ │ │ │ + bmi 27c2f0 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000eb60 │ │ │ │ │ - andeq r4, r3, r4, lsl r7 │ │ │ │ │ + svclt 0x0000eb64 │ │ │ │ │ + andeq r4, r3, ip, lsl r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, sl, ror #13 │ │ │ │ │ + strdeq r4, [r3], -r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b49c │ │ │ │ │ + bl feb7b494 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00f9c1 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ stmib r4, {r0, r8, r9, sp}^ │ │ │ │ │ - bmi 26ced8 │ │ │ │ │ + bmi 26ced0 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000eb2a │ │ │ │ │ - andeq r4, r3, ip, lsr #13 │ │ │ │ │ + svclt 0x0000eb2e │ │ │ │ │ + @ instruction: 0x000346b4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, lr, ror r6 │ │ │ │ │ + andeq r4, r3, r6, lsl #13 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b508 │ │ │ │ │ + bl feb7b500 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00f98b │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ stmib r4, {r0, r8, r9, sp}^ │ │ │ │ │ - bmi 26cf44 │ │ │ │ │ + bmi 26cf3c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000eaf4 │ │ │ │ │ - andeq r4, r3, r0, asr #12 │ │ │ │ │ + svclt 0x0000eaf8 │ │ │ │ │ + andeq r4, r3, r8, asr #12 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r2, lsl r6 │ │ │ │ │ + andeq r4, r3, sl, lsl r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b574 │ │ │ │ │ + bl feb7b56c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00f955 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf8bdb11b │ │ │ │ │ - blt 16f03ac │ │ │ │ │ - bmi 28443c │ │ │ │ │ + blt 16f03a4 │ │ │ │ │ + bmi 284434 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000eabe │ │ │ │ │ - ldrdeq r4, [r3], -r4 @ │ │ │ │ │ + svclt 0x0000eac2 │ │ │ │ │ + ldrdeq r4, [r3], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r6, lsr #11 │ │ │ │ │ + andeq r4, r3, lr, lsr #11 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b5e0 │ │ │ │ │ + bl feb7b5d8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r2, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ @ instruction: 0x2c00f91f │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf8bdb11b │ │ │ │ │ - blt 16f0418 │ │ │ │ │ - bmi 2844a8 │ │ │ │ │ + blt 16f0410 │ │ │ │ │ + bmi 2844a0 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000ea88 │ │ │ │ │ - andeq r4, r3, r8, ror #10 │ │ │ │ │ + svclt 0x0000ea8c │ │ │ │ │ + andeq r4, r3, r0, ror r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, sl, lsr r5 │ │ │ │ │ + andeq r4, r3, r2, asr #10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b64c │ │ │ │ │ + bl feb7b644 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr r0 │ │ │ │ │ @ instruction: 0x460c4b16 │ │ │ │ │ andcs r4, r3, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -31102,26 +31100,26 @@ │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ @ instruction: 0xf89db153 │ │ │ │ │ @ instruction: 0xf89d3001 │ │ │ │ │ @ instruction: 0xf89d1000 │ │ │ │ │ andseq r2, fp, #2 │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ eorvs r4, r3, r3, lsl r3 │ │ │ │ │ - blmi 1f6cb8 │ │ │ │ │ + blmi 1f6cb0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e508 │ │ │ │ │ + blls 7e500 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - b 12e2434 │ │ │ │ │ - strdeq r4, [r3], -ip │ │ │ │ │ + b 13e242c │ │ │ │ │ + andeq r4, r3, r4, lsl #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r0, asr #9 │ │ │ │ │ + andeq r4, r3, r8, asr #9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b6c4 │ │ │ │ │ + bl feb7b6bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, r8, rrx │ │ │ │ │ @ instruction: 0x460c4b19 │ │ │ │ │ andcs r4, r3, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -31135,430 +31133,430 @@ │ │ │ │ │ @ instruction: 0xf89d1000 │ │ │ │ │ andseq r2, fp, #2 │ │ │ │ │ movwmi lr, #6723 @ 0x1a43 │ │ │ │ │ @ instruction: 0xf5a34313 │ │ │ │ │ @ instruction: 0xf0830300 │ │ │ │ │ vst4.8 {d4[3],d5[3],d6[3],d7[3]}, [r3 :32] │ │ │ │ │ eorvs r0, r3, r0, lsl #6 │ │ │ │ │ - blmi 1f6d3c │ │ │ │ │ + blmi 1f6d34 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e58c │ │ │ │ │ + blls 7e584 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - b 2624b8 │ │ │ │ │ - andeq r4, r3, r4, lsl #9 │ │ │ │ │ + b 3624b0 │ │ │ │ │ + andeq r4, r3, ip, lsl #9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, lsr r4 │ │ │ │ │ + andeq r4, r3, r4, asr #8 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b748 │ │ │ │ │ + bl feb7b740 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ stccs 8, cr15, [r0], {107} @ 0x6b │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 509c8 │ │ │ │ │ + blls 509c0 │ │ │ │ │ eorvs fp, r3, fp, lsl sl │ │ │ │ │ - blmi 1f6da4 │ │ │ │ │ + blmi 1f6d9c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e5f4 │ │ │ │ │ + blls 7e5ec │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - ldmib r4, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r4, r3, r0, lsl #8 │ │ │ │ │ + ldmib r8, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r3, r8, lsl #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r4, [r3], -r4 @ │ │ │ │ │ + ldrdeq r4, [r3], -ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b7b0 │ │ │ │ │ + bl feb7b7a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ stccs 8, cr15, [r0], {55} @ 0x37 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 50a30 │ │ │ │ │ + blls 50a28 │ │ │ │ │ eorvs fp, r3, fp, lsl sl │ │ │ │ │ - blmi 1f6e0c │ │ │ │ │ + blmi 1f6e04 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e65c │ │ │ │ │ + blls 7e654 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - stmib r0!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - muleq r3, r8, r3 │ │ │ │ │ + stmib r4!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r4, r3, r0, lsr #7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, ip, ror #6 │ │ │ │ │ + andeq r4, r3, r4, ror r3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b818 │ │ │ │ │ + bl feb7b810 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r4, asr r0 │ │ │ │ │ @ instruction: 0x460c4b14 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ stccs 8, cr15, [r0], {3} │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ - blt 4ad254 │ │ │ │ │ + blt 4ad24c │ │ │ │ │ stmib r4, {r0, r1, r3, r4, r9, fp, ip, sp, pc}^ │ │ │ │ │ - bmi 270e58 │ │ │ │ │ + bmi 270e50 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000e96a │ │ │ │ │ - andeq r4, r3, r0, lsr r3 │ │ │ │ │ + svclt 0x0000e96e │ │ │ │ │ + andeq r4, r3, r8, lsr r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r4, [r3], -lr │ │ │ │ │ + andeq r4, r3, r6, lsl #6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7b888 │ │ │ │ │ + bl feb7b880 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r4, asr r0 │ │ │ │ │ @ instruction: 0x460c4b14 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ stccs 15, cr15, [r0], {203} @ 0xcb │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ - blt 4ad2c4 │ │ │ │ │ + blt 4ad2bc │ │ │ │ │ stmib r4, {r0, r1, r3, r4, r9, fp, ip, sp, pc}^ │ │ │ │ │ - bmi 270ec8 │ │ │ │ │ + bmi 270ec0 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e1bd10 │ │ │ │ │ - svclt 0x0000e932 │ │ │ │ │ - andeq r4, r3, r0, asr #5 │ │ │ │ │ + svclt 0x0000e936 │ │ │ │ │ + andeq r4, r3, r8, asr #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, lr, lsl #5 │ │ │ │ │ + muleq r3, r6, r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7b8f8 │ │ │ │ │ + bl feb7b8f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r1, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ andcc pc, r0, sp, lsl #17 │ │ │ │ │ @ instruction: 0xf85c4b0c │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ - bmi 2a3558 │ │ │ │ │ + bmi 2a3550 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 1628b2 │ │ │ │ │ - stmdb r2, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r4, r3, r0, asr r2 │ │ │ │ │ + blx 1628aa │ │ │ │ │ + stmdb r6, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r4, r3, r8, asr r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, r2, lsr r2 │ │ │ │ │ + andeq r4, r3, sl, lsr r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7b954 │ │ │ │ │ + bl feb7b94c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r1, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ andcc pc, r0, sp, lsl #17 │ │ │ │ │ @ instruction: 0xf85c4b0c │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ - bmi 2a34fc │ │ │ │ │ + bmi 2a34f4 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 16290e │ │ │ │ │ - ldm r4, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strdeq r4, [r3], -r4 @ │ │ │ │ │ + blx 162906 │ │ │ │ │ + ldm r8, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strdeq r4, [r3], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r4, [r3], -r6 │ │ │ │ │ + ldrdeq r4, [r3], -lr │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7b9b0 │ │ │ │ │ + bl feb7b9a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r2, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ andcc pc, r0, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf85c4b0c │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ - bmi 2a34a0 │ │ │ │ │ + bmi 2a3498 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 16296a │ │ │ │ │ - stmia r6!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - muleq r3, r8, r1 │ │ │ │ │ + blx 162962 │ │ │ │ │ + stmia sl!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r4, r3, r0, lsr #3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, sl, ror r1 │ │ │ │ │ + andeq r4, r3, r2, lsl #3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7ba0c │ │ │ │ │ + bl feb7ba04 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r2, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ andcc pc, r0, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf85c4b0c │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ - bmi 2a3444 │ │ │ │ │ + bmi 2a343c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 1629c6 │ │ │ │ │ - ldmda r8!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r4, r3, ip, lsr r1 │ │ │ │ │ + blx 1629be │ │ │ │ │ + ldmda ip!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r3, r4, asr #2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, lr, lsl r1 │ │ │ │ │ + andeq r4, r3, r6, lsr #2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7ba68 │ │ │ │ │ + bl feb7ba60 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, ip, asr #32 │ │ │ │ │ ldrdgt pc, [r8], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ @ instruction: 0xf8ad2203 │ │ │ │ │ strbtmi r3, [r9], -r0 │ │ │ │ │ @ instruction: 0xf85e0c1b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ @ instruction: 0xf88d0c00 │ │ │ │ │ @ instruction: 0xf7fe3002 │ │ │ │ │ - bmi 2a33dc │ │ │ │ │ + bmi 2a33d4 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162a2e │ │ │ │ │ - stmda r4, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldrdeq r4, [r3], -lr │ │ │ │ │ + blx 162a26 │ │ │ │ │ + stmda r8, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r3, r6, ror #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strheq r4, [r3], -r6 │ │ │ │ │ + strheq r4, [r3], -lr │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bad0 │ │ │ │ │ + bl feb7bac8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, ip, asr #32 │ │ │ │ │ ldrdgt pc, [r8], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ @ instruction: 0xf8ad2203 │ │ │ │ │ strbtmi r3, [r9], -r0 │ │ │ │ │ @ instruction: 0xf85e0c1b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ @ instruction: 0xf88d0c00 │ │ │ │ │ @ instruction: 0xf7fe3002 │ │ │ │ │ - bmi 2a3374 │ │ │ │ │ + bmi 2a336c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162a96 │ │ │ │ │ - ldmda r0, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r4, r3, r6, ror r0 │ │ │ │ │ + blx 162a8e │ │ │ │ │ + ldmda r4, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r4, r3, lr, ror r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r3, lr, asr #32 │ │ │ │ │ + andeq r4, r3, r6, asr r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bb38 │ │ │ │ │ + bl feb7bb30 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r4, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ - blmi 389550 │ │ │ │ │ + blmi 389548 │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blx 1be2958 │ │ │ │ │ - blmi 237188 │ │ │ │ │ + blx 1be2950 │ │ │ │ │ + blmi 237180 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7e9d4 │ │ │ │ │ + blls 7e9cc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000efe4 │ │ │ │ │ - andeq r4, r3, r0, lsl r0 │ │ │ │ │ + svclt 0x0000efe8 │ │ │ │ │ + andeq r4, r3, r8, lsl r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r3, [r3], -r4 │ │ │ │ │ + strdeq r3, [r3], -ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bb94 │ │ │ │ │ + bl feb7bb8c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ ldrsbtgt pc, [ip], -pc @ │ │ │ │ │ andcs r4, r4, #11534336 @ 0xb00000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ - blmi 3895ac │ │ │ │ │ + blmi 3895a4 │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blx 10629b4 │ │ │ │ │ - blmi 2371e4 │ │ │ │ │ + blx 10629ac │ │ │ │ │ + blmi 2371dc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7ea30 │ │ │ │ │ + blls 7ea28 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000efb6 │ │ │ │ │ - @ instruction: 0x00033fb4 │ │ │ │ │ + svclt 0x0000efba │ │ │ │ │ + @ instruction: 0x00033fbc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, r8, pc @ │ │ │ │ │ + andeq r3, r3, r0, lsr #31 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7bbf0 │ │ │ │ │ + bl feb7bbe8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ strcs ip, [r0], #-84 @ 0xffffffac │ │ │ │ │ addlt r4, r4, r4, lsl r9 │ │ │ │ │ vqshl.u32 q10, q14, │ │ │ │ │ @ instruction: 0xf85c0407 │ │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ │ - beq 664e14 │ │ │ │ │ + beq 664e0c │ │ │ │ │ ldceq 2, cr9, [sl], {1} │ │ │ │ │ - strcs pc, [pc], #-865 @ 24a1c │ │ │ │ │ + strcs pc, [pc], #-865 @ 24a14 │ │ │ │ │ stmdbge r1, {r0, r1, r3, r4, r9, sl, fp} │ │ │ │ │ ldrmi pc, [r7], #-866 @ 0xfffffc9e │ │ │ │ │ vhsub.u32 d18, d3, d8 │ │ │ │ │ strls r6, [r2], #-1055 @ 0xfffffbe1 │ │ │ │ │ - blx 1e2a28 │ │ │ │ │ - blmi 1f7254 │ │ │ │ │ + blx 1e2a20 │ │ │ │ │ + blmi 1f724c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls feaa4 │ │ │ │ │ + blls fea9c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - svc 0x007cf7e0 │ │ │ │ │ - andeq r3, r3, r8, asr pc │ │ │ │ │ + svc 0x0080f7e0 │ │ │ │ │ + andeq r3, r3, r0, ror #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r4, lsr #30 │ │ │ │ │ + andeq r3, r3, ip, lsr #30 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7bc60 │ │ │ │ │ + bl feb7bc58 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ strcs ip, [r0], #-84 @ 0xffffffac │ │ │ │ │ addlt r4, r4, r4, lsl r9 │ │ │ │ │ vqshl.u32 q10, q14, │ │ │ │ │ @ instruction: 0xf85c0407 │ │ │ │ │ stmdavs r9, {r0, ip} │ │ │ │ │ @ instruction: 0xf04f9103 │ │ │ │ │ - beq 664e84 │ │ │ │ │ + beq 664e7c │ │ │ │ │ ldceq 2, cr9, [sl], {1} │ │ │ │ │ - strcs pc, [pc], #-865 @ 24a8c │ │ │ │ │ + strcs pc, [pc], #-865 @ 24a84 │ │ │ │ │ stmdbge r1, {r0, r1, r3, r4, r9, sl, fp} │ │ │ │ │ ldrmi pc, [r7], #-866 @ 0xfffffc9e │ │ │ │ │ vhsub.u32 d18, d3, d8 │ │ │ │ │ strls r6, [r2], #-1055 @ 0xfffffbe1 │ │ │ │ │ @ instruction: 0xf9cef7fe │ │ │ │ │ - blmi 1f72c4 │ │ │ │ │ + blmi 1f72bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls feb14 │ │ │ │ │ + blls feb0c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - svc 0x0044f7e0 │ │ │ │ │ - andeq r3, r3, r8, ror #29 │ │ │ │ │ + svc 0x0048f7e0 │ │ │ │ │ + strdeq r3, [r3], -r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x00033eb4 │ │ │ │ │ + @ instruction: 0x00033ebc │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bcd0 │ │ │ │ │ + bl feb7bcc8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r8, asr #32 │ │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ strbtmi r2, [r9], -r2, lsl #4 │ │ │ │ │ @ instruction: 0xf85eba5b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ @ instruction: 0xf8ad0c00 │ │ │ │ │ @ instruction: 0xf7fe3000 │ │ │ │ │ - bmi 2a3178 │ │ │ │ │ + bmi 2a3170 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162c92 │ │ │ │ │ - svc 0x0012f7e0 │ │ │ │ │ - andeq r3, r3, r6, ror lr │ │ │ │ │ + blx 162c8a │ │ │ │ │ + svc 0x0016f7e0 │ │ │ │ │ + andeq r3, r3, lr, ror lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r2, asr lr │ │ │ │ │ + andeq r3, r3, sl, asr lr │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bd34 │ │ │ │ │ + bl feb7bd2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r8, asr #32 │ │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ strbtmi r2, [r9], -r2, lsl #4 │ │ │ │ │ @ instruction: 0xf85eba5b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ @ instruction: 0xf8ad0c00 │ │ │ │ │ @ instruction: 0xf7fe3000 │ │ │ │ │ - bmi 2a3114 │ │ │ │ │ + bmi 2a310c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162cf6 │ │ │ │ │ - cdp 7, 14, cr15, cr0, cr0, {7} │ │ │ │ │ - andeq r3, r3, r2, lsl lr │ │ │ │ │ + blx 162cee │ │ │ │ │ + cdp 7, 14, cr15, cr4, cr0, {7} │ │ │ │ │ + andeq r3, r3, sl, lsl lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, lr, ror #27 │ │ │ │ │ + strdeq r3, [r3], -r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bd98 │ │ │ │ │ + bl feb7bd90 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r4, asr r0 │ │ │ │ │ ldrsbgt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ @ instruction: 0xf88d2203 │ │ │ │ │ strbtmi r3, [r9], -r2 │ │ │ │ │ @@ -31566,27 +31564,27 @@ │ │ │ │ │ ldrdgt pc, [r0], -ip │ │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x4c13ea4f │ │ │ │ │ @ instruction: 0xf88d0a1b │ │ │ │ │ @ instruction: 0xf88dc000 │ │ │ │ │ @ instruction: 0xf7fe3001 │ │ │ │ │ - bmi 2a30a4 │ │ │ │ │ + bmi 2a309c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162d66 │ │ │ │ │ - cdp 7, 10, cr15, cr8, cr0, {7} │ │ │ │ │ - andeq r3, r3, lr, lsr #27 │ │ │ │ │ + blx 162d5e │ │ │ │ │ + cdp 7, 10, cr15, cr12, cr0, {7} │ │ │ │ │ + @ instruction: 0x00033db6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, lr, ror sp │ │ │ │ │ + andeq r3, r3, r6, lsl #27 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7be08 │ │ │ │ │ + bl feb7be00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r4, asr r0 │ │ │ │ │ ldrsbgt pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ @ instruction: 0xf88d2203 │ │ │ │ │ strbtmi r3, [r9], -r2 │ │ │ │ │ @@ -31594,214 +31592,214 @@ │ │ │ │ │ ldrdgt pc, [r0], -ip │ │ │ │ │ andgt pc, r4, sp, asr #17 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x4c13ea4f │ │ │ │ │ @ instruction: 0xf88d0a1b │ │ │ │ │ @ instruction: 0xf88dc000 │ │ │ │ │ @ instruction: 0xf7fe3001 │ │ │ │ │ - bmi 2a3034 │ │ │ │ │ + bmi 2a302c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r2, lsl #2 │ │ │ │ │ - blx 162dd6 │ │ │ │ │ - cdp 7, 7, cr15, cr0, cr0, {7} │ │ │ │ │ - andeq r3, r3, lr, lsr sp │ │ │ │ │ + blx 162dce │ │ │ │ │ + cdp 7, 7, cr15, cr4, cr0, {7} │ │ │ │ │ + andeq r3, r3, r6, asr #26 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, lr, lsl #26 │ │ │ │ │ + andeq r3, r3, r6, lsl sp │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7be78 │ │ │ │ │ + bl feb7be70 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r8, asr #32 │ │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ strbtmi r2, [r9], -r4, lsl #4 │ │ │ │ │ @ instruction: 0xf85eba1b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ movwls r0, #3072 @ 0xc00 │ │ │ │ │ @ instruction: 0xf8caf7fe │ │ │ │ │ - blmi 2374d0 │ │ │ │ │ + blmi 2374c8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7ed1c │ │ │ │ │ + blls 7ed14 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000ee40 │ │ │ │ │ - andeq r3, r3, lr, asr #25 │ │ │ │ │ + svclt 0x0000ee44 │ │ │ │ │ + ldrdeq r3, [r3], -r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, ip, lsr #25 │ │ │ │ │ + @ instruction: 0x00033cb4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7bedc │ │ │ │ │ + bl feb7bed4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt lr, r3, r8, asr #32 │ │ │ │ │ ldrdgt pc, [r4], #-143 @ 0xffffff71 │ │ │ │ │ ldrbtmi r4, [lr], #1547 @ 0x60b │ │ │ │ │ strbtmi r2, [r9], -r4, lsl #4 │ │ │ │ │ @ instruction: 0xf85eba1b │ │ │ │ │ @ instruction: 0xf8dcc00c │ │ │ │ │ @ instruction: 0xf8cdc000 │ │ │ │ │ @ instruction: 0xf04fc004 │ │ │ │ │ movwls r0, #3072 @ 0xc00 │ │ │ │ │ @ instruction: 0xf898f7fe │ │ │ │ │ - blmi 237534 │ │ │ │ │ + blmi 23752c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7ed80 │ │ │ │ │ + blls 7ed78 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000ee0e │ │ │ │ │ - andeq r3, r3, sl, ror #24 │ │ │ │ │ + svclt 0x0000ee12 │ │ │ │ │ + andeq r3, r3, r2, ror ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r8, asr #24 │ │ │ │ │ + andeq r3, r3, r0, asr ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7bf40 │ │ │ │ │ + bl feb7bf38 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r8, asr r0 │ │ │ │ │ strcs r4, [r0], #-2325 @ 0xfffff6eb │ │ │ │ │ - blt 4b6144 │ │ │ │ │ + blt 4b613c │ │ │ │ │ andne pc, r1, ip, asr r8 @ │ │ │ │ │ tstls r3, r9, lsl #16 │ │ │ │ │ tsteq r0, pc, asr #32 @ │ │ │ │ │ andls r0, r2, #400 @ 0x190 │ │ │ │ │ vhsub.u32 d18, d1, d8 │ │ │ │ │ ldceq 4, cr0, [r9], {7} │ │ │ │ │ - strcs pc, [pc], #-865 @ 24d70 │ │ │ │ │ + strcs pc, [pc], #-865 @ 24d68 │ │ │ │ │ @ instruction: 0xf102fa23 │ │ │ │ │ ldrmi pc, [r7], #-865 @ 0xfffffc9f │ │ │ │ │ vmls.i32 d26, d3, d1 │ │ │ │ │ strls r6, [r1], #-1055 @ 0xfffffbe1 │ │ │ │ │ @ instruction: 0xf85cf7fe │ │ │ │ │ - blmi 1f75a8 │ │ │ │ │ + blmi 1f75a0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fedf8 │ │ │ │ │ + blls fedf0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - ldcl 7, cr15, [r2, #896] @ 0x380 │ │ │ │ │ - andeq r3, r3, r8, lsl #24 │ │ │ │ │ + ldcl 7, cr15, [r6, #896] @ 0x380 │ │ │ │ │ + andeq r3, r3, r0, lsl ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r3, [r3], -r0 │ │ │ │ │ + ldrdeq r3, [r3], -r8 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7bfb4 │ │ │ │ │ + bl feb7bfac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r8, asr r0 │ │ │ │ │ strcs r4, [r0], #-2325 @ 0xfffff6eb │ │ │ │ │ - blt 4b61b8 │ │ │ │ │ + blt 4b61b0 │ │ │ │ │ andne pc, r1, ip, asr r8 @ │ │ │ │ │ tstls r3, r9, lsl #16 │ │ │ │ │ tsteq r0, pc, asr #32 @ │ │ │ │ │ andls r0, r2, #400 @ 0x190 │ │ │ │ │ vhsub.u32 d18, d1, d8 │ │ │ │ │ ldceq 4, cr0, [r9], {7} │ │ │ │ │ - strcs pc, [pc], #-865 @ 24de4 │ │ │ │ │ + strcs pc, [pc], #-865 @ 24ddc │ │ │ │ │ @ instruction: 0xf102fa23 │ │ │ │ │ ldrmi pc, [r7], #-865 @ 0xfffffc9f │ │ │ │ │ vmls.i32 d26, d3, d1 │ │ │ │ │ strls r6, [r1], #-1055 @ 0xfffffbe1 │ │ │ │ │ @ instruction: 0xf822f7fe │ │ │ │ │ - blmi 1f761c │ │ │ │ │ + blmi 1f7614 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fee6c │ │ │ │ │ + blls fee64 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - ldc 7, cr15, [r8, #896] @ 0x380 │ │ │ │ │ - muleq r3, r4, fp │ │ │ │ │ + ldc 7, cr15, [ip, #896] @ 0x380 │ │ │ │ │ + muleq r3, ip, fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, ip, asr fp │ │ │ │ │ + andeq r3, r3, r4, ror #22 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c028 │ │ │ │ │ + bl feb7c020 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00fbfb │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 51288 │ │ │ │ │ - bmi 27ceec │ │ │ │ │ + blls 51280 │ │ │ │ │ + bmi 27cee4 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000ed66 │ │ │ │ │ - andeq r3, r3, r0, lsr #22 │ │ │ │ │ + svclt 0x0000ed6a │ │ │ │ │ + andeq r3, r3, r8, lsr #22 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r3, [r3], -r6 │ │ │ │ │ + strdeq r3, [r3], -lr │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c090 │ │ │ │ │ + bl feb7c088 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r2, ip, asr #32 │ │ │ │ │ @ instruction: 0x460c4b12 │ │ │ │ │ andcs r4, r4, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00fbc7 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ - blls 51310 │ │ │ │ │ + blls 51308 │ │ │ │ │ eorvs fp, r3, fp, lsl sl │ │ │ │ │ - blmi 1f76ec │ │ │ │ │ + blmi 1f76e4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7ef3c │ │ │ │ │ + blls 7ef34 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ - ldc 7, cr15, [r0, #-896]! @ 0xfffffc80 │ │ │ │ │ - @ instruction: 0x00033ab8 │ │ │ │ │ + ldc 7, cr15, [r4, #-896]! @ 0xfffffc80 │ │ │ │ │ + andeq r3, r3, r0, asr #21 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, ip, lsl #21 │ │ │ │ │ + muleq r3, r4, sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c0f8 │ │ │ │ │ + bl feb7c0f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00fb93 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ stmib r4, {r0, r9, ip, sp}^ │ │ │ │ │ - bmi 26db34 │ │ │ │ │ + bmi 26db2c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000ecfc │ │ │ │ │ - andeq r3, r3, r0, asr sl │ │ │ │ │ + svclt 0x0000ed00 │ │ │ │ │ + andeq r3, r3, r8, asr sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r2, lsr #20 │ │ │ │ │ + andeq r3, r3, sl, lsr #20 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c164 │ │ │ │ │ + bl feb7c15c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r4, asr r0 │ │ │ │ │ @ instruction: 0x460c4b14 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -31809,54 +31807,54 @@ │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00fb5d │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ stmdbls r1, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbls r2, {r0, r1, r3, r9, fp, ip, sp, pc} │ │ │ │ │ stmib r4, {r1, r3, r9, fp, ip, sp, pc}^ │ │ │ │ │ - bmi 26dba4 │ │ │ │ │ + bmi 26db9c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000ecc4 │ │ │ │ │ - andeq r3, r3, r4, ror #19 │ │ │ │ │ + svclt 0x0000ecc8 │ │ │ │ │ + andeq r3, r3, ip, ror #19 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000339b2 │ │ │ │ │ + @ instruction: 0x000339ba │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c1d4 │ │ │ │ │ + bl feb7c1cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r0, asr r0 │ │ │ │ │ @ instruction: 0x460c4b13 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00fb25 │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ ldmib sp, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ stmib r4, {r0, r8, r9, sp}^ │ │ │ │ │ - bmi 26dc10 │ │ │ │ │ + bmi 26dc08 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000ec8e │ │ │ │ │ - andeq r3, r3, r4, ror r9 │ │ │ │ │ + svclt 0x0000ec92 │ │ │ │ │ + andeq r3, r3, ip, ror r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r6, asr #18 │ │ │ │ │ + andeq r3, r3, lr, asr #18 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c240 │ │ │ │ │ + bl feb7c238 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, r4, asr r0 │ │ │ │ │ @ instruction: 0x460c4b14 │ │ │ │ │ andcs r4, r8, #252, 8 @ 0xfc000000 │ │ │ │ │ @ instruction: 0xf85c4669 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ @@ -31864,167 +31862,167 @@ │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0x2c00faef │ │ │ │ │ movwcs fp, #3852 @ 0xf0c │ │ │ │ │ movweq pc, #4096 @ 0x1000 @ │ │ │ │ │ stmdbls r0, {r0, r1, r3, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbls r1, {r1, r3, r9, fp, ip, sp, pc} │ │ │ │ │ stmib r4, {r0, r1, r3, r9, fp, ip, sp, pc}^ │ │ │ │ │ - bmi 26dc80 │ │ │ │ │ + bmi 26dc78 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000ec56 │ │ │ │ │ - andeq r3, r3, r8, lsl #18 │ │ │ │ │ + svclt 0x0000ec5a │ │ │ │ │ + andeq r3, r3, r0, lsl r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r3, [r3], -r6 │ │ │ │ │ + ldrdeq r3, [r3], -lr │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7c2b0 │ │ │ │ │ + bl feb7c2a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r5, r4, asr #32 │ │ │ │ │ andcs r4, r4, #16, 22 @ 0x4000 │ │ │ │ │ stmdbge r2, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ - beq a06fc │ │ │ │ │ + beq a06f4 │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ movwls r9, #11009 @ 0x2b01 │ │ │ │ │ mrc2 7, 5, pc, cr0, cr13, {7} │ │ │ │ │ - blmi 237904 │ │ │ │ │ + blmi 2378fc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls ff150 │ │ │ │ │ + blls ff148 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db005 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000ec26 │ │ │ │ │ - muleq r3, r8, r8 │ │ │ │ │ + svclt 0x0000ec2a │ │ │ │ │ + andeq r3, r3, r0, lsr #17 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r8, ror r8 │ │ │ │ │ + andeq r3, r3, r0, lsl #17 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7c310 │ │ │ │ │ + bl feb7c308 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0ff0 │ │ │ │ │ addlt ip, r3, r4, asr #32 │ │ │ │ │ andcs r4, r4, #16, 22 @ 0x4000 │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bcc 460974 │ │ │ │ │ + bcc 46096c │ │ │ │ │ movwls fp, #2587 @ 0xa1b │ │ │ │ │ mcr2 7, 4, pc, cr0, cr13, {7} @ │ │ │ │ │ - blmi 237964 │ │ │ │ │ + blmi 23795c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7f1b0 │ │ │ │ │ + blls 7f1a8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf7e0fb04 │ │ │ │ │ - svclt 0x0000ebf6 │ │ │ │ │ - andeq r3, r3, r8, lsr r8 │ │ │ │ │ + svclt 0x0000ebfa │ │ │ │ │ + andeq r3, r3, r0, asr #16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r8, lsl r8 │ │ │ │ │ + andeq r3, r3, r0, lsr #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7c370 │ │ │ │ │ + bl feb7c368 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r0], {224} @ 0xe0 │ │ │ │ │ - blmi 451390 │ │ │ │ │ + blmi 451388 │ │ │ │ │ ldrbtmi r2, [ip], #-520 @ 0xfffffdf8 │ │ │ │ │ stmiapl r3!, {r0, r8, fp, sp, pc}^ │ │ │ │ │ - blmi 4602dc │ │ │ │ │ + blmi 4602d4 │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - beq e07c8 │ │ │ │ │ + beq e07c0 │ │ │ │ │ @ instruction: 0xf7fd9501 │ │ │ │ │ - bmi 2a4ae0 │ │ │ │ │ + bmi 2a4ad8 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r5, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd30 │ │ │ │ │ - svclt 0x0000ebc8 │ │ │ │ │ - ldrdeq r3, [r3], -sl │ │ │ │ │ + svclt 0x0000ebcc │ │ │ │ │ + andeq r3, r3, r2, ror #15 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000337ba │ │ │ │ │ + andeq r3, r3, r2, asr #15 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c3cc │ │ │ │ │ + bl feb7c3c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 469174 │ │ │ │ │ - blmi 4913e8 │ │ │ │ │ + bmi 46916c │ │ │ │ │ + blmi 4913e0 │ │ │ │ │ ldrbtmi sl, [sl], #-2305 @ 0xfffff6ff │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mrrc 3, 0, r0, r3, cr0 │ │ │ │ │ @ instruction: 0x461c2b10 │ │ │ │ │ andcs r4, r8, #19922944 @ 0x1300000 │ │ │ │ │ - blt 953a60 │ │ │ │ │ + blt 953a58 │ │ │ │ │ movwmi lr, #6605 @ 0x19cd │ │ │ │ │ mcr2 7, 1, pc, cr0, cr13, {7} @ │ │ │ │ │ - blmi 1f7a20 │ │ │ │ │ + blmi 1f7a18 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls ff270 │ │ │ │ │ + blls ff268 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - bl fe5e3198 │ │ │ │ │ - andeq r3, r3, lr, ror r7 │ │ │ │ │ + bl fe6e3190 │ │ │ │ │ + andeq r3, r3, r6, lsl #15 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r3, r8, asr r7 │ │ │ │ │ + andeq r3, r3, r0, ror #14 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7c42c │ │ │ │ │ + bl feb7c424 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r0], {224} @ 0xe0 │ │ │ │ │ - blpl 460390 │ │ │ │ │ + blpl 460388 │ │ │ │ │ addlt r4, r4, pc, lsl #22 │ │ │ │ │ andcs r4, r8, #124, 8 @ 0x7c000000 │ │ │ │ │ stmiapl r3!, {r0, r8, fp, sp, pc}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stc 6, cr9, [sp, #8] │ │ │ │ │ @ instruction: 0xf7fd0a01 │ │ │ │ │ - bmi 2a4a24 │ │ │ │ │ + bmi 2a4a1c │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd70 │ │ │ │ │ - svclt 0x0000eb6a │ │ │ │ │ - andeq r3, r3, ip, lsl r7 │ │ │ │ │ + svclt 0x0000eb6e │ │ │ │ │ + andeq r3, r3, r4, lsr #14 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r3, [r3], -lr │ │ │ │ │ + andeq r3, r3, r6, lsl #14 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7c488 │ │ │ │ │ + bl feb7c480 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 469230 │ │ │ │ │ - blmi 4914a4 │ │ │ │ │ + bmi 469228 │ │ │ │ │ + blmi 49149c │ │ │ │ │ ldrbtmi sl, [sl], #-2305 @ 0xfffff6ff │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mrrc 3, 0, r0, r3, cr0 │ │ │ │ │ @ instruction: 0x46142b10 │ │ │ │ │ - blt 6edacc │ │ │ │ │ + blt 6edac4 │ │ │ │ │ stmib sp, {r2, r5, r9, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf7fd4301 │ │ │ │ │ - bmi 2a49c4 │ │ │ │ │ + bmi 2a49bc │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7e0bd10 │ │ │ │ │ - svclt 0x0000eb3a │ │ │ │ │ - andeq r3, r3, r2, asr #13 │ │ │ │ │ + svclt 0x0000eb3e │ │ │ │ │ + andeq r3, r3, sl, asr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r3, lr, r6 │ │ │ │ │ + andeq r3, r3, r6, lsr #13 │ │ │ │ │ ldrlt fp, [r0, #-408] @ 0xfffffe68 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ strmi pc, [r1], -r5, ror #17 │ │ │ │ │ tstle r5, r2, lsl #16 │ │ │ │ │ @@ -32051,15 +32049,15 @@ │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7fd4604 │ │ │ │ │ stmdacs r2, {r0, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r1, r2, r3, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf994b118 │ │ │ │ │ - blcs 31388 │ │ │ │ │ + blcs 31380 │ │ │ │ │ stmiahi r2!, {r0, r3, r8, r9, fp, ip, lr, pc}^ │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ movwcc lr, #10692 @ 0x29c4 │ │ │ │ │ addne pc, sp, #-1946157055 @ 0x8c000001 │ │ │ │ │ rschi r6, r2, r3, lsr #2 │ │ │ │ │ @ instruction: 0xf00fbd10 │ │ │ │ │ ldrb pc, [r2, r1, lsl #29]! @ │ │ │ │ │ @@ -32082,15 +32080,15 @@ │ │ │ │ │ cdp2 0, 5, cr15, cr14, cr15, {0} │ │ │ │ │ movwcs fp, #272 @ 0x110 │ │ │ │ │ strb r6, [sp, r3, lsr #32]! │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ suble r2, r0, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7c5e8 │ │ │ │ │ + bl feb7c5e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ @ instruction: 0x46054616 │ │ │ │ │ @ instruction: 0xf864f7fd │ │ │ │ │ tstle r8, r2, lsl #16 │ │ │ │ │ smlatbcc r0, r4, r5, pc @ │ │ │ │ │ stmdbcs r3, {r0, r8, fp, ip, sp} │ │ │ │ │ @@ -32105,29 +32103,29 @@ │ │ │ │ │ addmi r2, fp, #536870912 @ 0x20000000 │ │ │ │ │ addsmi fp, r3, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, fp, lsl r0 │ │ │ │ │ ldmdavs r3!, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ rscsle r2, sl, r0, lsl #22 │ │ │ │ │ andsvs r6, sl, sl, lsr #16 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - bcs 3f50c │ │ │ │ │ + bcs 3f504 │ │ │ │ │ stmdavs fp!, {r0, r1, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ tsteq r5, #201326595 @ 0xc000003 @ │ │ │ │ │ @ instruction: 0xe7f56013 │ │ │ │ │ stmibvc sl!, {r0, r1, r4, r5, fp, sp, lr}^ │ │ │ │ │ svclt 0x00183b00 │ │ │ │ │ vcgt.u32 d18, d3, d1 │ │ │ │ │ mvnvc r1, r6, lsl #5 │ │ │ │ │ andcs lr, r0, ip, ror #15 │ │ │ │ │ stmdavs sl!, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ andseq pc, r5, #-1946157055 @ 0x8c000001 │ │ │ │ │ strb r6, [r5, sl, rrx]! │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7c67c │ │ │ │ │ + bl feb7c674 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf81cf7fd │ │ │ │ │ tstle r3, r2, lsl #16 │ │ │ │ │ vmul.i q11, , d3[4] │ │ │ │ │ stmdblt fp, {r0, r2, r4, r8, r9} │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ @@ -32156,15 +32154,15 @@ │ │ │ │ │ @ instruction: 0xbd380940 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xffdcf7fc │ │ │ │ │ ldclt 0, cr2, [r8, #-4]! │ │ │ │ │ suble r2, r7, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7c710 │ │ │ │ │ + bl feb7c708 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ │ @ instruction: 0x46044616 │ │ │ │ │ @ instruction: 0xffd0f7fc │ │ │ │ │ tstle r8, r2, lsl #16 │ │ │ │ │ @ instruction: 0xb1b36823 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ @@ -32195,21 +32193,21 @@ │ │ │ │ │ andcs r6, r0, #14876672 @ 0xe30000 │ │ │ │ │ strmi r6, [r3], #-162 @ 0xffffff5e │ │ │ │ │ ldcllt 0, cr6, [r0, #-908]! @ 0xfffffc74 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ subsle r2, sp, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7c7ac │ │ │ │ │ + bl feb7c7a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ │ @ instruction: 0x46044617 │ │ │ │ │ @ instruction: 0xff82f7fc │ │ │ │ │ cmple r0, r2, lsl #16 │ │ │ │ │ - blcs 3f650 │ │ │ │ │ + blcs 3f648 │ │ │ │ │ @ instruction: 0x4620d03d │ │ │ │ │ @ instruction: 0xff80f7fc │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ strcs r2, [r0], -r1, lsl #12 │ │ │ │ │ tstlt pc, #51 @ 0x33 │ │ │ │ │ vadd.i8 q11, q0, │ │ │ │ │ @@ -32257,51 +32255,51 @@ │ │ │ │ │ @ instruction: 0xf04f931d │ │ │ │ │ mrslt r0, SPSR_irq │ │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ │ stmdacs r2, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r3!, {r0, r1, r8, ip, lr, pc}^ │ │ │ │ │ tsteq r5, #201326595 @ 0xc000003 @ │ │ │ │ │ andcs fp, r0, r3, ror r9 │ │ │ │ │ - blmi 1c38068 │ │ │ │ │ + blmi 1c38060 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 77f714 │ │ │ │ │ + blls 77f70c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ ldrsblt r8, [lr], -r3 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ movwcs r8, #2274 @ 0x8e2 │ │ │ │ │ stmib r4, {r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x61233302 │ │ │ │ │ addne pc, sp, #-1946157055 @ 0x8c000001 │ │ │ │ │ @ instruction: 0xf7fc80e2 │ │ │ │ │ @ instruction: 0x4605fefd │ │ │ │ │ rscle r2, r2, r0, lsl #16 │ │ │ │ │ - blx 7e16e6 │ │ │ │ │ + blx 7e16de │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4628d155 │ │ │ │ │ mcrr2 0, 0, pc, r6, cr2 @ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf003d0d7 │ │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4638d0d3 │ │ │ │ │ ldc2 0, cr15, [r2, #-8]! │ │ │ │ │ ldrtmi fp, [r1], -r0, lsl #3 │ │ │ │ │ @ instruction: 0x46682274 │ │ │ │ │ - ldcl 7, cr15, [r4, #892]! @ 0x37c │ │ │ │ │ + ldcl 7, cr15, [r8, #892]! @ 0x37c │ │ │ │ │ @ instruction: 0xf0024628 │ │ │ │ │ @ instruction: 0x4669fbf9 │ │ │ │ │ - blx 1061738 │ │ │ │ │ + blx 1061730 │ │ │ │ │ rsbsle r2, ip, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r8], -r9, ror #12 │ │ │ │ │ @ instruction: 0xff80f002 │ │ │ │ │ @ instruction: 0xf0024628 │ │ │ │ │ strmi pc, [r6], -sp, lsr #25 │ │ │ │ │ ldmdbmi r0, {r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ ldrbtmi r2, [r9], #-516 @ 0xfffffdfc │ │ │ │ │ - blx fe0e1786 │ │ │ │ │ + blx fe0e177e │ │ │ │ │ cmnle r2, r0, lsl #16 │ │ │ │ │ vadd.i8 q11, q0, │ │ │ │ │ vhsub.u32 d18, d2, d2 │ │ │ │ │ rsbvs r0, r3, r5, lsl r3 │ │ │ │ │ stmdavs r0!, {r0, r1, r5, r6, r7, r8, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0x0640f013 │ │ │ │ │ stmdacs r0, {r1, r2, r6, ip, lr, pc} │ │ │ │ │ @@ -32329,20 +32327,20 @@ │ │ │ │ │ stmdavs r6!, {r1, r2, r3, r6, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ tstcs r2, sp, asr r8 @ │ │ │ │ │ ldrtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xffe6f00f │ │ │ │ │ stclle 8, cr2, [sl, #-0] │ │ │ │ │ ldrtmi r6, [r9], -r0, lsr #16 │ │ │ │ │ - blx ff0e1800 │ │ │ │ │ + blx ff0e17f8 │ │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ │ strtmi sp, [r0], -r4, asr #26 │ │ │ │ │ @ instruction: 0xf7fc2100 │ │ │ │ │ @ instruction: 0x4628fe73 │ │ │ │ │ - blx fe8617e0 │ │ │ │ │ + blx fe8617d8 │ │ │ │ │ strb r2, [r1, -r1]! │ │ │ │ │ @ instruction: 0xf00fb128 │ │ │ │ │ stmdacs r0, {r0, r1, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x005bf43f │ │ │ │ │ stmdavs r3!, {r1, r2, r5, sp, lr}^ │ │ │ │ │ vmvn.i32 d20, #-1207959552 @ 0xb8000000 │ │ │ │ │ @ instruction: 0xf0030615 │ │ │ │ │ @@ -32368,27 +32366,27 @@ │ │ │ │ │ @ instruction: 0xe7c9fe3b │ │ │ │ │ vaddw.s8 q9, q0, d3 │ │ │ │ │ strtmi r0, [r0], -r1, lsl #2 │ │ │ │ │ mrc2 7, 1, pc, cr4, cr12, {7} │ │ │ │ │ smlalsle lr, r7, r6, r7 │ │ │ │ │ vaddw.s8 q9, q0, d2 │ │ │ │ │ ldrb r0, [r6, r1, lsl #2]! │ │ │ │ │ - ldmda r2!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ldrdeq r3, [r3], -sl │ │ │ │ │ + ldmda r6!, {r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r3, r3, r2, ror #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000332b4 │ │ │ │ │ - andeq lr, r1, r2, ror #22 │ │ │ │ │ - andeq lr, r1, r4, ror sl │ │ │ │ │ + @ instruction: 0x000332bc │ │ │ │ │ + andeq lr, r1, sl, ror #22 │ │ │ │ │ + andeq lr, r1, ip, ror sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7ca7c │ │ │ │ │ + bl feb7ca74 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ │ @ instruction: 0x4c1a4919 │ │ │ │ │ - bmi 6aec8c │ │ │ │ │ - blmi 6b6a74 │ │ │ │ │ + bmi 6aec84 │ │ │ │ │ + blmi 6b6a6c │ │ │ │ │ ldrbtmi r4, [sl], #-1148 @ 0xfffffb84 │ │ │ │ │ ldrbtmi r9, [fp], #-1029 @ 0xfffffbfb │ │ │ │ │ smlabtpl r7, sp, r9, lr │ │ │ │ │ andcc lr, r3, #3358720 @ 0x334000 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ ldmdbmi r6, {r0, r2, r4, fp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-3094 @ 0xfffff3ea │ │ │ │ │ @@ -32445,33 +32443,33 @@ │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ stmdacs r0, {r1, r3, r7, ip, sp, pc} │ │ │ │ │ - blmi b19ad8 │ │ │ │ │ + blmi b19ad0 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdami sl!, {r0, r2, r9, sl, lr} │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi a865c0 │ │ │ │ │ + blmi a865b8 │ │ │ │ │ @ instruction: 0x460f4478 │ │ │ │ │ ldrbtmi r9, [fp], #-5 │ │ │ │ │ - blmi a0a5c0 │ │ │ │ │ + blmi a0a5b8 │ │ │ │ │ tstcs r4, r6, lsl r6 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ movwls r4, #13435 @ 0x347b │ │ │ │ │ andcs r4, r2, r4, lsr #22 │ │ │ │ │ andshi pc, r8, sp, asr #17 │ │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ │ ldrbtmi r4, [fp], #-2850 @ 0xfffff4de │ │ │ │ │ - blmi 8ca5d4 │ │ │ │ │ + blmi 8ca5cc │ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ │ ldrbtmi r4, [fp], #-2849 @ 0xfffff4df │ │ │ │ │ - blx ff4e39d2 │ │ │ │ │ + blx ff4e39ca │ │ │ │ │ cmplt r0, #4, 12 @ 0x400000 │ │ │ │ │ tstcs ip, pc, lsl sl │ │ │ │ │ @ instruction: 0xf7fc447a │ │ │ │ │ movwlt pc, #36561 @ 0x8ed1 @ │ │ │ │ │ tstcs sp, sl, ror #28 │ │ │ │ │ addslt r4, r2, #32, 12 @ 0x2000000 │ │ │ │ │ mcr2 7, 6, pc, cr10, cr12, {7} @ │ │ │ │ │ @@ -32497,27 +32495,27 @@ │ │ │ │ │ @ instruction: 0xfffffbf9 │ │ │ │ │ @ instruction: 0xfffffb57 │ │ │ │ │ @ instruction: 0xfffff951 │ │ │ │ │ @ instruction: 0xfffffa15 │ │ │ │ │ @ instruction: 0xfffff97b │ │ │ │ │ @ instruction: 0xfffff9b9 │ │ │ │ │ @ instruction: 0xfffffa97 │ │ │ │ │ - andeq ip, r1, r0, lsl sp │ │ │ │ │ + andeq ip, r1, r8, lsl sp │ │ │ │ │ rsbsle r2, r1, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7cc70 │ │ │ │ │ + bl feb7cc68 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ │ ldrmi r4, [r6], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7fc4605 │ │ │ │ │ stmdacs r3, {r0, r1, r2, r3, r4, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r8!, {r2, r4, r5, r8, ip, lr, pc} │ │ │ │ │ ldccs 3, cr11, [r0], {144} @ 0x90 │ │ │ │ │ @ instruction: 0xf5a4d933 │ │ │ │ │ - blcc 72794 │ │ │ │ │ + blcc 7278c │ │ │ │ │ stmdale fp!, {r5, r8, r9, fp, sp} │ │ │ │ │ strbcc pc, [r0], #-1444 @ 0xfffffa5c @ │ │ │ │ │ stccs 12, cr3, [r0], #-4 │ │ │ │ │ ldm pc, {r1, r2, r5, fp, ip, lr, pc}^ @ │ │ │ │ │ subseq pc, sp, r4, lsl r0 @ │ │ │ │ │ rsbseq r0, r1, r9, rrx │ │ │ │ │ rsbseq r0, fp, r6, ror r0 │ │ │ │ │ @@ -32532,15 +32530,15 @@ │ │ │ │ │ sbceq r0, ip, r8, asr #1 │ │ │ │ │ ldrsbeq r0, [r4], #0 │ │ │ │ │ ldrsbeq r0, [ip], #8 │ │ │ │ │ rsceq r0, r4, r0, ror #1 │ │ │ │ │ rscseq r0, r0, fp, ror #1 │ │ │ │ │ ldrsheq r0, [r5], #-4 │ │ │ │ │ @ instruction: 0xf64f6832 │ │ │ │ │ - bllt fe4c1f04 │ │ │ │ │ + bllt fe4c1efc │ │ │ │ │ andlt r2, r2, r0 │ │ │ │ │ stccs 13, cr11, [r0], {112} @ 0x70 │ │ │ │ │ stccc 0, cr13, [r1], {250} @ 0xfa │ │ │ │ │ ldmle r7!, {r0, r1, r2, r3, sl, fp, sp}^ │ │ │ │ │ @ instruction: 0xf853a302 │ │ │ │ │ strtmi r4, [r3], #-36 @ 0xffffffdc │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ @@ -32560,68 +32558,68 @@ │ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf64f6832 │ │ │ │ │ andlt r7, r2, r5, lsl r1 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ - bllt 2e1b6c │ │ │ │ │ - bcs 3fc2c │ │ │ │ │ + bllt 2e1b64 │ │ │ │ │ + bcs 3fc24 │ │ │ │ │ ldmdavs r3!, {r2, r6, r7, ip, lr, pc}^ │ │ │ │ │ - blcs 2df88 │ │ │ │ │ + blcs 2df80 │ │ │ │ │ andlt sp, r2, r0, asr #1 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ - blt fffe1b84 │ │ │ │ │ - bcs 3fc44 │ │ │ │ │ + blt fffe1b7c │ │ │ │ │ + bcs 3fc3c │ │ │ │ │ ldmdavs r3!, {r3, r4, r5, r7, ip, lr, pc}^ │ │ │ │ │ - blcs 2dfa4 │ │ │ │ │ + blcs 2df9c │ │ │ │ │ @ instruction: 0xe7b3d1f3 │ │ │ │ │ tstcs r9, r2, lsr r8 │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ ldmdavs r2!, {r1, r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bcs 2dfc0 │ │ │ │ │ + bcs 2dfb8 │ │ │ │ │ sbfx sp, sp, #3, #10 │ │ │ │ │ - bcs 3fc68 │ │ │ │ │ + bcs 3fc60 │ │ │ │ │ smlatbcs ip, r6, r0, sp │ │ │ │ │ ldmdavs r2!, {r0, r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bcs 2dfe0 │ │ │ │ │ + bcs 2dfd8 │ │ │ │ │ @ instruction: 0xe79fd1d3 │ │ │ │ │ tstcs lr, r2, lsr r8 │ │ │ │ │ bicle r2, lr, r0, lsl #20 │ │ │ │ │ ldmdavs r2!, {r1, r3, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bcs 2dffc │ │ │ │ │ + bcs 2dff4 │ │ │ │ │ ldr sp, [r5, r9, asr #3] │ │ │ │ │ tstcs r0, r2, lsr r8 │ │ │ │ │ bicle r2, r4, r0, lsl #20 │ │ │ │ │ ldmdavs r2!, {r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bcs 2e018 │ │ │ │ │ + bcs 2e010 │ │ │ │ │ @ instruction: 0xe78bd1bf │ │ │ │ │ movwcs lr, #2518 @ 0x9d6 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ addle r2, r5, r0, lsl #20 │ │ │ │ │ bfi r2, r2, #2, #1 │ │ │ │ │ tstcs r3, r2, lsr r8 │ │ │ │ │ @ instruction: 0xd1b22a00 │ │ │ │ │ ldmdavs r2!, {r1, r2, r3, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bcs 2e048 │ │ │ │ │ + bcs 2e040 │ │ │ │ │ ldrb sp, [r9, -sp, lsr #3]! │ │ │ │ │ tstcs r5, r2, lsr r8 │ │ │ │ │ @ instruction: 0xd1a82a00 │ │ │ │ │ ldmdavs r2!, {r2, r4, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ │ ldmdavs r3!, {r0, r4, r5, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ tstvc r7, pc, asr #12 @ │ │ │ │ │ @ instruction: 0xd1aa2b00 │ │ │ │ │ ldclne 7, cr14, [r2, #424]! @ 0x1a8 │ │ │ │ │ tstvc r8, pc, asr #12 @ │ │ │ │ │ andeq pc, r7, #34 @ 0x22 │ │ │ │ │ strmi lr, [r2, #-2514] @ 0xfffff62e │ │ │ │ │ strmi lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ │ movwcs lr, #2514 @ 0x9d2 │ │ │ │ │ - blx fe861c40 │ │ │ │ │ + blx fe861c38 │ │ │ │ │ ldmdavs r2!, {r0, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc r9, pc, asr #12 @ │ │ │ │ │ ldmdavs r2!, {r0, r1, r3, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc sl, pc, asr #12 @ │ │ │ │ │ ldmdavs r2!, {r0, r1, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc ip, pc, asr #12 @ │ │ │ │ │ ldmdavs r2!, {r0, r1, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @@ -32643,15 +32641,15 @@ │ │ │ │ │ ldmdavs r2!, {r0, r1, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc r4, pc, asr #12 @ │ │ │ │ │ ldmdavs r2!, {r0, r1, r2, r3, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc fp, pc, asr #12 @ │ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ │ ldrb sl, [r8, -r7, lsr #30] │ │ │ │ │ @ instruction: 0xf64f6832 │ │ │ │ │ - bcs 420bc │ │ │ │ │ + bcs 420b4 │ │ │ │ │ svcge 0x0053f47f │ │ │ │ │ ldmdavs r2!, {r1, r2, r3, r4, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstvc r6, pc, asr #12 @ │ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ │ ldr sl, [r7, -ip, asr #30] │ │ │ │ │ @ instruction: 0xf64f6832 │ │ │ │ │ strb r7, [r6, -r2, lsl #2] │ │ │ │ │ @@ -32681,15 +32679,15 @@ │ │ │ │ │ svclt 0x00862b1f │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ movwcs lr, #10704 @ 0x29d0 │ │ │ │ │ movwcs lr, #2500 @ 0x9c4 │ │ │ │ │ ldrb r2, [sl], r1 │ │ │ │ │ @ instruction: 0xf64f6832 │ │ │ │ │ - bcs 42150 │ │ │ │ │ + bcs 42148 │ │ │ │ │ svcge 0x0007f47f │ │ │ │ │ svclt 0x0000e6d2 │ │ │ │ │ ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ │ @@ -32733,15 +32731,15 @@ │ │ │ │ │ ldrtmi fp, [r2], -r8, lsr #2 │ │ │ │ │ pop {r0, r1, r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf0034070 │ │ │ │ │ andcs fp, r0, fp, lsr #27 │ │ │ │ │ andcs fp, r0, r0, ror sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d014 │ │ │ │ │ + bl feb7d00c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ rorslt r0, r0 @ │ │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ │ stmdacs r3, {r0, r1, r2, r3, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r0, r4, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf003b178 │ │ │ │ │ @ instruction: 0x4606fdd9 │ │ │ │ │ @@ -32750,40 +32748,40 @@ │ │ │ │ │ strmi r2, [r5], -r0, lsl #2 │ │ │ │ │ ldmdavs r1!, {r8, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ @ instruction: 0x4628fb39 │ │ │ │ │ strcs fp, [r0, #-3440] @ 0xfffff290 │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7d058 │ │ │ │ │ + bl feb7d050 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ bicslt r0, r8, r8, ror #31 │ │ │ │ │ ldrmi r4, [r5], -pc, lsl #12 │ │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ │ stmdacs r3, {r0, r1, r3, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r2, r4, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf003b190 │ │ │ │ │ @ instruction: 0x4606fdb5 │ │ │ │ │ @ instruction: 0x4639b170 │ │ │ │ │ stmdavs r0!, {r1, r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8eef003 │ │ │ │ │ svclt 0x00a81e05 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ ldmdavs r1!, {r3, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ │ - blx 4e3e86 │ │ │ │ │ + blx 4e3e7e │ │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 25eeb @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 25ee3 @ │ │ │ │ │ ldcllt 6, cr4, [r8, #160]! @ 0xa0 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ strmi fp, [lr], -r0, asr #6 │ │ │ │ │ @ instruction: 0x46054614 │ │ │ │ │ - blx e3eae │ │ │ │ │ + blx e3ea6 │ │ │ │ │ @ instruction: 0xd1212803 │ │ │ │ │ mvnslt r6, r8, lsr #16 │ │ │ │ │ stc2 0, cr15, [ip, #12] │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ strmi r2, [r7], -r0, lsl #16 │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0801 │ │ │ │ │ @@ -32794,38 +32792,38 @@ │ │ │ │ │ @ instruction: 0xf0036828 │ │ │ │ │ mcrne 8, 0, pc, cr4, cr13, {7} @ │ │ │ │ │ strbmi fp, [r1], -r8, lsr #31 │ │ │ │ │ svclt 0x00b84628 │ │ │ │ │ @ instruction: 0xf7fc6879 │ │ │ │ │ @ instruction: 0x4620fadd │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 25f08 @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 25f00 @ │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ svclt 0x000081f0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7d118 │ │ │ │ │ + bl feb7d110 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [sl], r0 @ │ │ │ │ │ ldmdbmi r9, {r3, r4, fp, lr} │ │ │ │ │ ldcmi 2, cr2, [r9], {-0} │ │ │ │ │ - blmi 67710c │ │ │ │ │ + blmi 677104 │ │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ │ andcs lr, r7, sp, asr #19 │ │ │ │ │ ldmdami r7, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ stmib sp, {r1, r2, r8, ip, pc}^ │ │ │ │ │ ldrbtmi r4, [r8], #-516 @ 0xfffffdfc │ │ │ │ │ @ instruction: 0x4c164915 │ │ │ │ │ ldrbtmi r9, [r9], #-771 @ 0xfffffcfd │ │ │ │ │ ldrbtmi r4, [ip], #-2837 @ 0xfffff4eb │ │ │ │ │ andne lr, r1, sp, asr #19 │ │ │ │ │ ldrbtmi r2, [fp], #-260 @ 0xfffffefc │ │ │ │ │ strls r2, [r0], #-3 │ │ │ │ │ @ instruction: 0xf912f7fd │ │ │ │ │ @ instruction: 0x4604b170 │ │ │ │ │ - blx febe3f54 │ │ │ │ │ + blx febe3f4c │ │ │ │ │ tstle r6, r3, lsl #16 │ │ │ │ │ @ instruction: 0xfff6f002 │ │ │ │ │ tstlt r0, r0, lsr #32 │ │ │ │ │ andlt r4, sl, r0, lsr #12 │ │ │ │ │ @ instruction: 0x4620bd10 │ │ │ │ │ @ instruction: 0xf8fef7fd │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ @@ -32843,15 +32841,15 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ strmi r2, [lr], -r0, lsl #18 │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ stmdacs r0, {r8, sp} │ │ │ │ │ @ instruction: 0xf041bf08 │ │ │ │ │ - bllt 663d0 │ │ │ │ │ + bllt 663c8 │ │ │ │ │ @ instruction: 0x46054617 │ │ │ │ │ @ instruction: 0xf7ff4698 │ │ │ │ │ @ instruction: 0x4604ff9d │ │ │ │ │ strtmi fp, [sl], -r8, asr #3 │ │ │ │ │ @ instruction: 0xf7fc210c │ │ │ │ │ ldrdlt pc, [r8, r5] │ │ │ │ │ tstcs sp, r2, lsr r6 │ │ │ │ │ @@ -32867,99 +32865,99 @@ │ │ │ │ │ strcs pc, [r0], #-2229 @ 0xfffff74b │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ svclt 0x000081f0 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi 1477884 │ │ │ │ │ + bmi 147787c │ │ │ │ │ addlt r4, r4, r1, asr fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ suble r2, r5, r0, lsl #16 │ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ │ - blx f64038 │ │ │ │ │ + blx f64030 │ │ │ │ │ teqle pc, r5, lsl #16 │ │ │ │ │ svccs 0x000069a0 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4635d03a │ │ │ │ │ - bmi 1214614 │ │ │ │ │ + bmi 121460c │ │ │ │ │ ldrbtmi r4, [sl], #-2885 @ 0xfffff4bb │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4628d17d │ │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0x463281f0 │ │ │ │ │ @ instruction: 0xf7fc4639 │ │ │ │ │ @ instruction: 0x4605fd97 │ │ │ │ │ stmdacs r0, {r5, fp, sp, lr} │ │ │ │ │ stmdbvs r3!, {r0, r3, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ - blcs 92cf8 │ │ │ │ │ + blcs 92cf0 │ │ │ │ │ stccs 1, cr13, [r0, #-120] @ 0xffffff88 │ │ │ │ │ - blle 8fe528 │ │ │ │ │ + blle 8fe520 │ │ │ │ │ stmiavs r3!, {r4, r6, r8, ip, lr, pc}^ │ │ │ │ │ eorsle r2, r3, r0, lsl #22 │ │ │ │ │ strls r2, [r2, #-769] @ 0xfffffcff │ │ │ │ │ @ instruction: 0xf04f60a3 │ │ │ │ │ @ instruction: 0xf10d33ff │ │ │ │ │ andcs r0, r0, #8, 16 @ 0x80000 │ │ │ │ │ ldrmi r9, [r1], -r1, lsl #6 │ │ │ │ │ strls r4, [r0], -r3, asr #12 │ │ │ │ │ @ instruction: 0xf8f2f017 │ │ │ │ │ ldcle 14, cr1, [r1, #-20]! @ 0xffffffec │ │ │ │ │ stmdbcs r0, {r1, r8, fp, ip, pc} │ │ │ │ │ strtmi sp, [sl], -fp, asr #1 │ │ │ │ │ @ instruction: 0xf7fa4638 │ │ │ │ │ bfi pc, r3, (invalid: 16:6) @ │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 2611f @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 26117 @ │ │ │ │ │ movwcs lr, #6083 @ 0x17c3 │ │ │ │ │ cmnvs r3, r0, lsl #26 │ │ │ │ │ - ble ff6fe570 │ │ │ │ │ + ble ff6fe568 │ │ │ │ │ adcvs r2, r3, r1, lsl #6 │ │ │ │ │ movwls r2, #8960 @ 0x2300 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ rscvc lr, r5, #151552 @ 0x25000 │ │ │ │ │ ldrtmi r9, [r9], -r1, lsl #6 │ │ │ │ │ strls r4, [r0], -r3, asr #12 │ │ │ │ │ @ instruction: 0xf8d0f017 │ │ │ │ │ andle r1, r7, r5, lsl #28 │ │ │ │ │ sbfx sp, ip, #25, #11 │ │ │ │ │ - blx fe1e2164 │ │ │ │ │ + blx fe1e215c │ │ │ │ │ @ instruction: 0xf10dbb08 │ │ │ │ │ strls r0, [r2, #-2056] @ 0xfffff7f8 │ │ │ │ │ stmdavs r0!, {r0, r1, r5, r7, fp, sp, lr} │ │ │ │ │ svclt 0x000c2b00 │ │ │ │ │ @ instruction: 0xf04f2301 │ │ │ │ │ @ instruction: 0xe7c433ff │ │ │ │ │ - blcc 403b0 │ │ │ │ │ + blcc 403a8 │ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ - blcs 2ed30 │ │ │ │ │ + blcs 2ed28 │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ @ instruction: 0xe79035ff │ │ │ │ │ - blx 1b62198 │ │ │ │ │ + blx 1b62190 │ │ │ │ │ movwcs fp, #4448 @ 0x1160 │ │ │ │ │ adcvs r6, r3, r0, lsr #16 │ │ │ │ │ movwls r2, #8960 @ 0x2300 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ movwcs lr, #6092 @ 0x17cc │ │ │ │ │ strls r6, [r2, #-2080] @ 0xfffff7e0 │ │ │ │ │ str r6, [r4, r3, lsr #1]! │ │ │ │ │ rscvs r6, r0, r3, lsr #17 │ │ │ │ │ andls r3, r2, r0, lsl #22 │ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ │ subsmi r6, fp, #32, 16 @ 0x200000 │ │ │ │ │ @ instruction: 0xf7dfe7be │ │ │ │ │ - svclt 0x0000ebec │ │ │ │ │ - andeq r2, r3, r8, lsr #18 │ │ │ │ │ + svclt 0x0000ebf0 │ │ │ │ │ + andeq r2, r3, r0, lsr r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r2, [r3], -sl │ │ │ │ │ + andeq r2, r3, r2, lsl #18 │ │ │ │ │ ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7fc4604 │ │ │ │ │ stmdacs r5, {r0, r1, r2, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ stmibvs r0!, {r0, r2, r8, ip, lr, pc} │ │ │ │ │ @@ -32999,15 +32997,15 @@ │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ pop {r5, r7, r8, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf7fc4010 │ │ │ │ │ andcs fp, r0, pc, ror ip │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d43c │ │ │ │ │ + bl feb7d434 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ @ instruction: 0x46054616 │ │ │ │ │ @ instruction: 0xf93af7fc │ │ │ │ │ tstle r8, r5, lsl #16 │ │ │ │ │ lsrcs pc, r4, #11 @ │ │ │ │ │ stmdbcs r3, {r0, r8, fp, ip, sp} │ │ │ │ │ @@ -33023,70 +33021,70 @@ │ │ │ │ │ eorvs r6, fp, r3, lsr r8 │ │ │ │ │ svclt 0x00183b00 │ │ │ │ │ rsbvs r2, fp, r1, lsl #6 │ │ │ │ │ ldmdavs r3!, {r2, sp, lr, pc} │ │ │ │ │ rscle r2, r8, r0, lsl #22 │ │ │ │ │ andsvs r6, sl, sl, lsr #19 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ - blcs 40368 │ │ │ │ │ + blcs 40360 │ │ │ │ │ stmdavs sl!, {r0, r5, r6, r7, ip, lr, pc} │ │ │ │ │ @ instruction: 0xe7f7601a │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ stmdacs r0, {r0, r1, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldmdavs r3!, {r0, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ │ strb r6, [pc, fp, lsr #3]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ eorsle r2, r9, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d4c4 │ │ │ │ │ + bl feb7d4bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460e0ff0 │ │ │ │ │ @ instruction: 0x46044615 │ │ │ │ │ @ instruction: 0xf8f6f7fc │ │ │ │ │ tstle ip, r5, lsl #16 │ │ │ │ │ cmplt r0, r0, lsr #19 │ │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ │ - bcs 8086c │ │ │ │ │ + bcs 80864 │ │ │ │ │ strtmi sp, [sl], -r8 │ │ │ │ │ pop {r0, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fc4070 │ │ │ │ │ @ instruction: 0xf04fb891 │ │ │ │ │ ldcllt 0, cr3, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ │ - bcs 40784 │ │ │ │ │ + bcs 4077c │ │ │ │ │ ldrtmi sp, [r0], -r1, lsl #26 │ │ │ │ │ - bvs 8958c4 │ │ │ │ │ + bvs 8958bc │ │ │ │ │ mvnsle r2, r0, lsl #18 │ │ │ │ │ stmiavs r2!, {r1, r4, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ │ ldrmi fp, [r8], -r2, ror #18 │ │ │ │ │ @ instruction: 0xf980f017 │ │ │ │ │ stmibvs r0!, {r6, r8, fp, ip, sp, pc} │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf87af7fc │ │ │ │ │ movwcs fp, #4368 @ 0x1110 │ │ │ │ │ ldcllt 0, cr6, [r0, #-908]! @ 0xfffffc74 │ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #6 │ │ │ │ │ ldcllt 0, cr6, [r0, #-652]! @ 0xfffffd74 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d540 │ │ │ │ │ + bl feb7d538 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d6a2a8 │ │ │ │ │ - blmi d92560 │ │ │ │ │ + bmi d6a2a0 │ │ │ │ │ + blmi d92558 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ subsle r2, r0, r0, lsl #16 │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xf8aef7fc │ │ │ │ │ cmple sl, r5, lsl #16 │ │ │ │ │ stmdacs r0, {r5, r7, r8, fp, sp, lr} │ │ │ │ │ stmdavs r3!, {r0, r1, r2, r6, ip, lr, pc} │ │ │ │ │ eorsle r2, r2, r0, lsl #22 │ │ │ │ │ - blcs 40904 │ │ │ │ │ + blcs 408fc │ │ │ │ │ @ instruction: 0xf04fd13f │ │ │ │ │ strdvs r3, [r3, #-63]! @ 0xffffffc1 │ │ │ │ │ smlalttlt r6, r1, r1, r9 │ │ │ │ │ teqlt r2, r2, lsr #20 │ │ │ │ │ ldc2l 7, cr15, [r8, #-1008] @ 0xfffffc10 │ │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ @@ -33103,69 +33101,69 @@ │ │ │ │ │ stmdbls r2, {r2, r3, r8, sl, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0x4618b151 │ │ │ │ │ ldc2 7, cr15, [sl, #-1008]! @ 0xfffffc10 │ │ │ │ │ strtmi fp, [r0], -r8, asr #3 │ │ │ │ │ @ instruction: 0xf8a0f7fc │ │ │ │ │ stmdacs r0, {r1, r9, sl, lr} │ │ │ │ │ stmibvs r3!, {r0, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ │ - bmi 4b7c3c │ │ │ │ │ + bmi 4b7c34 │ │ │ │ │ ldrbtmi r4, [sl], #-2832 @ 0xfffff4f0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4629d114 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7fc40f0 │ │ │ │ │ movwcc fp, #7583 @ 0x1d9f │ │ │ │ │ - bmi 2da700 │ │ │ │ │ + bmi 2da6f8 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, r2, lsl #2 │ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ │ - b fe564398 │ │ │ │ │ - andeq r2, r3, ip, lsl #12 │ │ │ │ │ + b fe664390 │ │ │ │ │ + andeq r2, r3, r4, lsl r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r3, sl, ror r5 │ │ │ │ │ - andeq r2, r3, r6, asr r5 │ │ │ │ │ + andeq r2, r3, r2, lsl #11 │ │ │ │ │ + andeq r2, r3, lr, asr r5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d634 │ │ │ │ │ + bl feb7d62c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi bea3bc │ │ │ │ │ - blmi c12654 │ │ │ │ │ + bmi bea3b4 │ │ │ │ │ + blmi c1264c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4604b178 │ │ │ │ │ @ instruction: 0xf836f7fc │ │ │ │ │ tstle sl, r5, lsl #16 │ │ │ │ │ smlaltblt r6, r0, r0, r9 │ │ │ │ │ tstlt r5, r5, lsr #16 │ │ │ │ │ movwcc r6, #6499 @ 0x1963 │ │ │ │ │ @ instruction: 0xf7fcd01e │ │ │ │ │ strmi pc, [r5], -sp, lsr #28 │ │ │ │ │ strcs fp, [r0, #-2408] @ 0xfffff698 │ │ │ │ │ - blmi 8b8d00 │ │ │ │ │ + blmi 8b8cf8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 1004e4 │ │ │ │ │ + blls 1004dc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r7, r0, lsl #6 │ │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ │ stmdavs r0!, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ stmib r4, {r1, r8, r9, ip, sp}^ │ │ │ │ │ stmib r4, {r2, r8, r9, ip, sp}^ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r8, r9, ip, sp} │ │ │ │ │ @ instruction: 0xf016d0e8 │ │ │ │ │ strb pc, [r5, r5, lsl #29]! @ │ │ │ │ │ smlattlt r9, r1, r9, r6 │ │ │ │ │ ldmiblt r2, {r1, r5, r9, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ - blge b2cb0 │ │ │ │ │ + blge b2ca8 │ │ │ │ │ smlabtcs r0, sp, r9, lr │ │ │ │ │ ldrmi r4, [r1], -r8, lsr #12 │ │ │ │ │ @ instruction: 0xf0169202 │ │ │ │ │ cdpne 14, 0, cr15, cr2, cr13, {7} │ │ │ │ │ stmdbls r2, {r1, r2, r8, sl, fp, ip, lr, pc} │ │ │ │ │ stmibvs r0!, {r0, r5, r8, ip, sp, pc} │ │ │ │ │ ldc2 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ │ @@ -33174,72 +33172,72 @@ │ │ │ │ │ @ instruction: 0x4605fdf5 │ │ │ │ │ sbcle r2, r6, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7fce7d3 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ movwcs sp, #193 @ 0xc1 │ │ │ │ │ stmib r4, {r0, r2, r5, fp, sp, lr}^ │ │ │ │ │ ldrb r3, [fp, r7, lsl #6] │ │ │ │ │ - b 9e4474 │ │ │ │ │ - andeq r2, r3, r8, lsl r5 │ │ │ │ │ + b ae446c │ │ │ │ │ + andeq r2, r3, r0, lsr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r3, r4, ror #9 │ │ │ │ │ + andeq r2, r3, ip, ror #9 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d70c │ │ │ │ │ + bl feb7d704 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r4, r0, ror #31 │ │ │ │ │ cmnlt r8, #-1073741824 @ 0xc0000000 │ │ │ │ │ ldrmi r4, [r6], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xffd0f7fb │ │ │ │ │ @ instruction: 0xd1292805 │ │ │ │ │ teqlt fp, #2670592 @ 0x28c000 │ │ │ │ │ @ instruction: 0xb3299903 │ │ │ │ │ stmdavs r0!, {r1, r2, r6, r8, r9, ip, sp, pc} │ │ │ │ │ eorsle r2, lr, r0, lsl #16 │ │ │ │ │ bicslt r6, sl, r2, ror #18 │ │ │ │ │ tstle sp, r1, lsl #4 │ │ │ │ │ smlattlt sp, r5, r9, r6 │ │ │ │ │ - bllt cc0dcc │ │ │ │ │ + bllt cc0dc4 │ │ │ │ │ ldrtmi r2, [r2], -r0, lsl #6 │ │ │ │ │ - blge 10b150 │ │ │ │ │ + blge 10b148 │ │ │ │ │ @ instruction: 0xf0169600 │ │ │ │ │ cdpne 14, 0, cr15, cr5, cr5, {5} │ │ │ │ │ andle sp, r8, r0, lsl fp │ │ │ │ │ strtmi r9, [sl], -r3, lsl #18 │ │ │ │ │ @ instruction: 0xf7fc69a0 │ │ │ │ │ stmdacs r0, {r0, r3, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ addmi sp, r5, #8, 22 @ 0x2000 │ │ │ │ │ ldrtmi sp, [r0], -sp, lsl #24 │ │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ strb r6, [r1, r2, ror #2]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ andlt r2, r4, r0 │ │ │ │ │ - blls 115b48 │ │ │ │ │ + blls 115b40 │ │ │ │ │ eorvs r1, r5, #184320 @ 0x2d000 │ │ │ │ │ mvnvs r4, r3, lsl #8 │ │ │ │ │ ldrmi lr, [r8], -fp, ror #15 │ │ │ │ │ @ instruction: 0xf7fc4629 │ │ │ │ │ - bvs 925450 │ │ │ │ │ + bvs 925448 │ │ │ │ │ stcle 8, cr2, [r1, #-0] │ │ │ │ │ stmdble fp, {r3, r4, r7, r9, lr} │ │ │ │ │ rscle r2, fp, r0, lsl #22 │ │ │ │ │ stmdavs r0!, {r8, r9, sp} │ │ │ │ │ mvnvs r9, r3, lsl #18 │ │ │ │ │ ldrtmi lr, [r2], -r8, asr #15 │ │ │ │ │ @ instruction: 0xf7fc4618 │ │ │ │ │ bfi pc, sp, #23, #1 @ │ │ │ │ │ - bne 700d48 │ │ │ │ │ + bne 700d40 │ │ │ │ │ strmi r6, [r2], #-547 @ 0xfffffddd │ │ │ │ │ strb r6, [sp, r2, ror #3]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7d7d0 │ │ │ │ │ + bl feb7d7c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [sl], r0 @ │ │ │ │ │ - blmi 478a1c │ │ │ │ │ + blmi 478a14 │ │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ │ ldrbtmi r4, [fp], #-3088 @ 0xfffff3f0 │ │ │ │ │ stmib sp, {r4, fp, lr}^ │ │ │ │ │ ldrbtmi r3, [ip], #-263 @ 0xfffffef9 │ │ │ │ │ ldrbtmi r4, [r8], #-2319 @ 0xfffff6f1 │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r8, r9, fp, lr}^ │ │ │ │ │ ldrbtmi r4, [r9], #-517 @ 0xfffffdfb │ │ │ │ │ @@ -33258,30 +33256,30 @@ │ │ │ │ │ @ instruction: 0xfffffa27 │ │ │ │ │ @ instruction: 0xfffffcbf │ │ │ │ │ @ instruction: 0xfffffc33 │ │ │ │ │ @ instruction: 0xfffffb9f │ │ │ │ │ @ instruction: 0xfffffe1f │ │ │ │ │ @ instruction: 0xfffffbc5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d848 │ │ │ │ │ + bl feb7d840 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ │ ldmdbmi sl, {r3, r4, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ │ - blmi 6b7e6c │ │ │ │ │ + blmi 6b7e64 │ │ │ │ │ ldrbtmi r2, [r9], #-512 @ 0xfffffe00 │ │ │ │ │ ldrbtmi r4, [fp], #-2073 @ 0xfffff7e7 │ │ │ │ │ smlabtcc r7, sp, r9, lr │ │ │ │ │ ldrbtmi r4, [r8], #-2840 @ 0xfffff4e8 │ │ │ │ │ ldrbtmi r4, [fp], #-2328 @ 0xfffff6e8 │ │ │ │ │ - blmi 64b280 │ │ │ │ │ + blmi 64b278 │ │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldrbtmi r0, [fp], #-517 @ 0xfffffdfb │ │ │ │ │ stmib sp, {r1, r2, r4, fp, lr}^ │ │ │ │ │ ldmdbmi r6, {r1, r8, ip, sp} │ │ │ │ │ - blmi 5b7864 │ │ │ │ │ + blmi 5b785c │ │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldrbtmi r1, [fp], #-0 │ │ │ │ │ andcs r2, r5, r4, lsr #2 │ │ │ │ │ ldc2l 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ │ cmnlt r0, r4, lsl #12 │ │ │ │ │ vaddw.s8 q9, q0, d3 │ │ │ │ │ strtmi r0, [sl], -r5, lsl #2 │ │ │ │ │ @@ -33298,31 +33296,31 @@ │ │ │ │ │ @ instruction: 0xfffff9ab │ │ │ │ │ @ instruction: 0xfffffc45 │ │ │ │ │ @ instruction: 0xfffffbb7 │ │ │ │ │ @ instruction: 0xfffffb25 │ │ │ │ │ @ instruction: 0xfffffda5 │ │ │ │ │ @ instruction: 0xfffffb4b │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7d8e8 │ │ │ │ │ + bl feb7d8e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, fp, r0, asr #31 │ │ │ │ │ eorsle r2, r7, r0, lsl #16 │ │ │ │ │ smladcs r0, sp, sl, r4 │ │ │ │ │ @ instruction: 0x460e4b1d │ │ │ │ │ @ instruction: 0x4605447a │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bmi 6f2f24 │ │ │ │ │ - blmi 6eeb9c │ │ │ │ │ + bmi 6f2f1c │ │ │ │ │ + blmi 6eeb94 │ │ │ │ │ ldrbtmi r2, [sl], #-5 │ │ │ │ │ strcs lr, [r5, -sp, asr #19] │ │ │ │ │ - bmi 677904 │ │ │ │ │ - blmi 68b32c │ │ │ │ │ + bmi 6778fc │ │ │ │ │ + blmi 68b324 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ andcc lr, r2, #3358720 @ 0x334000 │ │ │ │ │ - blmi 638f84 │ │ │ │ │ + blmi 638f7c │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ │ @ instruction: 0x463a4b16 │ │ │ │ │ @ instruction: 0xf7fc447b │ │ │ │ │ strmi pc, [r4], -r3, lsr #26 │ │ │ │ │ @ instruction: 0x2103b190 │ │ │ │ │ smlabteq r5, r0, r2, pc @ │ │ │ │ │ @@ -33346,30 +33344,30 @@ │ │ │ │ │ @ instruction: 0xfffffcff │ │ │ │ │ @ instruction: 0xfffffaa1 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ stmdacs r0, {r1, r3, r7, ip, sp, pc} │ │ │ │ │ - blmi 89a898 │ │ │ │ │ + blmi 89a890 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ldrmi r4, [r7], -lr, lsl #12 │ │ │ │ │ movwls r4, #33915 @ 0x847b │ │ │ │ │ @ instruction: 0x46054b1e │ │ │ │ │ @ instruction: 0x21244642 │ │ │ │ │ movwls r4, #29819 @ 0x747b │ │ │ │ │ andcs r4, r5, ip, lsl fp │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 6f47e0 │ │ │ │ │ + blmi 6f47d8 │ │ │ │ │ movwls r4, #17531 @ 0x447b │ │ │ │ │ ldrbtmi r4, [fp], #-2842 @ 0xfffff4e6 │ │ │ │ │ - blmi 6cb3e4 │ │ │ │ │ + blmi 6cb3dc │ │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ │ ldrbtmi r4, [fp], #-2841 @ 0xfffff4e7 │ │ │ │ │ - blmi 68b3e8 │ │ │ │ │ + blmi 68b3e0 │ │ │ │ │ movwls r4, #1147 @ 0x47b │ │ │ │ │ ldrbtmi r4, [fp], #-2840 @ 0xfffff4e8 │ │ │ │ │ stc2l 7, cr15, [r8], {252} @ 0xfc │ │ │ │ │ @ instruction: 0xb1a84604 │ │ │ │ │ vaddw.s8 q9, q0, d3 │ │ │ │ │ strtmi r0, [sl], -r5, lsl #2 │ │ │ │ │ @ instruction: 0xffc6f7fb │ │ │ │ │ @@ -33390,31 +33388,31 @@ │ │ │ │ │ @ instruction: 0xfffff849 │ │ │ │ │ @ instruction: 0xfffffae3 │ │ │ │ │ @ instruction: 0xfffffa55 │ │ │ │ │ @ instruction: 0xfffff9c7 │ │ │ │ │ @ instruction: 0xfffffc45 │ │ │ │ │ @ instruction: 0xfffff9eb │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7da58 │ │ │ │ │ + bl feb7da50 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, fp, r0, asr #31 │ │ │ │ │ eorsle r2, r7, r0, lsl #16 │ │ │ │ │ smladcs r0, sp, sl, r4 │ │ │ │ │ @ instruction: 0x460e4b1d │ │ │ │ │ @ instruction: 0x4605447a │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bmi 6f3094 │ │ │ │ │ - blmi 6eed0c │ │ │ │ │ + bmi 6f308c │ │ │ │ │ + blmi 6eed04 │ │ │ │ │ ldrbtmi r2, [sl], #-5 │ │ │ │ │ strcs lr, [r5, -sp, asr #19] │ │ │ │ │ - bmi 677a74 │ │ │ │ │ - blmi 68b49c │ │ │ │ │ + bmi 677a6c │ │ │ │ │ + blmi 68b494 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ andcc lr, r2, #3358720 @ 0x334000 │ │ │ │ │ - blmi 6390f4 │ │ │ │ │ + blmi 6390ec │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ andcc lr, r0, #3358720 @ 0x334000 │ │ │ │ │ @ instruction: 0x463a4b16 │ │ │ │ │ @ instruction: 0xf7fc447b │ │ │ │ │ strmi pc, [r4], -fp, ror #24 │ │ │ │ │ @ instruction: 0x2103b190 │ │ │ │ │ smlabteq r5, r0, r2, pc @ │ │ │ │ │ @@ -33434,18 +33432,18 @@ │ │ │ │ │ @ instruction: 0xfffff791 │ │ │ │ │ @ instruction: 0xfffffa29 │ │ │ │ │ @ instruction: 0xfffff99f │ │ │ │ │ @ instruction: 0xfffff90d │ │ │ │ │ @ instruction: 0xfffffb8f │ │ │ │ │ @ instruction: 0xfffff931 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7db08 │ │ │ │ │ + bl feb7db00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r6], -r8, asr #31 │ │ │ │ │ - blmi db91e8 │ │ │ │ │ + blmi db91e0 │ │ │ │ │ ldrbtmi fp, [sl], #-138 @ 0xffffff76 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ │ biclt r0, r0, r0, lsl #6 │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ stc2l 7, cr15, [sl, #1004] @ 0x3ec │ │ │ │ │ tstle r2, r1, lsl #16 │ │ │ │ │ @@ -33453,55 +33451,55 @@ │ │ │ │ │ movwne pc, #4516 @ 0x11a4 @ │ │ │ │ │ stmdale ip, {r0, r1, r8, r9, fp, sp} │ │ │ │ │ ldrbtcc pc, [lr], #260 @ 0x104 @ │ │ │ │ │ strcs pc, [r1], #-260 @ 0xfffffefc │ │ │ │ │ stmdale r3, {r1, sl, fp, sp} │ │ │ │ │ @ instruction: 0xf004e8df │ │ │ │ │ andseq r1, r6, ip, lsl r2 │ │ │ │ │ - blcs 40a20 │ │ │ │ │ + blcs 40a18 │ │ │ │ │ andcs sp, r0, r5, asr #2 │ │ │ │ │ - blmi 9391f0 │ │ │ │ │ + blmi 9391e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2809cc │ │ │ │ │ + blls 2809c4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r8, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #-40]! @ 0xffffffd8 │ │ │ │ │ cmnvs fp, r3, lsr r8 │ │ │ │ │ strb r2, [pc, r1]! │ │ │ │ │ - blcs 40a48 │ │ │ │ │ + blcs 40a40 │ │ │ │ │ stmdavs sl!, {r0, r1, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ │ @ instruction: 0xe7f7601a │ │ │ │ │ @ instruction: 0x612b6833 │ │ │ │ │ ldmdavs r4!, {r2, r4, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ rscle r2, r2, r0, lsl #24 │ │ │ │ │ ldmiblt r3, {r0, r1, r3, r5, r6, r8, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xb1206828 │ │ │ │ │ ldc2l 0, cr15, [r4], #36 @ 0x24 │ │ │ │ │ movweq lr, #6736 @ 0x1a50 │ │ │ │ │ eorcs sp, r0, #16, 2 │ │ │ │ │ strbtmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - stc 7, cr15, [r2], #888 @ 0x378 │ │ │ │ │ + stc 7, cr15, [r6], #888 @ 0x378 │ │ │ │ │ @ instruction: 0xf7fb4628 │ │ │ │ │ @ instruction: 0xf000fd8d │ │ │ │ │ cmnlt r8, r5, ror lr @ │ │ │ │ │ @ instruction: 0xf0094669 │ │ │ │ │ cmplt r8, r9, lsl sp @ │ │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ │ smlabteq r0, r4, r9, lr │ │ │ │ │ @ instruction: 0xf04fe7d4 │ │ │ │ │ @ instruction: 0xf04f32ff │ │ │ │ │ stmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp}^ │ │ │ │ │ strb r2, [sp, r0, lsl #6] │ │ │ │ │ strmi r2, [r1], -r0 │ │ │ │ │ @ instruction: 0xf7dee7f2 │ │ │ │ │ - stmdbvs sl!, {r1, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbvs sl!, {r1, r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ bfi r6, sl, #0, #6 │ │ │ │ │ - andeq r2, r3, r2, asr #32 │ │ │ │ │ + andeq r2, r3, sl, asr #32 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r1, [r3], -ip │ │ │ │ │ + andeq r2, r3, r4 │ │ │ │ │ ldrlt fp, [r0, #-424] @ 0xfffffe58 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7fb4604 │ │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r0, r1, r2, r8, ip, lr, pc} │ │ │ │ │ @@ -33581,15 +33579,15 @@ │ │ │ │ │ andsle r2, r0, r0, lsl #16 │ │ │ │ │ stmdbvs fp!, {r2, r4, r7, r8, ip, sp, pc}^ │ │ │ │ │ strtmi fp, [r2], -fp, ror #18 │ │ │ │ │ @ instruction: 0xf0094631 │ │ │ │ │ stmdacs r0, {r0, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmib r5, {r1, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ │ ldmdane fp, {r1, r9, ip, sp} │ │ │ │ │ - bl 10bee00 │ │ │ │ │ + bl 10bedf8 │ │ │ │ │ rscvs r7, sl, r0, ror #5 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ ldcllt 0, cr3, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-840]! @ 0xfffffcb8 │ │ │ │ │ @@ -33601,15 +33599,15 @@ │ │ │ │ │ tstle r1, r1, lsl #16 │ │ │ │ │ tstlt fp, r3, lsr #16 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ @ instruction: 0xf000fc9b │ │ │ │ │ stmdacs r0, {r0, r1, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdbvs r1!, {r1, r2, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ │ - blx 4e2bca │ │ │ │ │ + blx 4e2bc2 │ │ │ │ │ @ instruction: 0xb1286020 │ │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ │ stmib r4, {r3, r5, r9, sl, lr}^ │ │ │ │ │ ldclt 3, cr2, [r8, #-8]! │ │ │ │ │ @ instruction: 0xf874f00f │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldc2l 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ │ @@ -33630,41 +33628,41 @@ │ │ │ │ │ @ instruction: 0xf014bdf8 │ │ │ │ │ rscsle r0, fp, r2 │ │ │ │ │ andcs r6, r2, fp, ror #18 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf04fbdf8 │ │ │ │ │ ldcllt 0, cr3, [r8, #1020]! @ 0x3fc │ │ │ │ │ strvc lr, [r2], #-2517 @ 0xfffff62b │ │ │ │ │ - blx fede2c3e │ │ │ │ │ + blx fede2c36 │ │ │ │ │ orrmi r4, ip, r7, lsl #5 │ │ │ │ │ stmdbvs fp!, {r0, r2, r4, r5, r6, r7, r9, ip, lr, pc}^ │ │ │ │ │ - blcs 384e4 │ │ │ │ │ + blcs 384dc │ │ │ │ │ ldcllt 1, cr13, [r8, #916]! @ 0x394 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7de38 │ │ │ │ │ + bl feb7de30 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, fp, r8, asr #31 │ │ │ │ │ ldmdami r6, {r0, r2, r4, r9, fp, lr} │ │ │ │ │ - blmi 5b0048 │ │ │ │ │ + blmi 5b0040 │ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ │ ldrbtmi r9, [fp], #-518 @ 0xfffffdfa │ │ │ │ │ stmib sp, {r2, r4, sl, fp, lr}^ │ │ │ │ │ ldmdbmi r4, {r2, ip, sp} │ │ │ │ │ - bmi 537e4c │ │ │ │ │ + bmi 537e44 │ │ │ │ │ ldrbtmi r4, [r9], #-2068 @ 0xfffff7ec │ │ │ │ │ ldrbtmi r4, [sl], #-2836 @ 0xfffff4ec │ │ │ │ │ stmib sp, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmib sp, {r1, r8, sp}^ │ │ │ │ │ ldrbtmi r4, [fp], #-1287 @ 0xfffffaf9 │ │ │ │ │ streq lr, [r0, #-2509] @ 0xfffff633 │ │ │ │ │ addmi pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ andcs r2, r1, r8, lsl r1 │ │ │ │ │ - blx fe064c70 │ │ │ │ │ + blx fe064c68 │ │ │ │ │ teqlt r0, r4, lsl #12 │ │ │ │ │ ldc2 7, cr15, [ip], {251} @ 0xfb │ │ │ │ │ svclt 0x00042801 │ │ │ │ │ streq lr, [r4, #-2500] @ 0xfffff63c │ │ │ │ │ strtmi r6, [r0], -r5, rrx │ │ │ │ │ ldclt 0, cr11, [r0, #-44]! @ 0xffffffd4 │ │ │ │ │ @ instruction: 0xfffffe1d │ │ │ │ │ @@ -33672,50 +33670,50 @@ │ │ │ │ │ @ instruction: 0xfffffe67 │ │ │ │ │ @ instruction: 0xfffffd99 │ │ │ │ │ @ instruction: 0xffffff67 │ │ │ │ │ @ instruction: 0xfffffc9b │ │ │ │ │ @ instruction: 0xfffffdc5 │ │ │ │ │ @ instruction: 0xfffffefb │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7dec0 │ │ │ │ │ + bl feb7deb8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r8, #240] @ 0xf0 │ │ │ │ │ strmi r4, [r5], -lr, lsl #12 │ │ │ │ │ @ instruction: 0xffb0f7ff │ │ │ │ │ orrslt r4, r8, r4, lsl #12 │ │ │ │ │ tstcs fp, sl, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [r8, #-1004] @ 0xfffffc14 │ │ │ │ │ stmdblt lr, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ vaddw.s8 q9, q0, d2 │ │ │ │ │ ldrtmi r0, [r2], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7fb4620 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620d1f4 │ │ │ │ │ - blx fe4cec │ │ │ │ │ + blx fe4ce4 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ subsle r2, sp, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7df10 │ │ │ │ │ + bl feb7df08 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ │ @ instruction: 0x46044616 │ │ │ │ │ - blx ff464d0e │ │ │ │ │ + blx ff464d06 │ │ │ │ │ tstle r4, r4, lsl #16 │ │ │ │ │ andle r2, lr, fp, lsl #26 │ │ │ │ │ vsubw.s8 q9, q0, d1 │ │ │ │ │ addsmi r0, sp, #4, 6 @ 0x10000000 │ │ │ │ │ stccs 0, cr13, [r7, #-60] @ 0xffffffc4 │ │ │ │ │ ldmdavs r3!, {r0, r1, r3, r8, ip, lr, pc} │ │ │ │ │ stmiavs r1!, {r0, r1, r3, r6, r8, ip, sp, pc} │ │ │ │ │ stmib r3, {r9, sp}^ │ │ │ │ │ andcs r1, r1, r0, lsl #4 │ │ │ │ │ @ instruction: 0x4620bdf8 │ │ │ │ │ - blx ff4e4d3a │ │ │ │ │ + blx ff4e4d32 │ │ │ │ │ @ instruction: 0x2000b9b0 │ │ │ │ │ stmdavs r3!, {r3, r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ │ stmiavs r3!, {r0, r1, r4, r8, ip, sp, pc}^ │ │ │ │ │ eorsle r2, r5, r0, lsl #22 │ │ │ │ │ movweq lr, #2518 @ 0x9d6 │ │ │ │ │ eorvs r2, r0, r0, lsl #2 │ │ │ │ │ addmi r2, fp, #268435456 @ 0x10000000 │ │ │ │ │ @@ -33787,15 +33785,15 @@ │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrlt fp, [r8, #-480]! @ 0xfffffe20 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ - blx 6e4e7a │ │ │ │ │ + blx 6e4e72 │ │ │ │ │ tstle ip, r4, lsl #16 │ │ │ │ │ ldrdcs lr, [r1, -r4] │ │ │ │ │ strmi r6, [fp], #-2083 @ 0xfffff7dd │ │ │ │ │ andle r4, r6, #-1610612727 @ 0xa0000009 │ │ │ │ │ andeq pc, r1, r5 │ │ │ │ │ svclt 0x004807ab │ │ │ │ │ andeq pc, r2, r0, asr #32 │ │ │ │ │ @@ -33853,40 +33851,40 @@ │ │ │ │ │ @ instruction: 0xf7fb4605 │ │ │ │ │ stmdacs r4, {r0, r1, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavs fp!, {r2, r3, r4, r8, ip, lr, pc} │ │ │ │ │ stmdavs r8!, {r0, r1, r4, r6, r7, r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ andsle r2, r5, r0, lsl #16 │ │ │ │ │ stmiavs sl!, {r2, r3, r6, r8, ip, sp, pc} │ │ │ │ │ - bne 7b7fe0 │ │ │ │ │ + bne 7b7fd8 │ │ │ │ │ svclt 0x002842b4 │ │ │ │ │ stmdblt r4!, {r2, r4, r5, r9, sl, lr} │ │ │ │ │ rsbvs r4, r8, r0, lsr #8 │ │ │ │ │ @ instruction: 0x4620b156 │ │ │ │ │ @ instruction: 0x4639bdf8 │ │ │ │ │ @ instruction: 0xf7f94622 │ │ │ │ │ stmdavs r8!, {r0, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ rsbvs r4, r8, r0, lsr #8 │ │ │ │ │ mvnsle r2, r0, lsl #28 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf04fbdf8 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7e1cc │ │ │ │ │ + bl feb7e1c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [sl], r0 @ │ │ │ │ │ ldmdbmi r0, {r0, r1, r2, r3, fp, lr} │ │ │ │ │ ldcmi 2, cr2, [r0], {-0} │ │ │ │ │ - blmi 4381c0 │ │ │ │ │ + blmi 4381b8 │ │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ │ andne lr, r5, sp, asr #19 │ │ │ │ │ stmdami lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ strcc lr, [r3], #-2509 @ 0xfffff633 │ │ │ │ │ ldrbtmi r4, [r8], #-2317 @ 0xfffff6f3 │ │ │ │ │ - blmi 3ba02c │ │ │ │ │ + blmi 3ba024 │ │ │ │ │ ldrbtmi r4, [ip], #-1145 @ 0xfffffb87 │ │ │ │ │ andne lr, r1, sp, asr #19 │ │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ │ andcs lr, r7, #3358720 @ 0x334000 │ │ │ │ │ strls r2, [r0], #-4 │ │ │ │ │ @ instruction: 0xf8b8f7fc │ │ │ │ │ ldclt 0, cr11, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ @@ -33895,33 +33893,33 @@ │ │ │ │ │ @ instruction: 0xffffff17 │ │ │ │ │ @ instruction: 0xfffffe89 │ │ │ │ │ @ instruction: 0xfffffd0f │ │ │ │ │ @ instruction: 0xfffffebd │ │ │ │ │ @ instruction: 0xfffffde3 │ │ │ │ │ @ instruction: 0xfffffe41 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7e23c │ │ │ │ │ + bl feb7e234 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000cb08a │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ - blmi 69b10c │ │ │ │ │ + blmi 69b104 │ │ │ │ │ ldmdbmi r9, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ │ ldrbtmi r2, [r9], #-4 │ │ │ │ │ smlabtcc r5, sp, r9, lr │ │ │ │ │ - blmi 5f94c0 │ │ │ │ │ + blmi 5f94b8 │ │ │ │ │ stmib sp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldrbtmi r2, [fp], #-519 @ 0xfffffdf9 │ │ │ │ │ smlabtcc r3, sp, r9, lr │ │ │ │ │ - blmi 5794c8 │ │ │ │ │ + blmi 5794c0 │ │ │ │ │ ldrbtmi r4, [fp], #-1145 @ 0xfffffb87 │ │ │ │ │ smlabtcc r1, sp, r9, lr │ │ │ │ │ - blmi 5394d0 │ │ │ │ │ + blmi 5394c8 │ │ │ │ │ tstls r0, r9, ror r4 │ │ │ │ │ tstcs r0, fp, ror r4 │ │ │ │ │ @ instruction: 0xf878f7fc │ │ │ │ │ cmnlt r8, r6, lsl #12 │ │ │ │ │ vaddw.s8 q9, q0, d1 │ │ │ │ │ strtmi r0, [fp], -r4, lsl #2 │ │ │ │ │ @ instruction: 0xf7fb4622 │ │ │ │ │ @@ -33940,17 +33938,17 @@ │ │ │ │ │ @ instruction: 0xfffffd59 │ │ │ │ │ @ instruction: 0xfffffdb9 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldrmi fp, [r8], r8, ror #7 │ │ │ │ │ - blcs c10fc │ │ │ │ │ + blcs c10f4 │ │ │ │ │ @ instruction: 0x460ed139 │ │ │ │ │ - bcs 38954 │ │ │ │ │ + bcs 3894c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4608d033 │ │ │ │ │ @ instruction: 0xf85af015 │ │ │ │ │ @ instruction: 0x4638b378 │ │ │ │ │ @ instruction: 0xf856f015 │ │ │ │ │ @ instruction: 0x4630b358 │ │ │ │ │ @ instruction: 0xfff8f014 │ │ │ │ │ @@ -33959,38 +33957,38 @@ │ │ │ │ │ ldrtmi r4, [r8], -r1, lsl #13 │ │ │ │ │ stmdbeq sl, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xffeef014 │ │ │ │ │ ldrtmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xfffcf014 │ │ │ │ │ strbmi r1, [ip, #-2884] @ 0xfffff4bc │ │ │ │ │ strbmi fp, [ip], -r8, lsr #31 │ │ │ │ │ - bl 195dcc │ │ │ │ │ - bl 2a9550 │ │ │ │ │ - bl fe967554 │ │ │ │ │ + bl 195dc4 │ │ │ │ │ + bl 2a9548 │ │ │ │ │ + bl fe96754c │ │ │ │ │ ldrtmi r0, [r0], -r9, lsl #10 │ │ │ │ │ @ instruction: 0xf585fab5 │ │ │ │ │ @ instruction: 0xffb6f014 │ │ │ │ │ ldrtmi r4, [r8], -r9, asr #12 │ │ │ │ │ @ instruction: 0xf014096d │ │ │ │ │ - b 5a7020 │ │ │ │ │ + b 5a7018 │ │ │ │ │ ldrdle r7, [r7, -r8] │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04f87f0 │ │ │ │ │ @ instruction: 0x462034ff │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ @ instruction: 0xf0144630 │ │ │ │ │ - blx fec67174 │ │ │ │ │ + blx fec6716c │ │ │ │ │ stmdbeq r4!, {r7, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -r4, ror #4 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrbmi r4, [r1], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf7f84628 │ │ │ │ │ @ instruction: 0xe7d4ffb1 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7e398 │ │ │ │ │ + bl feb7e390 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xff98f7f9 │ │ │ │ │ @ instruction: 0xf7f92170 │ │ │ │ │ strmi pc, [r4], -r7, ror #31 │ │ │ │ │ andcs fp, r2, #136, 2 @ 0x22 │ │ │ │ │ stmib r0, {r8, r9, sp}^ │ │ │ │ │ @@ -34003,15 +34001,15 @@ │ │ │ │ │ stc2 7, cr15, [r0, #-996] @ 0xfffffc1c │ │ │ │ │ strtmi fp, [r0], -r8, lsr #18 │ │ │ │ │ @ instruction: 0xf0162400 │ │ │ │ │ strtmi pc, [r0], -pc, lsl #16 │ │ │ │ │ @ instruction: 0xf104bd70 │ │ │ │ │ vst1.16 {d16-d18}, [pc], ip │ │ │ │ │ ldrtmi r5, [r0], -r0, lsl #2 │ │ │ │ │ - blx ff6e323a │ │ │ │ │ + blx ff6e3232 │ │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ │ ldrbtmi r4, [fp], #-2821 @ 0xfffff4fb │ │ │ │ │ stccs 6, cr6, [r0, #-396] @ 0xfffffe74 │ │ │ │ │ strtmi sp, [r9], -pc, ror #1 │ │ │ │ │ @ instruction: 0xf0134630 │ │ │ │ │ strtmi pc, [r0], -r7, lsr #24 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ @@ -34022,17 +34020,17 @@ │ │ │ │ │ ldrbmi fp, [r0, -r9, lsr #21]! │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ stmdacs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ │ stmdavs r3, {r1, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ │ - blcs 138a4c │ │ │ │ │ + blcs 138a44 │ │ │ │ │ @ instruction: 0x4689d176 │ │ │ │ │ - bcs 38c88 │ │ │ │ │ + bcs 38c80 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4608d070 │ │ │ │ │ @ instruction: 0xffb6f014 │ │ │ │ │ rsble r2, fp, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0144650 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strbmi sp, [r8], -r6, rrx │ │ │ │ │ @@ -34044,45 +34042,45 @@ │ │ │ │ │ stmdble r3, {r3, r4, r7, r9, lr} │ │ │ │ │ stccc 8, cr15, [r7], {16} │ │ │ │ │ rsbsle r2, r7, sp, lsl #22 │ │ │ │ │ @ instruction: 0xf0144650 │ │ │ │ │ strmi pc, [r3], r1, asr #30 │ │ │ │ │ @ instruction: 0xf0144650 │ │ │ │ │ svcvs 0x002aff4f │ │ │ │ │ - bcs 4b294 │ │ │ │ │ + bcs 4b28c │ │ │ │ │ adcsmi sp, r4, #80, 2 │ │ │ │ │ @ instruction: 0xf105d22e │ │ │ │ │ and r0, r4, r8, ror r7 │ │ │ │ │ mcr2 7, 4, pc, cr2, cr10, {7} @ │ │ │ │ │ @ instruction: 0xf00042a6 │ │ │ │ │ @ instruction: 0xf8148082 │ │ │ │ │ stmdbcs r0, {r0, r8, r9, fp, ip} │ │ │ │ │ @ instruction: 0x4638d03c │ │ │ │ │ mvnsle r2, sl, lsl #18 │ │ │ │ │ - blx 17e52a0 │ │ │ │ │ + blx 17e5298 │ │ │ │ │ ldrtmi r4, [r8], -r0, lsl #13 │ │ │ │ │ - blx 1c652a8 │ │ │ │ │ + blx 1c652a0 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ mcrne 0, 2, sp, cr1, cr0, {1} │ │ │ │ │ andcc pc, r1, r8, lsl r8 @ │ │ │ │ │ suble r2, r9, sp, lsl #22 │ │ │ │ │ @ instruction: 0xf7fa4638 │ │ │ │ │ stmdblt r0!, {r0, r2, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ │ tstcs ip, #3227648 @ 0x314000 │ │ │ │ │ @ instruction: 0x4640e7de │ │ │ │ │ stc2l 7, cr15, [r2], {248} @ 0xf8 │ │ │ │ │ ldrtmi r6, [r8], -r8, lsr #14 │ │ │ │ │ - blx 1ae52d8 │ │ │ │ │ + blx 1ae52d0 │ │ │ │ │ @ instruction: 0xb3a26f2a │ │ │ │ │ addsmi r6, r3, #428 @ 0x1ac │ │ │ │ │ - bne ff4dd354 │ │ │ │ │ - blne dcdf04 │ │ │ │ │ + bne ff4dd34c │ │ │ │ │ + blne dcdefc │ │ │ │ │ movweq lr, #48035 @ 0xbba3 │ │ │ │ │ - ble 677d80 │ │ │ │ │ + ble 677d78 │ │ │ │ │ svclt 0x00284296 │ │ │ │ │ ldmiblt lr, {r1, r2, r4, r9, sl, lr}^ │ │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ │ mrc2 0, 6, pc, cr2, cr4, {0} │ │ │ │ │ @ instruction: 0x46504659 │ │ │ │ │ mcr2 0, 6, pc, cr14, cr4, {0} @ │ │ │ │ │ andlt r4, r3, r0, lsr r6 │ │ │ │ │ @@ -34105,36 +34103,36 @@ │ │ │ │ │ @ instruction: 0xf7fa4638 │ │ │ │ │ ldr pc, [r1, r1, asr #20]! │ │ │ │ │ stccc 8, cr15, [r6], {16} │ │ │ │ │ orrle r2, r3, sl, lsl #22 │ │ │ │ │ stccc 8, cr15, [r5], {16} │ │ │ │ │ @ instruction: 0xf47f2b30 │ │ │ │ │ @ instruction: 0xf810af7f │ │ │ │ │ - blcs 376394 │ │ │ │ │ + blcs 37638c │ │ │ │ │ svcge 0x007af47f │ │ │ │ │ stccc 8, cr15, [r3], {16} │ │ │ │ │ @ instruction: 0xf47f2b0a │ │ │ │ │ @ instruction: 0xf810af75 │ │ │ │ │ - blcs 3763a0 │ │ │ │ │ + blcs 376398 │ │ │ │ │ svcge 0x0070f47f │ │ │ │ │ stccc 8, cr15, [r1], {16} │ │ │ │ │ svclt 0x00042b0a │ │ │ │ │ rsbvs r2, fp, r1, lsl #6 │ │ │ │ │ svcvs 0x002ae768 │ │ │ │ │ svclt 0x0000e7a2 │ │ │ │ │ cmplt r8, r3, lsl #12 │ │ │ │ │ - bcs 1413c0 │ │ │ │ │ - ldc 1, cr13, [pc, #24] @ 273d4 │ │ │ │ │ + bcs 1413b8 │ │ │ │ │ + ldc 1, cr13, [pc, #24] @ 273cc │ │ │ │ │ rsbscc r7, r8, r4, lsl #22 │ │ │ │ │ - blvc 7629d0 │ │ │ │ │ + blvc 7629c8 │ │ │ │ │ ldmiblt lr!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ... │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7e5dc │ │ │ │ │ + bl feb7e5d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ orrlt r0, r0, #248, 30 @ 0x3e0 │ │ │ │ │ mrc2 7, 3, pc, cr6, cr9, {7} │ │ │ │ │ @ instruction: 0xf7f921a8 │ │ │ │ │ strmi pc, [r4], -r5, asr #29 │ │ │ │ │ andcs fp, r4, r8, asr #6 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @@ -34144,37 +34142,37 @@ │ │ │ │ │ eorvs r2, r0, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf1046061 │ │ │ │ │ stmib r4, {r5}^ │ │ │ │ │ @ instruction: 0xf7f92306 │ │ │ │ │ @ instruction: 0xb1b8fbdd │ │ │ │ │ tstpl r0, pc, asr #8 @ │ │ │ │ │ subeq pc, ip, r4, lsl #2 │ │ │ │ │ - blx fefe3470 │ │ │ │ │ + blx fefe3468 │ │ │ │ │ stmdbmi fp, {r7, r8, ip, sp, pc} │ │ │ │ │ rsbseq pc, r8, r4, lsl #2 │ │ │ │ │ - blmi 2f9c58 │ │ │ │ │ + blmi 2f9c50 │ │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ │ tstcs r8, r4, asr #19 │ │ │ │ │ uxtabvs r4, r3, fp, ror #8 │ │ │ │ │ @ instruction: 0xf97ef7fa │ │ │ │ │ @ instruction: 0x4620b110 │ │ │ │ │ strcs fp, [r0], #-3344 @ 0xfffff2f0 │ │ │ │ │ strcs r4, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ │ mrc2 0, 6, pc, cr4, cr5, {0} │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ @ instruction: 0xfffffde9 │ │ │ │ │ @ instruction: 0xffffff7b │ │ │ │ │ @ instruction: 0xfffffdd1 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7e668 │ │ │ │ │ + bl feb7e660 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r1, lsr #6 │ │ │ │ │ @ instruction: 0xf9a6f7fa │ │ │ │ │ - bcs 1705504 │ │ │ │ │ + bcs 17054fc │ │ │ │ │ mvnlt sp, r0, lsr #32 │ │ │ │ │ strbtvc pc, [r0], pc, asr #12 @ │ │ │ │ │ ldrbtvc pc, [pc], -sp, asr #13 @ │ │ │ │ │ @ instruction: 0xf1bce00b │ │ │ │ │ svclt 0x00180f2f │ │ │ │ │ andsle r2, r3, sl, lsr sl │ │ │ │ │ andsle r2, r1, ip, asr sl │ │ │ │ │ @@ -34193,15 +34191,15 @@ │ │ │ │ │ stc2l 7, cr15, [ip, #-1000]! @ 0xfffffc18 │ │ │ │ │ svcne 0x0001f814 │ │ │ │ │ rscsle r2, r3, r0, lsl #18 │ │ │ │ │ ldmdbcs sp, {r3, r5, r9, sl, lr}^ │ │ │ │ │ strcc sp, [r1], #-502 @ 0xfffffe0a │ │ │ │ │ svclt 0x0000e7ee │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7e6e8 │ │ │ │ │ + bl feb7e6e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavc fp, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ ldmdblt fp, {r1, r2, r4, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf814e028 │ │ │ │ │ @ instruction: 0xb32b3f01 │ │ │ │ │ smlatbeq r9, r3, r1, pc @ │ │ │ │ │ @@ -34248,15 +34246,15 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrblt fp, [r8, #968]! @ 0x3c8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ movwcs r4, #1540 @ 0x604 │ │ │ │ │ ldrbeq pc, [r8, #-260]! @ 0xfffffefc @ │ │ │ │ │ - blcc 165644 │ │ │ │ │ + blcc 16563c │ │ │ │ │ stc2 0, cr15, [sl] │ │ │ │ │ @ instruction: 0xf1044628 │ │ │ │ │ @ instruction: 0xf7fa06a4 │ │ │ │ │ stmiblt r0, {r0, r2, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbeq pc, [r0, r4, lsl #2] @ │ │ │ │ │ @ instruction: 0x462834fc │ │ │ │ │ @ instruction: 0xf8c6f7fa │ │ │ │ │ @@ -34292,45 +34290,45 @@ │ │ │ │ │ stmlt sl, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-496] @ 0xfffffe10 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r2, [r4], -r0, lsl #6 │ │ │ │ │ - blcc 1656f4 │ │ │ │ │ + blcc 1656ec │ │ │ │ │ ldc2 0, cr15, [r2, #-0] │ │ │ │ │ rsbseq pc, r8, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf8a2f7fa │ │ │ │ │ adceq pc, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf89ef7fa │ │ │ │ │ sbcseq pc, r0, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf89af7fa │ │ │ │ │ rscseq pc, ip, r4, lsl #2 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldmlt r4, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ push {r1, r2, r5, r7, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb7e8b0 │ │ │ │ │ + bl feb7e8a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf1000fe8 │ │ │ │ │ @ instruction: 0x460405fc │ │ │ │ │ @ instruction: 0xf7fa4628 │ │ │ │ │ - bllt a65880 │ │ │ │ │ + bllt a65878 │ │ │ │ │ @ instruction: 0xf0037823 │ │ │ │ │ - blcc 683c8 │ │ │ │ │ + blcc 683c0 │ │ │ │ │ ldmdale fp, {r0, r2, r8, r9, fp, sp} │ │ │ │ │ @ instruction: 0xf003e8df │ │ │ │ │ - bne 9b0ee4 │ │ │ │ │ + bne 9b0edc │ │ │ │ │ @ instruction: 0xf1046f26 │ │ │ │ │ ldrtmi r0, [r0], -r4, lsr #13 │ │ │ │ │ @ instruction: 0xf85ef7fa │ │ │ │ │ @ instruction: 0xf994b1c8 │ │ │ │ │ - blcs 336ec │ │ │ │ │ + blcs 336e4 │ │ │ │ │ adchi pc, fp, r0, asr #5 │ │ │ │ │ @ instruction: 0xf7fa4630 │ │ │ │ │ @ instruction: 0x4604f83f │ │ │ │ │ @ instruction: 0xf7fa4630 │ │ │ │ │ @ instruction: 0x4621f851 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldc2 7, cr15, [sl], {250} @ 0xfa │ │ │ │ │ @@ -34344,21 +34342,21 @@ │ │ │ │ │ @ instruction: 0xf8cef001 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf104d0f5 │ │ │ │ │ @ instruction: 0x46400878 │ │ │ │ │ @ instruction: 0xf834f7fa │ │ │ │ │ rscle r2, lr, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0037823 │ │ │ │ │ - blcs e8440 │ │ │ │ │ + blcs e8438 │ │ │ │ │ addhi pc, r6, r0 │ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ │ - blcs 1879dc │ │ │ │ │ + blcs 1879d4 │ │ │ │ │ ldmdbmi r6, {r1, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - blx fed65746 │ │ │ │ │ + blx fed6573e │ │ │ │ │ ldrbeq r7, [sl], -r3, lsr #16 │ │ │ │ │ addshi pc, r3, r0, lsl #2 │ │ │ │ │ andcs r4, r3, #1343488 @ 0x148000 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ stc2l 7, cr15, [r6], #-1000 @ 0xfffffc18 │ │ │ │ │ @ instruction: 0xf0014638 │ │ │ │ │ stmdacs r2, {r0, r3, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -34367,33 +34365,33 @@ │ │ │ │ │ strbmi r4, [r0], -r7, lsl #12 │ │ │ │ │ @ instruction: 0xf80cf7fa │ │ │ │ │ @ instruction: 0x46024639 │ │ │ │ │ @ instruction: 0xf7fa4628 │ │ │ │ │ stmdavc r3!, {r0, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ eorseq pc, pc, #3 │ │ │ │ │ tstle r3, r3, lsl #20 │ │ │ │ │ - ldrbtle r0, [pc], #-1627 @ 277a0 │ │ │ │ │ + ldrbtle r0, [pc], #-1627 @ 27798 │ │ │ │ │ andsle r2, r1, r0, asr lr │ │ │ │ │ ldrtmi r4, [r2], -r3, asr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ ldc2 7, cr15, [sl], #1000 @ 0x3e8 │ │ │ │ │ stmdbmi r1, {r1, r3, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf1044628 │ │ │ │ │ ldrbtmi r0, [r9], #-1656 @ 0xfffff988 │ │ │ │ │ - blx fe0e57aa │ │ │ │ │ + blx fe0e57a2 │ │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ │ - bllt 86777c │ │ │ │ │ + bllt 867774 │ │ │ │ │ strteq pc, [r4], r4, lsl #2 │ │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ │ stmiblt r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462034d0 │ │ │ │ │ @ instruction: 0xffe2f7f9 │ │ │ │ │ addsle r2, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4628213f │ │ │ │ │ - blx ff7e57d2 │ │ │ │ │ + blx ff7e57ca │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ mrrc2 7, 15, pc, sl, cr10 @ │ │ │ │ │ andcs lr, r0, sl, lsl #15 │ │ │ │ │ @ instruction: 0x46304770 │ │ │ │ │ @ instruction: 0xffbcf7f9 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7f9460e │ │ │ │ │ @@ -34417,125 +34415,125 @@ │ │ │ │ │ stmdavc r2!, {r3, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7fa4479 │ │ │ │ │ strb pc, [sp, -pc, asr #22] @ │ │ │ │ │ @ instruction: 0x4628491b │ │ │ │ │ @ instruction: 0xf7fa4479 │ │ │ │ │ @ instruction: 0xe77dfb33 │ │ │ │ │ @ instruction: 0x4628215b │ │ │ │ │ - blx fe7e5852 │ │ │ │ │ + blx fe7e584a │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ strmi pc, [r7], -r3, lsl #31 │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ shadd8mi pc, r9, r5 @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ - blx ff7e586a │ │ │ │ │ + blx ff7e5862 │ │ │ │ │ @ instruction: 0x4628215d │ │ │ │ │ - blx fe3e5872 │ │ │ │ │ + blx fe3e586a │ │ │ │ │ cmncs r3, r3, lsl #15 │ │ │ │ │ @ instruction: 0xf7fa4628 │ │ │ │ │ strb pc, [r7, -r9, lsl #23]! @ │ │ │ │ │ strtmi r4, [r8], -ip, lsl #18 │ │ │ │ │ @ instruction: 0xf7fa4479 │ │ │ │ │ smmul sp, r3, fp │ │ │ │ │ @ instruction: 0x13bbf240 │ │ │ │ │ @ instruction: 0xf47f429e │ │ │ │ │ @ instruction: 0xe78daf7d │ │ │ │ │ - andeq ip, r1, r2, ror #22 │ │ │ │ │ - andeq ip, r1, r6, lsl #23 │ │ │ │ │ - andeq ip, r1, r6, lsl fp │ │ │ │ │ - andeq ip, r1, sl, lsl #22 │ │ │ │ │ - andeq ip, r1, r2, lsl #21 │ │ │ │ │ - andeq ip, r1, r4, asr sl │ │ │ │ │ - andeq ip, r1, r0, asr sl │ │ │ │ │ - andeq ip, r1, r8, lsl sl │ │ │ │ │ + andeq ip, r1, sl, ror #22 │ │ │ │ │ + andeq ip, r1, lr, lsl #23 │ │ │ │ │ + andeq ip, r1, lr, lsl fp │ │ │ │ │ + andeq ip, r1, r2, lsl fp │ │ │ │ │ + andeq ip, r1, sl, lsl #21 │ │ │ │ │ + andeq ip, r1, ip, asr sl │ │ │ │ │ + andeq ip, r1, r8, asr sl │ │ │ │ │ + andeq ip, r1, r0, lsr #20 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4ad7 │ │ │ │ │ - blmi ff5feee8 │ │ │ │ │ + blmi ff5feee0 │ │ │ │ │ ldrbtmi fp, [sl], #-132 @ 0xffffff7c │ │ │ │ │ @ instruction: 0xf50d460c │ │ │ │ │ stccs 1, cr5, [r0], {128} @ 0x80 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ tsteq ip, r1, lsl #2 @ │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ svclt 0x000c0300 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ andcs sp, r0, r3, lsl r1 │ │ │ │ │ @ instruction: 0xf50d4acd │ │ │ │ │ - blmi ff2fbf18 │ │ │ │ │ + blmi ff2fbf10 │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ cmphi r3, r0, asr #32 @ │ │ │ │ │ stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ pop {r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0x460687f0 │ │ │ │ │ @ instruction: 0xf1054605 │ │ │ │ │ @ instruction: 0xf1050878 │ │ │ │ │ @ instruction: 0xf10509a4 │ │ │ │ │ @ instruction: 0xf1050ad0 │ │ │ │ │ @ instruction: 0xf82607fc │ │ │ │ │ ldrtmi r3, [r0], -r4, lsl #22 │ │ │ │ │ - blx ff163956 │ │ │ │ │ + blx ff16394e │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ @ instruction: 0x4648ff35 │ │ │ │ │ @ instruction: 0xff32f7f9 │ │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ │ ldrtmi pc, [r8], -pc, lsr #30 @ │ │ │ │ │ @ instruction: 0xff2cf7f9 │ │ │ │ │ andcs r4, r7, #2998272 @ 0x2dc000 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ - blx 18639c0 │ │ │ │ │ + blx 18639b8 │ │ │ │ │ cmple lr, r0, lsl #16 │ │ │ │ │ strcc r7, [r7], #-2091 @ 0xfffff7d5 │ │ │ │ │ cmneq pc, #35 @ 0x23 @ │ │ │ │ │ movweq pc, #12355 @ 0x3043 @ │ │ │ │ │ stmdavc r3!, {r0, r1, r3, r5, ip, sp, lr} │ │ │ │ │ suble r2, r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf002782a │ │ │ │ │ - blcs a8690 │ │ │ │ │ + blcs a8688 │ │ │ │ │ @ instruction: 0xf002d004 │ │ │ │ │ svcne 0x0059033f │ │ │ │ │ ldmdale sp, {r0, r8, fp, sp} │ │ │ │ │ strbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [sl, #-1020] @ 0xfffffc04 │ │ │ │ │ orrslt r4, r0, #4, 12 @ 0x400000 │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ addshi pc, pc, r0, asr #32 │ │ │ │ │ - blcs ec5a4c │ │ │ │ │ + blcs ec5a44 │ │ │ │ │ adchi pc, r4, r0 │ │ │ │ │ @ instruction: 0xf002782a │ │ │ │ │ - blcs e86c8 │ │ │ │ │ - blcs 1dbb1c │ │ │ │ │ + blcs e86c0 │ │ │ │ │ + blcs 1dbb14 │ │ │ │ │ tstcs r0, r1, lsr #2 │ │ │ │ │ @ instruction: 0xf0004630 │ │ │ │ │ stmdavc sl!, {r0, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ teqeq pc, #2 @ │ │ │ │ │ rsble r2, r4, r4, lsl #22 │ │ │ │ │ @ instruction: 0xf0024648 │ │ │ │ │ @ instruction: 0xf7f9053f │ │ │ │ │ strtmi pc, [sl], -fp, ror #29 │ │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [r4, #-1020]! @ 0xfffffc04 │ │ │ │ │ - blcs 1005a08 │ │ │ │ │ - blcs 57660 │ │ │ │ │ + blcs 1005a00 │ │ │ │ │ + blcs 57658 │ │ │ │ │ @ instruction: 0xf810d005 │ │ │ │ │ - blcs 3760c │ │ │ │ │ - blcs 101766c │ │ │ │ │ - blcs 101c1f4 │ │ │ │ │ + blcs 37604 │ │ │ │ │ + blcs 1017664 │ │ │ │ │ + blcs 101c1ec │ │ │ │ │ andcs sp, r1, r8, asr #32 │ │ │ │ │ movwcs lr, #1916 @ 0x77c │ │ │ │ │ eorhi r4, fp, r0, lsr r6 │ │ │ │ │ - blx 17e3a22 │ │ │ │ │ + blx 17e3a1a │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ strbmi pc, [r8], -pc, asr #29 @ │ │ │ │ │ mcr2 7, 6, pc, cr12, cr9, {7} @ │ │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ │ ldrtmi pc, [r8], -r9, asr #29 @ │ │ │ │ │ mcr2 7, 6, pc, cr6, cr9, {7} @ │ │ │ │ │ stmibmi r5, {r0, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @@ -34565,26 +34563,26 @@ │ │ │ │ │ cmneq pc, #35 @ 0x23 @ │ │ │ │ │ movweq pc, #20547 @ 0x5043 @ │ │ │ │ │ ldrb r7, [r2, -fp, lsr #32]! │ │ │ │ │ ldrbmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldc2l 7, cr15, [r6, #-1020] @ 0xfffffc04 │ │ │ │ │ @ instruction: 0x4638e7b1 │ │ │ │ │ mcr2 7, 4, pc, cr8, cr9, {7} @ │ │ │ │ │ - blcs 45b44 │ │ │ │ │ - blcs 175bd68 │ │ │ │ │ - blcs c17720 │ │ │ │ │ + blcs 45b3c │ │ │ │ │ + blcs 175bd60 │ │ │ │ │ + blcs c17718 │ │ │ │ │ @ instruction: 0xf1a3d005 │ │ │ │ │ - blcs 8282ec │ │ │ │ │ - bcs 15772c │ │ │ │ │ + blcs 8282e4 │ │ │ │ │ + bcs 157724 │ │ │ │ │ @ instruction: 0xf814d804 │ │ │ │ │ - blcs 376d8 │ │ │ │ │ + blcs 376d0 │ │ │ │ │ @ instruction: 0xe79cd1f1 │ │ │ │ │ ldmdblt r9!, {r0, r5, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0x4638e799 │ │ │ │ │ - blx 1865acc │ │ │ │ │ + blx 1865ac4 │ │ │ │ │ svcne 0x0001f814 │ │ │ │ │ addsle r2, r2, r0, lsl #18 │ │ │ │ │ movweq pc, #37281 @ 0x91a1 @ │ │ │ │ │ svclt 0x00182920 │ │ │ │ │ ldmle r2!, {r2, r8, r9, fp, sp}^ │ │ │ │ │ strbmi lr, [r0], -fp, lsl #15 │ │ │ │ │ mrc2 7, 1, pc, cr10, cr9, {7} │ │ │ │ │ @@ -34629,82 +34627,82 @@ │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ @ instruction: 0xf94cf012 │ │ │ │ │ stmdavc fp!, {r3, r6, r8, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf0233408 │ │ │ │ │ @ instruction: 0xf043037f │ │ │ │ │ eorvc r0, fp, r2, asr #6 │ │ │ │ │ @ instruction: 0xf7dde6eb │ │ │ │ │ - stmdbmi ip!, {r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdbmi ip!, {r2, r3, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ strtmi r2, [r0], -r6, lsl #4 │ │ │ │ │ @ instruction: 0xf0124479 │ │ │ │ │ ldmdblt r8!, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ strcc r7, [r6], #-2091 @ 0xfffff7d5 │ │ │ │ │ cmneq pc, #35 @ 0x23 @ │ │ │ │ │ movweq pc, #24643 @ 0x6043 @ │ │ │ │ │ ldrb r7, [sl], fp, lsr #32 │ │ │ │ │ vst1.8 {d20-d22}, [pc :128], r0 │ │ │ │ │ stmdbge r3, {r7, r9, ip, lr} │ │ │ │ │ @ instruction: 0xf9a6f00a │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ svcge 0x0017f43f │ │ │ │ │ - blcs c05bf8 │ │ │ │ │ + blcs c05bf0 │ │ │ │ │ ldmdbmi pc, {r2, r3, r4, ip, lr, pc} @ │ │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ │ @ instruction: 0xf920f012 │ │ │ │ │ stmdavc r3!, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ │ nopeq {35} @ 0x23 │ │ │ │ │ - blcs 676908 │ │ │ │ │ + blcs 676900 │ │ │ │ │ svcge 0x0007f63f │ │ │ │ │ - blcs ec5d98 │ │ │ │ │ + blcs ec5d90 │ │ │ │ │ svcge 0x0003f47f │ │ │ │ │ - blcs c05ea0 │ │ │ │ │ - blcs 175bc20 │ │ │ │ │ + blcs c05e98 │ │ │ │ │ + blcs 175bc18 │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr13, cr15, {3} │ │ │ │ │ eorvc r2, fp, r1, lsl #7 │ │ │ │ │ - blcc 125c74 │ │ │ │ │ + blcc 125c6c │ │ │ │ │ ldrt r7, [r0], fp, rrx │ │ │ │ │ @ instruction: 0xf023782b │ │ │ │ │ @ instruction: 0xf043037f │ │ │ │ │ eorvc r0, fp, r1, lsl #6 │ │ │ │ │ - blcs c05cc4 │ │ │ │ │ + blcs c05cbc │ │ │ │ │ mcrge 4, 5, pc, cr10, cr15, {1} @ │ │ │ │ │ strt r3, [r4], r7, lsl #8 │ │ │ │ │ - andeq r1, r3, lr, rrx │ │ │ │ │ + andeq r1, r3, r6, ror r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r3, lr, lsr r0 │ │ │ │ │ - andeq ip, r1, sl, asr r9 │ │ │ │ │ - muleq r1, r4, r8 │ │ │ │ │ - andeq ip, r1, lr, ror r8 │ │ │ │ │ - andeq ip, r1, sl, asr r8 │ │ │ │ │ - andeq ip, r1, lr, lsl #15 │ │ │ │ │ - andeq ip, r1, r8, ror r7 │ │ │ │ │ - andeq ip, r1, r6, ror #14 │ │ │ │ │ - andeq ip, r1, r8, lsl #14 │ │ │ │ │ - andeq ip, r1, sl, ror #13 │ │ │ │ │ + andeq r1, r3, r6, asr #32 │ │ │ │ │ + andeq ip, r1, r2, ror #18 │ │ │ │ │ + muleq r1, ip, r8 │ │ │ │ │ + andeq ip, r1, r6, lsl #17 │ │ │ │ │ + andeq ip, r1, r2, ror #16 │ │ │ │ │ + muleq r1, r6, r7 │ │ │ │ │ + andeq ip, r1, r0, lsl #15 │ │ │ │ │ + andeq ip, r1, lr, ror #14 │ │ │ │ │ + andeq ip, r1, r0, lsl r7 │ │ │ │ │ + strdeq ip, [r1], -r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7ee78 │ │ │ │ │ + bl feb7ee70 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7ff460d │ │ │ │ │ stmdblt r0, {r0, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4629bd38 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xe61b4038 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r0, r0, lsl #16 │ │ │ │ │ ldrlt r4, [r8, #-1904]! @ 0xfffff890 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ stmdavc r3, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - blcs 165cf8 │ │ │ │ │ + blcs 165cf0 │ │ │ │ │ vmax.u32 d20, d2, d4 │ │ │ │ │ rsbscs r0, r4, #335544320 @ 0x14000000 │ │ │ │ │ - blcc 165cc0 │ │ │ │ │ - stcl 7, cr15, [r4], {221} @ 0xdd │ │ │ │ │ + blcc 165cb8 │ │ │ │ │ + stcl 7, cr15, [r8], {221} @ 0xdd │ │ │ │ │ stmdavc r2!, {r0, r1, r3, r5, fp, ip, sp, lr} │ │ │ │ │ cmneq r8, r5, lsl #2 @ │ │ │ │ │ rsbseq pc, r8, r4, lsl #2 │ │ │ │ │ orrne pc, r0, #201326595 @ 0xc000003 │ │ │ │ │ addne pc, r6, #-1946157055 @ 0x8c000001 │ │ │ │ │ stmdavc fp!, {r1, r5, ip, sp, lr} │ │ │ │ │ ldmibeq fp, {r1, r4, r6, r7, r9, ip, sp, pc}^ │ │ │ │ │ @@ -34739,33 +34737,33 @@ │ │ │ │ │ stmdavc r3, {r4, r6, r8, ip, sp, pc} │ │ │ │ │ teqeq pc, #3 @ │ │ │ │ │ stmdale r4, {r1, r2, r8, r9, fp, sp} │ │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq r0, r3, sl, ror #9 │ │ │ │ │ + strdeq r0, [r3], -r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7ef78 │ │ │ │ │ + bl feb7ef70 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 11aadc4 │ │ │ │ │ + bmi 11aadbc │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r2, r5, asr #22 │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ movwlt r0, #33536 @ 0x8300 │ │ │ │ │ andcs r4, r7, #64, 18 @ 0x100000 │ │ │ │ │ ldrbtmi r4, [r9], #-1540 @ 0xfffff9fc │ │ │ │ │ @ instruction: 0xf846f012 │ │ │ │ │ andcs fp, r3, r8, lsl #19 │ │ │ │ │ @ instruction: 0xf50d4a3d │ │ │ │ │ - blmi ebc3b8 │ │ │ │ │ + blmi ebc3b0 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd166 │ │ │ │ │ andlt r5, r2, r0, lsl #27 │ │ │ │ │ ldmdbmi r6!, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ @@ -34805,36 +34803,36 @@ │ │ │ │ │ stmdavc r3, {r2, r6, r7, ip, lr, pc} │ │ │ │ │ sbcle r2, sl, pc, lsr #22 │ │ │ │ │ andcs r4, r7, #409600 @ 0x64000 │ │ │ │ │ @ instruction: 0xf0114479 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavc r3!, {r0, r1, r6, r7, ip, lr, pc} │ │ │ │ │ nopeq {35} @ 0x23 │ │ │ │ │ - blcs 676b7c │ │ │ │ │ + blcs 676b74 │ │ │ │ │ stmdavc r3!, {r2, r4, r5, r7, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xd1b12b3a │ │ │ │ │ ldmdacs ip, {r5, r7, fp, ip, sp, lr}^ │ │ │ │ │ stmdacs pc!, {r3, r4, r8, r9, sl, fp, ip, sp, pc} @ │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ str r2, [pc, r0] │ │ │ │ │ str r2, [sp, r5] │ │ │ │ │ str r2, [fp, r6] │ │ │ │ │ - ldcl 7, cr15, [r4, #-884] @ 0xfffffc8c │ │ │ │ │ - andeq r0, r3, ip, asr #23 │ │ │ │ │ + ldcl 7, cr15, [r8, #-884] @ 0xfffffc8c │ │ │ │ │ + ldrdeq r0, [r3], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r1, r6, lsr #10 │ │ │ │ │ - muleq r3, lr, fp │ │ │ │ │ - strdeq ip, [r1], -ip @ │ │ │ │ │ - andeq ip, r1, lr, ror #9 │ │ │ │ │ - andeq ip, r1, ip, ror #9 │ │ │ │ │ - andeq ip, r1, r2, ror #9 │ │ │ │ │ - ldrdeq ip, [r1], -lr │ │ │ │ │ - @ instruction: 0x0001c4b2 │ │ │ │ │ - andeq ip, r1, r4, lsl #9 │ │ │ │ │ - andeq ip, r1, r8, ror r4 │ │ │ │ │ + andeq ip, r1, lr, lsr #10 │ │ │ │ │ + andeq r0, r3, r6, lsr #23 │ │ │ │ │ + andeq ip, r1, r4, lsl #10 │ │ │ │ │ + strdeq ip, [r1], -r6 │ │ │ │ │ + strdeq ip, [r1], -r4 │ │ │ │ │ + andeq ip, r1, sl, ror #9 │ │ │ │ │ + andeq ip, r1, r6, ror #9 │ │ │ │ │ + @ instruction: 0x0001c4ba │ │ │ │ │ + andeq ip, r1, ip, lsl #9 │ │ │ │ │ + andeq ip, r1, r0, lsl #9 │ │ │ │ │ andcc fp, r4, r0, lsl r1 │ │ │ │ │ ldcllt 0, cr15, [r8] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @@ -34862,61 +34860,61 @@ │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ rscscc r4, ip, r4, lsl #12 │ │ │ │ │ strmi r1, [sp], -r6, lsr #26 │ │ │ │ │ @ instruction: 0xf7f93478 │ │ │ │ │ @ instruction: 0x4630fc3b │ │ │ │ │ @ instruction: 0xf8c4f000 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx fe0e5f58 │ │ │ │ │ + blx fe0e5f50 │ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ │ andcs pc, r0, #2304 @ 0x900 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ - blt ff263f70 │ │ │ │ │ + blt ff263f68 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andcc fp, r4, r0, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7f184 │ │ │ │ │ + bl feb7f17c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 7ebdec │ │ │ │ │ - blmi 8141e8 │ │ │ │ │ + bmi 7ebde4 │ │ │ │ │ + blmi 8141e0 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9315 │ │ │ │ │ mrsle r0, (UNDEF: 59) │ │ │ │ │ - blmi 67a810 │ │ │ │ │ + blmi 67a808 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 582018 │ │ │ │ │ + blls 582010 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1240300 │ │ │ │ │ ldcllt 0, cr11, [r0, #-88]! @ 0xffffffa8 │ │ │ │ │ strmi r1, [r4], -r6, lsl #26 │ │ │ │ │ @ instruction: 0x460d4630 │ │ │ │ │ @ instruction: 0xf9b6f000 │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ rsbscs r4, r4, #48, 12 @ 0x3000000 │ │ │ │ │ @ instruction: 0xf1044629 │ │ │ │ │ @ instruction: 0xf7dd0678 │ │ │ │ │ - @ instruction: 0x4630eb3a │ │ │ │ │ - blx ff865fc6 │ │ │ │ │ + @ instruction: 0x4630eb3e │ │ │ │ │ + blx ff865fbe │ │ │ │ │ bicsle r2, pc, r0, lsl #16 │ │ │ │ │ subscs sl, r0, #16384 @ 0x4000 │ │ │ │ │ @ instruction: 0xf0004628 │ │ │ │ │ strmi pc, [r1], -pc, lsr #19 │ │ │ │ │ @ instruction: 0x4630b110 │ │ │ │ │ @ instruction: 0xff66f7f9 │ │ │ │ │ rscseq pc, ip, r4, lsl #2 │ │ │ │ │ - blx ff8e5fe6 │ │ │ │ │ + blx ff8e5fde │ │ │ │ │ @ instruction: 0xf7dde7d0 │ │ │ │ │ - svclt 0x0000eca0 │ │ │ │ │ - andeq r0, r3, r2, asr #19 │ │ │ │ │ + svclt 0x0000eca4 │ │ │ │ │ + andeq r0, r3, sl, asr #19 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000309b0 │ │ │ │ │ + @ instruction: 0x000309b8 │ │ │ │ │ ldrlt fp, [r0, #-408] @ 0xfffffe68 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strteq pc, [r4], #256 @ 0x100 │ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ │ msrlt LR_irq, r9 │ │ │ │ │ @@ -34928,21 +34926,21 @@ │ │ │ │ │ ldrblt fp, [r0, #-472]! @ 0xfffffe28 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ rscscc r4, ip, r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7f9460d │ │ │ │ │ strhlt pc, [sp, #-179]! @ 0xffffff4d @ │ │ │ │ │ - blvs fe9660b4 │ │ │ │ │ + blvs fe9660ac │ │ │ │ │ @ instruction: 0xf0064620 │ │ │ │ │ @ instruction: 0xf7f9063f │ │ │ │ │ ldrtmi pc, [r2], -fp, lsr #23 @ │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ - blt ce6078 │ │ │ │ │ + blt ce6070 │ │ │ │ │ @ instruction: 0x4770bd70 │ │ │ │ │ ldrlt fp, [r0, #-408] @ 0xfffffe68 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ ldrbeq pc, [r0], #256 @ 0x100 @ │ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ │ @@ -34957,37 +34955,37 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xf7f930fc │ │ │ │ │ @ instruction: 0x4629fb7d │ │ │ │ │ sbcseq pc, r0, r4, lsl #2 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ - blt 10660d4 │ │ │ │ │ + blt 10660cc │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ movwcs fp, #272 @ 0x110 │ │ │ │ │ subhi r7, r3, r3 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, r0, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb7f2f8 │ │ │ │ │ + bl feb7f2f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf9910ff8 │ │ │ │ │ strmi lr, [r2], -r0 │ │ │ │ │ mulgt r0, r1, r8 │ │ │ │ │ @ instruction: 0xf1be460b │ │ │ │ │ - blle 1ebd10 │ │ │ │ │ + blle 1ebd08 │ │ │ │ │ subshi r8, r0, r8, asr #16 │ │ │ │ │ ldmdavc fp, {r0, r4, fp, ip, sp, lr} │ │ │ │ │ tsteq r6, r3, ror #6 @ │ │ │ │ │ stclt 0, cr7, [r8, #-68] @ 0xffffffbc │ │ │ │ │ - ldcleq 0, cr15, [pc], #-48 @ 280f4 │ │ │ │ │ + ldcleq 0, cr15, [pc], #-48 @ 280ec │ │ │ │ │ svceq 0x0001f1bc │ │ │ │ │ rsbscs sp, r4, #4 │ │ │ │ │ - b fe3e60a4 │ │ │ │ │ + b fe4e609c │ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #26]! │ │ │ │ │ addcs r8, r1, r9, asr #16 │ │ │ │ │ subshi r7, r1, r0, lsl r0 │ │ │ │ │ subsvs r6, r3, fp, asr r8 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ @ instruction: 0xf990b120 │ │ │ │ │ bicmi r0, r0, #0 │ │ │ │ │ @@ -34997,260 +34995,260 @@ │ │ │ │ │ orreq pc, r0, #35 @ 0x23 │ │ │ │ │ ldrbmi r7, [r0, -r3]! │ │ │ │ │ @ instruction: 0xf990b120 │ │ │ │ │ bicmi r0, r0, #0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #31]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ @ instruction: 0xf990b160 │ │ │ │ │ - blcs 34178 │ │ │ │ │ + blcs 34170 │ │ │ │ │ stmdavc r3, {r3, r9, fp, ip, lr, pc} │ │ │ │ │ cmneq pc, #3 @ │ │ │ │ │ andle r2, sl, r2, lsl #22 │ │ │ │ │ andle r2, r6, r3, lsl #22 │ │ │ │ │ andle r2, r1, r1, lsl #22 │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ @ instruction: 0xf0153004 │ │ │ │ │ andcs fp, r0, sp, lsl #26 │ │ │ │ │ andcc r4, r4, r0, ror r7 │ │ │ │ │ - blt fe9641f4 │ │ │ │ │ + blt fe9641ec │ │ │ │ │ stmdavc r3, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ cmneq pc, #3 @ │ │ │ │ │ andle r2, r6, r1, lsl #22 │ │ │ │ │ andle r2, r1, r2, lsl #22 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf0153004 │ │ │ │ │ andcc fp, r4, r7, lsr #21 │ │ │ │ │ stclt 0, cr15, [r0, #-84] @ 0xffffffac │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb7f3cc │ │ │ │ │ + bl feb7f3c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 14ac194 │ │ │ │ │ + bmi 14ac18c │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ - blmi 14721dc │ │ │ │ │ + blmi 14721d4 │ │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ svclt 0x000c0300 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ stmdavc r2, {r0, r5, ip, lr, pc} │ │ │ │ │ mulgt r0, r1, r8 │ │ │ │ │ vmlseq.f32 s28, s24, s4 │ │ │ │ │ svceq 0x0080f01e │ │ │ │ │ - b fe0dc2a0 │ │ │ │ │ + b fe0dc298 │ │ │ │ │ @ instruction: 0xf01e0e0c │ │ │ │ │ smlabble ip, r0, pc, r0 @ │ │ │ │ │ rsbseq pc, pc, #2 │ │ │ │ │ - ldcleq 0, cr15, [pc], #-48 @ 281e4 │ │ │ │ │ + ldcleq 0, cr15, [pc], #-48 @ 281dc │ │ │ │ │ andle r2, r8, r1, lsl #20 │ │ │ │ │ andsle r2, ip, r2, lsl #20 │ │ │ │ │ tstle r7, r3, lsl #20 │ │ │ │ │ svceq 0x0003f1bc │ │ │ │ │ @ instruction: 0x4618d056 │ │ │ │ │ @ instruction: 0xf1bce006 │ │ │ │ │ suble r0, r0, r1, lsl #30 │ │ │ │ │ svceq 0x0002f1bc │ │ │ │ │ andcs sp, r0, r9, lsr #32 │ │ │ │ │ - blmi e7ab24 │ │ │ │ │ + blmi e7ab1c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 822ac │ │ │ │ │ + blls 822a4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle r5, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ andcs pc, r1, r4, lsl #22 │ │ │ │ │ @ instruction: 0xf1bce7f0 │ │ │ │ │ suble r0, ip, r2, lsl #30 │ │ │ │ │ svceq 0x0003f1bc │ │ │ │ │ stmvs r2, {r0, r5, r6, r7, ip, lr, pc} │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ - blcs 42578 │ │ │ │ │ + blcs 42570 │ │ │ │ │ stmdbvs r3, {r0, r1, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ svccc 0x0080f513 │ │ │ │ │ stmdbvs r3, {r0, r1, r2, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ strbtmi r3, [r8], -r4, lsl #2 │ │ │ │ │ @ instruction: 0xf0159300 │ │ │ │ │ stmdacc r0, {r0, r3, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ stmvs fp, {r1, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ bicsle r2, r2, r0, lsl #22 │ │ │ │ │ - bcs 425bc │ │ │ │ │ + bcs 425b4 │ │ │ │ │ stmdbvs fp, {r0, r1, r2, r6, r7, r8, ip, lr, pc} │ │ │ │ │ svccc 0x0080f513 │ │ │ │ │ stmdbvs fp, {r0, r1, r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ strbtmi r3, [r9], -r4 │ │ │ │ │ @ instruction: 0xf0159300 │ │ │ │ │ stmdacc r0, {r0, r2, r4, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ - bmi 7a21bc │ │ │ │ │ + bmi 7a21b4 │ │ │ │ │ ldrbtmi r4, [sl], #-2842 @ 0xfffff4e6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ tstcc r4, r8, lsr #2 │ │ │ │ │ andlt r3, r3, r4 │ │ │ │ │ - bl 166444 │ │ │ │ │ + bl 16643c │ │ │ │ │ stclt 0, cr15, [r0], {21} │ │ │ │ │ - blmi 4bab2c │ │ │ │ │ + blmi 4bab24 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 82348 │ │ │ │ │ + blls 82340 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r7, r0, lsl #6 │ │ │ │ │ andcc r3, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf015eb04 │ │ │ │ │ - bmi 3d6984 │ │ │ │ │ + bmi 3d697c │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ tstcc r4, r6, lsl #2 │ │ │ │ │ andlt r3, r3, r4 │ │ │ │ │ - bl 166488 │ │ │ │ │ - blt 12e436c │ │ │ │ │ - bl 566290 │ │ │ │ │ - andeq r0, r3, sl, ror r7 │ │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r3, ip, lsl r7 │ │ │ │ │ - andeq r0, r3, r2, lsr #13 │ │ │ │ │ - andeq r0, r3, r0, lsl #13 │ │ │ │ │ - andeq r0, r3, lr, asr r6 │ │ │ │ │ + bl 166480 │ │ │ │ │ + blt 12e4364 │ │ │ │ │ + bl 666288 │ │ │ │ │ + andeq r0, r3, r2, lsl #15 │ │ │ │ │ + andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r0, r3, r4, lsr #14 │ │ │ │ │ + andeq r0, r3, sl, lsr #13 │ │ │ │ │ + andeq r0, r3, r8, lsl #13 │ │ │ │ │ + andeq r0, r3, r6, ror #12 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r3, r0, lsl #16 │ │ │ │ │ stmdahi fp, {r1, r6, fp, pc}^ │ │ │ │ │ mulle r1, sl, r2 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x0000e73c │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb7f554 │ │ │ │ │ + bl feb7f54c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2c31c │ │ │ │ │ + bcs 2c314 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ │ stmdacs r0, {r8, sl, sp} │ │ │ │ │ @ instruction: 0xf045bf08 │ │ │ │ │ ldmiblt r5!, {r0, r8, sl}^ │ │ │ │ │ mulgt r0, r0, r8 │ │ │ │ │ ldrmi r4, [r3], -ip, lsl #12 │ │ │ │ │ - ldcleq 0, cr15, [pc], #-48 @ 2834c │ │ │ │ │ + ldcleq 0, cr15, [pc], #-48 @ 28344 │ │ │ │ │ svceq 0x0002f1bc │ │ │ │ │ @ instruction: 0xf1bcd023 │ │ │ │ │ andsle r0, r6, r3, lsl #30 │ │ │ │ │ svceq 0x0001f1bc │ │ │ │ │ @ instruction: 0xf990d111 │ │ │ │ │ @ instruction: 0xf1bcc000 │ │ │ │ │ - blle 82bf98 │ │ │ │ │ + blle 82bf90 │ │ │ │ │ ldrbtmi r4, [sl], #-2583 @ 0xfffff5e9 │ │ │ │ │ @ instruction: 0x46201e59 │ │ │ │ │ ldc2 7, cr15, [r8, #984]! @ 0x3d8 │ │ │ │ │ svclt 0x00a82800 │ │ │ │ │ strtmi r5, [r0], -r5, lsr #8 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ @ instruction: 0x4628bd38 │ │ │ │ │ @ instruction: 0xf990bd38 │ │ │ │ │ - blcs 343bc │ │ │ │ │ + blcs 343b4 │ │ │ │ │ @ instruction: 0x4629db12 │ │ │ │ │ @ instruction: 0xf7f74620 │ │ │ │ │ @ instruction: 0x4620fe37 │ │ │ │ │ @ instruction: 0xf990e7f0 │ │ │ │ │ @ instruction: 0xf1bcc000 │ │ │ │ │ - blle 32bfd4 │ │ │ │ │ + blle 32bfcc │ │ │ │ │ ldrbtmi r4, [sl], #-2569 @ 0xfffff5f7 │ │ │ │ │ pop {r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ andcc r4, r4, r8, lsr r0 │ │ │ │ │ stclt 0, cr15, [r6], {21} │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ @ instruction: 0xf0153004 │ │ │ │ │ pop {r0, r2, r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ andcc r4, r4, r8, lsr r0 │ │ │ │ │ - blt 26444c │ │ │ │ │ - andeq fp, r1, r6, ror pc │ │ │ │ │ - andeq fp, r1, r2, asr #30 │ │ │ │ │ + blt 264444 │ │ │ │ │ + andeq fp, r1, lr, ror pc │ │ │ │ │ + andeq fp, r1, sl, asr #30 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7f608 │ │ │ │ │ + bl feb7f600 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0f88 │ │ │ │ │ stmdbcs r0, {r4, r6, r7, lr, pc} │ │ │ │ │ - bcs 1418078 │ │ │ │ │ + bcs 1418070 │ │ │ │ │ addslt r4, sl, r2, lsr lr │ │ │ │ │ @ instruction: 0xf85c44fc │ │ │ │ │ ldmdavs r6!, {r1, r2, sp, lr} │ │ │ │ │ @ instruction: 0xf04f9619 │ │ │ │ │ svclt 0x00940600 │ │ │ │ │ strcs r2, [r0], -r1, lsl #12 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], -r6, asr #32 │ │ │ │ │ teqle lr, r0, lsl #28 │ │ │ │ │ mul r0, r0, r9 │ │ │ │ │ @ instruction: 0xf890460c │ │ │ │ │ ldrmi ip, [r3], -r0 │ │ │ │ │ @ instruction: 0xf1be4605 │ │ │ │ │ - ble aac050 │ │ │ │ │ - ldcleq 0, cr15, [pc], #-48 @ 28424 │ │ │ │ │ + ble aac048 │ │ │ │ │ + ldcleq 0, cr15, [pc], #-48 @ 2841c │ │ │ │ │ svceq 0x0003f1bc │ │ │ │ │ mrcne 0, 2, sp, cr6, cr8, {1} │ │ │ │ │ subscs sl, r0, #81920 @ 0x14000 │ │ │ │ │ svceq 0x0002f1bc │ │ │ │ │ @ instruction: 0xf7ffd02b │ │ │ │ │ - blmi 828230 │ │ │ │ │ + blmi 828228 │ │ │ │ │ @ instruction: 0x461a447b │ │ │ │ │ ldrtmi r9, [r1], -r1, lsl #4 │ │ │ │ │ andls r8, r2, #6946816 @ 0x6a0000 │ │ │ │ │ andls r4, r0, ip, lsl sl │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ stc2l 7, cr15, [r8, #-984] @ 0xfffffc28 │ │ │ │ │ svclt 0x00a42800 │ │ │ │ │ strtpl r2, [r3], #-768 @ 0xfffffd00 │ │ │ │ │ - bmi 639d10 │ │ │ │ │ + bmi 639d08 │ │ │ │ │ ldrbtmi r4, [sl], #-2836 @ 0xfffff4ec │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r9, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, sl, ip, lsl r1 │ │ │ │ │ - bmi 517a68 │ │ │ │ │ + bmi 517a60 │ │ │ │ │ @ instruction: 0x46201e59 │ │ │ │ │ @ instruction: 0xf7f6447a │ │ │ │ │ stmdacs r0, {r0, r4, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtpl fp, [r6], #-4008 @ 0xfffff058 │ │ │ │ │ andcs lr, r0, r8, ror #15 │ │ │ │ │ @ instruction: 0xf7ffe7e7 │ │ │ │ │ - blmi 3a81d8 │ │ │ │ │ + blmi 3a81d0 │ │ │ │ │ ldrbtmi r4, [fp], #-2573 @ 0xfffff5f3 │ │ │ │ │ @ instruction: 0xe7d1447a │ │ │ │ │ svclt 0x00982a6b │ │ │ │ │ ldmible ip, {r4, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf0151d28 │ │ │ │ │ ldrb pc, [r7, r7, asr #17] @ │ │ │ │ │ - b ce6454 │ │ │ │ │ - andeq r0, r3, ip, lsr r5 │ │ │ │ │ + b de644c │ │ │ │ │ + andeq r0, r3, r4, asr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r1, r8, asr pc │ │ │ │ │ - @ instruction: 0x0001beb2 │ │ │ │ │ - andeq r0, r3, r6, asr #9 │ │ │ │ │ - andeq fp, r1, r8, ror lr │ │ │ │ │ - andeq fp, r1, r6, asr lr │ │ │ │ │ - andeq fp, r1, r8, asr lr │ │ │ │ │ + andeq fp, r1, r0, ror #30 │ │ │ │ │ + @ instruction: 0x0001beba │ │ │ │ │ + andeq r0, r3, lr, asr #9 │ │ │ │ │ + andeq fp, r1, r0, lsl #29 │ │ │ │ │ + andeq fp, r1, lr, asr lr │ │ │ │ │ + andeq fp, r1, r0, ror #28 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7f708 │ │ │ │ │ + bl feb7f700 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub16mi r0, r4, r0 │ │ │ │ │ - blmi ebadf8 │ │ │ │ │ + blmi ebadf0 │ │ │ │ │ ldrbtmi fp, [sl], #-159 @ 0xffffff61 │ │ │ │ │ ldmpl r3, {r0, r1, r2, r9, sl, lr}^ │ │ │ │ │ tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ subsle r2, sl, r0, lsl #18 │ │ │ │ │ eorsle r2, r5, r2, lsl #24 │ │ │ │ │ andsle r2, r4, r3, lsl #24 │ │ │ │ │ teqle r8, r1, lsl #24 │ │ │ │ │ @ instruction: 0xf015a801 │ │ │ │ │ strmi pc, [r6], -r7, lsl #23 │ │ │ │ │ strcs fp, [r0], -r0, lsr #19 │ │ │ │ │ - blmi bbae00 │ │ │ │ │ + blmi bbadf8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7825b4 │ │ │ │ │ + blls 7825ac │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_hyp │ │ │ │ │ andslt r4, pc, r0, lsr r6 @ │ │ │ │ │ andcs fp, r0, #240, 26 @ 0x3c00 │ │ │ │ │ @ instruction: 0xf015a801 │ │ │ │ │ strmi pc, [r6], -r7, lsr #17 │ │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ │ @@ -35267,82 +35265,82 @@ │ │ │ │ │ movweq pc, #25444 @ 0x6364 @ │ │ │ │ │ @ instruction: 0xe7d3703b │ │ │ │ │ @ instruction: 0xf015a801 │ │ │ │ │ @ instruction: 0x4606f9d1 │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ stcge 7, cr14, [r1], {203} @ 0xcb │ │ │ │ │ strtmi r4, [r0], -sp, lsl #12 │ │ │ │ │ - blx 1364606 │ │ │ │ │ + blx 13645fe │ │ │ │ │ cmplt r8, r6, lsl #12 │ │ │ │ │ ldrb r2, [r7, r1, lsl #8] │ │ │ │ │ rsbseq pc, pc, #2 │ │ │ │ │ andsle r2, r3, r1, lsl #20 │ │ │ │ │ @ instruction: 0x46692274 │ │ │ │ │ @ instruction: 0xf7dd4638 │ │ │ │ │ - ldr lr, [r9, r2, asr #16]! │ │ │ │ │ + ldr lr, [r9, r6, asr #16]! │ │ │ │ │ strtmi r4, [r9], -r0, lsr #12 │ │ │ │ │ @ instruction: 0xf9b6f015 │ │ │ │ │ strmi r2, [r6], -r2, lsl #8 │ │ │ │ │ bicle r2, r5, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf004e7af │ │ │ │ │ @ instruction: 0x2601047f │ │ │ │ │ str r7, [fp, r4]! │ │ │ │ │ orrcs r9, r1, #4096 @ 0x1000 │ │ │ │ │ eorsvc r6, fp, sl, ror r0 │ │ │ │ │ @ instruction: 0xf7dde7a6 │ │ │ │ │ - svclt 0x0000e9a8 │ │ │ │ │ - andeq r0, r3, r2, asr #8 │ │ │ │ │ + svclt 0x0000e9ac │ │ │ │ │ + andeq r0, r3, sl, asr #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r3, r4, lsl r4 │ │ │ │ │ + andeq r0, r3, ip, lsl r4 │ │ │ │ │ strlt fp, [r0, #-344] @ 0xfffffea8 │ │ │ │ │ ldrmi r2, [r4], r3, lsl #22 │ │ │ │ │ - bl 166784 │ │ │ │ │ + bl 16677c │ │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ │ ldrmi r0, [sl], -r0, lsl #24 │ │ │ │ │ andgt pc, r2, r0, lsr #17 │ │ │ │ │ @ instruction: 0x4770e770 │ │ │ │ │ ldrlt fp, [r0, #-808] @ 0xfffffcd8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ orrslt r4, r1, #4, 12 @ 0x400000 │ │ │ │ │ @ instruction: 0xf003780b │ │ │ │ │ - blcs a9438 │ │ │ │ │ - blcs 11c6a0 │ │ │ │ │ - blcs 9c660 │ │ │ │ │ + blcs a9430 │ │ │ │ │ + blcs 11c698 │ │ │ │ │ + blcs 9c658 │ │ │ │ │ ldclt 0, cr13, [r0, #-0] │ │ │ │ │ andvc r2, r3, r1, lsl #7 │ │ │ │ │ subvs r6, r3, fp, asr #16 │ │ │ │ │ stmdavc r2, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ vrhadd.u32 d19, d3, d4 │ │ │ │ │ @ instruction: 0xf8000206 │ │ │ │ │ rsbscs r2, r0, #4, 22 @ 0x1000 │ │ │ │ │ - svc 0x00f4f7dc │ │ │ │ │ + svc 0x00f8f7dc │ │ │ │ │ @ instruction: 0xf0437823 │ │ │ │ │ eorvc r0, r3, r0, lsl #7 │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ strmi r7, [r6], r2, lsl #16 │ │ │ │ │ stceq 1, cr15, [r4], {1} │ │ │ │ │ andeq pc, r6, #-1946157055 @ 0x8c000001 │ │ │ │ │ - blcs 1666b8 │ │ │ │ │ + blcs 1666b0 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ ldrdcc pc, [r0], -ip │ │ │ │ │ andcc pc, r0, lr, asr #17 │ │ │ │ │ @ instruction: 0xf0437823 │ │ │ │ │ eorvc r0, r3, r0, lsl #7 │ │ │ │ │ stmdavc r3, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ bicne pc, r7, #-2080374783 @ 0x84000001 │ │ │ │ │ ldclt 0, cr7, [r0, #-12] │ │ │ │ │ orrslt r4, r0, r3, lsl #12 │ │ │ │ │ mulcs r0, r0, r9 │ │ │ │ │ - ble 3b2eb0 │ │ │ │ │ + ble 3b2ea8 │ │ │ │ │ @ instruction: 0xf0017801 │ │ │ │ │ - bcs 690b4 │ │ │ │ │ - bcs dc6e8 │ │ │ │ │ + bcs 690ac │ │ │ │ │ + bcs dc6e0 │ │ │ │ │ stmvs r0, {r0, r1, r2, r8, ip, lr, pc} │ │ │ │ │ ldmvs sl, {r3, r5, r8, fp, ip, sp, pc}^ │ │ │ │ │ ldmdbvs r8, {r1, r5, r8, fp, ip, sp, pc} │ │ │ │ │ svccc 0x0080f510 │ │ │ │ │ andcs sp, r0, r3 │ │ │ │ │ andcc r4, r4, r0, ror r7 │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ @@ -35355,15 +35353,15 @@ │ │ │ │ │ andvc r2, r3, r1, lsl #7 │ │ │ │ │ subvs r6, r3, fp, lsl #16 │ │ │ │ │ stmdavc r3, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ bicne pc, r7, #-2080374783 @ 0x84000001 │ │ │ │ │ ldrbmi r7, [r0, -r3]! │ │ │ │ │ cmnlt r0, r3, lsl #12 │ │ │ │ │ mulcs r0, r0, r9 │ │ │ │ │ - ble 232f10 │ │ │ │ │ + ble 232f08 │ │ │ │ │ @ instruction: 0xf0027802 │ │ │ │ │ stmdbcs r1, {r0, r1, r2, r3, r4, r5, r6, r8} │ │ │ │ │ stmdbcs r2, {r0, r2, ip, lr, pc} │ │ │ │ │ andcc sp, r4, r1, lsl #2 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ tstcs r2, r0, ror r7 │ │ │ │ │ stmdavs r4, {r4, sl, ip, sp, pc}^ │ │ │ │ │ @@ -35377,80 +35375,80 @@ │ │ │ │ │ @ instruction: 0x4770611a │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r6, r0, lsl #16 │ │ │ │ │ andcs r7, r2, #196608 @ 0x30000 │ │ │ │ │ @ instruction: 0x4604b510 │ │ │ │ │ vmax.u32 d20, d18, d12 │ │ │ │ │ strmi r0, [r6], r6, lsl #6 │ │ │ │ │ - blcc 166778 │ │ │ │ │ + blcc 166770 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ @ instruction: 0xf8dcc40f │ │ │ │ │ eorvs r3, r3, r0 │ │ │ │ │ mulcc r0, lr, r8 │ │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ │ andcc pc, r0, lr, lsl #17 │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ @ instruction: 0xf990b148 │ │ │ │ │ stmdavc r3, {sp} │ │ │ │ │ - ble f2f90 │ │ │ │ │ + ble f2f88 │ │ │ │ │ cmneq pc, #3 @ │ │ │ │ │ andle r2, r1, r3, lsl #22 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r3, [r0, -r4]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r5, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb7f9b0 │ │ │ │ │ + bl feb7f9a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavc r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ andcs r4, r3, #4, 12 @ 0x400000 │ │ │ │ │ movweq pc, #25442 @ 0x6362 @ │ │ │ │ │ @ instruction: 0xf8002270 │ │ │ │ │ @ instruction: 0xf7dc3b04 │ │ │ │ │ - stmdavc r3!, {r1, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r1, r2, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ orreq pc, r0, #67 @ 0x43 │ │ │ │ │ ldclt 0, cr7, [r0, #-140] @ 0xffffff74 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7f9e0 │ │ │ │ │ + bl feb7f9d8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r5], {120} @ 0x78 │ │ │ │ │ - blmi 594a68 │ │ │ │ │ + blmi 594a60 │ │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r4], -r0, lsr #2 │ │ │ │ │ @ instruction: 0xf014a801 │ │ │ │ │ stmdblt r0!, {r0, r1, r2, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ - bmi 3f0808 │ │ │ │ │ + bmi 3f0800 │ │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, pc, lr, lsl #2 │ │ │ │ │ @ instruction: 0x4620bd30 │ │ │ │ │ @ instruction: 0x46692274 │ │ │ │ │ strcs r2, [r3], #768 @ 0x300 │ │ │ │ │ andcc pc, r2, sp, lsr #17 │ │ │ │ │ andmi pc, r0, sp, lsl #17 │ │ │ │ │ - svc 0x000cf7dc │ │ │ │ │ + svc 0x0010f7dc │ │ │ │ │ strb r2, [r6, r1]! │ │ │ │ │ - stm r4, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r0, r3, ip, ror #2 │ │ │ │ │ + stm r8, {r0, r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r0, r3, r4, ror r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r3, lr, asr #2 │ │ │ │ │ + andeq r0, r3, r6, asr r1 │ │ │ │ │ stmdavc r0, {r4, r8, ip, sp, pc} │ │ │ │ │ rsbseq pc, pc, r0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavc r2, {r3, r4, r8, r9, ip, sp, pc} │ │ │ │ │ cmneq pc, #2 @ │ │ │ │ │ andsle r2, sl, r1, lsl #22 │ │ │ │ │ andeq pc, r3, #1073741864 @ 0x40000028 │ │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ │ - blcs eadb4 │ │ │ │ │ + blcs eadac │ │ │ │ │ @ instruction: 0xf082bf08 │ │ │ │ │ stmdbcs r0, {r0, r9} │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ stmdavc r3, {r1, r3, r5, r8, fp, ip, sp, pc} │ │ │ │ │ movweq pc, #25441 @ 0x6361 @ │ │ │ │ │ @ instruction: 0xf0037003 │ │ │ │ │ @@ -35461,24 +35459,24 @@ │ │ │ │ │ stmdbcs r3, {r1, ip, lr, pc} │ │ │ │ │ ldrbmi sp, [r0, -pc, ror #3]! │ │ │ │ │ ldrlt r2, [r0], #-768 @ 0xfffffd00 │ │ │ │ │ andeq pc, r6, #-2080374783 @ 0x84000001 │ │ │ │ │ ldrmi r6, [r9], -r4, asr #16 │ │ │ │ │ mvnsvc pc, pc, asr #13 │ │ │ │ │ andvc r6, r2, r4, asr #2 │ │ │ │ │ - blmi 166a2c │ │ │ │ │ + blmi 166a24 │ │ │ │ │ movwcc lr, #6592 @ 0x19c0 │ │ │ │ │ smlabtcc r3, r0, r9, lr │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdahi r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ subhi fp, r1, r0, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7fadc │ │ │ │ │ + bl feb7fad4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r6], r8 │ │ │ │ │ bicslt r9, r9, pc, lsl #18 │ │ │ │ │ msrmi CPSR_f, #13697024 @ 0xd10000 │ │ │ │ │ @ instruction: 0xf8d1b1dc │ │ │ │ │ orrslt r4, r4, r8, lsr #5 │ │ │ │ │ adcne pc, ip, #13697024 @ 0xd10000 │ │ │ │ │ @@ -35492,18 +35490,18 @@ │ │ │ │ │ andlt r2, r6, r1 │ │ │ │ │ andcs fp, r1, r0, ror sp │ │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ │ andlt r4, r6, r8, lsl #12 │ │ │ │ │ @ instruction: 0x4620bd70 │ │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb7fb34 │ │ │ │ │ + bl feb7fb2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d6c8dc │ │ │ │ │ - blmi d94b48 │ │ │ │ │ + bmi d6c8d4 │ │ │ │ │ + blmi d94b40 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf8d0b340 │ │ │ │ │ strmi r3, [r4], -r8, lsr #6 │ │ │ │ │ stcne 3, cr11, [r6, #-140] @ 0xffffff74 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ @@ -35520,15 +35518,15 @@ │ │ │ │ │ mcr2 7, 4, pc, cr12, cr14, {7} @ │ │ │ │ │ strmi r2, [r2], -fp, lsl #2 │ │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ │ ldmiblt r0, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ msreq CPSR_f, #212, 16 @ 0xd40000 │ │ │ │ │ stc2 7, cr15, [r8, #996] @ 0x3e4 │ │ │ │ │ adcseq pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ - bmi 7709a4 │ │ │ │ │ + bmi 77099c │ │ │ │ │ ldrbtmi r4, [sl], #-2843 @ 0xfffff4e5 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r9, lsr #2 │ │ │ │ │ @ instruction: 0xf8d4bd70 │ │ │ │ │ tstcs r0, ip, lsr #2 │ │ │ │ │ @@ -35547,18 +35545,18 @@ │ │ │ │ │ @ instruction: 0xf89af7fa │ │ │ │ │ sbcle r2, sp, r0, lsl #16 │ │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ │ @ instruction: 0xf7f74629 │ │ │ │ │ vmlsne.f32 s30, s11, s31 │ │ │ │ │ strcs fp, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ │ @ instruction: 0xf7dce7b9 │ │ │ │ │ - svclt 0x0000ef9c │ │ │ │ │ - andeq r0, r3, r8, lsl r0 │ │ │ │ │ + svclt 0x0000efa0 │ │ │ │ │ + andeq r0, r3, r0, lsr #32 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0002ffb2 │ │ │ │ │ + @ instruction: 0x0002ffba │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ strtcs pc, [ip], #-2271 @ 0xfffff721 │ │ │ │ │ @ instruction: 0xf8dfb08d │ │ │ │ │ strmi r3, [r4], -ip, lsr #8 │ │ │ │ │ @@ -35570,42 +35568,42 @@ │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ mrc2 7, 5, pc, cr8, cr8, {7} │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0x46284639 │ │ │ │ │ @ instruction: 0xf97ef012 │ │ │ │ │ @ instruction: 0xf8d4b9c0 │ │ │ │ │ ldrhlt r3, [fp, #-44]! @ 0xffffffd4 │ │ │ │ │ - bmi fffb1e6c │ │ │ │ │ + bmi fffb1e64 │ │ │ │ │ ldrbtmi r4, [sl], #-3068 @ 0xfffff404 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ bicshi pc, r5, r0, asr #32 │ │ │ │ │ andlt r4, sp, r8, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ vsubw.s8 q9, q0, d25 │ │ │ │ │ @ instruction: 0xf8c40302 │ │ │ │ │ @ instruction: 0xe7e932bc │ │ │ │ │ @ instruction: 0xf0007820 │ │ │ │ │ @ instruction: 0xf002000f │ │ │ │ │ strmi pc, [r0], sp, asr #19 │ │ │ │ │ sbcsle r2, lr, r0, lsl #16 │ │ │ │ │ - beq 164eb8 │ │ │ │ │ + beq 164eb0 │ │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ │ @ instruction: 0x9003fab3 │ │ │ │ │ sbcsle r2, r6, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ │ andls pc, r4, r3, ror #21 │ │ │ │ │ @ instruction: 0xf7ff4650 │ │ │ │ │ pkhbtmi pc, r3, pc, lsl #20 @ │ │ │ │ │ sbcle r2, ip, r0, lsl #16 │ │ │ │ │ ldrbmi r4, [sl], -r7, ror #19 │ │ │ │ │ teqeq r8, #212, 16 @ 0xd40000 @ │ │ │ │ │ @ instruction: 0xf0054479 │ │ │ │ │ - bmi ff9a6b6c │ │ │ │ │ + bmi ff9a6b64 │ │ │ │ │ @ instruction: 0xf8d449e5 │ │ │ │ │ ldrbtmi r0, [sl], #-824 @ 0xfffffcc8 │ │ │ │ │ @ instruction: 0xf0054479 │ │ │ │ │ @ instruction: 0xf894f81d │ │ │ │ │ @ instruction: 0xf8d432b9 │ │ │ │ │ @ instruction: 0x07190338 │ │ │ │ │ addshi pc, r2, r0, lsl #2 │ │ │ │ │ @@ -35613,29 +35611,29 @@ │ │ │ │ │ ldrbtmi r4, [r9], #-2527 @ 0xfffff621 │ │ │ │ │ @ instruction: 0xf810f005 │ │ │ │ │ ldrdls pc, [r0, #-132] @ 0xffffff7c │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ addhi pc, r9, r0 │ │ │ │ │ @ instruction: 0xf5044650 │ │ │ │ │ @ instruction: 0xf7ff7a5b │ │ │ │ │ - bls 126f1c │ │ │ │ │ + bls 126f14 │ │ │ │ │ ldrbmi r4, [r9], -r3, lsl #12 │ │ │ │ │ @ instruction: 0xf8cd4648 │ │ │ │ │ @ instruction: 0xf001a000 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4650d079 │ │ │ │ │ teqge r8, #212, 16 @ 0xd40000 @ │ │ │ │ │ mcr2 7, 1, pc, cr0, cr8, {7} @ │ │ │ │ │ @ instruction: 0x460249d1 │ │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ │ @ instruction: 0xfff0f004 │ │ │ │ │ movtcs lr, #51668 @ 0xc9d4 │ │ │ │ │ ldrdne lr, [lr], #-148 @ 0xffffff6c │ │ │ │ │ @ instruction: 0x0c03ea52 │ │ │ │ │ - b 149d108 │ │ │ │ │ + b 149d100 │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ strtmi r8, [r8], -r7, asr #2 │ │ │ │ │ @ instruction: 0xf932f012 │ │ │ │ │ teqge r8, #212, 16 @ 0xd40000 @ │ │ │ │ │ rsbsle r2, r6, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0124628 │ │ │ │ │ stmibmi r5, {r0, r2, r4, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ @@ -35645,28 +35643,28 @@ │ │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ │ rsble r2, lr, r1, lsl #22 │ │ │ │ │ @ instruction: 0xf8d449c0 │ │ │ │ │ ldrbtmi r0, [r9], #-824 @ 0xfffffcc8 │ │ │ │ │ @ instruction: 0xf8c6f005 │ │ │ │ │ ldrmi r2, [sl], r0, lsl #6 │ │ │ │ │ movwcc lr, #27085 @ 0x69cd │ │ │ │ │ - blvc fe9e5fa8 │ │ │ │ │ + blvc fe9e5fa0 │ │ │ │ │ @ instruction: 0xf7f84658 │ │ │ │ │ strmi pc, [r1], r7, asr #16 │ │ │ │ │ @ instruction: 0xf7f84658 │ │ │ │ │ - bl 2a6cc4 │ │ │ │ │ + bl 2a6cbc │ │ │ │ │ ldrbmi r0, [r9, #2816] @ 0xb00 │ │ │ │ │ strls fp, [r5, #-3900] @ 0xfffff0c4 │ │ │ │ │ movwle r4, #58957 @ 0xe64d │ │ │ │ │ @ instruction: 0x4629e016 │ │ │ │ │ @ instruction: 0xf8d4464a │ │ │ │ │ @ instruction: 0xf0040338 │ │ │ │ │ strbmi pc, [r8], -pc, lsr #31 @ │ │ │ │ │ - blx 66ba4 │ │ │ │ │ - bl 26fcd0 │ │ │ │ │ + blx 66b9c │ │ │ │ │ + bl 26fcc8 │ │ │ │ │ strmi r0, [fp, #1281]! @ 0x501 │ │ │ │ │ strtmi sp, [r8], -r7, lsl #18 │ │ │ │ │ @ instruction: 0xf9f8f7f7 │ │ │ │ │ stmdbeq r1, {r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r4, [fp, #1193] @ 0x4a9 │ │ │ │ │ stcls 8, cr13, [r5, #-932] @ 0xfffffc5c │ │ │ │ │ @ instruction: 0xf0124628 │ │ │ │ │ @@ -35683,15 +35681,15 @@ │ │ │ │ │ @ instruction: 0xf7fa4650 │ │ │ │ │ @ instruction: 0xe728fab1 │ │ │ │ │ ldrbtmi r4, [sl], #-2715 @ 0xfffff565 │ │ │ │ │ ldmibmi fp, {r2, r3, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ teqeq r8, #212, 16 @ 0xd40000 @ │ │ │ │ │ @ instruction: 0xf0054479 │ │ │ │ │ @ instruction: 0xe789f877 │ │ │ │ │ - bl 1c39674 │ │ │ │ │ + bl 1c3966c │ │ │ │ │ eorsle r0, r7, #768 @ 0x300 │ │ │ │ │ svclt 0x001e4301 │ │ │ │ │ vsubw.s8 q9, q0, d28 │ │ │ │ │ @ instruction: 0xf8c40302 │ │ │ │ │ @ instruction: 0xf47f32bc │ │ │ │ │ ldmibmi r2, {r0, r4, r8, r9, sl, fp, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ @@ -35701,15 +35699,15 @@ │ │ │ │ │ @ instruction: 0xf85ef005 │ │ │ │ │ @ instruction: 0xf504e78b │ │ │ │ │ @ instruction: 0xf7fe70bc │ │ │ │ │ @ instruction: 0xf8d4fd1d │ │ │ │ │ tstlt r3, r0, lsr #5 │ │ │ │ │ adcne pc, r4, #212, 16 @ 0xd40000 │ │ │ │ │ @ instruction: 0xb1f8b999 │ │ │ │ │ - blx ff8e6c60 │ │ │ │ │ + blx ff8e6c58 │ │ │ │ │ @ instruction: 0xf1ba4682 │ │ │ │ │ andsle r0, r9, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ │ stmdacs r0, {r0, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ adcshi pc, r4, r0, asr #32 │ │ │ │ │ vsubw.s8 q9, q0, d27 │ │ │ │ │ strcs r0, [r0, #-770] @ 0xfffffcfe │ │ │ │ │ @@ -35731,15 +35729,15 @@ │ │ │ │ │ vstrls.16 s30, [r3, #-210] @ 0xffffff2e @ │ │ │ │ │ @ instruction: 0xf7f74628 │ │ │ │ │ @ instruction: 0x463af977 │ │ │ │ │ @ instruction: 0xf6414601 │ │ │ │ │ @ instruction: 0x462873ff │ │ │ │ │ @ instruction: 0xf9d0f011 │ │ │ │ │ @ instruction: 0x46304639 │ │ │ │ │ - blx 166cd4 │ │ │ │ │ + blx 166ccc │ │ │ │ │ orrlt r9, sp, r4, lsl #26 │ │ │ │ │ @ instruction: 0x4630213f │ │ │ │ │ @ instruction: 0xf954f7f9 │ │ │ │ │ @ instruction: 0xf7f74628 │ │ │ │ │ ldrtmi pc, [sl], -r3, ror #18 @ │ │ │ │ │ @ instruction: 0xf6414601 │ │ │ │ │ @ instruction: 0x462873ff │ │ │ │ │ @@ -35770,15 +35768,15 @@ │ │ │ │ │ @ instruction: 0xf0044638 │ │ │ │ │ teqlt r8, r3, lsl sl @ │ │ │ │ │ @ instruction: 0xb12a6802 │ │ │ │ │ tstlt fp, r3, asr #16 │ │ │ │ │ ldrtmi r4, [r0], -r1, asr #12 │ │ │ │ │ @ instruction: 0xf9d0f7f9 │ │ │ │ │ ldrtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx e4d9c │ │ │ │ │ + blx e4d94 │ │ │ │ │ strmi r4, [r1, #1541] @ 0x605 │ │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ │ @ instruction: 0xf9aef7f9 │ │ │ │ │ @ instruction: 0xf7f84630 │ │ │ │ │ strmi pc, [r5], -r9, ror #25 │ │ │ │ │ @ instruction: 0xf7f84630 │ │ │ │ │ @@ -35811,51 +35809,51 @@ │ │ │ │ │ @ instruction: 0x4628fb7d │ │ │ │ │ teqls r8, #212, 16 @ 0xd40000 @ │ │ │ │ │ @ instruction: 0xffbcf011 │ │ │ │ │ strmi r4, [r2], -r4, lsr #18 │ │ │ │ │ ldrbtmi r4, [r9], #-1608 @ 0xfffff9b8 │ │ │ │ │ cdp2 0, 7, cr15, cr12, cr4, {0} │ │ │ │ │ @ instruction: 0xf7dce6b4 │ │ │ │ │ - strls lr, [r0], #-3468 @ 0xfffff274 │ │ │ │ │ - blmi 83a774 │ │ │ │ │ + strls lr, [r0], #-3472 @ 0xfffff270 │ │ │ │ │ + blmi 83a76c │ │ │ │ │ adcscs pc, r0, #212, 16 @ 0xd40000 │ │ │ │ │ @ instruction: 0xf8d4447b │ │ │ │ │ @ instruction: 0xf0121328 │ │ │ │ │ ldmib sp, {r0, r1, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ addsmi r3, r1, #1610612736 @ 0x60000000 │ │ │ │ │ addsmi fp, r8, #8, 30 │ │ │ │ │ @ instruction: 0x232bd0c0 │ │ │ │ │ movweq pc, #8896 @ 0x22c0 @ │ │ │ │ │ adcscc pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ svclt 0x0000e6d5 │ │ │ │ │ - andeq pc, r2, r0, lsr #30 │ │ │ │ │ + andeq pc, r2, r8, lsr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, sl, ror #29 │ │ │ │ │ - andeq fp, r1, r8, ror r8 │ │ │ │ │ - andeq fp, r1, r2, ror r8 │ │ │ │ │ + strdeq pc, [r2], -r2 │ │ │ │ │ + andeq fp, r1, r0, lsl #17 │ │ │ │ │ + andeq fp, r1, sl, ror r8 │ │ │ │ │ + andeq fp, r1, ip, ror r8 │ │ │ │ │ + andeq r9, r1, r6, asr #21 │ │ │ │ │ + andeq fp, r1, sl, ror #16 │ │ │ │ │ + andeq fp, r1, sl, lsr #18 │ │ │ │ │ andeq fp, r1, r4, ror r8 │ │ │ │ │ - @ instruction: 0x00019abe │ │ │ │ │ - andeq fp, r1, r2, ror #16 │ │ │ │ │ - andeq fp, r1, r2, lsr #18 │ │ │ │ │ - andeq fp, r1, ip, ror #16 │ │ │ │ │ - andeq fp, r1, r6, lsl r8 │ │ │ │ │ - andeq fp, r1, r2, lsr #14 │ │ │ │ │ - andeq fp, r1, r8, lsr r8 │ │ │ │ │ - andeq fp, r1, lr, lsr #14 │ │ │ │ │ - andeq fp, r1, r6, lsl #15 │ │ │ │ │ - @ instruction: 0x0001b6bc │ │ │ │ │ - andeq fp, r1, r2, lsl #13 │ │ │ │ │ - andeq fp, r1, r4, asr r6 │ │ │ │ │ - andeq fp, r1, r2, lsr r6 │ │ │ │ │ - muleq r1, r8, r5 │ │ │ │ │ - andeq fp, r1, r8, lsl #11 │ │ │ │ │ - andeq fp, r1, sl, ror r5 │ │ │ │ │ + andeq fp, r1, lr, lsl r8 │ │ │ │ │ + andeq fp, r1, sl, lsr #14 │ │ │ │ │ + andeq fp, r1, r0, asr #16 │ │ │ │ │ + andeq fp, r1, r6, lsr r7 │ │ │ │ │ + andeq fp, r1, lr, lsl #15 │ │ │ │ │ + andeq fp, r1, r4, asr #13 │ │ │ │ │ + andeq fp, r1, sl, lsl #13 │ │ │ │ │ + andeq fp, r1, ip, asr r6 │ │ │ │ │ + andeq fp, r1, sl, lsr r6 │ │ │ │ │ + andeq fp, r1, r0, lsr #11 │ │ │ │ │ + muleq r1, r0, r5 │ │ │ │ │ + andeq fp, r1, r2, lsl #11 │ │ │ │ │ @ instruction: 0xfffffa99 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb800c0 │ │ │ │ │ + bl feb800b8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xf8d0b178 │ │ │ │ │ cmnlt r3, ip, lsr r3 │ │ │ │ │ msreq CPSR_f, #208, 16 @ 0xd00000 │ │ │ │ │ @ instruction: 0xf7fab110 │ │ │ │ │ teqlt r0, r5 @ @ │ │ │ │ │ @@ -35887,18 +35885,18 @@ │ │ │ │ │ stc2l 0, cr15, [r2, #-16]! │ │ │ │ │ @ instruction: 0xf8c42300 │ │ │ │ │ @ instruction: 0xf7f83338 │ │ │ │ │ strtmi pc, [r1], -r3, asr #17 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ stmiblt ip, {r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb80160 │ │ │ │ │ + bl feb80158 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d6cb48 │ │ │ │ │ - blmi d95260 │ │ │ │ │ + bmi d6cb40 │ │ │ │ │ + blmi d95258 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ teqls fp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf8acf7f8 │ │ │ │ │ orrscc pc, r8, r2, asr #4 │ │ │ │ │ @ instruction: 0xf8faf7f8 │ │ │ │ │ suble r2, r9, r0, lsl #16 │ │ │ │ │ @@ -35909,69 +35907,69 @@ │ │ │ │ │ tstcs r0, ip, lsr #24 │ │ │ │ │ @ instruction: 0xf0054638 │ │ │ │ │ strtmi pc, [r0], -r9, ror #24 │ │ │ │ │ stcge 1, cr2, [r0, #-0] │ │ │ │ │ stc2l 0, cr15, [r4], #-20 @ 0xffffffec │ │ │ │ │ stcge 6, cr4, [ip], {164} @ 0xa4 │ │ │ │ │ ldm ip!, {r1, r2, r3, r5, r6, r7, r9, sl, lr} │ │ │ │ │ - strgt r0, [pc], #-15 @ 28fb8 │ │ │ │ │ + strgt r0, [pc], #-15 @ 28fb0 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc], #-15 @ 28fc4 │ │ │ │ │ + strgt r0, [pc], #-15 @ 28fbc │ │ │ │ │ muleq r7, ip, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ stmia lr!, {r0, r1, r2, r3, r8, sl, fp, lr, pc} │ │ │ │ │ - stcgt 0, cr0, [pc, #-60] @ 28f98 │ │ │ │ │ + stcgt 0, cr0, [pc, #-60] @ 28f90 │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ muleq pc, r5, r8 @ │ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ │ ldm r7, {r3, sp} │ │ │ │ │ @ instruction: 0xf004000e │ │ │ │ │ @ instruction: 0xf8c6fc21 │ │ │ │ │ orrslt r0, r0, r8, lsr r3 │ │ │ │ │ subsvc pc, r0, r6, lsl #10 │ │ │ │ │ - blx fe8e6fda │ │ │ │ │ + blx fe8e6fd2 │ │ │ │ │ @ instruction: 0xf506b168 │ │ │ │ │ @ instruction: 0xf7f8705b │ │ │ │ │ @ instruction: 0xb140fb9d │ │ │ │ │ @ instruction: 0xf0014630 │ │ │ │ │ smlawtlt r0, r9, ip, pc @ │ │ │ │ │ eorvc pc, lr, r6, lsl #10 │ │ │ │ │ stc2l 0, cr15, [r8], #-4 │ │ │ │ │ @ instruction: 0x4630b918 │ │ │ │ │ @ instruction: 0xff4ef7ff │ │ │ │ │ - bmi 272820 │ │ │ │ │ + bmi 272818 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsr fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldrtmi sp, [r0], -r2, lsl #2 │ │ │ │ │ ldcllt 0, cr11, [r0, #244]! @ 0xf4 │ │ │ │ │ - stc 7, cr15, [r4], {220} @ 0xdc │ │ │ │ │ - andeq pc, r2, ip, ror #19 │ │ │ │ │ + stc 7, cr15, [r8], {220} @ 0xdc │ │ │ │ │ + strdeq pc, [r2], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, r6, lsr r9 @ │ │ │ │ │ + andeq pc, r2, lr, lsr r9 @ │ │ │ │ │ @ instruction: 0xf8d0b120 │ │ │ │ │ tstlt r8, r8, lsr #6 │ │ │ │ │ stclt 7, cr15, [lr, #-996]! @ 0xfffffc1c │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ str fp, [sp, -r0, lsl #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb80268 │ │ │ │ │ + bl feb80260 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, #240] @ 0xf0 │ │ │ │ │ @ instruction: 0xf8d04604 │ │ │ │ │ lsrlt r0, r8, #6 │ │ │ │ │ teqcc ip, #212, 16 @ 0xd40000 @ │ │ │ │ │ @ instruction: 0xf7f9b18b │ │ │ │ │ vmlsne.f16 s30, s11, s18 @ │ │ │ │ │ strtmi sp, [r8], -r1, lsl #22 │ │ │ │ │ @ instruction: 0xf8d4bd38 │ │ │ │ │ - blcs 35b80 │ │ │ │ │ + blcs 35b78 │ │ │ │ │ @ instruction: 0xf8d4d1f9 │ │ │ │ │ @ instruction: 0xf7f90328 │ │ │ │ │ @ instruction: 0xf8c4fa09 │ │ │ │ │ @ instruction: 0x462802bc │ │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ │ @ instruction: 0xe7ee35ff │ │ │ │ │ ldrlt fp, [r0, #-472] @ 0xfffffe28 │ │ │ │ │ @@ -35994,37 +35992,37 @@ │ │ │ │ │ msreq CPSR_f, #208, 16 @ 0xd00000 │ │ │ │ │ @ instruction: 0xf8d3b120 │ │ │ │ │ tstlt fp, ip, lsr r3 │ │ │ │ │ ldcllt 7, cr15, [r8, #-996] @ 0xfffffc1c │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8030c │ │ │ │ │ + bl feb80304 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ │ movtlt r4, #1540 @ 0x604 │ │ │ │ │ msreq CPSR_f, #208, 16 @ 0xd00000 │ │ │ │ │ @ instruction: 0xb3204604 │ │ │ │ │ teqmi ip, #13959168 @ 0xd50000 @ │ │ │ │ │ ldrmi fp, [r6], -ip, lsl #6 │ │ │ │ │ strmi fp, [pc], -sl, lsl #6 │ │ │ │ │ and r2, r3, r0, lsl #8 │ │ │ │ │ ldmdble r6, {r1, r2, r5, r7, r9, lr} │ │ │ │ │ msreq CPSR_f, #13959168 @ 0xd50000 │ │ │ │ │ - blne caf620 │ │ │ │ │ + blne caf618 │ │ │ │ │ ldc2 7, cr15, [r6, #-996]! @ 0xfffffc1c │ │ │ │ │ - blcs 3a950 │ │ │ │ │ + blcs 3a948 │ │ │ │ │ tsteq r1, pc, asr #32 @ │ │ │ │ │ svclt 0x00c84628 │ │ │ │ │ - stclle 8, cr1, [pc], #912 @ 294e0 │ │ │ │ │ + stclle 8, cr1, [pc], #912 @ 294d8 │ │ │ │ │ @ instruction: 0xf8d5d107 │ │ │ │ │ @ instruction: 0xf7ff212c │ │ │ │ │ stmdacs r0, {r0, r1, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strbeq sp, [r3, r1, lsl #26] │ │ │ │ │ - blne d5e4fc │ │ │ │ │ + blne d5e4f4 │ │ │ │ │ vst3.32 @ instruction: 0xf484fab4 │ │ │ │ │ strtmi r0, [r0], -r4, ror #18 │ │ │ │ │ @ instruction: 0x4614bdf8 │ │ │ │ │ svclt 0x0000e7f7 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -36037,29 +36035,29 @@ │ │ │ │ │ ldmdavs fp, {sp} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ svclt 0x000c0300 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xf411d009 │ │ │ │ │ andle r4, r2, pc, ror pc │ │ │ │ │ teqcs ip, #208, 16 @ 0xd00000 @ │ │ │ │ │ - bge 157800 │ │ │ │ │ + bge 1577f8 │ │ │ │ │ @ instruction: 0xf0019200 │ │ │ │ │ - bmi 32828c │ │ │ │ │ + bmi 328284 │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r6, lsl #2 │ │ │ │ │ - bl 16734c │ │ │ │ │ + bl 167344 │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ @ instruction: 0xe7ee4618 │ │ │ │ │ - bl fec67154 │ │ │ │ │ - andeq pc, r2, lr, asr #15 │ │ │ │ │ + bl fed6714c │ │ │ │ │ + ldrdeq pc, [r2], -r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r6, r7 │ │ │ │ │ + muleq r2, lr, r7 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ ldrcs pc, [r0, #-2271]! @ 0xfffff721 │ │ │ │ │ @ instruction: 0xf8dfb089 │ │ │ │ │ ldrbtmi r3, [sl], #-1328 @ 0xfffffad0 │ │ │ │ │ @@ -36072,15 +36070,15 @@ │ │ │ │ │ ldrhi pc, [r4, #-2271] @ 0xfffff721 │ │ │ │ │ strbvc pc, [r6, #-1284]! @ 0xfffffafc @ │ │ │ │ │ ldrls pc, [r0, #-2271] @ 0xfffff721 │ │ │ │ │ @ instruction: 0xf6414629 │ │ │ │ │ ldrbtmi r7, [r8], #767 @ 0x2ff │ │ │ │ │ ldc2 7, cr15, [r2], {250} @ 0xfa │ │ │ │ │ @ instruction: 0x260044f9 │ │ │ │ │ - blle 11f0a60 │ │ │ │ │ + blle 11f0a58 │ │ │ │ │ ldrdcc pc, [r8, #-132] @ 0xffffff7c │ │ │ │ │ @ instruction: 0xf8d4b12b │ │ │ │ │ strtmi r1, [r8], -r4, asr #2 │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ svccs 0x0000d03e │ │ │ │ │ sbchi pc, r2, r0 │ │ │ │ │ msrcc CPSR_fs, #212, 16 @ 0xd40000 │ │ │ │ │ @@ -36107,55 +36105,55 @@ │ │ │ │ │ sbccc pc, r4, #212, 16 @ 0xd40000 │ │ │ │ │ @ instruction: 0x01b2e9c4 │ │ │ │ │ svclt 0x00b82b00 │ │ │ │ │ asrseq lr, r4, #19 │ │ │ │ │ @ instruction: 0xf8d43601 │ │ │ │ │ strtmi r0, [r9], -r8, lsr #6 │ │ │ │ │ rscsvc pc, pc, #68157440 @ 0x4100000 │ │ │ │ │ - blx ff2672ba │ │ │ │ │ - ble fedf0af0 │ │ │ │ │ + blx ff2672b2 │ │ │ │ │ + ble fedf0ae8 │ │ │ │ │ @ instruction: 0xf8df2000 │ │ │ │ │ @ instruction: 0xf8df246c │ │ │ │ │ ldrbtmi r3, [sl], #-1116 @ 0xfffffba4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ mvnhi pc, r0, asr #32 │ │ │ │ │ pop {r0, r3, ip, sp, pc} │ │ │ │ │ andcs r8, r7, #240, 30 @ 0x3c0 │ │ │ │ │ strtmi r4, [r8], -r1, asr #12 │ │ │ │ │ ldc2 0, cr15, [ip, #64] @ 0x40 │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ orrscc pc, pc, #148, 16 @ 0x940000 │ │ │ │ │ - bcs c30c74 │ │ │ │ │ + bcs c30c6c │ │ │ │ │ @ instruction: 0xf894d8e2 │ │ │ │ │ - blcc c31df8 │ │ │ │ │ + blcc c31df0 │ │ │ │ │ rsbvc pc, r8, r4, lsl #10 │ │ │ │ │ addeq pc, r2, #-1946157055 @ 0x8c000001 │ │ │ │ │ movcc pc, #148, 16 @ 0x940000 │ │ │ │ │ adcscs pc, r9, #132, 16 @ 0x840000 │ │ │ │ │ andeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ stmdale r7, {r2, r9, fp, sp} │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ andeq pc, r9, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b20 │ │ │ │ │ ldmible r7!, {r2, r9, fp, sp}^ │ │ │ │ │ - blcs 278004 │ │ │ │ │ + blcs 277ffc │ │ │ │ │ @ instruction: 0xf7f6d8c6 │ │ │ │ │ @ instruction: 0xf8b4fd91 │ │ │ │ │ vrshr.u64 d18, d24, #64 │ │ │ │ │ vcgt.u32 d16, d3, d9 │ │ │ │ │ @ instruction: 0xf8a40209 │ │ │ │ │ vrshr.u64 d18, d24, #62 │ │ │ │ │ - bcs ff3a9b84 │ │ │ │ │ - bcs ff258fc4 │ │ │ │ │ + bcs ff3a9b7c │ │ │ │ │ + bcs ff258fbc │ │ │ │ │ @ instruction: 0xf503d172 │ │ │ │ │ vorr.i32 d23, #48128 @ 0x0000bc00 │ │ │ │ │ - bcs ff1e9b94 │ │ │ │ │ + bcs ff1e9b8c │ │ │ │ │ adcsvs pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ strcs sp, [r1], -lr, lsr #19 │ │ │ │ │ ldmibmi r3!, {r0, r1, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ strtmi r2, [r8], -sp, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ pkhtbmi pc, r2, r9, asr #26 @ │ │ │ │ │ ldmibmi r0!, {r4, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ @@ -36164,15 +36162,15 @@ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf894d06f │ │ │ │ │ @ instruction: 0x200032b9 │ │ │ │ │ stmib r4, {r8, sp}^ │ │ │ │ │ @ instruction: 0xf04301b0 │ │ │ │ │ @ instruction: 0xf8840310 │ │ │ │ │ @ instruction: 0xf8d432b9 │ │ │ │ │ - blcs 35ee4 │ │ │ │ │ + blcs 35edc │ │ │ │ │ ldrbmi sp, [r0], -r4, lsl #21 │ │ │ │ │ stmib r4, {r1, r2, r4, r6, r7, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xe77f0eb2 │ │ │ │ │ andcs r4, sp, #3719168 @ 0x38c000 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ ldc2 0, cr15, [r6, #-64]! @ 0xffffffc0 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ @@ -36188,15 +36186,15 @@ │ │ │ │ │ ldrdcs r8, [r3, -fp] │ │ │ │ │ smlabteq r5, r0, r2, pc @ │ │ │ │ │ @ instruction: 0xf9c6f7f9 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0xf8d4af67 │ │ │ │ │ stmdacs r0, {r4, r5, r8, r9} │ │ │ │ │ svcge 0x0062f43f │ │ │ │ │ - blx fe2e73fa │ │ │ │ │ + blx fe2e73f2 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0xf894af5d │ │ │ │ │ @ instruction: 0xf8d432b9 │ │ │ │ │ @ instruction: 0xf0232330 │ │ │ │ │ @ instruction: 0xf8c40310 │ │ │ │ │ @ instruction: 0xf8842328 │ │ │ │ │ stmdavc r3!, {r0, r3, r4, r5, r7, r9, ip, sp} │ │ │ │ │ @@ -36206,26 +36204,26 @@ │ │ │ │ │ vsubw.s8 q9, q0, d29 │ │ │ │ │ @ instruction: 0xf8c40302 │ │ │ │ │ @ instruction: 0xe74532bc │ │ │ │ │ strb r2, [r4, -r1] │ │ │ │ │ @ instruction: 0xf0002acc │ │ │ │ │ @ instruction: 0xf50380a5 │ │ │ │ │ vmvn.i32 d23, #42240 @ 0x0000a500 │ │ │ │ │ - bcs 1e9c80 │ │ │ │ │ + bcs 1e9c78 │ │ │ │ │ addhi pc, r5, r0, asr #4 │ │ │ │ │ andsvc pc, ip, #12582912 @ 0xc00000 │ │ │ │ │ andeq pc, r9, #134217731 @ 0x8000003 │ │ │ │ │ vpmin.s8 d2, d0, d0 │ │ │ │ │ @ instruction: 0xf50380ba │ │ │ │ │ cmncc lr, #-67108861 @ 0xfc000003 │ │ │ │ │ adcscc pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ ldcne 7, cr14, [sl, #176]! @ 0xb0 │ │ │ │ │ ldrmi r9, [r0], -r2, lsl #4 │ │ │ │ │ ldc2l 7, cr15, [r4], #984 @ 0x3d8 │ │ │ │ │ - bls c7b84 │ │ │ │ │ + bls c7b7c │ │ │ │ │ strmi r4, [fp], -r2, lsl #13 │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ andle r2, r5, sp, lsr #30 │ │ │ │ │ svcvc 0x0001f812 │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ mvnsle r2, sp, lsr #30 │ │ │ │ │ svccs 0x000046bb │ │ │ │ │ @@ -36238,27 +36236,27 @@ │ │ │ │ │ strmi r4, [r4], r6, lsl #13 │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf894d157 │ │ │ │ │ stmib r4, {r0, r3, r4, r5, r7, r9, sp}^ │ │ │ │ │ @ instruction: 0xf0420eb0 │ │ │ │ │ @ instruction: 0xf8840210 │ │ │ │ │ @ instruction: 0xf8d422b9 │ │ │ │ │ - bcs 3200c │ │ │ │ │ + bcs 32004 │ │ │ │ │ mrcge 6, 7, APSR_nzcv, cr0, cr15, {5} │ │ │ │ │ andeq lr, r3, #368640 @ 0x5a000 │ │ │ │ │ andcs fp, r1, #20, 30 @ 0x50 │ │ │ │ │ ldrmi r2, [sl, #512]! @ 0x200 │ │ │ │ │ - bl 1d0dcf8 │ │ │ │ │ - bls a9d20 │ │ │ │ │ + bl 1d0dcf0 │ │ │ │ │ + bls a9d18 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ andcs fp, r0, #40, 30 @ 0xa0 │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ - bl fee09870 │ │ │ │ │ + bl fee09868 │ │ │ │ │ @ instruction: 0xf8c4070a │ │ │ │ │ - bl 1b0602c │ │ │ │ │ + bl 1b06024 │ │ │ │ │ @ instruction: 0xf8c40303 │ │ │ │ │ ldrb r3, [r5], ip, asr #5 │ │ │ │ │ andcs r4, ip, #2342912 @ 0x23c000 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ stc2 0, cr15, [ip], {16} │ │ │ │ │ stmibmi sp, {r4, r5, r7, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46282211 │ │ │ │ │ @@ -36279,15 +36277,15 @@ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r8, fp, ip, sp, lr, pc} │ │ │ │ │ mcrge 4, 5, pc, cr12, cr15, {3} @ │ │ │ │ │ @ instruction: 0xf503e6b4 │ │ │ │ │ bicscc r3, sl, #-67108861 @ 0xfc000003 │ │ │ │ │ adcscc pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ mrrcne 6, 15, lr, r0, cr15 │ │ │ │ │ @ instruction: 0xf7f69302 │ │ │ │ │ - blls e875c │ │ │ │ │ + blls e8754 │ │ │ │ │ strmi r4, [lr], r4, lsl #13 │ │ │ │ │ andcc lr, r1, #41680896 @ 0x27c0000 │ │ │ │ │ ldrmi r9, [r0], -r3, lsl #6 │ │ │ │ │ @ instruction: 0xf7f69202 │ │ │ │ │ strmi pc, [r7], -sp, ror #24 │ │ │ │ │ movwcs lr, #10717 @ 0x29dd │ │ │ │ │ str r4, [r4, fp, lsl #13] │ │ │ │ │ @@ -36300,28 +36298,28 @@ │ │ │ │ │ teqeq r0, #196, 16 @ 0xc40000 @ │ │ │ │ │ stmdbmi r9!, {r0, r1, r2, r5, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46282210 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ stmiblt r0, {r0, r3, r4, r5, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ ldrtmi r4, [r8], -r6, ror #18 │ │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ │ - bllt 18689f0 │ │ │ │ │ + bllt 18689e8 │ │ │ │ │ adcscc pc, r9, #148, 16 @ 0x940000 │ │ │ │ │ movteq pc, #67 @ 0x43 @ │ │ │ │ │ adcscc pc, r9, #132, 16 @ 0x840000 │ │ │ │ │ @ instruction: 0xf503e66e │ │ │ │ │ vaddw.u8 , , d3 │ │ │ │ │ stmdbcs r7, {r0, r3, r8} │ │ │ │ │ @ instruction: 0xf503d81b │ │ │ │ │ @ instruction: 0x332b33ff │ │ │ │ │ adcscc pc, ip, #196, 16 @ 0xc40000 │ │ │ │ │ ldmdbmi fp, {r2, r3, r5, r6, r9, sl, sp, lr, pc}^ │ │ │ │ │ strtmi r2, [r8], -r8, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ - bllt 26866c │ │ │ │ │ + bllt 268664 │ │ │ │ │ adcscc pc, r8, #180, 16 @ 0xb40000 │ │ │ │ │ bicscs pc, r3, #805306368 @ 0x30000000 │ │ │ │ │ movweq pc, #37827 @ 0x93c3 @ │ │ │ │ │ @ instruction: 0xf63f2b06 │ │ │ │ │ @ instruction: 0x4639ae5d │ │ │ │ │ eorsvc pc, pc, r4, lsl #10 │ │ │ │ │ mrrc2 7, 15, pc, r0, cr8 @ │ │ │ │ │ @@ -36333,54 +36331,54 @@ │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ @ instruction: 0xf894ae41 │ │ │ │ │ @ instruction: 0xf04332b9 │ │ │ │ │ @ instruction: 0xf8840380 │ │ │ │ │ @ instruction: 0xe63932b9 │ │ │ │ │ andcs r4, sl, #72, 18 @ 0x120000 │ │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ │ - blx ffc6569a │ │ │ │ │ + blx ffc65692 │ │ │ │ │ suble r2, pc, r0, lsl #16 │ │ │ │ │ ldrdcc pc, [r0, #-132] @ 0xffffff7c │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ stmdbmi r3, {r0, r2, r3, r5, r9, sl, fp, sp, pc}^ │ │ │ │ │ strtmi r2, [r8], -sl, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ strmi pc, [r2], r3, ror #23 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ - bge 154f08 │ │ │ │ │ + bge 154f00 │ │ │ │ │ tstcs r4, r4 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ - bge 1a8c64 │ │ │ │ │ + bge 1a8c5c │ │ │ │ │ strtmi r2, [r0], -r6, lsl #2 │ │ │ │ │ andsge pc, r4, sp, asr #17 │ │ │ │ │ ldc2l 7, cr15, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ │ tstcs r2, r6, lsl #20 │ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ │ @ instruction: 0xf7ffa018 │ │ │ │ │ strls pc, [r0, -r9, ror #26] │ │ │ │ │ movwcs lr, #23005 @ 0x59dd │ │ │ │ │ @ instruction: 0xf8d49904 │ │ │ │ │ @ instruction: 0xf0000140 │ │ │ │ │ str pc, [r5], -r3, ror #28 │ │ │ │ │ - stmdb r6, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb sl, {r2, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ andeq lr, r3, #368640 @ 0x5a000 │ │ │ │ │ - b 161dad4 │ │ │ │ │ + b 161dacc │ │ │ │ │ andle r0, r2, fp, lsl #4 │ │ │ │ │ - blvc fece3dd8 │ │ │ │ │ - b 1622eb4 │ │ │ │ │ + blvc fece3dd0 │ │ │ │ │ + b 1622eac │ │ │ │ │ svclt 0x000c0b0b │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ @ instruction: 0xf00245e2 │ │ │ │ │ - bl 1ce9ee0 │ │ │ │ │ + bl 1ce9ed8 │ │ │ │ │ svcls 0x00020701 │ │ │ │ │ andcs fp, r0, #40, 30 @ 0xa0 │ │ │ │ │ @ instruction: 0xf43f4217 │ │ │ │ │ - bl fef5508c │ │ │ │ │ + bl fef55084 │ │ │ │ │ @ instruction: 0xf8c4020a │ │ │ │ │ - bl 1872214 │ │ │ │ │ + bl 187220c │ │ │ │ │ @ instruction: 0xf8c40103 │ │ │ │ │ strb r1, [r1, #716]! @ 0x2cc │ │ │ │ │ @ instruction: 0x4638491e │ │ │ │ │ @ instruction: 0xf7f64479 │ │ │ │ │ @ instruction: 0xf894fc6d │ │ │ │ │ mcrne 2, 0, r2, cr3, cr9, {5} │ │ │ │ │ tsteq r3, pc, asr #32 @ │ │ │ │ │ @@ -36388,56 +36386,56 @@ │ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ │ msreq CPSR_fs, #212, 16 @ 0xd40000 │ │ │ │ │ sbceq pc, r3, #-1946157055 @ 0x8c000001 │ │ │ │ │ adcscs pc, r9, #132, 16 @ 0x840000 │ │ │ │ │ sbceq pc, r0, #134217731 @ 0x8000003 │ │ │ │ │ @ instruction: 0xf830f7f9 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ - strb sl, [pc, #3527] @ 2a4fb │ │ │ │ │ - andeq pc, r2, lr, asr #14 │ │ │ │ │ + strb sl, [pc, #3527] @ 2a4f3 │ │ │ │ │ + andeq pc, r2, r6, asr r7 @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r1, r6, r1 │ │ │ │ │ - andeq fp, r1, r0, ror #2 │ │ │ │ │ - andeq pc, r2, sl, ror r6 @ │ │ │ │ │ - andeq fp, r1, r4, asr r0 │ │ │ │ │ - andeq fp, r1, r4, asr r0 │ │ │ │ │ - andeq fp, r1, r6, lsr #32 │ │ │ │ │ - andeq sl, r1, r2, ror #29 │ │ │ │ │ - andeq sl, r1, r4, ror #29 │ │ │ │ │ + muleq r1, lr, r1 │ │ │ │ │ + andeq fp, r1, r8, ror #2 │ │ │ │ │ + andeq pc, r2, r2, lsl #13 │ │ │ │ │ + andeq fp, r1, ip, asr r0 │ │ │ │ │ + andeq fp, r1, ip, asr r0 │ │ │ │ │ + andeq fp, r1, lr, lsr #32 │ │ │ │ │ andeq sl, r1, sl, ror #29 │ │ │ │ │ - andeq sl, r1, r8, ror #28 │ │ │ │ │ + andeq sl, r1, ip, ror #29 │ │ │ │ │ + strdeq sl, [r1], -r2 │ │ │ │ │ andeq sl, r1, r0, ror lr │ │ │ │ │ - andeq sl, r1, ip, asr #28 │ │ │ │ │ - andeq sl, r1, r2, lsl lr │ │ │ │ │ - andeq sl, r1, sl, lsl #26 │ │ │ │ │ - andeq sl, r1, ip, ror #27 │ │ │ │ │ - @ instruction: 0x00018eb4 │ │ │ │ │ + andeq sl, r1, r8, ror lr │ │ │ │ │ + andeq sl, r1, r4, asr lr │ │ │ │ │ + andeq sl, r1, sl, lsl lr │ │ │ │ │ + andeq sl, r1, r2, lsl sp │ │ │ │ │ + strdeq sl, [r1], -r4 │ │ │ │ │ + @ instruction: 0x00018ebc │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4a52 │ │ │ │ │ - blmi 14c0ba0 │ │ │ │ │ + blmi 14c0b98 │ │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ ldmpl r3, {r2, r3, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rsbsle r2, pc, r0, lsl #16 │ │ │ │ │ msrcc CPSR_f, #208, 16 @ 0xd00000 │ │ │ │ │ - blcs 3afd8 │ │ │ │ │ + blcs 3afd0 │ │ │ │ │ stmdahi r3, {r1, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ │ svclt 0x0004099b │ │ │ │ │ teqvc pc, #0, 10 @ │ │ │ │ │ rsble r9, r7, r1, lsl #6 │ │ │ │ │ teqvc pc, #0, 10 @ │ │ │ │ │ - beq 65914 │ │ │ │ │ + beq 6590c │ │ │ │ │ stmdbeq ip, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ eors r9, r4, r1, lsl #6 │ │ │ │ │ msreq CPSR_f, #14024704 @ 0xd60000 │ │ │ │ │ @ instruction: 0xf7f9b118 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d6d058 │ │ │ │ │ stmdals r1, {r2, r3, r5, r8, r9, ip, sp} │ │ │ │ │ @@ -36456,96 +36454,96 @@ │ │ │ │ │ msrcc CPSR_f, #14024704 @ 0xd60000 │ │ │ │ │ suble r2, r5, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ ldrtmi sp, [r0], -r0, asr #32 │ │ │ │ │ ldc2l 7, cr15, [sl], {255} @ 0xff │ │ │ │ │ ldmdahi r3!, {r5, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ │ - beq a5c6c │ │ │ │ │ + beq a5c64 │ │ │ │ │ svcne 0x0093ebba │ │ │ │ │ stmdals r1, {r1, r3, r5, r9, ip, lr, pc} │ │ │ │ │ @ instruction: 0xffa8f7f7 │ │ │ │ │ ldmib r6, {r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf1b88bb2 │ │ │ │ │ @ instruction: 0xf17b0f01 │ │ │ │ │ - blle fefea060 │ │ │ │ │ + blle fefea058 │ │ │ │ │ strtmi r2, [pc], -r0, lsl #10 │ │ │ │ │ streq lr, [r5], #-3000 @ 0xfffff448 │ │ │ │ │ msreq CPSR_f, #14024704 @ 0xd60000 │ │ │ │ │ andeq lr, r7, #109568 @ 0x1ac00 │ │ │ │ │ svcpl 0x0000f5b4 │ │ │ │ │ andeq pc, r0, #-2147483620 @ 0x8000001c │ │ │ │ │ svclt 0x00284649 │ │ │ │ │ strpl pc, [r0], #-1103 @ 0xfffffbb1 │ │ │ │ │ @ instruction: 0xf7f94622 │ │ │ │ │ teqlt r8, pc @ @ │ │ │ │ │ @ instruction: 0xf1471964 │ │ │ │ │ strbmi r0, [r4, #-1792] @ 0xfffff900 │ │ │ │ │ - bl 1dfb128 │ │ │ │ │ + bl 1dfb120 │ │ │ │ │ mvnle r0, #-1342177280 @ 0xb0000000 │ │ │ │ │ svclt 0x000845bb │ │ │ │ │ addsle r4, pc, r8, lsr #11 │ │ │ │ │ @ instruction: 0xf7f79801 │ │ │ │ │ - blx fec6969c │ │ │ │ │ + blx fec69694 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ strtmi lr, [r1], -r5 │ │ │ │ │ @ instruction: 0xf7fe1d30 │ │ │ │ │ ldr pc, [r0, r7, asr #23]! │ │ │ │ │ - bmi 3318bc │ │ │ │ │ + bmi 3318b4 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc ip, r9, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7dc8ff0 │ │ │ │ │ - svclt 0x0000e832 │ │ │ │ │ - @ instruction: 0x0002f1b6 │ │ │ │ │ + svclt 0x0000e836 │ │ │ │ │ + @ instruction: 0x0002f1be │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r4, r0 │ │ │ │ │ + muleq r2, ip, r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb80af8 │ │ │ │ │ + bl feb80af0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf8d0b110 │ │ │ │ │ tstlt r5, ip, lsr r3 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ stmdblt r0!, {r0, r2, r3, fp, ip, sp, lr, pc}^ │ │ │ │ │ msreq CPSR_f, #212, 16 @ 0xd40000 │ │ │ │ │ @ instruction: 0xf7f9b108 │ │ │ │ │ @ instruction: 0xf8d4fbd3 │ │ │ │ │ @ instruction: 0xf8c4332c │ │ │ │ │ strtmi r3, [r8], -r8, lsr #6 │ │ │ │ │ teqpl ip, #196, 16 @ 0xc40000 @ │ │ │ │ │ @ instruction: 0xf8d4bd38 │ │ │ │ │ - blcs 365d4 │ │ │ │ │ + blcs 365cc │ │ │ │ │ @ instruction: 0x4620d0f3 │ │ │ │ │ @ instruction: 0xf870f7ff │ │ │ │ │ rscle r2, r9, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtmi sp, [r0], -r4, ror #1 │ │ │ │ │ @ instruction: 0xff16f7ff │ │ │ │ │ sbcsle r2, pc, r0, lsl #16 │ │ │ │ │ strb r4, [r6, r5, lsl #12]! │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb80b64 │ │ │ │ │ + bl feb80b5c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, sp, r0 │ │ │ │ │ teqcc ip, #208, 16 @ 0xd00000 @ │ │ │ │ │ cmplt r3, r4, lsl #12 │ │ │ │ │ adcscc pc, r9, #144, 16 @ 0x900000 │ │ │ │ │ strle r0, [r6, #-1755] @ 0xfffff925 │ │ │ │ │ msreq CPSR_f, #208, 16 @ 0xd00000 │ │ │ │ │ @ instruction: 0xb1204616 │ │ │ │ │ - blx fe7e796e │ │ │ │ │ + blx fe7e7966 │ │ │ │ │ andcs fp, r0, r8, lsl #18 │ │ │ │ │ @ instruction: 0xf8d4bd70 │ │ │ │ │ strtmi r3, [r0], -r0, asr #5 │ │ │ │ │ msrcs CPSR_fs, #212, 16 @ 0xd40000 │ │ │ │ │ msrcs CPSR_f, #196, 16 @ 0xc40000 │ │ │ │ │ @ instruction: 0xf8d42b01 │ │ │ │ │ stmib r4, {r2, r6, r7, r9, sp}^ │ │ │ │ │ @@ -36553,15 +36551,15 @@ │ │ │ │ │ svclt 0x00bc0100 │ │ │ │ │ andcs r2, r0, #67108864 @ 0x4000000 │ │ │ │ │ @ instruction: 0xf1423b01 │ │ │ │ │ stmib r4, {r0, r1, r2, r3, r4, r5, r6, r7, r9, ip, sp}^ │ │ │ │ │ @ instruction: 0xf7fe324e │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8d4d0e3 │ │ │ │ │ - blcs 36668 │ │ │ │ │ + blcs 36660 │ │ │ │ │ @ instruction: 0x4620d0df │ │ │ │ │ @ instruction: 0xf826f7ff │ │ │ │ │ sbcsle r2, sl, r0, lsl #16 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ str r4, [r9], #-112 @ 0xffffff90 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf500b108 │ │ │ │ │ @@ -36579,20 +36577,20 @@ │ │ │ │ │ @ instruction: 0xf107b1d4 │ │ │ │ │ ldrmi r0, [r6], -r4, lsl #18 │ │ │ │ │ ldrmi r4, [r8], r8, asr #12 │ │ │ │ │ stmdavs r9!, {r5, r7, r8, r9, sl, lr}^ │ │ │ │ │ teqlt r1, r2, lsl #13 │ │ │ │ │ @ instruction: 0x4643693c │ │ │ │ │ @ instruction: 0x46484632 │ │ │ │ │ - b fe2bb8b0 │ │ │ │ │ + b fe2bb8a8 │ │ │ │ │ stmiavs r9!, {r9, fp} │ │ │ │ │ ldmdbvs sp!, {r0, r4, r5, r8, ip, sp, pc} │ │ │ │ │ strbmi r4, [r8], -r3, asr #12 │ │ │ │ │ @ instruction: 0x47a84632 │ │ │ │ │ - beq 6446c │ │ │ │ │ + beq 64464 │ │ │ │ │ andeq lr, sl, r6, lsl #20 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ pop {r3, r9, sl, lr} │ │ │ │ │ svclt 0x000087f0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -36601,69 +36599,69 @@ │ │ │ │ │ mcrreq 8, 4, pc, r8, cr12 @ │ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ │ umulllt r4, r1, r3, r6 │ │ │ │ │ @ instruction: 0xf50d4ace │ │ │ │ │ strmi r5, [pc], -r2, lsl #9 │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ movwls r5, #8576 @ 0x2180 │ │ │ │ │ - blmi ff2f5ef8 │ │ │ │ │ + blmi ff2f5ef0 │ │ │ │ │ stmdavs r5!, {r2, r3, sl, ip, sp} │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ mrslt r0, (UNDEF: 120) │ │ │ │ │ strmi r6, [r0], r3, lsl #24 │ │ │ │ │ stccs 1, cr11, [r0, #-204] @ 0xffffff34 │ │ │ │ │ svccs 0x0000bf18 │ │ │ │ │ strcs fp, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ │ tstle r3, r0, lsl #8 │ │ │ │ │ - bmi ff0b1ab0 │ │ │ │ │ + bmi ff0b1aa8 │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ @ instruction: 0x311c4bbf │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d8171 │ │ │ │ │ andlt r5, r1, r1, lsl #27 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ vst2.32 {d22,d24}, [pc :256], fp │ │ │ │ │ strtmi r5, [r1], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf003a807 │ │ │ │ │ cdpne 3, 6, cr4, cr14, cr0, {0} │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ - blge 2421d8 │ │ │ │ │ + blge 2421d0 │ │ │ │ │ @ instruction: 0xf7db9304 │ │ │ │ │ - blmi fece4af4 │ │ │ │ │ + blmi fece4afc │ │ │ │ │ ldrbtmi r4, [fp], #-1698 @ 0xfffff95e │ │ │ │ │ - blmi fec8e6fc │ │ │ │ │ + blmi fec8e6f4 │ │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ │ ldrbtmi r4, [fp], #-2992 @ 0xfffff450 │ │ │ │ │ @ instruction: 0xf8169303 │ │ │ │ │ strtmi r2, [r9], r1, lsl #30 │ │ │ │ │ - bcs ef6f14 │ │ │ │ │ - bcs 59774 │ │ │ │ │ + bcs ef6f0c │ │ │ │ │ + bcs 5976c │ │ │ │ │ @ instruction: 0xf1bad117 │ │ │ │ │ rsble r0, sp, r0, lsl #30 │ │ │ │ │ andcs r9, r7, #0, 18 │ │ │ │ │ @ instruction: 0xf0104650 │ │ │ │ │ ldmiblt r0!, {r0, r3, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ adcsle r2, pc, r0, lsl #24 │ │ │ │ │ smlatbeq r4, r9, fp, lr │ │ │ │ │ @ instruction: 0xf0014620 │ │ │ │ │ stmib r7, {r0, r2, r3, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ ldmdavc r3!, {r2, r8} │ │ │ │ │ subsle r2, fp, r0, lsl #22 │ │ │ │ │ strtmi r2, [r2], r0, lsl #8 │ │ │ │ │ - b 1563ac4 │ │ │ │ │ + b 1563abc │ │ │ │ │ tstle r3, sl, lsl #2 │ │ │ │ │ rscsle r2, r7, r0, lsr #20 │ │ │ │ │ ldrb r4, [r8, sl, asr #13] │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ stccs 0, cr13, [r0], {250} @ 0xfa │ │ │ │ │ - bcs f99780 │ │ │ │ │ + bcs f99778 │ │ │ │ │ strtmi fp, [ip], -r8, lsl #30 │ │ │ │ │ stmdbls r1, {r0, r1, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0], -r7, lsl #4 │ │ │ │ │ @ instruction: 0xf964f010 │ │ │ │ │ @ instruction: 0x2c00b9a8 │ │ │ │ │ @ instruction: 0x4620d09a │ │ │ │ │ @ instruction: 0xf978f7f6 │ │ │ │ │ @@ -36676,28 +36674,28 @@ │ │ │ │ │ orrvc lr, r1, #274432 @ 0x43000 │ │ │ │ │ @ instruction: 0x61bb4313 │ │ │ │ │ stmdbls r3, {r0, r2, r3, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0], -r6, lsl #4 │ │ │ │ │ @ instruction: 0xf948f010 │ │ │ │ │ cmple r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf43f2c00 │ │ │ │ │ - bl fea959a8 │ │ │ │ │ + bl fea959a0 │ │ │ │ │ @ instruction: 0xf5b90904 │ │ │ │ │ @ instruction: 0xf4bf5f80 │ │ │ │ │ adcmi sl, r6, #476 @ 0x1dc │ │ │ │ │ - blls 1602b0 │ │ │ │ │ + blls 1602a8 │ │ │ │ │ strbmi r4, [sl], -r1, lsr #12 │ │ │ │ │ svcne 0x001c9005 │ │ │ │ │ @ instruction: 0xf0104620 │ │ │ │ │ stmdbls r4, {r0, r1, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - bl 907ec │ │ │ │ │ + bl 907e4 │ │ │ │ │ @ instruction: 0xf8d80209 │ │ │ │ │ @ instruction: 0xf8020040 │ │ │ │ │ @ instruction: 0xf8113c04 │ │ │ │ │ - blcs bb8bf8 │ │ │ │ │ + blcs bb8bf0 │ │ │ │ │ strmi fp, [fp], -sl, lsl #30 │ │ │ │ │ cdpne 6, 13, cr4, cr9, cr1, {1} │ │ │ │ │ stc2 0, cr15, [r0], #-64 @ 0xffffffc0 │ │ │ │ │ @ instruction: 0xe7a06038 │ │ │ │ │ @ instruction: 0xf1bb6838 │ │ │ │ │ svclt 0x00180300 │ │ │ │ │ stmdacs r0, {r0, r8, r9, sp} │ │ │ │ │ @@ -36706,94 +36704,94 @@ │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ ldmdavs fp!, {r0, r2, r3, r6, r8, r9, sl, fp, sp, pc}^ │ │ │ │ │ suble r2, lr, r0, lsl #22 │ │ │ │ │ orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ │ movwcc r7, #36602 @ 0x8efa │ │ │ │ │ ldmdavs fp, {r0, r4, r6, r7, r8, r9, lr} │ │ │ │ │ svclt 0x00183b00 │ │ │ │ │ - b 4f2830 │ │ │ │ │ + b 4f2828 │ │ │ │ │ ldrdle r1, [lr, #-49] @ 0xffffffcf │ │ │ │ │ ldr r2, [ip, -r1]! │ │ │ │ │ andcs r4, r4, #100, 18 @ 0x190000 │ │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ │ @ instruction: 0xf8fcf010 │ │ │ │ │ @ instruction: 0x2c00bb70 │ │ │ │ │ svcge 0x0032f43f │ │ │ │ │ stmdbeq r4, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svcpl 0x0080f5b9 │ │ │ │ │ svcge 0x002cf4bf │ │ │ │ │ @ instruction: 0xf67f42a6 │ │ │ │ │ - blls 155a1c │ │ │ │ │ + blls 155a14 │ │ │ │ │ strbmi r4, [sl], -r1, lsr #12 │ │ │ │ │ svcne 0x001c9005 │ │ │ │ │ @ instruction: 0xf0104620 │ │ │ │ │ - blls 168028 │ │ │ │ │ + blls 168020 │ │ │ │ │ ldrdeq pc, [r0], #-136 @ 0xffffff78 │ │ │ │ │ - bl fb4f8 │ │ │ │ │ - blls 16a49c │ │ │ │ │ + bl fb4f0 │ │ │ │ │ + blls 16a494 │ │ │ │ │ stccc 8, cr15, [r4], {2} │ │ │ │ │ - blx ff6e5cc2 │ │ │ │ │ + blx ff6e5cba │ │ │ │ │ @ instruction: 0xe75a6078 │ │ │ │ │ @ instruction: 0xf7f64658 │ │ │ │ │ stmdacs r3, {r0, r1, r2, r3, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf8d8d136 │ │ │ │ │ ldrbmi r0, [r9], -r0, asr #32 │ │ │ │ │ - blx ff365cde │ │ │ │ │ + blx ff365cd6 │ │ │ │ │ @ instruction: 0xe7b56038 │ │ │ │ │ andcs r4, r7, #1212416 @ 0x128000 │ │ │ │ │ ldrbtmi r4, [r9], #-1616 @ 0xfffff9b0 │ │ │ │ │ @ instruction: 0xf8c6f010 │ │ │ │ │ @ instruction: 0x2c00b998 │ │ │ │ │ svcge 0x0043f47f │ │ │ │ │ - blls e38a0 │ │ │ │ │ + blls e3898 │ │ │ │ │ ldrdeq pc, [r0], #-136 @ 0xffffff78 │ │ │ │ │ stmdbls r2, {r0, r1, r3, r4, r5, r8, r9, ip, sp, pc} │ │ │ │ │ - blx fee65d06 │ │ │ │ │ + blx fee65cfe │ │ │ │ │ stmdacs r0, {r3, r4, r5, r6, sp, lr} │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr0, cr15, {1} │ │ │ │ │ @ instruction: 0xf042e7a4 │ │ │ │ │ ldrbtvc r0, [sl], r0, lsl #5 │ │ │ │ │ ldmdbmi lr!, {r2, r3, r5, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0], -r6, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ stmiblt r0, {r0, r1, r3, r5, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf0437efb │ │ │ │ │ ldrbtvc r0, [fp], r0, lsl #7 │ │ │ │ │ ldmdbmi r9!, {r0, r2, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r8], -r3, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ stmdblt r8, {r0, r1, r2, r3, r4, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - bleq 12612c │ │ │ │ │ + bleq 126124 │ │ │ │ │ mulcc r0, fp, r8 │ │ │ │ │ svclt 0x00082b2e │ │ │ │ │ - bleq a6138 │ │ │ │ │ - blmi ce3c14 │ │ │ │ │ + bleq a6130 │ │ │ │ │ + blmi ce3c0c │ │ │ │ │ movwls r4, #9339 @ 0x247b │ │ │ │ │ ldmdbmi r1!, {r0, r1, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0], -r8, lsl #4 │ │ │ │ │ @ instruction: 0xf0104479 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r7, fp, ip, sp, lr, pc} │ │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ │ svcge 0x0007f43f │ │ │ │ │ @ instruction: 0xf4bf45a2 │ │ │ │ │ - bl fe955828 │ │ │ │ │ - bcc 6a560 │ │ │ │ │ + bl fe955820 │ │ │ │ │ + bcc 6a558 │ │ │ │ │ svcpl 0x0080f5b2 │ │ │ │ │ mrcge 6, 5, APSR_nzcv, cr6, cr15, {5} │ │ │ │ │ ldrbmi r9, [r1], -r4, lsl #22 │ │ │ │ │ @ instruction: 0xf1a39205 │ │ │ │ │ ldrbmi r0, [r0], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf87cf010 │ │ │ │ │ ldrdeq pc, [r0], #-136 @ 0xffffff78 │ │ │ │ │ andcc lr, r4, #3620864 @ 0x374000 │ │ │ │ │ ldrmi r4, [sl], #-1617 @ 0xfffff9af │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stccc 8, cr15, [r4], {2} │ │ │ │ │ - blx 19e5daa │ │ │ │ │ + blx 19e5da2 │ │ │ │ │ stmdacs r0, {r3, r4, r5, r7, sp, lr} │ │ │ │ │ mrcge 4, 4, APSR_nzcv, cr14, cr15, {1} │ │ │ │ │ stmdbeq r4, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svcpl 0x0080f5b9 │ │ │ │ │ mrcge 4, 4, APSR_nzcv, cr8, cr15, {5} │ │ │ │ │ @ instruction: 0xf67f42a6 │ │ │ │ │ @ instruction: 0x4621aedc │ │ │ │ │ @@ -36803,56 +36801,56 @@ │ │ │ │ │ ldrbmi r0, [r1], -r0, asr #32 │ │ │ │ │ @ instruction: 0xf04f444b │ │ │ │ │ @ instruction: 0xf8030200 │ │ │ │ │ @ instruction: 0xf0102c04 │ │ │ │ │ rscsvs pc, r8, r9, asr #22 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ ldrbt sl, [pc], -r8, asr #29 │ │ │ │ │ - stcl 7, cr15, [sl, #876] @ 0x36c │ │ │ │ │ - ldrdeq lr, [r2], -ip │ │ │ │ │ + stcl 7, cr15, [lr, #876] @ 0x36c │ │ │ │ │ + andeq lr, r2, r4, ror #29 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, r0, lsr #29 │ │ │ │ │ - andeq sl, r1, lr, ror #18 │ │ │ │ │ - andeq sl, r1, r0, ror r9 │ │ │ │ │ - andeq sl, r1, r2, ror r9 │ │ │ │ │ - andeq r8, r1, sl, lsl #10 │ │ │ │ │ - andeq sl, r1, sl, asr #8 │ │ │ │ │ - andeq sl, r1, r0, lsr #15 │ │ │ │ │ - muleq r1, ip, r7 │ │ │ │ │ - andeq r8, r1, r8, lsl #10 │ │ │ │ │ - andeq sl, r1, r8, ror #14 │ │ │ │ │ + andeq lr, r2, r8, lsr #29 │ │ │ │ │ + andeq sl, r1, r6, ror r9 │ │ │ │ │ + andeq sl, r1, r8, ror r9 │ │ │ │ │ + andeq sl, r1, sl, ror r9 │ │ │ │ │ + andeq r8, r1, r2, lsl r5 │ │ │ │ │ + andeq sl, r1, r6, lsl #9 │ │ │ │ │ + andeq sl, r1, r8, lsr #15 │ │ │ │ │ + andeq sl, r1, r4, lsr #15 │ │ │ │ │ + andeq r8, r1, r0, lsl r5 │ │ │ │ │ + andeq sl, r1, r0, ror r7 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldrdhi pc, [r0], -r2 │ │ │ │ │ ldmvs r4, {r1, r7, ip, sp, pc} │ │ │ │ │ ldmdbvs r5, {r0, r1, r2, r3, r9, sl, lr} │ │ │ │ │ ldmib r1, {r1, r2, r4, r7, r8, fp, sp, lr}^ │ │ │ │ │ tstmi r3, #4, 4 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf005d006 │ │ │ │ │ ldmib r7, {r0, r2, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ addsmi r2, r0, #4, 6 @ 0x10000000 │ │ │ │ │ - ble 137a478 │ │ │ │ │ + ble 137a470 │ │ │ │ │ ldrdls pc, [r0], -r7 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ @ instruction: 0xf1b9bf18 │ │ │ │ │ suble r0, r3, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf7f64648 │ │ │ │ │ strmi pc, [r2], pc, asr #17 │ │ │ │ │ @ instruction: 0xf7f64640 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf1babf18 │ │ │ │ │ svclt 0x000c0f00 │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ mcrne 0, 2, sp, cr3, cr4, {1} │ │ │ │ │ - bcc 26270 │ │ │ │ │ + bcc 26268 │ │ │ │ │ movweq lr, #15128 @ 0x3b18 │ │ │ │ │ andcs fp, r1, r4, lsr pc │ │ │ │ │ - bl 671e54 │ │ │ │ │ + bl 671e4c │ │ │ │ │ @ instruction: 0xf000020a │ │ │ │ │ svclt 0x00280001 │ │ │ │ │ @ instruction: 0xb3282000 │ │ │ │ │ and r4, r9, sl, lsl #13 │ │ │ │ │ ldrmi r2, [r1], -lr, lsr #16 │ │ │ │ │ @ instruction: 0xf10abf08 │ │ │ │ │ ldrmi r0, [ip], r1, lsl #20 │ │ │ │ │ @@ -36862,55 +36860,55 @@ │ │ │ │ │ stmdb r1, {r0, r1, r4, fp, ip, sp, lr, pc} │ │ │ │ │ stmdavc r8, {r0, r9, fp, ip, sp} │ │ │ │ │ rscle r4, sp, r0, ror r5 │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ strmi fp, [r9, #3864] @ 0xf18 │ │ │ │ │ strbmi sp, [r4, #2316] @ 0x90c │ │ │ │ │ @ instruction: 0xf89cd303 │ │ │ │ │ - blcs bb5e9c │ │ │ │ │ + blcs bb5e94 │ │ │ │ │ ldmdavs fp!, {r1, r2, r8, ip, lr, pc}^ │ │ │ │ │ ldmvs sl!, {r0, r1, r5, r8, ip, sp, pc} │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ tstle r5, r0, lsl #20 │ │ │ │ │ and r2, r0, r0 │ │ │ │ │ andlt r2, r2, r1 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ - bcs c07f24 │ │ │ │ │ + bcs c07f1c │ │ │ │ │ ldmdavc sl, {r0, r8, ip, lr, pc}^ │ │ │ │ │ ldrmi fp, [r8], -sl, asr #3 │ │ │ │ │ @ instruction: 0xf7f69301 │ │ │ │ │ - blls a80c8 │ │ │ │ │ + blls a80c0 │ │ │ │ │ and r4, r6, r0, lsr #8 │ │ │ │ │ @ instruction: 0xf814b162 │ │ │ │ │ stmdbcs r0, {r0, r8, r9, fp, ip} │ │ │ │ │ addsmi sp, r1, #232 @ 0xe8 │ │ │ │ │ @ instruction: 0x469cd118 │ │ │ │ │ @ instruction: 0xf81342a0 │ │ │ │ │ mvnsle r2, r1, lsl #22 │ │ │ │ │ bicsle r2, pc, r0, lsl #20 │ │ │ │ │ - blcs c07f7c │ │ │ │ │ - blcs 59b54 │ │ │ │ │ + blcs c07f74 │ │ │ │ │ + blcs 59b4c │ │ │ │ │ mrcvc 1, 7, sp, cr11, cr10, {6} │ │ │ │ │ svcne 0x00d3ebb5 │ │ │ │ │ ldmib r7, {r1, r2, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ cmplt r3, r2, lsl #6 │ │ │ │ │ ldrtmi r4, [r0], -r5, lsl #18 │ │ │ │ │ @ instruction: 0xf7f84479 │ │ │ │ │ strb pc, [sp, fp, lsl #18] @ │ │ │ │ │ mulcs r1, ip, r8 │ │ │ │ │ - blmi e3eb8 │ │ │ │ │ + blmi e3eb0 │ │ │ │ │ @ instruction: 0xe7f3447b │ │ │ │ │ - andeq sl, r1, ip, lsl #11 │ │ │ │ │ - andeq sl, r1, ip, lsr #9 │ │ │ │ │ + muleq r1, r4, r5 │ │ │ │ │ + @ instruction: 0x0001a4b4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8112c │ │ │ │ │ + bl feb81124 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ stmdavs r8, {r0, r3, r6, r7, r8, ip, sp, pc} │ │ │ │ │ - bcs 3b790 │ │ │ │ │ + bcs 3b788 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdavs r1, {r0, r1, r4, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf7f6b199 │ │ │ │ │ ldmdblt r8!, {r0, r3, r4, r6, fp, ip, sp, lr, pc}^ │ │ │ │ │ orrslt r6, r8, r0, ror #16 │ │ │ │ │ cmnlt r1, r9, ror #16 │ │ │ │ │ @ instruction: 0xf852f7f6 │ │ │ │ │ @@ -36923,34 +36921,34 @@ │ │ │ │ │ stmdbmi r6, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xe7ed4479 │ │ │ │ │ ldrbtmi r4, [r8], #-2053 @ 0xfffff7fb │ │ │ │ │ stmdami r5, {r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xe7ec4478 │ │ │ │ │ ldrbtmi r4, [r9], #-2308 @ 0xfffff6fc │ │ │ │ │ svclt 0x0000e7eb │ │ │ │ │ - andeq sl, r1, r0, asr r4 │ │ │ │ │ - andeq sl, r1, sl, asr #8 │ │ │ │ │ - andeq sl, r1, r4, asr #8 │ │ │ │ │ - andeq sl, r1, lr, lsr r4 │ │ │ │ │ + andeq sl, r1, r8, asr r4 │ │ │ │ │ + andeq sl, r1, r2, asr r4 │ │ │ │ │ + andeq sl, r1, ip, asr #8 │ │ │ │ │ + andeq sl, r1, r6, asr #8 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, r5, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb811ac │ │ │ │ │ + bl feb811a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi r6, [r5], -r9, lsl #16 │ │ │ │ │ stcvs 1, cr11, [r0], {17} │ │ │ │ │ - blx 1ee6000 │ │ │ │ │ + blx 1ee5ff8 │ │ │ │ │ movwcs r6, #2145 @ 0x861 │ │ │ │ │ tstlt r1, r3, lsr #32 │ │ │ │ │ @ instruction: 0xf0106c28 │ │ │ │ │ stmiavs r1!, {r0, r1, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ stcvs 1, cr11, [r8], #-68 @ 0xffffffbc │ │ │ │ │ - blx 1b6601c │ │ │ │ │ + blx 1b66014 │ │ │ │ │ movwcs r6, #2273 @ 0x8e1 │ │ │ │ │ tstlt r1, r3, lsr #1 │ │ │ │ │ @ instruction: 0xf0106c28 │ │ │ │ │ movwcs pc, #2661 @ 0xa65 @ │ │ │ │ │ ldclt 0, cr6, [r8, #-908]! @ 0xfffffc74 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ @@ -36999,16 +36997,16 @@ │ │ │ │ │ @ instruction: 0xf60642a5 │ │ │ │ │ svclt 0x008871fe │ │ │ │ │ stmdale r6, {r1, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf802e058 │ │ │ │ │ adcmi r3, r5, #1024 @ 0x400 │ │ │ │ │ addsmi fp, r1, #136, 30 @ 0x220 │ │ │ │ │ @ instruction: 0xf814d905 │ │ │ │ │ - blcs 38cc4 │ │ │ │ │ - blcs 1019d24 │ │ │ │ │ + blcs 38cbc │ │ │ │ │ + blcs 1019d1c │ │ │ │ │ movwcs sp, #499 @ 0x1f3 │ │ │ │ │ ldmdavc r3!, {r0, r1, r4, ip, sp, lr} │ │ │ │ │ @ instruction: 0x232fb90b │ │ │ │ │ ldmdavc r8!, {r0, r1, r4, r5, pc} │ │ │ │ │ svclt 0x00183800 │ │ │ │ │ pop {r0, sp} │ │ │ │ │ @ instruction: 0xf10783f8 │ │ │ │ │ @@ -37041,49 +37039,49 @@ │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ movwcs sl, #8053 @ 0x1f75 │ │ │ │ │ @ instruction: 0xf8c8464c │ │ │ │ │ strb r3, [pc, -r0]! │ │ │ │ │ cdpeq 1, 15, cr15, cr14, cr7, {0} │ │ │ │ │ ldrb r4, [r9, -r4, asr #12]! │ │ │ │ │ @ instruction: 0xe7b04632 │ │ │ │ │ - andeq sl, r1, lr, ror r3 │ │ │ │ │ - andeq sl, r1, r0, lsr #3 │ │ │ │ │ - @ instruction: 0x0001a1b2 │ │ │ │ │ + andeq sl, r1, r6, lsl #7 │ │ │ │ │ + andeq sl, r1, r8, lsr #3 │ │ │ │ │ + @ instruction: 0x0001a1ba │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r4, r0, lsl #16 │ │ │ │ │ tstlt r0, r0, lsl #17 │ │ │ │ │ tstlt r3, r3, lsl #24 │ │ │ │ │ ldrbmi lr, [r0, -ip, lsl #14]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb8138c │ │ │ │ │ + bl feb81384 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ ldrbtmi r2, [r9], #-12 │ │ │ │ │ @ instruction: 0xf7f69300 │ │ │ │ │ andlt pc, r3, r5, ror #17 │ │ │ │ │ - blx 168322 │ │ │ │ │ + blx 16831a │ │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ │ eorsle r2, r5, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb813c0 │ │ │ │ │ + bl feb813b8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf04f0ff0 │ │ │ │ │ strmi r0, [r4], -r1, lsl #10 │ │ │ │ │ @ instruction: 0xf7dae001 │ │ │ │ │ - stmdavc r3!, {r2, r3, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d4 │ │ │ │ │ svcpl 0x0042e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 4df5c │ │ │ │ │ + blcs 4df54 │ │ │ │ │ stclvs 1, cr13, [r0], #-948 @ 0xfffffc4c │ │ │ │ │ @ instruction: 0xf003b108 │ │ │ │ │ stcvs 8, cr15, [r0], #-412 @ 0xfffffe64 │ │ │ │ │ strbtvs r2, [r3], #-768 @ 0xfffffd00 │ │ │ │ │ @ instruction: 0xf010b108 │ │ │ │ │ movwcs pc, #2297 @ 0x8f9 @ │ │ │ │ │ vraddhn.i d6, , │ │ │ │ │ @@ -37092,18 +37090,18 @@ │ │ │ │ │ @ instruction: 0xf7f67023 │ │ │ │ │ qsaxmi pc, r1, sp @ │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ stmdalt r6!, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x0000e7c4 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb81434 │ │ │ │ │ + bl feb8142c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi c6df3c │ │ │ │ │ - blmi c964f0 │ │ │ │ │ + bmi c6df34 │ │ │ │ │ + blmi c964e8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x932b681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xff42f7f6 │ │ │ │ │ @ instruction: 0xf7f62148 │ │ │ │ │ stmdacs r0, {r0, r4, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strmi sp, [r5], -lr, asr #32 │ │ │ │ │ @@ -37111,66 +37109,66 @@ │ │ │ │ │ @ instruction: 0xf0102001 │ │ │ │ │ strtvs pc, [r8], #-2153 @ 0xfffff797 │ │ │ │ │ suble r2, r2, r0, lsl #16 │ │ │ │ │ vnmlsge.f32 s8, s24, s13 │ │ │ │ │ @ instruction: 0x2120462b │ │ │ │ │ @ instruction: 0x4630447a │ │ │ │ │ @ instruction: 0xf976f004 │ │ │ │ │ - blmi 93cb0c │ │ │ │ │ + blmi 93cb04 │ │ │ │ │ ldcleq 1, cr15, [ip], #-52 @ 0xffffffcc │ │ │ │ │ @ instruction: 0x466c447a │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, r4, r8, r9, sp} │ │ │ │ │ - strgt r0, [pc], #-15 @ 2a294 │ │ │ │ │ + strgt r0, [pc], #-15 @ 2a28c │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ stm r4, {r0, r1, r2, r3} │ │ │ │ │ subcs r0, r0, pc │ │ │ │ │ muleq lr, r6, r8 │ │ │ │ │ @ instruction: 0xff9af002 │ │ │ │ │ movwlt r6, #1128 @ 0x468 │ │ │ │ │ tstcs r1, ip, lsl #24 │ │ │ │ │ @ instruction: 0xf0044620 │ │ │ │ │ ssatmi pc, #5, sp, asr #21 @ │ │ │ │ │ ldm ip!, {r2, r3, r5, r8, sl, fp, ip} │ │ │ │ │ - strgt r0, [pc], #-15 @ 2a2c4 │ │ │ │ │ + strgt r0, [pc], #-15 @ 2a2bc │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc], #-15 @ 2a2d0 │ │ │ │ │ + strgt r0, [pc], #-15 @ 2a2c8 │ │ │ │ │ muleq r7, ip, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ - blmi 2bcb14 │ │ │ │ │ + blmi 2bcb0c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls b0434c │ │ │ │ │ + blls b04344 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ eorlt r4, ip, r8, lsr #12 │ │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ │ @ instruction: 0xff5ef7ff │ │ │ │ │ strb r2, [sp, r0, lsl #10]! │ │ │ │ │ - bl 8e826c │ │ │ │ │ - andeq lr, r2, r8, lsl r7 │ │ │ │ │ + bl 9e8264 │ │ │ │ │ + andeq lr, r2, r0, lsr #14 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffef9 │ │ │ │ │ @ instruction: 0xfffff761 │ │ │ │ │ @ instruction: 0xfffffc99 │ │ │ │ │ - andeq lr, r2, ip, ror r6 │ │ │ │ │ + andeq lr, r2, r4, lsl #13 │ │ │ │ │ svclt 0x0000e788 │ │ │ │ │ ldrlt fp, [r8, #-856]! @ 0xfffffca8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ and r4, r1, r4, lsl #12 │ │ │ │ │ - mrc 7, 7, APSR_nzcv, cr8, cr10, {6} │ │ │ │ │ - blcs 483c8 │ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr12, cr10, {6} │ │ │ │ │ + blcs 483c0 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 42054 │ │ │ │ │ + bcs 4204c │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ tstlt r8, r0, ror #24 │ │ │ │ │ @ instruction: 0xffb6f002 │ │ │ │ │ tstlt r8, r0, lsr #24 │ │ │ │ │ @ instruction: 0xf860f010 │ │ │ │ │ @@ -37178,122 +37176,122 @@ │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @ instruction: 0x4770bd38 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ - bmi cbbdcc │ │ │ │ │ - blmi cbbc08 │ │ │ │ │ + bmi cbbdc4 │ │ │ │ │ + blmi cbbc00 │ │ │ │ │ addlt r4, ip, sl, ror r4 │ │ │ │ │ strmi r4, [r5], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf8dd58d3 │ │ │ │ │ ldmdavs fp, {r4, r6, ip, pc} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ @ instruction: 0xb3a80300 │ │ │ │ │ @ instruction: 0xf04f460f │ │ │ │ │ and r0, r1, r1, lsl #10 │ │ │ │ │ - mrc 7, 5, APSR_nzcv, cr10, cr10, {6} │ │ │ │ │ - blcs 48444 │ │ │ │ │ + mrc 7, 5, APSR_nzcv, cr14, cr10, {6} │ │ │ │ │ + blcs 4843c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip}^ │ │ │ │ │ - blcs 420d4 │ │ │ │ │ + blcs 420cc │ │ │ │ │ sbclt sp, r9, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #18 │ │ │ │ │ - beq 26680c │ │ │ │ │ + beq 266804 │ │ │ │ │ ldrbmi r2, [r0], -r0, lsr #4 │ │ │ │ │ - svc 0x0088f7da │ │ │ │ │ + svc 0x008cf7da │ │ │ │ │ cmnlt r3, r3, lsr #24 │ │ │ │ │ cmplt r3, r3, ror #24 │ │ │ │ │ ldrtmi r4, [sl], -r3, asr #12 │ │ │ │ │ @ instruction: 0x46204651 │ │ │ │ │ andls pc, r4, sp, asr #17 │ │ │ │ │ @ instruction: 0xf7ff9600 │ │ │ │ │ strmi pc, [r5], -pc, lsr #22 │ │ │ │ │ strcs fp, [r0, #-2496] @ 0xfffff640 │ │ │ │ │ @ instruction: 0x46204651 │ │ │ │ │ stc2l 7, cr15, [sl, #1020] @ 0x3fc │ │ │ │ │ vsubw.u q1, , d0 │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blmi 43cc5c │ │ │ │ │ + blmi 43cc54 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 304488 │ │ │ │ │ + blls 304480 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r3, r0, lsl #6 │ │ │ │ │ andlt r4, ip, r8, lsr #12 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrbmi r9, [r1], -r8, lsl #22 │ │ │ │ │ @ instruction: 0xf0336c60 │ │ │ │ │ mrsle r4, LR_und │ │ │ │ │ @ instruction: 0xff50f002 │ │ │ │ │ @ instruction: 0x46204651 │ │ │ │ │ stc2 7, cr15, [sl, #1020]! @ 0x3fc │ │ │ │ │ @ instruction: 0xf002e7de │ │ │ │ │ ldrb pc, [fp, r5, asr #30] @ │ │ │ │ │ - b 1e683c0 │ │ │ │ │ - andeq lr, r2, r8, asr #11 │ │ │ │ │ + b 1f683b8 │ │ │ │ │ + ldrdeq lr, [r2], -r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, r0, asr #10 │ │ │ │ │ + andeq lr, r2, r8, asr #10 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ │ - bmi 9fbcd8 │ │ │ │ │ + bmi 9fbcd0 │ │ │ │ │ @ instruction: 0xf5ad4b27 │ │ │ │ │ ldrbtmi r5, [sl], #-3464 @ 0xfffff278 │ │ │ │ │ strmi fp, [r9], r5, lsl #1 │ │ │ │ │ orrpl pc, r8, sp, lsl #10 │ │ │ │ │ strmi r3, [r4], -ip, lsl #2 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ movwlt r0, #768 @ 0x300 │ │ │ │ │ stmdaeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ strtmi r2, [r9], -r0, lsl #10 │ │ │ │ │ addvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ stmdage r3, {r0, r1, r6, r9, sl, fp, sp, pc} │ │ │ │ │ andpl pc, r0, r8, asr #17 │ │ │ │ │ - svc 0x001ef7da │ │ │ │ │ + svc 0x0022f7da │ │ │ │ │ vst1.8 {d20-d22}, [pc :128], r9 │ │ │ │ │ ldrtmi r5, [r0], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf7daad03 │ │ │ │ │ - @ instruction: 0x4643ef18 │ │ │ │ │ + @ instruction: 0x4643ef1c │ │ │ │ │ ldrtmi r4, [r2], -r8, asr #12 │ │ │ │ │ @ instruction: 0xf7ff4629 │ │ │ │ │ @ instruction: 0x4603fd93 │ │ │ │ │ @ instruction: 0x4602b9b8 │ │ │ │ │ strls r4, [r0, -r1, lsl #12] │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ - bmi 46a214 │ │ │ │ │ + bmi 46a20c │ │ │ │ │ orrpl pc, r8, sp, lsl #10 │ │ │ │ │ tstcc ip, sp, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_mon │ │ │ │ │ stcpl 5, cr15, [r8, #52] @ 0x34 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8d883f0 │ │ │ │ │ ldrtmi r3, [r2], -r0 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7ff9700 │ │ │ │ │ @ instruction: 0xe7e4ff33 │ │ │ │ │ - b 5e8484 │ │ │ │ │ - ldrdeq lr, [r2], -r6 │ │ │ │ │ + b 6e847c │ │ │ │ │ + ldrdeq lr, [r2], -lr @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, r0, ror r4 │ │ │ │ │ + andeq lr, r2, r8, ror r4 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ - bmi 10fbf78 │ │ │ │ │ + bmi 10fbf70 │ │ │ │ │ ldrmi fp, [r9], fp, lsl #1 │ │ │ │ │ ldrbtmi r4, [sl], #-2882 @ 0xfffff4be │ │ │ │ │ ldmpl r3, {r1, r4, r8, r9, sl, fp, ip, pc}^ │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ ldmdavs fp, {r8, fp, sp} │ │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ │ svclt 0x000c0300 │ │ │ │ │ @@ -37301,20 +37299,20 @@ │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ teqle ip, r0, lsl #22 │ │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf04f460e │ │ │ │ │ @ instruction: 0xf7f70501 │ │ │ │ │ and pc, r1, r9, lsr #18 │ │ │ │ │ - ldcl 7, cr15, [r8, #872] @ 0x368 │ │ │ │ │ - blcs 48608 │ │ │ │ │ + ldcl 7, cr15, [ip, #872] @ 0x368 │ │ │ │ │ + blcs 48600 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp}^ │ │ │ │ │ - blcs 42298 │ │ │ │ │ + blcs 42290 │ │ │ │ │ sbclt sp, r0, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ cmnlt r3, #8960 @ 0x2300 │ │ │ │ │ cmnlt r3, #25344 @ 0x6300 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ @ instruction: 0xf898d047 │ │ │ │ │ @@ -37327,54 +37325,54 @@ │ │ │ │ │ movweq pc, #441 @ 0x1b9 @ │ │ │ │ │ strbtmi r6, [sl], -r0, ror #24 │ │ │ │ │ svclt 0x00184479 │ │ │ │ │ strls r2, [r0], -r1, lsl #6 │ │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ │ strls r9, [r6, -r4, lsl #6] │ │ │ │ │ stc2 0, cr15, [r2, #-4]! │ │ │ │ │ - bmi 7a2620 │ │ │ │ │ + bmi 7a2618 │ │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, r5, lsr #2 │ │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0x463883f0 │ │ │ │ │ @ instruction: 0xf8e2f7f7 │ │ │ │ │ vsubw.u q1, , d0 │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @ instruction: 0xf7f74638 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ - bmi 45e9a4 │ │ │ │ │ + bmi 45e99c │ │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r9, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldrtmi sp, [r8], -r9, lsl #2 │ │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f743f0 │ │ │ │ │ @ instruction: 0xf8dfb89f │ │ │ │ │ ldrbtmi r8, [r8], #36 @ 0x24 │ │ │ │ │ @ instruction: 0xf7dbe7b9 │ │ │ │ │ - svclt 0x0000e982 │ │ │ │ │ - andeq lr, r2, sl, lsl r4 │ │ │ │ │ + svclt 0x0000e986 │ │ │ │ │ + andeq lr, r2, r2, lsr #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r1, r8, ror #24 │ │ │ │ │ + andeq r7, r1, r0, ror ip │ │ │ │ │ @ instruction: 0xfffff815 │ │ │ │ │ - andeq lr, r2, r6, ror r3 │ │ │ │ │ - andeq lr, r2, lr, lsr r3 │ │ │ │ │ - ldrdeq r7, [r1], -lr │ │ │ │ │ + andeq lr, r2, lr, ror r3 │ │ │ │ │ + andeq lr, r2, r6, asr #6 │ │ │ │ │ + andeq r7, r1, r6, ror #23 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ cdpeq 8, 13, cr15, cr0, cr12, {6} │ │ │ │ │ - bmi a3bed0 │ │ │ │ │ + bmi a3bec8 │ │ │ │ │ @ instruction: 0xf5ad4b28 │ │ │ │ │ ldrbtmi r5, [sl], #-3464 @ 0xfffff278 │ │ │ │ │ strmi fp, [r6], -r5, lsl #1 │ │ │ │ │ addpl pc, r8, sp, lsl #10 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ @ instruction: 0xf1002e00 │ │ │ │ │ ldmpl r3, {r2, r3}^ │ │ │ │ │ @@ -37383,147 +37381,147 @@ │ │ │ │ │ ldmdavs fp, {fp} │ │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ │ eorle r0, r2, r0, lsl #6 │ │ │ │ │ vst1.8 {d20-d22}, [pc] │ │ │ │ │ strbmi r7, [r1], -r0, lsl #5 │ │ │ │ │ stmdage r3, {r0, r1, r6, sl, fp, sp, pc} │ │ │ │ │ andhi pc, r8, sp, asr #17 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr8, cr10, {6} │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr12, cr10, {6} │ │ │ │ │ vst1.16 {d20-d22}, [pc], r1 │ │ │ │ │ strtmi r5, [r0], -r0, lsl #5 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr2, cr10, {6} │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr6, cr10, {6} │ │ │ │ │ stmdbeq r8, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ svcge 0x00034638 │ │ │ │ │ strbmi r4, [fp], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf7ff4639 │ │ │ │ │ smlalbblt pc, r0, fp, ip @ │ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ │ strls r4, [r0, #-1584] @ 0xfffff9d0 │ │ │ │ │ @ instruction: 0xff1af7ff │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ @ instruction: 0xf50d4a0b │ │ │ │ │ - blmi 27ed1c │ │ │ │ │ + blmi 27ed14 │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd104 │ │ │ │ │ andlt r5, r5, r8, lsl #27 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ - ldmdb r4, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldrdeq lr, [r2], -r6 │ │ │ │ │ + ldmdb r8, {r0, r1, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldrdeq lr, [r2], -lr @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, sl, asr r2 │ │ │ │ │ + andeq lr, r2, r2, ror #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb81930 │ │ │ │ │ + bl feb81928 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2e718 │ │ │ │ │ + bcs 2e710 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ - blx ffb6679c │ │ │ │ │ + blx ffb66794 │ │ │ │ │ pop {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54008 │ │ │ │ │ @ instruction: 0xf04fbc37 │ │ │ │ │ stclt 0, cr3, [r8, #-1020] @ 0xfffffc04 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb81968 │ │ │ │ │ + bl feb81960 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2e750 │ │ │ │ │ + bcs 2e748 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ mrc2 7, 1, pc, cr12, cr13, {7} │ │ │ │ │ pop {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54008 │ │ │ │ │ @ instruction: 0xf04fbc1b │ │ │ │ │ stclt 0, cr3, [r8, #-1020] @ 0xfffffc04 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb819a0 │ │ │ │ │ + bl feb81998 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2e788 │ │ │ │ │ + bcs 2e780 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ @ instruction: 0xff54f012 │ │ │ │ │ pop {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54008 │ │ │ │ │ @ instruction: 0xf04fbbff │ │ │ │ │ stclt 0, cr3, [r8, #-1020] @ 0xfffffc04 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb819d8 │ │ │ │ │ + bl feb819d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2e7c0 │ │ │ │ │ + bcs 2e7b8 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ @ instruction: 0xf808f013 │ │ │ │ │ pop {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54008 │ │ │ │ │ @ instruction: 0xf04fbbe3 │ │ │ │ │ stclt 0, cr3, [r8, #-1020] @ 0xfffffc04 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb81a10 │ │ │ │ │ + bl feb81a08 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 2e7f8 │ │ │ │ │ + bcs 2e7f0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ @ instruction: 0xf9e0f013 │ │ │ │ │ pop {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54008 │ │ │ │ │ @ instruction: 0xf04fbbc7 │ │ │ │ │ stclt 0, cr3, [r8, #-1020] @ 0xfffffc04 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb81a48 │ │ │ │ │ + bl feb81a40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0000ff8 │ │ │ │ │ stmdblt r8, {r0, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ │ @ instruction: 0xf934f001 │ │ │ │ │ rscsle r2, r9, r0, lsl #16 │ │ │ │ │ ldmdami r0, {r0, r1, r2, r3, r8, fp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - blx fe4e883e │ │ │ │ │ + blx fe4e8836 │ │ │ │ │ stmdami pc, {r1, r2, r3, r8, fp, lr} @ │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - blx fe36884a │ │ │ │ │ + blx fe368842 │ │ │ │ │ stmdami lr, {r0, r2, r3, r8, fp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - blx fe1e8856 │ │ │ │ │ + blx fe1e884e │ │ │ │ │ stmdami sp, {r2, r3, r8, fp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - blx fe068862 │ │ │ │ │ + blx fe06885a │ │ │ │ │ stmdami ip, {r0, r1, r3, r8, fp, lr} │ │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ │ - blx 1ee886e │ │ │ │ │ + blx 1ee8866 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ @ instruction: 0xffffffa1 │ │ │ │ │ - andeq r9, r1, r6, lsr ip │ │ │ │ │ + andeq r9, r1, lr, lsr ip │ │ │ │ │ @ instruction: 0xffffff5d │ │ │ │ │ - andeq r9, r1, r2, lsr ip │ │ │ │ │ + andeq r9, r1, sl, lsr ip │ │ │ │ │ @ instruction: 0xffffff19 │ │ │ │ │ - andeq r9, r1, lr, lsr #24 │ │ │ │ │ + andeq r9, r1, r6, lsr ip │ │ │ │ │ @ instruction: 0xfffffed5 │ │ │ │ │ - andeq r9, r1, lr, lsr #24 │ │ │ │ │ + andeq r9, r1, r6, lsr ip │ │ │ │ │ @ instruction: 0xfffffe91 │ │ │ │ │ - andeq r9, r1, sl, lsr #24 │ │ │ │ │ + andeq r9, r1, r2, lsr ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb81ad0 │ │ │ │ │ + bl feb81ac8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0010ff8 │ │ │ │ │ pop {r0, r2, r3, r4, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0004008 │ │ │ │ │ svclt 0x0000bdff │ │ │ │ │ ldrlt fp, [r0, #-456] @ 0xfffffe38 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -37638,29 +37636,29 @@ │ │ │ │ │ cmpeq ip, r4, asr r1 │ │ │ │ │ cmneq sp, r5, ror #2 │ │ │ │ │ cmneq lr, r5, ror r1 │ │ │ │ │ orrseq r0, r5, r9, lsl #3 │ │ │ │ │ tsteq r2, r0, asr #32 │ │ │ │ │ @ instruction: 0xb32e6816 │ │ │ │ │ tstlt pc, #5701632 @ 0x570000 │ │ │ │ │ - bvc fe9e7ebc │ │ │ │ │ + bvc fe9e7eb4 │ │ │ │ │ @ instruction: 0xf7f64650 │ │ │ │ │ @ instruction: 0x4604f8b5 │ │ │ │ │ @ instruction: 0xf7f64650 │ │ │ │ │ - bl 168da0 │ │ │ │ │ + bl 168d98 │ │ │ │ │ strbmi r0, [r4, #-2048] @ 0xfffff800 │ │ │ │ │ ands sp, r5, sp, lsl #6 │ │ │ │ │ - blx fe168aac │ │ │ │ │ + blx fe168aa4 │ │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ @ instruction: 0xf7f5818b │ │ │ │ │ mcrrne 10, 7, pc, r4, cr1 @ │ │ │ │ │ strmi r4, [r0, #1068]! @ 0x42c │ │ │ │ │ strtmi sp, [r0], -r8, lsl #18 │ │ │ │ │ - blx 1ae8ac8 │ │ │ │ │ + blx 1ae8ac0 │ │ │ │ │ strtmi r1, [r5], #-3141 @ 0xfffff3bb │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ stmiale r9!, {r3, r5, r7, r8, sl, lr}^ │ │ │ │ │ ldmfd sp!, {sp} │ │ │ │ │ strdcs r8, [r0], -r8 @ │ │ │ │ │ ldmdavs r3, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ rscsle r2, r7, r0, lsl #22 │ │ │ │ │ @@ -37687,40 +37685,40 @@ │ │ │ │ │ @ instruction: 0xf10ad0ce │ │ │ │ │ @ instruction: 0xf7fd0004 │ │ │ │ │ ldrb pc, [r4, sp, ror #20] @ │ │ │ │ │ svccs 0x00006817 │ │ │ │ │ @ instruction: 0xf8d2d0c6 │ │ │ │ │ @ instruction: 0xf1b99004 │ │ │ │ │ sbcle r0, r1, r0, lsl #30 │ │ │ │ │ - bvc fe9e7fa8 │ │ │ │ │ + bvc fe9e7fa0 │ │ │ │ │ @ instruction: 0xf7f64650 │ │ │ │ │ pkhtbmi pc, r0, r3, asr #16 @ │ │ │ │ │ @ instruction: 0x46454650 │ │ │ │ │ @ instruction: 0xf852f7f6 │ │ │ │ │ streq lr, [r0], -r8, lsl #22 │ │ │ │ │ @ instruction: 0xf7f5e013 │ │ │ │ │ vmovne s14, s15, pc, r4 │ │ │ │ │ strtmi r4, [r0], -ip, lsr #8 │ │ │ │ │ - blx 4e8b78 │ │ │ │ │ + blx 4e8b70 │ │ │ │ │ ldrtmi r3, [r9], -r1 │ │ │ │ │ - bleq 657bc │ │ │ │ │ + bleq 657b4 │ │ │ │ │ stmdble r9, {r1, r2, r5, r7, r9, lr} │ │ │ │ │ @ instruction: 0xf7f54628 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ │ msrhi CPSR_, r0 │ │ │ │ │ @ instruction: 0x4628465d │ │ │ │ │ mvnle r4, #1342177291 @ 0x5000000b │ │ │ │ │ @ instruction: 0xf7f54638 │ │ │ │ │ @ instruction: 0x4639f9ff │ │ │ │ │ ldrbmi r1, [r0], -r2, asr #24 │ │ │ │ │ - blx 1568bac │ │ │ │ │ + blx 1568ba4 │ │ │ │ │ @ instruction: 0xf7f54648 │ │ │ │ │ @ instruction: 0x4649f9f7 │ │ │ │ │ ldrbmi r1, [r0], -r2, asr #24 │ │ │ │ │ - blx 1368bbc │ │ │ │ │ + blx 1368bb4 │ │ │ │ │ andcc lr, r7, #39583744 @ 0x25c0000 │ │ │ │ │ andeq pc, r7, #34 @ 0x22 │ │ │ │ │ ldrdeq lr, [r0, -r2] │ │ │ │ │ smlalbteq lr, ip, sl, r9 │ │ │ │ │ movwcs lr, #10706 @ 0x29d2 │ │ │ │ │ movtcs lr, #59850 @ 0xe9ca │ │ │ │ │ @ instruction: 0xf89ae78b │ │ │ │ │ @@ -37743,15 +37741,15 @@ │ │ │ │ │ @ instruction: 0xf8aa138f │ │ │ │ │ strb r3, [r6, -r0]! │ │ │ │ │ @ instruction: 0xf8ca6813 │ │ │ │ │ strb r3, [r2, -r8, asr #2]! │ │ │ │ │ @ instruction: 0xf8ca6813 │ │ │ │ │ ldrb r3, [lr, -r4, asr #2] │ │ │ │ │ @ instruction: 0xf89a6813 │ │ │ │ │ - blcc 32c60 │ │ │ │ │ + blcc 32c58 │ │ │ │ │ movwcs fp, #7960 @ 0x1f18 │ │ │ │ │ andne pc, r4, #-1946157055 @ 0x8c000001 │ │ │ │ │ andcs pc, r0, sl, lsl #17 │ │ │ │ │ ldmdavs r1, {r0, r1, r4, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ │ movwcs sl, #3909 @ 0xf45 │ │ │ │ │ adcsvc pc, ip, sl, lsl #10 │ │ │ │ │ @@ -37788,40 +37786,40 @@ │ │ │ │ │ @ instruction: 0xf8eaf7fd │ │ │ │ │ str r6, [ip, -r8, lsr #32] │ │ │ │ │ stccs 8, cr6, [r0, #-84] @ 0xffffffac │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr14, cr15, {1} │ │ │ │ │ @ instruction: 0xf7fd3004 │ │ │ │ │ stmdacs r0, {r0, r2, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbt sp, [r7], r1, ror #3 │ │ │ │ │ - blcs 44d60 │ │ │ │ │ + blcs 44d58 │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr4, cr15, {1} │ │ │ │ │ - bcs 44e64 │ │ │ │ │ + bcs 44e5c │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr0, cr15, {1} │ │ │ │ │ ldrdeq lr, [ip, #-144] @ 0xffffff70 │ │ │ │ │ smlabteq r0, r3, r9, lr │ │ │ │ │ ldrdeq lr, [lr, #-154] @ 0xffffff66 │ │ │ │ │ smlabteq r0, r2, r9, lr │ │ │ │ │ ldmdavs r3, {r0, r4, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ @ instruction: 0xf8d0aee3 │ │ │ │ │ andsvs r2, sl, r0, asr #2 │ │ │ │ │ ldmdavs r2, {r0, r3, r5, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ │ stmdahi r3, {r0, r1, r3, r4, r6, r7, r9, sl, fp, sp, pc} │ │ │ │ │ orrne pc, r9, #201326595 @ 0xc000003 │ │ │ │ │ usat r6, #0, r3 │ │ │ │ │ - blcs 44da4 │ │ │ │ │ + blcs 44d9c │ │ │ │ │ mrcge 4, 6, APSR_nzcv, cr2, cr15, {1} │ │ │ │ │ ldrdcs pc, [r8, #-128] @ 0xffffff80 │ │ │ │ │ @ instruction: 0xe6d8601a │ │ │ │ │ - blcs 44db4 │ │ │ │ │ + blcs 44dac │ │ │ │ │ mcrge 4, 6, pc, cr10, cr15, {1} @ │ │ │ │ │ ldrdcs pc, [r4, #-128] @ 0xffffff80 │ │ │ │ │ @ instruction: 0xe6d0601a │ │ │ │ │ - bcs 44dc0 │ │ │ │ │ + bcs 44db8 │ │ │ │ │ mcrge 4, 6, pc, cr2, cr15, {1} @ │ │ │ │ │ vmlal.u8 , d3, d3 │ │ │ │ │ andsvs r1, r3, r0, lsl #6 │ │ │ │ │ ldmdavs r5, {r0, r1, r2, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ │ @ instruction: 0xf500aeb9 │ │ │ │ │ @ instruction: 0xf7fc70bc │ │ │ │ │ @@ -37829,19 +37827,19 @@ │ │ │ │ │ ssat sp, #18, fp, lsl #3 │ │ │ │ │ movwne lr, #2514 @ 0x9d2 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ @ instruction: 0xf43f2900 │ │ │ │ │ ldmib r0, {r0, r1, r3, r5, r7, r9, sl, fp, sp, pc}^ │ │ │ │ │ andvs r0, r8, r8, lsr #5 │ │ │ │ │ ssat r6, #17, sl │ │ │ │ │ - blcs 44e04 │ │ │ │ │ + blcs 44dfc │ │ │ │ │ mcrge 4, 5, pc, cr2, cr15, {1} @ │ │ │ │ │ adccs pc, r8, #208, 16 @ 0xd00000 │ │ │ │ │ ssat r6, #9, sl │ │ │ │ │ - bcs 44e10 │ │ │ │ │ + bcs 44e08 │ │ │ │ │ mrcge 4, 4, APSR_nzcv, cr10, cr15, {1} │ │ │ │ │ vmlal.u8 , d3, d3 │ │ │ │ │ andsvs r1, r3, r0, asr #6 │ │ │ │ │ ldmdavs r3, {r0, r1, r2, r3, r4, r7, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ @ instruction: 0xf8d0ae91 │ │ │ │ │ andsvs r2, sl, ip, lsr #2 │ │ │ │ │ @@ -37850,16 +37848,16 @@ │ │ │ │ │ stmdavc r3, {r0, r3, r7, r9, sl, fp, sp, pc} │ │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ │ pkhbt r6, lr, r3 │ │ │ │ │ @ instruction: 0xe68c603d │ │ │ │ │ strbmi r4, [r8], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf8eef7f5 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ - bl feb16824 │ │ │ │ │ - bl fe96b630 │ │ │ │ │ + bl feb1681c │ │ │ │ │ + bl fe96b628 │ │ │ │ │ ldrbmi r0, [r0], -r8, lsl #2 │ │ │ │ │ @ instruction: 0xf880f7f6 │ │ │ │ │ ldmdavs r1, {r2, r4, r6, r7, r9, sl, sp, lr, pc} │ │ │ │ │ andeq pc, r4, sl, lsl #2 │ │ │ │ │ @ instruction: 0xff80f7fc │ │ │ │ │ ldmdavs r5, {r0, r1, r2, r4, r5, r6, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2d00 │ │ │ │ │ @@ -37867,84 +37865,84 @@ │ │ │ │ │ @ instruction: 0xff72f7fc │ │ │ │ │ strbt r6, [lr], -r8, lsr #32 │ │ │ │ │ stmdale r4, {r0, r1, r2, fp, sp} │ │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ │ eoreq pc, r0, r3, asr r8 @ │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq sp, r2, r6, lsr #8 │ │ │ │ │ + andeq sp, r2, lr, lsr #8 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb82058 │ │ │ │ │ + bl feb82050 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fc0 │ │ │ │ │ stmdbcs r0, {r3, sl, sp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcc pc, [r0], #-2271 @ 0xfffff721 │ │ │ │ │ ldrbtmi fp, [sl], #-139 @ 0xffffff75 │ │ │ │ │ svclt 0x000c460d │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ │ @ instruction: 0xf0000300 │ │ │ │ │ @ instruction: 0x4604813a │ │ │ │ │ strbtmi r2, [r8], -r4, lsr #4 │ │ │ │ │ @ instruction: 0xf7da4425 │ │ │ │ │ - adcmi lr, ip, #48, 20 @ 0x30000 │ │ │ │ │ + adcmi lr, ip, #52, 20 @ 0x34000 │ │ │ │ │ svclt 0x0038466e │ │ │ │ │ movwle r4, #13859 @ 0x3623 │ │ │ │ │ adcmi lr, fp, #63 @ 0x3f │ │ │ │ │ msrhi CPSR_fsx, r0 │ │ │ │ │ @ instruction: 0x461c781a │ │ │ │ │ @ instruction: 0xf1a23301 │ │ │ │ │ - bcs 82b2d4 │ │ │ │ │ + bcs 82b2cc │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ adcmi sp, r5, #3981312 @ 0x3cc000 │ │ │ │ │ @ instruction: 0x4623d931 │ │ │ │ │ @ instruction: 0xf1a2e008 │ │ │ │ │ - bcs 82b2e8 │ │ │ │ │ + bcs 82b2e0 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ adcmi sp, fp, #114688 @ 0x1c000 │ │ │ │ │ msrhi CPSR_fc, r0 │ │ │ │ │ @ instruction: 0x461c781a │ │ │ │ │ - bcs b37adc │ │ │ │ │ + bcs b37ad4 │ │ │ │ │ adcmi sp, r5, #1073741884 @ 0x4000003c │ │ │ │ │ stmdavc r3!, {r0, r1, r2, r3, r4, r8, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf0002b2c │ │ │ │ │ @ instruction: 0xf1a380f7 │ │ │ │ │ - blcs 82b710 │ │ │ │ │ - bcs 15ab50 │ │ │ │ │ + blcs 82b708 │ │ │ │ │ + bcs 15ab48 │ │ │ │ │ rscshi pc, r0, r0, asr #4 │ │ │ │ │ and r4, r2, r3, lsr #12 │ │ │ │ │ @ instruction: 0xf00042ab │ │ │ │ │ ldmdavc sl, {r0, r1, r8, pc} │ │ │ │ │ movwcc r4, #5660 @ 0x161c │ │ │ │ │ smlatbeq r9, r2, r1, pc @ │ │ │ │ │ svclt 0x00182a20 │ │ │ │ │ ldmible r3!, {r2, r8, fp, sp}^ │ │ │ │ │ stmdble r4, {r0, r2, r5, r7, r9, lr} │ │ │ │ │ - blcc c48fa4 │ │ │ │ │ + blcc c48f9c │ │ │ │ │ vqdmulh.s d18, d0, d9 │ │ │ │ │ strcs r8, [r1, -ip, lsl #2] │ │ │ │ │ addsmi r1, sp, #58112 @ 0xe300 │ │ │ │ │ sbchi pc, r3, r0, lsl #4 │ │ │ │ │ svclt 0x003842ac │ │ │ │ │ movwle r4, #38435 @ 0x9623 │ │ │ │ │ @ instruction: 0xf1a2e0ad │ │ │ │ │ - bcs 82b35c │ │ │ │ │ + bcs 82b354 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ adcmi sp, fp, #114688 @ 0x1c000 │ │ │ │ │ rschi pc, sl, r0 │ │ │ │ │ @ instruction: 0x461c781a │ │ │ │ │ - bcs b77b50 │ │ │ │ │ + bcs b77b48 │ │ │ │ │ adcmi sp, r5, #1073741884 @ 0x4000003c │ │ │ │ │ addshi pc, sp, r0, asr #4 │ │ │ │ │ - blcs b88fe4 │ │ │ │ │ + blcs b88fdc │ │ │ │ │ @ instruction: 0xf1a3d005 │ │ │ │ │ - blcs 82b784 │ │ │ │ │ - bcs 15abc4 │ │ │ │ │ + blcs 82b77c │ │ │ │ │ + bcs 15abbc │ │ │ │ │ strcc sp, [r1], #-2048 @ 0xfffff800 │ │ │ │ │ @ instruction: 0xf0402f00 │ │ │ │ │ @ instruction: 0x462080df │ │ │ │ │ ldc2l 7, cr15, [r6, #976]! @ 0x3d0 │ │ │ │ │ svclt 0x00d82863 │ │ │ │ │ rscsvs pc, sl, r0, lsl #10 │ │ │ │ │ adcmi r9, r5, #5 │ │ │ │ │ @@ -37966,56 +37964,56 @@ │ │ │ │ │ ldmible r3!, {r2, r8, fp, sp}^ │ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ │ adcmi pc, ip, #13120 @ 0x3340 │ │ │ │ │ rsble r9, fp, #2 │ │ │ │ │ and r4, r2, r3, lsr #12 │ │ │ │ │ @ instruction: 0xf000429d │ │ │ │ │ @ instruction: 0x461c8099 │ │ │ │ │ - blcs a9028 │ │ │ │ │ + blcs a9020 │ │ │ │ │ mvnsle r2, sl, lsr sl │ │ │ │ │ ldmdble pc, {r0, r2, r5, r7, r9, lr}^ @ │ │ │ │ │ - blcs ec9074 │ │ │ │ │ + blcs ec906c │ │ │ │ │ @ instruction: 0x4620d079 │ │ │ │ │ ldc2 7, cr15, [r8, #976]! @ 0x3d0 │ │ │ │ │ strtmi r9, [r3], -r1 │ │ │ │ │ addsmi lr, sp, #2 │ │ │ │ │ addhi pc, ip, r0 │ │ │ │ │ @ instruction: 0xf813461c │ │ │ │ │ - bcs eb5c08 │ │ │ │ │ + bcs eb5c00 │ │ │ │ │ adcmi sp, r5, #-1073741763 @ 0xc000003d │ │ │ │ │ stmdavc r3!, {r4, r5, r6, r8, fp, ip, lr, pc} │ │ │ │ │ svclt 0x00082b3a │ │ │ │ │ strtmi r3, [r0], -r1, lsl #8 │ │ │ │ │ stc2 7, cr15, [r4, #976]! @ 0x3d0 │ │ │ │ │ movtlt r9, #28672 @ 0x7000 │ │ │ │ │ svclt 0x003842ac │ │ │ │ │ movwle r4, #13859 @ 0x3623 │ │ │ │ │ addsmi lr, sp, #27 │ │ │ │ │ adcshi pc, sl, r0 │ │ │ │ │ @ instruction: 0x461c781a │ │ │ │ │ @ instruction: 0xf1a23301 │ │ │ │ │ - bcs 82b45c │ │ │ │ │ + bcs 82b454 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ adcmi sp, r5, #15925248 @ 0xf30000 │ │ │ │ │ strtmi sp, [r3], -sp, lsl #18 │ │ │ │ │ addsmi lr, sp, #2 │ │ │ │ │ adchi pc, ip, r0 │ │ │ │ │ @ instruction: 0x461c781a │ │ │ │ │ @ instruction: 0xf1a23301 │ │ │ │ │ - bcs 82b47c │ │ │ │ │ + bcs 82b474 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x4620d9f3 │ │ │ │ │ ldc2l 7, cr15, [lr, #-976]! @ 0xfffffc30 │ │ │ │ │ svclt 0x00d82863 │ │ │ │ │ rsbvc pc, ip, r0, lsl #4 │ │ │ │ │ ldrtmi r9, [r0], -r5 │ │ │ │ │ - blx ffee70a8 │ │ │ │ │ - blmi 1f7da70 │ │ │ │ │ + blx ffee70a0 │ │ │ │ │ + blmi 1f7da68 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 2850e8 │ │ │ │ │ + blls 2850e0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andlt r8, fp, sp, ror #1 │ │ │ │ │ svccs 0x0000bdf0 │ │ │ │ │ svcge 0x006df43f │ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ │ andls pc, r3, r3, ror #26 │ │ │ │ │ @@ -38057,15 +38055,15 @@ │ │ │ │ │ usat sl, #24, sl, asr #29 │ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ │ andls pc, r3, r7, lsl sp @ │ │ │ │ │ strtmi lr, [r0], -r3, lsr #14 │ │ │ │ │ ldc2 7, cr15, [r2, #-976] @ 0xfffffc30 │ │ │ │ │ andls r4, r3, r3, lsr #12 │ │ │ │ │ @ instruction: 0xf1a2e007 │ │ │ │ │ - bcs 82b56c │ │ │ │ │ + bcs 82b564 │ │ │ │ │ stmdbcs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ adcmi sp, fp, #98304 @ 0x18000 │ │ │ │ │ ldmdavc sl, {r1, r3, r4, r5, r6, ip, lr, pc} │ │ │ │ │ movwcc r4, #5660 @ 0x161c │ │ │ │ │ mvnsle r2, sp, lsr #20 │ │ │ │ │ svclt 0x009842a5 │ │ │ │ │ @ instruction: 0xf67f2700 │ │ │ │ │ @@ -38129,49 +38127,49 @@ │ │ │ │ │ str r4, [r7, ip, lsr #12] │ │ │ │ │ andcs r4, r3, #20, 18 @ 0x50000 │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ ldc2l 0, cr15, [r0, #56]! @ 0x38 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ movwcs sl, #52837 @ 0xce65 │ │ │ │ │ strbt r9, [r1], -r4, lsl #6 │ │ │ │ │ - bl 1be91d0 │ │ │ │ │ - andeq sp, r2, sl, ror #21 │ │ │ │ │ + bl 1ce91c8 │ │ │ │ │ + strdeq sp, [r2], -r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r2, r0, ror #17 │ │ │ │ │ - andeq r9, r1, r4, asr #8 │ │ │ │ │ - andeq r9, r1, r8, lsr r4 │ │ │ │ │ - andeq r9, r1, lr, ror #6 │ │ │ │ │ - andeq r9, r1, r6, asr r3 │ │ │ │ │ - andeq r9, r1, r6, asr #6 │ │ │ │ │ - andeq r9, r1, r6, lsr r3 │ │ │ │ │ - andeq r9, r1, r6, lsr #6 │ │ │ │ │ - andeq r9, r1, r6, lsl r3 │ │ │ │ │ - andeq r9, r1, r6, lsl #6 │ │ │ │ │ - strdeq r9, [r1], -ip │ │ │ │ │ - andeq r9, r1, r6, ror #5 │ │ │ │ │ - ldrdeq r9, [r1], -r2 │ │ │ │ │ + andeq sp, r2, r8, ror #17 │ │ │ │ │ + andeq r9, r1, ip, asr #8 │ │ │ │ │ + andeq r9, r1, r0, asr #8 │ │ │ │ │ + andeq r9, r1, r6, ror r3 │ │ │ │ │ + andeq r9, r1, lr, asr r3 │ │ │ │ │ + andeq r9, r1, lr, asr #6 │ │ │ │ │ + andeq r9, r1, lr, lsr r3 │ │ │ │ │ + andeq r9, r1, lr, lsr #6 │ │ │ │ │ + andeq r9, r1, lr, lsl r3 │ │ │ │ │ + andeq r9, r1, lr, lsl #6 │ │ │ │ │ + andeq r9, r1, r4, lsl #6 │ │ │ │ │ + andeq r9, r1, lr, ror #5 │ │ │ │ │ + ldrdeq r9, [r1], -sl │ │ │ │ │ ldmdavs r3, {r0, r3, fp, sp, lr} │ │ │ │ │ stmdale r2, {r0, r3, r4, r7, r9, lr} │ │ │ │ │ andeq lr, r0, r0, ror #22 │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ ldceq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a75 │ │ │ │ │ - blmi 1d8a6f4 │ │ │ │ │ + blmi 1d8a6ec │ │ │ │ │ ldrbtmi r4, [sl], #-1543 @ 0xfffff9f9 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9387 │ │ │ │ │ @ instruction: 0xf7fc0300 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ sbcshi pc, r7, r0, asr #32 │ │ │ │ │ ldrtmi r4, [r8], -r5, lsl #12 │ │ │ │ │ - blx feb692e4 │ │ │ │ │ + blx feb692dc │ │ │ │ │ vmax.s8 d20, d0, d1 │ │ │ │ │ @ instruction: 0xf0092002 │ │ │ │ │ strmi pc, [r6], -r7, lsl #23 │ │ │ │ │ rsble r2, sl, r0, lsl #16 │ │ │ │ │ ldmdaeq r0, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ andvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ │ strbtmi r4, [r8], -r1, asr #12 │ │ │ │ │ @@ -38180,87 +38178,87 @@ │ │ │ │ │ @ instruction: 0xf0114668 │ │ │ │ │ @ instruction: 0xf44ffc0b │ │ │ │ │ strbtmi r7, [r8], -r0, lsl #3 │ │ │ │ │ stc2 0, cr15, [r6], {17} │ │ │ │ │ strbtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ stc2 0, cr15, [r2], {17} │ │ │ │ │ strbtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx fffe737a │ │ │ │ │ + blx fffe7372 │ │ │ │ │ strbtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx ffee7382 │ │ │ │ │ + blx ffee737a │ │ │ │ │ strbtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx ffde738a │ │ │ │ │ + blx ffde7382 │ │ │ │ │ strbtmi r2, [r8], -r3, lsl #2 │ │ │ │ │ - blx ff2e7392 │ │ │ │ │ + blx ff2e738a │ │ │ │ │ @ instruction: 0x46682177 │ │ │ │ │ - blx ff1e739a │ │ │ │ │ + blx ff1e7392 │ │ │ │ │ @ instruction: 0x46682177 │ │ │ │ │ - blx ff0e73a2 │ │ │ │ │ + blx ff0e739a │ │ │ │ │ @ instruction: 0x46682177 │ │ │ │ │ - blx fefe73aa │ │ │ │ │ + blx fefe73a2 │ │ │ │ │ strbtmi r2, [r8], -r5, lsl #2 │ │ │ │ │ - blx feee73b2 │ │ │ │ │ + blx feee73aa │ │ │ │ │ @ instruction: 0x46682174 │ │ │ │ │ - blx fede73ba │ │ │ │ │ + blx fede73b2 │ │ │ │ │ strbtmi r2, [r8], -r2, ror #2 │ │ │ │ │ - blx fece73c2 │ │ │ │ │ + blx fece73ba │ │ │ │ │ strbtmi r2, [r8], -pc, ror #2 │ │ │ │ │ - blx febe73ca │ │ │ │ │ + blx febe73c2 │ │ │ │ │ strbtmi r2, [r8], -pc, ror #2 │ │ │ │ │ - blx feae73d2 │ │ │ │ │ + blx feae73ca │ │ │ │ │ @ instruction: 0x46682178 │ │ │ │ │ - blx fe9e73da │ │ │ │ │ + blx fe9e73d2 │ │ │ │ │ strbtmi r2, [r8], -r3, lsl #2 │ │ │ │ │ - blx fe8e73e2 │ │ │ │ │ + blx fe8e73da │ │ │ │ │ strbtmi r2, [r8], -pc, ror #2 │ │ │ │ │ - blx fe7e73ea │ │ │ │ │ + blx fe7e73e2 │ │ │ │ │ @ instruction: 0x46682172 │ │ │ │ │ - blx fe6e73f2 │ │ │ │ │ + blx fe6e73ea │ │ │ │ │ strbtmi r2, [r8], -r7, ror #2 │ │ │ │ │ - blx fe5e73fa │ │ │ │ │ + blx fe5e73f2 │ │ │ │ │ strbtmi r4, [r8], -r9, lsr #12 │ │ │ │ │ - blx fe4e7402 │ │ │ │ │ + blx fe4e73fa │ │ │ │ │ strbtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - blx fede740a │ │ │ │ │ + blx fede7402 │ │ │ │ │ strbtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ - blx fece7412 │ │ │ │ │ + blx fece740a │ │ │ │ │ @ instruction: 0xf0104668 │ │ │ │ │ @ instruction: 0x4681feb3 │ │ │ │ │ @ instruction: 0xf04fb998 │ │ │ │ │ @ instruction: 0x46303bff │ │ │ │ │ cdp2 0, 5, cr15, cr4, cr9, {0} │ │ │ │ │ - blmi c3dca8 │ │ │ │ │ + blmi c3dca0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe205454 │ │ │ │ │ + blls fe20544c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmple r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf50d4658 │ │ │ │ │ pop {r0, r3, r8, sl, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0xf0038ff0 │ │ │ │ │ strtmi pc, [ip], -r5, ror #26 │ │ │ │ │ strbmi r4, [sl], r3, lsl #13 │ │ │ │ │ - bl 23cd58 │ │ │ │ │ + bl 23cd50 │ │ │ │ │ ldrtmi r0, [r9], -r4, lsl #4 │ │ │ │ │ @ instruction: 0xf0094630 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrdle sp, [sl, -sp] │ │ │ │ │ bicsle r2, sl, r0, lsl #24 │ │ │ │ │ rscsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ ldrtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf9acf00a │ │ │ │ │ stclle 8, cr2, [fp] │ │ │ │ │ strmi lr, [r4], #-2001 @ 0xfffff82f │ │ │ │ │ stmdble r2, {r0, r5, r7, r8, sl, lr} │ │ │ │ │ - beq 1662e0 │ │ │ │ │ + beq 1662d8 │ │ │ │ │ vst1.64 {d30}, [pc :128], r4 │ │ │ │ │ strtmi r7, [r3], -r3, lsl #8 │ │ │ │ │ andeq lr, r5, #8, 22 @ 0x2000 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ cdp2 0, 12, cr15, cr2, cr9, {0} │ │ │ │ │ - blle ff035454 │ │ │ │ │ + blle ff03544c │ │ │ │ │ stccs 1, cr13, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ vst4.32 {d29,d31,d33,d35}, [pc :256]! │ │ │ │ │ strdcs r7, [r1, -sl] │ │ │ │ │ @ instruction: 0xf00a4630 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldr sp, [r4, fp, ror #25]! │ │ │ │ │ stccs 4, cr4, [r7, #-20] @ 0xffffffec │ │ │ │ │ @@ -38268,140 +38266,140 @@ │ │ │ │ │ strb r7, [r4, r3, lsl #8]! │ │ │ │ │ @ instruction: 0x2000f8b8 │ │ │ │ │ @ instruction: 0x73bef64e │ │ │ │ │ @ instruction: 0xd1a8429a │ │ │ │ │ @ instruction: 0x3006f8b8 │ │ │ │ │ adcle r2, r4, r0, lsl #22 │ │ │ │ │ ldc2 0, cr15, [lr, #-12] │ │ │ │ │ - bleq 326314 │ │ │ │ │ + bleq 32630c │ │ │ │ │ @ instruction: 0xf04fe7a1 │ │ │ │ │ @ instruction: 0xe7a13bff │ │ │ │ │ - b 14e9408 │ │ │ │ │ - andeq sp, r2, r6, lsl #13 │ │ │ │ │ + b 15e9400 │ │ │ │ │ + andeq sp, r2, lr, lsl #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r2, r4, ror r5 │ │ │ │ │ + andeq sp, r2, ip, ror r5 │ │ │ │ │ ldrlt fp, [r0, #-425] @ 0xfffffe57 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [ip], -fp, lsl #16 │ │ │ │ │ andcs fp, r0, fp, lsl #2 │ │ │ │ │ stcne 13, cr11, [r8, #-64] @ 0xffffffc0 │ │ │ │ │ mrc2 7, 7, pc, cr6, cr15, {7} │ │ │ │ │ svclt 0x00b82800 │ │ │ │ │ - blle ffdf34d8 │ │ │ │ │ + blle ffdf34d0 │ │ │ │ │ andcs r6, r0, r0, lsr #32 │ │ │ │ │ strdcs lr, [r0], -r4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb826e8 │ │ │ │ │ + bl feb826e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r3], {240} @ 0xf0 │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ and r4, r1, ip, ror r4 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr6, cr9, {6} │ │ │ │ │ - blcs 4958c │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr10, cr9, {6} │ │ │ │ │ + blcs 49584 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 43218 │ │ │ │ │ + bcs 43210 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ smlatblt r8, r0, r8, r6 │ │ │ │ │ - blx 66752a │ │ │ │ │ + blx 667522 │ │ │ │ │ andcs r4, r0, #6144 @ 0x1800 │ │ │ │ │ stmib r3, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ vsubl.u q1, d15, d1 │ │ │ │ │ andsvc r8, sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ - andeq r0, r3, r8, asr #3 │ │ │ │ │ - muleq r3, r4, r1 │ │ │ │ │ + ldrdeq r0, [r3], -r0 @ │ │ │ │ │ + muleq r3, ip, r1 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8274c │ │ │ │ │ + bl feb82744 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi c2f334 │ │ │ │ │ - blmi c577cc │ │ │ │ │ + bmi c2f32c │ │ │ │ │ + blmi c577c4 │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ - stcmi 4, cr4, [pc], #-488 @ 2b378 │ │ │ │ │ + stcmi 4, cr4, [pc], #-488 @ 2b370 │ │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls fp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf7d9e001 │ │ │ │ │ - stmdavc r3!, {r2, r3, r4, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d4 │ │ │ │ │ svcpl 0x0042e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 4f2fc │ │ │ │ │ + blcs 4f2f4 │ │ │ │ │ stmiavs r6!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ - blmi 8d7c30 │ │ │ │ │ + blmi 8d7c28 │ │ │ │ │ andcs r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vshr.u32 d7, d10, #1 │ │ │ │ │ andcs r8, r1, fp, asr pc │ │ │ │ │ - blmi 6fde24 │ │ │ │ │ + blmi 6fde1c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 70561c │ │ │ │ │ + blls 705614 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1280300 │ │ │ │ │ ldcllt 0, cr11, [r0, #116]! @ 0x74 │ │ │ │ │ ldrtmi sl, [r3], -ip, lsl #30 │ │ │ │ │ cmncs r8, r2, lsr r6 │ │ │ │ │ @ instruction: 0x466d4638 │ │ │ │ │ @ instruction: 0xffccf002 │ │ │ │ │ ldceq 1, cr15, [ip], #-52 @ 0xffffffcc │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc, #-15] @ 2b5d1 │ │ │ │ │ + strgt r0, [pc, #-15] @ 2b5c9 │ │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ │ ldm r7, {r3, sp} │ │ │ │ │ @ instruction: 0xf001000e │ │ │ │ │ strmi pc, [r5], -pc, lsl #20 │ │ │ │ │ andvs lr, r1, r4, asr #19 │ │ │ │ │ bicle r2, ip, r0, lsl #16 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddl.u , d15, d16 │ │ │ │ │ @ instruction: 0xf7ff8f5b │ │ │ │ │ strtmi pc, [r8], -fp, ror #30 │ │ │ │ │ @ instruction: 0xf7dae7cc │ │ │ │ │ - svclt 0x0000e99a │ │ │ │ │ - strdeq sp, [r2], -ip │ │ │ │ │ + svclt 0x0000e99e │ │ │ │ │ + andeq sp, r2, r4, lsl #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r3, ip, asr r1 │ │ │ │ │ - andeq r0, r3, r4, lsr #2 │ │ │ │ │ - andeq sp, r2, ip, lsr #7 │ │ │ │ │ + andeq r0, r3, r4, ror #2 │ │ │ │ │ + andeq r0, r3, ip, lsr #2 │ │ │ │ │ + @ instruction: 0x0002d3b4 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ addlt r4, r2, ip, lsr #26 │ │ │ │ │ streq pc, [r1], -pc, asr #32 │ │ │ │ │ and r4, r1, sp, ror r4 │ │ │ │ │ - ldcl 7, cr15, [r0, #-868]! @ 0xfffffc9c │ │ │ │ │ - blcs 496f8 │ │ │ │ │ + ldcl 7, cr15, [r4, #-868]! @ 0xfffffc9c │ │ │ │ │ + blcs 496f0 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r5, {r0, r1, r2, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ - blcs 47368 │ │ │ │ │ + blcs 47360 │ │ │ │ │ rsclt sp, r4, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #24 │ │ │ │ │ orrslt r6, fp, #11206656 @ 0xab0000 │ │ │ │ │ cdpmi 15, 2, cr4, cr1, cr0, {1} │ │ │ │ │ - ldrbtmi r4, [pc], #-2593 @ 2b674 │ │ │ │ │ + ldrbtmi r4, [pc], #-2593 @ 2b66c │ │ │ │ │ @ instruction: 0x4639447e │ │ │ │ │ @ instruction: 0x4630447a │ │ │ │ │ @ instruction: 0xf950f7f5 │ │ │ │ │ @ instruction: 0xf00168a8 │ │ │ │ │ - bmi 7aa18c │ │ │ │ │ + bmi 7aa184 │ │ │ │ │ ldrtmi r4, [r9], -r3, lsl #12 │ │ │ │ │ ldrbtmi r4, [sl], #-1584 @ 0xfffff9d0 │ │ │ │ │ @ instruction: 0xf946f7f5 │ │ │ │ │ @ instruction: 0xf00168a8 │ │ │ │ │ @ instruction: 0x4605fab7 │ │ │ │ │ @ instruction: 0xf8dfb1d0 │ │ │ │ │ svcmi 0x00188060 │ │ │ │ │ @@ -38419,56 +38417,56 @@ │ │ │ │ │ mvnle r4, r5, lsr #5 │ │ │ │ │ ldrbtmi r4, [fp], #-2830 @ 0xfffff4f2 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ andsvc r8, sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ │ svclt 0x000081f0 │ │ │ │ │ - andeq r0, r3, ip, ror r0 │ │ │ │ │ + andeq r0, r3, r4, lsl #1 │ │ │ │ │ + strdeq r8, [r1], -lr │ │ │ │ │ + andeq r8, r1, r8, lsl #30 │ │ │ │ │ + @ instruction: 0x00018eb8 │ │ │ │ │ strdeq r8, [r1], -r6 │ │ │ │ │ - andeq r8, r1, r0, lsl #30 │ │ │ │ │ - @ instruction: 0x00018eb0 │ │ │ │ │ - andeq r8, r1, lr, ror #29 │ │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ │ - andeq r8, r1, r8, ror #29 │ │ │ │ │ + andeq r0, r3, lr, lsl r0 │ │ │ │ │ + strdeq r8, [r1], -r0 │ │ │ │ │ + andeq r8, r1, r6, asr #29 │ │ │ │ │ @ instruction: 0x00018ebe │ │ │ │ │ - @ instruction: 0x00018eb6 │ │ │ │ │ - andeq pc, r2, r6, ror #31 │ │ │ │ │ + andeq pc, r2, lr, ror #31 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0070f8cc │ │ │ │ │ addslt r4, sp, r5, asr sl │ │ │ │ │ strcs r4, [r1, #-2901] @ 0xfffff4ab │ │ │ │ │ mrrcmi 4, 7, r4, r5, cr10 │ │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls fp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf7d9e001 │ │ │ │ │ - stmdavc r3!, {r2, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r3, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ streq pc, [r1], -pc, asr #32 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d4 │ │ │ │ │ svcvs 0x0042e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 4f4d0 │ │ │ │ │ + blcs 4f4c8 │ │ │ │ │ stmiavs r3!, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf8d4b123 │ │ │ │ │ @ instruction: 0xf1b88004 │ │ │ │ │ andsle r0, r6, r0, lsl #30 │ │ │ │ │ andcs r4, r1, #68, 22 @ 0x11000 │ │ │ │ │ subsvs r4, sl, fp, ror r4 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ andsvc r8, sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blmi f7e08c │ │ │ │ │ + blmi f7e084 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7057fc │ │ │ │ │ + blls 7057f4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle ip, r0, lsl #6 │ │ │ │ │ pop {r0, r2, r3, r4, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf10d83f0 │ │ │ │ │ @ instruction: 0x46430930 │ │ │ │ │ cmncs r8, r2, asr #12 │ │ │ │ │ strbtmi r4, [pc], -r8, asr #12 │ │ │ │ │ @@ -38481,225 +38479,225 @@ │ │ │ │ │ ldm ip, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ │ andcs r0, r8, pc │ │ │ │ │ muleq lr, r9, r8 │ │ │ │ │ @ instruction: 0xf91af001 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ stmiavs r1!, {r3, r6, r7, ip, lr, pc} │ │ │ │ │ - blx 17e77ec │ │ │ │ │ + blx 17e77e4 │ │ │ │ │ vmla.i q3, , d21[0] │ │ │ │ │ @ instruction: 0xf8848f5b │ │ │ │ │ vaddl.u q4, d15, d0 │ │ │ │ │ stmdbmi r7!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ ldrtmi r4, [r8], -r2, asr #12 │ │ │ │ │ ldrbtmi r4, [r9], #-3110 @ 0xfffff3da │ │ │ │ │ stc2 0, cr15, [lr], {-0} │ │ │ │ │ ldrtmi r4, [r8], -r1, asr #12 │ │ │ │ │ @ instruction: 0xf000447c │ │ │ │ │ and pc, r1, r9, asr #22 │ │ │ │ │ - stc 7, cr15, [sl], {217} @ 0xd9 │ │ │ │ │ - blcs 498a4 │ │ │ │ │ + stc 7, cr15, [lr], {217} @ 0xd9 │ │ │ │ │ + blcs 4989c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 47530 │ │ │ │ │ + bcs 47528 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0014638 │ │ │ │ │ ldmiblt r8!, {r0, r1, r2, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [fp], #-2839 @ 0xfffff4e9 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ andsvc r8, sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blmi 33e0a0 │ │ │ │ │ + blmi 33e098 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 7058c0 │ │ │ │ │ + blls 7058b8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ │ andslt r4, sp, r8, lsr r6 │ │ │ │ │ mvnsmi lr, #12386304 @ 0xbd0000 │ │ │ │ │ ldmdblt r4!, {r0, ip, sp, lr, pc}^ │ │ │ │ │ ldrtmi r6, [r9], -r0, lsr #17 │ │ │ │ │ - blx 667878 │ │ │ │ │ + blx 667870 │ │ │ │ │ @ instruction: 0xf7dae7e2 │ │ │ │ │ - svclt 0x0000e866 │ │ │ │ │ - andeq sp, r2, ip, lsr #4 │ │ │ │ │ + svclt 0x0000e86a │ │ │ │ │ + andeq sp, r2, r4, lsr r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, ip, lsl #31 │ │ │ │ │ - andeq pc, r2, r4, asr #30 │ │ │ │ │ - andeq sp, r2, ip, asr #3 │ │ │ │ │ + muleq r2, r4, pc @ │ │ │ │ │ + andeq pc, r2, ip, asr #30 │ │ │ │ │ + ldrdeq sp, [r2], -r4 │ │ │ │ │ @ instruction: 0xfffffae7 │ │ │ │ │ @ instruction: 0xfffffcab │ │ │ │ │ - @ instruction: 0x0002feb4 │ │ │ │ │ - andeq pc, r2, lr, ror lr @ │ │ │ │ │ - andeq sp, r2, r8, lsl #2 │ │ │ │ │ + @ instruction: 0x0002febc │ │ │ │ │ + andeq pc, r2, r6, lsl #29 │ │ │ │ │ + andeq sp, r2, r0, lsl r1 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ strmi r4, [r4], -r6, lsl #12 │ │ │ │ │ stcmi 3, cr11, [r9], #-160 @ 0xffffff60 │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ @ instruction: 0xff28f7ff │ │ │ │ │ and r4, r1, ip, ror r4 │ │ │ │ │ - stc 7, cr15, [lr], #-868 @ 0xfffffc9c │ │ │ │ │ - blcs 4995c │ │ │ │ │ + ldc 7, cr15, [r2], #-868 @ 0xfffffc9c │ │ │ │ │ + blcs 49954 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 435e8 │ │ │ │ │ + bcs 435e0 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ smlatblt r8, r0, r8, r6 │ │ │ │ │ ldmdblt fp, {r0, r1, r5, r6, fp, sp, lr}^ │ │ │ │ │ - blmi 6f48f8 │ │ │ │ │ + blmi 6f48f0 │ │ │ │ │ andcs r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vshr.u32 d7, d10, #1 │ │ │ │ │ qsaxmi r8, r0, fp │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ @ instruction: 0xf97cf001 │ │ │ │ │ svclt 0x00882801 │ │ │ │ │ ldmdble fp, {r1, r8, r9, sl, sp} │ │ │ │ │ ldrdls pc, [ip], #-143 @ 0xffffff71 │ │ │ │ │ strtmi r2, [ip], -r0, lsl #10 │ │ │ │ │ ldmdaeq r4!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x462944f9 │ │ │ │ │ ldrdeq pc, [r8], -r9 │ │ │ │ │ ldc2 0, cr15, [r4], #-4 │ │ │ │ │ - beq a7d44 │ │ │ │ │ + beq a7d3c │ │ │ │ │ rsbscs r4, r4, #1048576 @ 0x100000 │ │ │ │ │ andvs pc, r4, r8, lsl #22 │ │ │ │ │ @ instruction: 0x4654b119 │ │ │ │ │ @ instruction: 0xf7d93104 │ │ │ │ │ - stclne 14, cr14, [fp], #-528 @ 0xfffffdf0 │ │ │ │ │ + stclne 14, cr14, [fp], #-544 @ 0xfffffde0 │ │ │ │ │ addsmi r2, pc, #4194304 @ 0x400000 │ │ │ │ │ ldrb sp, [r2, fp, ror #17] │ │ │ │ │ @ instruction: 0xf00168a0 │ │ │ │ │ @ instruction: 0x1e43f959 │ │ │ │ │ - blcs 7d178 │ │ │ │ │ + blcs 7d170 │ │ │ │ │ ldrb sp, [fp, sl, asr #17] │ │ │ │ │ - strdeq pc, [r2], -r8 │ │ │ │ │ - andeq pc, r2, r4, asr #27 │ │ │ │ │ - muleq r2, r8, sp │ │ │ │ │ + andeq pc, r2, r0, lsl #28 │ │ │ │ │ + andeq pc, r2, ip, asr #27 │ │ │ │ │ + andeq pc, r2, r0, lsr #27 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb82b74 │ │ │ │ │ + bl feb82b6c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 9ef71c │ │ │ │ │ - blmi a17c04 │ │ │ │ │ + bmi 9ef714 │ │ │ │ │ + blmi a17bfc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls pc, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcmi 3, cr11, [r4, #-512]! @ 0xfffffe00 │ │ │ │ │ @ instruction: 0xf04f4607 │ │ │ │ │ @ instruction: 0xf7ff0601 │ │ │ │ │ ldrbtmi pc, [sp], #-3541 @ 0xfffff22b @ │ │ │ │ │ @ instruction: 0xf7d9e001 │ │ │ │ │ - stmdavc fp!, {r2, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavc fp!, {r3, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svcmi 0x004fe8d5 │ │ │ │ │ svcvs 0x0043e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ vmlal.u , d31, d20[0] │ │ │ │ │ stccs 15, cr8, [r0], {91} @ 0x5b │ │ │ │ │ stmiavs fp!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ cdpge 1, 0, cr11, cr1, cr3, {3} │ │ │ │ │ @ instruction: 0x46212278 │ │ │ │ │ @ instruction: 0xf7d94630 │ │ │ │ │ - @ instruction: 0x4623ec90 │ │ │ │ │ + @ instruction: 0x4623ec94 │ │ │ │ │ eorscs r4, r5, #59768832 @ 0x3900000 │ │ │ │ │ @ instruction: 0xf7fca802 │ │ │ │ │ ldmiblt r8, {r0, r1, r4, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrbtmi r4, [fp], #-2832 @ 0xfffff4f0 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ andsvc r8, sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blmi 2be228 │ │ │ │ │ + blmi 2be220 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 805a64 │ │ │ │ │ + blls 805a5c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ ldcllt 0, cr11, [r0, #132]! @ 0x84 │ │ │ │ │ ldrtmi r6, [r1], -r8, lsr #17 │ │ │ │ │ @ instruction: 0xf9d4f001 │ │ │ │ │ strb r6, [r5, ip, rrx]! │ │ │ │ │ - svc 0x0096f7d9 │ │ │ │ │ - ldrdeq ip, [r2], -r8 │ │ │ │ │ + svc 0x009af7d9 │ │ │ │ │ + andeq ip, r2, r0, ror #31 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, r2, lsr #26 │ │ │ │ │ - ldrdeq pc, [r2], -sl │ │ │ │ │ - andeq ip, r2, r4, ror #30 │ │ │ │ │ + andeq pc, r2, sl, lsr #26 │ │ │ │ │ + andeq pc, r2, r2, ror #25 │ │ │ │ │ + andeq ip, r2, ip, ror #30 │ │ │ │ │ stmdavs sl, {r3, r8, r9, fp, lr}^ │ │ │ │ │ svcvs 0x0052447b │ │ │ │ │ addmi r6, sl, #409600 @ 0x64000 │ │ │ │ │ ldmvs r9, {r3, r9, ip, lr, pc} │ │ │ │ │ - bne fe273a44 │ │ │ │ │ + bne fe273a3c │ │ │ │ │ @ instruction: 0x609968da │ │ │ │ │ andeq pc, r0, #-2147483624 @ 0x80000018 │ │ │ │ │ @ instruction: 0x477060da │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - muleq r2, r8, ip │ │ │ │ │ + andeq pc, r2, r0, lsr #25 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb82c5c │ │ │ │ │ + bl feb82c54 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r6, #-960] @ 0xfffffc40 │ │ │ │ │ streq pc, [r1], -pc, asr #32 │ │ │ │ │ @ instruction: 0xf105447d │ │ │ │ │ and r0, r1, r8, lsl r4 │ │ │ │ │ - bl 16e99d8 │ │ │ │ │ - blcs 4b324 │ │ │ │ │ + bl 17e99d0 │ │ │ │ │ + blcs 4b31c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 47790 │ │ │ │ │ + bcs 47788 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ tstlt r8, r8, lsr #16 │ │ │ │ │ @ instruction: 0xffb6f001 │ │ │ │ │ andcs r4, r0, #8, 22 @ 0x2000 │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ │ smlabteq r2, r3, r9, lr │ │ │ │ │ vsra.u32 d6, d10, #1 │ │ │ │ │ ssaxvc r8, sl, fp │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ - andeq pc, r2, r0, ror #24 │ │ │ │ │ - andeq pc, r2, r4, lsr #24 │ │ │ │ │ + andeq pc, r2, r8, ror #24 │ │ │ │ │ + andeq pc, r2, ip, lsr #24 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 15, cr15, cr8, cr12, {6} │ │ │ │ │ adcslt r4, ip, sp, lsr sl │ │ │ │ │ @ instruction: 0xf04f4b3d │ │ │ │ │ ldrbtmi r0, [sl], #-1537 @ 0xfffff9ff │ │ │ │ │ ldrbtmi r4, [sp], #-3388 @ 0xfffff2c4 │ │ │ │ │ @ instruction: 0xf10558d3 │ │ │ │ │ ldmdavs fp, {r3, r4, sl} │ │ │ │ │ @ instruction: 0xf04f933b │ │ │ │ │ and r0, r1, r0, lsl #6 │ │ │ │ │ - bl 669a5c │ │ │ │ │ - blcs 4b3a8 │ │ │ │ │ + bl 769a54 │ │ │ │ │ + blcs 4b3a0 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 47814 │ │ │ │ │ + bcs 4780c │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xb1ac682c │ │ │ │ │ ldrbtmi r4, [fp], #-2862 @ 0xfffff4d2 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ ssaxvc r8, sl, fp │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - bmi af3b34 │ │ │ │ │ + bmi af3b2c │ │ │ │ │ ldrbtmi r4, [sl], #-2855 @ 0xfffff4d9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsr fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorslt sp, ip, r1, asr #2 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ subcs sl, r0, sp, lsl pc │ │ │ │ │ @@ -38730,20 +38728,20 @@ │ │ │ │ │ eorvs r4, r8, r4, lsl #12 │ │ │ │ │ @ instruction: 0xd1b32800 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vrsubhn.i d7, , q12 │ │ │ │ │ @ instruction: 0xf7ff8f5b │ │ │ │ │ strtmi pc, [r0], -r9, asr #30 │ │ │ │ │ @ instruction: 0xf7d9e7b3 │ │ │ │ │ - svclt 0x0000eebe │ │ │ │ │ - andeq ip, r2, sl, ror lr │ │ │ │ │ + svclt 0x0000eec2 │ │ │ │ │ + andeq ip, r2, r2, lsl #29 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq pc, r2, r6, ror #23 │ │ │ │ │ - andeq pc, r2, sl, lsr #23 │ │ │ │ │ - andeq ip, r2, r6, lsr #28 │ │ │ │ │ + andeq pc, r2, lr, ror #23 │ │ │ │ │ + @ instruction: 0x0002fbb2 │ │ │ │ │ + andeq ip, r2, lr, lsr #28 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000a2800 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ @@ -38756,26 +38754,26 @@ │ │ │ │ │ cmple r6, r0, lsl #16 │ │ │ │ │ @ instruction: 0x46204935 │ │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8dfd039 │ │ │ │ │ strtmi r8, [r8], -ip, asr #1 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ - blx 1569c24 │ │ │ │ │ + blx 1569c1c │ │ │ │ │ @ instruction: 0xf10844f8 │ │ │ │ │ and r0, r1, r8, lsl r7 │ │ │ │ │ - b 1d69ba4 │ │ │ │ │ + b 1e69b9c │ │ │ │ │ mulscc r8, r8, r8 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d7 │ │ │ │ │ svcls 0x0042e8c7 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 4f9cc │ │ │ │ │ + blcs 4f9c4 │ │ │ │ │ @ instruction: 0xf8d8d1ec │ │ │ │ │ cmnlt r8, r0 │ │ │ │ │ @ instruction: 0xf0014621 │ │ │ │ │ strmi pc, [r4], -r7, ror #29 │ │ │ │ │ svcvs 0x0041b140 │ │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ │ ldrdcs pc, [ip], -r8 │ │ │ │ │ @@ -38787,65 +38785,65 @@ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ │ ldmdbmi r8, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ │ strtmi r2, [r8], -r1, lsl #4 │ │ │ │ │ @ instruction: 0xf7fc4479 │ │ │ │ │ strcs pc, [r1], -sp, lsr #24 │ │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ │ - bne 170cc90 │ │ │ │ │ + bne 170cc88 │ │ │ │ │ andcc pc, r8, r8, asr #17 │ │ │ │ │ andeq pc, r0, #-2147483624 @ 0x80000018 │ │ │ │ │ andcs pc, ip, r8, asr #17 │ │ │ │ │ @ instruction: 0xf906f003 │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ strcs r2, [r1], -r0, lsl #6 │ │ │ │ │ - ldmib r2, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib r6, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ │ strtmi r4, [r1], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf8c8189b │ │ │ │ │ @ instruction: 0xf8d83008 │ │ │ │ │ strtmi r3, [r8], -ip │ │ │ │ │ @ instruction: 0xf1436762 │ │ │ │ │ @ instruction: 0xf8c80300 │ │ │ │ │ @ instruction: 0xf7fc300c │ │ │ │ │ @ instruction: 0xe7c9f9fd │ │ │ │ │ - muleq r1, r4, r9 │ │ │ │ │ - muleq r2, r4, sl │ │ │ │ │ - andeq pc, r2, r2, asr #20 │ │ │ │ │ - andeq r8, r1, ip, lsl r9 │ │ │ │ │ + muleq r1, ip, r9 │ │ │ │ │ + muleq r2, ip, sl │ │ │ │ │ + andeq pc, r2, sl, asr #20 │ │ │ │ │ + andeq r8, r1, r4, lsr #18 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0060f8cc │ │ │ │ │ adclt r4, r1, lr, lsr sl │ │ │ │ │ stmdbcs r0, {r1, r2, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls pc, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bmi ee015c │ │ │ │ │ + bmi ee0154 │ │ │ │ │ ldrbtmi r4, [sl], #-2872 @ 0xfffff4c8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r1, r4, ror #2 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ @ instruction: 0x460c4d34 │ │ │ │ │ svcge 0x00014606 │ │ │ │ │ @ instruction: 0xf8bef003 │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ ldrbtmi r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ │ - stmib sl, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmib lr, {r0, r3, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ │ tstls lr, #56, 12 @ 0x3800000 │ │ │ │ │ ldmdaeq r8, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf9bcf7fc │ │ │ │ │ @ instruction: 0xf7d9e001 │ │ │ │ │ - @ instruction: 0x7e2be9da │ │ │ │ │ + @ instruction: 0x7e2be9de │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svcmi 0x004fe8d8 │ │ │ │ │ svcls 0x0043e8c8 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ vmlal.u , d31, d20[0] │ │ │ │ │ stccs 15, cr8, [r0], {91} @ 0x5b │ │ │ │ │ @@ -38858,37 +38856,37 @@ │ │ │ │ │ stmdale ip, {r0, r1, r2, r3, r4, r5, fp, sp} │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ @ instruction: 0xf0016820 │ │ │ │ │ stmiavs r3!, {r0, r1, r4, r5, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmiavs r2!, {r1, r2, r3, r4, r8, fp, ip, pc}^ │ │ │ │ │ adcvs r1, r3, fp, asr r8 │ │ │ │ │ andeq pc, r0, #-2147483632 @ 0x80000010 │ │ │ │ │ - blmi 584154 │ │ │ │ │ + blmi 58414c │ │ │ │ │ andcs r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vqshlu.s32 d7, d10, #31 │ │ │ │ │ sbfx r8, fp, #30, #7 │ │ │ │ │ stmdbhi r2, {r0, r2, r4, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0016828 │ │ │ │ │ strtmi pc, [r3], -r1, ror #31 │ │ │ │ │ strbmi r4, [r9], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7d94640 │ │ │ │ │ - strdcc lr, [r1], -lr @ │ │ │ │ │ + andcc lr, r1, r2, lsl #28 │ │ │ │ │ stmdacs r0, {r3, r5, r8, sp, lr} │ │ │ │ │ stmdbmi sl, {r0, r1, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ │ stmdavs r8!, {r1, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf0004479 │ │ │ │ │ strb pc, [ip, sp, lsl #18] @ │ │ │ │ │ - ldc 7, cr15, [ip, #868] @ 0x364 │ │ │ │ │ - andeq ip, r2, ip, lsr ip │ │ │ │ │ + stc 7, cr15, [r0, #868]! @ 0x364 │ │ │ │ │ + andeq ip, r2, r4, asr #24 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r2, sl, lsr #24 │ │ │ │ │ - andeq pc, r2, r2, ror r9 @ │ │ │ │ │ - andeq pc, r2, r4, lsr #18 │ │ │ │ │ - strdeq pc, [r2], -ip │ │ │ │ │ + andeq ip, r2, r2, lsr ip │ │ │ │ │ + andeq pc, r2, sl, ror r9 @ │ │ │ │ │ + andeq pc, r2, ip, lsr #18 │ │ │ │ │ + andeq pc, r2, r4, lsl #18 │ │ │ │ │ @ instruction: 0xfffffc29 │ │ │ │ │ svclt 0x00184291 │ │ │ │ │ eorle r2, r9, r0, lsl #16 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ @@ -38913,15 +38911,15 @@ │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf00041f0 │ │ │ │ │ pop {r0, r1, r3, r4, r9, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf00041f0 │ │ │ │ │ svclt 0x0000b9c9 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb830a8 │ │ │ │ │ + bl feb830a0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf001460e │ │ │ │ │ @ instruction: 0x4605f95d │ │ │ │ │ @ instruction: 0xf0014620 │ │ │ │ │ ldrtmi pc, [r3], -r1, ror #18 @ │ │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ │ @@ -38935,15 +38933,15 @@ │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ addlt r4, r7, fp, asr #26 │ │ │ │ │ stmdbcs r0, {r0, r1, r3, r6, sl, fp, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ stmdbpl ip!, {r0, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ strls r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ - bmi 1220330 │ │ │ │ │ + bmi 1220328 │ │ │ │ │ ldrbtmi r4, [sl], #-2885 @ 0xfffff4bb │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, sp, ror r1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ strmi r4, [pc], -r2, lsl #13 │ │ │ │ │ @@ -38954,48 +38952,48 @@ │ │ │ │ │ ldrbmi sp, [r0], -r7, ror #3 │ │ │ │ │ @ instruction: 0xf0019504 │ │ │ │ │ strmi pc, [r6], -r5, lsr #18 │ │ │ │ │ ssatmi r4, #12, r0, asr #12 │ │ │ │ │ @ instruction: 0xf918f001 │ │ │ │ │ ldrbmi r4, [r0], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf00146b0 │ │ │ │ │ - bge 16a3b8 │ │ │ │ │ - bls 90750 │ │ │ │ │ + bge 16a3b0 │ │ │ │ │ + bls 90748 │ │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ │ strls r4, [r1, -r1, lsl #13] │ │ │ │ │ andls r4, r3, #49283072 @ 0x2f00000 │ │ │ │ │ ldrbmi lr, [r0], -sp │ │ │ │ │ svclt 0x00082f00 │ │ │ │ │ @ instruction: 0xf00146c1 │ │ │ │ │ adcmi pc, r8, #180224 @ 0x2c000 │ │ │ │ │ - bleq a839c │ │ │ │ │ + bleq a8394 │ │ │ │ │ smladcs r1, r8, pc, fp @ │ │ │ │ │ ssatmi sp, #1, sp │ │ │ │ │ ldrbmi r4, [r0], -ip, lsr #12 │ │ │ │ │ @ instruction: 0xf900f001 │ │ │ │ │ adcsle r4, ip, r0, lsr #5 │ │ │ │ │ ldrbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf902f001 │ │ │ │ │ strmi r4, [r5], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf0014650 │ │ │ │ │ vmlals.f16 s30, s2, s2 @ │ │ │ │ │ - blls 3d7a0 │ │ │ │ │ + blls 3d798 │ │ │ │ │ ldrbmi r9, [r0], -r2, lsl #20 │ │ │ │ │ @ instruction: 0x460647b0 │ │ │ │ │ bicsle r2, sl, r0, lsl #16 │ │ │ │ │ svcls 0x0004b9ff │ │ │ │ │ rscle r2, r2, r0, lsl #30 │ │ │ │ │ ldrbmi lr, [r0], -r5, lsr #15 │ │ │ │ │ @ instruction: 0xf8e4f001 │ │ │ │ │ strmi r4, [r7], -sl, lsr #12 │ │ │ │ │ @ instruction: 0x4649465b │ │ │ │ │ @ instruction: 0xf0014650 │ │ │ │ │ - blls 12a38c │ │ │ │ │ - bleq 268018 │ │ │ │ │ - strbmi sp, [pc, #-237] @ 2bee3 │ │ │ │ │ + blls 12a384 │ │ │ │ │ + bleq 268010 │ │ │ │ │ + strbmi sp, [pc, #-237] @ 2bedb │ │ │ │ │ @ instruction: 0x4649d011 │ │ │ │ │ @ instruction: 0xf0014650 │ │ │ │ │ @ instruction: 0x4605f8db │ │ │ │ │ cmnlt lr, ip, asr #12 │ │ │ │ │ svccs 0x00009f04 │ │ │ │ │ ldrtmi sp, [fp], fp, lsl #3 │ │ │ │ │ ldrbmi lr, [r0], -r5, asr #15 │ │ │ │ │ @@ -39004,93 +39002,93 @@ │ │ │ │ │ ldrbmi lr, [r0], -r2, ror #15 │ │ │ │ │ @ instruction: 0xf8baf001 │ │ │ │ │ strb r4, [sp, r5, lsl #12]! │ │ │ │ │ ldrbmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf001462c │ │ │ │ │ strmi pc, [r5], -r3, asr #17 │ │ │ │ │ @ instruction: 0xf7d9e7e8 │ │ │ │ │ - svclt 0x0000ec9a │ │ │ │ │ - andeq ip, r2, r8, ror #20 │ │ │ │ │ + svclt 0x0000ec9e │ │ │ │ │ + andeq ip, r2, r0, ror sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r2, r6, asr sl │ │ │ │ │ + andeq ip, r2, lr, asr sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb83228 │ │ │ │ │ + bl feb83220 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r6, r0, ror #31 │ │ │ │ │ ldrmi r4, [r3], -ip, lsl #12 │ │ │ │ │ strbtmi r4, [sl], -lr, lsl #18 │ │ │ │ │ ldrbtmi r9, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ movwls r4, #11277 @ 0x2c0d │ │ │ │ │ ldrbtmi r4, [ip], #-2829 @ 0xfffff4f3 │ │ │ │ │ ldmdavs fp, {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ │ @ instruction: 0xf7ff0300 │ │ │ │ │ - bmi 2ebd58 │ │ │ │ │ + bmi 2ebd50 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7d9bd10 │ │ │ │ │ - svclt 0x0000ec6c │ │ │ │ │ + svclt 0x0000ec70 │ │ │ │ │ @ instruction: 0xfffffe8f │ │ │ │ │ - andeq ip, r2, r6, lsl r9 │ │ │ │ │ + andeq ip, r2, lr, lsl r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r2, r2, lsl #18 │ │ │ │ │ + andeq ip, r2, sl, lsl #18 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ ldrmi fp, [r8], r3, lsl #1 │ │ │ │ │ strmi r4, [r6], -r4, ror #22 │ │ │ │ │ ldrmi r4, [r2], r9, lsl #13 │ │ │ │ │ movwls r4, #5243 @ 0x147b │ │ │ │ │ @ instruction: 0xf860f001 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf85af001 │ │ │ │ │ svclt 0x00942c04 │ │ │ │ │ strcs r2, [r1, #-1280] @ 0xfffffb00 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ - bleq 681f8 │ │ │ │ │ - bleq a80d4 │ │ │ │ │ + bleq 681f0 │ │ │ │ │ + bleq a80cc │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ streq sp, [r1, lr, lsl #2] │ │ │ │ │ stccs 4, cr13, [r4], {12} │ │ │ │ │ addhi pc, sp, r0, lsl #4 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ addshi pc, sp, r0 │ │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ │ @ instruction: 0xf85cf001 │ │ │ │ │ ands r4, lr, r7, lsl #12 │ │ │ │ │ @ instruction: 0xfff6f7f4 │ │ │ │ │ @ instruction: 0xf7f44621 │ │ │ │ │ @ instruction: 0x4607ffff │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ @ instruction: 0xf0052300 │ │ │ │ │ - blcs 2cd00 │ │ │ │ │ + blcs 2ccf8 │ │ │ │ │ @ instruction: 0xf1b8d175 │ │ │ │ │ @ instruction: 0xf0000f00 │ │ │ │ │ strbmi r8, [r9], -fp, lsl #1 │ │ │ │ │ @ instruction: 0xf0014630 │ │ │ │ │ strtmi pc, [r2], -r5, asr #16 │ │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xffecf7f3 │ │ │ │ │ - bleq 687f8 │ │ │ │ │ + bleq 687f0 │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ @ instruction: 0xf10a0b01 │ │ │ │ │ strmi r3, [r1, #1279]! @ 0x4ff │ │ │ │ │ strbmi fp, [ip], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x464dd239 │ │ │ │ │ stccc 0, cr14, [r1], {2} │ │ │ │ │ eorsle r4, r3, ip, lsr #5 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf82cf001 │ │ │ │ │ @ instruction: 0x4601463a │ │ │ │ │ @ instruction: 0x47c04630 │ │ │ │ │ - ble ffcb614c │ │ │ │ │ + ble ffcb6144 │ │ │ │ │ eorle r4, r7, r5, lsr #5 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf820f001 │ │ │ │ │ strmi r4, [r2], -r9, lsr #12 │ │ │ │ │ ldrtmi r3, [r0], -r1, lsl #10 │ │ │ │ │ @ instruction: 0xf82af001 │ │ │ │ │ smlatble r3, r5, r2, r4 │ │ │ │ │ @@ -39132,25 +39130,25 @@ │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xff42f7ff │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ @ instruction: 0xf7f4d0f3 │ │ │ │ │ ldrtmi pc, [r9], -r7, ror #30 @ │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f54ff0 │ │ │ │ │ - blmi 1da2d0 │ │ │ │ │ + blmi 1da2c8 │ │ │ │ │ @ instruction: 0xf8529a01 │ │ │ │ │ ldrb r8, [sp, -r3] │ │ │ │ │ - bls 7ee2c │ │ │ │ │ + bls 7ee24 │ │ │ │ │ andhi pc, r3, r2, asr r8 @ │ │ │ │ │ svclt 0x0000e76f │ │ │ │ │ - @ instruction: 0x0002c8bc │ │ │ │ │ + andeq ip, r2, r4, asr #17 │ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ │ push {r3, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb8343c │ │ │ │ │ + bl feb83434 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ │ @ instruction: 0x461e4617 │ │ │ │ │ @ instruction: 0xf0004604 │ │ │ │ │ @ instruction: 0xf3c0ff87 │ │ │ │ │ @ instruction: 0xf08c0c80 │ │ │ │ │ adcsmi r0, sp, #256 @ 0x100 │ │ │ │ │ @@ -39196,26 +39194,26 @@ │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ qsub8mi r8, r8, r0 │ │ │ │ │ @ instruction: 0xff2ef000 │ │ │ │ │ movteq pc, #960 @ 0x3c0 @ │ │ │ │ │ movweq pc, #4227 @ 0x1083 @ │ │ │ │ │ svclt 0x0008454e │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ - strbtle r0, [pc], #2010 @ 2c314 │ │ │ │ │ + strbtle r0, [pc], #2010 @ 2c30c │ │ │ │ │ @ instruction: 0xf0004628 │ │ │ │ │ strmi pc, [r0], r5, lsr #30 │ │ │ │ │ strtmi r9, [r8], -r0 │ │ │ │ │ @ instruction: 0xff1ef000 │ │ │ │ │ - bcs 13dc30 │ │ │ │ │ + bcs 13dc28 │ │ │ │ │ svclt 0x00944603 │ │ │ │ │ - bleq 6846c │ │ │ │ │ - bleq a8470 │ │ │ │ │ + bleq 68464 │ │ │ │ │ + bleq a8468 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ @ instruction: 0xf00b2200 │ │ │ │ │ - bcs 2cb44 │ │ │ │ │ + bcs 2cb3c │ │ │ │ │ @ instruction: 0xf010d157 │ │ │ │ │ cmple r5, r2, lsl #16 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ svccs 0x0000d1d2 │ │ │ │ │ ldrtmi sp, [r1], -r3, rrx │ │ │ │ │ movwls r4, #5672 @ 0x1628 │ │ │ │ │ @ instruction: 0xff1af000 │ │ │ │ │ @@ -39233,49 +39231,49 @@ │ │ │ │ │ cdp2 0, 15, cr15, cr14, cr0, {0} │ │ │ │ │ pkhtbmi r4, r3, sl, asr #13 │ │ │ │ │ ldrbmi r4, [r9], -r8, lsr #12 │ │ │ │ │ @ instruction: 0xff00f000 │ │ │ │ │ strmi r4, [r2], -r1, asr #12 │ │ │ │ │ ldrmi r4, [r8, r8, lsr #12]! │ │ │ │ │ ldrbmi r4, [r9], -r3, lsl #12 │ │ │ │ │ - blcs 3dc48 │ │ │ │ │ + blcs 3dc40 │ │ │ │ │ @ instruction: 0xf000da09 │ │ │ │ │ @ instruction: 0x4651fef5 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xff00f000 │ │ │ │ │ mvnle r4, lr, asr r5 │ │ │ │ │ @ instruction: 0x464246b2 │ │ │ │ │ @ instruction: 0x46284651 │ │ │ │ │ cdp2 0, 15, cr15, cr8, cr0, {0} │ │ │ │ │ @ instruction: 0x46284651 │ │ │ │ │ cdp2 0, 14, cr15, cr0, cr0, {0} │ │ │ │ │ strmi r4, [r1, #1667] @ 0x683 │ │ │ │ │ - blls a0b00 │ │ │ │ │ + blls a0af8 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ ldreq sp, [fp, sl, lsl #1] │ │ │ │ │ @ instruction: 0xf7f4d588 │ │ │ │ │ @ instruction: 0x4641fe77 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f44ff0 │ │ │ │ │ movwcs fp, #12095 @ 0x2f3f │ │ │ │ │ @ instruction: 0xf7f49301 │ │ │ │ │ stmdbls r0, {r0, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ mrc2 7, 3, pc, cr6, cr4, {7} │ │ │ │ │ strmi r9, [r0], r1, lsl #22 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ - bleq 68548 │ │ │ │ │ - bleq a843c │ │ │ │ │ + bleq 68540 │ │ │ │ │ + bleq a8434 │ │ │ │ │ @ instruction: 0xf000e79a │ │ │ │ │ strmi pc, [r0], r1, asr #29 │ │ │ │ │ - bmi e6354 │ │ │ │ │ + bmi e634c │ │ │ │ │ ldr r5, [r8, r7, lsr #17] │ │ │ │ │ - andeq ip, r2, r8, ror r6 │ │ │ │ │ + andeq ip, r2, r0, lsl #13 │ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb83630 │ │ │ │ │ + bl feb83628 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf000460e │ │ │ │ │ @ instruction: 0x4605fe99 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ @ instruction: 0x4633fe9d │ │ │ │ │ strtmi r4, [r9], -r2, lsl #12 │ │ │ │ │ @@ -39293,15 +39291,15 @@ │ │ │ │ │ strtmi r9, [r0], -r6 │ │ │ │ │ @ instruction: 0xf000447f │ │ │ │ │ cdpcs 14, 0, cr15, cr4, cr15, {3} │ │ │ │ │ svclt 0x00944631 │ │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ @ instruction: 0xf0062300 │ │ │ │ │ - bllt fe6ed09c │ │ │ │ │ + bllt fe6ed094 │ │ │ │ │ @ instruction: 0xf0104683 │ │ │ │ │ teqle r1, r2, lsl #4 │ │ │ │ │ stmdale r6, {r2, r8, fp, sp} │ │ │ │ │ stmdbeq r8, {r0, r3, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x0659ea5f │ │ │ │ │ andls fp, r2, #24, 30 @ 0x60 │ │ │ │ │ @ instruction: 0x4620d13e │ │ │ │ │ @@ -39309,181 +39307,181 @@ │ │ │ │ │ andls r4, r7, r6, lsl #12 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ cdpcs 14, 0, cr15, cr4, cr15, {2} │ │ │ │ │ svclt 0x00944632 │ │ │ │ │ strcs r2, [r1], -r0, lsl #12 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ @ instruction: 0xf0062300 │ │ │ │ │ - blcs 2d0dc │ │ │ │ │ + blcs 2d0d4 │ │ │ │ │ addhi pc, r5, r0, asr #32 │ │ │ │ │ stceq 0, cr15, [r2], {16} │ │ │ │ │ addhi pc, r1, r0, asr #32 │ │ │ │ │ stmdale r8, {r2, r9, fp, sp} │ │ │ │ │ @ instruction: 0xf1089b08 │ │ │ │ │ ldrbmi r0, [r3, #-3585]! @ 0xfffff1ff │ │ │ │ │ @ instruction: 0xf8cdbf88 │ │ │ │ │ vhadd.s8 d12, d0, d8 │ │ │ │ │ andlt r8, fp, ip, lsl #1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - bleq e8640 │ │ │ │ │ + bleq e8638 │ │ │ │ │ stc2l 7, cr15, [r6, #976]! @ 0x3d0 │ │ │ │ │ @ instruction: 0xf7f49906 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x2600bf14 │ │ │ │ │ streq pc, [r1], -r6 │ │ │ │ │ cdpcs 0, 0, cr9, cr0, cr2, {0} │ │ │ │ │ - blls 260c44 │ │ │ │ │ + blls 260c3c │ │ │ │ │ stmdbeq r8, {r0, r1, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x0659ea5f │ │ │ │ │ mrshi pc, (UNDEF: 14) @ │ │ │ │ │ andeq pc, r2, #11 │ │ │ │ │ ldmpl fp!, {r0, r1, r3, r7, r8, r9, fp, lr}^ │ │ │ │ │ stccs 5, cr9, [r0, #-28] @ 0xffffffe4 │ │ │ │ │ qadd16mi fp, fp, r8 │ │ │ │ │ movwls r9, #5897 @ 0x1709 │ │ │ │ │ - blls 190d58 │ │ │ │ │ - bl 23bd4c │ │ │ │ │ + blls 190d50 │ │ │ │ │ + bl 23bd44 │ │ │ │ │ strtmi r0, [r0], -r6, lsl #14 │ │ │ │ │ - blcs 3de34 │ │ │ │ │ + blcs 3de2c │ │ │ │ │ sbcshi pc, sp, r0 │ │ │ │ │ cdp2 0, 2, cr15, cr0, cr0, {0} │ │ │ │ │ strmi r9, [r1], -r6, lsl #20 │ │ │ │ │ @ instruction: 0xf7f39802 │ │ │ │ │ rsbseq pc, r5, r7, asr #27 │ │ │ │ │ strmi r3, [r9, #1281]! @ 0x501 │ │ │ │ │ ldrtmi sp, [r7], -r6, lsr #18 │ │ │ │ │ - bl 251d80 │ │ │ │ │ + bl 251d78 │ │ │ │ │ strtmi r0, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf1054631 │ │ │ │ │ @ instruction: 0xf0000a01 │ │ │ │ │ ldrbmi pc, [r1, #3597] @ 0xe0d @ │ │ │ │ │ vmax.s8 d4, d16, d3 │ │ │ │ │ @ instruction: 0x46aa80b3 │ │ │ │ │ ldrbmi r9, [r9], -r2, lsl #20 │ │ │ │ │ strtmi r9, [r0], -r1, lsl #22 │ │ │ │ │ @ instruction: 0x46054798 │ │ │ │ │ @ instruction: 0x4620465a │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ vqdmull.s q9, d0, d0 │ │ │ │ │ - b 140c88c │ │ │ │ │ + b 140c884 │ │ │ │ │ @ instruction: 0xf000054a │ │ │ │ │ strcc pc, [r1, #-3591] @ 0xfffff1f9 │ │ │ │ │ strmi r4, [r9, #1623]! @ 0x657 │ │ │ │ │ mcrls 8, 0, sp, cr4, cr13, {6} │ │ │ │ │ streq lr, [sl, -r8, lsl #22] │ │ │ │ │ ldrtmi r9, [r9], -r2, lsl #20 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ mcrcs 13, 0, pc, cr0, cr11, {7} @ │ │ │ │ │ - blls e0cbc │ │ │ │ │ + blls e0cb4 │ │ │ │ │ svcls 0x00099d07 │ │ │ │ │ - blcs 52de4 │ │ │ │ │ + blcs 52ddc │ │ │ │ │ svcge 0x006ff43f │ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ │ @ instruction: 0xf7f4af6c │ │ │ │ │ stmdbls r2, {r0, r1, r3, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ mcr2 7, 2, pc, cr6, cr4, {7} @ │ │ │ │ │ @ instruction: 0xf7f4e765 │ │ │ │ │ stmdbls r7, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldc2l 7, cr15, [lr, #-976]! @ 0xfffffc30 │ │ │ │ │ svclt 0x00142800 │ │ │ │ │ @ instruction: 0xf0062600 │ │ │ │ │ andls r0, r2, r1, lsl #12 │ │ │ │ │ @ instruction: 0xf47f2e00 │ │ │ │ │ - blls 2583f4 │ │ │ │ │ + blls 2583ec │ │ │ │ │ cdpeq 1, 0, cr15, cr1, cr8, {0} │ │ │ │ │ vqrshl.s8 q10, , q0 │ │ │ │ │ @ instruction: 0xf04f80a2 │ │ │ │ │ - blls 22f61c │ │ │ │ │ + blls 22f614 │ │ │ │ │ cdpne 6, 5, cr4, cr14, cr0, {1} │ │ │ │ │ - bl fe9bf360 │ │ │ │ │ + bl fe9bf358 │ │ │ │ │ ldrtmi r0, [r1], -r8, lsl #18 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, r7, fp, ip, lr}^ │ │ │ │ │ stccs 14, cr12, [r0, #-20] @ 0xffffffec │ │ │ │ │ ldrmi fp, [sp], -r8, lsl #30 │ │ │ │ │ - blls 191a34 │ │ │ │ │ + blls 191a2c │ │ │ │ │ suble r2, r7, r0, lsl #22 │ │ │ │ │ ldc2 0, cr15, [r0] │ │ │ │ │ strmi r9, [r1], -r7, lsl #20 │ │ │ │ │ @ instruction: 0xf7f39802 │ │ │ │ │ @ instruction: 0x4641fd57 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ ldrtmi pc, [r1], -r7, lsr #27 @ │ │ │ │ │ strtmi r4, [r0], -r2, lsl #12 │ │ │ │ │ ldc2 0, cr15, [r2] │ │ │ │ │ svceq 0x0001f1b9 │ │ │ │ │ smlsdxcs r0, r4, r9, sp │ │ │ │ │ strls r2, [r4], -r1, lsl #10 │ │ │ │ │ streq lr, [r5], -r8, lsl #22 │ │ │ │ │ ldrtmi r4, [r1], -r0, lsr #12 │ │ │ │ │ - beq a8a80 │ │ │ │ │ + beq a8a78 │ │ │ │ │ ldc2 0, cr15, [r4] │ │ │ │ │ strmi r4, [r3], sl, asr #11 │ │ │ │ │ strtmi sp, [sl], sl, lsr #6 │ │ │ │ │ ldrbmi r9, [r9], -r2, lsl #20 │ │ │ │ │ strtmi r9, [r0], -r1, lsl #22 │ │ │ │ │ @ instruction: 0x46054798 │ │ │ │ │ @ instruction: 0x4620465a │ │ │ │ │ tsteq r7, r8, lsl #22 │ │ │ │ │ - blle 1177a90 │ │ │ │ │ + blle 1177a88 │ │ │ │ │ strbeq lr, [sl, #-2639] @ 0xfffff5b1 │ │ │ │ │ ldc2 0, cr15, [r0] │ │ │ │ │ ldrbmi r3, [r7], -r1, lsl #10 │ │ │ │ │ bicsle r4, pc, #322961408 @ 0x13400000 │ │ │ │ │ - bl 253eb4 │ │ │ │ │ - bls acad0 │ │ │ │ │ + bl 253eac │ │ │ │ │ + bls acac8 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ - blls 1ebcc4 │ │ │ │ │ + blls 1ebcbc │ │ │ │ │ ldmibcc pc!, {r0, r3, r8, ip, sp, lr, pc}^ @ │ │ │ │ │ eorsle r4, r3, #805306379 @ 0x3000000b │ │ │ │ │ vmlacc.f64 d9, d1, d5 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ @ instruction: 0xd1b72b00 │ │ │ │ │ stc2l 0, cr15, [r8, #-0] │ │ │ │ │ ldr r9, [sl, r2]! │ │ │ │ │ @ instruction: 0x46201c71 │ │ │ │ │ stc2l 0, cr15, [r2, #-0] │ │ │ │ │ @ instruction: 0x46024659 │ │ │ │ │ - blls 906e8 │ │ │ │ │ + blls 906e0 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ stmdacs r0, {r0, r1, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0x4693bfb8 │ │ │ │ │ strb sp, [r5, r5, asr #21] │ │ │ │ │ @ instruction: 0x46201c71 │ │ │ │ │ ldc2l 0, cr15, [r2, #-0] │ │ │ │ │ @ instruction: 0x46024659 │ │ │ │ │ - blls 90708 │ │ │ │ │ + blls 90700 │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ stmdacs r0, {r0, r1, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0x4693bfb8 │ │ │ │ │ svcge 0x003df6bf │ │ │ │ │ @ instruction: 0xf000e73c │ │ │ │ │ andls pc, r2, r3, asr #26 │ │ │ │ │ cdpls 7, 0, cr14, cr4, cr5, {1} │ │ │ │ │ strb r4, [sp, -pc, lsl #12] │ │ │ │ │ strb r9, [r2, r4, lsl #28] │ │ │ │ │ @ instruction: 0xf8dd9b02 │ │ │ │ │ - blcs 5c778 │ │ │ │ │ + blcs 5c770 │ │ │ │ │ mcrge 4, 7, pc, cr7, cr15, {1} @ │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ mcrge 4, 7, pc, cr3, cr15, {1} @ │ │ │ │ │ stc2l 7, cr15, [lr], {244} @ 0xf4 │ │ │ │ │ andlt r9, fp, r2, lsl #18 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ ldclt 7, cr15, [r6, #976] @ 0x3d0 │ │ │ │ │ str r4, [lr, r1, asr #12]! │ │ │ │ │ - blcs 53354 │ │ │ │ │ + blcs 5334c │ │ │ │ │ svcge 0x0045f47f │ │ │ │ │ - blls e6210 │ │ │ │ │ + blls e6208 │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ svclt 0x0000e6cf │ │ │ │ │ - ldrdeq ip, [r2], -ip @ │ │ │ │ │ + andeq ip, r2, r4, ror #9 │ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ │ push {r3, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb83970 │ │ │ │ │ + bl feb83968 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [sp], -r8, ror #31 │ │ │ │ │ @ instruction: 0x461e4617 │ │ │ │ │ @ instruction: 0xf0004604 │ │ │ │ │ vqdmulh.s , q8, d1[7] │ │ │ │ │ @ instruction: 0xf08c0c80 │ │ │ │ │ adcsmi r0, sp, #256 @ 0x100 │ │ │ │ │ @@ -39513,23 +39511,23 @@ │ │ │ │ │ andle r0, r1, r1, lsl #30 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0x463a4633 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svclt 0x0000e62a │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb83a08 │ │ │ │ │ + bl feb83a00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addsmi r0, r1, #232, 30 @ 0x3a0 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0x460cd01d │ │ │ │ │ @ instruction: 0x46074615 │ │ │ │ │ ldc2 0, cr15, [lr], {0} │ │ │ │ │ @ instruction: 0x0604f010 │ │ │ │ │ - blne bdc488 │ │ │ │ │ + blne bdc480 │ │ │ │ │ bfieq sp, r1, #2, #1 │ │ │ │ │ usada8eq r3, r4, r4, sp │ │ │ │ │ ldrtmi sp, [r8], -pc, lsl #10 │ │ │ │ │ ldc2 0, cr15, [ip], {0} │ │ │ │ │ andsle r4, fp, r0, lsr #5 │ │ │ │ │ strtmi r2, [r9], -r0, lsl #12 │ │ │ │ │ @ instruction: 0xf0004638 │ │ │ │ │ @@ -39555,41 +39553,41 @@ │ │ │ │ │ ldrb sp, [r4, r7, ror #3]! │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ - blcs 5c510 │ │ │ │ │ + blcs 5c508 │ │ │ │ │ ldrmi sp, [r8], r6, lsr #32 │ │ │ │ │ ldrmi r4, [r5], -lr, lsl #12 │ │ │ │ │ mrrc2 0, 0, pc, r0, cr0 @ │ │ │ │ │ - ldrle r0, [pc, #-1859] @ 2c17d │ │ │ │ │ + ldrle r0, [pc, #-1859] @ 2c175 │ │ │ │ │ andsle r4, sp, lr, lsr #5 │ │ │ │ │ streq lr, [r5], #-2822 @ 0xfffff4fa │ │ │ │ │ ldrbeq lr, [r4], #-2639 @ 0xfffff5b1 │ │ │ │ │ ands sp, r7, r5, lsl #6 │ │ │ │ │ adcmi r1, lr, #116, 18 @ 0x1d0000 │ │ │ │ │ ldrbeq lr, [r4], #-2639 @ 0xfffff5b1 │ │ │ │ │ @ instruction: 0x4621d212 │ │ │ │ │ @ instruction: 0xf0004638 │ │ │ │ │ @ instruction: 0x464afc5b │ │ │ │ │ ldrtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ stmdacs r0, {r6, r7, r8, r9, sl, lr} │ │ │ │ │ strtmi fp, [r5], -r8, asr #31 │ │ │ │ │ andle sp, sl, lr, ror #25 │ │ │ │ │ ldmdbne r4!, {r1, r2, r5, r6, sl, fp, ip}^ │ │ │ │ │ - b 13fd3b4 │ │ │ │ │ + b 13fd3ac │ │ │ │ │ mvnle r0, #84, 8 @ 0x54000000 │ │ │ │ │ pop {r3, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf00043f8 │ │ │ │ │ @ instruction: 0x4620bc3b │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb83b18 │ │ │ │ │ + bl feb83b10 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf0004615 │ │ │ │ │ strmi pc, [r6], -r3, lsr #24 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ ldrtmi pc, [fp], -r7, lsr #24 @ │ │ │ │ │ @@ -39620,26 +39618,26 @@ │ │ │ │ │ stmiavs r0, {r1, lr, pc}^ │ │ │ │ │ tsteq ip, r1, lsl #22 @ │ │ │ │ │ andseq pc, ip, r3, lsl #2 │ │ │ │ │ @ instruction: 0x47186c5b │ │ │ │ │ andscc r4, ip, r3, lsl #12 │ │ │ │ │ @ instruction: 0x47186adb │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb83bb4 │ │ │ │ │ + bl feb83bac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blvs fe0f097c │ │ │ │ │ + blvs fe0f0974 │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ stchi 1, cr11, [r1], {51} @ 0x33 │ │ │ │ │ @ instruction: 0xf850301c │ │ │ │ │ - blx 177a0e │ │ │ │ │ + blx 177a06 │ │ │ │ │ ldrmi r2, [r8, r1, lsl #2] │ │ │ │ │ vnmlsne.f16 s13, s6, s5 @ │ │ │ │ │ movwle r4, #4765 @ 0x129d │ │ │ │ │ ldclt 1, cr6, [r8, #-140]! @ 0xffffff74 │ │ │ │ │ - blne 14cfa6c │ │ │ │ │ + blne 14cfa64 │ │ │ │ │ stmiavs r1!, {r0, r9, fp, ip, sp}^ │ │ │ │ │ @ instruction: 0xf005fb03 │ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ │ strmi r4, [r8], #-1027 @ 0xfffffbfd │ │ │ │ │ @ instruction: 0xf7f34419 │ │ │ │ │ stmdbvs r3!, {r0, r2, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x61233b01 │ │ │ │ │ @@ -39652,25 +39650,25 @@ │ │ │ │ │ ldrblt r5, [r8, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ stm r4, {r0, r1, r2, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf8bd000e │ │ │ │ │ svccs 0x00007020 │ │ │ │ │ addhi pc, r9, r0 │ │ │ │ │ - blcs 53664 │ │ │ │ │ + blcs 5365c │ │ │ │ │ addhi pc, r5, r0 │ │ │ │ │ - blcs 53678 │ │ │ │ │ + blcs 53670 │ │ │ │ │ addhi pc, r1, r0 │ │ │ │ │ - blcs 53684 │ │ │ │ │ - blls 520c3c │ │ │ │ │ + blcs 5367c │ │ │ │ │ + blls 520c34 │ │ │ │ │ rsbsle r2, sl, r0, lsl #22 │ │ │ │ │ - blcs 536a0 │ │ │ │ │ + blcs 53698 │ │ │ │ │ @ instruction: 0x4606d077 │ │ │ │ │ teqle fp, r0, lsl #16 │ │ │ │ │ - blx f6aa2e │ │ │ │ │ + blx f6aa26 │ │ │ │ │ @ instruction: 0xf7f42158 │ │ │ │ │ strmi pc, [r5], -fp, lsl #23 │ │ │ │ │ rsble r2, ip, r0, lsl #16 │ │ │ │ │ orrcs r4, r0, #174063616 @ 0xa600000 │ │ │ │ │ movwcc lr, #22981 @ 0x59c5 │ │ │ │ │ ldreq pc, [ip], #-261 @ 0xfffffefb │ │ │ │ │ @ instruction: 0x612e46a4 │ │ │ │ │ @@ -39690,17 +39688,17 @@ │ │ │ │ │ eorvc r0, fp, pc, lsl #6 │ │ │ │ │ movwcs fp, #12036 @ 0x2f04 │ │ │ │ │ @ instruction: 0xf7f4706b │ │ │ │ │ stmibvs r9!, {r0, r2, r3, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7f4463a │ │ │ │ │ rscvs pc, r8, r5, ror fp @ │ │ │ │ │ teqle sp, r0, lsl #16 │ │ │ │ │ - bllt d07d78 │ │ │ │ │ + bllt d07d70 │ │ │ │ │ eors r6, r1, fp, lsr #2 │ │ │ │ │ - blx 6aaa6 │ │ │ │ │ + blx 6aa9e │ │ │ │ │ @ instruction: 0xf7f42158 │ │ │ │ │ strmi pc, [r5], -pc, asr #22 │ │ │ │ │ strtmi fp, [r6], r8, lsl #7 │ │ │ │ │ strvs lr, [r5], -r0, asr #19 │ │ │ │ │ @ instruction: 0xf1002300 │ │ │ │ │ tstvs r3, ip, lsl r4 │ │ │ │ │ ldm lr!, {r2, r5, r7, r9, sl, lr} │ │ │ │ │ @@ -39716,37 +39714,37 @@ │ │ │ │ │ stmiavs r8!, {r0, r1, r3, r5, r7, sl, fp, sp, lr}^ │ │ │ │ │ strmi fp, [r1], -r3, lsr #2 │ │ │ │ │ strtmi r6, [r0], -sl, lsr #18 │ │ │ │ │ stmiavs r8!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x612b2300 │ │ │ │ │ @ instruction: 0xf7f4b120 │ │ │ │ │ stmiavs r9!, {r0, r1, r4, r6, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ - blx fe7eab06 │ │ │ │ │ + blx fe7eaafe │ │ │ │ │ rscvs r2, fp, r0, lsl #6 │ │ │ │ │ - blx ff36ab0c │ │ │ │ │ + blx ff36ab04 │ │ │ │ │ @ instruction: 0xf7f44629 │ │ │ │ │ strcs pc, [r0, #-2967] @ 0xfffff469 │ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ │ strdlt r4, [r4], -r8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq ip, r2, ip, ror #11 │ │ │ │ │ + strdeq ip, [r2], -r4 │ │ │ │ │ ldrlt fp, [r0, #-504] @ 0xfffffe08 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [r4], -r3, lsl #25 │ │ │ │ │ ldmib r0, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ andscc r1, ip, r3, lsl #4 │ │ │ │ │ stmiavs r3!, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x61222200 │ │ │ │ │ @ instruction: 0xf7f4b123 │ │ │ │ │ stmiavs r1!, {r0, r1, r3, r5, r7, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ - blx 1deab56 │ │ │ │ │ + blx 1deab4e │ │ │ │ │ rscvs r2, r3, r0, lsl #6 │ │ │ │ │ - blx fe96ab5c │ │ │ │ │ + blx fe96ab54 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f44010 │ │ │ │ │ ldrbmi fp, [r0, -sp, ror #22]! │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @@ -39755,75 +39753,75 @@ │ │ │ │ │ andscc r1, ip, r3, lsl #4 │ │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ │ ldclt 1, cr6, [r0, #-140] @ 0xffffff74 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmiavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb83dd0 │ │ │ │ │ + bl feb83dc8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - blx ff2e8bdc │ │ │ │ │ + blx ff2e8bd4 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blt ff668be8 │ │ │ │ │ + blt ff668be0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb83df0 │ │ │ │ │ + bl feb83de8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - blx fefe8bfc │ │ │ │ │ + blx fefe8bf4 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blt ff268c08 │ │ │ │ │ + blt ff268c00 │ │ │ │ │ stmdbvs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbvs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmibvs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb83e2c │ │ │ │ │ + bl feb83e24 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbvs r2, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ strmi r4, [r4], -lr, lsl #12 │ │ │ │ │ stmdble r9, {r1, r3, r7, r9, lr} │ │ │ │ │ teqlt fp, r3, lsl #25 │ │ │ │ │ - bne 14cfc44 │ │ │ │ │ - blx 1c6fce │ │ │ │ │ + bne 14cfc3c │ │ │ │ │ + blx 1c6fc6 │ │ │ │ │ @ instruction: 0xf1041100 │ │ │ │ │ @ instruction: 0x4798001c │ │ │ │ │ adcsmi r6, r3, #2670592 @ 0x28c000 │ │ │ │ │ stmdbvs r3!, {r0, r1, r2, r3, r4, r9, ip, lr, pc}^ │ │ │ │ │ ldrmi r1, [sp], #-3317 @ 0xfffff30b │ │ │ │ │ streq pc, [r3, #-37] @ 0xffffffdb │ │ │ │ │ svccc 0x0080f5b5 │ │ │ │ │ @ instruction: 0xf7f4d21a │ │ │ │ │ @ instruction: 0x8c22fa35 │ │ │ │ │ - blx 186ff6 │ │ │ │ │ + blx 186fee │ │ │ │ │ @ instruction: 0xf7f4f202 │ │ │ │ │ strhtvs pc, [r0], #161 @ 0xa1 @ │ │ │ │ │ @ instruction: 0xf010b180 │ │ │ │ │ tstle sp, r3, lsl #2 │ │ │ │ │ @ instruction: 0x8c2369a2 │ │ │ │ │ - bne feac7124 │ │ │ │ │ + bne feac711c │ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ │ andeq pc, r3, r7, lsl #22 │ │ │ │ │ @ instruction: 0xf9d0f7f3 │ │ │ │ │ andcs r6, r1, r5, lsr #3 │ │ │ │ │ ldcllt 1, cr6, [r8, #152]! @ 0x98 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, lr, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb83eb4 │ │ │ │ │ + bl feb83eac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blhi fe0b0c7c │ │ │ │ │ - blhi fe2fe4d0 │ │ │ │ │ + blhi fe0b0c74 │ │ │ │ │ + blhi fe2fe4c8 │ │ │ │ │ addsmi r4, sl, #13631488 @ 0xd00000 │ │ │ │ │ ldclt 0, cr13, [r8, #-0] │ │ │ │ │ stchi 12, cr8, [fp], {2} │ │ │ │ │ @ instruction: 0xd1fa429a │ │ │ │ │ stmdahi fp, {r1, r6, fp, pc}^ │ │ │ │ │ @ instruction: 0xd1f6429a │ │ │ │ │ bicslt r6, r1, r9, lsl #18 │ │ │ │ │ @@ -39843,15 +39841,15 @@ │ │ │ │ │ stcvs 7, cr14, [r3], {231} @ 0xe7 │ │ │ │ │ ldmib r0, {r0, r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ andscc r1, ip, r3, lsl #4 │ │ │ │ │ movwcs r4, #1944 @ 0x798 │ │ │ │ │ ldclt 1, cr6, [r8, #-140]! @ 0xffffff74 │ │ │ │ │ push {r7, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb83f30 │ │ │ │ │ + bl feb83f28 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmiavs r3, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ tstlt fp, #4, 12 @ 0x400000 │ │ │ │ │ movwlt r8, #48131 @ 0xbc03 │ │ │ │ │ strmi r6, [lr], -r7, lsl #18 │ │ │ │ │ tstle sp, #-268435448 @ 0xf0000008 │ │ │ │ │ @ instruction: 0x46151c79 │ │ │ │ │ @@ -39868,38 +39866,38 @@ │ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ │ tstcc r1, r6, lsl #22 @ │ │ │ │ │ pop {r0, r1, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ │ @ instruction: 0x471841f0 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb83f94 │ │ │ │ │ + bl feb83f8c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf0004615 │ │ │ │ │ @ instruction: 0x462af9f7 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ svclt 0x0000e7ba │ │ │ │ │ tstcs r0, sl, lsl #12 │ │ │ │ │ svclt 0x0000e7b6 │ │ │ │ │ strmi r4, [r1], -sl, lsl #12 │ │ │ │ │ stmdbvs r1, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x0000e7b0 │ │ │ │ │ push {r3, r4, r5, r7, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb83fd0 │ │ │ │ │ + bl feb83fc8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [sp], -r8, ror #31 │ │ │ │ │ strmi r6, [r4], -r3, asr #17 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ eorle r2, r6, r0, lsl #22 │ │ │ │ │ @ instruction: 0x8010f8d0 │ │ │ │ │ strmi r4, [r8, #1551] @ 0x60f │ │ │ │ │ - bl 261a74 │ │ │ │ │ + bl 261a6c │ │ │ │ │ ldrmi r0, [r6], -r5, lsl #2 │ │ │ │ │ @ instruction: 0xff14f7ff │ │ │ │ │ ldrmi fp, [r8, #472]! @ 0x1d8 │ │ │ │ │ stchi 0, cr13, [r3], #-48 @ 0xffffffd0 │ │ │ │ │ andeq lr, r7, #168, 22 @ 0x2a000 │ │ │ │ │ stmibne r8!, {r0, r5, r6, r7, fp, sp, lr}^ │ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ │ @@ -39911,15 +39909,15 @@ │ │ │ │ │ tstne r0, r7, lsl #22 @ │ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ │ strtmi r6, [r4], r4, ror #25 │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ pop {r5, r6, r8, r9, sl, lr} │ │ │ │ │ @ instruction: 0x477081f0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb84040 │ │ │ │ │ + bl feb84038 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0x461e4615 │ │ │ │ │ @ instruction: 0xf9a0f000 │ │ │ │ │ @ instruction: 0x46014633 │ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ @@ -39931,19 +39929,19 @@ │ │ │ │ │ strbtmi r6, [r2], -r1, lsl #18 │ │ │ │ │ svclt 0x0000e7a6 │ │ │ │ │ @ instruction: 0x4603b198 │ │ │ │ │ orrlt r6, r0, r0, asr #17 │ │ │ │ │ ldmdbvs ip, {r4, sl, ip, sp, pc} │ │ │ │ │ movwle r4, #37516 @ 0x928c │ │ │ │ │ strhtgt pc, [r0], -r3 @ │ │ │ │ │ - blmi 16b004 │ │ │ │ │ + blmi 16affc │ │ │ │ │ tsteq ip, r1, lsl #22 @ │ │ │ │ │ andseq pc, ip, r3, lsl #2 │ │ │ │ │ @ instruction: 0x47186c1b │ │ │ │ │ - blmi 16b014 │ │ │ │ │ + blmi 16b00c │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ @ instruction: 0xb120460a │ │ │ │ │ tstlt r1, r1, asr #17 │ │ │ │ │ andscc r6, ip, r3, lsl #24 │ │ │ │ │ @ instruction: 0x47704718 │ │ │ │ │ strmi r4, [r3], -sl, lsl #12 │ │ │ │ │ stmdbvs r0, {r3, r8, ip, sp, pc} │ │ │ │ │ @@ -39956,21 +39954,21 @@ │ │ │ │ │ @ instruction: 0x47186c1b │ │ │ │ │ ldrtlt fp, [r0], #-776 @ 0xfffffcf8 │ │ │ │ │ stmiavs r5, {r2, r7, r9, sl, lr}^ │ │ │ │ │ stmdbvs r4, {r0, r2, r5, r6, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf084fab4 │ │ │ │ │ addmi r0, ip, #64, 18 @ 0x100000 │ │ │ │ │ @ instruction: 0xf040bf38 │ │ │ │ │ - blcs 2cef8 │ │ │ │ │ + blcs 2cef0 │ │ │ │ │ @ instruction: 0xf040bf08 │ │ │ │ │ tstlt r8, r1 │ │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ │ addmi r1, r4, #200, 16 @ 0xc80000 │ │ │ │ │ strhteq pc, [r0], -ip @ │ │ │ │ │ - bne 191cbec │ │ │ │ │ + bne 191cbe4 │ │ │ │ │ ldrsbmi pc, [r0], #-140 @ 0xffffff74 @ │ │ │ │ │ tstpl r0, r1, lsl #22 @ │ │ │ │ │ andseq pc, ip, ip, lsl #2 │ │ │ │ │ ldclt 6, cr4, [r0], #-656 @ 0xfffffd70 │ │ │ │ │ ldrbmi r4, [r0, -r0, ror #14]! │ │ │ │ │ strmi fp, [r4], r0, asr #2 │ │ │ │ │ smlawtlt r8, r0, r8, r6 │ │ │ │ │ @@ -39979,19 +39977,19 @@ │ │ │ │ │ tstle r0, r0, lsl #20 │ │ │ │ │ ldrlt r4, [r0], #-1904 @ 0xfffff890 │ │ │ │ │ @ instruction: 0xf8dc4293 │ │ │ │ │ svclt 0x00284050 │ │ │ │ │ @ instruction: 0x460a4613 │ │ │ │ │ @ instruction: 0xf10c4601 │ │ │ │ │ ssatmi r0, #5, ip │ │ │ │ │ - blmi 16b0c4 │ │ │ │ │ + blmi 16b0bc │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ stmdbvs r3, {r6, r8, ip, sp, pc} │ │ │ │ │ - bcs 3e96c │ │ │ │ │ - blcs 5cbc0 │ │ │ │ │ + bcs 3e964 │ │ │ │ │ + blcs 5cbb8 │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ mrsle r2, (UNDEF: 0) │ │ │ │ │ ldrlt r4, [r0], #-1904 @ 0xfffff890 │ │ │ │ │ @ instruction: 0xf8dc4293 │ │ │ │ │ ldmdale r1, {r2, r3, lr} │ │ │ │ │ svclt 0x0028429a │ │ │ │ │ orrlt r4, r4, sl, lsl r6 │ │ │ │ │ @@ -40009,105 +40007,105 @@ │ │ │ │ │ stmdble r0, {r0, r1, r3, r7, r9, lr} │ │ │ │ │ @ instruction: 0x4770e4fe │ │ │ │ │ ldrlt fp, [r0, #-768] @ 0xfffffd00 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [r4], -r3, lsl #18 │ │ │ │ │ - blvs fe0d94f4 │ │ │ │ │ + blvs fe0d94ec │ │ │ │ │ stmiavs r1, {r1, r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0x4790301c │ │ │ │ │ - blcs 87460 │ │ │ │ │ - blcc a13e0 │ │ │ │ │ + blcs 87458 │ │ │ │ │ + blcc a13d8 │ │ │ │ │ ldclt 1, cr6, [r0, #-140] @ 0xffffff74 │ │ │ │ │ - blcc 90068 │ │ │ │ │ + blcc 90060 │ │ │ │ │ stmne r1, {r5, r6, r7, fp, sp, lr} │ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ │ @ instruction: 0xf872f7f3 │ │ │ │ │ - blcc 8747c │ │ │ │ │ + blcc 87474 │ │ │ │ │ ldrb r6, [r2, r3, lsr #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [r4], -r3, lsl #18 │ │ │ │ │ - blvs fe0d959c │ │ │ │ │ + blvs fe0d9594 │ │ │ │ │ stchi 1, cr11, [r0], {66} @ 0x42 │ │ │ │ │ stmiavs r1!, {r0, r8, r9, fp, ip, sp}^ │ │ │ │ │ tstne r0, r3, lsl #22 @ │ │ │ │ │ andseq pc, ip, r4, lsl #2 │ │ │ │ │ stmdbvs r3!, {r4, r7, r8, r9, sl, lr} │ │ │ │ │ @ instruction: 0x61233b01 │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ push {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb84244 │ │ │ │ │ + bl feb8423c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ │ strmi r6, [r4], -r2, lsl #18 │ │ │ │ │ addmi r4, sl, #14680064 @ 0xe00000 │ │ │ │ │ @ instruction: 0xf8d0d929 │ │ │ │ │ stmiblt r9, {r3, r6, pc} │ │ │ │ │ stmdble r7!, {r1, r3, r5, r7, r9, lr} │ │ │ │ │ @ instruction: 0xf1b81b57 │ │ │ │ │ tstle r3, r0, lsl #30 │ │ │ │ │ stmiavs r1!, {r0, r1, r5, sl, fp, pc}^ │ │ │ │ │ vqdmulh.s d15, d3, d7 │ │ │ │ │ - blx 1b3652 │ │ │ │ │ - blx f1086 │ │ │ │ │ + blx 1b364a │ │ │ │ │ + blx f107e │ │ │ │ │ @ instruction: 0xf7f31107 │ │ │ │ │ ands pc, r1, r9, lsr #16 │ │ │ │ │ addmi r1, sl, #6881280 @ 0x690000 │ │ │ │ │ @ instruction: 0xf1b8d21d │ │ │ │ │ andle r0, sp, r0, lsl #30 │ │ │ │ │ @ instruction: 0x461f1b95 │ │ │ │ │ strtmi r8, [sl], -r1, lsr #24 │ │ │ │ │ @ instruction: 0xf10468e3 │ │ │ │ │ - blx 1ad10e │ │ │ │ │ + blx 1ad106 │ │ │ │ │ strbmi r3, [r0, r1, lsl #2] │ │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ │ - blne 1dc7540 │ │ │ │ │ + blne 1dc7538 │ │ │ │ │ pop {r1, r2, r5, r8, sp, lr} │ │ │ │ │ @ instruction: 0x477081f0 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ stmiavs r1, {r1, ip, lr, pc}^ │ │ │ │ │ bfimi r3, ip, #0, #1 │ │ │ │ │ @ instruction: 0x61232300 │ │ │ │ │ - bne 1627090 │ │ │ │ │ + bne 1627088 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ strb sp, [r9, r2, ror #3]! │ │ │ │ │ @ instruction: 0xb12b461a │ │ │ │ │ addsmi r6, r9, #49152 @ 0xc000 │ │ │ │ │ tstcc r1, r4, lsl pc │ │ │ │ │ str r2, [r7, r0, lsl #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ strmi r2, [sl], -r0, lsl #16 │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ andsle r2, r6, r0, lsl #2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb842f8 │ │ │ │ │ + bl feb842f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbvs r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ addsmi r4, r3, #4, 12 @ 0x400000 │ │ │ │ │ pop {r1, r8, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0xe78f4038 │ │ │ │ │ tstlt sp, r5, lsl #25 │ │ │ │ │ ldrmi r6, [sl], -r1, asr #17 │ │ │ │ │ @ instruction: 0x47a8301c │ │ │ │ │ @ instruction: 0x61232300 │ │ │ │ │ @ instruction: 0x4770bd38 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r8, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb84330 │ │ │ │ │ + bl feb84328 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbvs r3, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ addmi r4, fp, #4, 12 @ 0x400000 │ │ │ │ │ strmi sp, [sl], -r4, lsl #18 │ │ │ │ │ pop {r0, r3, r4, r6, r9, fp, ip} │ │ │ │ │ @ instruction: 0xe7714038 │ │ │ │ │ tstlt sp, r5, lsl #25 │ │ │ │ │ @@ -40128,26 +40126,26 @@ │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ ldmdbvs fp, {r0, r1, r7, fp, sp, lr} │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ ldmdbvs fp, {r0, r1, r7, fp, sp, lr}^ │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ ldmibvs fp, {r0, r1, r7, fp, sp, lr} │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ - bvs 17073b0 │ │ │ │ │ + bvs 17073a8 │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ stmvs r4, {r4, sl, ip, sp, pc} │ │ │ │ │ strtmi r6, [r4], r4, lsr #21 │ │ │ │ │ - blmi 16b328 │ │ │ │ │ + blmi 16b320 │ │ │ │ │ svclt 0x00004760 │ │ │ │ │ - bvs 7073c8 │ │ │ │ │ + bvs 7073c0 │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ ldmibvs fp, {r0, r1, r7, fp, sp, lr}^ │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb843d0 │ │ │ │ │ + bl feb843c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ @ instruction: 0xb1004798 │ │ │ │ │ stclt 8, cr6, [r8, #-0] │ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -40159,61 +40157,61 @@ │ │ │ │ │ stmdavs r0, {r2, r3, r4, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf04f902b │ │ │ │ │ strtmi r0, [r0], -r0 │ │ │ │ │ andeq lr, lr, r6, lsl #17 │ │ │ │ │ @ instruction: 0xf82cf001 │ │ │ │ │ stcge 6, cr4, [ip], {164} @ 0xa4 │ │ │ │ │ ldm ip!, {r1, r2, r3, r5, r6, r7, r9, sl, lr} │ │ │ │ │ - strgt r0, [pc], #-15 @ 2d220 │ │ │ │ │ + strgt r0, [pc], #-15 @ 2d218 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc], #-15 @ 2d22c │ │ │ │ │ + strgt r0, [pc], #-15 @ 2d224 │ │ │ │ │ muleq r7, ip, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ stmia lr!, {r0, r1, r2, r3, r8, sl, fp, lr, pc} │ │ │ │ │ - stcgt 0, cr0, [pc, #-60] @ 2d200 │ │ │ │ │ + stcgt 0, cr0, [pc, #-60] @ 2d1f8 │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ muleq pc, r5, r8 @ │ │ │ │ │ andeq lr, pc, lr, lsl #17 │ │ │ │ │ ldm r6, {r3, r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf000000e │ │ │ │ │ strmi pc, [r4], sp, ror #21 │ │ │ │ │ cdpmi 1, 1, cr11, cr8, cr8, {6} │ │ │ │ │ ldrd pc, [r0], #-143 @ 0xffffff71 @ │ │ │ │ │ stmvs r7, {r1, r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ ldmibvs r3!, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ andle r4, fp, r3, ror r5 │ │ │ │ │ @ instruction: 0x4634463d │ │ │ │ │ - strgt ip, [pc], #-3343 @ 2d270 │ │ │ │ │ - strgt ip, [pc], #-3343 @ 2d274 │ │ │ │ │ + strgt ip, [pc], #-3343 @ 2d268 │ │ │ │ │ + strgt ip, [pc], #-3343 @ 2d26c │ │ │ │ │ ands pc, r8, r6, asr #17 │ │ │ │ │ muleq r7, r5, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ ldmibvs sl!, {r0, r1, r2, r3, r8, r9, fp, lr} │ │ │ │ │ stmib ip, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bmi 3b5e90 │ │ │ │ │ + bmi 3b5e88 │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strbtmi sp, [r0], -r5, lsl #2 │ │ │ │ │ pop {r0, r2, r3, r5, ip, sp, pc} │ │ │ │ │ strdlt r4, [r4], -r0 │ │ │ │ │ @ instruction: 0xf7d84770 │ │ │ │ │ - svclt 0x0000eb4c │ │ │ │ │ - andeq fp, r2, r0, ror #14 │ │ │ │ │ + svclt 0x0000eb50 │ │ │ │ │ + andeq fp, r2, r8, ror #14 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r2, r8, lsl #9 │ │ │ │ │ + muleq r2, r0, r4 │ │ │ │ │ @ instruction: 0xffffff65 │ │ │ │ │ - andeq lr, r2, r0, ror #8 │ │ │ │ │ - andeq fp, r2, sl, asr #13 │ │ │ │ │ - bllt fe7e92cc │ │ │ │ │ - blt 11e92d0 │ │ │ │ │ - bllt fed692d4 │ │ │ │ │ - bllt ffbe92d8 │ │ │ │ │ + andeq lr, r2, r8, ror #8 │ │ │ │ │ + ldrdeq fp, [r2], -r2 │ │ │ │ │ + bllt fe7e92c4 │ │ │ │ │ + blt 11e92c8 │ │ │ │ │ + bllt fed692cc │ │ │ │ │ + bllt ffbe92d0 │ │ │ │ │ @ instruction: 0xf0002201 │ │ │ │ │ svclt 0x0000bc21 │ │ │ │ │ ldclt 0, cr15, [sl, #-0] │ │ │ │ │ stcllt 0, cr15, [r0, #-0] │ │ │ │ │ stcllt 0, cr15, [r2, #-0] │ │ │ │ │ ldrbmi r6, [r0, -r0, asr #19]! │ │ │ │ │ stmdbvs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ @@ -40233,15 +40231,15 @@ │ │ │ │ │ stmdavs r4!, {r2, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ addmi r0, ip, #2304 @ 0x900 │ │ │ │ │ smlabbcc r1, r4, pc, fp @ │ │ │ │ │ andmi lr, r1, r3, asr #20 │ │ │ │ │ stmdbvs r0, {r0, r2, r3, fp, ip, lr, pc} │ │ │ │ │ andle r4, r9, #805306376 @ 0x30000008 │ │ │ │ │ orreq lr, r3, r2, lsl #22 │ │ │ │ │ - blcs 16b48c │ │ │ │ │ + blcs 16b484 │ │ │ │ │ tstlt sl, r1, lsl #6 │ │ │ │ │ stmdblt sl!, {r1, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xd1f74298 │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0xf85db29b │ │ │ │ │ @ instruction: 0xf4434b04 │ │ │ │ │ @@ -40249,20 +40247,20 @@ │ │ │ │ │ stc2 10, cr15, [r1], {31} @ │ │ │ │ │ @ instruction: 0xf10c0c09 │ │ │ │ │ mcrne 12, 2, r3, cr11, cr15, {7} │ │ │ │ │ ldrlt r6, [r0], #-2241 @ 0xfffff73f │ │ │ │ │ eormi pc, ip, r1, asr r8 @ │ │ │ │ │ stmdavs r1!, {r2, r4, r8, ip, sp, pc} │ │ │ │ │ stmdale r2, {r0, r3, r4, r7, r9, lr} │ │ │ │ │ - blmi 16b4fc │ │ │ │ │ + blmi 16b4f4 │ │ │ │ │ stchi 7, cr4, [r1, #448] @ 0x1c0 │ │ │ │ │ @ instruction: 0xf8b03064 │ │ │ │ │ strmi ip, [ip], #4 │ │ │ │ │ - blx f97ba │ │ │ │ │ - bvs fe0f17cc │ │ │ │ │ + blx f97b2 │ │ │ │ │ + bvs fe0f17c4 │ │ │ │ │ @ instruction: 0xf85d4421 │ │ │ │ │ ldrmi r4, [r8, -r4, lsl #22] │ │ │ │ │ stmdavs r9, {r0, r1, r9, sl, lr} │ │ │ │ │ eorcc r6, r8, r2, lsl r8 │ │ │ │ │ @ instruction: 0x47186b9b │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -40272,47 +40270,47 @@ │ │ │ │ │ @ instruction: 0xf10968c2 │ │ │ │ │ mcrrvs 9, 15, r3, r3, cr15 @ │ │ │ │ │ stceq 13, cr8, [lr], {133} @ 0x85 │ │ │ │ │ @ instruction: 0xf1064604 │ │ │ │ │ @ instruction: 0xf85238ff │ │ │ │ │ @ instruction: 0xf8b07029 │ │ │ │ │ ldrmi r2, [r5], #-104 @ 0xffffff98 │ │ │ │ │ - blx 199872 │ │ │ │ │ + blx 19986a │ │ │ │ │ eorcc r7, r8, r8, lsl #2 │ │ │ │ │ ldrmi r3, [r8, r8, lsl #2] │ │ │ │ │ ldrdcc pc, [r0], r4 │ │ │ │ │ stchi 1, cr11, [r1, #236]! @ 0xec │ │ │ │ │ rsbeq pc, r4, r4, lsl #2 │ │ │ │ │ - blx 17981e │ │ │ │ │ + blx 179816 │ │ │ │ │ ldrtmi r1, [r9], #-264 @ 0xfffffef8 │ │ │ │ │ ldmdavs sl!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ ldmdble sl, {r0, r9, fp, sp} │ │ │ │ │ strbmi r1, [r3, #-3667] @ 0xfffff1ad │ │ │ │ │ eorsvs sp, fp, r5, lsl #16 │ │ │ │ │ - blcc 87ba0 │ │ │ │ │ + blcc 87b98 │ │ │ │ │ pop {r0, r1, r5, r6, r7, r8, sp, lr} │ │ │ │ │ - blx 18e3fe │ │ │ │ │ - blne fe4eb440 │ │ │ │ │ + blx 18e3f6 │ │ │ │ │ + blne fe4eb438 │ │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ │ stmdaeq r8, {r3, r8, ip, sp, lr, pc} │ │ │ │ │ - blx 17984e │ │ │ │ │ + blx 179846 │ │ │ │ │ ldrtmi pc, [r9], #-514 @ 0xfffffdfe @ │ │ │ │ │ andeq lr, r8, r7, lsl #22 │ │ │ │ │ mcr2 7, 2, pc, cr12, cr2, {7} @ │ │ │ │ │ - blcc 87528 │ │ │ │ │ + blcc 87520 │ │ │ │ │ @ instruction: 0xf7f3e7e7 │ │ │ │ │ ldrtmi pc, [r9], -r9, asr #28 @ │ │ │ │ │ @ instruction: 0xff14f7f3 │ │ │ │ │ andcs r6, r0, #14876672 @ 0xe30000 │ │ │ │ │ eorcs pc, r9, r3, asr #16 │ │ │ │ │ - blcc 87be0 │ │ │ │ │ + blcc 87bd8 │ │ │ │ │ pop {r0, r1, r5, r6, r7, r8, sp, lr} │ │ │ │ │ svclt 0x000083f8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb84664 │ │ │ │ │ + bl feb8465c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r2, r8, ror #31 │ │ │ │ │ @ instruction: 0xb1204604 │ │ │ │ │ tstlt r5, r5, asr #17 │ │ │ │ │ addmi r6, r8, #0, 18 │ │ │ │ │ andcs sp, r0, r2, lsl #16 │ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ │ @@ -40322,30 +40320,30 @@ │ │ │ │ │ @ instruction: 0xf855d0f6 │ │ │ │ │ cdpcs 0, 0, cr6, cr0, cr1, {1} │ │ │ │ │ ldmdavs r1!, {r0, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ │ stmible lr!, {r0, r4, r7, r9, lr}^ │ │ │ │ │ @ instruction: 0xf000fb02 │ │ │ │ │ streq pc, [r8, #-256] @ 0xffffff00 │ │ │ │ │ @ instruction: 0xf100b15b │ │ │ │ │ - blvs ff8ae8cc │ │ │ │ │ + blvs ff8ae8c4 │ │ │ │ │ @ instruction: 0xf1041971 │ │ │ │ │ movwls r0, #4136 @ 0x1028 │ │ │ │ │ - blls 7f2f8 │ │ │ │ │ + blls 7f2f0 │ │ │ │ │ strhtgt pc, [ip], -r4 @ │ │ │ │ │ - bl 185520 │ │ │ │ │ + bl 185518 │ │ │ │ │ svcvs 0x00a3010c │ │ │ │ │ @ instruction: 0xf1044431 │ │ │ │ │ ldrmi r0, [r8, r4, rrx] │ │ │ │ │ strmi r9, [r3], -r6, lsl #20 │ │ │ │ │ andsvs r2, r3, r1 │ │ │ │ │ svclt 0x0000e7d2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb846e0 │ │ │ │ │ + bl feb846d8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blx 7f1488 │ │ │ │ │ + blx 7f1480 │ │ │ │ │ stceq 14, cr15, [r9], {129} @ 0x81 │ │ │ │ │ stmdbcs r0, {r0, r1, r7, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1bebf18 │ │ │ │ │ andle r0, lr, r0, lsl #30 │ │ │ │ │ ldreq pc, [r4, #-256] @ 0xffffff00 │ │ │ │ │ ldreq pc, [r8], #-256 @ 0xffffff00 │ │ │ │ │ strtmi r1, [fp], -sl, asr #28 │ │ │ │ │ @@ -40359,58 +40357,58 @@ │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ smlabbls r0, r3, r0, fp │ │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ │ stmiavs r3, {r0, r1, r2, r3, r4, r9, sl, lr}^ │ │ │ │ │ - blcs 3ed50 │ │ │ │ │ + blcs 3ed48 │ │ │ │ │ @ instruction: 0x4615d03e │ │ │ │ │ - bcs 47950 │ │ │ │ │ + bcs 47948 │ │ │ │ │ @ instruction: 0xf8b0d03a │ │ │ │ │ @ instruction: 0xf8b0902c │ │ │ │ │ - bl 6796f4 │ │ │ │ │ + bl 6796ec │ │ │ │ │ eorsle r0, r3, r3, lsl #18 │ │ │ │ │ - beq a6995c │ │ │ │ │ - blvs 19b6160 │ │ │ │ │ + beq a69954 │ │ │ │ │ + blvs 19b6158 │ │ │ │ │ ldrbmi r3, [r0], -r1, lsl #20 │ │ │ │ │ stmdbvs r3!, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ │ eorle r4, r9, #152, 4 @ 0x80000009 │ │ │ │ │ eorvs fp, r8, r5, lsl #2 │ │ │ │ │ @ instruction: 0xf85368e3 │ │ │ │ │ tstlt fp, #32 │ │ │ │ │ ldrdhi pc, [r0], -r3 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ smladls r1, lr, r0, sp │ │ │ │ │ ldrbeq lr, [r8, #-2639] @ 0xfffff5b1 │ │ │ │ │ - bleq 696c8 │ │ │ │ │ + bleq 696c0 │ │ │ │ │ and r4, r8, pc, lsl r6 │ │ │ │ │ @ instruction: 0xf105d020 │ │ │ │ │ - bl 2f019c │ │ │ │ │ + bl 2f0194 │ │ │ │ │ strbmi r0, [r3, #1288] @ 0x508 │ │ │ │ │ ldrbeq lr, [r5, #-2639] @ 0xfffff5b1 │ │ │ │ │ - blx 1a1dee │ │ │ │ │ - blvs ff8c99cc │ │ │ │ │ - blvs fe9beeec │ │ │ │ │ + blx 1a1de6 │ │ │ │ │ + blvs ff8c99c4 │ │ │ │ │ + blvs fe9beee4 │ │ │ │ │ ldrmi r3, [r0, r8, lsl #2] │ │ │ │ │ strmi r9, [r2], -r0, lsl #18 │ │ │ │ │ sbfxmi r4, r0, #12, #17 │ │ │ │ │ - ble ffa775bc │ │ │ │ │ + ble ffa775b4 │ │ │ │ │ strb r4, [sl, r8, lsr #13]! │ │ │ │ │ andlt r2, r3, r0 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ andcs r9, r0, r1, lsl #30 │ │ │ │ │ rscsle r2, r8, r0, lsl #30 │ │ │ │ │ @ instruction: 0xe7f6603d │ │ │ │ │ andcs r9, r1, r1, lsl #30 │ │ │ │ │ svclt 0x0000e7f8 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ push {r3, r4, r5, r7, pc} │ │ │ │ │ @ instruction: 0xf44f4ff0 │ │ │ │ │ - bl feb847ec │ │ │ │ │ + bl feb847e4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb08b0fb0 │ │ │ │ │ strhtge pc, [ip], -r0 @ │ │ │ │ │ strhtcc pc, [r8], #-128 @ 0xffffff80 @ │ │ │ │ │ @ instruction: 0x46064617 │ │ │ │ │ ldrbmi r4, [r3], #-1546 @ 0xfffff9f6 │ │ │ │ │ stmdbcs r0, {r1, r8, r9, ip, pc} │ │ │ │ │ @@ -40426,74 +40424,74 @@ │ │ │ │ │ svccs 0x00004615 │ │ │ │ │ adcslt sp, fp, #95 @ 0x5f │ │ │ │ │ ldceq 14, cr1, [fp], #-352 @ 0xfffffea0 │ │ │ │ │ movwls r3, #31489 @ 0x7b01 │ │ │ │ │ adcmi r6, r8, #29440 @ 0x7300 │ │ │ │ │ ldrdge pc, [r0], r6 │ │ │ │ │ @ instruction: 0xf0c09301 │ │ │ │ │ - blx fee0d850 │ │ │ │ │ + blx fee0d848 │ │ │ │ │ @ instruction: 0xf106fe87 │ │ │ │ │ strtmi r0, [fp], r4, ror #6 │ │ │ │ │ - b 141226c │ │ │ │ │ + b 1412264 │ │ │ │ │ @ instruction: 0xf1061e5e │ │ │ │ │ ldrbmi r0, [r5], -r8, lsr #6 │ │ │ │ │ andls r9, r3, r6, lsl #6 │ │ │ │ │ eor pc, r0, sp, asr #17 │ │ │ │ │ and r9, r6, r4, lsl #4 │ │ │ │ │ movwls r2, #17152 @ 0x4300 │ │ │ │ │ @ instruction: 0xf10b9b03 │ │ │ │ │ ldrbmi r0, [fp, #-2817] @ 0xfffff4ff │ │ │ │ │ ldmvs r2!, {r3, r5, r6, r8, r9, ip, lr, pc}^ │ │ │ │ │ eorvc pc, fp, r2, asr r8 @ │ │ │ │ │ rscsle r2, r3, r0, lsl #30 │ │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, fp, sp, lr} │ │ │ │ │ - blls 121a4c │ │ │ │ │ + blls 121a44 │ │ │ │ │ @ instruction: 0x9c049a08 │ │ │ │ │ svclt 0x0018455b │ │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ │ - bcs 542b8 │ │ │ │ │ + bcs 542b0 │ │ │ │ │ @ instruction: 0x460bbf18 │ │ │ │ │ adcmi r4, r3, #152, 12 @ 0x9800000 │ │ │ │ │ - blls e3e30 │ │ │ │ │ + blls e3e28 │ │ │ │ │ stmdbeq r8, {r0, r1, r2, r8, ip, sp, lr, pc} │ │ │ │ │ vqrdmulh.s d15, d3, d4 │ │ │ │ │ ldrmi r9, [sl], r9, lsl #6 │ │ │ │ │ - blcs 542bc │ │ │ │ │ + blcs 542b4 │ │ │ │ │ stmdals r6, {r1, r4, r5, ip, lr, pc} │ │ │ │ │ tsteq sl, r9, lsl #22 │ │ │ │ │ ldrmi r9, [r8, r1, lsl #22] │ │ │ │ │ ldchi 1, cr11, [r1, #884]! @ 0x374 │ │ │ │ │ stmdals r5, {r0, sl, ip, sp} │ │ │ │ │ strbmi r4, [r9], #-1105 @ 0xfffffbaf │ │ │ │ │ - blls bf574 │ │ │ │ │ + blls bf56c │ │ │ │ │ ldrmi r4, [sl], #1440 @ 0x5a0 │ │ │ │ │ - blls a1734 │ │ │ │ │ + blls a172c │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7ffe7f1 │ │ │ │ │ addlt pc, r5, #432 @ 0x1b0 │ │ │ │ │ stccc 12, cr0, [r1, #-8] │ │ │ │ │ svccs 0x00003a01 │ │ │ │ │ ldmdbvs r3!, {r0, r1, r2, r3, r4, r7, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf04f1e58 │ │ │ │ │ movwls r3, #29695 @ 0x73ff │ │ │ │ │ - blls e7578 │ │ │ │ │ + blls e7570 │ │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ │ @ instruction: 0xd1d8449a │ │ │ │ │ ldmdavs r9!, {r0, r1, r8, r9, fp, ip, pc} │ │ │ │ │ andle r4, pc, fp, asr r5 @ │ │ │ │ │ ldmibvs r2!, {r2, r8, r9, fp, ip, pc}^ │ │ │ │ │ strtmi r1, [r1], #-2844 @ 0xfffff4e4 │ │ │ │ │ eorsvs r4, r9, r2, lsr #8 │ │ │ │ │ @ instruction: 0xe7a561f2 │ │ │ │ │ bicsle r2, r0, r0, lsl #26 │ │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ │ - blls 121f1c │ │ │ │ │ + blls 121f14 │ │ │ │ │ mvnle r4, fp, asr r5 │ │ │ │ │ rscle r4, sp, #140, 4 @ 0xc0000008 │ │ │ │ │ - blne 2d4340 │ │ │ │ │ + blne 2d4338 │ │ │ │ │ strbmi r9, [r8], #-2057 @ 0xfffff7f7 │ │ │ │ │ tstls r3, r4, lsl #22 @ │ │ │ │ │ vqdmulh.s d15, d2, d3 │ │ │ │ │ stc2l 7, cr15, [r4], {242} @ 0xf2 │ │ │ │ │ @ instruction: 0xe7e16839 │ │ │ │ │ pop {r0, r1, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0x47708ff0 │ │ │ │ │ @@ -40501,22 +40499,22 @@ │ │ │ │ │ strb r3, [r8, -r1, lsl #26]! │ │ │ │ │ rsble r2, r3, r0, lsl #16 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c8f8cc │ │ │ │ │ addlt r6, r5, r3, asr #17 │ │ │ │ │ - blcs 3ef8c │ │ │ │ │ + blcs 3ef84 │ │ │ │ │ @ instruction: 0xf8b0d048 │ │ │ │ │ @ instruction: 0xf8b0802c │ │ │ │ │ - bl 635924 │ │ │ │ │ + bl 63591c │ │ │ │ │ suble r0, r1, r2, lsl #16 │ │ │ │ │ stmdacs r0, {r8, fp, sp, lr} │ │ │ │ │ strcs sp, [r0, -r1, asr #32] │ │ │ │ │ - beq a69ba8 │ │ │ │ │ + beq a69ba0 │ │ │ │ │ stmdbeq r4!, {r0, r2, r8, ip, sp, lr, pc}^ │ │ │ │ │ ands r9, r1, r3 │ │ │ │ │ ldrdcs pc, [r0], r5 │ │ │ │ │ smlabtls r2, r2, r9, fp │ │ │ │ │ ldc2 7, cr15, [r6], {243} @ 0xf3 │ │ │ │ │ @ instruction: 0xf7f39902 │ │ │ │ │ stmiavs fp!, {r0, r5, r6, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @@ -40537,45 +40535,45 @@ │ │ │ │ │ strtmi r6, [r1], -fp, ror #24 │ │ │ │ │ tstlt r3, r0, asr r6 │ │ │ │ │ @ instruction: 0xf8d54798 │ │ │ │ │ strbmi r3, [r8], -r0, lsl #1 │ │ │ │ │ stchi 1, cr11, [r9, #76]! @ 0x4c │ │ │ │ │ ldrmi r4, [r8, r1, lsr #8] │ │ │ │ │ strbmi r3, [r4], #-1537 @ 0xfffff9ff │ │ │ │ │ - strhle r4, [pc, #83] @ 2d85b │ │ │ │ │ + strhle r4, [pc, #83] @ 2d853 │ │ │ │ │ strb r9, [sl, r2, lsl #18] │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ strdcs r8, [r0, -r0] │ │ │ │ │ @ instruction: 0xf1052208 │ │ │ │ │ stmib r5, {r2, r4}^ │ │ │ │ │ andlt r1, r5, r7, lsl #2 │ │ │ │ │ svcmi 0x00f0e8bd │ │ │ │ │ stclt 7, cr15, [r6], {242} @ 0xf2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ │ - bl feb7f7f8 │ │ │ │ │ + bl feb7f7f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcge 15, cr0, [r9], {224} @ 0xe0 │ │ │ │ │ andeq lr, lr, r4, lsl #17 │ │ │ │ │ strhtcc pc, [r8], -sp @ │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 34daa8 │ │ │ │ │ + blls 34daa0 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 38daa0 │ │ │ │ │ + blls 38da98 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 3cda98 │ │ │ │ │ + blls 3cda90 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 48da90 │ │ │ │ │ + blls 48da88 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 78da88 │ │ │ │ │ + blls 78da80 │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 84da80 │ │ │ │ │ + blls 84da78 │ │ │ │ │ rsbsle r2, lr, r0, lsl #22 │ │ │ │ │ - blcs 54504 │ │ │ │ │ + blcs 544fc │ │ │ │ │ @ instruction: 0x4606d07b │ │ │ │ │ rsbsle r2, lr, r0, lsl #16 │ │ │ │ │ svccc 0x0080f5b0 │ │ │ │ │ @ instruction: 0xf7f3d875 │ │ │ │ │ lsrcs pc, r1, #24 @ │ │ │ │ │ ldc2l 7, cr15, [r0], #-972 @ 0xfffffc34 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ @@ -40593,57 +40591,57 @@ │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ │ svcgt 0x000f0007 │ │ │ │ │ stmdavs fp!, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ cmnmi pc, #50331648 @ 0x3000000 @ │ │ │ │ │ stccs 4, cr15, [r0], {67} @ 0x43 │ │ │ │ │ - strgt ip, [pc], #-3855 @ 2d8e8 │ │ │ │ │ + strgt ip, [pc], #-3855 @ 2d8e0 │ │ │ │ │ stceq 0, cr15, [r9], {76} @ 0x4c │ │ │ │ │ - strgt ip, [pc], #-3855 @ 2d8f0 │ │ │ │ │ + strgt ip, [pc], #-3855 @ 2d8e8 │ │ │ │ │ muleq r7, r7, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ stmdbgt r0, {r0, r2, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ andhi pc, r8, r5, asr #17 │ │ │ │ │ @ instruction: 0x612ed11e │ │ │ │ │ - blx ff9eb8d6 │ │ │ │ │ + blx ff9eb8ce │ │ │ │ │ andcs r6, r4, #671744 @ 0xa4000 │ │ │ │ │ mcrr2 7, 15, pc, lr, cr3 @ │ │ │ │ │ tstlt r8, #232 @ 0xe8 │ │ │ │ │ @ instruction: 0xf0014630 │ │ │ │ │ stmdacs r8, {r0, r1, r5, r6, fp, ip, sp, lr, pc} │ │ │ │ │ andcs fp, r8, r8, lsr pc │ │ │ │ │ andmi r1, r3, #1072 @ 0x430 │ │ │ │ │ - blx fec5d5a4 │ │ │ │ │ + blx fec5d59c │ │ │ │ │ movwcs pc, #4224 @ 0x1080 @ │ │ │ │ │ eoreq pc, r0, r0, asr #3 │ │ │ │ │ @ instruction: 0xf000fa03 │ │ │ │ │ strtmi r6, [r8], -r8, ror #4 │ │ │ │ │ @ instruction: 0x47f0e8bd │ │ │ │ │ ldrbmi fp, [r0, -r4]! │ │ │ │ │ eorsmi r1, r3, #1840 @ 0x730 │ │ │ │ │ - blx fede1cbc │ │ │ │ │ + blx fede1cb4 │ │ │ │ │ andcs pc, r1, #402653186 @ 0x18000002 │ │ │ │ │ msreq CPSR_, #-1073741776 @ 0xc0000030 │ │ │ │ │ vpmax.u8 d15, d3, d2 │ │ │ │ │ @ instruction: 0xf5b3612b │ │ │ │ │ ldmible r3, {r7, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ stmiavs fp!, {r0, r2, r3, r4, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7f3b123 │ │ │ │ │ stmiavs r9!, {r0, r2, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ stc2 7, cr15, [r0], {243} @ 0xf3 │ │ │ │ │ - blx fec6b942 │ │ │ │ │ + blx fec6b93a │ │ │ │ │ @ instruction: 0xf7f34629 │ │ │ │ │ strcs pc, [r0, #-3195] @ 0xfffff385 │ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ │ strdlt r4, [r4], -r0 │ │ │ │ │ @ instruction: 0xf7f34770 │ │ │ │ │ lsrcs pc, r5, #23 @ │ │ │ │ │ - blx ffd6b95e │ │ │ │ │ + blx ffd6b956 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x46a6d0f1 │ │ │ │ │ stmdaeq r8!, {r0, r2, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf105af18 │ │ │ │ │ @ instruction: 0xf8df0c64 │ │ │ │ │ @ instruction: 0xf04f9060 │ │ │ │ │ ldm lr!, {r9, fp} │ │ │ │ │ @@ -40664,284 +40662,284 @@ │ │ │ │ │ streq pc, [r9], #-68 @ 0xffffffbc │ │ │ │ │ stmia ip!, {r0, r1, r2, r3, r8, r9, sl, fp, lr, pc} │ │ │ │ │ ldm r7, {r0, r1, r2, r3} │ │ │ │ │ stm ip, {r0, r1, r2} │ │ │ │ │ stmib r5, {r0, r1, r2}^ │ │ │ │ │ @ instruction: 0xf8c54a00 │ │ │ │ │ str r9, [r0, r8] │ │ │ │ │ - andeq fp, r2, r2, lsl #16 │ │ │ │ │ - andeq fp, r2, sl, lsl #14 │ │ │ │ │ + andeq fp, r2, sl, lsl #16 │ │ │ │ │ + andeq fp, r2, r2, lsl r7 │ │ │ │ │ ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ stmiavs r3!, {r0, r1, r2, r3, r4, r7, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7f3b123 │ │ │ │ │ stmiavs r1!, {r0, r1, r2, r4, r6, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ stc2 7, cr15, [r2], #-972 @ 0xfffffc34 │ │ │ │ │ - blx 14eb9fe │ │ │ │ │ + blx 14eb9f6 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f34010 │ │ │ │ │ @ instruction: 0x4770bc1b │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb84c44 │ │ │ │ │ + bl feb84c3c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 5f19ac │ │ │ │ │ - blmi 619c6c │ │ │ │ │ + bmi 5f19a4 │ │ │ │ │ + blmi 619c64 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blge 11a0e0 │ │ │ │ │ + blge 11a0d8 │ │ │ │ │ strcs sl, [r0, #-2562] @ 0xfffff5fe │ │ │ │ │ stmib sp, {r2, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff5502 │ │ │ │ │ cmplt r8, r9, asr sp @ │ │ │ │ │ strtmi r4, [fp], -r0, lsr #12 │ │ │ │ │ strls sl, [r0], #-3076 @ 0xfffff3fc │ │ │ │ │ andne lr, r2, #3620864 @ 0x374000 │ │ │ │ │ @ instruction: 0xf7ff9504 │ │ │ │ │ smlattlt r8, sp, ip, pc @ │ │ │ │ │ and r9, r0, r4, lsl #16 │ │ │ │ │ - bmi 275a8c │ │ │ │ │ + bmi 275a84 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7d7bd30 │ │ │ │ │ - svclt 0x0000ef50 │ │ │ │ │ - andeq sl, r2, r8, lsl #30 │ │ │ │ │ + svclt 0x0000ef54 │ │ │ │ │ + andeq sl, r2, r0, lsl pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, sl, asr #29 │ │ │ │ │ + ldrdeq sl, [r2], -r2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb84cbc │ │ │ │ │ + bl feb84cb4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 531a64 │ │ │ │ │ - blmi 559cd8 │ │ │ │ │ + bmi 531a5c │ │ │ │ │ + blmi 559cd0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blge d9fb8 │ │ │ │ │ + blge d9fb0 │ │ │ │ │ strcs sl, [r0], #-2561 @ 0xfffff5ff │ │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ │ ldc2 7, cr15, [lr, #-1020] @ 0xfffffc04 │ │ │ │ │ andcs fp, r0, r0, ror #18 │ │ │ │ │ - blmi 30031c │ │ │ │ │ + blmi 300314 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 107b5c │ │ │ │ │ + blls 107b54 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ movweq lr, #6621 @ 0x19dd │ │ │ │ │ movwcc r3, #4097 @ 0x1001 │ │ │ │ │ - b 105a50c │ │ │ │ │ + b 105a504 │ │ │ │ │ strb r4, [fp, r3]! │ │ │ │ │ - svc 0x0018f7d7 │ │ │ │ │ - muleq r2, r0, lr │ │ │ │ │ + svc 0x001cf7d7 │ │ │ │ │ + muleq r2, r8, lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, ip, ror #28 │ │ │ │ │ + andeq sl, r2, r4, ror lr │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - bmi 1dbf574 │ │ │ │ │ + bmi 1dbf56c │ │ │ │ │ addlt r4, r7, r6, ror fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf8b0b138 │ │ │ │ │ strmi ip, [r4], -ip, lsr #32 │ │ │ │ │ strhtcc pc, [r8], #-128 @ 0xffffff80 @ │ │ │ │ │ @ instruction: 0x0603eb1c │ │ │ │ │ andcs sp, r0, lr, lsl #2 │ │ │ │ │ - blmi 1b80514 │ │ │ │ │ + blmi 1b8050c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 187bcc │ │ │ │ │ + blls 187bc4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andlt r8, r7, ip, asr #1 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - bge 118788 │ │ │ │ │ + bge 118780 │ │ │ │ │ strmi r2, [pc], -r0, lsl #10 │ │ │ │ │ strpl lr, [r3, #-2509] @ 0xfffff633 │ │ │ │ │ stc2l 7, cr15, [lr], {255} @ 0xff │ │ │ │ │ vstrls.16 s12, [r3, #-70] @ 0xffffffba @ │ │ │ │ │ adcmi fp, fp, #240, 2 @ 0x3c │ │ │ │ │ stmiavs r3!, {r0, r1, r5, r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ │ eorcc pc, r5, r3, asr r8 @ │ │ │ │ │ sbcsle r2, lr, r0, lsl #22 │ │ │ │ │ - bcs 47c04 │ │ │ │ │ + bcs 47bfc │ │ │ │ │ svcls 0x0004d0db │ │ │ │ │ ldmible r8, {r1, r3, r4, r5, r7, r9, lr}^ │ │ │ │ │ @ instruction: 0xf1078da1 │ │ │ │ │ strbmi r0, [r2], -r1, lsl #18 │ │ │ │ │ rsbeq pc, r4, r4, lsl #2 │ │ │ │ │ - blx 1b9fd6 │ │ │ │ │ + blx 1b9fce │ │ │ │ │ ldrmi r1, [r9], #-263 @ 0xfffffef9 │ │ │ │ │ ldrdcc pc, [r8], r4 │ │ │ │ │ stclne 7, cr4, [r8], #-608 @ 0xfffffda0 │ │ │ │ │ - b 105a5c4 │ │ │ │ │ + b 105a5bc │ │ │ │ │ strb r4, [r7, r9] │ │ │ │ │ stmible r4, {r0, r1, r3, r5, r7, r9, lr}^ │ │ │ │ │ @ instruction: 0xf85368e3 │ │ │ │ │ @ instruction: 0xf1baa025 │ │ │ │ │ rsble r0, r7, r0, lsl #30 │ │ │ │ │ andcc lr, r0, #3571712 @ 0x368000 │ │ │ │ │ teqle r4, #805306377 @ 0x30000009 │ │ │ │ │ - blcs 48570 │ │ │ │ │ - bl e1ec4 │ │ │ │ │ + blcs 48568 │ │ │ │ │ + bl e1ebc │ │ │ │ │ @ instruction: 0xf1b90903 │ │ │ │ │ svclt 0x00980f01 │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf109d90b │ │ │ │ │ - b 4fabf8 │ │ │ │ │ + b 4fabf0 │ │ │ │ │ svclt 0x001f0f09 │ │ │ │ │ @ instruction: 0xf989fab9 │ │ │ │ │ @ instruction: 0xf1c92301 │ │ │ │ │ - blx f008c │ │ │ │ │ + blx f0084 │ │ │ │ │ strbmi pc, [sl, #-2313] @ 0xfffff6f7 @ │ │ │ │ │ @ instruction: 0xf7f3d2a1 │ │ │ │ │ - blx 1ec596 │ │ │ │ │ + blx 1ec58e │ │ │ │ │ ldrbmi pc, [r1], -r9, lsl #4 @ │ │ │ │ │ @ instruction: 0xf7f33208 │ │ │ │ │ pkhtbmi pc, r2, fp, asr #21 @ │ │ │ │ │ addsle r2, r6, r0, lsl #16 │ │ │ │ │ stmiavs r2!, {r0, r1, r5, r9, fp, sp, lr}^ │ │ │ │ │ strbmi r6, [fp], #-2113 @ 0xfffff7bf │ │ │ │ │ eorvs r1, r3, #372736 @ 0x5b000 │ │ │ │ │ @ instruction: 0xf8c06803 │ │ │ │ │ @ instruction: 0xf8429004 │ │ │ │ │ - bls 12dcd4 │ │ │ │ │ + bls 12dccc │ │ │ │ │ orrle r4, r8, #805306377 @ 0x30000009 │ │ │ │ │ addle r4, r6, #314572800 @ 0x12c00000 │ │ │ │ │ - bls 165c54 │ │ │ │ │ + bls 165c4c │ │ │ │ │ orrle r4, r2, #805306377 @ 0x30000009 │ │ │ │ │ - blx 1ec85e │ │ │ │ │ + blx 1ec856 │ │ │ │ │ stmdbeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf10b4293 │ │ │ │ │ ldrbmi r0, [r1], #-264 @ 0xfffffef8 │ │ │ │ │ - bne fe6e1c8c │ │ │ │ │ + bne fe6e1c84 │ │ │ │ │ andeq lr, fp, r6, lsl #22 │ │ │ │ │ tstls r1, r8 │ │ │ │ │ - blx 1bedb2 │ │ │ │ │ + blx 1bedaa │ │ │ │ │ @ instruction: 0xf7f2f202 │ │ │ │ │ stmdbls r1, {r0, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldrdcc pc, [r0], -sl │ │ │ │ │ @ instruction: 0xf104463a │ │ │ │ │ movwcc r0, #4136 @ 0x1028 │ │ │ │ │ andcc pc, r0, sl, asr #17 │ │ │ │ │ ldrmi r6, [r8, r3, lsr #25] │ │ │ │ │ @ instruction: 0xf8d48da1 │ │ │ │ │ strbmi r3, [r2], -r4, lsl #1 │ │ │ │ │ @ instruction: 0xf1043108 │ │ │ │ │ ldrbmi r0, [r9], #-100 @ 0xffffff9c │ │ │ │ │ @ instruction: 0x47984451 │ │ │ │ │ movwcc r6, #6627 @ 0x19e3 │ │ │ │ │ str r6, [sl, r3, ror #3] │ │ │ │ │ - blcs 48638 │ │ │ │ │ + blcs 48630 │ │ │ │ │ svcge 0x0053f43f │ │ │ │ │ - blx 46bc80 │ │ │ │ │ - blx 1c863e │ │ │ │ │ + blx 46bc78 │ │ │ │ │ + blx 1c8636 │ │ │ │ │ tstcc r8, r1, lsl #2 @ │ │ │ │ │ - blx 176bc8c │ │ │ │ │ + blx 176bc84 │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ svcge 0x0047f43f │ │ │ │ │ @ instruction: 0xf1006a63 │ │ │ │ │ subvs r0, r3, r8, lsl #2 │ │ │ │ │ movwcs r4, #5690 @ 0x163a │ │ │ │ │ stcvs 0, cr6, [r3], #12 │ │ │ │ │ eoreq pc, r8, r4, lsl #2 │ │ │ │ │ stchi 7, cr4, [r1, #608]! @ 0x260 │ │ │ │ │ ldrdcc pc, [r4], r4 │ │ │ │ │ tstcc r8, r2, asr #12 │ │ │ │ │ rsbeq pc, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0x47984431 │ │ │ │ │ - bvs 90807c │ │ │ │ │ + bvs 908074 │ │ │ │ │ eorvs pc, r5, r2, asr #16 │ │ │ │ │ ldrmi r6, [r3], #-2162 @ 0xfffff78e │ │ │ │ │ eorvs r9, r3, #4, 20 @ 0x4000 │ │ │ │ │ stmdbeq r1, {r1, r8, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d7e7cc │ │ │ │ │ - svclt 0x0000ee1e │ │ │ │ │ - andeq sl, r2, r0, lsr #28 │ │ │ │ │ + svclt 0x0000ee22 │ │ │ │ │ + andeq sl, r2, r8, lsr #28 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq sl, [r2], -ip │ │ │ │ │ + andeq sl, r2, r4, lsl #28 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb84f20 │ │ │ │ │ + bl feb84f18 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 731ca8 │ │ │ │ │ - blmi 759f40 │ │ │ │ │ + bmi 731ca0 │ │ │ │ │ + blmi 759f38 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blge da23c │ │ │ │ │ + blge da234 │ │ │ │ │ strcs sl, [r0, #-2561] @ 0xfffff5ff │ │ │ │ │ stmib sp, {r2, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff5501 │ │ │ │ │ ldmdblt r8, {r0, r1, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ - blmi 5005a0 │ │ │ │ │ + blmi 500598 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 107dc0 │ │ │ │ │ + blls 107db8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r8, r0, lsl #6 │ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ - blmi 3805a4 │ │ │ │ │ + blmi 38059c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 107dd8 │ │ │ │ │ + blls 107dd0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_mon │ │ │ │ │ ldrdcc lr, [r1, -sp] │ │ │ │ │ movwcc r4, #5664 @ 0x1620 │ │ │ │ │ addslt r3, fp, #1073741824 @ 0x40000000 │ │ │ │ │ tstmi r1, r3, asr #20 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7ff4030 │ │ │ │ │ @ instruction: 0xf7d7bb0f │ │ │ │ │ - svclt 0x0000edd8 │ │ │ │ │ - andeq sl, r2, ip, lsr #24 │ │ │ │ │ + svclt 0x0000eddc │ │ │ │ │ + andeq sl, r2, r4, lsr ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r2, r8, lsl #24 │ │ │ │ │ - strdeq sl, [r2], -r0 │ │ │ │ │ + andeq sl, r2, r0, lsl ip │ │ │ │ │ + strdeq sl, [r2], -r8 │ │ │ │ │ stmibvs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - bvs 5a1b4 │ │ │ │ │ + bvs 5a1ac │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst4.32 {d27-d30}, [pc], r2 │ │ │ │ │ ldrblt r5, [r8, #3200]! @ 0xc80 │ │ │ │ │ - blhi e9278 │ │ │ │ │ + blhi e9270 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ movwls r9, #39948 @ 0x9c0c │ │ │ │ │ rsbsle r2, r0, r0, lsl #24 │ │ │ │ │ strmi r1, [r6], -r3, asr #28 │ │ │ │ │ stmdale ip!, {r1, r2, r3, r4, r8, r9, fp, sp}^ │ │ │ │ │ strmi r1, [pc], -fp, asr #28 │ │ │ │ │ stmdale r8!, {r1, r8, r9, fp, sp}^ │ │ │ │ │ - bcs 3f63c │ │ │ │ │ + bcs 3f634 │ │ │ │ │ addhi pc, r9, r0 │ │ │ │ │ rsble r1, r2, r3, asr ip │ │ │ │ │ @ instruction: 0xf970f7f3 │ │ │ │ │ @ instruction: 0xf7f32154 │ │ │ │ │ @ instruction: 0x4604f9bf │ │ │ │ │ subsle r2, sl, r0, lsl #16 │ │ │ │ │ cdpeq 1, 2, cr15, cr4, cr13, {0} │ │ │ │ │ @ instruction: 0xf1002301 │ │ │ │ │ cdp 12, 0, cr0, cr7, cr12, {0} │ │ │ │ │ umlalsmi r7, r3, r0, sl │ │ │ │ │ - bcc 469614 │ │ │ │ │ + bcc 46960c │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ - blhi ffa29900 │ │ │ │ │ - bleq ff069904 │ │ │ │ │ - blvc 69904 │ │ │ │ │ + blhi ffa298f8 │ │ │ │ │ + bleq ff0698fc │ │ │ │ │ + blvc 698fc │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ - blne 269850 │ │ │ │ │ - bleq 69854 │ │ │ │ │ + blne 269848 │ │ │ │ │ + bleq 6984c │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ muleq r7, lr, r8 │ │ │ │ │ andeq lr, r7, ip, lsl #17 │ │ │ │ │ strvc lr, [r1, #-2500] @ 0xfffff63c │ │ │ │ │ @ instruction: 0xf0086026 │ │ │ │ │ mrc 13, 1, APSR_nzcv, cr0, cr5, {2} │ │ │ │ │ @@ -40951,44 +40949,44 @@ │ │ │ │ │ @ instruction: 0xeeb85a90 │ │ │ │ │ @ instruction: 0xee886b67 │ │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ │ vmov.f64 d7, #102 @ 0x3f300000 0.6875000 │ │ │ │ │ vmov.f64 d6, #80 @ 0x3e800000 0.250 │ │ │ │ │ vsqrt.f64 d23, d0 │ │ │ │ │ svclt 0x00ccfa10 │ │ │ │ │ - blvc 1e975c │ │ │ │ │ - blvc 11e9760 │ │ │ │ │ - blvc ff229a7c │ │ │ │ │ - bcc fe4696e8 │ │ │ │ │ + blvc 1e9754 │ │ │ │ │ + blvc 11e9758 │ │ │ │ │ + blvc ff229a74 │ │ │ │ │ + bcc fe4696e0 │ │ │ │ │ ldmeq fp, {r0, r1, r2, r8, r9, ip, sp}^ │ │ │ │ │ - blcc 87120 │ │ │ │ │ + blcc 87118 │ │ │ │ │ svcpl 0x0080f1b3 │ │ │ │ │ stclvs 3, cr13, [r3], #84 @ 0x54 │ │ │ │ │ @ instruction: 0xf7f3b123 │ │ │ │ │ @ instruction: 0x6ce1f919 │ │ │ │ │ @ instruction: 0xf9e4f7f3 │ │ │ │ │ strbtvs r2, [r3], #768 @ 0x300 │ │ │ │ │ @ instruction: 0xf912f7f3 │ │ │ │ │ @ instruction: 0xf7f34621 │ │ │ │ │ strcs pc, [r0], #-2525 @ 0xfffff623 │ │ │ │ │ - blhi e91b0 │ │ │ │ │ + blhi e91a8 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ strdlt r4, [r2], -r8 │ │ │ │ │ @ instruction: 0xf7f34770 │ │ │ │ │ @ instruction: 0x6ca1f905 │ │ │ │ │ @ instruction: 0xf954f7f3 │ │ │ │ │ stmdacs r0, {r5, r6, r7, sl, sp, lr} │ │ │ │ │ stcvs 0, cr13, [r3], #928 @ 0x3a0 │ │ │ │ │ - blcs 6e248 │ │ │ │ │ + blcs 6e240 │ │ │ │ │ @ instruction: 0x1e5ad912 │ │ │ │ │ svclt 0x000f4213 │ │ │ │ │ - blx fed07370 │ │ │ │ │ + blx fed07368 │ │ │ │ │ andcs pc, r1, #201326594 @ 0xc000002 │ │ │ │ │ msreq CPSR_, #-1073741776 @ 0xc0000030 │ │ │ │ │ - blx ddb6c │ │ │ │ │ + blx ddb64 │ │ │ │ │ @ instruction: 0xf103f303 │ │ │ │ │ strvs r3, [r3, #-1023]! @ 0xfffffc01 │ │ │ │ │ vst1.64 {d30}, [pc :64], ip │ │ │ │ │ ldrb r3, [r5, -r0, lsl #11]! │ │ │ │ │ strvs r2, [r3, #-768]! @ 0xfffffd00 │ │ │ │ │ svclt 0x0000e7c9 │ │ │ │ │ ldrlt fp, [r0, #-440] @ 0xfffffe48 │ │ │ │ │ @@ -41021,21 +41019,21 @@ │ │ │ │ │ @ instruction: 0xf04f080c │ │ │ │ │ fstmdbxvs r2!, {d0-d-1} @ Deprecated │ │ │ │ │ @ instruction: 0x46294653 │ │ │ │ │ strbmi r6, [r0], -r7, lsr #19 │ │ │ │ │ stcvs 7, cr4, [r3], #736 @ 0x2e0 │ │ │ │ │ sbcseq r4, r9, r2, lsl #12 │ │ │ │ │ stmdale r2, {r0, r7, r9, lr} │ │ │ │ │ - stc 7, cr15, [r2], {215} @ 0xd7 │ │ │ │ │ + stc 7, cr15, [r6], {215} @ 0xd7 │ │ │ │ │ @ instruction: 0xf002460a │ │ │ │ │ stclvs 12, cr0, [r0], #28 │ │ │ │ │ @ instruction: 0xf10a08d2 │ │ │ │ │ - blx 2f07ac │ │ │ │ │ + blx 2f07a4 │ │ │ │ │ stcpl 1, cr15, [r3], {12} │ │ │ │ │ - blx 10fec14 │ │ │ │ │ + blx 10fec0c │ │ │ │ │ ldrbeq pc, [fp, ip, lsl #6] @ │ │ │ │ │ @ instruction: 0xf04fbf5c │ │ │ │ │ strpl r0, [r1], #2305 @ 0x901 │ │ │ │ │ bicsle r4, lr, r6, asr r5 │ │ │ │ │ pop {r3, r6, r9, sl, lr} │ │ │ │ │ @ instruction: 0x46b18ff8 │ │ │ │ │ svclt 0x0000e7fa │ │ │ │ │ @@ -41052,15 +41050,15 @@ │ │ │ │ │ andsle r4, r5, r6, asr #10 │ │ │ │ │ strtmi r6, [r9], -r2, lsr #26 │ │ │ │ │ strbmi r6, [r3], -r7, lsr #19 │ │ │ │ │ ldrmi r4, [r8, r8, asr #12]! │ │ │ │ │ strmi r6, [r2], -r1, lsr #25 │ │ │ │ │ addmi r0, r1, #201 @ 0xc9 │ │ │ │ │ @ instruction: 0xf7d7d802 │ │ │ │ │ - strmi lr, [sl], -r6, asr #24 │ │ │ │ │ + strmi lr, [sl], -sl, asr #24 │ │ │ │ │ tsteq r7, r2 @ │ │ │ │ │ ldmeq r2, {r0, r1, r5, r6, r7, sl, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0x410b5c9b │ │ │ │ │ strbtle r0, [r5], #2011 @ 0x7db │ │ │ │ │ andeq lr, r8, r6, lsr #23 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ pop {r6, r8, fp} │ │ │ │ │ @@ -41106,15 +41104,15 @@ │ │ │ │ │ andcs fp, r1, ip, lsl #31 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmiavs r0, {r1, r6, fp, pc}^ │ │ │ │ │ andeq pc, r2, r1, lsl #22 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - blle feb30 │ │ │ │ │ + blle feb28 │ │ │ │ │ andcs fp, r1, ip, asr #31 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrmi r4, [r1], -ip, lsl #13 │ │ │ │ │ stmiavs r0, {r1, r6, fp, pc}^ │ │ │ │ │ andeq pc, r2, ip, lsl #22 │ │ │ │ │ @@ -41131,103 +41129,103 @@ │ │ │ │ │ vaddhn.i16 d17, q0, │ │ │ │ │ sbcvs r0, r1, r4, lsl #8 │ │ │ │ │ andvs r4, r4, r4, lsl #18 │ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ stmib r0, {r1, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0xf85d4101 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ - andeq sl, r2, sl, lsr #31 │ │ │ │ │ - blmi 1ce260 │ │ │ │ │ + @ instruction: 0x0002afb2 │ │ │ │ │ + blmi 1ce258 │ │ │ │ │ vhadd.s8 q11, q8, │ │ │ │ │ ldrbtmi r2, [fp], #-271 @ 0xfffffef1 │ │ │ │ │ @ instruction: 0x332c6102 │ │ │ │ │ addvs r8, r3, r1 │ │ │ │ │ subvs r2, r3, r0, lsl #6 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq sl, r2, lr, lsl #31 │ │ │ │ │ + muleq r2, r6, pc @ │ │ │ │ │ vqshl.s8 d27, d0, d0 │ │ │ │ │ vaddhn.i16 d17, q0, │ │ │ │ │ sbcvs r0, r1, r4, lsl #8 │ │ │ │ │ andvs r4, r4, r5, lsl #18 │ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ cmpcc r8, r4, asr #32 │ │ │ │ │ - blmi 16c300 │ │ │ │ │ + blmi 16c2f8 │ │ │ │ │ addvs r6, r1, r2, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq sl, r2, r6, ror #30 │ │ │ │ │ + andeq sl, r2, lr, ror #30 │ │ │ │ │ vqshl.s8 d27, d0, d0 │ │ │ │ │ vaddhn.i16 d17, q0, │ │ │ │ │ sbcvs r0, r1, r4, lsl #8 │ │ │ │ │ andvs r4, r4, r5, lsl #18 │ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ orrcc r6, r4, r4, asr #32 │ │ │ │ │ - blmi 16c328 │ │ │ │ │ + blmi 16c320 │ │ │ │ │ addvs r6, r1, r2, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq sl, r2, lr, lsr pc │ │ │ │ │ + andeq sl, r2, r6, asr #30 │ │ │ │ │ vqshl.s8 d27, d0, d0 │ │ │ │ │ vaddhn.i16 d17, q0, │ │ │ │ │ sbcvs r0, r1, r4, lsl #8 │ │ │ │ │ andvs r4, r4, r4, lsl #18 │ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ stmib r0, {r1, r8, sp, lr}^ │ │ │ │ │ @ instruction: 0xf85d4101 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ - andeq sl, r2, r6, lsl pc │ │ │ │ │ + andeq sl, r2, lr, lsl pc │ │ │ │ │ vqshl.s8 d27, d0, d0 │ │ │ │ │ vaddhn.i16 d17, q0, │ │ │ │ │ sbcvs r0, r1, r4, lsl #8 │ │ │ │ │ andvs r4, r4, r5, lsl #18 │ │ │ │ │ ldrbtmi r2, [r9], #-1024 @ 0xfffffc00 │ │ │ │ │ asrscc r6, r4, #32 │ │ │ │ │ - blmi 16c374 │ │ │ │ │ + blmi 16c36c │ │ │ │ │ addvs r6, r1, r2, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - strdeq sl, [r2], -r2 │ │ │ │ │ + strdeq sl, [r2], -sl @ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb85430 │ │ │ │ │ + bl feb85428 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ - blcs 3faa4 │ │ │ │ │ + blcs 3fa9c │ │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ tstlt r3, r1, lsl #6 │ │ │ │ │ ldrbtmi r4, [r8], #-2052 @ 0xfffff7fc │ │ │ │ │ stmdbmi r4, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1568 @ 0xfffff9e0 │ │ │ │ │ mrc2 7, 5, pc, cr8, cr1, {7} │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ - andeq r6, r1, r2, ror r1 │ │ │ │ │ - andeq r6, r1, lr, ror #6 │ │ │ │ │ + andeq r6, r1, sl, ror r1 │ │ │ │ │ + andeq r6, r1, r6, ror r3 │ │ │ │ │ andcs fp, r0, #16, 10 @ 0x4000000 │ │ │ │ │ addslt r4, r0, sp, lsl fp │ │ │ │ │ ldrbtmi r4, [fp], #-2333 @ 0xfffff6e3 │ │ │ │ │ ldrbtmi r4, [r9], #-1774 @ 0xfffff912 │ │ │ │ │ movwls r4, #13828 @ 0x3604 │ │ │ │ │ @ instruction: 0xf8ad230a │ │ │ │ │ strmi r3, [r4], r0 │ │ │ │ │ @ instruction: 0xf8ad4b19 │ │ │ │ │ @ instruction: 0xf8cd200a │ │ │ │ │ ldrbtmi r2, [fp], #-2 │ │ │ │ │ andcs pc, r6, sp, asr #17 │ │ │ │ │ movwne lr, #18893 @ 0x49cd │ │ │ │ │ - blmi 5c0af4 │ │ │ │ │ + blmi 5c0aec │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #27085 @ 0x69cd │ │ │ │ │ ldrbtmi r4, [fp], #-2836 @ 0xfffff4ec │ │ │ │ │ - blmi 552edc │ │ │ │ │ + blmi 552ed4 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r3, #41736 @ 0xa308 │ │ │ │ │ ldrbtmi r4, [fp], #-2834 @ 0xfffff4ee │ │ │ │ │ movwcc lr, #51661 @ 0xc9cd │ │ │ │ │ ldm lr!, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ │ @@ -41254,15 +41252,15 @@ │ │ │ │ │ stmhi r2, {r4, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbcs r0, {r1, r5, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1bcbf18 │ │ │ │ │ tstle r0, r0, lsl #30 │ │ │ │ │ @ instruction: 0x46604770 │ │ │ │ │ mrclt 7, 6, APSR_nzcv, cr14, cr1, {7} │ │ │ │ │ teqlt r8, fp, lsl #12 │ │ │ │ │ - bcs 50544 │ │ │ │ │ + bcs 5053c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ mrsle r2, (UNDEF: 16) │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ mrclt 7, 3, APSR_nzcv, cr2, cr1, {7} │ │ │ │ │ ldrblt fp, [r0, #-808]! @ 0xfffffcd8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -41272,53 +41270,53 @@ │ │ │ │ │ @ instruction: 0xf1bcb1c9 │ │ │ │ │ svclt 0x00180f00 │ │ │ │ │ ldrmi r2, [r4], -r0, lsl #20 │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ andsle r2, r0, r0, lsl #12 │ │ │ │ │ ldrtmi r4, [r2], -r0, ror #12 │ │ │ │ │ @ instruction: 0xf009461d │ │ │ │ │ - bmi 22dfe0 │ │ │ │ │ + bmi 22dfd8 │ │ │ │ │ strtmi r4, [r9], -r3, lsl #12 │ │ │ │ │ ldrbtmi r4, [sl], #-1568 @ 0xfffff9e0 │ │ │ │ │ stc2l 7, cr15, [r2, #960] @ 0x3c0 │ │ │ │ │ svclt 0x00a82800 │ │ │ │ │ strtmi r5, [r0], -r6, lsr #8 │ │ │ │ │ andcs fp, r0, r0, ror sp │ │ │ │ │ @ instruction: 0x4770bd70 │ │ │ │ │ - andeq r6, r1, r6, asr #4 │ │ │ │ │ + andeq r6, r1, lr, asr #4 │ │ │ │ │ ldrmi r4, [r1], -ip, lsl #13 │ │ │ │ │ stmhi r2, {r4, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbcs r0, {r1, r5, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1bcbf18 │ │ │ │ │ tstle r1, r0, lsl #30 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf7f14660 │ │ │ │ │ svclt 0x0000bea7 │ │ │ │ │ strmi r4, [r8], -r4, lsl #13 │ │ │ │ │ @ instruction: 0x1004f8bc │ │ │ │ │ ldclt 0, cr15, [r6], #64 @ 0x40 │ │ │ │ │ ldrlt fp, [r0, #-368]! @ 0xfffffe90 │ │ │ │ │ cmplt r5, r5, lsl #17 │ │ │ │ │ - bcs 3fe34 │ │ │ │ │ + bcs 3fe2c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - blvs fe1623f8 │ │ │ │ │ + blvs fe1623f0 │ │ │ │ │ ssatmi fp, #5, ip, lsl #2 │ │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ │ ldclt 7, cr4, [r0, #-384]! @ 0xfffffe80 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ push {r5, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb85600 │ │ │ │ │ + bl feb855f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [lr], -r8, ror #31 │ │ │ │ │ strmi r8, [r4], -r3, lsl #17 │ │ │ │ │ @ instruction: 0x4617b1b3 │ │ │ │ │ - bcs 3fc48 │ │ │ │ │ + bcs 3fc40 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ - bvs ff12245c │ │ │ │ │ + bvs ff122454 │ │ │ │ │ ldrtmi fp, [r2], -fp, lsl #2 │ │ │ │ │ @ instruction: 0xf8d44798 │ │ │ │ │ @ instruction: 0xf1bee038 │ │ │ │ │ andle r0, r7, r0, lsl #30 │ │ │ │ │ @ instruction: 0x463a4633 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ pop {r2, r4, r5, r6, r7, r9, sl, lr} │ │ │ │ │ @@ -41331,44 +41329,44 @@ │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ stmhi r2, {r0, r1, r2, r4, r9, sl, lr} │ │ │ │ │ cmnlt sl, r5, lsl #12 │ │ │ │ │ svccs 0x0000460e │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ cdpne 0, 5, cr13, cr12, cr10, {0} │ │ │ │ │ and fp, r7, fp, lsl #18 │ │ │ │ │ - blx 15071a │ │ │ │ │ + blx 150712 │ │ │ │ │ ldrtmi r6, [r9], -r2 │ │ │ │ │ mrc2 7, 1, pc, cr12, cr1, {7} │ │ │ │ │ rscsle r3, r7, #256 @ 0x100 │ │ │ │ │ @ instruction: 0x4770bdf8 │ │ │ │ │ ldrblt fp, [r0, #-816]! @ 0xfffffcd0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ stmhi r2, {r1, r2, r4, r9, sl, lr} │ │ │ │ │ orrslt r4, r2, r4, lsl #12 │ │ │ │ │ cdpcs 6, 0, cr4, cr0, cr13, {0} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8dfd00d │ │ │ │ │ stmibvs r3, {r4, r5, lr, pc}^ │ │ │ │ │ - blcs 3f89c │ │ │ │ │ + blcs 3f894 │ │ │ │ │ strbmi fp, [r3, #-3864]! @ 0xfffff0e8 │ │ │ │ │ ldrtmi sp, [r1], -r6, lsl #2 │ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f14070 │ │ │ │ │ ldcllt 14, cr11, [r0, #-100]! @ 0xffffff9c │ │ │ │ │ stmiahi r2!, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ mrclt 7, 0, APSR_nzcv, cr0, cr1, {7} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xfffffe89 │ │ │ │ │ push {r5, r7, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb856e4 │ │ │ │ │ + bl feb856dc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmhi r3, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0x460e4690 │ │ │ │ │ ldrmi r4, [sl], -r4, lsl #12 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, fp, r0, lsl #22 │ │ │ │ │ stmibvs r7, {r1, r4, r8, fp, lr}^ │ │ │ │ │ @@ -41378,15 +41376,15 @@ │ │ │ │ │ @ instruction: 0xf1b835ff │ │ │ │ │ tstle r3, r0, lsl #30 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ stmiahi r3!, {r0, r1, r2, r5, r6, r7, r8, fp, sp, lr} │ │ │ │ │ tstvs r3, r5, lsl #22 @ │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12]! │ │ │ │ │ rscsle r3, r7, #1, 26 @ 0x40 │ │ │ │ │ - blx 2507b6 │ │ │ │ │ + blx 2507ae │ │ │ │ │ ldrtmi pc, [r0], -r2, lsl #4 @ │ │ │ │ │ pop {r8, sp} │ │ │ │ │ @ instruction: 0xf7f141f0 │ │ │ │ │ @ instruction: 0xf1b8bd7d │ │ │ │ │ mvnsle r0, r0, lsl #30 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @@ -41406,39 +41404,39 @@ │ │ │ │ │ eorsle r2, ip, r0, lsl #20 │ │ │ │ │ usatmi r4, #14, pc, lsl #22 @ │ │ │ │ │ andne pc, r4, sp, lsr #17 │ │ │ │ │ ldrbtmi r4, [fp], #-1700 @ 0xfffff95c │ │ │ │ │ stmib sp, {r0, r2, r3, r4, r8, fp, lr}^ │ │ │ │ │ movwcs r0, #33538 @ 0x8302 │ │ │ │ │ andcc pc, r0, sp, lsr #17 │ │ │ │ │ - blmi 6ff780 │ │ │ │ │ + blmi 6ff778 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 6b31b4 │ │ │ │ │ + blmi 6b31ac │ │ │ │ │ ldrbtmi r4, [fp], #-2330 @ 0xfffff6e6 │ │ │ │ │ andcc lr, r6, #3358720 @ 0x334000 │ │ │ │ │ ldrbtmi r4, [r9], #-2585 @ 0xfffff5e7 │ │ │ │ │ ldrbtmi r4, [sl], #-2841 @ 0xfffff4e7 │ │ │ │ │ ldrbtmi r9, [fp], #-268 @ 0xfffffef4 │ │ │ │ │ movwcs lr, #43469 @ 0xa9cd │ │ │ │ │ - blmi 640e1c │ │ │ │ │ + blmi 640e14 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #35277 @ 0x89cd │ │ │ │ │ - blmi 600e24 │ │ │ │ │ + blmi 600e1c │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #55757 @ 0xd9cd │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ muleq r7, lr, r8 │ │ │ │ │ andeq lr, r7, ip, lsl #17 │ │ │ │ │ andslt r4, r0, r0, lsr #12 │ │ │ │ │ - bmi 35da3c │ │ │ │ │ + bmi 35da34 │ │ │ │ │ @ instruction: 0xe7bf447a │ │ │ │ │ @ instruction: 0xfffffe37 │ │ │ │ │ @ instruction: 0xfffffe09 │ │ │ │ │ @ instruction: 0xfffffd69 │ │ │ │ │ @ instruction: 0xfffffda7 │ │ │ │ │ @ instruction: 0xfffffe1f │ │ │ │ │ @ instruction: 0xffffff97 │ │ │ │ │ @@ -41457,28 +41455,28 @@ │ │ │ │ │ ldrmi r4, [r1], -r8, lsl #12 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ tstle r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x461a4770 │ │ │ │ │ ldclt 7, cr15, [r6, #-964] @ 0xfffffc3c │ │ │ │ │ push {r3, r5, r6, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb85868 │ │ │ │ │ + bl feb85860 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bvs 132610 │ │ │ │ │ + bvs 132608 │ │ │ │ │ stmdbcs r0, {r1, r2, r3, r9, sl, lr} │ │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ │ stmdavs pc, {r0, r1, r4, ip, lr, pc} @ │ │ │ │ │ svccs 0x00004615 │ │ │ │ │ - bcs 5e2e4 │ │ │ │ │ + bcs 5e2dc │ │ │ │ │ ldmdavc fp!, {r0, r1, r2, r3, ip, lr, pc} │ │ │ │ │ @ instruction: 0x463cb39b │ │ │ │ │ @ instruction: 0xf804e003 │ │ │ │ │ stmdavc r3!, {r0, r8, r9, fp, ip, sp} │ │ │ │ │ @ instruction: 0xf812b193 │ │ │ │ │ - blcs 3d2a0 │ │ │ │ │ + blcs 3d298 │ │ │ │ │ movwcs sp, #503 @ 0x1f7 │ │ │ │ │ pop {r0, r1, r5, ip, sp, lr} │ │ │ │ │ @ instruction: 0xb11a81f0 │ │ │ │ │ pop {r0, r1, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0x471841f0 │ │ │ │ │ mvnlt r6, r3, asr #19 │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @@ -41507,34 +41505,34 @@ │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ strmi r6, [r6], -r7, lsl #20 │ │ │ │ │ mrcne 1, 2, fp, cr13, cr7, {3} │ │ │ │ │ ldrmi fp, [r0], r3, ror #2 │ │ │ │ │ streq lr, [r5], #2817 @ 0xb01 │ │ │ │ │ - bvs e26730 │ │ │ │ │ + bvs e26728 │ │ │ │ │ strbmi r4, [r2], -r1, lsr #12 │ │ │ │ │ stccc 6, cr4, [r1, #-192] @ 0xffffff40 │ │ │ │ │ stccc 7, cr4, [r4], {184} @ 0xb8 │ │ │ │ │ mvnsle r1, fp, ror #24 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb85950 │ │ │ │ │ + bl feb85948 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 326f8 │ │ │ │ │ + bcs 326f0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000c4617 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ │ stmiblt r2, {r0, r9} │ │ │ │ │ - bvs 1afffd4 │ │ │ │ │ + bvs 1afffcc │ │ │ │ │ cdpne 1, 4, cr11, cr6, cr11, {3} │ │ │ │ │ - bl 9acdc │ │ │ │ │ + bl 9acd4 │ │ │ │ │ and r0, r0, r6, lsl #9 │ │ │ │ │ strtmi r6, [r1], -fp, ror #20 │ │ │ │ │ @ instruction: 0x4628463a │ │ │ │ │ ldrmi r3, [r8, r1, lsl #28] │ │ │ │ │ ldclne 12, cr3, [r3], #-16 │ │ │ │ │ ldcllt 1, cr13, [r8, #984]! @ 0x3d8 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ @@ -41542,15 +41540,15 @@ │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ strmi r6, [r5], -r3, asr #19 │ │ │ │ │ ldrmi r4, [r0], pc, lsl #12 │ │ │ │ │ cdpne 1, 5, cr11, cr4, cr3, {5} │ │ │ │ │ - bl 9ae44 │ │ │ │ │ + bl 9ae3c │ │ │ │ │ and r0, r0, r4, lsl #13 │ │ │ │ │ ldrtmi r6, [r1], -fp, ror #19 │ │ │ │ │ stccc 6, cr4, [r1], {40} @ 0x28 │ │ │ │ │ mcrcc 7, 0, r4, cr4, cr8, {4} │ │ │ │ │ mvnsle r1, r3, ror #24 │ │ │ │ │ addeq lr, r8, #323584 @ 0x4f000 │ │ │ │ │ tstcs r0, r8, lsr r6 │ │ │ │ │ @@ -41558,24 +41556,24 @@ │ │ │ │ │ stclt 7, cr15, [sl], #-964 @ 0xfffffc3c │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb859fc │ │ │ │ │ + bl feb859f4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ │ ldrmi fp, [r0], -r2, lsr #2 │ │ │ │ │ - blx 11ea83a │ │ │ │ │ + blx 11ea832 │ │ │ │ │ ldclt 0, cr6, [r0, #-128] @ 0xffffff80 │ │ │ │ │ ldclt 0, cr6, [r0, #-40] @ 0xffffffd8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb85a20 │ │ │ │ │ + bl feb85a18 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ │ andle r2, r8, r0, lsl #10 │ │ │ │ │ strmi r6, [ip], -lr, lsl #16 │ │ │ │ │ @ instruction: 0xf7f2b12e │ │ │ │ │ @@ -41586,42 +41584,42 @@ │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ svclt 0x000c2b00 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ andeq pc, r1, #66 @ 0x42 │ │ │ │ │ stmdahi r2, {r1, r4, r5, r8, fp, ip, sp, pc}^ │ │ │ │ │ tstlt sl, r8, lsl r6 │ │ │ │ │ - bllt ff26c830 │ │ │ │ │ - bllt fee6c834 │ │ │ │ │ + bllt ff26c828 │ │ │ │ │ + bllt fee6c82c │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ andcs fp, r0, #16, 10 @ 0x4000000 │ │ │ │ │ addslt r4, r0, r4, lsr #22 │ │ │ │ │ svclt 0x00181a89 │ │ │ │ │ ldrbtmi r2, [fp], #-257 @ 0xfffffeff │ │ │ │ │ strmi r4, [r4], -lr, ror #13 │ │ │ │ │ movwcs r9, #25347 @ 0x6303 │ │ │ │ │ andne pc, r2, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf8ad4684 │ │ │ │ │ movwcs r3, #16384 @ 0x4000 │ │ │ │ │ @ instruction: 0xf8ad491d │ │ │ │ │ - blmi 77a8b0 │ │ │ │ │ + blmi 77a8a8 │ │ │ │ │ @ instruction: 0xf8ad4479 │ │ │ │ │ @ instruction: 0xf8cd200a │ │ │ │ │ ldrbtmi r2, [fp], #-6 │ │ │ │ │ stmib sp, {r1, r3, r4, r9, fp, lr}^ │ │ │ │ │ - blmi 6b34c4 │ │ │ │ │ + blmi 6b34bc │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #27085 @ 0x69cd │ │ │ │ │ - blmi 681120 │ │ │ │ │ + blmi 681118 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #35277 @ 0x89cd │ │ │ │ │ - blmi 641128 │ │ │ │ │ + blmi 641120 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #43469 @ 0xa9cd │ │ │ │ │ - blmi 601130 │ │ │ │ │ + blmi 601128 │ │ │ │ │ ldrbtmi r4, [fp], #-1146 @ 0xfffffb86 │ │ │ │ │ movwcs lr, #51661 @ 0xc9cd │ │ │ │ │ ldrbtmi r4, [fp], #-2837 @ 0xfffff4eb │ │ │ │ │ ldm lr!, {r1, r2, r3, r8, r9, ip, pc} │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ @@ -41642,172 +41640,172 @@ │ │ │ │ │ @ instruction: 0xfffffec3 │ │ │ │ │ @ instruction: 0xfffffe29 │ │ │ │ │ @ instruction: 0xfffffe6b │ │ │ │ │ @ instruction: 0xfffffd63 │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb85b4c │ │ │ │ │ + bl feb85b44 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ │ - blmi 7a3184 │ │ │ │ │ + blmi 7a317c │ │ │ │ │ ldrbtmi r0, [fp], #-2306 @ 0xfffff6fe │ │ │ │ │ stmeq r0, {r3, r4, r7, sl, fp, ip, lr} │ │ │ │ │ vqrdmulh.s d15, d0, d0 │ │ │ │ │ svclt 0x0038429c │ │ │ │ │ ldcllt 8, cr3, [r0, #-4]! │ │ │ │ │ svcmi 0x0080f5b0 │ │ │ │ │ - blmi 6231a0 │ │ │ │ │ + blmi 623198 │ │ │ │ │ ldrbtmi r0, [fp], #-2434 @ 0xfffff67e │ │ │ │ │ stmdaeq r0, {r3, r4, r7, sl, fp, ip, lr}^ │ │ │ │ │ vqrdmulh.s d15, d0, d0 │ │ │ │ │ svclt 0x0038429c │ │ │ │ │ ldcllt 8, cr3, [r0, #-4]! │ │ │ │ │ svccc 0x0080f5b0 │ │ │ │ │ - blmi 4a31b8 │ │ │ │ │ + blmi 4a31b0 │ │ │ │ │ ldrbtmi r0, [fp], #-2562 @ 0xfffff5fe │ │ │ │ │ - blx 45bfe │ │ │ │ │ + blx 45bf6 │ │ │ │ │ addsmi pc, ip, #0, 6 │ │ │ │ │ stmdacc r1, {r3, r4, r5, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ stceq 13, cr11, [r0], {112} @ 0x70 │ │ │ │ │ ldc2l 0, cr15, [ip], {16} │ │ │ │ │ stcne 8, cr0, [r8], #276 @ 0x114 │ │ │ │ │ @ instruction: 0xf1054a0a │ │ │ │ │ - blx 92f5d8 │ │ │ │ │ + blx 92f5d0 │ │ │ │ │ ldrbtmi pc, [sl], #-0 @ │ │ │ │ │ vpmax.u8 d15, d3, d16 │ │ │ │ │ @ instruction: 0x46315cd6 │ │ │ │ │ @ instruction: 0xf00040ae │ │ │ │ │ ldrtmi pc, [r0], #-2267 @ 0xfffff725 @ │ │ │ │ │ svclt 0x0000e7ca │ │ │ │ │ - andeq r5, r1, sl, lsl #31 │ │ │ │ │ - andeq r5, r1, lr, ror #30 │ │ │ │ │ - andeq r5, r1, r2, asr pc │ │ │ │ │ - andeq r5, r1, lr, lsr #30 │ │ │ │ │ + muleq r1, r2, pc @ │ │ │ │ │ + andeq r5, r1, r6, ror pc │ │ │ │ │ + andeq r5, r1, sl, asr pc │ │ │ │ │ + andeq r5, r1, r6, lsr pc │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi 169ea0 │ │ │ │ │ + blhi 169e98 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ addlt r4, r7, ip, asr fp │ │ │ │ │ @ instruction: 0x4604495c │ │ │ │ │ ldrbtmi r4, [fp], #-2652 @ 0xfffff5a4 │ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - blcs 44c30 │ │ │ │ │ + blcs 44c28 │ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ - blcs 65684 │ │ │ │ │ + blcs 6567c │ │ │ │ │ addshi pc, r3, r0 │ │ │ │ │ - bmi fe46a238 │ │ │ │ │ - beq 1a2a500 │ │ │ │ │ + bmi fe46a230 │ │ │ │ │ + beq 1a2a4f8 │ │ │ │ │ @ instruction: 0xff6ef007 │ │ │ │ │ - bvc ff06a618 │ │ │ │ │ - beq fe46a288 │ │ │ │ │ - blmi 1441374 │ │ │ │ │ + bvc ff06a610 │ │ │ │ │ + beq fe46a280 │ │ │ │ │ + blmi 144136c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 188aa0 │ │ │ │ │ + blls 188a98 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ andlt r8, r7, fp, lsl #1 │ │ │ │ │ - blhi 169d3c │ │ │ │ │ + blhi 169d34 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ stc2 0, cr15, [sl, #28]! │ │ │ │ │ stmdage r2, {r0, r7, r9, sl, lr} │ │ │ │ │ strmi r2, [r8], r8, asr #7 │ │ │ │ │ @ instruction: 0xf7f29301 │ │ │ │ │ - blls acc64 │ │ │ │ │ + blls acc5c │ │ │ │ │ andls r1, r1, #1440 @ 0x5a0 │ │ │ │ │ @ instruction: 0x2603b1bb │ │ │ │ │ ldreq pc, [r0], -r0, asr #5 │ │ │ │ │ vabal.s8 q9, d1, d3 │ │ │ │ │ strcs r0, [r4, -r0, lsl #10] │ │ │ │ │ movtcs r4, #1584 @ 0x630 │ │ │ │ │ movwls r9, #9986 @ 0x2702 │ │ │ │ │ @ instruction: 0xff62f7ff │ │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff9302 │ │ │ │ │ andls pc, r2, sp, asr pc @ │ │ │ │ │ vnmlsne.f64 d25, d10, d1 │ │ │ │ │ - blcs 53298 │ │ │ │ │ + blcs 53290 │ │ │ │ │ @ instruction: 0xf007d1ee │ │ │ │ │ - bl fec6e0b0 │ │ │ │ │ - bl 1870ec4 │ │ │ │ │ + bl fec6e0a8 │ │ │ │ │ + bl 1870ebc │ │ │ │ │ @ instruction: 0xf0070708 │ │ │ │ │ @ instruction: 0x4606fd7f │ │ │ │ │ biccs sl, r8, #4, 16 @ 0x40000 │ │ │ │ │ movwls r4, #13960 @ 0x3688 │ │ │ │ │ @ instruction: 0xf856f7f2 │ │ │ │ │ vnmlsne.f64 d25, d10, d3 │ │ │ │ │ orrlt r9, r3, #805306368 @ 0x30000000 │ │ │ │ │ - bls a2a13c │ │ │ │ │ - bhi a2a240 │ │ │ │ │ - bhi a2a144 │ │ │ │ │ - beq 12a598 │ │ │ │ │ + bls a2a134 │ │ │ │ │ + bhi a2a238 │ │ │ │ │ + bhi a2a13c │ │ │ │ │ + beq 12a590 │ │ │ │ │ @ instruction: 0xff18f007 │ │ │ │ │ - bvc 106a694 │ │ │ │ │ - beq 12aa598 │ │ │ │ │ - bvc ffa2a6cc │ │ │ │ │ - bvc 16a214 │ │ │ │ │ + bvc 106a68c │ │ │ │ │ + beq 12aa590 │ │ │ │ │ + bvc ffa2a6c4 │ │ │ │ │ + bvc 16a20c │ │ │ │ │ @ instruction: 0xff0ef007 │ │ │ │ │ - bvc 106a6a8 │ │ │ │ │ - beq 1a6a5ac │ │ │ │ │ - bvc ffa2a6e0 │ │ │ │ │ - bvc 16a228 │ │ │ │ │ + bvc 106a6a0 │ │ │ │ │ + beq 1a6a5a4 │ │ │ │ │ + bvc ffa2a6d8 │ │ │ │ │ + bvc 16a220 │ │ │ │ │ @ instruction: 0xff04f007 │ │ │ │ │ - bvc 106a6bc │ │ │ │ │ - beq 126a5c0 │ │ │ │ │ - bvc ffa2a6f4 │ │ │ │ │ - bvc 16a23c │ │ │ │ │ + bvc 106a6b4 │ │ │ │ │ + beq 126a5b8 │ │ │ │ │ + bvc ffa2a6ec │ │ │ │ │ + bvc 16a234 │ │ │ │ │ cdp2 0, 15, cr15, cr10, cr7, {0} │ │ │ │ │ - beq ff06a600 │ │ │ │ │ - beq 16a148 │ │ │ │ │ + beq ff06a5f8 │ │ │ │ │ + beq 16a140 │ │ │ │ │ vnmlsne.f64 d25, d10, d3 │ │ │ │ │ - blcs 53328 │ │ │ │ │ + blcs 53320 │ │ │ │ │ @ instruction: 0xf007d1d4 │ │ │ │ │ - bmi 5ae028 │ │ │ │ │ + bmi 5ae020 │ │ │ │ │ ldrbtmi r1, [sl], #-2944 @ 0xfffff480 │ │ │ │ │ tsteq r8, r1, ror #22 │ │ │ │ │ @ instruction: 0x41b94548 │ │ │ │ │ movwcs fp, #8116 @ 0x1fb4 │ │ │ │ │ andsvs r2, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ │ ldclcs 15, cr10, [lr], #436 @ 0x1b4 │ │ │ │ │ strtmi sp, [r0], -r3, lsl #18 │ │ │ │ │ mrc2 7, 7, pc, cr14, cr15, {7} │ │ │ │ │ - blmi 36890c │ │ │ │ │ + blmi 368904 │ │ │ │ │ strtmi r4, [r3], #-1147 @ 0xfffffb85 │ │ │ │ │ stmdacc r1, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ │ strb r1, [r9, -r0, lsl #2]! │ │ │ │ │ - mrc 7, 7, APSR_nzcv, cr4, cr6, {6} │ │ │ │ │ + mrc 7, 7, APSR_nzcv, cr8, cr6, {6} │ │ │ │ │ strmi r1, [r0, #2048] @ 0x800 │ │ │ │ │ stmibmi r0, {r3, r4} │ │ │ │ │ stcmi 0, cr0, [r0] │ │ │ │ │ - andeq sl, r2, r6, asr #15 │ │ │ │ │ - andeq r9, r2, r8, asr pc │ │ │ │ │ + andeq sl, r2, lr, asr #15 │ │ │ │ │ + andeq r9, r2, r0, ror #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r8, lsr #30 │ │ │ │ │ - muleq r2, lr, r6 │ │ │ │ │ - muleq r1, ip, sp │ │ │ │ │ + andeq r9, r2, r0, lsr pc │ │ │ │ │ + andeq sl, r2, r6, lsr #13 │ │ │ │ │ + andeq r5, r1, r4, lsr #27 │ │ │ │ │ ldrbtmi r4, [fp], #-2819 @ 0xfffff4fd │ │ │ │ │ eorcc pc, r1, r3, asr r8 @ │ │ │ │ │ andcc pc, r3, r0, lsr #23 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq r5, r1, r6, ror #28 │ │ │ │ │ + andeq r5, r1, lr, ror #28 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb85d9c │ │ │ │ │ + bl feb85d94 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 1a72844 │ │ │ │ │ - blmi 1a9ae6c │ │ │ │ │ + bmi 1a7283c │ │ │ │ │ + blmi 1a9ae64 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f932f │ │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ │ - bmi 1937fc0 │ │ │ │ │ + bmi 1937fb8 │ │ │ │ │ ldrbtmi r4, [sl], #-2914 @ 0xfffff49e │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adcshi pc, r8, r0, asr #32 │ │ │ │ │ eorslt r4, r1, r8, lsr #12 │ │ │ │ │ @ instruction: 0x4605bdf0 │ │ │ │ │ @@ -41816,51 +41814,51 @@ │ │ │ │ │ andle r2, r5, r2, lsl #16 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ stc2l 0, cr15, [r4, #60]! @ 0x3c │ │ │ │ │ cmple sl, r0, lsl #16 │ │ │ │ │ tstcs r0, r1, lsl #28 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsr #4 │ │ │ │ │ @ instruction: 0xf7d69100 │ │ │ │ │ - @ instruction: 0x4620eb78 │ │ │ │ │ + @ instruction: 0x4620eb7c │ │ │ │ │ mcr2 7, 1, pc, cr0, cr9, {7} @ │ │ │ │ │ svclt 0x00082801 │ │ │ │ │ andle r2, r3, r2, lsl #4 │ │ │ │ │ svclt 0x000c2802 │ │ │ │ │ andcs r2, r0, #-1610612736 @ 0xa0000000 │ │ │ │ │ movwcs sl, #7975 @ 0x1f27 │ │ │ │ │ stmib sp, {r8, sp}^ │ │ │ │ │ ldrtmi r2, [r8], -r2, lsl #6 │ │ │ │ │ @ instruction: 0xf7d62220 │ │ │ │ │ - strtmi lr, [r0], -r4, ror #22 │ │ │ │ │ + strtmi lr, [r0], -r8, ror #22 │ │ │ │ │ mcr2 7, 2, pc, cr10, cr9, {7} @ │ │ │ │ │ - bllt fe240438 │ │ │ │ │ + bllt fe240430 │ │ │ │ │ strtmi r4, [r8], -fp, ror #12 │ │ │ │ │ @ instruction: 0xf7d64632 │ │ │ │ │ - blls 69e08 │ │ │ │ │ - bllt e40458 │ │ │ │ │ + blls 69e10 │ │ │ │ │ + bllt e40450 │ │ │ │ │ adcsle r2, r9, r0, lsl #22 │ │ │ │ │ mvnslt r6, lr, asr r9 │ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ │ ldmdahi r7!, {r0, r2, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ eorle r2, sl, r2, lsl #30 │ │ │ │ │ eorsle r2, r9, sl, lsl #30 │ │ │ │ │ tstle r2, r1, lsl #30 │ │ │ │ │ strtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ ldc2l 7, cr15, [r6, #996]! @ 0x3e4 │ │ │ │ │ - blcs 4cf38 │ │ │ │ │ + blcs 4cf30 │ │ │ │ │ rsbcs sp, ip, #89 @ 0x59 │ │ │ │ │ stmdage ip, {r0, r4, r5, r7, sl, fp, ip} │ │ │ │ │ @ instruction: 0xf9acf7f1 │ │ │ │ │ stmdale r4, {r0, r1, r3, r5, r6, fp, sp} │ │ │ │ │ strtmi sl, [r0], -fp, lsl #18 │ │ │ │ │ stc2 7, cr15, [lr, #996] @ 0x3e4 │ │ │ │ │ - blls 3808c │ │ │ │ │ + blls 38084 │ │ │ │ │ addsle r2, r8, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7d64618 │ │ │ │ │ - ldr lr, [r4, r8, asr #22] │ │ │ │ │ + ldr lr, [r4, ip, asr #22] │ │ │ │ │ ldrb r2, [r7, r0, lsl #10]! │ │ │ │ │ strmi r4, [r3], -lr, lsr #20 │ │ │ │ │ ldrtmi r2, [r8], -r0, lsr #2 │ │ │ │ │ @ instruction: 0xf7f0447a │ │ │ │ │ @ instruction: 0x4639f937 │ │ │ │ │ strcs lr, [r1, #-1988] @ 0xfffff83c │ │ │ │ │ strtmi lr, [r0], -r7, lsl #15 │ │ │ │ │ @@ -41874,53 +41872,53 @@ │ │ │ │ │ @ instruction: 0xe7d9fdff │ │ │ │ │ strls sl, [r9, #-2057] @ 0xfffff7f7 │ │ │ │ │ @ instruction: 0xff44f7f1 │ │ │ │ │ strls sl, [sl, #-2058] @ 0xfffff7f6 │ │ │ │ │ @ instruction: 0xff40f7f1 │ │ │ │ │ strtmi r2, [r0], -r2, lsl #2 │ │ │ │ │ ldc2 7, cr15, [r6, #996]! @ 0x3e4 │ │ │ │ │ - blt 1290eb0 │ │ │ │ │ + blt 1290ea8 │ │ │ │ │ strtmi fp, [r0], -r9, lsl #5 │ │ │ │ │ stc2l 7, cr15, [ip, #996]! @ 0x3e4 │ │ │ │ │ @ instruction: 0xf1062210 │ │ │ │ │ stmdage ip, {r3, r8} │ │ │ │ │ @ instruction: 0xf9f8f7f1 │ │ │ │ │ vtst.8 d22, d28, d18 │ │ │ │ │ strls r0, [fp, #-1023] @ 0xfffffc01 │ │ │ │ │ vqadd.s8 d20, d8, d3 │ │ │ │ │ addsmi r0, r3, #-536870897 @ 0xe000000f │ │ │ │ │ - bvc d22d68 │ │ │ │ │ + bvc d22d60 │ │ │ │ │ strdle r2, [sp], -pc @ │ │ │ │ │ strtmi sl, [r0], -fp, lsl #18 │ │ │ │ │ ldc2 7, cr15, [r6, #-996] @ 0xfffffc1c │ │ │ │ │ rsbcs lr, fp, #176, 14 @ 0x2c00000 │ │ │ │ │ stmdage ip, {r0, r4, r5, r6, r7, sl, fp, ip} │ │ │ │ │ @ instruction: 0xf952f7f1 │ │ │ │ │ stmiale sl!, {r1, r3, r5, r6, fp, sp} │ │ │ │ │ str r9, [r3, fp, lsl #14]! │ │ │ │ │ @ instruction: 0xf0037a73 │ │ │ │ │ - blcs af978 │ │ │ │ │ + blcs af970 │ │ │ │ │ ldmibvs r3!, {r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ strb r9, [r9, fp, lsl #6]! │ │ │ │ │ - ldcl 7, cr15, [lr, #856]! @ 0x358 │ │ │ │ │ - andeq r9, r2, sl, lsr #27 │ │ │ │ │ + mcr 7, 0, pc, cr2, cr6, {6} @ │ │ │ │ │ + @ instruction: 0x00029db2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r6, sp │ │ │ │ │ - andeq r5, r1, r8, lsr r9 │ │ │ │ │ + muleq r2, lr, sp │ │ │ │ │ + andeq r5, r1, r0, asr #18 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0040f8cc │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ ldrmi r2, [r0], r0, lsl #18 │ │ │ │ │ adclt r4, r9, r1, asr sl │ │ │ │ │ svclt 0x00084b51 │ │ │ │ │ ldrbtmi r2, [sl], #-1537 @ 0xfffff9ff │ │ │ │ │ svclt 0x00184f50 │ │ │ │ │ - ldrbtmi r2, [pc], #-1536 @ 2ed84 │ │ │ │ │ + ldrbtmi r2, [pc], #-1536 @ 2ed7c │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], -r6, asr #32 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9327 │ │ │ │ │ cdpcs 3, 0, cr0, cr0, cr0, {0} │ │ │ │ │ @ instruction: 0xf10dd13d │ │ │ │ │ @ instruction: 0x4605091c │ │ │ │ │ @@ -41933,50 +41931,50 @@ │ │ │ │ │ stmdacs r1, {r1, r2, r3, r4, ip, lr, pc} │ │ │ │ │ strtmi sp, [r8], -fp, lsr #2 │ │ │ │ │ @ instruction: 0xf8ad2302 │ │ │ │ │ @ instruction: 0xf7f9301c │ │ │ │ │ stmdacs r0, {r0, r1, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4628d055 │ │ │ │ │ @ instruction: 0xf7f99608 │ │ │ │ │ - blt 106e3b4 │ │ │ │ │ + blt 106e3ac │ │ │ │ │ @ instruction: 0xf8ad2110 │ │ │ │ │ andcs r0, r8, #30 │ │ │ │ │ andls r4, r2, #70254592 @ 0x4300000 │ │ │ │ │ andcs r4, r0, #72, 12 @ 0x4800000 │ │ │ │ │ andcs lr, r0, #3358720 @ 0x334000 │ │ │ │ │ @ instruction: 0xf7d64622 │ │ │ │ │ - stmiblt r0, {r2, r4, r6, fp, sp, lr, pc} │ │ │ │ │ + stmiblt r0, {r3, r4, r6, fp, sp, lr, pc} │ │ │ │ │ and r4, pc, r0, lsr #12 │ │ │ │ │ andcs r6, r1, #7012352 @ 0x6b0000 │ │ │ │ │ andscs pc, ip, sp, lsr #17 │ │ │ │ │ teqle ip, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf105226c │ │ │ │ │ @ instruction: 0xf10d0108 │ │ │ │ │ @ instruction: 0xf7f1001e │ │ │ │ │ stmdacs fp!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc}^ │ │ │ │ │ andcs sp, r0, lr, lsr r9 │ │ │ │ │ - blmi a416c4 │ │ │ │ │ + blmi a416bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls a08e8c │ │ │ │ │ + blls a08e84 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_svc │ │ │ │ │ pop {r0, r3, r5, ip, sp, pc} │ │ │ │ │ stmdage r5, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ │ @ instruction: 0xf7f19605 │ │ │ │ │ stmdage r6, {r0, r1, r4, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7f19606 │ │ │ │ │ strtmi pc, [r8], -pc, lsl #29 │ │ │ │ │ @ instruction: 0xf8ad230a │ │ │ │ │ @ instruction: 0xf7f9301c │ │ │ │ │ tstlt r8, #2375680 @ 0x244000 @ │ │ │ │ │ vmovge.32 d9[0], r4 │ │ │ │ │ - blgt 405244 │ │ │ │ │ + blgt 40523c │ │ │ │ │ andeq lr, pc, r6, lsl #17 │ │ │ │ │ @ instruction: 0xf7f94628 │ │ │ │ │ - blt 106e328 │ │ │ │ │ + blt 106e320 │ │ │ │ │ @ instruction: 0xf8ad1d2e │ │ │ │ │ @ instruction: 0x4630001e │ │ │ │ │ mrrc2 0, 0, pc, lr, cr14 @ │ │ │ │ │ stmdavs fp!, {r3, r6, r7, r8, ip, sp, pc}^ │ │ │ │ │ tstcs ip, sp, lsl #6 │ │ │ │ │ stmdavs lr!, {r0, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf105e7a7 │ │ │ │ │ @@ -41989,147 +41987,147 @@ │ │ │ │ │ @ instruction: 0xf1052210 │ │ │ │ │ stmdage r9, {r3, r8} │ │ │ │ │ @ instruction: 0xf926f7f1 │ │ │ │ │ @ instruction: 0x4630e7da │ │ │ │ │ mrrc2 0, 0, pc, r2, cr14 @ │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d6e7e1 │ │ │ │ │ - svclt 0x0000ed48 │ │ │ │ │ - ldrdeq r9, [r2], -lr │ │ │ │ │ + svclt 0x0000ed4c │ │ │ │ │ + andeq r9, r2, r6, ror #23 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r9, [r2], -r6 │ │ │ │ │ - andeq r9, r2, ip, lsr fp │ │ │ │ │ + ldrdeq r9, [r2], -lr │ │ │ │ │ + andeq r9, r2, r4, asr #22 │ │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb860d4 │ │ │ │ │ + bl feb860cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi af2e3c │ │ │ │ │ - blmi b1b0fc │ │ │ │ │ + bmi af2e34 │ │ │ │ │ + blmi b1b0f4 │ │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ │ tstls r0, r8, ror #12 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ tstls r3, r1, lsl #2 │ │ │ │ │ - blx fe66af1a │ │ │ │ │ + blx fe66af12 │ │ │ │ │ eorsle r2, ip, r0, lsl #16 │ │ │ │ │ ldrdeq lr, [r0, -sp] │ │ │ │ │ ldrbpl pc, [r3], #1604 @ 0x644 @ │ │ │ │ │ strbteq pc, [r2], #-705 @ 0xfffffd3f @ │ │ │ │ │ cmpeq r3, sl, asr #2 │ │ │ │ │ - b 10b5780 │ │ │ │ │ - bl 18c7a58 │ │ │ │ │ + b 10b5778 │ │ │ │ │ + bl 18c7a50 │ │ │ │ │ ldmne fp, {r0, r9}^ │ │ │ │ │ ldmne fp, {r1, r4, r6, r8, lr}^ │ │ │ │ │ ldmdane fp, {r1, r4, r6, r8, lr} │ │ │ │ │ - bl 1094f30 │ │ │ │ │ - b 13ef734 │ │ │ │ │ + bl 1094f28 │ │ │ │ │ + b 13ef72c │ │ │ │ │ vqdmulh.s q0, , d3[0] │ │ │ │ │ sbcseq r8, r2, fp, asr pc │ │ │ │ │ subsvc lr, r3, #270336 @ 0x42000 │ │ │ │ │ - blx fe141b92 │ │ │ │ │ + blx fe141b8a │ │ │ │ │ strbne r1, [r1, r0, lsl #8] │ │ │ │ │ - bl ff080130 │ │ │ │ │ - bl 7335d8 │ │ │ │ │ - bl 10aff50 │ │ │ │ │ + bl ff080128 │ │ │ │ │ + bl 7335d0 │ │ │ │ │ + bl 10aff48 │ │ │ │ │ ldm r3, {r0, r5, r6, r7, r8, sl, ip, sp, lr}^ │ │ │ │ │ stmia r3, {r0, r1, r2, r3, r4, r5, r6, r8}^ │ │ │ │ │ - bcs 40520 │ │ │ │ │ + bcs 40518 │ │ │ │ │ vsra.u64 , , #1 │ │ │ │ │ - bmi 392ccc │ │ │ │ │ + bmi 392cc4 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -r8, lsl #2 │ │ │ │ │ andlt r4, r7, r9, lsr #12 │ │ │ │ │ @ instruction: 0xf04fbd30 │ │ │ │ │ @ instruction: 0xf04f34ff │ │ │ │ │ @ instruction: 0xe7ec35ff │ │ │ │ │ - ldcl 7, cr15, [lr], {214} @ 0xd6 │ │ │ │ │ - andeq r9, r2, r6, ror sl │ │ │ │ │ + stcl 7, cr15, [r2], #856 @ 0x358 │ │ │ │ │ + andeq r9, r2, lr, ror sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq ip, [r2], -r0 │ │ │ │ │ - strdeq r9, [r2], -r6 │ │ │ │ │ + ldrdeq ip, [r2], -r8 │ │ │ │ │ + strdeq r9, [r2], -lr │ │ │ │ │ ldrbtmi r4, [fp], #-2823 @ 0xfffff4f9 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ cmncs pc, #13828096 @ 0xd30000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ tsteq r2, r3, asr sl │ │ │ │ │ ldrmi sp, [r0], -r2 │ │ │ │ │ @ instruction: 0x47704619 │ │ │ │ │ svclt 0x0000e78a │ │ │ │ │ - andeq ip, r2, r6, ror r7 │ │ │ │ │ + andeq ip, r2, lr, ror r7 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb861c4 │ │ │ │ │ + bl feb861bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 372fac │ │ │ │ │ + blmi 372fa4 │ │ │ │ │ vsri.32 q2, , #1 │ │ │ │ │ ldm r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ vrsra.u32 q1, , #1 │ │ │ │ │ ssaxmi r8, r0, fp │ │ │ │ │ svclt 0x0018431a │ │ │ │ │ andle r4, r5, r9, lsl r6 │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7d62300 │ │ │ │ │ - stclt 8, cr14, [r8, #-264] @ 0xfffffef8 │ │ │ │ │ + stclt 8, cr14, [r8, #-280] @ 0xfffffee8 │ │ │ │ │ @ instruction: 0xff6cf7ff │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7d62300 │ │ │ │ │ - stclt 8, cr14, [r8, #-232] @ 0xffffff18 │ │ │ │ │ - andeq ip, r2, r4, asr #14 │ │ │ │ │ + stclt 8, cr14, [r8, #-248] @ 0xffffff08 │ │ │ │ │ + andeq ip, r2, ip, asr #14 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8620c │ │ │ │ │ + bl feb86204 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 372ff4 │ │ │ │ │ + blmi 372fec │ │ │ │ │ vsri.32 q2, , #1 │ │ │ │ │ ldm r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ vrsra.u32 q1, , #1 │ │ │ │ │ ssaxmi r8, r0, fp │ │ │ │ │ svclt 0x0018431a │ │ │ │ │ andle r4, r5, r9, lsl r6 │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7d62300 │ │ │ │ │ - stclt 8, cr14, [r8, #-120] @ 0xffffff88 │ │ │ │ │ + stclt 8, cr14, [r8, #-136] @ 0xffffff78 │ │ │ │ │ @ instruction: 0xff48f7ff │ │ │ │ │ rsbsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7d62300 │ │ │ │ │ - stclt 8, cr14, [r8, #-88] @ 0xffffffa8 │ │ │ │ │ - strdeq ip, [r2], -ip @ │ │ │ │ │ + stclt 8, cr14, [r8, #-104] @ 0xffffff98 │ │ │ │ │ + andeq ip, r2, r4, lsl #14 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb86254 │ │ │ │ │ + bl feb8624c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 2b303c │ │ │ │ │ + blmi 2b3034 │ │ │ │ │ ldmdavs r8, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ andle r1, r0, r3, asr #24 │ │ │ │ │ subscs fp, r4, r8, lsl #26 │ │ │ │ │ - svc 0x00def7d5 │ │ │ │ │ - blmi 1db4d0 │ │ │ │ │ + svc 0x00e2f7d5 │ │ │ │ │ + blmi 1db4c8 │ │ │ │ │ andsvs r4, r8, fp, ror r4 │ │ │ │ │ subscs fp, r3, r8, lsl #26 │ │ │ │ │ - svc 0x00d6f7d5 │ │ │ │ │ + svc 0x00daf7d5 │ │ │ │ │ svclt 0x00382801 │ │ │ │ │ ldrb r2, [r4, r1]! │ │ │ │ │ - andeq sl, r2, ip, ror #2 │ │ │ │ │ - andeq sl, r2, r8, asr r1 │ │ │ │ │ + andeq sl, r2, r4, ror r1 │ │ │ │ │ + andeq sl, r2, r0, ror #2 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb862a0 │ │ │ │ │ + bl feb86298 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7d60ff8 │ │ │ │ │ - andcs lr, r1, ip, lsl #24 │ │ │ │ │ + andcs lr, r1, r0, lsl ip │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ - bleq fe46d3f8 │ │ │ │ │ + bleq fe46d3f0 │ │ │ │ │ ldrmi r4, [lr], -sl, ror #24 │ │ │ │ │ @ instruction: 0xf5ad4b6a │ │ │ │ │ ldrbtmi r5, [ip], #-3490 @ 0xfffff25e │ │ │ │ │ @ instruction: 0xf50db083 │ │ │ │ │ cdpcs 7, 0, cr5, cr0, cr2, {5} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ streq pc, [r4, -r7, lsl #2] │ │ │ │ │ @@ -42139,15 +42137,15 @@ │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x53a3f50d │ │ │ │ │ tsteq r0, #-1073741824 @ 0xc0000000 @ │ │ │ │ │ ldmdavs fp, {r2, r8, ip, pc} │ │ │ │ │ tstle r5, r3, lsl #6 │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf50d4a5c │ │ │ │ │ - blmi 16c3798 │ │ │ │ │ + blmi 16c3790 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, r5, r0, asr #32 │ │ │ │ │ @ instruction: 0xf50d4640 │ │ │ │ │ andlt r5, r3, r2, lsr #27 │ │ │ │ │ @@ -42155,21 +42153,21 @@ │ │ │ │ │ ldrmi r4, [r3], r5, lsl #12 │ │ │ │ │ @ instruction: 0xff48f7f0 │ │ │ │ │ movwls r1, #32323 @ 0x7e43 │ │ │ │ │ @ instruction: 0xf50dd4e2 │ │ │ │ │ strtmi r6, [r1], -r9, lsl #21 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ andeq pc, r4, sl, lsr #3 │ │ │ │ │ - ldm r0, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r4, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7d54628 │ │ │ │ │ - @ instruction: 0xf04fef4a │ │ │ │ │ + @ instruction: 0xf04fef4e │ │ │ │ │ strmi r0, [r7], -r1, lsl #16 │ │ │ │ │ stmdacs r0, {r0, r4, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0x4638d0d2 │ │ │ │ │ - stc 7, cr15, [r2, #-856] @ 0xfffffca8 │ │ │ │ │ + stc 7, cr15, [r6, #-856] @ 0xfffffca8 │ │ │ │ │ rsble r2, lr, r0, lsl #16 │ │ │ │ │ tsteq r3, r0, lsl #2 @ │ │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ @ instruction: 0xf5b0ff2b │ │ │ │ │ rscsle r6, r0, r0, lsl #31 │ │ │ │ │ @ instruction: 0x4620493f │ │ │ │ │ @@ -42192,129 +42190,129 @@ │ │ │ │ │ movwcs r4, #1104 @ 0x450 │ │ │ │ │ eoreq pc, r0, #79 @ 0x4f │ │ │ │ │ tsteq r0, pc, asr #32 @ │ │ │ │ │ @ instruction: 0xf800bfa8 │ │ │ │ │ @ instruction: 0xf5aa3c04 │ │ │ │ │ ldrmi r6, [r8], -r5, lsl #7 │ │ │ │ │ @ instruction: 0xf7d69306 │ │ │ │ │ - bge 269404 │ │ │ │ │ + bge 26940c │ │ │ │ │ @ instruction: 0x46484611 │ │ │ │ │ @ instruction: 0xf0019205 │ │ │ │ │ @ instruction: 0xf1bbf901 │ │ │ │ │ eorle r0, lr, r0, lsl #30 │ │ │ │ │ strbmi r9, [r8], -r3, lsl #20 │ │ │ │ │ ldrmi r9, [r0, r5, lsl #18]! │ │ │ │ │ tstlt r0, #128, 12 @ 0x8000000 │ │ │ │ │ ldmdahi fp, {r1, r2, r8, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0xd1ac2b01 │ │ │ │ │ stmdacs r2, {r2, r8, r9, fp, ip, pc} │ │ │ │ │ - blcs 5ee70 │ │ │ │ │ - blls 1634b0 │ │ │ │ │ + blcs 5ee68 │ │ │ │ │ + blls 1634a8 │ │ │ │ │ @ instruction: 0x4648465a │ │ │ │ │ svclt 0x00c82b00 │ │ │ │ │ mvnscc pc, r3, lsl #2 │ │ │ │ │ movwls r9, #2819 @ 0xb03 │ │ │ │ │ svclt 0x00d84633 │ │ │ │ │ @ instruction: 0xf7ff9904 │ │ │ │ │ strmi pc, [r0], r1, asr #30 │ │ │ │ │ @ instruction: 0xf1bbb148 │ │ │ │ │ orrsle r0, r4, r0, lsl #30 │ │ │ │ │ strbmi r9, [r8], -r5, lsl #18 │ │ │ │ │ ldrmi r9, [r0, r3, lsl #20]! │ │ │ │ │ stmdacs r0, {r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf04fd18d │ │ │ │ │ ldrtmi r0, [r8], -r0, lsl #16 │ │ │ │ │ - bl 66d1a8 │ │ │ │ │ - blls 1e8fbc │ │ │ │ │ - blcs 912c4 │ │ │ │ │ - blls 163a14 │ │ │ │ │ + bl 76d1a0 │ │ │ │ │ + blls 1e8fb4 │ │ │ │ │ + blcs 912bc │ │ │ │ │ + blls 163a0c │ │ │ │ │ svceq 0x0002f1b8 │ │ │ │ │ - blcs 5eec4 │ │ │ │ │ + blcs 5eebc │ │ │ │ │ ubfx sp, r5, #3, #8 │ │ │ │ │ ldrbtmi r4, [fp], #-2825 @ 0xfffff4f7 │ │ │ │ │ @ instruction: 0xf7d6e79c │ │ │ │ │ - svclt 0x0000eb6a │ │ │ │ │ - andeq r9, r2, r6, lsl #17 │ │ │ │ │ + svclt 0x0000eb6e │ │ │ │ │ + andeq r9, r2, lr, lsl #17 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r6, asr #16 │ │ │ │ │ - ldrdeq r3, [r1], -r4 │ │ │ │ │ - andeq r5, r1, sl, asr #8 │ │ │ │ │ - andeq r3, r1, r2, ror r0 │ │ │ │ │ - andeq r5, r1, r8, lsr #8 │ │ │ │ │ - andeq r5, r1, sl, asr r1 │ │ │ │ │ + andeq r9, r2, lr, asr #16 │ │ │ │ │ + ldrdeq r3, [r1], -ip │ │ │ │ │ + andeq r5, r1, r2, asr r4 │ │ │ │ │ + andeq r3, r1, sl, ror r0 │ │ │ │ │ + andeq r5, r1, r0, lsr r4 │ │ │ │ │ + andeq r5, r1, r2, ror #2 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stceq 8, cr15, [r0], #-304 @ 0xfffffed0 │ │ │ │ │ @ instruction: 0xf5ad4a39 │ │ │ │ │ - blmi e866b8 │ │ │ │ │ + blmi e866b0 │ │ │ │ │ ldrbtmi fp, [sl], #-130 @ 0xffffff7e │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ suble r2, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf44fac01 │ │ │ │ │ strtmi r5, [r1], -r0, lsl #5 │ │ │ │ │ cdp2 0, 2, cr15, cr8, cr2, {0} │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ vqadd.s8 d29, d0, d26 │ │ │ │ │ @ instruction: 0xf7d511ff │ │ │ │ │ - stmdacs r0, {r1, r2, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r4, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d6d047 │ │ │ │ │ - stmdavs r3, {r1, r3, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r5, r8, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x00182b01 │ │ │ │ │ eorle r2, sp, sp, lsl #22 │ │ │ │ │ strpl pc, [r0, #1293] @ 0x50d │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ tstcs r0, r8, lsl #10 │ │ │ │ │ stmdaeq r4, {r0, r2, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ strpl pc, [r0, -sp, lsl #10] │ │ │ │ │ stccc 6, cr4, [r5, #-256] @ 0xffffff00 │ │ │ │ │ @ instruction: 0xf7d53702 │ │ │ │ │ - and lr, r1, ip, ror #31 │ │ │ │ │ + strd lr, [r1], -r0 │ │ │ │ │ ldrhtle r4, [r0], -sp │ │ │ │ │ cmnlt r3, #2293760 @ 0x230000 │ │ │ │ │ @ instruction: 0xf8052b2f │ │ │ │ │ svclt 0x00183f01 │ │ │ │ │ mvnsle r3, r1, lsl #8 │ │ │ │ │ strbmi r2, [r0], -r0, lsl #2 │ │ │ │ │ @ instruction: 0xf85cf001 │ │ │ │ │ stmdavc r3!, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ mvnle r2, pc, lsr #22 │ │ │ │ │ svccc 0x0001f814 │ │ │ │ │ rscsle r2, fp, pc, lsr #22 │ │ │ │ │ strbmi lr, [r0], -r8, ror #15 │ │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ │ - ldcl 7, cr15, [r8, #852]! @ 0x354 │ │ │ │ │ + ldcl 7, cr15, [ip, #852]! @ 0x354 │ │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ │ - bmi 47735c │ │ │ │ │ + bmi 477354 │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, lr, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_hyp │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ pop {r1, ip, sp, pc} │ │ │ │ │ strdcs r8, [r1], -r0 │ │ │ │ │ ldrtmi lr, [r0], -fp, ror #15 │ │ │ │ │ mvnsne pc, r0, asr #4 │ │ │ │ │ - ldcl 7, cr15, [ip, #852] @ 0x354 │ │ │ │ │ + stcl 7, cr15, [r0, #852]! @ 0x354 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ strb r0, [r2, r0, asr #18]! │ │ │ │ │ - b ff5ed2f0 │ │ │ │ │ - muleq r2, lr, r6 │ │ │ │ │ + b ff6ed2e8 │ │ │ │ │ + andeq r9, r2, r6, lsr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r9, [r2], -r4 │ │ │ │ │ + strdeq r9, [r2], -ip │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb865ac │ │ │ │ │ + bl feb865a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ ldcmi 12, cr0, [ip], {24} │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r4, fp, lsl fp │ │ │ │ │ @ instruction: 0xf50d447c │ │ │ │ │ @ instruction: 0xf10c5c80 │ │ │ │ │ @@ -42326,38 +42324,38 @@ │ │ │ │ │ stc2 0, cr15, [r6, #8]! │ │ │ │ │ cmnlt r8, r4, lsl #12 │ │ │ │ │ andcs r4, r0, #18432 @ 0x4800 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ ldrbtmi r9, [fp], #-512 @ 0xfffffe00 │ │ │ │ │ mrc2 7, 2, pc, cr14, cr15, {7} │ │ │ │ │ @ instruction: 0xf7d64620 │ │ │ │ │ - blx fec69d8c │ │ │ │ │ + blx fec69d94 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf50d4a0c │ │ │ │ │ - blmi 283a08 │ │ │ │ │ + blmi 283a00 │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd103 │ │ │ │ │ andlt r5, r4, r0, lsl #27 │ │ │ │ │ @ instruction: 0xf7d6bd10 │ │ │ │ │ - svclt 0x0000ea90 │ │ │ │ │ - muleq r2, r8, r5 │ │ │ │ │ + svclt 0x0000ea94 │ │ │ │ │ + andeq r9, r2, r0, lsr #11 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffc9b │ │ │ │ │ - andeq r9, r2, lr, asr #10 │ │ │ │ │ + andeq r9, r2, r6, asr r5 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ mrrceq 8, 4, pc, r8, cr12 @ │ │ │ │ │ - bmi 1180ca8 │ │ │ │ │ + bmi 1180ca0 │ │ │ │ │ @ instruction: 0xf5ad4b45 │ │ │ │ │ ldrbtmi r5, [sl], #-3328 @ 0xfffff300 │ │ │ │ │ stmdavs r5!, {r0, r2, r3, r7, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf50d460f │ │ │ │ │ ldmpl r3, {r8, ip, lr}^ │ │ │ │ │ ldmdavs fp, {r2, r3, r5, r8, ip, sp} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @@ -42365,40 +42363,40 @@ │ │ │ │ │ @ instruction: 0xf8d4d06d │ │ │ │ │ strmi sl, [r6], -r8 │ │ │ │ │ ldmdaeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf1a82100 │ │ │ │ │ @ instruction: 0xf8d40004 │ │ │ │ │ @ instruction: 0xf7d59010 │ │ │ │ │ - @ instruction: 0xf816ef2e │ │ │ │ │ - bl 1bb4c4 │ │ │ │ │ - bmi d720c8 │ │ │ │ │ + @ instruction: 0xf816ef32 │ │ │ │ │ + bl 1bb4bc │ │ │ │ │ + bmi d720c0 │ │ │ │ │ tstpl r0, pc, asr #8 @ │ │ │ │ │ strtmi r2, [fp], -pc, lsr #22 │ │ │ │ │ streq pc, [r4, #-424] @ 0xfffffe58 │ │ │ │ │ @ instruction: 0xf10bbf08 │ │ │ │ │ ldrbtmi r0, [sl], #-2817 @ 0xfffff4ff │ │ │ │ │ @ instruction: 0xf8cd4628 │ │ │ │ │ @ instruction: 0xf7efb000 │ │ │ │ │ @ instruction: 0xf1a8fd2b │ │ │ │ │ tstcs r0, r8, lsr #6 │ │ │ │ │ ldrmi r2, [r8], -r0, lsr #4 │ │ │ │ │ - svc 0x0012f7d5 │ │ │ │ │ + svc 0x0016f7d5 │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xff8ef000 │ │ │ │ │ @ instruction: 0xf838b128 │ │ │ │ │ - blcs be57c │ │ │ │ │ - blcs a35d4 │ │ │ │ │ + blcs be574 │ │ │ │ │ + blcs a35cc │ │ │ │ │ ldmdahi sl!, {r0, r2, r4, r5, ip, lr, pc} │ │ │ │ │ andsle r2, pc, r1, lsl #20 │ │ │ │ │ svclt 0x001c2a02 │ │ │ │ │ ldrmi r2, [r8], -r1, lsl #6 │ │ │ │ │ @ instruction: 0x61a3d012 │ │ │ │ │ @ instruction: 0xf50d4a20 │ │ │ │ │ - blmi 7838fc │ │ │ │ │ + blmi 7838f4 │ │ │ │ │ ldrbtmi r3, [sl], #-300 @ 0xfffffed4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd12b │ │ │ │ │ andlt r5, sp, r0, lsl #26 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @@ -42406,184 +42404,184 @@ │ │ │ │ │ @ instruction: 0xf0014630 │ │ │ │ │ @ instruction: 0x4603fa91 │ │ │ │ │ strb r2, [r4, r1]! │ │ │ │ │ svceq 0x0001f019 │ │ │ │ │ ldmdahi fp!, {r0, r3, ip, lr, pc}^ │ │ │ │ │ strle r0, [r6, #-2011] @ 0xfffff825 │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx fe16b540 │ │ │ │ │ + blx fe16b538 │ │ │ │ │ andcs r4, r3, r3, lsl #12 │ │ │ │ │ @ instruction: 0x4628e7d7 │ │ │ │ │ mcr2 7, 5, pc, cr6, cr15, {7} @ │ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ │ @ instruction: 0x4628e7d1 │ │ │ │ │ @ instruction: 0xff28f7ff │ │ │ │ │ strtmi lr, [r8], -r5, asr #15 │ │ │ │ │ strtmi lr, [r8], -ip, asr #15 │ │ │ │ │ @ instruction: 0xf954f001 │ │ │ │ │ stccc 8, cr15, [r8], #-224 @ 0xffffff20 │ │ │ │ │ @ instruction: 0xf7d6e7bb │ │ │ │ │ - svclt 0x0000e9ee │ │ │ │ │ - strdeq r9, [r2], -sl │ │ │ │ │ + svclt 0x0000e9f2 │ │ │ │ │ + andeq r9, r2, r2, lsl #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r1, r6, lsr r1 │ │ │ │ │ - andeq r9, r2, sl, asr r4 │ │ │ │ │ + andeq r5, r1, lr, lsr r1 │ │ │ │ │ + andeq r9, r2, r2, ror #8 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svclt 0x00082a00 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ ldrb fp, [r1, -r3, lsl #18] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r2, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb867a8 │ │ │ │ │ + bl feb867a0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcc r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf7d64604 │ │ │ │ │ - @ instruction: 0xb120ea28 │ │ │ │ │ + @ instruction: 0xb120ea2c │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f04010 │ │ │ │ │ andcs fp, r0, r3, lsl #26 │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb867d4 │ │ │ │ │ + bl feb867cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ @ instruction: 0xf8df0c10 │ │ │ │ │ @ instruction: 0xf5adc060 │ │ │ │ │ - blmi 606be8 │ │ │ │ │ + blmi 606be0 │ │ │ │ │ ldrbtmi fp, [ip], #131 @ 0x83 │ │ │ │ │ cdppl 5, 8, cr15, cr0, cr13, {0} │ │ │ │ │ cdpeq 1, 0, cr15, cr4, cr14, {0} │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf85ca901 │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ andcc pc, r0, lr, asr #17 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldc2 0, cr15, [r0], {2} │ │ │ │ │ @ instruction: 0xf7d6b120 │ │ │ │ │ - blx fec69cac │ │ │ │ │ + blx fec69cb4 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf50d4a0b │ │ │ │ │ - blmi 283c20 │ │ │ │ │ + blmi 283c18 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd104 │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ - blx 16d7b2 │ │ │ │ │ - stmib r2, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r9, r2, lr, ror #6 │ │ │ │ │ + blx 16d7aa │ │ │ │ │ + stmib r6, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r9, r2, r6, ror r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r6, lsr r3 │ │ │ │ │ + andeq r9, r2, lr, lsr r3 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb86860 │ │ │ │ │ + bl feb86858 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ strmi r4, [sp], -r8, lsl #16 │ │ │ │ │ ldrbtmi r4, [r8], #-1546 @ 0xfffff9f6 │ │ │ │ │ @ instruction: 0xf0004621 │ │ │ │ │ tstlt r0, r5, lsr #20 @ │ │ │ │ │ stmdami r5, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ pop {r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf0004038 │ │ │ │ │ svclt 0x0000ba1b │ │ │ │ │ - andeq r3, r1, r6, ror #13 │ │ │ │ │ - andeq r4, r1, r0, ror pc │ │ │ │ │ + andeq r3, r1, sl, asr #14 │ │ │ │ │ + andeq r4, r1, r8, ror pc │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ stmdale r1, {r2, r8, fp, sp} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb868a8 │ │ │ │ │ + bl feb868a0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ strmi r4, [sp], -r8, lsl #16 │ │ │ │ │ ldrbtmi r4, [r8], #-1546 @ 0xfffff9f6 │ │ │ │ │ @ instruction: 0xf0004621 │ │ │ │ │ tstlt r0, r1, lsl #20 @ │ │ │ │ │ stmdbmi r5, {r3, r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi r4, [r0], -sl, lsr #12 │ │ │ │ │ pop {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf7f04038 │ │ │ │ │ svclt 0x0000bc7f │ │ │ │ │ - andeq r4, r1, sl, asr #30 │ │ │ │ │ - andeq r4, r1, r0, asr #30 │ │ │ │ │ + andeq r4, r1, r2, asr pc │ │ │ │ │ + andeq r4, r1, r8, asr #30 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ │ ldmdami r0!, {r2, r9, sl, lr} │ │ │ │ │ - blmi c40f6c │ │ │ │ │ + blmi c40f64 │ │ │ │ │ @ instruction: 0xf5ad4478 │ │ │ │ │ addlt r5, r5, r1, lsl #27 │ │ │ │ │ svclt 0x00182d00 │ │ │ │ │ @ instruction: 0xf50d2c00 │ │ │ │ │ strmi r5, [pc], -r1, lsl #13 │ │ │ │ │ @ instruction: 0xf10658c3 │ │ │ │ │ svclt 0x000c060c │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ eorsvs r6, r3, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ orrpl pc, r2, #54525952 @ 0x3400000 │ │ │ │ │ tsteq r0, #-1073741824 @ 0xc0000000 @ │ │ │ │ │ ldrdls pc, [r0], -r3 │ │ │ │ │ - bmi 923b74 │ │ │ │ │ + bmi 923b6c │ │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ │ tstcc ip, r0, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r3, r0, lsl #6 │ │ │ │ │ stcpl 5, cr15, [r1, #52] @ 0x34 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf10d83f0 │ │ │ │ │ @ instruction: 0x46160830 │ │ │ │ │ eoreq pc, r8, r8, lsr #3 │ │ │ │ │ @ instruction: 0xf7d52220 │ │ │ │ │ - strtmi lr, [r0], -r8, asr #27 │ │ │ │ │ - blx fffeb770 │ │ │ │ │ + strtmi lr, [r0], -ip, asr #27 │ │ │ │ │ + blx fffeb768 │ │ │ │ │ stmdbge r2, {r5, r8, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ stmiblt r0, {r0, r1, r2, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ smlatbeq r4, r8, r1, pc @ │ │ │ │ │ vst1.8 {d20-d22}, [pc :128], r0 │ │ │ │ │ @ instruction: 0xf0025280 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462bd0d3 │ │ │ │ │ @ instruction: 0x46394632 │ │ │ │ │ andls pc, r0, sp, asr #17 │ │ │ │ │ stc2 7, cr15, [lr], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf838e7cb │ │ │ │ │ - blcs 7e83c │ │ │ │ │ + blcs 7e834 │ │ │ │ │ strtmi sp, [fp], -sl, ror #3 │ │ │ │ │ @ instruction: 0x46394632 │ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ │ @ instruction: 0xf7ff9000 │ │ │ │ │ ldr pc, [lr, r1, lsl #25]! │ │ │ │ │ - stmia r8, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r9, r2, r0, ror #4 │ │ │ │ │ + stmia ip, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r9, r2, r8, ror #4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r0, lsr #4 │ │ │ │ │ + andeq r9, r2, r8, lsr #4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb869c8 │ │ │ │ │ + bl feb869c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ strmi r0, [lr], -r8, asr #24 │ │ │ │ │ - blmi bc1c94 │ │ │ │ │ + blmi bc1c8c │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, sp, r9, ror r4 │ │ │ │ │ strpl pc, [r0], #-1293 @ 0xfffffaf3 │ │ │ │ │ ldrmi sl, [r7], -ip, lsl #26 │ │ │ │ │ stmiapl fp, {r2, r3, r5, sl, ip, sp}^ │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ ldmdavs fp, {r0, r3, r5, r8, r9, sl, fp, ip} │ │ │ │ │ @@ -42593,90 +42591,90 @@ │ │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ │ vst1.8 {d20-d22}, [pc], r4 │ │ │ │ │ ldrtmi r5, [r0], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf002310c │ │ │ │ │ strmi pc, [r6], -r9, lsl #23 │ │ │ │ │ strtmi fp, [r0], -r8, asr #3 │ │ │ │ │ stcvs 8, cr15, [r8], #-276 @ 0xfffffeec │ │ │ │ │ - blx ff46d7ea │ │ │ │ │ + blx ff46d7e2 │ │ │ │ │ strmi r2, [r3], -r1, lsl #4 │ │ │ │ │ ldcvc 8, cr15, [r8], {69} @ 0x45 │ │ │ │ │ stccc 8, cr15, [r0], #-276 @ 0xfffffeec │ │ │ │ │ msreq CPSR_f, #1073741865 @ 0x40000029 │ │ │ │ │ ldccs 8, cr15, [r0], {69} @ 0x45 │ │ │ │ │ movwls r4, #1568 @ 0x620 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ ldrbtmi r4, [fp], #-2837 @ 0xfffff4eb │ │ │ │ │ ldc2 7, cr15, [r2], #-1020 @ 0xfffffc04 │ │ │ │ │ ldcmi 8, cr15, [r0], {85} @ 0x55 │ │ │ │ │ strcs fp, [r0], #-2452 @ 0xfffff66c │ │ │ │ │ @ instruction: 0xf50d4a12 │ │ │ │ │ - blmi 403c5c │ │ │ │ │ + blmi 403c54 │ │ │ │ │ ldrbtmi r3, [sl], #-300 @ 0xfffffed4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -pc, lsl #2 │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ ldcllt 0, cr11, [r0, #52]! @ 0x34 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ ldc2 0, cr15, [r8] │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ strmi pc, [r4], -r5, lsl #26 │ │ │ │ │ @ instruction: 0xf7d6e7e2 │ │ │ │ │ - svclt 0x0000e85a │ │ │ │ │ - andeq r9, r2, r4, ror r1 │ │ │ │ │ + svclt 0x0000e85e │ │ │ │ │ + andeq r9, r2, ip, ror r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffd33 │ │ │ │ │ - strdeq r9, [r2], -sl │ │ │ │ │ + andeq r9, r2, r2, lsl #2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb86aac │ │ │ │ │ + bl feb86aa4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, r8] │ │ │ │ │ @ instruction: 0xf7d54604 │ │ │ │ │ - @ instruction: 0x4620eb58 │ │ │ │ │ + @ instruction: 0x4620eb5c │ │ │ │ │ @ instruction: 0xf7d52101 │ │ │ │ │ - @ instruction: 0x4604ef1a │ │ │ │ │ - bl 146d81c │ │ │ │ │ + @ instruction: 0x4604ef1e │ │ │ │ │ + bl 156d814 │ │ │ │ │ strtmi fp, [r0], -r8, lsl #18 │ │ │ │ │ tstlt r4, r0, lsl sp │ │ │ │ │ @ instruction: 0xf7d64620 │ │ │ │ │ - strcs lr, [r0], #-2698 @ 0xfffff576 │ │ │ │ │ + strcs lr, [r0], #-2702 @ 0xfffff572 │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ @ instruction: 0xf7d6b108 │ │ │ │ │ - ldrbmi fp, [r0, -r1, lsl #21]! │ │ │ │ │ + ldrbmi fp, [r0, -r5, lsl #21]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - stmdblt r4, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdblt r8, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldmdblt ip!, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdblt r0, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb86b0c │ │ │ │ │ + bl feb86b04 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 9f37f4 │ │ │ │ │ - blmi a1bb4c │ │ │ │ │ + bmi 9f37ec │ │ │ │ │ + blmi a1bb44 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ mrsle r0, LR_mon │ │ │ │ │ - bmi 8b7930 │ │ │ │ │ + bmi 8b7928 │ │ │ │ │ ldrbtmi r4, [sl], #-2848 @ 0xfffff4e0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, sp, r4, lsr r1 │ │ │ │ │ @ instruction: 0x460cbdf0 │ │ │ │ │ @ instruction: 0xf7fd4607 │ │ │ │ │ strtmi pc, [r0], -r5, lsr #18 │ │ │ │ │ - mcrr 7, 13, pc, r0, cr5 @ │ │ │ │ │ + mcrr 7, 13, pc, r4, cr5 @ │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ strbtmi sp, [r8], -r8, ror #1 │ │ │ │ │ @ instruction: 0xf7f1466e │ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf815d0e2 │ │ │ │ │ @ instruction: 0x2c3a4b01 │ │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ │ @@ -42691,32 +42689,32 @@ │ │ │ │ │ strtmi lr, [r1], -sp, asr #15 │ │ │ │ │ @ instruction: 0xf7f24630 │ │ │ │ │ strb pc, [r4, r5, lsl #22]! @ │ │ │ │ │ @ instruction: 0xf7f14630 │ │ │ │ │ strmi pc, [r1], -r9, ror #29 │ │ │ │ │ @ instruction: 0xf7fd4638 │ │ │ │ │ strb pc, [r6, r7, lsl #20]! @ │ │ │ │ │ - svc 0x00caf7d5 │ │ │ │ │ - andeq r9, r2, sl, lsr r0 │ │ │ │ │ + svc 0x00cef7d5 │ │ │ │ │ + andeq r9, r2, r2, asr #32 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r2, r6, lsr #32 │ │ │ │ │ + andeq r9, r2, lr, lsr #32 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b0f8cc │ │ │ │ │ addlt r4, sp, r9, lsr sl │ │ │ │ │ stmdbcs r0, {r0, r3, r4, r5, r8, r9, fp, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #47131 @ 0xb81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strcs sp, [r0], #-270 @ 0xfffffef2 │ │ │ │ │ - blmi d022bc │ │ │ │ │ + blmi d022b4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 309a5c │ │ │ │ │ + blls 309a54 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmple r8, r0, lsl #6 │ │ │ │ │ andlt r4, sp, r0, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf8fef7fd │ │ │ │ │ suble r2, r0, r0, lsl #16 │ │ │ │ │ @@ -42728,15 +42726,15 @@ │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ strmi pc, [r1], r3, lsr #23 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ strmi pc, [r0], r7, lsr #23 │ │ │ │ │ andsle r4, r5, r1, lsl #11 │ │ │ │ │ andsle r4, r3, r5, lsl #5 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx feaeda3a │ │ │ │ │ + blx feaeda32 │ │ │ │ │ teqlt r0, r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7f24638 │ │ │ │ │ teqcs sl, r5, asr fp @ │ │ │ │ │ @ instruction: 0xf7f24638 │ │ │ │ │ strtmi pc, [r9], -r7, lsr #21 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ @ instruction: 0x4605fb99 │ │ │ │ │ @@ -42744,72 +42742,72 @@ │ │ │ │ │ @ instruction: 0xf7f14638 │ │ │ │ │ mcrne 14, 2, pc, cr1, cr11, {4} @ │ │ │ │ │ @ instruction: 0xf7f14638 │ │ │ │ │ @ instruction: 0x4638febd │ │ │ │ │ mrc2 7, 3, pc, cr14, cr1, {7} │ │ │ │ │ orrlt r4, r8, r1, lsl #12 │ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #4 │ │ │ │ │ - stmdb r4, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r8, {r1, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ ldrtmi r0, [r8], -r4, ror #18 │ │ │ │ │ mcr2 7, 3, pc, cr14, cr1, {7} @ │ │ │ │ │ ldrtmi lr, [r0], -sl, lsr #15 │ │ │ │ │ - b 18ed9ec │ │ │ │ │ + b 19ed9e4 │ │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ str r0, [r3, r4, ror #18]! │ │ │ │ │ @ instruction: 0xf7d54630 │ │ │ │ │ - blx fec6a418 │ │ │ │ │ + blx fec6a420 │ │ │ │ │ stmdbeq r4!, {r7, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7d5e7ed │ │ │ │ │ - svclt 0x0000ef4a │ │ │ │ │ - andeq r8, r2, r0, lsl #31 │ │ │ │ │ + svclt 0x0000ef4e │ │ │ │ │ + andeq r8, r2, r8, lsl #31 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, ip, ror #30 │ │ │ │ │ + andeq r8, r2, r4, ror pc │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ ldrmi r2, [r4], -r0, lsl #18 │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ tstlt fp, r1, lsl #6 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #12 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xf7d5460d │ │ │ │ │ - @ instruction: 0x4607eb70 │ │ │ │ │ + @ instruction: 0x4607eb74 │ │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ │ - blx 196dac0 │ │ │ │ │ + blx 196dab8 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ strmi r4, [r6], -r4, lsl #5 │ │ │ │ │ @ instruction: 0xf04fbf94 │ │ │ │ │ @ instruction: 0xf04f0801 │ │ │ │ │ stmible r9!, {fp}^ │ │ │ │ │ @ instruction: 0x46224639 │ │ │ │ │ @ instruction: 0xf7f04628 │ │ │ │ │ teqcs sl, r9, asr sl @ │ │ │ │ │ @ instruction: 0xf8054628 │ │ │ │ │ @ instruction: 0xf7f08006 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 11e3ea4 │ │ │ │ │ + blne 11e3e9c │ │ │ │ │ andhi pc, r0, r0, lsl #17 │ │ │ │ │ svclt 0x0000e7d9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb86d40 │ │ │ │ │ + bl feb86d38 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - b 26daa0 │ │ │ │ │ + b 36da98 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb86d5c │ │ │ │ │ + bl feb86d54 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 633984 │ │ │ │ │ - blmi 65bdd8 │ │ │ │ │ + bmi 63397c │ │ │ │ │ + blmi 65bdd0 │ │ │ │ │ ldrbtmi sl, [sl], #-3084 @ 0xfffff3f4 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ │ @ instruction: 0xf7fe0300 │ │ │ │ │ @ instruction: 0xf10dfe7b │ │ │ │ │ @ instruction: 0x46ec0e3c │ │ │ │ │ @@ -42817,55 +42815,55 @@ │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ muleq pc, lr, r8 @ │ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ │ ldm r4, {r3, sp} │ │ │ │ │ @ instruction: 0xf7fc000e │ │ │ │ │ - bmi 2af87c │ │ │ │ │ + bmi 2af874 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, ip, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7d5bd10 │ │ │ │ │ - svclt 0x0000eec2 │ │ │ │ │ - andeq r8, r2, lr, ror #27 │ │ │ │ │ + svclt 0x0000eec6 │ │ │ │ │ + strdeq r8, [r2], -r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, lr, lsr #27 │ │ │ │ │ + @ instruction: 0x00028db6 │ │ │ │ │ @ instruction: 0xf7fcb108 │ │ │ │ │ @ instruction: 0x4770bfbf │ │ │ │ │ ldmdalt r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrlt fp, [r8, #-416]! @ 0xfffffe60 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xf80af7fd │ │ │ │ │ stmdble r5, {r3, r5, r7, r9, lr} │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ - blt ff2edbf8 │ │ │ │ │ + blt ff2edbf0 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb86e14 │ │ │ │ │ + bl feb86e0c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0x460db130 │ │ │ │ │ @ instruction: 0xffbaf7fc │ │ │ │ │ stmdavc fp!, {r0, r2, r3, r8, ip, sp, pc} │ │ │ │ │ andcs fp, r1, fp, lsl #18 │ │ │ │ │ @ instruction: 0x4629bd38 │ │ │ │ │ @ instruction: 0xf7fd4620 │ │ │ │ │ ldrb pc, [r8, r1, asr #17]! @ │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, sp, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb86e48 │ │ │ │ │ + bl feb86e40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavc fp, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xb12ab113 │ │ │ │ │ @ instruction: 0xf8acf7fd │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf8aaf7fd │ │ │ │ │ @@ -42881,15 +42879,15 @@ │ │ │ │ │ svclt 0x000c4479 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9227 │ │ │ │ │ cmnlt r3, r0, lsl #4 │ │ │ │ │ - bmi 10b8ca8 │ │ │ │ │ + bmi 10b8ca0 │ │ │ │ │ ldrbtmi r4, [sl], #-2880 @ 0xfffff4c0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4620d173 │ │ │ │ │ pop {r0, r3, r5, ip, sp, pc} │ │ │ │ │ svcge 0x001c8ff0 │ │ │ │ │ @@ -42921,62 +42919,62 @@ │ │ │ │ │ tstle r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7f14638 │ │ │ │ │ @ instruction: 0xe7b8fd1d │ │ │ │ │ ldrtmi r4, [r2], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7f04628 │ │ │ │ │ strmi pc, [r4], -r9, asr #18 │ │ │ │ │ @ instruction: 0x4640e7f4 │ │ │ │ │ - blx 56dd3c │ │ │ │ │ + blx 56dd34 │ │ │ │ │ strbmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - blx 46dd44 │ │ │ │ │ + blx 46dd3c │ │ │ │ │ strbmi r4, [r0], -r1, lsl #13 │ │ │ │ │ - blx 56dd4c │ │ │ │ │ + blx 56dd44 │ │ │ │ │ strmi r4, [r1, #1666] @ 0x682 │ │ │ │ │ addmi sp, r4, #216 @ 0xd8 │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ tstle sp, r1, lsl #22 │ │ │ │ │ @ instruction: 0xf04fe7d2 │ │ │ │ │ strbmi r0, [r9], -r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7f24638 │ │ │ │ │ strtmi pc, [r1], -r1, asr #19 │ │ │ │ │ @ instruction: 0xf7fd4640 │ │ │ │ │ strmi pc, [r4], -r9, lsl #20 │ │ │ │ │ sbcle r4, r5, r2, lsl #11 │ │ │ │ │ strbmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - blx 1edd80 │ │ │ │ │ + blx 1edd78 │ │ │ │ │ stmdacs r0, {r0, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf1bbd0f1 │ │ │ │ │ mvnle r0, r0, lsl #30 │ │ │ │ │ @ instruction: 0x4638213a │ │ │ │ │ @ instruction: 0xf902f7f2 │ │ │ │ │ @ instruction: 0xf7d5e7e3 │ │ │ │ │ - svclt 0x0000edd0 │ │ │ │ │ - ldrdeq r8, [r2], -r0 │ │ │ │ │ + svclt 0x0000edd4 │ │ │ │ │ + ldrdeq r8, [r2], -r8 @ │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, lr, lsr #25 │ │ │ │ │ + @ instruction: 0x00028cb6 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ cdpeq 8, 14, cr15, cr8, cr12, {6} │ │ │ │ │ @ instruction: 0xf5ad4a73 │ │ │ │ │ - blmi 1d073f0 │ │ │ │ │ + blmi 1d073e8 │ │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ @ instruction: 0xf50d460c │ │ │ │ │ stccs 1, cr5, [r0], {135} @ 0x87 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ tsteq ip, r1, lsl #2 @ │ │ │ │ │ @ instruction: 0xf04fbf08 │ │ │ │ │ ldmpl r3, {r0, r8, r9, fp}^ │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ ldmdavs fp, {r8, r9, fp} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ tstle r4, r0, lsl #6 │ │ │ │ │ - bmi 1a38e04 │ │ │ │ │ + bmi 1a38dfc │ │ │ │ │ orrpl pc, r7, sp, lsl #10 │ │ │ │ │ tstcc ip, r5, ror #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0x462080bd │ │ │ │ │ @@ -43021,15 +43019,15 @@ │ │ │ │ │ and r1, sl, r7, lsr #16 │ │ │ │ │ adcsmi r1, ip, #108, 24 @ 0x6c00 │ │ │ │ │ teqcs sl, pc, lsr #4 │ │ │ │ │ @ instruction: 0xf7f04620 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4605bf14 │ │ │ │ │ adcmi r4, r5, #63963136 @ 0x3d00000 │ │ │ │ │ - blne be66a0 │ │ │ │ │ + blne be6698 │ │ │ │ │ mvnsvc pc, #64, 12 @ 0x4000000 │ │ │ │ │ @ instruction: 0x4621429e │ │ │ │ │ ldrmi fp, [lr], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x46324650 │ │ │ │ │ @ instruction: 0xffaef009 │ │ │ │ │ andeq lr, r6, #9216 @ 0x2400 │ │ │ │ │ stclt 8, cr15, [r4], {2} │ │ │ │ │ @@ -43050,38 +43048,38 @@ │ │ │ │ │ strmi pc, [r4], -r7, asr #26 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ @ instruction: 0xf1b8fe0f │ │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ │ strbmi sl, [r0], -r2, ror #30 │ │ │ │ │ @ instruction: 0xf9c2f7fd │ │ │ │ │ stcls 7, cr14, [ip], {93} @ 0x5d │ │ │ │ │ - stcge 7, cr14, [pc, #-980]! @ 2fb78 │ │ │ │ │ + stcge 7, cr14, [pc, #-980]! @ 2fb70 │ │ │ │ │ ldmeq r0!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r2, [r0], -r1, lsl #2 │ │ │ │ │ stc2 7, cr15, [lr], {254} @ 0xfe │ │ │ │ │ - stcgt 6, cr4, [pc, #-444] @ 2fda0 │ │ │ │ │ - stcgt 7, cr12, [pc, #-60] @ 2ff24 │ │ │ │ │ + stcgt 6, cr4, [pc, #-444] @ 2fd98 │ │ │ │ │ + stcgt 7, cr12, [pc, #-60] @ 2ff1c │ │ │ │ │ ldm r5, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ │ andcs r0, r8, pc │ │ │ │ │ muleq lr, r8, r8 │ │ │ │ │ stc2l 7, cr15, [lr, #-1008] @ 0xfffffc10 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ svcge 0x0042f43f │ │ │ │ │ tstlt r3, r3, lsr #16 │ │ │ │ │ @ instruction: 0xf7fc4621 │ │ │ │ │ shadd16mi pc, r1, r9 @ │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ @ instruction: 0x4604fd17 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ @ instruction: 0xe734fddf │ │ │ │ │ - ldcl 7, cr15, [r4], {213} @ 0xd5 │ │ │ │ │ - andeq r8, r2, r2, lsl #23 │ │ │ │ │ + ldcl 7, cr15, [r8], {213} @ 0xd5 │ │ │ │ │ + andeq r8, r2, sl, lsl #23 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, ip, asr #22 │ │ │ │ │ + andeq r8, r2, r4, asr fp │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ cdpeq 8, 14, cr15, cr0, cr12, {6} │ │ │ │ │ ldmdbmi lr!, {r2, r3, r9, sl, lr}^ │ │ │ │ │ @@ -43095,15 +43093,15 @@ │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0a01 │ │ │ │ │ ldmdavs fp, {r9, fp} │ │ │ │ │ @ instruction: 0xf04f6003 │ │ │ │ │ andls r0, sp, #0, 6 │ │ │ │ │ strcs sp, [r0], #-276 @ 0xfffffeec │ │ │ │ │ @ instruction: 0xf50d4a72 │ │ │ │ │ - blmi 1c4461c │ │ │ │ │ + blmi 1c44614 │ │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ sbcshi pc, r2, r0, asr #32 │ │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ │ andlt r5, r7, r7, lsl #27 │ │ │ │ │ @@ -43149,29 +43147,29 @@ │ │ │ │ │ and r4, sl, sp, lsl r6 │ │ │ │ │ adcsmi r1, ip, #116, 24 @ 0x7400 │ │ │ │ │ teqcs sl, r3, lsr r2 │ │ │ │ │ @ instruction: 0xf7ef4620 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r5, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4606bf14 │ │ │ │ │ adcmi r4, r6, #65011712 @ 0x3e00000 │ │ │ │ │ - bl fe9e68a0 │ │ │ │ │ + bl fe9e6898 │ │ │ │ │ @ instruction: 0xf6400904 │ │ │ │ │ ldrmi r7, [r9, #1023] @ 0x3ff │ │ │ │ │ svclt 0x00284621 │ │ │ │ │ @ instruction: 0x46284699 │ │ │ │ │ @ instruction: 0xf009464a │ │ │ │ │ - bl 26fba4 │ │ │ │ │ + bl 26fb9c │ │ │ │ │ @ instruction: 0xf8020209 │ │ │ │ │ @ instruction: 0xf1bbac04 │ │ │ │ │ andle r0, r5, r0, lsl #30 │ │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf8e6f7fd │ │ │ │ │ bicsle r2, r9, r0, lsl #16 │ │ │ │ │ stccs 8, cr15, [r4], {24} │ │ │ │ │ - blls 39c5d8 │ │ │ │ │ + blls 39c5d0 │ │ │ │ │ stmdals lr, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ suble r2, r9, r0, lsl #22 │ │ │ │ │ mcr2 7, 2, pc, cr10, cr12, {7} @ │ │ │ │ │ ldrbmi r4, [r8], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf7fd1c74 │ │ │ │ │ adcsmi pc, ip, #14221312 @ 0xd90000 │ │ │ │ │ ldmib sp, {r0, r1, r3, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ │ @@ -43183,48 +43181,48 @@ │ │ │ │ │ @ instruction: 0xf43f0f00 │ │ │ │ │ usaxmi sl, r8, r9 │ │ │ │ │ @ instruction: 0xf8bef7fd │ │ │ │ │ @ instruction: 0x4604e754 │ │ │ │ │ ldcge 7, cr14, [r1, #-980]! @ 0xfffffc2c │ │ │ │ │ ldmeq r8!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ strbmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - blx fe2ee15a │ │ │ │ │ - stcgt 6, cr4, [pc, #-444] @ 2ffa8 │ │ │ │ │ - stcgt 7, cr12, [pc, #-60] @ 3012c │ │ │ │ │ + blx fe2ee152 │ │ │ │ │ + stcgt 6, cr4, [pc, #-444] @ 2ffa0 │ │ │ │ │ + stcgt 7, cr12, [pc, #-60] @ 30124 │ │ │ │ │ ldm r5, {r0, r1, r2, r3, r8, r9, sl, lr, pc} │ │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ │ andcs r0, r8, pc │ │ │ │ │ muleq lr, r8, r8 │ │ │ │ │ mcrr2 7, 15, pc, sl, cr12 @ │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ svcge 0x0039f43f │ │ │ │ │ @ instruction: 0xf7ff4631 │ │ │ │ │ stmdavc r3!, {r0, r2, r3, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ - blls 39c63c │ │ │ │ │ + blls 39c634 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ @ instruction: 0xf7fcb16b │ │ │ │ │ ldrtmi pc, [r1], -fp, lsl #28 @ │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ strmi pc, [r4], -sp, lsl #24 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ @ instruction: 0xe725fcd5 │ │ │ │ │ mcr2 7, 0, pc, cr4, cr12, {7} @ │ │ │ │ │ @ instruction: 0xf7fce7b4 │ │ │ │ │ ldrb pc, [r0, r1, lsl #28]! @ │ │ │ │ │ - bl ff16e110 │ │ │ │ │ - andeq r8, r2, lr, lsl #19 │ │ │ │ │ + bl ff26e108 │ │ │ │ │ + muleq r2, r6, r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r6, asr r9 │ │ │ │ │ + andeq r8, r2, lr, asr r9 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb873d0 │ │ │ │ │ + bl feb873c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi e73264 │ │ │ │ │ + bmi e7325c │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, r3, r8, lsr fp │ │ │ │ │ @ instruction: 0x460c447a │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @@ -43242,30 +43240,30 @@ │ │ │ │ │ strteq r6, [r0], r0, lsl #3 │ │ │ │ │ @ instruction: 0xf441bf48 │ │ │ │ │ strbteq r7, [r3], -r0, lsl #2 │ │ │ │ │ @ instruction: 0xf441bf48 │ │ │ │ │ vst4.32 {d19,d21,d23,d25}, [r1], r0 │ │ │ │ │ ldmiblt sl!, {sl, sp, lr} │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - b fe66e1a0 │ │ │ │ │ - blle df7a5c │ │ │ │ │ - bmi 7f73b4 │ │ │ │ │ + b fe76e198 │ │ │ │ │ + blle df7a54 │ │ │ │ │ + bmi 7f73ac │ │ │ │ │ tstpl r0, sp, lsl #10 @ │ │ │ │ │ tstcc r4, ip, lsl fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd12b0300 │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - b 1fee1d4 │ │ │ │ │ - ble ff977a90 │ │ │ │ │ - stcl 7, cr15, [lr, #-852]! @ 0xfffffcac │ │ │ │ │ + b fe0ee1cc │ │ │ │ │ + ble ff977a88 │ │ │ │ │ + ldcl 7, cr15, [r2, #-852]! @ 0xfffffcac │ │ │ │ │ strmi r6, [r6], -r7, lsl #16 │ │ │ │ │ svclt 0x00182f01 │ │ │ │ │ andsle r2, r5, sp, lsl #30 │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strtmi r3, [r8], -r4, lsl #2 │ │ │ │ │ @ instruction: 0xffc2f001 │ │ │ │ │ @@ -43273,96 +43271,96 @@ │ │ │ │ │ vst4.16 {d27,d29,d31,d33}, [pc], r8 │ │ │ │ │ @ instruction: 0xe7c972d2 │ │ │ │ │ svclt 0x004e07a7 │ │ │ │ │ vaddw.u8 q9, q2, d1 │ │ │ │ │ subeq r0, r9, r0, lsl #3 │ │ │ │ │ eorsvs lr, r7, lr, lsr #15 │ │ │ │ │ strb r2, [r6, r0] │ │ │ │ │ - bl fee21c │ │ │ │ │ - andeq r8, r2, ip, ror #14 │ │ │ │ │ + bl 10ee214 │ │ │ │ │ + andeq r8, r2, r4, ror r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r8, [r2], -ip │ │ │ │ │ + andeq r8, r2, r4, lsl #14 │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d53801 │ │ │ │ │ - blx fec6adec │ │ │ │ │ + blx fec6adf4 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #26]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d53801 │ │ │ │ │ - @ instruction: 0xf04fb89d │ │ │ │ │ + @ instruction: 0xf04fb8a1 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d53801 │ │ │ │ │ - @ instruction: 0xf04fb89b │ │ │ │ │ + @ instruction: 0xf04fb89f │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d53801 │ │ │ │ │ - blx fec6a91c │ │ │ │ │ + blx fec6a924 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #26]! │ │ │ │ │ tstlt r8, r0, lsl #18 │ │ │ │ │ tstls r0, r1, lsl #16 │ │ │ │ │ - blt ff9ee29c │ │ │ │ │ + blt ffaee294 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ strlt fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ smlabbcs r1, r3, r0, fp │ │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ │ tstls r0, r1, lsl #16 │ │ │ │ │ - b ff4ee2c8 │ │ │ │ │ + b ff5ee2c0 │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf04ffb04 │ │ │ │ │ @ instruction: 0x460130ff │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8758c │ │ │ │ │ + bl feb87584 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 534194 │ │ │ │ │ - blmi 55c610 │ │ │ │ │ + bmi 53418c │ │ │ │ │ + blmi 55c608 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls sp, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4604b150 │ │ │ │ │ rsbscs r2, r0, #0, 2 │ │ │ │ │ @ instruction: 0xf7d44668 │ │ │ │ │ - strmi lr, [r1], -r0, lsr #31 │ │ │ │ │ + strmi lr, [r1], -r4, lsr #31 │ │ │ │ │ @ instruction: 0xf7d41e60 │ │ │ │ │ - cmnlt r8, lr, lsr #31 │ │ │ │ │ + strhlt lr, [r8, #-242]! @ 0xffffff0e │ │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ │ - blmi 282bec │ │ │ │ │ + blmi 282be4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 78a434 │ │ │ │ │ + blls 78a42c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ ldclt 0, cr11, [r0, #-120] @ 0xffffff88 │ │ │ │ │ ldrdeq lr, [sl, -sp] │ │ │ │ │ @ instruction: 0xf7d5e7f0 │ │ │ │ │ - svclt 0x0000eab2 │ │ │ │ │ - andeq r8, r2, r0, asr #11 │ │ │ │ │ + svclt 0x0000eab6 │ │ │ │ │ + andeq r8, r2, r8, asr #11 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r4, r5 │ │ │ │ │ + muleq r2, ip, r5 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ │ @ instruction: 0xf5ad4a40 │ │ │ │ │ - blmi 1047a18 │ │ │ │ │ + blmi 1047a10 │ │ │ │ │ ldrbtmi fp, [sl], #-134 @ 0xffffff7a │ │ │ │ │ @ instruction: 0xf50d460c │ │ │ │ │ tstcc r4, r3, lsl #3 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @ instruction: 0xb1b80300 │ │ │ │ │ @ instruction: 0xf44fae1e │ │ │ │ │ @@ -43370,28 +43368,28 @@ │ │ │ │ │ ldc2l 0, cr15, [lr, #-4]! │ │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ │ eorcs fp, r0, #12, 6 @ 0x30000000 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #2 │ │ │ │ │ ldc2l 7, cr15, [sl, #956]! @ 0x3bc │ │ │ │ │ rsbscs r2, r0, #0, 2 │ │ │ │ │ @ instruction: 0xf7d44668 │ │ │ │ │ - uqsaxmi lr, r9, r4 │ │ │ │ │ + uqsaxmi lr, r9, r8 │ │ │ │ │ @ instruction: 0xf7d44628 │ │ │ │ │ - biclt lr, r8, r8, lsl pc │ │ │ │ │ - bmi bb8458 │ │ │ │ │ + biclt lr, r8, ip, lsl pc │ │ │ │ │ + bmi bb8450 │ │ │ │ │ orrpl pc, r3, sp, lsl #10 │ │ │ │ │ tstcc r4, fp, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 120) │ │ │ │ │ stcpl 5, cr15, [r3, #52] @ 0x34 │ │ │ │ │ pop {r1, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0x462181f0 │ │ │ │ │ - stmda r0, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda r4, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ strb r0, [r6, r0, asr #18]! │ │ │ │ │ stclcc 8, cr15, [r8], #-344 @ 0xfffffea8 │ │ │ │ │ cmnmi r0, #50331648 @ 0x3000000 @ │ │ │ │ │ svcmi 0x0080f5b3 │ │ │ │ │ movwcs fp, #7940 @ 0x1f04 │ │ │ │ │ andle r6, r6, r3, lsr #32 │ │ │ │ │ @@ -43407,360 +43405,360 @@ │ │ │ │ │ movwcs lr, #18884 @ 0x49c4 │ │ │ │ │ movwcs lr, #43350 @ 0xa956 │ │ │ │ │ movwcs lr, #27076 @ 0x69c4 │ │ │ │ │ strmi lr, [r1], -r3, asr #15 │ │ │ │ │ @ instruction: 0x46682270 │ │ │ │ │ stc2 7, cr15, [lr, #956]! @ 0x3bc │ │ │ │ │ strtmi r4, [r8], -r9, ror #12 │ │ │ │ │ - ldmib r6!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib sl!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf856b950 │ │ │ │ │ @ instruction: 0xf4033c68 │ │ │ │ │ @ instruction: 0xf5b34370 │ │ │ │ │ svclt 0x00124f80 │ │ │ │ │ andhi pc, r0, r4, lsr #17 │ │ │ │ │ eorhi r2, r3, r1, lsl #6 │ │ │ │ │ @ instruction: 0xf0438863 │ │ │ │ │ rsbhi r0, r3, r1, lsl #6 │ │ │ │ │ @ instruction: 0xf7d5e7d3 │ │ │ │ │ - svclt 0x0000ea20 │ │ │ │ │ - andeq r8, r2, sl, asr #10 │ │ │ │ │ + svclt 0x0000ea24 │ │ │ │ │ + andeq r8, r2, r2, asr r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r8, [r2], -r8 @ │ │ │ │ │ - blvc 6bb8c │ │ │ │ │ + andeq r8, r2, r0, lsl #10 │ │ │ │ │ + blvc 6bb84 │ │ │ │ │ stmdacc r1, {r5, r8, ip, sp, pc} │ │ │ │ │ - blvc 6bb54 │ │ │ │ │ - svclt 0x00f6f7d4 │ │ │ │ │ + blvc 6bb4c │ │ │ │ │ + svclt 0x00faf7d4 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - blvc 6bba4 │ │ │ │ │ + blvc 6bb9c │ │ │ │ │ stmdacc r1, {r5, r8, ip, sp, pc} │ │ │ │ │ - blvc 6bb6c │ │ │ │ │ - ldmdblt r8!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + blvc 6bb64 │ │ │ │ │ + ldmdblt ip!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8774c │ │ │ │ │ + bl feb87744 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 344f4 │ │ │ │ │ + bcs 344ec │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi r6, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 5c1db8 │ │ │ │ │ + bmi 5c1db0 │ │ │ │ │ ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, lsr #19 │ │ │ │ │ movwls r4, #1640 @ 0x668 │ │ │ │ │ - blx ffb6e548 │ │ │ │ │ + blx ffb6e540 │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ @ instruction: 0xf7d51e60 │ │ │ │ │ - bmi 2eb3dc │ │ │ │ │ + bmi 2eb3e4 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - stmib r8, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - strdeq r8, [r2], -r6 │ │ │ │ │ + stmib ip, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + strdeq r8, [r2], -lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r2, asr #7 │ │ │ │ │ + andeq r8, r2, sl, asr #7 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb877c8 │ │ │ │ │ + bl feb877c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 34570 │ │ │ │ │ + bcs 34568 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi r6, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 5c1e34 │ │ │ │ │ + bmi 5c1e2c │ │ │ │ │ ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, lsr #19 │ │ │ │ │ movwls r4, #1640 @ 0x668 │ │ │ │ │ - blx febee5c4 │ │ │ │ │ + blx febee5bc │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ @ instruction: 0xf7d41e60 │ │ │ │ │ - bmi 2ec130 │ │ │ │ │ + bmi 2ec138 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - stmib sl, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - andeq r8, r2, sl, ror r3 │ │ │ │ │ + stmib lr, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r8, r2, r2, lsl #7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r6, asr #6 │ │ │ │ │ + andeq r8, r2, lr, asr #6 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb87844 │ │ │ │ │ + bl feb8783c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r0], #-896 @ 0xfffffc80 │ │ │ │ │ - blmi 841ec4 │ │ │ │ │ + blmi 841ebc │ │ │ │ │ ldrbtmi fp, [ip], #-132 @ 0xffffff7c │ │ │ │ │ stmiapl r3!, {r3, r9, sl, fp, ip, pc}^ │ │ │ │ │ ldmdavs fp, {r0, r3, sl, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ teqmi r4, #0, 6 │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ svclt 0x000c2900 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ │ stmdbcc r1, {r2, r3, r8, r9, fp, ip, sp, pc} │ │ │ │ │ ldrtmi r9, [r3], -r0, lsl #4 │ │ │ │ │ strbtmi r3, [sl], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7d49501 │ │ │ │ │ - strbne lr, [r1, ip, lsl #26] │ │ │ │ │ + bfine lr, r0, (invalid: 26:1) │ │ │ │ │ @ instruction: 0xf7d5d50b │ │ │ │ │ - stmdavs r0, {r1, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r1, r2, r3, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ @ instruction: 0xf1443801 │ │ │ │ │ - bmi 2fcea4 │ │ │ │ │ + bmi 2fce9c │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r5, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x460130ff │ │ │ │ │ @ instruction: 0xf7d5e7ef │ │ │ │ │ - svclt 0x0000e93e │ │ │ │ │ - andeq r8, r2, r6, lsl #6 │ │ │ │ │ + svclt 0x0000e942 │ │ │ │ │ + andeq r8, r2, lr, lsl #6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, lr, lsr #5 │ │ │ │ │ + @ instruction: 0x000282b6 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb878e0 │ │ │ │ │ + bl feb878d8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 34668 │ │ │ │ │ + bcs 34660 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi r8, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 641f4c │ │ │ │ │ + bmi 641f44 │ │ │ │ │ ldrbtmi fp, [r9], #-132 @ 0xffffff7c │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, asr #19 │ │ │ │ │ movwls sl, #10242 @ 0x2802 │ │ │ │ │ - blx 8ee6dc │ │ │ │ │ + blx 8ee6d4 │ │ │ │ │ ldrtmi r1, [r2], -r0, ror #28 │ │ │ │ │ strcc lr, [r8], #-2525 @ 0xfffff623 │ │ │ │ │ stmib sp, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7d43400 │ │ │ │ │ - bmi 2ec630 │ │ │ │ │ + bmi 2ec638 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - ldm sl!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r8, r2, r2, ror #4 │ │ │ │ │ + ldm lr!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r8, r2, sl, ror #4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r6, lsr #4 │ │ │ │ │ + andeq r8, r2, lr, lsr #4 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb87964 │ │ │ │ │ + bl feb8795c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 346ec │ │ │ │ │ + bcs 346e4 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi r8, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 641fd0 │ │ │ │ │ + bmi 641fc8 │ │ │ │ │ ldrbtmi fp, [r9], #-132 @ 0xffffff7c │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r3, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, asr #19 │ │ │ │ │ movwls sl, #10242 @ 0x2802 │ │ │ │ │ @ instruction: 0xf9e0f7f0 │ │ │ │ │ ldrtmi r1, [r2], -r0, ror #28 │ │ │ │ │ strcc lr, [r8], #-2525 @ 0xfffff623 │ │ │ │ │ stmib sp, {r0, r3, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7d53400 │ │ │ │ │ - bmi 2eb36c │ │ │ │ │ + bmi 2eb374 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - ldm r8!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - ldrdeq r8, [r2], -lr │ │ │ │ │ + ldm ip!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r8, r2, r6, ror #3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, r2, lsr #3 │ │ │ │ │ + andeq r8, r2, sl, lsr #3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb879e8 │ │ │ │ │ + bl feb879e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #-248] @ 0xffffff08 │ │ │ │ │ @ instruction: 0xf7ff212a │ │ │ │ │ strmi pc, [r4], -r9, ror #25 │ │ │ │ │ stmdacc r1, {r4, r8, ip, sp, pc} │ │ │ │ │ - ldmda r4!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r8!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00181e20 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb87a10 │ │ │ │ │ + bl feb87a08 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 63385c │ │ │ │ │ + bmi 633854 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r7, lsl fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r0, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ cmplt r8, r0, lsl #6 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf001a901 │ │ │ │ │ msrlt (UNDEF: 56), r5 │ │ │ │ │ - ldmda ip!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda r0, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ and r0, r0, r0, asr #18 │ │ │ │ │ - bmi 338854 │ │ │ │ │ + bmi 33884c │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ tstcc r4, r9, lsl #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ pld [r5, r4, lsl #22] │ │ │ │ │ - svclt 0x0000e866 │ │ │ │ │ - andeq r8, r2, r4, lsr r1 │ │ │ │ │ + svclt 0x0000e86a │ │ │ │ │ + andeq r8, r2, ip, lsr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r8, [r2], -ip │ │ │ │ │ + andeq r8, r2, r4, lsl #2 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb87a90 │ │ │ │ │ + bl feb87a88 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi bf392c │ │ │ │ │ + bmi bf3924 │ │ │ │ │ stclpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, r3, lr, lsr #22 │ │ │ │ │ @ instruction: 0x460c447a │ │ │ │ │ cmppl r0, sp, lsl #10 @ │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ @ instruction: 0xf1012800 │ │ │ │ │ ldmpl r3, {r2, r8}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, r1, lsl r1 │ │ │ │ │ @ instruction: 0xf50d4a26 │ │ │ │ │ - blmi 944ddc │ │ │ │ │ + blmi 944dd4 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd13a │ │ │ │ │ andlt r5, r3, r0, asr #26 │ │ │ │ │ @ instruction: 0xf44fbdf0 │ │ │ │ │ stmdbge r1, {r7, r9, ip, lr} │ │ │ │ │ - blx 5ec906 │ │ │ │ │ + blx 5ec8fe │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf50dd0e5 │ │ │ │ │ strtmi r5, [r0], -r0, lsl #3 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf0013104 │ │ │ │ │ strmi pc, [r4], -fp, lsl #22 │ │ │ │ │ sbcsle r2, sl, r0, lsl #16 │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ - stc 7, cr15, [ip], #-848 @ 0xfffffcb0 │ │ │ │ │ + ldc 7, cr15, [r0], #-848 @ 0xfffffcb0 │ │ │ │ │ @ instruction: 0xf7d5b1a0 │ │ │ │ │ - stmdavs r7, {r1, r2, r3, r4, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r7, {r1, r5, r9, fp, sp, lr, pc} │ │ │ │ │ svccs 0x00014606 │ │ │ │ │ svccs 0x000dbf18 │ │ │ │ │ @ instruction: 0xf50dd0cd │ │ │ │ │ vst4.8 {d21,d23,d25,d27}, [pc], r0 │ │ │ │ │ smlabbcc r4, r0, r2, r5 │ │ │ │ │ @ instruction: 0xf0014620 │ │ │ │ │ @ instruction: 0xf7fefc71 │ │ │ │ │ ldmdblt r8, {r0, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xe7c06037 │ │ │ │ │ ldr r2, [pc, r1]! │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - ldc 7, cr15, [r0], {212} @ 0xd4 │ │ │ │ │ + ldc 7, cr15, [r4], {212} @ 0xd4 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldr r0, [r7, r0, asr #18]! │ │ │ │ │ - svc 0x00eef7d4 │ │ │ │ │ - andeq r8, r2, r4, lsr #1 │ │ │ │ │ + svc 0x00f2f7d4 │ │ │ │ │ + andeq r8, r2, ip, lsr #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r8, r2, sl, ror r0 │ │ │ │ │ + andeq r8, r2, r2, lsl #1 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb87b7c │ │ │ │ │ + bl feb87b74 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi ab3a10 │ │ │ │ │ + bmi ab3a08 │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, r3, r9, lsr #22 │ │ │ │ │ @ instruction: 0x4604447a │ │ │ │ │ @ instruction: 0xf50d4608 │ │ │ │ │ mrscc r5, (UNDEF: 20) │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ ldmpl r3, {sl, fp, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, r1, lsl r1 │ │ │ │ │ @ instruction: 0xf50d4a21 │ │ │ │ │ - blmi 804dc0 │ │ │ │ │ + blmi 804db8 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd12f │ │ │ │ │ andlt r5, r3, r0, lsl #26 │ │ │ │ │ @ instruction: 0xf44fbdf0 │ │ │ │ │ stmdbge r1, {r7, r9, ip, lr} │ │ │ │ │ - blx fe96c9e8 │ │ │ │ │ + blx fe96c9e0 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ strmi sp, [r1], -r5, ror #1 │ │ │ │ │ @ instruction: 0xf7d44620 │ │ │ │ │ - rorlt lr, r2, sp │ │ │ │ │ - ldmib r6!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + rorlt lr, r6, sp │ │ │ │ │ + ldmib sl!, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ strmi r6, [r6], -r7, lsl #16 │ │ │ │ │ svclt 0x00182f01 │ │ │ │ │ sbcsle r2, r8, sp, lsl #30 │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strtmi r3, [r8], -r4, lsl #2 │ │ │ │ │ stc2 0, cr15, [sl], {1} │ │ │ │ │ ldc2 7, cr15, [lr], #-1016 @ 0xfffffc08 │ │ │ │ │ eorsvs fp, r7, r8, lsl r9 │ │ │ │ │ andcs lr, r1, fp, asr #15 │ │ │ │ │ strtmi lr, [r9], -sl, asr #15 │ │ │ │ │ @ instruction: 0xf7d44620 │ │ │ │ │ - blx fec6bf84 │ │ │ │ │ + blx fec6bf8c │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7d4e7c2 │ │ │ │ │ - svclt 0x0000ef88 │ │ │ │ │ - andeq r7, r2, r0, asr #31 │ │ │ │ │ + svclt 0x0000ef8c │ │ │ │ │ + andeq r7, r2, r8, asr #31 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r6, pc @ │ │ │ │ │ + muleq r2, lr, pc @ │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ @@ -43773,15 +43771,15 @@ │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldreq pc, [r4, #-261] @ 0xfffffefb │ │ │ │ │ strcs fp, [r1], -r8, lsl #30 │ │ │ │ │ svclt 0x001858cb │ │ │ │ │ ldmdavs fp, {r9, sl, sp} │ │ │ │ │ @ instruction: 0xf04f602b │ │ │ │ │ tstle r4, r0, lsl #6 │ │ │ │ │ - bmi fe839a98 │ │ │ │ │ + bmi fe839a90 │ │ │ │ │ tstpl r4, sp, lsl #10 @ │ │ │ │ │ @ instruction: 0x31144b9d │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ strtmi r8, [r0], -sp, lsr #2 │ │ │ │ │ @@ -43789,165 +43787,165 @@ │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ svcge 0x00468ff0 │ │ │ │ │ svcne 0x003d4691 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf0014629 │ │ │ │ │ strmi pc, [r0], pc, lsr #20 │ │ │ │ │ sbcsle r2, pc, r0, lsl #16 │ │ │ │ │ - bvc fe16e174 │ │ │ │ │ + bvc fe16e16c │ │ │ │ │ ldrtmi r2, [r1], -r0, lsr #4 │ │ │ │ │ @ instruction: 0xf7d44650 │ │ │ │ │ - @ instruction: 0xf019ec08 │ │ │ │ │ + @ instruction: 0xf019ec0c │ │ │ │ │ andle r0, r8, r1, lsl #30 │ │ │ │ │ @ instruction: 0x46404651 │ │ │ │ │ stc2 7, cr15, [r0], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf8bab118 │ │ │ │ │ ldrbeq r3, [fp, r2] │ │ │ │ │ tstcs r0, sl, asr r4 │ │ │ │ │ @ instruction: 0xf1a72270 │ │ │ │ │ @ instruction: 0xf7d400e8 │ │ │ │ │ - stmdbge ip, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdbge ip, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d44640 │ │ │ │ │ - stmdacs r0, {r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf019d1c0 │ │ │ │ │ @ instruction: 0xf04f0f02 │ │ │ │ │ strbmi r0, [r0], -r0, lsl #2 │ │ │ │ │ @ instruction: 0xf857bf1e │ │ │ │ │ @ instruction: 0xf0433cd8 │ │ │ │ │ @ instruction: 0xf8470380 │ │ │ │ │ @ instruction: 0xf7d43cd8 │ │ │ │ │ - cdpne 14, 0, cr14, cr6, cr8, {1} │ │ │ │ │ + cdpne 14, 0, cr14, cr6, cr12, {1} │ │ │ │ │ @ instruction: 0x4620dbb0 │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0xf0014629 │ │ │ │ │ @ instruction: 0x4604f9f7 │ │ │ │ │ @ instruction: 0xf857b390 │ │ │ │ │ vfma.f32 q9, q8, q4 │ │ │ │ │ vmla.f q9, q1, d2[0] │ │ │ │ │ @ instruction: 0xf7d40208 │ │ │ │ │ - @ instruction: 0xf1b0ee16 │ │ │ │ │ - ble 10b2f58 │ │ │ │ │ - stmdb r4, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + @ instruction: 0xf1b0ee1a │ │ │ │ │ + ble 10b2f50 │ │ │ │ │ + stmdb r8, {r0, r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrdls pc, [r0], -r0 │ │ │ │ │ @ instruction: 0xf1b94680 │ │ │ │ │ svclt 0x00180f01 │ │ │ │ │ svceq 0x000df1b9 │ │ │ │ │ @ instruction: 0xf50dd01c │ │ │ │ │ vst4.32 {d21,d23,d25,d27}, [pc], r8 │ │ │ │ │ tstcc r4, r0, lsl #5 │ │ │ │ │ @ instruction: 0xf0014620 │ │ │ │ │ @ instruction: 0xf7fefb55 │ │ │ │ │ stmdblt r8!, {r0, r3, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8c84630 │ │ │ │ │ @ instruction: 0xf7d49000 │ │ │ │ │ - str lr, [r1, lr, ror #28] │ │ │ │ │ + @ instruction: 0xe781ee72 │ │ │ │ │ ldclcs 8, cr15, [r8], {87} @ 0x57 │ │ │ │ │ vmax.s8 d20, d0, d16 │ │ │ │ │ vmla.f q9, q1, d2[0] │ │ │ │ │ @ instruction: 0xf7d40208 │ │ │ │ │ - @ instruction: 0xf1b0edee │ │ │ │ │ - ble 6b2fa8 │ │ │ │ │ + @ instruction: 0xf1b0edf2 │ │ │ │ │ + ble 6b2fa0 │ │ │ │ │ @ instruction: 0xf7d44630 │ │ │ │ │ - @ instruction: 0xe771ee5e │ │ │ │ │ + ldrb lr, [r1, -r2, ror #28]! │ │ │ │ │ strpl pc, [r8, sp, lsl #10] │ │ │ │ │ addpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ @ instruction: 0x46403718 │ │ │ │ │ qasxmi r1, r9, sp │ │ │ │ │ - svc 0x009ef7d4 │ │ │ │ │ + svc 0x00a2f7d4 │ │ │ │ │ svcpl 0x0080f5b0 │ │ │ │ │ svclt 0x003cd07b │ │ │ │ │ @ instruction: 0xf807183f │ │ │ │ │ strtmi r6, [r1], -r4, lsl #24 │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ strmi pc, [r4], -sp, asr #29 │ │ │ │ │ tstcs r0, fp, asr r7 │ │ │ │ │ @ instruction: 0xf1a72270 │ │ │ │ │ @ instruction: 0xf7d40078 │ │ │ │ │ - blge a6b9fc │ │ │ │ │ + blge a6ba04 │ │ │ │ │ @ instruction: 0x46304619 │ │ │ │ │ @ instruction: 0xf7d49302 │ │ │ │ │ - stmdacs r0, {r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ ldmdb r7, {r1, r2, r3, r4, r6, r8, ip, lr, pc}^ │ │ │ │ │ - b 1653450 │ │ │ │ │ + b 1653448 │ │ │ │ │ subsle r0, r9, sl, lsl #6 │ │ │ │ │ strmi r9, [r4], -r3, lsl #10 │ │ │ │ │ @ instruction: 0xf10d9d02 │ │ │ │ │ strmi r0, [r7], -r8, lsr #23 │ │ │ │ │ stmdbne r4, {r1, r2, sp, lr, pc} │ │ │ │ │ strbvc lr, [r0, r7, asr #22]! │ │ │ │ │ - bl 1e0212c │ │ │ │ │ + bl 1e02124 │ │ │ │ │ andle r0, sl, #671088640 @ 0x28000000 │ │ │ │ │ movweq lr, #19368 @ 0x4ba8 │ │ │ │ │ ldrtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ stmdb fp, {r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7d44702 │ │ │ │ │ - stmdacs r0, {r3, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r4, r5, r9, fp, sp, lr, pc} │ │ │ │ │ stcls 12, cr13, [r3, #-948] @ 0xfffffc4c │ │ │ │ │ svclt 0x00084557 │ │ │ │ │ eorsle r4, fp, r4, asr #10 │ │ │ │ │ andcs r2, r0, #0, 8 │ │ │ │ │ ldrtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ strtmi r9, [r7], -r0, lsl #8 │ │ │ │ │ - mcr 7, 3, pc, cr4, cr4, {6} @ │ │ │ │ │ + mcr 7, 3, pc, cr8, cr4, {6} @ │ │ │ │ │ andcs r4, r0, #72, 12 @ 0x4800000 │ │ │ │ │ strls r2, [r0], #-768 @ 0xfffffd00 │ │ │ │ │ - mrc 7, 2, APSR_nzcv, cr14, cr4, {6} │ │ │ │ │ + mcr 7, 3, pc, cr2, cr4, {6} @ │ │ │ │ │ strtmi lr, [r9], -ip │ │ │ │ │ @ instruction: 0xf7d44648 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbne r4, {r0, r3, r4, r8, sl, fp, ip, lr, pc} │ │ │ │ │ strbvc lr, [r0, r7, asr #22]! │ │ │ │ │ - bl 1e02184 │ │ │ │ │ + bl 1e0217c │ │ │ │ │ andsle r0, r2, #671088640 @ 0x28000000 │ │ │ │ │ andeq lr, r4, #184, 22 @ 0x2e000 │ │ │ │ │ - bl 1ac2524 │ │ │ │ │ + bl 1ac251c │ │ │ │ │ @ instruction: 0xf5b20307 │ │ │ │ │ @ instruction: 0xf1735f80 │ │ │ │ │ ldrtmi r0, [r0], -r0, lsl #6 │ │ │ │ │ @ instruction: 0xf44fbf28 │ │ │ │ │ vst1.32 {d21-d24}, [pc], r0 │ │ │ │ │ @ instruction: 0xf7d45380 │ │ │ │ │ - cdpne 12, 0, cr14, cr2, cr4, {3} │ │ │ │ │ + cdpne 12, 0, cr14, cr2, cr8, {3} │ │ │ │ │ ldrmi sp, [sl, #3295]! @ 0xcdf │ │ │ │ │ strmi fp, [r0, #3848]! @ 0xf08 │ │ │ │ │ svclt 0x000c4630 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ - ldcl 7, cr15, [ip, #848] @ 0x350 │ │ │ │ │ + stcl 7, cr15, [r0, #848]! @ 0x350 │ │ │ │ │ @ instruction: 0xf7d44648 │ │ │ │ │ - usat lr, #14, sl, asr #27 │ │ │ │ │ + usat lr, #14, lr, asr #27 │ │ │ │ │ strcs r4, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ │ - ldcl 7, cr15, [r4, #848] @ 0x350 │ │ │ │ │ + ldcl 7, cr15, [r8, #848] @ 0x350 │ │ │ │ │ @ instruction: 0xf7f0e7f6 │ │ │ │ │ vst1.8 {d31-d32}, [pc], r7 │ │ │ │ │ @ instruction: 0xf7f05100 │ │ │ │ │ strmi pc, [r7], -pc, lsl #20 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0xf44faf7e │ │ │ │ │ strbmi r5, [r0], -r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7d44639 │ │ │ │ │ - mcrne 15, 2, lr, cr2, cr0, {0} │ │ │ │ │ + mcrne 15, 2, lr, cr2, cr4, {0} │ │ │ │ │ mvnsvc pc, #68157440 @ 0x4100000 │ │ │ │ │ @ instruction: 0xf63f429a │ │ │ │ │ qsub16mi sl, r1, r2 │ │ │ │ │ @ instruction: 0x4638543e │ │ │ │ │ mrc2 7, 1, pc, cr14, cr15, {7} │ │ │ │ │ strmi r4, [r4], -pc, lsr #5 │ │ │ │ │ mcrge 4, 6, pc, cr11, cr15, {1} @ │ │ │ │ │ @ instruction: 0xf9e8f7f0 │ │ │ │ │ @ instruction: 0xf7f04639 │ │ │ │ │ @ instruction: 0xe6c4fab3 │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr10, cr4, {6} │ │ │ │ │ - andeq r7, r2, sl, ror #29 │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr14, cr4, {6} │ │ │ │ │ + strdeq r7, [r2], -r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x00027eb8 │ │ │ │ │ + andeq r7, r2, r0, asr #29 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb87f24 │ │ │ │ │ + bl feb87f1c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi 873d90 │ │ │ │ │ + bmi 873d88 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r0, lsr #22 │ │ │ │ │ @ instruction: 0x460c447a │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @@ -43956,44 +43954,44 @@ │ │ │ │ │ @ instruction: 0xf0014629 │ │ │ │ │ teqlt r0, #15269888 @ 0xe90000 @ │ │ │ │ │ svclt 0x00480761 │ │ │ │ │ ldrle r2, [sl, #-262] @ 0xfffffefa │ │ │ │ │ strtmi r0, [r8], -r3, lsr #12 │ │ │ │ │ @ instruction: 0xf041bf48 │ │ │ │ │ @ instruction: 0xf7d40101 │ │ │ │ │ - blx fec6bb94 │ │ │ │ │ + blx fec6bb9c │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf50d4a10 │ │ │ │ │ - blmi 3c5380 │ │ │ │ │ + blmi 3c5378 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd10d │ │ │ │ │ andlt r5, r3, r0, lsl #27 │ │ │ │ │ adceq fp, r1, r0, lsr sp │ │ │ │ │ @ instruction: 0xf00107a2 │ │ │ │ │ svclt 0x00480104 │ │ │ │ │ tsteq r2, r1, asr #32 @ │ │ │ │ │ ldrdcs lr, [r0], -ip │ │ │ │ │ @ instruction: 0xf7d4e7e4 │ │ │ │ │ - svclt 0x0000edca │ │ │ │ │ - andeq r7, r2, r0, lsr #24 │ │ │ │ │ + svclt 0x0000edce │ │ │ │ │ + andeq r7, r2, r8, lsr #24 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r7, [r2], -r6 │ │ │ │ │ + ldrdeq r7, [r2], -lr │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ mrrceq 8, 4, pc, r0, cr12 @ │ │ │ │ │ stcpl 5, cr15, [r1, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r6, lsl r6 │ │ │ │ │ @ instruction: 0xf50d4a5b │ │ │ │ │ ldrmi r5, [sp], -r2, lsl #3 │ │ │ │ │ - blmi 16bd228 │ │ │ │ │ + blmi 16bd220 │ │ │ │ │ @ instruction: 0xf8d1447a │ │ │ │ │ @ instruction: 0xf50d8000 │ │ │ │ │ tstcc r4, r2, lsl #3 │ │ │ │ │ stmdavs pc, {r0, r1, r4, r6, r7, fp, ip, lr} @ │ │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ │ ldmdavs fp, {r2, r8, ip, sp} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @@ -44004,15 +44002,15 @@ │ │ │ │ │ @ instruction: 0xf0010104 │ │ │ │ │ strmi pc, [r4], -r9, lsl #17 │ │ │ │ │ @ instruction: 0x2100b3b0 │ │ │ │ │ strbtmi r2, [r8], -r0, lsr #4 │ │ │ │ │ @ instruction: 0xf7ef46ea │ │ │ │ │ tstcs r0, r5, lsl #18 @ │ │ │ │ │ @ instruction: 0xf7d44620 │ │ │ │ │ - stmdacs r0, {r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ cdpcs 1, 0, cr13, cr1, cr0, {2} │ │ │ │ │ movweq pc, #373 @ 0x175 @ │ │ │ │ │ movwcs fp, #8108 @ 0x1fac │ │ │ │ │ @ instruction: 0xf1b82300 │ │ │ │ │ @ instruction: 0xf1770f01 │ │ │ │ │ svclt 0x00a80200 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ @@ -44024,18 +44022,18 @@ │ │ │ │ │ svclt 0x00be0300 │ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ │ mvnsvc pc, #204472320 @ 0xc300000 │ │ │ │ │ ldccc 8, cr15, [r0], {73} @ 0x49 │ │ │ │ │ @ instruction: 0x4621da5b │ │ │ │ │ ldrbmi r2, [r2], -r0, lsl #6 │ │ │ │ │ rsbeq pc, r3, pc, rrx │ │ │ │ │ - ldm r8, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm ip, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ and r0, r0, r4, ror #18 │ │ │ │ │ - bmi c79e90 │ │ │ │ │ + bmi c79e88 │ │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ │ tstcc r4, lr, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_hyp │ │ │ │ │ @ instruction: 0xf50d4620 │ │ │ │ │ @@ -44051,76 +44049,76 @@ │ │ │ │ │ svclt 0x00ac0401 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svceq 0x0001f1b8 │ │ │ │ │ andeq pc, r0, #-1073741795 @ 0xc000001d │ │ │ │ │ @ instruction: 0xf043bfa8 │ │ │ │ │ biclt r0, r3, r1, lsl #6 │ │ │ │ │ @ instruction: 0xf1752e01 │ │ │ │ │ - blle 871af0 │ │ │ │ │ + blle 871ae8 │ │ │ │ │ svceq 0x0001f1b8 │ │ │ │ │ strvs lr, [sl, #-2377] @ 0xfffff6b7 │ │ │ │ │ movweq pc, #375 @ 0x177 @ │ │ │ │ │ @ instruction: 0xf64fbfbe │ │ │ │ │ @ instruction: 0xf6c373fe │ │ │ │ │ @ instruction: 0xf84973ff │ │ │ │ │ - ble 67ff4c │ │ │ │ │ + ble 67ff44 │ │ │ │ │ @ instruction: 0x46584651 │ │ │ │ │ - bl ffaeee64 │ │ │ │ │ + bl ffbeee5c │ │ │ │ │ vst3.32 @ instruction: 0xf480fab0 │ │ │ │ │ ldrbmi r0, [r8], -r4, ror #18 │ │ │ │ │ - stc 7, cr15, [r4], #848 @ 0x350 │ │ │ │ │ + stc 7, cr15, [r8], #848 @ 0x350 │ │ │ │ │ @ instruction: 0xf64fe7b5 │ │ │ │ │ @ instruction: 0xf6c373fe │ │ │ │ │ @ instruction: 0xf84973ff │ │ │ │ │ stmdb r9, {r5, sl, fp, ip, sp}^ │ │ │ │ │ str r8, [r0, r6, lsl #14]! │ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ │ mvnsvc pc, #204472320 @ 0xc300000 │ │ │ │ │ stccc 8, cr15, [r0], #-292 @ 0xfffffedc │ │ │ │ │ strhi lr, [r6, -r9, asr #18] │ │ │ │ │ @ instruction: 0xf7d4e7e2 │ │ │ │ │ - svclt 0x0000ecfe │ │ │ │ │ - andeq r7, r2, r0, ror fp │ │ │ │ │ + svclt 0x0000ed02 │ │ │ │ │ + andeq r7, r2, r8, ror fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, r0, asr #21 │ │ │ │ │ + andeq r7, r2, r8, asr #21 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb88160 │ │ │ │ │ + bl feb88158 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi e340cc │ │ │ │ │ + bmi e340c4 │ │ │ │ │ stcpl 5, cr15, [r2, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r3, r7, lsr fp │ │ │ │ │ @ instruction: 0xf50d447a │ │ │ │ │ smlabbcc r4, r2, r1, r5 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ cmplt r0, #0, 6 │ │ │ │ │ - blcs 4ef98 │ │ │ │ │ + blcs 4ef90 │ │ │ │ │ ldcge 0, cr13, [r2, #-356] @ 0xfffffe9c │ │ │ │ │ svcne 0x00694684 │ │ │ │ │ @ instruction: 0xf6402200 │ │ │ │ │ strd r7, [r1], -pc @ │ │ │ │ │ andsle r4, r5, r2, lsr #5 │ │ │ │ │ cdpeq 1, 6, cr15, cr1, cr3, {5} │ │ │ │ │ svceq 0x0019f1be │ │ │ │ │ - blcc 860e1c │ │ │ │ │ + blcc 860e14 │ │ │ │ │ stmdble r6, {r0, r1, r3, r4, r6, r7, r9, ip, sp, pc} │ │ │ │ │ cdpeq 1, 4, cr15, cr1, cr3, {5} │ │ │ │ │ svceq 0x0019f1be │ │ │ │ │ @ instruction: 0x3320bf9c │ │ │ │ │ @ instruction: 0xf801b2db │ │ │ │ │ andcc r3, r1, #1, 30 │ │ │ │ │ svccc 0x0001f81c │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ strbtmi r4, [r9], -sl, lsr #8 │ │ │ │ │ @ instruction: 0xf8022300 │ │ │ │ │ @ instruction: 0xf7ff3c04 │ │ │ │ │ strmi pc, [r4], -fp, lsl #20 │ │ │ │ │ @ instruction: 0xf04fb990 │ │ │ │ │ - bmi 73d3e0 │ │ │ │ │ + bmi 73d3d8 │ │ │ │ │ orrpl pc, r2, sp, lsl #10 │ │ │ │ │ tstcc r4, r9, lsl fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1250300 │ │ │ │ │ stcpl 5, cr15, [r2, #52] @ 0x34 │ │ │ │ │ @@ -44133,25 +44131,25 @@ │ │ │ │ │ addmi fp, ip, #8, 30 │ │ │ │ │ ldmdb r5, {r0, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ ldmdb r5, {r2, r3, r9, lr}^ │ │ │ │ │ addsmi r1, sl, #4, 6 @ 0x10000000 │ │ │ │ │ addmi fp, ip, #8, 30 │ │ │ │ │ @ instruction: 0xf855d1d9 │ │ │ │ │ @ instruction: 0xf8550c48 │ │ │ │ │ - bne ff0400d8 │ │ │ │ │ + bne ff0400d0 │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ @ instruction: 0x4620e7d1 │ │ │ │ │ ldrmi lr, [sl], -pc, asr #15 │ │ │ │ │ bfi sl, r2, (invalid: 26:1) │ │ │ │ │ - ldcl 7, cr15, [ip], #-848 @ 0xfffffcb0 │ │ │ │ │ - andeq r7, r2, r4, ror #19 │ │ │ │ │ + stc 7, cr15, [r0], {212} @ 0xd4 │ │ │ │ │ + andeq r7, r2, ip, ror #19 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, ip, ror #18 │ │ │ │ │ + andeq r7, r2, r4, ror r9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb88260 │ │ │ │ │ + bl feb88258 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xf7f0b140 │ │ │ │ │ tstcs r8, r3, lsr r8 @ │ │ │ │ │ @ instruction: 0xf882f7f0 │ │ │ │ │ movwcs fp, #272 @ 0x110 │ │ │ │ │ movwmi lr, #2496 @ 0x9c0 │ │ │ │ │ @@ -44186,155 +44184,155 @@ │ │ │ │ │ strlt fp, [r8, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf1002901 │ │ │ │ │ svclt 0x001430ff │ │ │ │ │ tstcs r2, r1, lsl #2 │ │ │ │ │ - stcl 7, cr15, [lr], #848 @ 0x350 │ │ │ │ │ + ldcl 7, cr15, [r2], #848 @ 0x350 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r5, r7, r8, ip, sp, pc} │ │ │ │ │ strlt fp, [r8, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf1002901 │ │ │ │ │ svclt 0x001430ff │ │ │ │ │ tstcs r6, r5, lsl #2 │ │ │ │ │ - ldcl 7, cr15, [r6], {212} @ 0xd4 │ │ │ │ │ + ldcl 7, cr15, [sl], {212} @ 0xd4 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r7, r8, ip, sp, pc} │ │ │ │ │ strlt fp, [r8, #-368] @ 0xfffffe90 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdacc r1, {r3, r8, sp} │ │ │ │ │ - stcl 7, cr15, [r2], {212} @ 0xd4 │ │ │ │ │ + stcl 7, cr15, [r6], {212} @ 0xd4 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bmi 9429e0 │ │ │ │ │ + bmi 9429d8 │ │ │ │ │ addlt r4, r4, r4, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs r3, {r6, r7, r8, ip, sp, pc} │ │ │ │ │ - blcs 429b0 │ │ │ │ │ + blcs 429a8 │ │ │ │ │ @ instruction: 0xf500db14 │ │ │ │ │ strmi r3, [sp], -r0, lsl #14 │ │ │ │ │ stmdacs r0, {r3, r4, r5, r7, fp, sp, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi fp, {r2, r3, ip, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ │ stc2 0, cr15, [r4], {13} │ │ │ │ │ ldmvs r8!, {r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xffdef7fb │ │ │ │ │ andle r4, pc, r0, asr #10 │ │ │ │ │ and r2, r0, r1 │ │ │ │ │ - bmi 5791d0 │ │ │ │ │ + bmi 5791c8 │ │ │ │ │ ldrbtmi r4, [sl], #-2834 @ 0xfffff4ee │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r7, lsl r1 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ strtmi r6, [r9], -r0, lsr #16 │ │ │ │ │ andcc pc, r2, #64, 4 │ │ │ │ │ - ldcl 7, cr15, [r4], #-848 @ 0xfffffcb0 │ │ │ │ │ - blle ffa78a08 │ │ │ │ │ + ldcl 7, cr15, [r8], #-848 @ 0xfffffcb0 │ │ │ │ │ + blle ffa78a00 │ │ │ │ │ strls r4, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ │ cdp2 0, 4, cr15, cr12, cr8, {0} │ │ │ │ │ strmi r4, [r3], -sl, ror #12 │ │ │ │ │ ldmvs r8!, {r0, r5, r9, sl, lr} │ │ │ │ │ strcc lr, [r1], -sp, asr #19 │ │ │ │ │ stc2 7, cr15, [r8], {252} @ 0xfc │ │ │ │ │ @ instruction: 0xf7d4e7da │ │ │ │ │ - svclt 0x0000eb98 │ │ │ │ │ - andeq r7, r2, ip, asr #15 │ │ │ │ │ + svclt 0x0000eb9c │ │ │ │ │ + ldrdeq r7, [r2], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ andeq r0, r0, pc, rrx │ │ │ │ │ - andeq r7, r2, r6, lsl #15 │ │ │ │ │ + andeq r7, r2, lr, lsl #15 │ │ │ │ │ @ instruction: 0xb1b86848 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88434 │ │ │ │ │ + bl feb8842c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ svclt 0x00142b00 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ stclt 1, cr13, [r8, #-0] │ │ │ │ │ @ instruction: 0x46184611 │ │ │ │ │ cdp2 7, 13, cr15, cr4, cr14, {7} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbcs r0, {r0, r1, r7, fp, sp, lr} │ │ │ │ │ - blcs 60ec8 │ │ │ │ │ + blcs 60ec0 │ │ │ │ │ ldrlt sp, [r0, #-23] @ 0xffffffe9 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0x460c6818 │ │ │ │ │ - blle bb280 │ │ │ │ │ + blle bb278 │ │ │ │ │ stmdbcs r0, {r0, r3, fp, sp, lr} │ │ │ │ │ stmdavs r3!, {r1, r3, r9, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7efb123 │ │ │ │ │ stmdavs r1!, {r0, r1, r5, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xffeef7ef │ │ │ │ │ rsbvs r2, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ - bl fe4ef1f0 │ │ │ │ │ + bl fe5ef1e8 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ stmdavs r3!, {r0, r1, r5, sp, lr}^ │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ svclt 0x0000e7f2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb884b8 │ │ │ │ │ + bl feb884b0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ - bcs 39ecc │ │ │ │ │ + bcs 39ec4 │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9} │ │ │ │ │ teqlt r3, r3, lsl r8 │ │ │ │ │ - bcs 93304 │ │ │ │ │ + bcs 932fc │ │ │ │ │ andcs sp, r1, r5 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ ldrmi fp, [r8], -r8, lsl #26 │ │ │ │ │ ldmdavs sl, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ │ - blle ffdbbaf0 │ │ │ │ │ + blle ffdbbae8 │ │ │ │ │ movwcc pc, #1283 @ 0x503 @ │ │ │ │ │ - blcs 4b564 │ │ │ │ │ + blcs 4b55c │ │ │ │ │ stmdbmi r3, {r0, r4, r5, r6, r7, ip, lr, pc} │ │ │ │ │ ldrmi r4, [r8], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf00d4479 │ │ │ │ │ @ instruction: 0xe7eafaf5 │ │ │ │ │ @ instruction: 0xffffff25 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88514 │ │ │ │ │ + bl feb8850c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000c4613 │ │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ svclt 0x00142a00 │ │ │ │ │ @ instruction: 0xf04c4662 │ │ │ │ │ stmdblt r2!, {r0, r9} │ │ │ │ │ - bcs 93364 │ │ │ │ │ + bcs 9335c │ │ │ │ │ andcs sp, r1, r3 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ strmi fp, [r1], -r8, lsl #26 │ │ │ │ │ @ instruction: 0xf7ff4618 │ │ │ │ │ andcs pc, r1, r3, lsl pc @ │ │ │ │ │ svclt 0x0000e7f6 │ │ │ │ │ ldrlt fp, [r8, #-864]! @ 0xfffffca0 │ │ │ │ │ @@ -44344,23 +44342,23 @@ │ │ │ │ │ strcc pc, [r0, #-1280] @ 0xfffffb00 │ │ │ │ │ stmdavs r8!, {r2, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ stmiavs r8!, {r0, r1, r2, r3, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7fcb118 │ │ │ │ │ movwcs pc, #2887 @ 0xb47 @ │ │ │ │ │ stmdavs r0!, {r0, r1, r3, r5, r7, sp, lr} │ │ │ │ │ - ble 33b384 │ │ │ │ │ + ble 33b37c │ │ │ │ │ tstlt r8, r8, ror #17 │ │ │ │ │ - blx feaed3c2 │ │ │ │ │ + blx feaed3ba │ │ │ │ │ rscvs r2, fp, r0, lsl #6 │ │ │ │ │ cdp2 7, 10, cr15, cr0, cr15, {7} │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ef4038 │ │ │ │ │ @ instruction: 0xf7d4bf69 │ │ │ │ │ - stmiavs r8!, {r2, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmiavs r8!, {r3, r5, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ stmdacs r0, {r0, r1, r5, sp, lr} │ │ │ │ │ strb sp, [pc, ip, ror #3]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -44370,48 +44368,48 @@ │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9349 │ │ │ │ │ @ instruction: 0xf7ef0300 │ │ │ │ │ tstcs r0, sp, ror lr @ │ │ │ │ │ smlabteq r2, r0, r2, pc @ │ │ │ │ │ cdp2 7, 12, cr15, cr10, cr15, {7} │ │ │ │ │ strmi fp, [r4], -r0, asr #2 │ │ │ │ │ - ldcl 7, cr15, [ip], #-848 @ 0xfffffcb0 │ │ │ │ │ + stc 7, cr15, [r0], {212} @ 0xd4 │ │ │ │ │ eorvs r2, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4620da11 │ │ │ │ │ @ instruction: 0xffaef7ff │ │ │ │ │ - bmi efa3fc │ │ │ │ │ + bmi efa3f4 │ │ │ │ │ ldrbtmi r4, [sl], #-2873 @ 0xfffff4c7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r9, asr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -r5, ror #2 │ │ │ │ │ pop {r0, r1, r3, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf50483f0 │ │ │ │ │ andcs r3, r0, r0, lsl #14 │ │ │ │ │ stc2l 0, cr15, [r6, #4]! │ │ │ │ │ stmdacs r0, {r3, r4, r5, r6, sp, lr} │ │ │ │ │ stmdavs r3!, {r0, r2, r5, r6, r7, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf10d2201 │ │ │ │ │ cdpge 8, 1, cr0, cr12, cr8, {7} │ │ │ │ │ @ instruction: 0xf88d4641 │ │ │ │ │ - b 10f97d8 │ │ │ │ │ + b 10f97d0 │ │ │ │ │ stcge 3, cr7, [fp, #-908]! @ 0xfffffc74 │ │ │ │ │ teqls fp, #318767104 @ 0x13000000 │ │ │ │ │ @ instruction: 0xf10d2300 │ │ │ │ │ @ instruction: 0xf001097c │ │ │ │ │ ldrtmi pc, [r0], -r1, ror #28 @ │ │ │ │ │ ldc2l 0, cr15, [ip, #52]! @ 0x34 │ │ │ │ │ strtmi r4, [r8], -r6, lsr #20 │ │ │ │ │ ldrbtmi r4, [sl], #-1571 @ 0xfffff9dd │ │ │ │ │ @ instruction: 0xf7fd210c │ │ │ │ │ strtmi pc, [ip], r5, lsl #17 │ │ │ │ │ strbtmi sl, [lr], ip, lsl #26 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc, #-15] @ 31461 │ │ │ │ │ + strgt r0, [pc, #-15] @ 31459 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip, {r0, r1, r2, r3, r8, sl, lr, pc} │ │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ │ ldm r9!, {r0, r1, r2} │ │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ │ ldm r9!, {r0, r1, r2, r3} │ │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ │ @@ -44422,146 +44420,146 @@ │ │ │ │ │ @ instruction: 0xf9c6f7fc │ │ │ │ │ stmdacs r0, {r3, r4, r5, r7, sp, lr} │ │ │ │ │ cdpge 0, 3, cr13, cr13, cr5, {5} │ │ │ │ │ ldrmi r2, [sl], -r0, lsl #6 │ │ │ │ │ vmax.s8 q10, , q0 │ │ │ │ │ strbtmi r0, [sp], -r4, lsl #2 │ │ │ │ │ @ instruction: 0xf858f7fd │ │ │ │ │ - strgt ip, [pc, #-3599] @ 306ad │ │ │ │ │ - strgt ip, [pc, #-3599] @ 306b1 │ │ │ │ │ + strgt ip, [pc, #-3599] @ 306a5 │ │ │ │ │ + strgt ip, [pc, #-3599] @ 306a9 │ │ │ │ │ muleq pc, r6, r8 @ │ │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ │ ldm r8, {sp} │ │ │ │ │ @ instruction: 0xf00d000e │ │ │ │ │ rscsvs pc, r8, r1, ror #21 │ │ │ │ │ orrsle r2, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d4e78b │ │ │ │ │ - svclt 0x0000ea34 │ │ │ │ │ - andeq r7, r2, lr, lsl #11 │ │ │ │ │ + svclt 0x0000ea38 │ │ │ │ │ + muleq r2, r6, r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, sl, asr r5 │ │ │ │ │ + andeq r7, r2, r2, ror #10 │ │ │ │ │ @ instruction: 0xfffffe07 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb886f8 │ │ │ │ │ + bl feb886f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46170fb8 │ │ │ │ │ - blmi 843d80 │ │ │ │ │ + blmi 843d78 │ │ │ │ │ ldrbtmi fp, [sl], #-141 @ 0xffffff73 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ @ instruction: 0xb1b80300 │ │ │ │ │ strmi r6, [r4], -r3, lsl #16 │ │ │ │ │ - blle 4fc11c │ │ │ │ │ + blle 4fc114 │ │ │ │ │ movwcc pc, #1280 @ 0x500 @ │ │ │ │ │ ldmvs sp, {r1, r2, r3, r9, sl, lr} │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2d00 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ stmdbge r2, {r3, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ │ tstlt r8, fp, asr pc @ │ │ │ │ │ @ instruction: 0x2008f8bd │ │ │ │ │ andle r2, ip, r1, lsl #20 │ │ │ │ │ - bmi 439548 │ │ │ │ │ + bmi 439540 │ │ │ │ │ ldrbtmi r4, [sl], #-2830 @ 0xfffff4f2 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, sp, r0, lsl r1 │ │ │ │ │ stmdblt pc!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} @ │ │ │ │ │ @ instruction: 0x4631463a │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strb pc, [ip, r5, lsl #28]! @ │ │ │ │ │ strtmi r4, [r9], -r7, lsl #22 │ │ │ │ │ strls r4, [r0], #-1584 @ 0xfffff9d0 │ │ │ │ │ @ instruction: 0xf7fe447b │ │ │ │ │ @ instruction: 0xe7f1f8b1 │ │ │ │ │ - stmib r2!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r7, r2, r2, asr r4 │ │ │ │ │ + stmib r6!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r7, r2, sl, asr r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, lr, lsl #8 │ │ │ │ │ + andeq r7, r2, r6, lsl r4 │ │ │ │ │ @ instruction: 0xfffffd95 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb88798 │ │ │ │ │ + bl feb88790 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8b5480 │ │ │ │ │ + bmi 8b5478 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ - blmi 87b5a8 │ │ │ │ │ + blmi 87b5a0 │ │ │ │ │ ldrbtmi fp, [sl], #-142 @ 0xffffff72 │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ ldmpl r3, {r9, sl, sp}^ │ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, ip, lsl #2 │ │ │ │ │ - blmi 6c3e30 │ │ │ │ │ + blmi 6c3e28 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 38b634 │ │ │ │ │ + blls 38b62c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1260300 │ │ │ │ │ ldcllt 0, cr11, [r0, #-56]! @ 0xffffffc8 │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ strtmi sl, [r8], -r2, lsl #18 │ │ │ │ │ @ instruction: 0xff06f7fe │ │ │ │ │ @ instruction: 0xf8bdb118 │ │ │ │ │ - blcs 7d60c │ │ │ │ │ + blcs 7d604 │ │ │ │ │ stmdavs r3!, {r1, r2, r3, ip, lr, pc} │ │ │ │ │ - blle ff93c1f4 │ │ │ │ │ + blle ff93c1ec │ │ │ │ │ strcc pc, [r0], #-1284 @ 0xfffffafc │ │ │ │ │ stmdacs r0, {r5, r7, fp, sp, lr} │ │ │ │ │ stmdbmi sp, {r5, r6, r7, ip, lr, pc} │ │ │ │ │ ldrbtmi r4, [r9], #-1578 @ 0xfffff9d6 │ │ │ │ │ @ instruction: 0xf974f00d │ │ │ │ │ ldrb r2, [r9, r1] │ │ │ │ │ - bge 2c4238 │ │ │ │ │ + bge 2c4230 │ │ │ │ │ andls r4, r0, #51380224 @ 0x3100000 │ │ │ │ │ @ instruction: 0x4632447b │ │ │ │ │ strls r4, [sl], #-1576 @ 0xfffff9d8 │ │ │ │ │ @ instruction: 0xf85ef7fe │ │ │ │ │ @ instruction: 0xf7d4e7e5 │ │ │ │ │ - svclt 0x0000e990 │ │ │ │ │ - andeq r7, r2, lr, lsr #7 │ │ │ │ │ + svclt 0x0000e994 │ │ │ │ │ + @ instruction: 0x000273b6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r4, r3 │ │ │ │ │ + muleq r2, ip, r3 │ │ │ │ │ @ instruction: 0xfffffc23 │ │ │ │ │ @ instruction: 0xfffffc99 │ │ │ │ │ @ instruction: 0xf500b128 │ │ │ │ │ stmdavs r0, {ip, sp}^ │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ @ instruction: 0x4770bd33 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcleq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ stmdbmi r6!, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ │ - bmi 19c2eb8 │ │ │ │ │ + bmi 19c2eb0 │ │ │ │ │ @ instruction: 0xf5ad4479 │ │ │ │ │ addlt r5, r1, r2, lsl #27 │ │ │ │ │ orrpl pc, r1, #54525952 @ 0x3400000 │ │ │ │ │ tstcc ip, #9043968 @ 0x8a0000 │ │ │ │ │ andsvs r6, sl, r2, lsl r8 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ stmdavs r2, {r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ - bcs 43090 │ │ │ │ │ + bcs 43088 │ │ │ │ │ @ instruction: 0xf500db1b │ │ │ │ │ @ instruction: 0xf8d83800 │ │ │ │ │ stmdacs r0, {r2, r3} │ │ │ │ │ stccs 15, cr11, [r0, #-96] @ 0xffffffa0 │ │ │ │ │ @ instruction: 0xf00dd013 │ │ │ │ │ - bllt a6ffbc │ │ │ │ │ + bllt a6ffb4 │ │ │ │ │ ldrdeq pc, [ip], -r8 │ │ │ │ │ - blx 96d6dc │ │ │ │ │ + blx 96d6d4 │ │ │ │ │ mvnslt r4, r1, lsl #12 │ │ │ │ │ andeq pc, r4, #268435460 @ 0x10000004 │ │ │ │ │ @ instruction: 0xf7d34628 │ │ │ │ │ - @ instruction: 0xf8d8efcc │ │ │ │ │ + @ instruction: 0xf8d8efd0 │ │ │ │ │ @ instruction: 0xf00d000c │ │ │ │ │ andcs pc, r1, r7, lsl sl @ │ │ │ │ │ @ instruction: 0xf04fe001 │ │ │ │ │ - bmi 13fdac4 │ │ │ │ │ + bmi 13fdabc │ │ │ │ │ orrpl pc, r1, sp, lsl #10 │ │ │ │ │ tstcc ip, ip, asr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d808a │ │ │ │ │ @@ -44571,31 +44569,31 @@ │ │ │ │ │ ldrdeq pc, [r4], -r8 │ │ │ │ │ @ instruction: 0xf0014479 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ subsle sp, r5, r1, ror #23 │ │ │ │ │ vst1.16 {d20-d22}, [pc :64], r1 │ │ │ │ │ @ instruction: 0xf8513200 │ │ │ │ │ @ instruction: 0xf7d30b04 │ │ │ │ │ - @ instruction: 0xf1b0ee9a │ │ │ │ │ - blle ff5b4314 │ │ │ │ │ - blmi fa582c │ │ │ │ │ + @ instruction: 0xf1b0ee9e │ │ │ │ │ + blle ff5b430c │ │ │ │ │ + blmi fa5824 │ │ │ │ │ ldrbtmi r2, [fp], #-1024 @ 0xfffffc00 │ │ │ │ │ - blge 1d632c │ │ │ │ │ + blge 1d6324 │ │ │ │ │ strcc lr, [r4, #-2509] @ 0xfffff633 │ │ │ │ │ @ instruction: 0x3710e014 │ │ │ │ │ svcge 0x00109700 │ │ │ │ │ vst1.8 {d25-d26}, [pc], r3 │ │ │ │ │ svcne 0x00385180 │ │ │ │ │ - blx ffbef6ee │ │ │ │ │ + blx ffbef6e6 │ │ │ │ │ @ instruction: 0xf8d84639 │ │ │ │ │ @ instruction: 0xf841000c │ │ │ │ │ @ instruction: 0xf00d6d08 │ │ │ │ │ stmiavs fp!, {r0, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ teqle r1, r0, lsl #22 │ │ │ │ │ - ble a02cc0 │ │ │ │ │ + ble a02cb8 │ │ │ │ │ ldrcc r1, [r0], #-3363 @ 0xfffff2dd │ │ │ │ │ streq lr, [r3, -sl, lsl #22] │ │ │ │ │ ldmvs sl!, {r1, r2, r3, r4, r5, r6, fp, sp, lr}^ │ │ │ │ │ ldrmi r0, [r4], #-1521 @ 0xfffffa0f │ │ │ │ │ strcs fp, [r2], -r8, asr #30 │ │ │ │ │ ldreq sp, [r2, #1028]! @ 0x404 │ │ │ │ │ strcs fp, [r4], -ip, asr #30 │ │ │ │ │ @@ -44630,183 +44628,183 @@ │ │ │ │ │ @ instruction: 0xf988f00d │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ svcge 0x0062f47f │ │ │ │ │ stmiavs sl!, {r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r4, [r0], -r9, asr #12 │ │ │ │ │ mrc2 7, 3, pc, cr14, cr15, {7} │ │ │ │ │ @ instruction: 0xf7d4e7aa │ │ │ │ │ - svclt 0x0000e8a6 │ │ │ │ │ - strdeq r7, [r2], -r0 │ │ │ │ │ + svclt 0x0000e8aa │ │ │ │ │ + strdeq r7, [r2], -r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, r8, lsl #5 │ │ │ │ │ + muleq r2, r0, r2 │ │ │ │ │ @ instruction: 0xfffffa79 │ │ │ │ │ - andeq r2, r1, lr, asr #29 │ │ │ │ │ + ldrdeq r2, [r1], -r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb88a18 │ │ │ │ │ + bl feb88a10 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 4f57c0 │ │ │ │ │ - blmi 51da30 │ │ │ │ │ + bmi 4f57b8 │ │ │ │ │ + blmi 51da28 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ strcs r4, [r0, #-1640] @ 0xfffff998 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ strls r0, [r0, #-768] @ 0xfffffd00 │ │ │ │ │ @ instruction: 0xf992f7ef │ │ │ │ │ strtmi fp, [r9], -ip, lsl #3 │ │ │ │ │ @ instruction: 0xf7d34620 │ │ │ │ │ - stmdblt r0!, {r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ - blmi 284074 │ │ │ │ │ + stmdblt r0!, {r3, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + blmi 28406c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 8b8bc │ │ │ │ │ + blls 8b8b4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ andlt r4, r3, r0, lsr #12 │ │ │ │ │ strcs fp, [r0], #-3376 @ 0xfffff2d0 │ │ │ │ │ @ instruction: 0xf7d4e7f0 │ │ │ │ │ - svclt 0x0000e86e │ │ │ │ │ - andeq r7, r2, r2, lsr r1 │ │ │ │ │ + svclt 0x0000e872 │ │ │ │ │ + andeq r7, r2, sl, lsr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, ip, lsl #2 │ │ │ │ │ + andeq r7, r2, r4, lsl r1 │ │ │ │ │ @ instruction: 0xf7d3b108 │ │ │ │ │ - ldrbmi fp, [r0, -r5, ror #30]! │ │ │ │ │ + ldrbmi fp, [r0, -r9, ror #30]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88a88 │ │ │ │ │ + bl feb88a80 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - mcr 7, 5, pc, cr2, cr3, {6} @ │ │ │ │ │ + mcr 7, 5, pc, cr6, cr3, {6} @ │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88aa4 │ │ │ │ │ + bl feb88a9c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - b 3ef800 │ │ │ │ │ + b 4ef7f8 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb88ac0 │ │ │ │ │ + bl feb88ab8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 635868 │ │ │ │ │ - blmi 65dad8 │ │ │ │ │ + bmi 635860 │ │ │ │ │ + blmi 65dad0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - blx fff6f89a │ │ │ │ │ + blx fff6f892 │ │ │ │ │ @ instruction: 0xf7ef2118 │ │ │ │ │ mvnlt pc, fp, asr #24 │ │ │ │ │ strcs r4, [r0, #-1540] @ 0xfffff9fc │ │ │ │ │ strls r4, [r0, #-1640] @ 0xfffff998 │ │ │ │ │ @ instruction: 0xf938f7ef │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - svc 0x008af7d3 │ │ │ │ │ - bmi 39fe7c │ │ │ │ │ + svc 0x008ef7d3 │ │ │ │ │ + bmi 39fe74 │ │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -r9, lsl #2 │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ - blx ff7ef8d6 │ │ │ │ │ + blx ff7ef8ce │ │ │ │ │ @ instruction: 0xf7ef4621 │ │ │ │ │ strcs pc, [r0], #-3241 @ 0xfffff357 │ │ │ │ │ @ instruction: 0xf7d4e7eb │ │ │ │ │ - svclt 0x0000e810 │ │ │ │ │ - andeq r7, r2, ip, lsl #1 │ │ │ │ │ + svclt 0x0000e814 │ │ │ │ │ + muleq r2, r4, r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r2, sl, asr r0 │ │ │ │ │ + andeq r7, r2, r2, rrx │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d34604 │ │ │ │ │ - @ instruction: 0xf7efef02 │ │ │ │ │ + @ instruction: 0xf7efef06 │ │ │ │ │ strtmi pc, [r1], -r3, asr #23 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ stclt 7, cr15, [ip], {239} @ 0xef │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88b64 │ │ │ │ │ + bl feb88b5c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr4, cr3, {6} │ │ │ │ │ + mrc 7, 1, APSR_nzcv, cr8, cr3, {6} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88b80 │ │ │ │ │ + bl feb88b78 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - stmib r0!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmib r4!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88b9c │ │ │ │ │ + bl feb88b94 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, -r8]! │ │ │ │ │ - ldc 7, cr15, [ip, #844] @ 0x34c │ │ │ │ │ + stc 7, cr15, [r0, #844]! @ 0x34c │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xf7d3b108 │ │ │ │ │ - @ instruction: 0x4770bfb3 │ │ │ │ │ + @ instruction: 0x4770bfb7 │ │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ │ @ instruction: 0xf7d32001 │ │ │ │ │ - ldrbmi fp, [r0, -sp, asr #24]! │ │ │ │ │ + @ instruction: 0x4770bc51 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r3, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf000fb01 │ │ │ │ │ - svclt 0x00a4f7d3 │ │ │ │ │ + svclt 0x00a8f7d3 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldclt 7, cr15, [ip], #-844 @ 0xfffffcb4 │ │ │ │ │ + mcrrlt 7, 13, pc, r0, cr3 @ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb88bf8 │ │ │ │ │ + bl feb88bf0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ │ tstlt r8, r9, asr #2 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - ldmdblt ip, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmdblt r0!, {r2, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ @ instruction: 0xf7d34608 │ │ │ │ │ - @ instruction: 0xf7d3bf87 │ │ │ │ │ - strtmi lr, [r0], -ip, lsl #26 │ │ │ │ │ + @ instruction: 0xf7d3bf8b │ │ │ │ │ + @ instruction: 0x4620ed10 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ strlt fp, [r8, #-336] @ 0xfffffeb0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - ldcl 7, cr15, [lr], #844 @ 0x34c │ │ │ │ │ + stc 7, cr15, [r2, #-844] @ 0xfffffcb4 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb88c44 │ │ │ │ │ + bl feb88c3c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r8], {248} @ 0xf8 │ │ │ │ │ stmdavs r0!, {r2, r3, r4, r5, r6, sl, lr} │ │ │ │ │ stmdacc r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ andscs fp, lr, r0, lsl sp │ │ │ │ │ - b ff96f9ac │ │ │ │ │ + b ffa6f9a4 │ │ │ │ │ stmdacc r0, {r5, sp, lr} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq r9, r2, ip, asr #25 │ │ │ │ │ + ldrdeq r9, [r2], -r4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbtmi r4, [fp], #-2817 @ 0xfffff4ff │ │ │ │ │ @ instruction: 0x47706818 │ │ │ │ │ - andeq r9, r2, r2, lsr #25 │ │ │ │ │ + andeq r9, r2, sl, lsr #25 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ ldceq 8, cr15, [r8], #-304 @ 0xfffffed0 │ │ │ │ │ - bmi fe9c32ec │ │ │ │ │ - blmi fe9c3314 │ │ │ │ │ + bmi fe9c32e4 │ │ │ │ │ + blmi fe9c330c │ │ │ │ │ @ instruction: 0xf5ad447a │ │ │ │ │ addlt r5, r5, r0, lsl #27 │ │ │ │ │ @ instruction: 0xf50d4688 │ │ │ │ │ ldmpl r3, {r7, r8, ip, lr}^ │ │ │ │ │ ldmdavs fp, {r2, r3, r8, ip, sp} │ │ │ │ │ @ instruction: 0xf04f600b │ │ │ │ │ @ instruction: 0xf50d0300 │ │ │ │ │ @@ -44816,15 +44814,15 @@ │ │ │ │ │ andcs r4, r5, #156, 18 @ 0x270000 │ │ │ │ │ ldrbtmi r4, [r9], #-1543 @ 0xfffff9f9 │ │ │ │ │ @ instruction: 0xf9b4f008 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ ldclne 0, cr8, [lr, #-600]! @ 0xfffffda8 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ adcshi pc, sp, r0 │ │ │ │ │ - bl 20fba8 │ │ │ │ │ + bl 20fba0 │ │ │ │ │ stclne 0, cr0, [sl], #-32 @ 0xffffffe0 │ │ │ │ │ @ instruction: 0xf000292f │ │ │ │ │ addmi r8, r6, #193 @ 0xc1 │ │ │ │ │ tsthi r6, r0, lsl #1 @ │ │ │ │ │ @ instruction: 0x46ae4633 │ │ │ │ │ @ instruction: 0xf04f2700 │ │ │ │ │ @ instruction: 0xf642082f │ │ │ │ │ @@ -44838,27 +44836,27 @@ │ │ │ │ │ ldrbmi r0, [r6, #-2562] @ 0xfffff5fe │ │ │ │ │ @ instruction: 0xf813d816 │ │ │ │ │ @ instruction: 0xf1baac02 │ │ │ │ │ svclt 0x00080f2f │ │ │ │ │ tstle pc, lr, lsr #18 │ │ │ │ │ addsmi r7, r8, #1638400 @ 0x190000 │ │ │ │ │ sbchi pc, r7, r0, lsl #4 │ │ │ │ │ - beq adf48 │ │ │ │ │ + beq adf40 │ │ │ │ │ @ instruction: 0xf000292f │ │ │ │ │ @ instruction: 0x469b80be │ │ │ │ │ @ instruction: 0x4653469c │ │ │ │ │ - beq ee1d8 │ │ │ │ │ + beq ee1d0 │ │ │ │ │ stmible r8!, {r1, r2, r4, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0xf381fab1 │ │ │ │ │ strmi r0, [r3, #2395] @ 0x95b │ │ │ │ │ @ instruction: 0xf043bf28 │ │ │ │ │ - bllt 14f2764 │ │ │ │ │ + bllt 14f275c │ │ │ │ │ @ instruction: 0xf040292e │ │ │ │ │ @ instruction: 0xf89b8091 │ │ │ │ │ - blcs bbdb70 │ │ │ │ │ + blcs bbdb68 │ │ │ │ │ addhi pc, ip, r0, asr #32 │ │ │ │ │ movweq pc, #8459 @ 0x210b @ │ │ │ │ │ stmdble r6, {r3, r4, r7, r9, lr} │ │ │ │ │ mulcc r2, fp, r8 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ @ instruction: 0xf0402b2f │ │ │ │ │ svccs 0x00008081 │ │ │ │ │ @@ -44873,22 +44871,22 @@ │ │ │ │ │ movweq pc, #12555 @ 0x310b @ │ │ │ │ │ andle r4, r2, #805306376 @ 0x30000008 │ │ │ │ │ stmdbcs r0, {r0, r3, r4, fp, ip, sp, lr} │ │ │ │ │ ldrmi sp, [r6, #423] @ 0x1a7 │ │ │ │ │ ldrbtmi fp, [r3], -r8, lsl #31 │ │ │ │ │ and sp, r8, r2, lsl #16 │ │ │ │ │ andle r4, r6, r2, ror r5 │ │ │ │ │ - blcc 83428 │ │ │ │ │ + blcc 83420 │ │ │ │ │ ldmdavc r9, {r1, r2, r3, r4, r7, r9, sl, lr} │ │ │ │ │ rscsle r2, r7, pc, lsr #18 │ │ │ │ │ - bl febc35ec │ │ │ │ │ + bl febc35e4 │ │ │ │ │ movwcs r0, #5 │ │ │ │ │ andcc pc, r0, lr, lsl #17 │ │ │ │ │ @ instruction: 0xf50d4a57 │ │ │ │ │ - blmi 15461e4 │ │ │ │ │ + blmi 15461dc │ │ │ │ │ ldrbtmi r3, [sl], #-268 @ 0xfffffef4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ addshi pc, r9, r0, asr #32 │ │ │ │ │ stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @@ -44903,25 +44901,25 @@ │ │ │ │ │ stmdacs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf1b8d069 │ │ │ │ │ rsbsle r0, r2, r0, lsl #30 │ │ │ │ │ ldmibcc pc!, {r0, r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ │ ldrmi r4, [r1, #1217]! @ 0x4c1 │ │ │ │ │ strbmi sp, [sl], #609 @ 0x261 │ │ │ │ │ rscscc pc, pc, #8, 2 │ │ │ │ │ - bl 2f8e24 │ │ │ │ │ + bl 2f8e1c │ │ │ │ │ strbmi r0, [r8], r3 │ │ │ │ │ - blx 156fc00 │ │ │ │ │ + blx 156fbf8 │ │ │ │ │ movwcs r4, #1631 @ 0x65f │ │ │ │ │ @ instruction: 0xf80a465e │ │ │ │ │ @ instruction: 0xf1b83c04 │ │ │ │ │ @ instruction: 0xf47f0f00 │ │ │ │ │ ldrtmi sl, [r8], -r3, asr #30 │ │ │ │ │ @ instruction: 0xf9b4f7ee │ │ │ │ │ @ instruction: 0x46807831 │ │ │ │ │ - bl 1f8e10 │ │ │ │ │ + bl 1f8e08 │ │ │ │ │ stmdbcs pc!, {r3} @ │ │ │ │ │ svcge 0x003ff47f │ │ │ │ │ eorvc r1, r9, r3, ror ip │ │ │ │ │ subsle r4, r5, #805306376 @ 0x30000008 │ │ │ │ │ @ instruction: 0x46967871 │ │ │ │ │ @ instruction: 0x4663e73c │ │ │ │ │ @ instruction: 0xf80e4584 │ │ │ │ │ @@ -44936,72 +44934,72 @@ │ │ │ │ │ str r8, [r1, r1, lsl #22] │ │ │ │ │ stccc 8, cr15, [r1], {30} │ │ │ │ │ mvnscc pc, lr, lsl #2 │ │ │ │ │ andle r2, r2, pc, lsr #22 │ │ │ │ │ strmi r4, [lr, #1678]! @ 0x68e │ │ │ │ │ svccc 0x0001d1f6 │ │ │ │ │ @ instruction: 0x4653e774 │ │ │ │ │ - blne afd10 │ │ │ │ │ + blne afd08 │ │ │ │ │ stmdbcs pc!, {r5, r8, r9, sl, sp, lr, pc} @ │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf103d117 │ │ │ │ │ stmdbcs pc!, {r0, r9, fp} @ │ │ │ │ │ @ instruction: 0x469bd0f3 │ │ │ │ │ ldr r2, [r3, -r0, lsl #2]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldmle r1, {r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0xf89ce767 │ │ │ │ │ stmdbcs pc!, {ip} @ │ │ │ │ │ svcge 0x0063f47f │ │ │ │ │ strcc r3, [r1, -r1, lsl #6] │ │ │ │ │ - blhi afd30 │ │ │ │ │ + blhi afd28 │ │ │ │ │ andcs lr, r0, r8, asr r7 │ │ │ │ │ strmi lr, [r3, #1902] @ 0x76e │ │ │ │ │ svcge 0x0031f4ff │ │ │ │ │ @ instruction: 0xf81ee757 │ │ │ │ │ - blcs c00d10 │ │ │ │ │ + blcs c00d08 │ │ │ │ │ svcge 0x0046f47f │ │ │ │ │ andls lr, r1, sl, asr #14 │ │ │ │ │ @ instruction: 0xf7ee4638 │ │ │ │ │ - blls b0278 │ │ │ │ │ + blls b0270 │ │ │ │ │ str r4, [r5, r0, lsl #13] │ │ │ │ │ strb r4, [r8, -lr, lsr #13] │ │ │ │ │ mulcs r1, r6, r6 │ │ │ │ │ @ instruction: 0xf7d3e755 │ │ │ │ │ - svclt 0x0000ee0c │ │ │ │ │ - @ instruction: 0x00026ebc │ │ │ │ │ + svclt 0x0000ee10 │ │ │ │ │ + andeq r6, r2, r4, asr #29 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r1, r6, asr #22 │ │ │ │ │ - andeq r6, r2, r2, ror sp │ │ │ │ │ + andeq r2, r1, lr, asr #22 │ │ │ │ │ + andeq r6, r2, sl, ror sp │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb88f48 │ │ │ │ │ + bl feb88f40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ │ @ instruction: 0x461c4694 │ │ │ │ │ strbtmi r4, [r3], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff9400 │ │ │ │ │ mullt r2, r1, lr │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb88f6c │ │ │ │ │ + bl feb88f64 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46030ff8 │ │ │ │ │ stmdavc r2, {r5, r6, r8, ip, sp, pc} │ │ │ │ │ svclt 0x00182a5c │ │ │ │ │ svclt 0x000c2a2f │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svclt 0x00082a7e │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ andcs fp, r1, fp, lsl #2 │ │ │ │ │ stmdbmi r4, {r3, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbtmi r2, [r9], #-517 @ 0xfffffdfb │ │ │ │ │ @ instruction: 0xf84ef008 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ - andeq r2, r1, sl, ror r8 │ │ │ │ │ + andeq r2, r1, r2, lsl #17 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c8f8cc │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ ldrmi r2, [pc], -r0, lsl #20 │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ @@ -45009,15 +45007,15 @@ │ │ │ │ │ svclt 0x00082900 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ stmdavc fp, {r0, r1, r4, r5, r7, r8, fp, ip, sp, pc} │ │ │ │ │ orrslt r4, fp, sp, lsl #12 │ │ │ │ │ svclt 0x00182b5c │ │ │ │ │ ldrmi r2, [r0], pc, lsr #22 │ │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ │ - blcs 1fba5e8 │ │ │ │ │ + blcs 1fba5e0 │ │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ │ orrslt r0, sl, r1, lsl #4 │ │ │ │ │ ldrtmi r2, [fp], -r0, lsl #2 │ │ │ │ │ strtmi r4, [r8], -r2, asr #12 │ │ │ │ │ @ instruction: 0xf7ff9100 │ │ │ │ │ ldmdblt r8!, {r0, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andlt r2, r5, r0 │ │ │ │ │ @@ -45038,67 +45036,67 @@ │ │ │ │ │ movwcs sp, #2528 @ 0x9e0 │ │ │ │ │ movwls r4, #1602 @ 0x642 │ │ │ │ │ ldrtmi r4, [fp], -r0, asr #12 │ │ │ │ │ mrc2 7, 0, pc, cr10, cr15, {7} │ │ │ │ │ stmdble sl, {r1, fp, sp} │ │ │ │ │ mulcc r0, r8, r8 │ │ │ │ │ nopeq {35} @ 0x23 │ │ │ │ │ - blcs 680b60 │ │ │ │ │ + blcs 680b58 │ │ │ │ │ @ instruction: 0xf898d803 │ │ │ │ │ - blcs ebde68 │ │ │ │ │ + blcs ebde60 │ │ │ │ │ @ instruction: 0xf8cdd056 │ │ │ │ │ - blls 111e9c │ │ │ │ │ + blls 111e94 │ │ │ │ │ strtmi r3, [ip], -r1, lsl #30 │ │ │ │ │ - bleq c2dfb0 │ │ │ │ │ - ldrmi r1, [pc], #-2078 @ 31e78 │ │ │ │ │ + bleq c2dfa8 │ │ │ │ │ + ldrmi r1, [pc], #-2078 @ 31e70 │ │ │ │ │ @ instruction: 0xf8144622 │ │ │ │ │ - blcs 40a84 │ │ │ │ │ - blcs c21ae4 │ │ │ │ │ - blne 14e6668 │ │ │ │ │ + blcs 40a7c │ │ │ │ │ + blcs c21adc │ │ │ │ │ + blne 14e6660 │ │ │ │ │ andsle r2, sp, r2, lsl #20 │ │ │ │ │ andle r2, r4, r1, lsl #20 │ │ │ │ │ - blcs 6035c │ │ │ │ │ + blcs 60354 │ │ │ │ │ @ instruction: 0x4625d0b8 │ │ │ │ │ stmdavc r9!, {r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ rscsle r2, r8, lr, lsr #18 │ │ │ │ │ - beq ae2ac │ │ │ │ │ + beq ae2a4 │ │ │ │ │ stmdbeq sl, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ │ adcle r4, r9, #775946240 @ 0x2e400000 │ │ │ │ │ @ instruction: 0x46294630 │ │ │ │ │ - bllt afeb4 │ │ │ │ │ + bllt afeac │ │ │ │ │ @ instruction: 0xffc8f007 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcc pc, sl, r6, lsl #16 │ │ │ │ │ @ instruction: 0xf814464e │ │ │ │ │ strb r3, [r4, r1, lsl #24]! │ │ │ │ │ - blcs bcff78 │ │ │ │ │ + blcs bcff70 │ │ │ │ │ stmdavc fp!, {r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ mvnle r2, lr, lsr #22 │ │ │ │ │ adcsmi r9, r3, #3072 @ 0xc00 │ │ │ │ │ ldrtmi sp, [r3], -r9, lsl #4 │ │ │ │ │ - bls 129ee8 │ │ │ │ │ + bls 129ee0 │ │ │ │ │ mulsle r5, sl, r2 │ │ │ │ │ @ instruction: 0xf813461e │ │ │ │ │ - bcs bfc2f0 │ │ │ │ │ + bcs bfc2e8 │ │ │ │ │ movwcs sp, #503 @ 0x1f7 │ │ │ │ │ @ instruction: 0xf8147033 │ │ │ │ │ strb r3, [ip, r1, lsl #24] │ │ │ │ │ @ instruction: 0x46404639 │ │ │ │ │ - blx 136fef6 │ │ │ │ │ + blx 136feee │ │ │ │ │ stmdacs r0, {r0, r9, sl, lr} │ │ │ │ │ @ instruction: 0xe77bd19b │ │ │ │ │ strbmi r2, [r0], -pc, lsr #6 │ │ │ │ │ @ instruction: 0xe7808033 │ │ │ │ │ @ instruction: 0xe7ec4616 │ │ │ │ │ mulcc r2, r8, r8 │ │ │ │ │ svclt 0x00022b2f │ │ │ │ │ movweq pc, #8456 @ 0x2108 @ │ │ │ │ │ movwls r3, #14338 @ 0x3802 │ │ │ │ │ @ instruction: 0xe7a0d19f │ │ │ │ │ - strdeq r2, [r1], -r0 │ │ │ │ │ + strdeq r2, [r1], -r8 │ │ │ │ │ ldrmi r4, [r3], -ip, lsl #13 │ │ │ │ │ strbtmi r4, [r2], -r1, lsl #12 │ │ │ │ │ ldr r2, [r7, -r0]! │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ @@ -45118,15 +45116,15 @@ │ │ │ │ │ andpl pc, r0, sp, lsl #10 │ │ │ │ │ stmpl sl, {r2, r4, ip, sp} │ │ │ │ │ andvs r6, r2, r2, lsl r8 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ mcrcs 0, 0, r8, cr0, cr4, {6} │ │ │ │ │ adchi pc, sp, r0 │ │ │ │ │ - bleq 66e3d0 │ │ │ │ │ + bleq 66e3c8 │ │ │ │ │ @ instruction: 0xf1ab4639 │ │ │ │ │ vst1.8 {d16-d17}, [pc], r4 │ │ │ │ │ ldrbmi r5, [r2], -r0, lsl #7 │ │ │ │ │ @ instruction: 0xf7ff2000 │ │ │ │ │ @ instruction: 0x4680fefd │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf7ee80c2 │ │ │ │ │ @@ -45157,56 +45155,56 @@ │ │ │ │ │ streq pc, [r1, -r6, lsl #2] │ │ │ │ │ @ instruction: 0xf640bf08 │ │ │ │ │ @ instruction: 0xf5b771ff │ │ │ │ │ svclt 0x001a5f80 │ │ │ │ │ @ instruction: 0xf829232f │ │ │ │ │ @ instruction: 0xf6403006 │ │ │ │ │ @ instruction: 0xf81b77ff │ │ │ │ │ - blcs 41048 │ │ │ │ │ + blcs 41040 │ │ │ │ │ adcshi pc, fp, r0 │ │ │ │ │ @ instruction: 0xf04f464a │ │ │ │ │ @ instruction: 0x46d63cff │ │ │ │ │ - blcs c2a060 │ │ │ │ │ + blcs c2a058 │ │ │ │ │ svccc 0x0001f81e │ │ │ │ │ - bl feb21c70 │ │ │ │ │ + bl feb21c68 │ │ │ │ │ cmnlt r3, r9, lsl #24 │ │ │ │ │ @ instruction: 0xf8124693 │ │ │ │ │ - bne ff1b4c60 │ │ │ │ │ - blx fedbc060 │ │ │ │ │ - b 142fa7c │ │ │ │ │ + bne ff1b4c58 │ │ │ │ │ + blx fedbc058 │ │ │ │ │ + b 142fa74 │ │ │ │ │ svclt 0x00081656 │ │ │ │ │ cdpcs 6, 0, cr2, cr0, cr0, {0} │ │ │ │ │ @ instruction: 0xf1bcd1eb │ │ │ │ │ vpmax.f32 d16, d0, d0 │ │ │ │ │ @ instruction: 0xf1bc809e │ │ │ │ │ @ instruction: 0xf0000f02 │ │ │ │ │ @ instruction: 0xf10c808b │ │ │ │ │ strtmi r0, [ip], #-3073 @ 0xfffff3ff │ │ │ │ │ andeq lr, ip, #9216 @ 0x2400 │ │ │ │ │ andcc pc, ip, r9, lsl r8 @ │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ smlatbcs r0, sl, r0, r8 │ │ │ │ │ @ instruction: 0xf8122b2f │ │ │ │ │ svclt 0x00083f01 │ │ │ │ │ - blcs 3e4a4 │ │ │ │ │ + blcs 3e49c │ │ │ │ │ mcrne 1, 2, sp, cr10, cr8, {7} │ │ │ │ │ @ instruction: 0xf0002900 │ │ │ │ │ @ instruction: 0x462b809e │ │ │ │ │ @ instruction: 0xf642262f │ │ │ │ │ ldclne 0, cr6, [r9], {46} @ 0x2e │ │ │ │ │ svclt 0x003e42a1 │ │ │ │ │ addsvc r8, lr, r8, lsl r0 │ │ │ │ │ - bcc 838ec │ │ │ │ │ + bcc 838e4 │ │ │ │ │ @ instruction: 0xf81ad2f7 │ │ │ │ │ - bl 2ba0f8 │ │ │ │ │ - bcs 324fc │ │ │ │ │ + bl 2ba0f0 │ │ │ │ │ + bcs 324f4 │ │ │ │ │ adcmi fp, r3, #24, 30 @ 0x60 │ │ │ │ │ @ instruction: 0xf803d207 │ │ │ │ │ @ instruction: 0xf8112b01 │ │ │ │ │ - bcs 3dce0 │ │ │ │ │ + bcs 3dcd8 │ │ │ │ │ adcmi fp, r3, #24, 30 @ 0x60 │ │ │ │ │ addsmi sp, sp, #-603979773 @ 0xdc000003 │ │ │ │ │ @ instruction: 0xf103bf38 │ │ │ │ │ andcs r3, r0, #-67108861 @ 0xfc000003 │ │ │ │ │ @ instruction: 0x4628701a │ │ │ │ │ ldmdavc fp!, {r2, r5, sp, lr, pc} │ │ │ │ │ svclt 0x00182b5c │ │ │ │ │ @@ -45224,15 +45222,15 @@ │ │ │ │ │ qasxmi sl, r3, r9 │ │ │ │ │ ldrtmi r4, [r8], -sl, lsr #12 │ │ │ │ │ @ instruction: 0xf8cd4641 │ │ │ │ │ @ instruction: 0xf7ff8000 │ │ │ │ │ stmdacs r0, {r0, r2, r5, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrdcs sp, [r0], -r9 │ │ │ │ │ @ instruction: 0xf50d4a35 │ │ │ │ │ - blmi cc6544 │ │ │ │ │ + blmi cc653c │ │ │ │ │ ldrbtmi r3, [sl], #-276 @ 0xfffffeec │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf50dd155 │ │ │ │ │ andlt r5, r7, r0, lsl #26 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @@ -45266,39 +45264,39 @@ │ │ │ │ │ @ instruction: 0x4640463a │ │ │ │ │ cdp2 7, 13, cr15, cr8, cr13, {7} │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ stccs 15, cr10, [r1], {24} │ │ │ │ │ @ instruction: 0x232ed00e │ │ │ │ │ eorhi r4, fp, r8, lsr #12 │ │ │ │ │ @ instruction: 0xf81ae7aa │ │ │ │ │ - bl 2ba21c │ │ │ │ │ + bl 2ba214 │ │ │ │ │ strtmi r0, [fp], -ip, lsl #2 │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ @ instruction: 0xf4ff42a5 │ │ │ │ │ ldrb sl, [r6, -ip, ror #30]! │ │ │ │ │ ldrbtmi r4, [r8], #-2054 @ 0xfffff7fa │ │ │ │ │ @ instruction: 0xf7d3e79c │ │ │ │ │ - svclt 0x0000eba0 │ │ │ │ │ - andeq r6, r2, r2, ror #19 │ │ │ │ │ + svclt 0x0000eba4 │ │ │ │ │ + andeq r6, r2, sl, ror #19 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r2, [r1], -r6 │ │ │ │ │ - andeq r6, r2, r2, lsl r8 │ │ │ │ │ - andeq r0, r1, sl, asr r1 │ │ │ │ │ + strdeq r2, [r1], -lr │ │ │ │ │ + andeq r6, r2, sl, lsl r8 │ │ │ │ │ + andeq r0, r1, r2, ror #2 │ │ │ │ │ ldrmi r4, [r3], -ip, lsl #13 │ │ │ │ │ strbtmi r4, [r2], -r1, lsl #12 │ │ │ │ │ str r2, [r7], r0 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb89430 │ │ │ │ │ + bl feb89428 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 361d8 │ │ │ │ │ + bcs 361d0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ - blcs 32e50 │ │ │ │ │ + blcs 32e48 │ │ │ │ │ @ instruction: 0x4604d13e │ │ │ │ │ @ instruction: 0x460e4617 │ │ │ │ │ cdp2 7, 11, cr15, cr8, cr13, {7} │ │ │ │ │ @ instruction: 0xf1021822 │ │ │ │ │ strbmi r3, [r4, #-3327]! @ 0xfffff301 │ │ │ │ │ eor sp, r9, r2, lsl #18 │ │ │ │ │ eorsle r4, lr, r3, lsr #5 │ │ │ │ │ @@ -45310,15 +45308,15 @@ │ │ │ │ │ @ instruction: 0xf1bc3b01 │ │ │ │ │ svclt 0x00180f2f │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ ldrbmi sp, [r4, #-499]! @ 0xfffffe0d │ │ │ │ │ andsle sp, pc, r4, lsl r8 @ │ │ │ │ │ svceq 0x002ff1bc │ │ │ │ │ ldrbmi fp, [r2, #-3864]! @ 0xfffff0e8 │ │ │ │ │ - bl febe830c │ │ │ │ │ + bl febe8304 │ │ │ │ │ stccs 5, cr0, [r0, #-16] │ │ │ │ │ adcmi fp, pc, #24, 30 @ 0x60 │ │ │ │ │ @ instruction: 0x462ad912 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ stc2l 0, cr15, [ip, #28] │ │ │ │ │ ldrbpl r2, [r3, #-768]! @ 0xfffffd00 │ │ │ │ │ ldcllt 6, cr4, [r8, #192]! @ 0xc0 │ │ │ │ │ @@ -45336,21 +45334,21 @@ │ │ │ │ │ @ instruction: 0x4663e7f2 │ │ │ │ │ stmdbmi r5, {r0, r1, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ strtmi r2, [r0], -r5, lsl #4 │ │ │ │ │ @ instruction: 0xf0074479 │ │ │ │ │ stmdacs r0, {r0, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stmdami r2, {r3, r5, r6, r7, ip, lr, pc} │ │ │ │ │ ldcllt 4, cr4, [r8, #480]! @ 0x1e0 │ │ │ │ │ - andeq r2, r1, r0, lsr #6 │ │ │ │ │ - andeq r0, r1, ip, asr r0 │ │ │ │ │ + andeq r2, r1, r8, lsr #6 │ │ │ │ │ + andeq r0, r1, r4, rrx │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb89510 │ │ │ │ │ + bl feb89508 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi df537c │ │ │ │ │ + bmi df5374 │ │ │ │ │ stcpl 5, cr15, [r0, #692] @ 0x2b4 │ │ │ │ │ addlt r4, r2, r6, lsr fp │ │ │ │ │ @ instruction: 0x460d447a │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ ldmpl r3, {r2, r8, ip, sp}^ │ │ │ │ │ andvs r6, fp, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @@ -45361,148 +45359,148 @@ │ │ │ │ │ @ instruction: 0xf6401e43 │ │ │ │ │ addsmi r7, r3, #-536870897 @ 0xe000000f │ │ │ │ │ ldclpl 8, cr13, [r3], #32 │ │ │ │ │ andsle r2, r8, pc, lsr #22 │ │ │ │ │ eorcs r1, pc, #17152 @ 0x4300 │ │ │ │ │ svcpl 0x0080f5b3 │ │ │ │ │ tstle r1, r2, lsr r4 │ │ │ │ │ - bmi 9ba368 │ │ │ │ │ + bmi 9ba360 │ │ │ │ │ orrpl pc, r0, sp, lsl #10 │ │ │ │ │ tstcc r4, r3, lsr #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs fp, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ teqle r9, r0, lsl #6 │ │ │ │ │ stcpl 5, cr15, [r0, #52] @ 0x34 │ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ │ @ instruction: 0xf5c04618 │ │ │ │ │ strtmi r5, [r1], -r0, lsl #5 │ │ │ │ │ @ instruction: 0xf7ed4430 │ │ │ │ │ tstcs r0, sp, lsl lr @ │ │ │ │ │ @ instruction: 0xf7d34630 │ │ │ │ │ - ldmiblt r0!, {r1, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ │ - ldrble r0, [pc], #2025 @ 323a4 │ │ │ │ │ + ldmiblt r0!, {r1, r2, r4, r5, r6, fp, sp, lr, pc} │ │ │ │ │ + ldrble r0, [pc], #2025 @ 3239c │ │ │ │ │ ldrble r0, [sp, #1962] @ 0x7aa │ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ - stmib r6!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blle ff5f9bc4 │ │ │ │ │ + stmib sl!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blle ff5f9bbc │ │ │ │ │ strbeq r2, [fp, -r3, lsl #2]! │ │ │ │ │ @ instruction: 0xf7d2d513 │ │ │ │ │ - smlatbcs r4, ip, sp, lr │ │ │ │ │ + @ instruction: 0x2104edb0 │ │ │ │ │ andvs pc, r0, #32, 8 @ 0x20000000 │ │ │ │ │ @ instruction: 0xf7d24620 │ │ │ │ │ - stclne 13, cr14, [r0], #-664 @ 0xfffffd68 │ │ │ │ │ + stclne 13, cr14, [r0], #-680 @ 0xfffffd58 │ │ │ │ │ vst1.64 {d30}, [pc], fp │ │ │ │ │ @ instruction: 0x463071d2 │ │ │ │ │ - stmib ip, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib r0, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ bicle r2, r3, r0, lsl #16 │ │ │ │ │ strble r0, [r1, #2025]! @ 0x7e9 │ │ │ │ │ @ instruction: 0xf7d2e7c0 │ │ │ │ │ - @ instruction: 0x2104ed98 │ │ │ │ │ + @ instruction: 0x2104ed9c │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7d24620 │ │ │ │ │ - @ instruction: 0xe7eaed92 │ │ │ │ │ - b fe9f0344 │ │ │ │ │ - andeq r6, r2, r4, lsr r6 │ │ │ │ │ + @ instruction: 0xe7eaed96 │ │ │ │ │ + b feaf033c │ │ │ │ │ + andeq r6, r2, ip, lsr r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r8, ror #11 │ │ │ │ │ + strdeq r6, [r2], -r0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8960c │ │ │ │ │ + bl feb89604 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi cb6394 │ │ │ │ │ - blmi cde628 │ │ │ │ │ + bmi cb638c │ │ │ │ │ + blmi cde620 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [ip], -r8, lsr #7 │ │ │ │ │ vst1.8 {d20-d22}, [pc], r5 │ │ │ │ │ strbtmi r6, [r8], -r0, lsl #2 │ │ │ │ │ movwls r2, #4864 @ 0x1300 │ │ │ │ │ @ instruction: 0xf7d29300 │ │ │ │ │ - andcc lr, r1, ip, asr sp │ │ │ │ │ + andcc lr, r1, r0, ror #26 │ │ │ │ │ cdpls 0, 0, cr13, cr0, cr9, {1} │ │ │ │ │ ldrtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ ldmib r4, {r2, r4, r7, r8, r9, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf0023200 │ │ │ │ │ ldrbeq r0, [fp, -r4, lsl #8] │ │ │ │ │ @ instruction: 0xf7d2d52c │ │ │ │ │ - tstcs r4, r0, ror #26 │ │ │ │ │ + tstcs r4, r4, ror #26 │ │ │ │ │ andvs pc, r0, #32, 8 @ 0x20000000 │ │ │ │ │ @ instruction: 0xf7d24630 │ │ │ │ │ - mcrls 13, 0, lr, cr1, cr10, {2} │ │ │ │ │ + mcrls 13, 0, lr, cr1, cr14, {2} │ │ │ │ │ ldrtmi r2, [r0], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xf7d2b36c │ │ │ │ │ - tstcs r4, r4, asr sp │ │ │ │ │ + tstcs r4, r8, asr sp │ │ │ │ │ andvs pc, r0, #32, 8 @ 0x20000000 │ │ │ │ │ @ instruction: 0xf7d24630 │ │ │ │ │ - ldmib sp, {r1, r2, r3, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmib sp, {r1, r4, r6, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ andcs r2, r1, r0, lsl #6 │ │ │ │ │ rscvc lr, r2, #270336 @ 0x42000 │ │ │ │ │ mvnvc lr, #274432 @ 0x43000 │ │ │ │ │ strmi r4, [r3], #-1026 @ 0xfffffbfe │ │ │ │ │ movwcs lr, #2501 @ 0x9c5 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 4c4ce4 │ │ │ │ │ + blmi 4c4cdc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 10c508 │ │ │ │ │ + blls 10c500 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r7, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #-16]! │ │ │ │ │ - ldc 7, cr15, [r2, #-840]! @ 0xfffffcb8 │ │ │ │ │ + ldc 7, cr15, [r6, #-840]! @ 0xfffffcb8 │ │ │ │ │ vst4.8 {d18,d20,d22,d24}, [r0], r4 │ │ │ │ │ ldrtmi r6, [r0], -r0, lsl #4 │ │ │ │ │ - stc 7, cr15, [ip, #-840]! @ 0xfffffcb8 │ │ │ │ │ + ldc 7, cr15, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ tstcs r3, r1, lsl #28 │ │ │ │ │ stccs 6, cr4, [r0], {48} @ 0x30 │ │ │ │ │ @ instruction: 0xf7d2d1d1 │ │ │ │ │ - tstcs r4, r6, lsr #26 │ │ │ │ │ + tstcs r4, sl, lsr #26 │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7d24630 │ │ │ │ │ - ldrb lr, [r0, r0, lsr #26] │ │ │ │ │ - b d70428 │ │ │ │ │ - andeq r6, r2, r0, asr #10 │ │ │ │ │ + ldrb lr, [r0, r4, lsr #26] │ │ │ │ │ + b e70420 │ │ │ │ │ + andeq r6, r2, r8, asr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r0, asr #9 │ │ │ │ │ + andeq r6, r2, r8, asr #9 │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d33801 │ │ │ │ │ - blx fec6cbd8 │ │ │ │ │ + blx fec6cbe0 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #26]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r9, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8971c │ │ │ │ │ + bl feb89714 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [sl, #-248]! @ 0xffffff08 │ │ │ │ │ @ instruction: 0xf7d23801 │ │ │ │ │ - stmdacs r0, {r2, r3, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d3da09 │ │ │ │ │ - stmdavs r0, {r1, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r1, r2, r3, r4, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ stclt 8, cr3, [r8, #-4] │ │ │ │ │ stclt 6, cr4, [r8, #-64] @ 0xffffffc0 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r9, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb89760 │ │ │ │ │ + bl feb89758 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdblt sl, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stclt 6, cr4, [r8, #-64] @ 0xffffffc0 │ │ │ │ │ @ instruction: 0xf7d23801 │ │ │ │ │ - stmdacs r0, {r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r5, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d3daf9 │ │ │ │ │ - stmdavs r0, {r1, r2, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r1, r3, r4, r5, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ stclt 8, cr3, [r8, #-4] │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmlt r6, {r0, r1, ip, sp, lr, pc} │ │ │ │ │ @@ -45525,32 +45523,32 @@ │ │ │ │ │ stclle 8, cr0, [sp] │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ movweq lr, #35411 @ 0x8a53 │ │ │ │ │ @ instruction: 0xf003d104 │ │ │ │ │ @ instruction: 0xf1b0f85b │ │ │ │ │ stclle 8, cr0, [r1] │ │ │ │ │ - blx fec39298 │ │ │ │ │ + blx fec39290 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xe7f74614 │ │ │ │ │ svcmi 0x00f8e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ - bcs 43e70 │ │ │ │ │ - blx fec6670c │ │ │ │ │ + bcs 43e68 │ │ │ │ │ + blx fec66704 │ │ │ │ │ strcs pc, [r0, #-2176] @ 0xfffff780 │ │ │ │ │ strmi r4, [pc], -r2, lsl #13 │ │ │ │ │ ldmdane r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf100462c │ │ │ │ │ @ instruction: 0xe01139ff │ │ │ │ │ - bl fe670580 │ │ │ │ │ - blcs 30c644 │ │ │ │ │ - blcs 16229c │ │ │ │ │ + bl fe770578 │ │ │ │ │ + blcs 30c63c │ │ │ │ │ + blcs 162294 │ │ │ │ │ @ instruction: 0xf04fd124 │ │ │ │ │ strdcs r3, [r2, -pc] │ │ │ │ │ ldmiblt sp!, {r4, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf82cf003 │ │ │ │ │ ldcle 14, cr1, [fp, #-20] @ 0xffffffec │ │ │ │ │ ldmdble r9, {r1, r2, r5, r7, r9, lr} │ │ │ │ │ ldmdbne fp!, {r1, r4, r5, r8, r9, fp, ip} │ │ │ │ │ @@ -45558,24 +45556,24 @@ │ │ │ │ │ svclt 0x00284648 │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ svclt 0x00142b00 │ │ │ │ │ @ instruction: 0xf04846c3 │ │ │ │ │ ldrmi r0, [r9], -r1, lsl #22 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ @ instruction: 0xf7d2d108 │ │ │ │ │ - stmdacs r0, {r2, r3, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r5, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ │ ldrsble sp, [lr], #184 @ 0xb8 │ │ │ │ │ ldrbmi r4, [sp], -r4, lsl #8 │ │ │ │ │ stmiale r5!, {r1, r2, r5, r7, r9, lr}^ │ │ │ │ │ - blx fec3934c │ │ │ │ │ + blx fec39344 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ svchi 0x00f8e8bd │ │ │ │ │ @ instruction: 0xe7f74614 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb898a0 │ │ │ │ │ + bl feb89898 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040fd8 │ │ │ │ │ @ instruction: 0x46944830 │ │ │ │ │ ldrbtmi r4, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ │ stmpl r2, {r1, r2, r7, ip, sp, pc} │ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ @@ -45589,49 +45587,49 @@ │ │ │ │ │ andcs fp, r1, #28, 30 @ 0x70 │ │ │ │ │ @ instruction: 0xf01c9200 │ │ │ │ │ strbtmi r0, [lr], -r2, lsl #30 │ │ │ │ │ svclt 0x001e9503 │ │ │ │ │ @ instruction: 0xf0429a00 │ │ │ │ │ andls r0, r0, #4, 4 @ 0x40000000 │ │ │ │ │ svceq 0x0010f01c │ │ │ │ │ - bls 62374 │ │ │ │ │ + bls 6236c │ │ │ │ │ andmi pc, r0, #66 @ 0x42 │ │ │ │ │ andpl pc, r0, #1107296256 @ 0x42000000 │ │ │ │ │ @ instruction: 0xf01c9200 │ │ │ │ │ svclt 0x001e0f20 │ │ │ │ │ @ instruction: 0xf0429a00 │ │ │ │ │ andls r4, r0, #128, 4 │ │ │ │ │ @ instruction: 0xb32a684a │ │ │ │ │ stmdavc sp, {r0, r9, fp, ip, sp} │ │ │ │ │ stccs 2, cr9, [r2, #-8] │ │ │ │ │ @ instruction: 0xf01cd016 │ │ │ │ │ andsle r0, r5, r0, asr #30 │ │ │ │ │ tstcs r3, r3, lsr r6 │ │ │ │ │ - b fe9f0678 │ │ │ │ │ + b feaf0670 │ │ │ │ │ svceq 0x00c043c0 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 3c4f74 │ │ │ │ │ + blmi 3c4f6c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18c7a8 │ │ │ │ │ + blls 18c7a0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ │ movwmi pc, #67 @ 0x43 @ │ │ │ │ │ @ instruction: 0xf104461a │ │ │ │ │ @ instruction: 0xf0040048 │ │ │ │ │ - blvs ff870780 │ │ │ │ │ + blvs ff870778 │ │ │ │ │ strb r9, [r1, r2, lsl #20]! │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7d3e7d7 │ │ │ │ │ - svclt 0x0000e8ee │ │ │ │ │ - andeq r6, r2, sl, lsr #5 │ │ │ │ │ + svclt 0x0000e8f2 │ │ │ │ │ + @ instruction: 0x000262b2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r0, lsr #4 │ │ │ │ │ + andeq r6, r2, r8, lsr #4 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb89980 │ │ │ │ │ + bl feb89978 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040fd8 │ │ │ │ │ @ instruction: 0x46944830 │ │ │ │ │ ldrbtmi r4, [r8], #-2608 @ 0xfffff5d0 │ │ │ │ │ stmpl r2, {r1, r2, r7, ip, sp, pc} │ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ @@ -45645,104 +45643,104 @@ │ │ │ │ │ andcs fp, r1, #28, 30 @ 0x70 │ │ │ │ │ @ instruction: 0xf01c9200 │ │ │ │ │ strbtmi r0, [lr], -r2, lsl #30 │ │ │ │ │ svclt 0x001e9503 │ │ │ │ │ @ instruction: 0xf0429a00 │ │ │ │ │ andls r0, r0, #4, 4 @ 0x40000000 │ │ │ │ │ svceq 0x0010f01c │ │ │ │ │ - bls 62454 │ │ │ │ │ + bls 6244c │ │ │ │ │ andmi pc, r0, #66 @ 0x42 │ │ │ │ │ andpl pc, r0, #1107296256 @ 0x42000000 │ │ │ │ │ @ instruction: 0xf01c9200 │ │ │ │ │ svclt 0x001e0f20 │ │ │ │ │ @ instruction: 0xf0429a00 │ │ │ │ │ andls r4, r0, #128, 4 │ │ │ │ │ @ instruction: 0xb32a684a │ │ │ │ │ stmdavc sp, {r0, r9, fp, ip, sp} │ │ │ │ │ stccs 2, cr9, [r2, #-8] │ │ │ │ │ @ instruction: 0xf01cd016 │ │ │ │ │ andsle r0, r5, r0, asr #30 │ │ │ │ │ tstcs r1, r3, lsr r6 │ │ │ │ │ - b df0758 │ │ │ │ │ + b ef0750 │ │ │ │ │ svceq 0x00c043c0 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 3c5054 │ │ │ │ │ + blmi 3c504c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18c888 │ │ │ │ │ + blls 18c880 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, ELR_hyp │ │ │ │ │ ldcllt 0, cr11, [r0, #-24]! @ 0xffffffe8 │ │ │ │ │ movwmi pc, #67 @ 0x43 @ │ │ │ │ │ @ instruction: 0xf104461a │ │ │ │ │ @ instruction: 0xf0030048 │ │ │ │ │ - blvs ff8726a0 │ │ │ │ │ + blvs ff872698 │ │ │ │ │ strb r9, [r1, r2, lsl #20]! │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7d3e7d7 │ │ │ │ │ - svclt 0x0000e87e │ │ │ │ │ - andeq r6, r2, sl, asr #3 │ │ │ │ │ + svclt 0x0000e882 │ │ │ │ │ + ldrdeq r6, [r2], -r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r2, r0, asr #2 │ │ │ │ │ + andeq r6, r2, r8, asr #2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb89a60 │ │ │ │ │ + bl feb89a58 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 7767c8 │ │ │ │ │ - blmi 79ea88 │ │ │ │ │ + bmi 7767c0 │ │ │ │ │ + blmi 79ea80 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r5], -r8, ror #3 │ │ │ │ │ strmi r6, [ip], -r0, asr #23 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x00d42800 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ andls sp, r0, #1216 @ 0x4c0 │ │ │ │ │ stmib sp, {r0, r1, r3, r5, r6, r9, sl, lr}^ │ │ │ │ │ andls r2, r3, #268435456 @ 0x10000000 │ │ │ │ │ biclt r6, sl, sl, asr #16 │ │ │ │ │ tstcs r2, r1, lsl #20 │ │ │ │ │ - stmib sl!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blle 1bc8a8 │ │ │ │ │ + stmib lr!, {r0, r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blle 1bc8a0 │ │ │ │ │ subeq pc, r8, r5, lsl #2 │ │ │ │ │ @ instruction: 0xf0034621 │ │ │ │ │ andcs pc, r1, r1, lsr #31 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 2850e4 │ │ │ │ │ + blmi 2850dc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18c92c │ │ │ │ │ + blls 18c924 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7d3e7e3 │ │ │ │ │ - svclt 0x0000e836 │ │ │ │ │ - andeq r6, r2, ip, ror #1 │ │ │ │ │ + svclt 0x0000e83a │ │ │ │ │ + strdeq r6, [r2], -r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, ip, r0 │ │ │ │ │ + andeq r6, r2, r4, lsr #1 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - bmi 190414c │ │ │ │ │ + bmi 1904144 │ │ │ │ │ addlt r4, r7, r3, ror #22 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rsbsle r2, r6, r0, lsl #16 │ │ │ │ │ - blvs ff044128 │ │ │ │ │ + blvs ff044120 │ │ │ │ │ ldclle 8, cr2, [r2, #-0] │ │ │ │ │ - blvs a84158 │ │ │ │ │ + blvs a84150 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ rsble r2, ip, r0, lsl #30 │ │ │ │ │ smlabtcc r8, r9, r8, r0 │ │ │ │ │ streq pc, [r7], -r1, lsr #32 │ │ │ │ │ stmdbcs r0, {r0, r3, r5, sl, fp, sp, lr} │ │ │ │ │ addhi pc, r9, r0 │ │ │ │ │ stclvs 6, cr4, [sl], #-140 @ 0xffffff74 │ │ │ │ │ - mcr 7, 1, pc, cr10, cr2, {6} @ │ │ │ │ │ + mcr 7, 1, pc, cr14, cr2, {6} @ │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ mcrrne 0, 5, sp, r2, cr15 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, ip, lr, pc} │ │ │ │ │ @ instruction: 0x6c6bdb59 │ │ │ │ │ cmple r6, #805306376 @ 0x30000008 │ │ │ │ │ addhi pc, r6, r0 │ │ │ │ │ @ instruction: 0xf8d56b2b │ │ │ │ │ @@ -45753,128 +45751,128 @@ │ │ │ │ │ @ instruction: 0xf1050900 │ │ │ │ │ cdpge 3, 0, cr0, cr3, cr8, {2} │ │ │ │ │ movwls r4, #5708 @ 0x164c │ │ │ │ │ @ instruction: 0xf001e023 │ │ │ │ │ @ instruction: 0xf1ba0304 │ │ │ │ │ subsle r0, r6, r0, lsl #30 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ - beq 12eac4 │ │ │ │ │ + beq 12eabc │ │ │ │ │ stmdals r1, {r0, r1, r3, r7, sl} │ │ │ │ │ @ instruction: 0xf1094631 │ │ │ │ │ svclt 0x00480901 │ │ │ │ │ - bvc fe06fac0 │ │ │ │ │ + bvc fe06fab8 │ │ │ │ │ cdp2 0, 13, cr15, cr10, cr3, {0} │ │ │ │ │ ldrbmi r1, [r2], -r3, lsl #28 │ │ │ │ │ @ instruction: 0xf04fbfac │ │ │ │ │ @ instruction: 0xf04f0c01 │ │ │ │ │ @ instruction: 0xf0230c02 │ │ │ │ │ ldrtmi r4, [r1], -r0, lsl #6 │ │ │ │ │ @ instruction: 0xf88d4628 │ │ │ │ │ ldrmi ip, [r8, ip]! │ │ │ │ │ strmi r3, [r0, #1025]! @ 0x401 │ │ │ │ │ stcvs 0, cr13, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmne r0, {r0, r1, r5, r8}^ │ │ │ │ │ stmvs r3, {r0, r4, r6, r7, fp, ip, lr} │ │ │ │ │ - beq ae9d0 │ │ │ │ │ + beq ae9c8 │ │ │ │ │ mvnvc lr, #274432 @ 0x43000 │ │ │ │ │ movwls r3, #17153 @ 0x4301 │ │ │ │ │ bicle r4, lr, fp, asr r5 │ │ │ │ │ svceq 0x0000f1ba │ │ │ │ │ andcs sp, r1, #236 @ 0xec │ │ │ │ │ tsteq fp, sp, lsl #2 @ │ │ │ │ │ @ instruction: 0xf04f4658 │ │ │ │ │ @ instruction: 0xf88d0300 │ │ │ │ │ @ instruction: 0xf002300b │ │ │ │ │ stmdacs r1, {r0, r1, r3, r4, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf89dd103 │ │ │ │ │ - blcs 1afea28 │ │ │ │ │ + blcs 1afea20 │ │ │ │ │ @ instruction: 0xf04fd1dc │ │ │ │ │ - bmi 8ffe00 │ │ │ │ │ + bmi 8ffdf8 │ │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4620d136 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7d38ff0 │ │ │ │ │ - stmdavs r4, {r1, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r4, {r1, r2, r5, r7, r8, fp, sp, lr, pc} │ │ │ │ │ svclt 0x00183c04 │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 32a2c @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 32a24 @ │ │ │ │ │ @ instruction: 0xf04fe7e9 │ │ │ │ │ - blcs 3523c │ │ │ │ │ + blcs 35234 │ │ │ │ │ @ instruction: 0xf011d1a8 │ │ │ │ │ svclt 0x00180a18 │ │ │ │ │ - beq 12eb7c │ │ │ │ │ + beq 12eb74 │ │ │ │ │ strbmi lr, [ip], -r2, lsr #15 │ │ │ │ │ strbtvs lr, [lr], #-2013 @ 0xfffff823 │ │ │ │ │ - blx 1170a06 │ │ │ │ │ + blx 11709fe │ │ │ │ │ andscs r6, r0, #26880 @ 0x6900 │ │ │ │ │ - blx fe9f0a0e │ │ │ │ │ + blx fe9f0a06 │ │ │ │ │ strtvs r4, [r8], #-1537 @ 0xfffff9ff │ │ │ │ │ sbcsle r2, r0, r0, lsl #16 │ │ │ │ │ strb r6, [r9, -r8, ror #23]! │ │ │ │ │ stmibne r1, {r0, r1, r3, r5, r8, r9, fp, sp, lr} │ │ │ │ │ svclt 0x00284299 │ │ │ │ │ strbtvs r4, [r9], #-1561 @ 0xfffff9e7 │ │ │ │ │ - blx cf0a2a │ │ │ │ │ + blx cf0a22 │ │ │ │ │ stcvs 12, cr6, [r9], #-424 @ 0xfffffe58 │ │ │ │ │ @ instruction: 0xf7ee0112 │ │ │ │ │ strtvs pc, [r8], #-2991 @ 0xfffff451 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ ldr sl, [ip, r9, ror #30]! │ │ │ │ │ - svc 0x005ef7d2 │ │ │ │ │ - andeq r6, r2, r8, asr r0 │ │ │ │ │ + svc 0x0062f7d2 │ │ │ │ │ + andeq r6, r2, r0, rrx │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r2, r2, asr pc │ │ │ │ │ - blvs 105ef58 │ │ │ │ │ + andeq r5, r2, sl, asr pc │ │ │ │ │ + blvs 105ef50 │ │ │ │ │ stmdbmi r3, {r5, r8, ip, sp, pc} │ │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ │ - bllt 9eeaac │ │ │ │ │ + bllt 9eeaa4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - muleq r0, r6, lr │ │ │ │ │ - blvs 105ef70 │ │ │ │ │ + muleq r0, lr, lr │ │ │ │ │ + blvs 105ef68 │ │ │ │ │ stmdbmi r3, {r5, r8, ip, sp, pc} │ │ │ │ │ ldrbtmi r2, [r9], #-513 @ 0xfffffdff │ │ │ │ │ - bllt 6eeac4 │ │ │ │ │ + bllt 6eeabc │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq pc, r0, r6, ror r6 @ │ │ │ │ │ + andeq pc, r0, lr, ror r6 @ │ │ │ │ │ ldrlt fp, [r0, #-888] @ 0xfffffc88 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - blvs 10442e8 │ │ │ │ │ + blvs 10442e0 │ │ │ │ │ @ instruction: 0xf002b108 │ │ │ │ │ - blvs fe871634 │ │ │ │ │ + blvs fe87162c │ │ │ │ │ @ instruction: 0xf002b108 │ │ │ │ │ @ instruction: 0x6c22fad1 │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ @ instruction: 0xb122330d │ │ │ │ │ - blx ffc70aac │ │ │ │ │ + blx ffc70aa4 │ │ │ │ │ @ instruction: 0xf7ee6c21 │ │ │ │ │ - blvs ff8719e8 │ │ │ │ │ + blvs ff8719e0 │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ addsmi r3, r8, #16, 6 @ 0x40000000 │ │ │ │ │ movwcs sp, #3084 @ 0xc0c │ │ │ │ │ subeq pc, r8, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf00363e3 │ │ │ │ │ @ instruction: 0xf7eefe01 │ │ │ │ │ @ instruction: 0x4621fadf │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - bllt fea70ad8 │ │ │ │ │ - mcr 7, 5, pc, cr2, cr2, {6} @ │ │ │ │ │ + bllt fea70ad0 │ │ │ │ │ + mcr 7, 5, pc, cr6, cr2, {6} @ │ │ │ │ │ ldrbmi lr, [r0, -pc, ror #15]! │ │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ @ instruction: 0xb123681b │ │ │ │ │ tstlt r0, r8, asr r9 │ │ │ │ │ @ instruction: 0xf0012101 │ │ │ │ │ ldrbmi fp, [r0, -r5, ror #26]! │ │ │ │ │ - strdeq r8, [r2], -r2 │ │ │ │ │ + strdeq r8, [r2], -sl │ │ │ │ │ movwlt r6, #14723 @ 0x3983 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb89d4c │ │ │ │ │ + bl feb89d44 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf1004604 │ │ │ │ │ vsubw.u q0, , d8 │ │ │ │ │ ldmda r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmda r3, {r8, r9, sl, fp, sp}^ │ │ │ │ │ stmdacs r0, {ip} │ │ │ │ │ @@ -45883,15 +45881,15 @@ │ │ │ │ │ tstlt r8, r0, lsr #18 │ │ │ │ │ stc2l 7, cr15, [r2, #-1016]! @ 0xfffffc08 │ │ │ │ │ smlatbcs r1, r0, r9, r6 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ stcllt 0, cr15, [r0, #-4] │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb89d90 │ │ │ │ │ + bl feb89d88 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xffd2f7ff │ │ │ │ │ cmplt r8, r0, ror #16 │ │ │ │ │ vhsub.s8 d18, d1, d0 │ │ │ │ │ @ instruction: 0xf0033188 │ │ │ │ │ stmdavs r0!, {r0, r3, r4, r5, r6, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ @@ -45905,128 +45903,128 @@ │ │ │ │ │ @ instruction: 0xf50469a0 │ │ │ │ │ andcs r5, r0, #67108866 @ 0x4000002 │ │ │ │ │ andcs lr, r0, #3194880 @ 0x30c000 │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ movwcs pc, #3329 @ 0xd01 @ │ │ │ │ │ @ instruction: 0x732361a3 │ │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ │ - blx 1df0ba0 │ │ │ │ │ + blx 1df0b98 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ee4038 │ │ │ │ │ svclt 0x0000bb3f │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c8f8cc │ │ │ │ │ addlt r4, r6, r1, asr #20 │ │ │ │ │ ldrbtmi r4, [sl], #-2881 @ 0xfffff4bf │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ stmdbvs r3, {r0, r1, r4, r5, r6, ip, lr, pc}^ │ │ │ │ │ - blcs 44438 │ │ │ │ │ + blcs 44430 │ │ │ │ │ @ instruction: 0xf100d06f │ │ │ │ │ @ instruction: 0xf04f0a18 │ │ │ │ │ vabdl.u q0, d15, d1 │ │ │ │ │ @ instruction: 0xf8da8f5b │ │ │ │ │ vaddl.u q2, d15, d0 │ │ │ │ │ - bllt f569a4 │ │ │ │ │ + bllt f5699c │ │ │ │ │ @ instruction: 0xf04f6970 │ │ │ │ │ @ instruction: 0xf00131ff │ │ │ │ │ stmdacs r0, {r0, r2, r3, r5, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ rscsle sp, r0, r0, lsr #22 │ │ │ │ │ stmdbeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ ldmcc pc!, {r0, r1, r2, r3, r6, ip, sp, lr, pc}^ @ │ │ │ │ │ strbmi r2, [r9], -r3, lsl #4 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ │ - ldcl 7, cr15, [r6, #-840] @ 0xfffffcb8 │ │ │ │ │ - blcs 79d70 │ │ │ │ │ + ldcl 7, cr15, [sl, #-840] @ 0xfffffcb8 │ │ │ │ │ + blcs 79d68 │ │ │ │ │ stccs 8, cr13, [r0], {36} @ 0x24 │ │ │ │ │ ldmdavs r0!, {r0, r1, r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ │ sbcsle r2, ip, r0, lsl #16 │ │ │ │ │ - blcs 4d280 │ │ │ │ │ + blcs 4d278 │ │ │ │ │ @ instruction: 0x4798d0d9 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldrdmi pc, [r0], -sl │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ sbcsle r2, r7, r0, lsl #24 │ │ │ │ │ vsubw.u q1, , d1 │ │ │ │ │ @ instruction: 0x61b38f5b │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - bmi 7fac98 │ │ │ │ │ + bmi 7fac90 │ │ │ │ │ ldrbtmi r4, [sl], #-2845 @ 0xfffff4e3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, lr, lsr #2 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ @ instruction: 0xf1069b01 │ │ │ │ │ @ instruction: 0x065a051c │ │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ │ vrsra.u64 , , #61 │ │ │ │ │ stmib sp, {r0, r1, r2, r8, r9, sp}^ │ │ │ │ │ and r0, r1, r2, lsl #6 │ │ │ │ │ - b bf0c14 │ │ │ │ │ - blcs 5299c │ │ │ │ │ + b cf0c0c │ │ │ │ │ + blcs 52994 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r5, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r5, {r0, r1, r2, r3, r6, r8, r9, sl, fp, lr}^ │ │ │ │ │ - blcs 529ec │ │ │ │ │ + blcs 529e4 │ │ │ │ │ rsclt sp, r3, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ stmdbge r2, {r4, r5, r6, r7, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf862f7fa │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vqshl.u32 d7, d20, #31 │ │ │ │ │ strcs r8, [r1], #-3931 @ 0xfffff0a5 │ │ │ │ │ @ instruction: 0xf04fe7a6 │ │ │ │ │ @ instruction: 0xe7c630ff │ │ │ │ │ - mrc 7, 0, APSR_nzcv, cr12, cr2, {6} │ │ │ │ │ - andeq r5, r2, lr, asr #26 │ │ │ │ │ + mcr 7, 1, pc, cr0, cr2, {6} @ │ │ │ │ │ + andeq r5, r2, r6, asr sp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x00025cbe │ │ │ │ │ + andeq r5, r2, r6, asr #25 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ push {r0, r7, pc} │ │ │ │ │ vst1.64 {d20}, [pc :256], r0 │ │ │ │ │ - bl feb89f28 │ │ │ │ │ + bl feb89f20 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmibvs r3, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ - blcs 44548 │ │ │ │ │ + blcs 44540 │ │ │ │ │ @ instruction: 0xf500d077 │ │ │ │ │ @ instruction: 0xf8d85880 │ │ │ │ │ - blcs 3edc0 │ │ │ │ │ + blcs 3edb8 │ │ │ │ │ @ instruction: 0xf100d071 │ │ │ │ │ @ instruction: 0xf1000708 │ │ │ │ │ @ instruction: 0xf04f040c │ │ │ │ │ vrsubhn.i d0, , │ │ │ │ │ ldmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ subs fp, r0, r3, lsl r1 │ │ │ │ │ - stmib r4!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blcs 51a10 │ │ │ │ │ + stmib r8!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blcs 51a08 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 4ea7c │ │ │ │ │ + bcs 4ea74 │ │ │ │ │ sbcslt sp, sl, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ vtbl.8 d6, {d15-d16}, d24 │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ - beq 76f1a8 │ │ │ │ │ + beq 76f1a0 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7fe4651 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ sbcsle sp, r4, sp, lsr #22 │ │ │ │ │ @ instruction: 0xf7d2e001 │ │ │ │ │ - blvc b2d4ac │ │ │ │ │ + blvc b2d4b4 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svcls 0x004fe8d4 │ │ │ │ │ svcvs 0x0043e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf389fa5f │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @@ -46034,52 +46032,52 @@ │ │ │ │ │ ldrdeq pc, [r0], -r8 @ │ │ │ │ │ @ instruction: 0xf7f94651 │ │ │ │ │ @ instruction: 0xf3bffff1 │ │ │ │ │ @ instruction: 0xf8848f5b │ │ │ │ │ vaddl.u , d15, d0 │ │ │ │ │ stmdavs r8!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ adcsle r2, r2, r0, lsl #16 │ │ │ │ │ - blcs 4d3f8 │ │ │ │ │ + blcs 4d3f0 │ │ │ │ │ ldrmi sp, [r8, pc, lsr #1] │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vqshrun.s64 d6, , #1 │ │ │ │ │ - blcs 56b68 │ │ │ │ │ + blcs 56b60 │ │ │ │ │ movwcs sp, #4272 @ 0x10b0 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddl.u q3, d31, d27 │ │ │ │ │ andcs r8, r0, fp, asr pc │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ @ instruction: 0xf04f69a8 │ │ │ │ │ @ instruction: 0xf00131ff │ │ │ │ │ stmdacs r0, {r0, r6, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xe7eeda97 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf04f4770 │ │ │ │ │ @ instruction: 0xe7ef30ff │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8a034 │ │ │ │ │ + bl feb8a02c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbvs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ cmnlt r3, r4, lsl #12 │ │ │ │ │ tsteq r8, #0, 2 @ │ │ │ │ │ vaddw.u q1, , d1 │ │ │ │ │ ldmda r3, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmda r3, {r8, r9, sl, fp, sp}^ │ │ │ │ │ stmdacs r0, {ip} │ │ │ │ │ vsra.u64 , , #1 │ │ │ │ │ - bcs 56bc8 │ │ │ │ │ + bcs 56bc0 │ │ │ │ │ stmdavs r0!, {r0, r1, r4, r5, ip, lr, pc}^ │ │ │ │ │ andcs fp, r0, #72, 2 │ │ │ │ │ orrcc pc, r8, r1, asr #4 │ │ │ │ │ @ instruction: 0xf818f003 │ │ │ │ │ @ instruction: 0xf0026860 │ │ │ │ │ movwcs pc, #4087 @ 0xff7 @ │ │ │ │ │ tstcs r0, r3, rrx │ │ │ │ │ @ instruction: 0xf7d22011 │ │ │ │ │ - blmi 56d2f8 │ │ │ │ │ + blmi 56d300 │ │ │ │ │ andcs r6, r0, #160, 16 @ 0xa00000 │ │ │ │ │ andsvs r4, sl, fp, ror r4 │ │ │ │ │ @ instruction: 0xf7fab108 │ │ │ │ │ stmiavs r0!, {r0, r2, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ adcvs r2, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf7f9b108 │ │ │ │ │ stmdbvs r0!, {r0, r2, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -46090,89 +46088,89 @@ │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ movwcs pc, #2965 @ 0xb95 @ │ │ │ │ │ strvc r6, [r3, -r3, ror #2]! │ │ │ │ │ @ instruction: 0xf90cf7ee │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ee4010 │ │ │ │ │ stmdbvs r0!, {r0, r2, r4, r6, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ - blx fe76eed2 │ │ │ │ │ + blx fe76eeca │ │ │ │ │ svclt 0x0000e7c7 │ │ │ │ │ - muleq r2, r8, r8 │ │ │ │ │ + andeq r8, r2, r0, lsr #17 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8a0dc │ │ │ │ │ + bl feb8a0d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi e36e44 │ │ │ │ │ - blmi e5f104 │ │ │ │ │ + bmi e36e3c │ │ │ │ │ + blmi e5f0fc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf8eef7ee │ │ │ │ │ @ instruction: 0xf7ee2150 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r5, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4604d03b │ │ │ │ │ - bmi cc53cc │ │ │ │ │ + bmi cc53c4 │ │ │ │ │ vabal.s8 q9, d0, d3 │ │ │ │ │ ldmdami r1!, {r0, r1, r4, r5, r8, sl} │ │ │ │ │ ldrbtmi r4, [r9], #-2865 @ 0xfffff4cf │ │ │ │ │ ldrbtmi r4, [r8], #-1146 @ 0xfffffb86 │ │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmib r4, {r2, r9, ip}^ │ │ │ │ │ @ instruction: 0xf1040306 │ │ │ │ │ pushmi {r3, r6} │ │ │ │ │ - blmi bc57e0 │ │ │ │ │ + blmi bc57d8 │ │ │ │ │ ldrbtmi r4, [sl], #-1145 @ 0xfffffb87 │ │ │ │ │ ldrbtmi r6, [fp], #-101 @ 0xffffff9b │ │ │ │ │ andne lr, r8, #196, 18 @ 0x310000 │ │ │ │ │ @ instruction: 0xf00362a3 │ │ │ │ │ pld [r2, r7, ror #23] │ │ │ │ │ - movtlt lr, #2056 @ 0x808 │ │ │ │ │ + movtlt lr, #2060 @ 0x80c │ │ │ │ │ @ instruction: 0xf7d26320 │ │ │ │ │ - stmdacs r0, {r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r4, r6, r7, fp, sp, lr, pc} │ │ │ │ │ ldcle 3, cr6, [r1, #-896] @ 0xfffffc80 │ │ │ │ │ teqeq r4, r4, lsl #2 @ │ │ │ │ │ andne pc, r1, r0, asr #4 │ │ │ │ │ stc2l 0, cr15, [r2, #4] │ │ │ │ │ andcs fp, r1, #80, 2 │ │ │ │ │ andcs pc, r0, sp, lsl #17 │ │ │ │ │ strbtmi r2, [r9], -r0, lsl #6 │ │ │ │ │ andls r6, r1, r0, lsr #23 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ ldmdblt r8, {r0, r1, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strcs pc, [r0], #-3493 @ 0xfffff25b │ │ │ │ │ - blmi 4c57e8 │ │ │ │ │ + blmi 4c57e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18cff0 │ │ │ │ │ + blls 18cfe8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r6, r0, lsl #6 │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ @ instruction: 0x4669bd30 │ │ │ │ │ @ instruction: 0xf7d22007 │ │ │ │ │ - stmdblt r0!, {r1, r2, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdblt r0!, {r1, r3, r4, r7, r9, fp, sp, lr, pc} │ │ │ │ │ tstlt r3, r0, lsl #22 │ │ │ │ │ @ instruction: 0x63234618 │ │ │ │ │ andcs lr, r4, sp, asr #15 │ │ │ │ │ - ldmda ip!, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda r0, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ stmdacs r0, {r5, r8, r9, sp, lr} │ │ │ │ │ strtmi sp, [r0], -r7, asr #3 │ │ │ │ │ stc2 7, cr15, [r4, #1020] @ 0x3fc │ │ │ │ │ @ instruction: 0xf7d2e7dd │ │ │ │ │ - svclt 0x0000ecc2 │ │ │ │ │ - andeq r5, r2, r0, ror sl │ │ │ │ │ + svclt 0x0000ecc6 │ │ │ │ │ + andeq r5, r2, r8, ror sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffbaf │ │ │ │ │ @ instruction: 0xfffffb95 │ │ │ │ │ @ instruction: 0xfffffb7b │ │ │ │ │ @ instruction: 0xfffff9cd │ │ │ │ │ @ instruction: 0xfffff849 │ │ │ │ │ @ instruction: 0xfffff927 │ │ │ │ │ @ instruction: 0xfffff763 │ │ │ │ │ - ldrdeq r5, [r2], -r8 │ │ │ │ │ + andeq r5, r2, r0, ror #19 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8a1f4 │ │ │ │ │ + bl feb8a1ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xff6af7ff │ │ │ │ │ andvs fp, r4, r0, lsl #2 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @@ -46194,15 +46192,15 @@ │ │ │ │ │ cmplt r0, fp, asr pc │ │ │ │ │ smlattlt r8, r0, r8, r6 │ │ │ │ │ ldc2l 7, cr15, [r4, #-1020]! @ 0xfffffc04 │ │ │ │ │ tstlt fp, r3, ror #18 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0x47184010 │ │ │ │ │ ldmdbvs r8, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ - blx ff36f070 │ │ │ │ │ + blx ff36f068 │ │ │ │ │ @ instruction: 0x4770e7f0 │ │ │ │ │ ldrlt fp, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ stmiavs r0!, {r0, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -46219,15 +46217,15 @@ │ │ │ │ │ ldrblt fp, [r0, #-784]! @ 0xfffffcf0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r6, [r4], -r3, lsl #17 │ │ │ │ │ ldmdbvs r8, {r0, r1, r5, r8, ip, sp, pc}^ │ │ │ │ │ tstcs r1, r0, lsl r1 │ │ │ │ │ - blx fe6ef0d4 │ │ │ │ │ + blx fe6ef0cc │ │ │ │ │ cmplt r5, r5, ror #17 │ │ │ │ │ smlaltblt r6, r0, r8, r9 │ │ │ │ │ tstlt fp, fp, lsr #18 │ │ │ │ │ @ instruction: 0xf7fe4618 │ │ │ │ │ stmibvs r8!, {r0, r2, r3, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0012101 │ │ │ │ │ stmibvs r3!, {r0, r2, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -46244,15 +46242,15 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ ldcleq 8, cr15, [r8, #816]! @ 0x330 │ │ │ │ │ ldrsbtlt r4, [r9], #221 @ 0xdd │ │ │ │ │ ldrbtmi r4, [sp], #-3293 @ 0xfffff323 │ │ │ │ │ stmdavs r4!, {r2, r3, r5, r8, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9477 │ │ │ │ │ stmdacs r0, {sl} │ │ │ │ │ - bvs 22723c │ │ │ │ │ + bvs 227234 │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorsle r2, fp, r0, lsl #30 │ │ │ │ │ mulgt r0, r1, r8 │ │ │ │ │ @ instruction: 0xf1bc461e │ │ │ │ │ andsle r0, r2, r3, lsl #30 │ │ │ │ │ svceq 0x0004f1bc │ │ │ │ │ @@ -46268,50 +46266,50 @@ │ │ │ │ │ subsle r2, r2, r0, lsl #30 │ │ │ │ │ ldmvs fp!, {r2, r3, r5, r6, fp, sp, lr} │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ andsle r2, r9, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0004620 │ │ │ │ │ strmi pc, [r1], -fp, asr #25 │ │ │ │ │ andsle r1, r3, r3, asr #24 │ │ │ │ │ - bge 1a4d474 │ │ │ │ │ + bge 1a4d46c │ │ │ │ │ strbtmi lr, [r8], -sp, asr #19 │ │ │ │ │ stc2l 7, cr15, [r2], {250} @ 0xfa │ │ │ │ │ and r2, ip, r1 │ │ │ │ │ svccs 0x000068c7 │ │ │ │ │ rschi pc, r5, r0 │ │ │ │ │ ldrdhi pc, [r4], -r5 │ │ │ │ │ @ instruction: 0xf1b869bb │ │ │ │ │ svclt 0x00180f00 │ │ │ │ │ tstle lr, r0, lsl #22 │ │ │ │ │ - bmi fee7b1bc │ │ │ │ │ + bmi fee7b1b4 │ │ │ │ │ ldrbtmi r4, [sl], #-2998 @ 0xfffff44a │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, ror fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ msrhi SPSR_, r0, asr #32 │ │ │ │ │ pop {r0, r3, r4, r5, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf1078ff0 │ │ │ │ │ @ instruction: 0xf04f040c │ │ │ │ │ and r0, r1, r1, lsl #10 │ │ │ │ │ - svc 0x00a2f7d1 │ │ │ │ │ - blcs 51ed4 │ │ │ │ │ + svc 0x00a6f7d1 │ │ │ │ │ + blcs 51ecc │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 4af00 │ │ │ │ │ + bcs 4aef8 │ │ │ │ │ sbcslt sp, sl, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ - bcs 4d6f0 │ │ │ │ │ + bcs 4d6e8 │ │ │ │ │ msrhi CPSR_f, r0 │ │ │ │ │ @ instruction: 0xf0004590 │ │ │ │ │ vsra.u32 d8, d24, #1 │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blmi fe8ad150 │ │ │ │ │ + blmi fe8ad148 │ │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ │ @ instruction: 0xf1099004 │ │ │ │ │ subsvs r0, sl, r1, lsl #4 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ tsthi r1, r0, asr #32 @ │ │ │ │ │ @ instruction: 0xff4ef7ed │ │ │ │ │ @ instruction: 0xf7ed2120 │ │ │ │ │ @@ -46339,15 +46337,15 @@ │ │ │ │ │ stmia r8!, {r0, r1, r2, r3} │ │ │ │ │ ldm fp!, {r0, r1, r2, r3} │ │ │ │ │ stmia r8!, {r0, r1, r2, r3} │ │ │ │ │ ldm fp, {r0, r1, r2, r3} │ │ │ │ │ stm r8, {r0, r1, r2, r3} │ │ │ │ │ subcs r0, r0, pc │ │ │ │ │ muleq lr, sl, r8 │ │ │ │ │ - blx feff1298 │ │ │ │ │ + blx feff1290 │ │ │ │ │ stmdacs r0, {r3, r4, r5, r7, sp, lr} │ │ │ │ │ sbchi pc, ip, r0 │ │ │ │ │ @ instruction: 0xf0014648 │ │ │ │ │ cmnvs r8, pc, ror #18 @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf88780c5 │ │ │ │ │ @ instruction: 0xf10d901c │ │ │ │ │ @@ -46385,18 +46383,18 @@ │ │ │ │ │ ldmdbmi r7, {r0, r1, r7, pc}^ │ │ │ │ │ ldrtmi r2, [sl], -r0, lsl #6 │ │ │ │ │ ldrbtmi r4, [r9], #-1560 @ 0xfffff9e8 │ │ │ │ │ ldc2l 0, cr15, [ip], #8 │ │ │ │ │ stmdacs r0, {r3, r4, r5, r6, sp, lr} │ │ │ │ │ ldmdbmi r3, {r3, r4, r5, r6, ip, lr, pc}^ │ │ │ │ │ ldrbtmi r2, [r9], #-17 @ 0xffffffef │ │ │ │ │ - mcr 7, 5, pc, cr8, cr1, {6} @ │ │ │ │ │ + mcr 7, 5, pc, cr12, cr1, {6} @ │ │ │ │ │ adcvs r4, r7, r1, asr fp │ │ │ │ │ andsvs r4, pc, fp, ror r4 @ │ │ │ │ │ - blmi 146cf7c │ │ │ │ │ + blmi 146cf74 │ │ │ │ │ @ instruction: 0xf8d3447b │ │ │ │ │ @ instruction: 0xf1099008 │ │ │ │ │ addsvs r0, sl, r1, lsl #4 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ @ instruction: 0xf7edd17a │ │ │ │ │ vceq.f32 d31, d17, d21 │ │ │ │ │ @ instruction: 0xf7ed0128 │ │ │ │ │ @@ -46417,16 +46415,16 @@ │ │ │ │ │ stmia r8!, {r0, r1, r2, r3} │ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ │ stmia r8!, {r0, r1, r2, r3} │ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ │ stm r8, {r0, r1, r2, r3} │ │ │ │ │ strbmi r0, [r8], -pc │ │ │ │ │ muleq lr, sl, r8 │ │ │ │ │ - bvc fecf081c │ │ │ │ │ - blx 4f13d2 │ │ │ │ │ + bvc fecf0814 │ │ │ │ │ + blx 4f13ca │ │ │ │ │ strbmi r4, [sl], -fp, asr #12 │ │ │ │ │ eoreq pc, r0, fp, asr #17 │ │ │ │ │ tsteq r4, r1, asr #4 @ │ │ │ │ │ @ instruction: 0xf7fb4650 │ │ │ │ │ @ instruction: 0xf50df8b5 │ │ │ │ │ @ instruction: 0x46ee7cb8 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ @@ -46436,15 +46434,15 @@ │ │ │ │ │ muleq pc, ip, r8 @ │ │ │ │ │ andeq lr, pc, r8, lsl #17 │ │ │ │ │ ldm sl, {r3, r6, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f9000e │ │ │ │ │ @ instruction: 0xf8dbfaf5 │ │ │ │ │ @ instruction: 0xf8cb3020 │ │ │ │ │ stmdacs r0, {r2, r5} │ │ │ │ │ - blcs 63094 │ │ │ │ │ + blcs 6308c │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ andsle r2, ip, r0, lsl #6 │ │ │ │ │ @ instruction: 0x4618491e │ │ │ │ │ ldrbtmi r4, [r9], #-1594 @ 0xfffff9c6 │ │ │ │ │ stc2 0, cr15, [r4], {2} │ │ │ │ │ rorlt r6, r8, r0 │ │ │ │ │ strt r6, [fp], r7, ror #1 │ │ │ │ │ @@ -46454,30 +46452,30 @@ │ │ │ │ │ strhi lr, [r4], -r7, asr #19 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddl.u , d15, d18 │ │ │ │ │ tstcs r1, fp, asr pc │ │ │ │ │ @ instruction: 0xf00169b8 │ │ │ │ │ andcs pc, r1, r9, asr #17 │ │ │ │ │ ldrtmi lr, [r8], -r1, lsr #13 │ │ │ │ │ - blx fe1f147a │ │ │ │ │ + blx fe1f1472 │ │ │ │ │ rscvs r2, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0x617ee69a │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddl.u , d15, d19 │ │ │ │ │ ubfx r8, fp, #30, #17 │ │ │ │ │ - b 16713dc │ │ │ │ │ - andeq r5, r2, r6, lsr r8 │ │ │ │ │ + b 17713d4 │ │ │ │ │ + andeq r5, r2, lr, lsr r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r2, r2, lsl #16 │ │ │ │ │ - muleq r2, sl, r7 │ │ │ │ │ - strdeq r8, [r2], -ip │ │ │ │ │ + andeq r5, r2, sl, lsl #16 │ │ │ │ │ + andeq r5, r2, r2, lsr #15 │ │ │ │ │ + andeq r8, r2, r4, lsl #10 │ │ │ │ │ @ instruction: 0xfffff89f │ │ │ │ │ @ instruction: 0xfffff7c3 │ │ │ │ │ + @ instruction: 0x000283b8 │ │ │ │ │ @ instruction: 0x000283b0 │ │ │ │ │ - andeq r8, r2, r8, lsr #7 │ │ │ │ │ @ instruction: 0xfffff8d3 │ │ │ │ │ subsle r2, r6, r0, lsl #16 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ stmdbcs r0, {r2, r6, r9, fp, sp, lr} │ │ │ │ │ @@ -46492,36 +46490,36 @@ │ │ │ │ │ eorsle r2, r7, r0, lsl #24 │ │ │ │ │ stmibvs r3!, {r0, r1, r2, r3, r6, fp, sp, lr} │ │ │ │ │ svclt 0x00182f00 │ │ │ │ │ andsle r2, lr, r0, lsl #22 │ │ │ │ │ streq pc, [ip, #-260] @ 0xfffffefc │ │ │ │ │ streq pc, [r1], -pc, asr #32 │ │ │ │ │ @ instruction: 0xf7d1e001 │ │ │ │ │ - blvc 92ed44 │ │ │ │ │ + blvc 92ed4c │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d5 │ │ │ │ │ svcvs 0x0042e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , q5, #1 │ │ │ │ │ - bcs 5729c │ │ │ │ │ + bcs 57294 │ │ │ │ │ stmdbvs r1!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ andsle r4, ip, pc, lsl #5 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vsubw.u , , d19 │ │ │ │ │ andcs r8, r0, fp, asr pc │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ cmnlt ip, r4, lsl #17 │ │ │ │ │ stmiavs r3!, {r3, r6, fp, sp, lr} │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ rscsle r2, r4, r0, lsl #22 │ │ │ │ │ - blx ff8ef55c │ │ │ │ │ + blx ff8ef554 │ │ │ │ │ mcrrne 6, 0, r4, r3, cr1 │ │ │ │ │ stmiavs r0!, {r0, r1, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ │ - blx ff671552 │ │ │ │ │ + blx ff67154a │ │ │ │ │ pop {r0, sp} │ │ │ │ │ strdcs r8, [r0], -r0 │ │ │ │ │ stmib r4, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ vsubl.u q1, d15, d4 │ │ │ │ │ @ instruction: 0x73238f5b │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @ instruction: 0xf7fe4638 │ │ │ │ │ @@ -46552,46 +46550,46 @@ │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ stmiavs r5, {r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ eorsle r2, r4, r0, lsl #26 │ │ │ │ │ ldrdhi pc, [r4], -r1 │ │ │ │ │ @ instruction: 0xf1b869ab │ │ │ │ │ svclt 0x00180f00 │ │ │ │ │ @ instruction: 0xd12e2b00 │ │ │ │ │ - bmi cfb604 │ │ │ │ │ + bmi cfb5fc │ │ │ │ │ ldrbtmi r4, [sl], #-2864 @ 0xfffff4d0 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r3, asr r1 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ mvnlt r6, r5, lsl #17 │ │ │ │ │ stmiavs fp!, {r1, r2, r3, r6, fp, sp, lr} │ │ │ │ │ svclt 0x00182e00 │ │ │ │ │ rscle r2, r9, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0004630 │ │ │ │ │ @ instruction: 0x4607fa77 │ │ │ │ │ rscle r1, r3, r3, asr #24 │ │ │ │ │ stmiavs r8!, {r0, r9, sl, lr} │ │ │ │ │ - blx ef1628 │ │ │ │ │ + blx ef1620 │ │ │ │ │ stmiavs r8!, {r7, r9, sl, lr} │ │ │ │ │ ldc2 7, cr15, [ip, #996] @ 0x3e4 │ │ │ │ │ andle r4, r6, r0, lsl #11 │ │ │ │ │ strbtmi r6, [sl], -r8, lsr #17 │ │ │ │ │ stmib sp, {r0, r3, r4, r5, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7fa6400 │ │ │ │ │ andcs pc, r1, r3, ror #20 │ │ │ │ │ @ instruction: 0xf105e7d1 │ │ │ │ │ @ instruction: 0xf04f060c │ │ │ │ │ and r0, r1, r1, lsl #14 │ │ │ │ │ - ldcl 7, cr15, [lr, #-836] @ 0xfffffcbc │ │ │ │ │ - blcs 5231c │ │ │ │ │ + stcl 7, cr15, [r2, #-836]! @ 0xfffffcbc │ │ │ │ │ + blcs 52314 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r6, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r6, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 53388 │ │ │ │ │ + bcs 53380 │ │ │ │ │ sbcslt sp, sl, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ strmi r6, [r0, #2344] @ 0x928 │ │ │ │ │ stmib r5, {r1, r2, r3, ip, lr, pc}^ │ │ │ │ │ vraddhn.i d8, , q2 │ │ │ │ │ @ instruction: 0x732b8f5b │ │ │ │ │ @@ -46600,83 +46598,83 @@ │ │ │ │ │ stmibvs r8!, {r0, r1, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf0002101 │ │ │ │ │ ldrb pc, [r4, fp, lsr #31] @ │ │ │ │ │ @ instruction: 0xf3bf616c │ │ │ │ │ @ instruction: 0x732b8f5b │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @ instruction: 0xf7d2e7cd │ │ │ │ │ - svclt 0x0000e942 │ │ │ │ │ - @ instruction: 0x000253b2 │ │ │ │ │ + svclt 0x0000e946 │ │ │ │ │ + @ instruction: 0x000253ba │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r2, r8, lsl #7 │ │ │ │ │ - andeq r5, r2, r2, asr r3 │ │ │ │ │ + muleq r2, r0, r3 │ │ │ │ │ + andeq r5, r2, sl, asr r3 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - bmi fe644f40 │ │ │ │ │ + bmi fe644f38 │ │ │ │ │ umulllt r4, r7, r8, fp │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmibvs r3, {r3, r5, r8, r9, ip, sp, pc}^ │ │ │ │ │ strmi r4, [r0], sp, lsl #12 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, lr, r0, lsl #22 │ │ │ │ │ orrlt r6, ip, r4, lsl #17 │ │ │ │ │ bicslt r6, r0, r0, lsr #17 │ │ │ │ │ biclt r6, r3, r3, ror #18 │ │ │ │ │ - blx 1271702 │ │ │ │ │ + blx 12716fa │ │ │ │ │ stmdbvs r0!, {r5, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf0002101 │ │ │ │ │ orrlt pc, r0, r1, ror pc @ │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vtbl.8 d6, {d31- instruction: 0xf3bfb1c3 │ │ │ │ │ ldmvs sl, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldmdbvs fp, {r1, r3, r8, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fb983 │ │ │ │ │ - bmi fe081348 │ │ │ │ │ + bmi fe081340 │ │ │ │ │ ldrbtmi r4, [sl], #-2943 @ 0xfffff481 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ rscshi pc, r2, r0, asr #32 │ │ │ │ │ andlt r4, r7, r0, lsr r6 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf8d84632 │ │ │ │ │ @ instruction: 0x4629301c │ │ │ │ │ ldrmi r4, [r8, r0, asr #12] │ │ │ │ │ - blle ff9baf90 │ │ │ │ │ + blle ff9baf88 │ │ │ │ │ ldrdmi pc, [r8], -r8 │ │ │ │ │ suble r2, r3, r0, lsl #24 │ │ │ │ │ - blcs 4da10 │ │ │ │ │ + blcs 4da08 │ │ │ │ │ stmiavs r3!, {r0, r1, r2, r3, r4, r6, r7, ip, lr, pc}^ │ │ │ │ │ sbcsle r2, ip, r0, lsl #22 │ │ │ │ │ stmdacs r0, {r5, r8, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf104d0d9 │ │ │ │ │ @ instruction: 0xf04f071c │ │ │ │ │ @ instruction: 0xf7f90901 │ │ │ │ │ strd pc, [r1], -sp │ │ │ │ │ - stcl 7, cr15, [r2], {209} @ 0xd1 │ │ │ │ │ - blcs 53434 │ │ │ │ │ + stcl 7, cr15, [r6], {209} @ 0xd1 │ │ │ │ │ + blcs 5342c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r7, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r7, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 5b4c0 │ │ │ │ │ + bcs 5b4b8 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7f968e0 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r9, fp, ip, sp, lr, pc} │ │ │ │ │ adchi pc, r9, r0, asr #32 │ │ │ │ │ - bleq 6f910 │ │ │ │ │ + bleq 6f908 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andslt pc, ip, r4, lsl #17 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ @ instruction: 0xf88d2303 │ │ │ │ │ @ instruction: 0xf8d4300c │ │ │ │ │ @ instruction: 0x4650a010 │ │ │ │ │ stc2l 7, cr15, [r0], {249} @ 0xf9 │ │ │ │ │ @@ -46693,22 +46691,22 @@ │ │ │ │ │ addsle r2, r4, r0, lsl #22 │ │ │ │ │ ldrdeq pc, [r4], -r9 @ │ │ │ │ │ addsle r2, r0, r0, lsl #16 │ │ │ │ │ streq pc, [ip], #-263 @ 0xfffffef9 │ │ │ │ │ stmdaeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf9b4f7f9 │ │ │ │ │ @ instruction: 0xf7d1e001 │ │ │ │ │ - blvc f2ea20 │ │ │ │ │ + blvc f2ea28 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d4 │ │ │ │ │ svchi 0x0042e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 575c0 │ │ │ │ │ + blcs 575b8 │ │ │ │ │ @ instruction: 0xf8d9d1ed │ │ │ │ │ @ instruction: 0xf7f90020 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fd167 │ │ │ │ │ vtbl.8 d0, {d15-d17}, d0 │ │ │ │ │ @ instruction: 0xf8878f5b │ │ │ │ │ vaddl.u q5, d15, d12 │ │ │ │ │ @@ -46735,23 +46733,23 @@ │ │ │ │ │ @ instruction: 0x46496838 │ │ │ │ │ strtmi r4, [r1], -r8, lsr #15 │ │ │ │ │ @ instruction: 0xf7f94640 │ │ │ │ │ strmi pc, [r4], -r1, ror #24 │ │ │ │ │ mvnle r4, r3, lsl #11 │ │ │ │ │ @ instruction: 0xe7384456 │ │ │ │ │ svclt 0x001f4287 │ │ │ │ │ - blge 1190e4 │ │ │ │ │ + blge 1190dc │ │ │ │ │ movwls r4, #1665 @ 0x681 │ │ │ │ │ @ instruction: 0x4639d090 │ │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ │ @ instruction: 0x4606fc55 │ │ │ │ │ ldmdavs r1!, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7fa68a0 │ │ │ │ │ smlaltblt pc, r0, r1, r8 @ │ │ │ │ │ - bleq afd2c │ │ │ │ │ + bleq afd24 │ │ │ │ │ ldmdavs r2!, {r0, r1, fp, sp, lr}^ │ │ │ │ │ movwls r9, #18688 @ 0x4900 │ │ │ │ │ stmdavs r0!, {r0, r1, r6, fp, sp, lr} │ │ │ │ │ ldrtmi r4, [r9], -r8, lsr #15 │ │ │ │ │ @ instruction: 0xf7f94650 │ │ │ │ │ @ instruction: 0x4607fc3d │ │ │ │ │ mvnle r4, r1, lsl #11 │ │ │ │ │ @@ -46761,46 +46759,46 @@ │ │ │ │ │ stmiavs r0!, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf934f7f9 │ │ │ │ │ ldmib r9, {r1, r2, r3, r6, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7f91008 │ │ │ │ │ @ instruction: 0xf8d9f9b5 │ │ │ │ │ @ instruction: 0xf7f90020 │ │ │ │ │ str pc, [lr, fp, lsr #18] │ │ │ │ │ - svc 0x00fef7d1 │ │ │ │ │ - andeq r5, r2, ip, ror #4 │ │ │ │ │ + stmda r2, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r5, r2, r4, ror r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r5, r2, sl, lsl #4 │ │ │ │ │ - bvs ff11fd98 │ │ │ │ │ + andeq r5, r2, r2, lsl r2 │ │ │ │ │ + bvs ff11fd90 │ │ │ │ │ ldrmi fp, [r8, -r3, lsl #2] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ - bmi 15fde8 │ │ │ │ │ + bmi 15fde0 │ │ │ │ │ ldmdavs r9, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ │ - blt cf18b8 │ │ │ │ │ + blt df18b0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - strdeq r4, [r2], -r6 │ │ │ │ │ + strdeq r4, [r2], -lr │ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ │ ldrbtmi r4, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldrlt fp, [r0, #-392] @ 0xfffffe78 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ ldmpl ip, {r1, r2, r9, fp, lr} │ │ │ │ │ @ instruction: 0xf7d26821 │ │ │ │ │ - stmdavs r1!, {r5, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r1!, {r2, r5, r9, fp, sp, lr, pc} │ │ │ │ │ pop {r1, r3, sp} │ │ │ │ │ @ instruction: 0xf7d24010 │ │ │ │ │ - @ instruction: 0x4770b81b │ │ │ │ │ - ldrdeq r4, [r2], -sl │ │ │ │ │ + @ instruction: 0x4770b81f │ │ │ │ │ + andeq r4, r2, r2, ror #31 │ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ │ - bmi 1465c0 │ │ │ │ │ + bmi 1465b8 │ │ │ │ │ ldmpl fp, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf7d16818 │ │ │ │ │ - svclt 0x0000bdbd │ │ │ │ │ - andeq r4, r2, r4, lsr #31 │ │ │ │ │ + svclt 0x0000bdc1 │ │ │ │ │ + andeq r4, r2, ip, lsr #31 │ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ │ orrlt r4, r0, r3, lsl #12 │ │ │ │ │ svclt 0x004807c1 │ │ │ │ │ ldrle r2, [r0, #-0] │ │ │ │ │ tsteq r0, r3 @ │ │ │ │ │ eoreq pc, r0, #3 │ │ │ │ │ svclt 0x0048071b │ │ │ │ │ @@ -46819,424 +46817,424 @@ │ │ │ │ │ cdpeq 8, 5, cr15, cr8, cr12, {6} │ │ │ │ │ @ instruction: 0x46064a3b │ │ │ │ │ rsclt r4, r3, fp, lsr fp │ │ │ │ │ ldmdami fp!, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ ldmpl r3, {r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ cmnls r1, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - b ff771974 │ │ │ │ │ + b ff87196c │ │ │ │ │ ldmdblt r8, {r2, r9, sl, lr} │ │ │ │ │ stcvc 0, cr14, [r3], {10} │ │ │ │ │ andsle r2, r4, r4, lsl #22 │ │ │ │ │ @ instruction: 0xf7d24620 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r7, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620d1f7 │ │ │ │ │ - svc 0x001af7d1 │ │ │ │ │ - blmi bc6310 │ │ │ │ │ + svc 0x001ef7d1 │ │ │ │ │ + blmi bc6308 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 188dac0 │ │ │ │ │ + blls 188dab8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_hyp │ │ │ │ │ pop {r0, r1, r5, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0x301383f0 │ │ │ │ │ @ instruction: 0xf87af7ec │ │ │ │ │ stmdaeq r0, {r4, r5, r7, r8, ip, sp, lr, pc} │ │ │ │ │ - bmi a6b204 │ │ │ │ │ + bmi a6b1fc │ │ │ │ │ strbmi sl, [r3], -r1, lsr #26 │ │ │ │ │ orrvc pc, r0, pc, asr #8 │ │ │ │ │ @ instruction: 0x4628447a │ │ │ │ │ - blx 1271a30 │ │ │ │ │ + blx 1271a28 │ │ │ │ │ vmlane.f16 s9, s6, s9 @ │ │ │ │ │ ldrbtmi r2, [r9], #-3070 @ 0xfffff402 │ │ │ │ │ movwcs fp, #3996 @ 0xf9c │ │ │ │ │ strtmi r5, [r8], -fp, lsr #8 │ │ │ │ │ - stcl 7, cr15, [r6, #836]! @ 0x344 │ │ │ │ │ + stcl 7, cr15, [sl, #836]! @ 0x344 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf8dfd0ce │ │ │ │ │ stcge 0, cr9, [r1, #-496] @ 0xfffffe10 │ │ │ │ │ strd r4, [r5], -r9 │ │ │ │ │ strbmi r2, [r9], -r5, lsl #4 │ │ │ │ │ @ instruction: 0xf7ec4628 │ │ │ │ │ cmplt r0, r9, ror #20 @ │ │ │ │ │ orrcs r4, r0, sl, lsr r6 │ │ │ │ │ @ instruction: 0xf7d14628 │ │ │ │ │ - stmdacs r0, {r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r3, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4638d1f2 │ │ │ │ │ - bl 1a71a0c │ │ │ │ │ + bl 1b71a04 │ │ │ │ │ stmdbvc fp!, {r3, r4, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ andeq pc, r9, sp, lsl #2 │ │ │ │ │ and fp, r8, fp, lsl r9 │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ @ instruction: 0xf1a3b12b │ │ │ │ │ - blcs 834304 │ │ │ │ │ - bcs 163744 │ │ │ │ │ + blcs 8342fc │ │ │ │ │ + bcs 16373c │ │ │ │ │ @ instruction: 0xf7ecd9f6 │ │ │ │ │ addmi pc, r6, #3866624 @ 0x3b0000 │ │ │ │ │ strbmi sp, [r0], -r2, ror #3 │ │ │ │ │ @ instruction: 0xff88f7ff │ │ │ │ │ strbmi r2, [r0], -r9, lsl #2 │ │ │ │ │ - stm ip, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldm r0, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d1e7da │ │ │ │ │ - svclt 0x0000ef22 │ │ │ │ │ - andeq r4, r2, ip, lsr pc │ │ │ │ │ + svclt 0x0000ef26 │ │ │ │ │ + andeq r4, r2, r4, asr #30 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r0, [r1], -r8 │ │ │ │ │ - andeq r4, r2, r8, lsl #30 │ │ │ │ │ - andeq r0, r1, r4, lsr #23 │ │ │ │ │ - andeq lr, r0, r6, ror #20 │ │ │ │ │ - andeq r0, r1, ip, lsl #23 │ │ │ │ │ + andeq r0, r1, r0, lsl #24 │ │ │ │ │ + andeq r4, r2, r0, lsl pc │ │ │ │ │ + andeq r0, r1, ip, lsr #23 │ │ │ │ │ + andeq lr, r0, lr, ror #20 │ │ │ │ │ + muleq r1, r4, fp │ │ │ │ │ stmdavs r0, {r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04f4770 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8ad34 │ │ │ │ │ + bl feb8ad2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [sp], {128} @ 0x80 │ │ │ │ │ - bmi 79fdb4 │ │ │ │ │ + bmi 79fdac │ │ │ │ │ ldrbtmi r4, [ip], #-2845 @ 0xfffff4e3 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldmdavs fp, {r1, r5, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f931b │ │ │ │ │ cmnlt r2, r0, lsl #6 │ │ │ │ │ - bmi 67b398 │ │ │ │ │ + bmi 67b390 │ │ │ │ │ svclt 0x00184b17 │ │ │ │ │ ldrbtmi r2, [sl], #-1 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, sp, sp, lsl r1 │ │ │ │ │ stcge 13, cr11, [ip, #-192] @ 0xffffff40 │ │ │ │ │ @ instruction: 0x46284611 │ │ │ │ │ - blx fe16fbaa │ │ │ │ │ + blx fe16fba2 │ │ │ │ │ cdpeq 1, 3, cr15, cr12, cr13, {0} │ │ │ │ │ ldm lr!, {r2, r3, r5, r6, r7, r9, sl, lr} │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ │ subcs r0, r0, pc │ │ │ │ │ muleq lr, r5, r8 │ │ │ │ │ - blx 7f1b8a │ │ │ │ │ + blx 7f1b82 │ │ │ │ │ eorvs r4, r0, r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7d1e7d4 │ │ │ │ │ - svclt 0x0000eecc │ │ │ │ │ - andeq r7, r2, r6, ror #23 │ │ │ │ │ - andeq r4, r2, r4, lsl lr │ │ │ │ │ + svclt 0x0000eed0 │ │ │ │ │ + andeq r7, r2, lr, ror #23 │ │ │ │ │ + andeq r4, r2, ip, lsl lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r4, [r2], -sl │ │ │ │ │ + andeq r4, r2, r2, lsl #28 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8adc8 │ │ │ │ │ + bl feb8adc0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 6f7b70 │ │ │ │ │ + blmi 6f7b68 │ │ │ │ │ ldmdavs lr, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ ldrtmi fp, [r0], -lr, lsl #7 │ │ │ │ │ - blx ff2f1bc0 │ │ │ │ │ + blx ff2f1bb8 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - blx ff1f1bc8 │ │ │ │ │ + blx ff1f1bc0 │ │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - blx ff2f1bd0 │ │ │ │ │ + blx ff2f1bc8 │ │ │ │ │ addmi r4, r5, #7340032 @ 0x700000 │ │ │ │ │ addmi sp, r4, #28 │ │ │ │ │ @ instruction: 0x4621d01a │ │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ │ strmi pc, [r5], -sp, asr #21 │ │ │ │ │ stmdavs r8!, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ mrc2 7, 7, pc, cr14, cr15, {7} │ │ │ │ │ - blcs 4dcb8 │ │ │ │ │ + blcs 4dcb0 │ │ │ │ │ stmdavs sl!, {r0, r1, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ │ subsmi r2, r8, #1073741826 @ 0x40000002 │ │ │ │ │ tstcs r9, sl, lsl #18 │ │ │ │ │ - @ instruction: 0xf7d14618 │ │ │ │ │ - qsub8mi lr, r1, ip │ │ │ │ │ + @ instruction: 0xf7d24618 │ │ │ │ │ + strtmi lr, [r1], -r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7f94630 │ │ │ │ │ @ instruction: 0x4604fab5 │ │ │ │ │ mvnle r4, r7, lsl #5 │ │ │ │ │ ldrbtmi r4, [ip], #-3076 @ 0xfffff3fc │ │ │ │ │ @ instruction: 0xf7f96820 │ │ │ │ │ movwcs pc, #2889 @ 0xb49 @ │ │ │ │ │ ldcllt 0, cr6, [r8, #140]! @ 0x8c │ │ │ │ │ - andeq r7, r2, r8, asr fp │ │ │ │ │ - strdeq r7, [r2], -sl │ │ │ │ │ + andeq r7, r2, r0, ror #22 │ │ │ │ │ + andeq r7, r2, r2, lsl #22 │ │ │ │ │ suble r2, r6, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8ae50 │ │ │ │ │ + bl feb8ae48 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ - bllt 905470 │ │ │ │ │ + bllt 905468 │ │ │ │ │ @ instruction: 0xf04f4e1e │ │ │ │ │ ldrbtmi r0, [lr], #-1793 @ 0xfffff8ff │ │ │ │ │ and r1, r1, r4, lsr sp │ │ │ │ │ - b 17f1bb0 │ │ │ │ │ - blcs 5213c │ │ │ │ │ + b 18f1ba8 │ │ │ │ │ + blcs 52134 │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 53988 │ │ │ │ │ + bcs 53980 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ tstlt r0, r0, lsr r8 │ │ │ │ │ @ instruction: 0xf7f94629 │ │ │ │ │ - blmi 4b292c │ │ │ │ │ + blmi 4b2924 │ │ │ │ │ andcs r4, r0, #2063597568 @ 0x7b000000 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vsra.u32 d7, d10, #1 │ │ │ │ │ stmiavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ @ instruction: 0xf7edb933 │ │ │ │ │ @ instruction: 0x4629fa13 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt ff771c6c │ │ │ │ │ + blt ff771c64 │ │ │ │ │ andseq pc, r0, r5, lsl #2 │ │ │ │ │ - stc 7, cr15, [lr, #-836] @ 0xfffffcbc │ │ │ │ │ + ldc 7, cr15, [r2, #-836] @ 0xfffffcbc │ │ │ │ │ adcsvc pc, r0, r5, lsl #10 │ │ │ │ │ - stc 7, cr15, [r6, #836] @ 0x344 │ │ │ │ │ - blx 171c80 │ │ │ │ │ + stc 7, cr15, [sl, #836] @ 0x344 │ │ │ │ │ + blx 171c78 │ │ │ │ │ pop {r0, r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ed40f8 │ │ │ │ │ ldrbmi fp, [r0, -sp, asr #21]! │ │ │ │ │ - andeq r7, r2, r6, asr #21 │ │ │ │ │ - muleq r2, r0, sl │ │ │ │ │ + andeq r7, r2, lr, asr #21 │ │ │ │ │ + muleq r2, r8, sl │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ sbcls pc, r4, #14614528 @ 0xdf0000 │ │ │ │ │ ldrbtmi fp, [r9], #135 @ 0x87 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ strmi r8, [pc], -r5, lsl #1 │ │ │ │ │ @ instruction: 0x46064615 │ │ │ │ │ @ instruction: 0xf9e6f7ed │ │ │ │ │ bicsvc pc, r6, pc, asr #8 │ │ │ │ │ - blx d71cc4 │ │ │ │ │ + blx d71cbc │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ stccs 0, cr13, [r0, #-480] @ 0xfffffe20 │ │ │ │ │ adchi pc, r6, r0 │ │ │ │ │ @ instruction: 0xf1006a6b │ │ │ │ │ sbcvs r0, r3, r0, lsl sl │ │ │ │ │ ldmvc r0!, {r2, r8, sl, ip, sp, lr, pc} │ │ │ │ │ addvs r2, r3, r1, lsl #6 │ │ │ │ │ @ instruction: 0xf7d14650 │ │ │ │ │ - @ instruction: 0x4640eb56 │ │ │ │ │ - ldcl 7, cr15, [ip, #-836] @ 0xfffffcbc │ │ │ │ │ - blcs 95ee8 │ │ │ │ │ + @ instruction: 0x4640eb5a │ │ │ │ │ + stcl 7, cr15, [r0, #-836]! @ 0xfffffcbc │ │ │ │ │ + blcs 95ee0 │ │ │ │ │ sbcshi pc, lr, r0 │ │ │ │ │ eorsle r2, r4, r3, lsl #22 │ │ │ │ │ eorsle r2, r2, r2, lsl #22 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ stmiahi fp!, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ │ eorsle r2, r9, r1, lsl #22 │ │ │ │ │ subsle r2, ip, r3, lsl #22 │ │ │ │ │ subsle r2, sl, r2, lsl #22 │ │ │ │ │ @ instruction: 0xf04f896b │ │ │ │ │ - blcs 82d60 │ │ │ │ │ - blcs 127ef0 │ │ │ │ │ + blcs 82d58 │ │ │ │ │ + blcs 127ee8 │ │ │ │ │ rschi pc, r7, r0 │ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ │ - blls 114104 │ │ │ │ │ + blls 1140fc │ │ │ │ │ @ instruction: 0xf0003301 │ │ │ │ │ stmdbls r3, {r0, r3, r8, pc} │ │ │ │ │ @ instruction: 0xf7d24640 │ │ │ │ │ - @ instruction: 0xf1bbe812 │ │ │ │ │ + @ instruction: 0xf1bbe816 │ │ │ │ │ strdle r3, [r3], -pc @ │ │ │ │ │ @ instruction: 0x46404659 │ │ │ │ │ - stmda sl, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmda lr, {r1, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xb1216a29 │ │ │ │ │ @ instruction: 0xf7d24640 │ │ │ │ │ - stmdacs r0, {r1, r2, r4, r5, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r4, r5, fp, sp, lr, pc} │ │ │ │ │ stmdahi fp!, {r0, r4, r5, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf100079b │ │ │ │ │ stmibvs fp!, {r3, r4, r5, r6, r7, pc}^ │ │ │ │ │ cmnle sp, r0, lsl #22 │ │ │ │ │ stmdbvs fp!, {r3, r5, r6, sp, lr, pc} │ │ │ │ │ sbcle r2, r9, r0, lsl #22 │ │ │ │ │ movwls r3, #15105 @ 0x3b01 │ │ │ │ │ andcs r9, r0, #49152 @ 0xc000 │ │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ │ - stmiahi fp!, {r2, r3, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmiahi fp!, {r4, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ bicle r2, r5, r1, lsl #22 │ │ │ │ │ @ instruction: 0xb014f8d5 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ stmdbhi sl!, {r2, r6, r7, ip, lr, pc} │ │ │ │ │ ldrmi r9, [r0], -r4, lsl #4 │ │ │ │ │ ldc2l 7, cr15, [r6, #1020]! @ 0x3fc │ │ │ │ │ strmi r9, [r3], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ @ instruction: 0xf01280e2 │ │ │ │ │ vmax.f32 d16, d0, d8 │ │ │ │ │ svclt 0x000812ff │ │ │ │ │ andls r2, r0, #0, 4 │ │ │ │ │ ldrbmi r2, [sl], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r5, r9, fp, sp, lr, pc} │ │ │ │ │ strtmi sp, [r0], -ip, lsr #1 │ │ │ │ │ @ instruction: 0xff1ef7ff │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ stmdbvs fp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc}^ │ │ │ │ │ adcle r2, r1, r0, lsl #22 │ │ │ │ │ - blcc 30228 │ │ │ │ │ + blcc 30220 │ │ │ │ │ ldrbmi r2, [r9], -r1, lsl #4 │ │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ │ - stmdbhi fp!, {r1, r3, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbhi fp!, {r1, r2, r3, r4, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ orrsle r2, ip, r1, lsl #22 │ │ │ │ │ smlatbls r4, r9, r9, r6 │ │ │ │ │ addsle r2, lr, r0, lsl #18 │ │ │ │ │ andls r8, r5, #2785280 @ 0x2a8000 │ │ │ │ │ @ instruction: 0xf7ff4610 │ │ │ │ │ strmi pc, [r3], -r5, asr #27 │ │ │ │ │ andne lr, r4, #3620864 @ 0x374000 │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ @ instruction: 0xf01280b3 │ │ │ │ │ vmax.f32 d16, d0, d8 │ │ │ │ │ svclt 0x000812ff │ │ │ │ │ andls r2, r0, #0, 4 │ │ │ │ │ strmi r4, [sl], -r0, asr #12 │ │ │ │ │ @ instruction: 0xf7d12102 │ │ │ │ │ - stmdacs r0, {r1, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r5, r6, r7, r8, fp, sp, lr, pc} │ │ │ │ │ strb sp, [ip, r5, lsl #1] │ │ │ │ │ - beq 47026c │ │ │ │ │ + beq 470264 │ │ │ │ │ @ instruction: 0xf5042301 │ │ │ │ │ @ instruction: 0x608378b0 │ │ │ │ │ @ instruction: 0xf7d14650 │ │ │ │ │ - @ instruction: 0x4640eab2 │ │ │ │ │ - ldc 7, cr15, [r8], #836 @ 0x344 │ │ │ │ │ + @ instruction: 0x4640eab6 │ │ │ │ │ + ldc 7, cr15, [ip], #836 @ 0x344 │ │ │ │ │ @ instruction: 0xf8594b4e │ │ │ │ │ ldmdavs fp, {r0, r1, ip, sp} │ │ │ │ │ strbmi r9, [r2], -r1, lsl #6 │ │ │ │ │ @ instruction: 0x46314653 │ │ │ │ │ strls r4, [r0, -r0, lsr #12] │ │ │ │ │ - stcl 7, cr15, [r8, #-836]! @ 0xfffffcbc │ │ │ │ │ + stcl 7, cr15, [ip, #-836]! @ 0xfffffcbc │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdavs r3!, {r0, r1, r2, r3, r5, r6, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xddae2b00 │ │ │ │ │ - blcs 4e034 │ │ │ │ │ + blcs 4e02c │ │ │ │ │ cdpmi 1, 4, cr13, cr5, cr15, {5} │ │ │ │ │ streq pc, [r1, -pc, asr #32] │ │ │ │ │ ldcne 4, cr4, [r5, #-504]! @ 0xfffffe08 │ │ │ │ │ @ instruction: 0xf7d1e001 │ │ │ │ │ - ldmdbvc r3!, {r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ │ + ldmdbvc r3!, {r2, r3, r4, r5, r8, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d5 │ │ │ │ │ svcvc 0x0042e8c5 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 57c44 │ │ │ │ │ + blcs 57c3c │ │ │ │ │ ldmdavs r0!, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0x4621b110 │ │ │ │ │ @ instruction: 0xf9faf7f9 │ │ │ │ │ ldrbtmi r4, [fp], #-2871 @ 0xfffff4c9 │ │ │ │ │ vsubl.u q1, d15, d0 │ │ │ │ │ tstvc sl, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xb010f8d5 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ svcge 0x0020f43f │ │ │ │ │ andls r8, r3, #11141120 @ 0xaa0000 │ │ │ │ │ @ instruction: 0xf7ff4610 │ │ │ │ │ - bls 133480 │ │ │ │ │ - bcs 45724 │ │ │ │ │ + bls 133478 │ │ │ │ │ + bcs 4571c │ │ │ │ │ @ instruction: 0xf012d044 │ │ │ │ │ vmax.f32 d16, d0, d8 │ │ │ │ │ svclt 0x000812ff │ │ │ │ │ andls r2, r0, #0, 4 │ │ │ │ │ ldrbmi r2, [sl], -r0, lsl #2 │ │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ │ - stmdacs r0, {r1, r7, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r7, r8, fp, sp, lr, pc} │ │ │ │ │ svcge 0x0008f43f │ │ │ │ │ stmibvs fp!, {r0, r1, r5, r6, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ - blcc 9fba4 │ │ │ │ │ + blcc 9fb9c │ │ │ │ │ andcs r9, r2, #4, 6 @ 0x10000000 │ │ │ │ │ strbmi r9, [r0], -r4, lsl #18 │ │ │ │ │ - b fe971e94 │ │ │ │ │ + b fea71e8c │ │ │ │ │ mrrcne 11, 0, r9, sl, cr3 │ │ │ │ │ ldrmi sp, [r9], -r3 │ │ │ │ │ @ instruction: 0xf7d14640 │ │ │ │ │ - @ instruction: 0xf1bbef24 │ │ │ │ │ + @ instruction: 0xf1bbef28 │ │ │ │ │ strdle r3, [r7], -pc @ │ │ │ │ │ @ instruction: 0x46404659 │ │ │ │ │ - svc 0x001cf7d1 │ │ │ │ │ + svc 0x0020f7d1 │ │ │ │ │ ldrmi r9, [fp, #2820] @ 0xb04 │ │ │ │ │ svcge 0x000ef43f │ │ │ │ │ strbmi r9, [r0], -r4, lsl #18 │ │ │ │ │ - svc 0x0014f7d1 │ │ │ │ │ + svc 0x0018f7d1 │ │ │ │ │ @ instruction: 0xf7d1e708 │ │ │ │ │ - strdvs lr, [r5], -r2 │ │ │ │ │ + strdvs lr, [r5], -r6 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ @ instruction: 0xe73dfe5d │ │ │ │ │ svccc 0x00fff1bb │ │ │ │ │ mrcge 4, 7, APSR_nzcv, cr14, cr15, {1} │ │ │ │ │ movwcs lr, #5880 @ 0x16f8 │ │ │ │ │ ldrbmi r2, [r0], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7d16063 │ │ │ │ │ - str lr, [r0, -lr, ror #22] │ │ │ │ │ + smlsdx r0, r2, fp, lr │ │ │ │ │ rscsne pc, pc, #64, 4 │ │ │ │ │ vaba.s8 d30, d16, d29 │ │ │ │ │ @ instruction: 0xe72012ff │ │ │ │ │ rscsne pc, pc, #64, 4 │ │ │ │ │ svclt 0x0000e74f │ │ │ │ │ - andeq r4, r2, r2, ror #24 │ │ │ │ │ + andeq r4, r2, sl, ror #24 │ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ │ - andeq r7, r2, r8, ror r8 │ │ │ │ │ - andeq r7, r2, r2, asr #16 │ │ │ │ │ + andeq r7, r2, r0, lsl #17 │ │ │ │ │ + andeq r7, r2, sl, asr #16 │ │ │ │ │ svclt 0x0000e68a │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ - bleq ff47230c │ │ │ │ │ + bleq ff472304 │ │ │ │ │ vmlsl.s32 q2, d29, d7 │ │ │ │ │ - blmi fe207414 │ │ │ │ │ + blmi fe20740c │ │ │ │ │ ldrbtmi r4, [sl], #-1542 @ 0xfffff9fa │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ strcc pc, [r4], #-2253 @ 0xfffff733 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ suble r2, fp, r0, lsl #16 │ │ │ │ │ stmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ addvs pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strbmi r4, [r0], -r9, lsl #13 │ │ │ │ │ @ instruction: 0xf7d12100 │ │ │ │ │ - @ instruction: 0xf7ede974 │ │ │ │ │ + @ instruction: 0xf7ede978 │ │ │ │ │ vst2.16 {d31-d32}, [pc :128], r3 │ │ │ │ │ @ instruction: 0xf7ed5180 │ │ │ │ │ strmi pc, [r7], -fp, ror #16 │ │ │ │ │ eorsle r2, r2, r0, lsl #16 │ │ │ │ │ - beq 47015c │ │ │ │ │ + beq 470154 │ │ │ │ │ vst3.8 {d18,d20,d22}, [pc], r0 │ │ │ │ │ and r5, sp, r0, lsl #23 │ │ │ │ │ movweq pc, #37284 @ 0x91a4 @ │ │ │ │ │ stccs 5, cr5, [r0], #-496 @ 0xfffffe10 │ │ │ │ │ - blcs 163c94 │ │ │ │ │ + blcs 163c8c │ │ │ │ │ streq pc, [r1, #-261] @ 0xfffffefb │ │ │ │ │ movwcs fp, #8084 @ 0x1f94 │ │ │ │ │ ldrmi r2, [sl], #768 @ 0x300 │ │ │ │ │ tstle r8, #717225984 @ 0x2ac00000 │ │ │ │ │ - blmi b20a0 │ │ │ │ │ + blmi b2098 │ │ │ │ │ suble r2, r0, r0, lsl #24 │ │ │ │ │ eorsle r4, r0, sp, asr r5 │ │ │ │ │ mvnle r2, ip, asr ip │ │ │ │ │ - bcs a12120 │ │ │ │ │ - bcs 8e3cbc │ │ │ │ │ + bcs a12118 │ │ │ │ │ + bcs 8e3cb4 │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ - bcs 173cc64 │ │ │ │ │ + bcs 173cc5c │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ - blcs 34c70 │ │ │ │ │ + blcs 34c68 │ │ │ │ │ ldrbpl sp, [ip, #-488]! @ 0xfffffe18 │ │ │ │ │ strmi r3, [fp, #1281]! @ 0x501 │ │ │ │ │ @ instruction: 0xb127d2e6 │ │ │ │ │ @ instruction: 0xf82cf7ed │ │ │ │ │ @ instruction: 0xf7ed4639 │ │ │ │ │ @ instruction: 0x2600f8f7 │ │ │ │ │ @ instruction: 0xf7ed4634 │ │ │ │ │ strtmi pc, [r1], -r5, lsr #16 │ │ │ │ │ @ instruction: 0xf8f0f7ed │ │ │ │ │ - blmi 1706a04 │ │ │ │ │ + blmi 17069fc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0xf8dd681a │ │ │ │ │ subsmi r3, sl, r4, lsl #8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, r8, r0, asr #32 │ │ │ │ │ vmin.s8 d4, d13, d16 │ │ │ │ │ pop {r2, r3, r8, sl, fp, lr} │ │ │ │ │ @@ -47247,15 +47245,15 @@ │ │ │ │ │ strmi pc, [r7], -fp, lsl #17 │ │ │ │ │ bicle r2, r3, r0, lsl #16 │ │ │ │ │ movwle r4, #9565 @ 0x255d │ │ │ │ │ ldrbmi lr, [sp, #-2009] @ 0xfffff827 │ │ │ │ │ @ instruction: 0xf5bad2d1 │ │ │ │ │ @ instruction: 0xf04f7f80 │ │ │ │ │ svclt 0x009c0300 │ │ │ │ │ - bvc fe07121c │ │ │ │ │ + bvc fe071214 │ │ │ │ │ ldrbpl r4, [fp, #-1604]! @ 0xfffff9bc │ │ │ │ │ ldmdavc sl!, {r1, r2, r5, r6, fp, ip, lr, pc} │ │ │ │ │ rsbsle r2, r5, r0, lsl #20 │ │ │ │ │ @ instruction: 0xf10a2100 │ │ │ │ │ @ instruction: 0x46383eff │ │ │ │ │ strmi r4, [sl], lr, lsl #12 │ │ │ │ │ streq pc, [r2, #-418]! @ 0xfffffe5e │ │ │ │ │ @@ -47269,37 +47267,37 @@ │ │ │ │ │ movweq lr, #51731 @ 0xca13 │ │ │ │ │ cdpcs 1, 0, cr13, cr2, cr4, {2} │ │ │ │ │ strcs fp, [r0, #-3860] @ 0xfffff0ec │ │ │ │ │ streq pc, [r1, #-5] │ │ │ │ │ teqle pc, r0, lsl #26 │ │ │ │ │ svclt 0x00142e01 │ │ │ │ │ @ instruction: 0xf00c2300 │ │ │ │ │ - blcs 34d3c │ │ │ │ │ + blcs 34d34 │ │ │ │ │ ldmiblt lr, {r1, r3, r4, r5, r8, ip, lr, pc}^ │ │ │ │ │ movweq pc, #37282 @ 0x91a2 @ │ │ │ │ │ - bcs 860cb0 │ │ │ │ │ + bcs 860ca8 │ │ │ │ │ + blcs 163da0 │ │ │ │ │ + bcs 86a194 │ │ │ │ │ blcs 163da8 │ │ │ │ │ - bcs 86a19c │ │ │ │ │ - blcs 163db0 │ │ │ │ │ svclt 0x008c7006 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ suble r2, r9, r0, lsl #18 │ │ │ │ │ suble r4, r2, #1015021568 @ 0x3c800000 │ │ │ │ │ @ instruction: 0xf8442b00 │ │ │ │ │ @ instruction: 0xf10a102a │ │ │ │ │ svclt 0x00140a01 │ │ │ │ │ tstcs r0, r1, lsl #12 │ │ │ │ │ strcs lr, [r2], -r3 │ │ │ │ │ svclt 0x00082900 │ │ │ │ │ @ instruction: 0xf8104601 │ │ │ │ │ - bcs 3fd84 │ │ │ │ │ + bcs 3fd7c │ │ │ │ │ @ instruction: 0xb129d1ba │ │ │ │ │ andle r4, r5, #1015021568 @ 0x3c800000 │ │ │ │ │ eorne pc, sl, r4, asr #16 │ │ │ │ │ - beq b05b8 │ │ │ │ │ + beq b05b0 │ │ │ │ │ @ instruction: 0xd32145f2 │ │ │ │ │ @ instruction: 0xf7ec2600 │ │ │ │ │ shadd8mi pc, r9, sp @ │ │ │ │ │ @ instruction: 0xf868f7ed │ │ │ │ │ @ instruction: 0xf43f4544 │ │ │ │ │ @ instruction: 0xe76eaf75 │ │ │ │ │ strb r2, [r3, r1, lsl #12]! │ │ │ │ │ @@ -47313,102 +47311,102 @@ │ │ │ │ │ @ instruction: 0x4604fff1 │ │ │ │ │ orrle r2, sl, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf47f2f00 │ │ │ │ │ @ instruction: 0xe754af51 │ │ │ │ │ strbmi r6, [sl], -r0, lsr #16 │ │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ │ @ instruction: 0x4606fd7f │ │ │ │ │ - blcs 6e144 │ │ │ │ │ + blcs 6e13c │ │ │ │ │ @ instruction: 0x4601bf14 │ │ │ │ │ strb r2, [r4, r0, lsl #2] │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ strb r4, [r0, r1, lsl #12] │ │ │ │ │ - bl fe972140 │ │ │ │ │ - andeq r4, r2, r2, ror r9 │ │ │ │ │ + bl fea72138 │ │ │ │ │ + andeq r4, r2, sl, ror r9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r4, asr #17 │ │ │ │ │ + andeq r4, r2, ip, asr #17 │ │ │ │ │ cmplt r0, r3, lsl #12 │ │ │ │ │ stmdacs r0, {fp, sp, lr} │ │ │ │ │ ldmdavs fp, {r0, r2, r8, sl, fp, ip, lr, pc}^ │ │ │ │ │ tstlt fp, r9, lsl #2 │ │ │ │ │ @ instruction: 0xf7d14240 │ │ │ │ │ - @ instruction: 0x4770bcf9 │ │ │ │ │ - ldcllt 7, cr15, [r6], #836 @ 0x344 │ │ │ │ │ + @ instruction: 0x4770bcfd │ │ │ │ │ + ldcllt 7, cr15, [sl], #836 @ 0x344 │ │ │ │ │ stmiavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ sbcvs fp, r1, r0, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ │ stcle 8, cr2, [r0], {-0} │ │ │ │ │ tstcs r2, r0, ror r7 │ │ │ │ │ - stcllt 7, cr15, [r6], #836 @ 0x344 │ │ │ │ │ + stcllt 7, cr15, [sl], #836 @ 0x344 │ │ │ │ │ stmdavs r0, {r4, r8, ip, sp, pc} │ │ │ │ │ stcle 8, cr2, [r0], {-0} │ │ │ │ │ tstcs r3, r0, ror r7 │ │ │ │ │ - ldcllt 7, cr15, [lr], {209} @ 0xd1 │ │ │ │ │ + stcllt 7, cr15, [r2], #836 @ 0x344 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - blmi c20484 │ │ │ │ │ + blmi c2047c │ │ │ │ │ stmdbmi pc!, {r0, r1, r8, ip, pc} @ │ │ │ │ │ stmiapl fp, {r0, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4693b390 │ │ │ │ │ @ instruction: 0xf0024605 │ │ │ │ │ @ instruction: 0xf1bbf93b │ │ │ │ │ - blge 137e88 │ │ │ │ │ + blge 137e80 │ │ │ │ │ ldrbmi r9, [fp], -r1, lsl #6 │ │ │ │ │ @ instruction: 0xf04fbfb4 │ │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ │ - blcs f366a4 │ │ │ │ │ + blcs f3669c │ │ │ │ │ teqcs ip, #168, 30 @ 0x2a0 │ │ │ │ │ strmi r4, [lr], -r0, lsl #13 │ │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ │ - bvc ffb2ebe4 │ │ │ │ │ + bvc ffb2ebdc │ │ │ │ │ ands r9, r0, r2, lsl #6 │ │ │ │ │ @ instruction: 0xf1bbbb40 │ │ │ │ │ ldcle 15, cr0, [r7, #-0] │ │ │ │ │ @ instruction: 0xf0029802 │ │ │ │ │ @ instruction: 0xf002f911 │ │ │ │ │ - bl fec72734 │ │ │ │ │ - bl 18742e4 │ │ │ │ │ + bl fec7272c │ │ │ │ │ + bl 18742dc │ │ │ │ │ ldrbmi r0, [r8, #-262] @ 0xfffffefa │ │ │ │ │ tsteq sl, r1, ror fp │ │ │ │ │ stmdbls r1, {r1, r3, r9, fp, ip, lr, pc} │ │ │ │ │ stmdavs r8!, {r1, r3, r6, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7d19704 │ │ │ │ │ - @ instruction: 0x4604ea1a │ │ │ │ │ + @ instruction: 0x4604ea1e │ │ │ │ │ mvnle r1, r1, asr #24 │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 342e4 @ │ │ │ │ │ - bmi 40672c │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 342dc @ │ │ │ │ │ + bmi 406724 │ │ │ │ │ stmpl sl, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - bls 18e334 │ │ │ │ │ + bls 18e32c │ │ │ │ │ @ instruction: 0xf04f4051 │ │ │ │ │ tstle r2, r0, lsl #4 │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ cmplt r3, r3, lsl #22 │ │ │ │ │ ldrbeq r9, [sl], -r4, lsl #22 │ │ │ │ │ svclt 0x000c9a03 │ │ │ │ │ movwcs pc, #29635 @ 0x73c3 @ │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ andcs r6, r0, #19 │ │ │ │ │ eorvs r2, sl, r1, lsl #8 │ │ │ │ │ @ instruction: 0xf7d1e7e2 │ │ │ │ │ - svclt 0x0000eb12 │ │ │ │ │ + svclt 0x0000eb16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, ip, ror #13 │ │ │ │ │ - andeq r4, r2, r0, ror r6 │ │ │ │ │ + strdeq r4, [r2], -r4 @ │ │ │ │ │ + andeq r4, r2, r8, ror r6 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ - bcs 60560 │ │ │ │ │ + bcs 60558 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ stmib sp, {r0, r7, r9, sl, lr}^ │ │ │ │ │ svclt 0x000c1202 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ stmdacs r0, {r1, r2, r3, r6, r8, fp, lr} │ │ │ │ │ @ instruction: 0xf042bf08 │ │ │ │ │ stmdami sp, {r0, r9}^ │ │ │ │ │ @@ -47422,50 +47420,50 @@ │ │ │ │ │ svclt 0x00b4465b │ │ │ │ │ stmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdaeq r3, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x46042b3c │ │ │ │ │ teqcs ip, #168, 30 @ 0x2a0 │ │ │ │ │ cdpge 6, 0, cr4, cr4, cr13, {0} │ │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ │ - bvc ffb2ecd8 │ │ │ │ │ + bvc ffb2ecd0 │ │ │ │ │ and r9, lr, r1, lsl #6 │ │ │ │ │ svceq 0x0000f1bb │ │ │ │ │ stmdals r1, {r0, r2, r3, r4, r6, r8, sl, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf898f002 │ │ │ │ │ @ instruction: 0xf8a4f002 │ │ │ │ │ - bl 187afb4 │ │ │ │ │ + bl 187afac │ │ │ │ │ ldrbmi r0, [r8, #-261] @ 0xfffffefb │ │ │ │ │ tsteq sl, r1, ror fp │ │ │ │ │ @ instruction: 0x4642da51 │ │ │ │ │ @ instruction: 0xf04f4631 │ │ │ │ │ @ instruction: 0x970430ff │ │ │ │ │ - stmib r0!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stmib r4!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ subsle r1, r7, r3, asr #24 │ │ │ │ │ rscle r2, r5, r0, lsl #16 │ │ │ │ │ ldrdcs pc, [r0], -r9 │ │ │ │ │ stmdblt r2!, {r2, r3, r6, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf85ce7e0 │ │ │ │ │ - bcs 3fff4 │ │ │ │ │ + bcs 3ffec │ │ │ │ │ ldmdavs r3, {r2, r3, r4, r6, r7, ip, lr, pc} │ │ │ │ │ mvnsle r4, r3, lsl #5 │ │ │ │ │ - bl feb5a7f8 │ │ │ │ │ + bl feb5a7f0 │ │ │ │ │ svcls 0x00020309 │ │ │ │ │ mulvs fp, fp, r0 │ │ │ │ │ addvs r9, sl, r4, lsl #22 │ │ │ │ │ svclt 0x00140659 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ movwcs pc, #29635 @ 0x73c3 @ │ │ │ │ │ - blls 10c5f8 │ │ │ │ │ + blls 10c5f0 │ │ │ │ │ eorsle r2, sl, r1, lsl #22 │ │ │ │ │ @ instruction: 0xf04f2401 │ │ │ │ │ @ instruction: 0x469835ff │ │ │ │ │ ldrtmi r2, [r1], -r3, lsl #4 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7d19504 │ │ │ │ │ - mvnlt lr, r4, ror r9 │ │ │ │ │ + mvnlt lr, r8, ror r9 │ │ │ │ │ ldrdcc pc, [r0], -r9 │ │ │ │ │ @ instruction: 0x464ab1d3 │ │ │ │ │ @ instruction: 0xf852e002 │ │ │ │ │ @ instruction: 0xb1ab3f04 │ │ │ │ │ addmi r6, r1, #1638400 @ 0x190000 │ │ │ │ │ ldrshvs sp, [fp, #-25]! @ 0xffffffe7 │ │ │ │ │ andeq lr, r9, #165888 @ 0x28800 │ │ │ │ │ @@ -47473,232 +47471,232 @@ │ │ │ │ │ smlalsvs r1, sl, r2, r0 │ │ │ │ │ ldrbeq r3, [sl], -ip, lsl #14 │ │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ │ vrsra.u64 , , #61 │ │ │ │ │ strbmi r2, [r4, #-775] @ 0xfffffcf9 │ │ │ │ │ bicsle r6, fp, fp, ror r0 │ │ │ │ │ strcs lr, [r0], #-0 │ │ │ │ │ - blmi 2c6c98 │ │ │ │ │ + blmi 2c6c90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18e4d8 │ │ │ │ │ + blls 18e4d0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 56) │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 34484 @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 3447c @ │ │ │ │ │ stcls 7, cr14, [r3], {238} @ 0xee │ │ │ │ │ @ instruction: 0xf7d1e7ec │ │ │ │ │ - svclt 0x0000ea5c │ │ │ │ │ + svclt 0x0000ea60 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ + andeq r4, r2, r0, lsl #12 │ │ │ │ │ strdeq r4, [r2], -r8 │ │ │ │ │ - strdeq r4, [r2], -r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8b6a4 │ │ │ │ │ + bl feb8b69c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r9], {232} @ 0xe8 │ │ │ │ │ - blmi 6a06bc │ │ │ │ │ + blmi 6a06b4 │ │ │ │ │ stmiapl r3!, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldmdahi r3, {r1, r3, r4, r8, ip, sp, pc} │ │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ │ @ instruction: 0xf7ff8013 │ │ │ │ │ strmi pc, [r4], -fp, lsl #24 │ │ │ │ │ @ instruction: 0xf04fb1d8 │ │ │ │ │ @ instruction: 0x466932ff │ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ │ mrc2 7, 5, pc, cr12, cr15, {7} │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ │ stcls 5, cr3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ │ - blx feb724ea │ │ │ │ │ - blmi 286d18 │ │ │ │ │ + blx feb724e2 │ │ │ │ │ + blmi 286d10 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 8e560 │ │ │ │ │ + blls 8e558 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ │ @ instruction: 0xf04fbd30 │ │ │ │ │ @ instruction: 0xe7ef35ff │ │ │ │ │ - b 6f2454 │ │ │ │ │ - andeq r4, r2, r8, lsr #9 │ │ │ │ │ + b 7f244c │ │ │ │ │ + @ instruction: 0x000244b0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r8, ror #8 │ │ │ │ │ + andeq r4, r2, r0, ror r4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8b724 │ │ │ │ │ + bl feb8b71c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6784cc │ │ │ │ │ - blmi 6a073c │ │ │ │ │ + bmi 6784c4 │ │ │ │ │ + blmi 6a0734 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdahi fp, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ │ movweq pc, #4131 @ 0x1023 @ │ │ │ │ │ @ instruction: 0xf7ff800b │ │ │ │ │ strmi pc, [r4], -r1, asr #26 │ │ │ │ │ @ instruction: 0xf04fb1d8 │ │ │ │ │ @ instruction: 0x466932ff │ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ │ mrc2 7, 3, pc, cr12, cr15, {7} │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf04fbf14 │ │ │ │ │ stcls 5, cr3, [r0, #-1020] @ 0xfffffc04 │ │ │ │ │ - blx 1b7256a │ │ │ │ │ - blmi 286d98 │ │ │ │ │ + blx 1b72562 │ │ │ │ │ + blmi 286d90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 8e5e0 │ │ │ │ │ + blls 8e5d8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ andlt r4, r3, r8, lsr #12 │ │ │ │ │ @ instruction: 0xf04fbd30 │ │ │ │ │ @ instruction: 0xe7ef35ff │ │ │ │ │ - ldmib sl, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r4, r2, r8, lsr #8 │ │ │ │ │ + ldmib lr, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r2, r0, lsr r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r8, ror #7 │ │ │ │ │ + strdeq r4, [r2], -r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8b7a4 │ │ │ │ │ + bl feb8b79c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ ldc2 7, cr15, [r2, #944] @ 0x3b0 │ │ │ │ │ @ instruction: 0xf7ec2110 │ │ │ │ │ msrlt SPSR_f, r1, ror #27 │ │ │ │ │ tstcs r0, sl, lsr #12 │ │ │ │ │ @ instruction: 0xf7d14604 │ │ │ │ │ - stmdacs r0, {r5, r7, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r5, r7, fp, sp, lr, pc} │ │ │ │ │ strtmi sp, [r0], -r1, lsl #22 │ │ │ │ │ @ instruction: 0xf7ecbd38 │ │ │ │ │ strtmi pc, [r1], -r3, lsl #27 │ │ │ │ │ cdp2 7, 4, cr15, cr14, cr12, {7} │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d04604 │ │ │ │ │ - @ instruction: 0xf7ecee28 │ │ │ │ │ + @ instruction: 0xf7ecee2c │ │ │ │ │ strtmi pc, [r1], -pc, ror #26 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ cdplt 7, 3, cr15, cr8, cr12, {7} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r4, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8b814 │ │ │ │ │ + bl feb8b80c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ strtmi r4, [r8], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7d13c01 │ │ │ │ │ - stmdacs r0, {r3, r6, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r6, r8, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0x2c00db03 │ │ │ │ │ strdcs sp, [r1], -r7 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb8b844 │ │ │ │ │ + bl feb8b83c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 47860c │ │ │ │ │ - blmi 4a085c │ │ │ │ │ + bmi 478604 │ │ │ │ │ + blmi 4a0854 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4669b198 │ │ │ │ │ movwls r2, #768 @ 0x300 │ │ │ │ │ - mrc 7, 1, APSR_nzcv, cr12, cr0, {6} │ │ │ │ │ + mcr 7, 2, pc, cr0, cr0, {6} @ │ │ │ │ │ stmdals r0, {r3, r5, r6, r8, fp, ip, sp, pc} │ │ │ │ │ - blmi 286e98 │ │ │ │ │ + blmi 286e90 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 8e6e0 │ │ │ │ │ + blls 8e6d8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ │ @ instruction: 0xf04ffb04 │ │ │ │ │ @ instruction: 0xe7ef30ff │ │ │ │ │ - ldmdb sl, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq r4, r2, r8, lsl #6 │ │ │ │ │ + ldmdb lr, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r4, r2, r0, lsl r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r8, ror #5 │ │ │ │ │ + strdeq r4, [r2], -r0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8b8a4 │ │ │ │ │ + bl feb8b89c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d7860c │ │ │ │ │ - blmi da08c8 │ │ │ │ │ + bmi d78604 │ │ │ │ │ + blmi da08c0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ subsle r2, r9, r0, lsl #16 │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ strbtmi r2, [lr], -r0 │ │ │ │ │ stmib sp, {ip, pc}^ │ │ │ │ │ andls r0, r3, r1 │ │ │ │ │ - stmda lr!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmda r2!, {r0, r4, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldcle 12, cr2, [r8, #-0] │ │ │ │ │ bicspl pc, r3, #68, 12 @ 0x4400000 │ │ │ │ │ msreq SPSR_x, #268435468 @ 0x1000000c │ │ │ │ │ andcc pc, r4, #134144 @ 0x20c00 │ │ │ │ │ - bl ff0fa674 │ │ │ │ │ + bl ff0fa66c │ │ │ │ │ vst2.32 {d17-d20}, [pc :128], r2 │ │ │ │ │ ldmdane r8, {r1, r3, r4, r5, r6, r9, ip, sp, lr} │ │ │ │ │ - bl 10986f4 │ │ │ │ │ + bl 10986ec │ │ │ │ │ smlattls r1, r3, r1, r7 │ │ │ │ │ ldrmi pc, [r3], #-2818 @ 0xfffff4fe │ │ │ │ │ vqdmulh.s d25, d4, d2 │ │ │ │ │ vmlal.s q9, d0, d0[0] │ │ │ │ │ - blx b4f46 │ │ │ │ │ + blx b4f3e │ │ │ │ │ movwls r3, #8964 @ 0x2304 │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ - b 1e72658 │ │ │ │ │ + b 1f72650 │ │ │ │ │ @ instruction: 0xf7d1b360 │ │ │ │ │ - stmdavs r3, {r1, r2, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r3, {r1, r3, r5, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svclt 0x00182b0b │ │ │ │ │ svclt 0x000c2b04 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ svclt 0x00082b6e │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ - bmi 582738 │ │ │ │ │ + bmi 582730 │ │ │ │ │ ldrbtmi r4, [sl], #-2835 @ 0xfffff4ed │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, r9, lsl r1 │ │ │ │ │ svclt 0x0008bd70 │ │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ │ vst4. {d29-d32}, [pc :64], ip │ │ │ │ │ vorr.i32 d20, #3072 @ 0x00000c00 │ │ │ │ │ stmiane r0, {r1, r3, r4, r6, r7, r8, r9, ip}^ │ │ │ │ │ @ instruction: 0xf1419000 │ │ │ │ │ strtmi r0, [r8], -r0, lsl #2 │ │ │ │ │ ldrtmi r9, [r1], -r1, lsl #2 │ │ │ │ │ - b 13726b0 │ │ │ │ │ + b 14726a8 │ │ │ │ │ bicsle r2, r2, r0, lsl #16 │ │ │ │ │ ldrb r2, [lr, r1] │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7d1e7db │ │ │ │ │ - svclt 0x0000e8e4 │ │ │ │ │ - andeq r4, r2, r8, lsr #5 │ │ │ │ │ + svclt 0x0000e8e8 │ │ │ │ │ + @ instruction: 0x000242b0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r2, lsr #4 │ │ │ │ │ + andeq r4, r2, sl, lsr #4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8b994 │ │ │ │ │ + bl feb8b98c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 10f86fc │ │ │ │ │ + bmi 10f86f4 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ - blmi 10be7a4 │ │ │ │ │ + blmi 10be79c │ │ │ │ │ ldrbtmi fp, [sl], #-133 @ 0xffffff7b │ │ │ │ │ svclt 0x000c4e41 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ ldmpl r3, {r1, r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, ip, lsl #2 │ │ │ │ │ - blmi ec70b4 │ │ │ │ │ + blmi ec70ac │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 10e834 │ │ │ │ │ + blls 10e82c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle r6, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ │ addcs r4, r0, #12, 12 @ 0xc00000 │ │ │ │ │ strmi r4, [r7], -r9, lsr #12 │ │ │ │ │ stc2 7, cr15, [r8], #-940 @ 0xfffffc54 │ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ │ @@ -47707,87 +47705,87 @@ │ │ │ │ │ stmdacs r1, {r0, r4, ip, lr, pc} │ │ │ │ │ movwcs sp, #8675 @ 0x21e3 │ │ │ │ │ eorshi r4, fp, r0, lsr #12 │ │ │ │ │ ldc2 7, cr15, [r8], #972 @ 0x3cc │ │ │ │ │ stmdavs r5!, {r8, fp, ip, sp, pc}^ │ │ │ │ │ rsbsvs r4, sp, r0, lsr #12 │ │ │ │ │ @ instruction: 0xf85cf7f4 │ │ │ │ │ - blt 170601c │ │ │ │ │ + blt 1706014 │ │ │ │ │ rsbshi r2, fp, r0, lsl r0 │ │ │ │ │ movwcs lr, #6100 @ 0x17d4 │ │ │ │ │ rsbcs r8, ip, #59 @ 0x3b │ │ │ │ │ tsteq r8, r4, lsl #2 @ │ │ │ │ │ - bllt 130e9b0 │ │ │ │ │ + bllt 130e9a8 │ │ │ │ │ @ instruction: 0xf7eb1cb8 │ │ │ │ │ stmdacs fp!, {r0, r1, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ rsbcs sp, lr, r7, asr #17 │ │ │ │ │ stmdage r1, {r1, r2, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ec9501 │ │ │ │ │ stmdage r2, {r0, r1, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ec9502 │ │ │ │ │ movwcs pc, #43407 @ 0xa98f @ │ │ │ │ │ eorshi r4, fp, r0, lsr #12 │ │ │ │ │ ldc2 7, cr15, [r2], {243} @ 0xf3 │ │ │ │ │ - blmi 6e0fb0 │ │ │ │ │ + blmi 6e0fa8 │ │ │ │ │ streq pc, [r8, #-263] @ 0xfffffef9 │ │ │ │ │ - blgt 40ac24 │ │ │ │ │ + blgt 40ac1c │ │ │ │ │ andeq lr, pc, r5, lsl #17 │ │ │ │ │ @ instruction: 0xf7f44620 │ │ │ │ │ - blt 1072928 │ │ │ │ │ + blt 1072920 │ │ │ │ │ rsbshi r1, r8, r5, lsr #26 │ │ │ │ │ @ instruction: 0xf0084628 │ │ │ │ │ orrslt pc, r0, pc, asr pc @ │ │ │ │ │ @ instruction: 0x61bb6863 │ │ │ │ │ @ instruction: 0xe7a3201c │ │ │ │ │ ldrshtvc r1, [sp], r8 │ │ │ │ │ - blx fea7282e │ │ │ │ │ + blx fea72826 │ │ │ │ │ ldmible r4, {r1, r3, r5, r6, fp, sp}^ │ │ │ │ │ andscs lr, r0, #40632320 @ 0x26c0000 │ │ │ │ │ tsteq r8, r4, lsl #2 @ │ │ │ │ │ andeq pc, r8, r7, lsl #2 │ │ │ │ │ stc2 7, cr15, [lr], #-940 @ 0xfffffc54 │ │ │ │ │ strtmi lr, [r8], -r2, ror #15 │ │ │ │ │ @ instruction: 0xff5af008 │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d1e7e8 │ │ │ │ │ - svclt 0x0000e850 │ │ │ │ │ - @ instruction: 0x000241b2 │ │ │ │ │ + svclt 0x0000e854 │ │ │ │ │ + @ instruction: 0x000241ba │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, r8, lsr #3 │ │ │ │ │ - muleq r2, r4, r1 │ │ │ │ │ + @ instruction: 0x000241b0 │ │ │ │ │ + muleq r2, ip, r1 │ │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8bac4 │ │ │ │ │ + bl feb8babc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 113866c │ │ │ │ │ + bmi 1138664 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ - blmi 10fe8d4 │ │ │ │ │ + blmi 10fe8cc │ │ │ │ │ ldrbtmi fp, [sl], #-161 @ 0xffffff5f │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ ldmpl r3, {r8, r9, sl, sp}^ │ │ │ │ │ tstls pc, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - bmi fe8d18 │ │ │ │ │ + bmi fe8d10 │ │ │ │ │ ldrbtmi r4, [sl], #-2876 @ 0xfffff4c4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r1, fp, ror #2 │ │ │ │ │ @ instruction: 0x460cbdf0 │ │ │ │ │ @ instruction: 0xf7f34605 │ │ │ │ │ stmdahi r6!, {r0, r3, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ suble r2, r0, r2, lsl #28 │ │ │ │ │ andsle r2, r4, sl, lsl #28 │ │ │ │ │ mvnle r2, r1, lsl #28 │ │ │ │ │ strtmi r2, [r8], -r3, lsl #2 │ │ │ │ │ @ instruction: 0xff9af7f3 │ │ │ │ │ - blcs 52bb0 │ │ │ │ │ + blcs 52ba8 │ │ │ │ │ rsbcs sp, ip, #70 @ 0x46 │ │ │ │ │ stmdage r4, {r0, r5, r7, sl, fp, ip} │ │ │ │ │ - blx 14728de │ │ │ │ │ + blx 14728d6 │ │ │ │ │ ldmle sl, {r0, r1, r3, r5, r6, fp, sp}^ │ │ │ │ │ strtmi sl, [r8], -r3, lsl #18 │ │ │ │ │ @ instruction: 0xff32f7f3 │ │ │ │ │ stmdage r1, {r0, r2, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ec9701 │ │ │ │ │ stmdage r2, {r0, r2, r3, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7ec9702 │ │ │ │ │ @@ -47795,20 +47793,20 @@ │ │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ │ stmdahi r1!, {r0, r1, r2, r3, r4, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ addlt fp, r9, #299008 @ 0x49000 │ │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ │ andscs pc, r0, #724 @ 0x2d4 │ │ │ │ │ andeq lr, r2, sp, lsl #22 │ │ │ │ │ tsteq r8, r4, lsl #2 @ │ │ │ │ │ - blx ff07291e │ │ │ │ │ + blx ff072916 │ │ │ │ │ vadd.i8 d22, d28, d18 │ │ │ │ │ @ instruction: 0x970303ff │ │ │ │ │ vqadd.s8 d20, d8, d3 │ │ │ │ │ addsmi r0, r3, #-536870897 @ 0xe000000f │ │ │ │ │ - bvc 928a1c │ │ │ │ │ + bvc 928a14 │ │ │ │ │ @ instruction: 0xd01e2bff │ │ │ │ │ strtmi sl, [r8], -r3, lsl #18 │ │ │ │ │ mrc2 7, 6, pc, cr14, cr3, {7} │ │ │ │ │ strtmi lr, [r8], -fp, lsr #15 │ │ │ │ │ @ instruction: 0xf7f32101 │ │ │ │ │ stmdavs r3!, {r0, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ strtmi sl, [r8], -r3, lsl #18 │ │ │ │ │ @@ -47817,29 +47815,29 @@ │ │ │ │ │ addlt fp, r9, #299008 @ 0x49000 │ │ │ │ │ @ instruction: 0xf7f34628 │ │ │ │ │ ldr pc, [sl, sp, lsl #31] │ │ │ │ │ stclne 2, cr2, [r1], #428 @ 0x1ac │ │ │ │ │ @ instruction: 0xf7eba804 │ │ │ │ │ stmdacs sl!, {r0, r3, r8, r9, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x9603d893 │ │ │ │ │ - bvc 192e8a0 │ │ │ │ │ + bvc 192e898 │ │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ │ bicsle r2, fp, r2, lsl #22 │ │ │ │ │ movwls r6, #14755 @ 0x39a3 │ │ │ │ │ @ instruction: 0xf7d0e7d8 │ │ │ │ │ - svclt 0x0000efb6 │ │ │ │ │ - andeq r4, r2, r2, lsl #1 │ │ │ │ │ + svclt 0x0000efba │ │ │ │ │ + andeq r4, r2, sl, lsl #1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r4, r2, sl, rrx │ │ │ │ │ + andeq r4, r2, r2, ror r0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8bbf0 │ │ │ │ │ + bl feb8bbe8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcs r0, [r1, -r8] │ │ │ │ │ @ instruction: 0xf7d0200d │ │ │ │ │ - andcs lr, r1, lr, asr fp │ │ │ │ │ + andcs lr, r1, r2, ror #22 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xf020b158 │ │ │ │ │ @ instruction: 0x460b02ff │ │ │ │ │ svcvc 0x0000f5b2 │ │ │ │ │ @ instruction: 0xf5b2d038 │ │ │ │ │ andle r7, r4, r0, asr #30 │ │ │ │ │ @@ -47847,28 +47845,28 @@ │ │ │ │ │ andcs sp, r0, r9, lsr #32 │ │ │ │ │ stmdbcs r3, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ tstcs r3, r8, lsl pc │ │ │ │ │ sbclt sp, r0, #68 @ 0x44 │ │ │ │ │ eorle r2, r7, r2, lsl #16 │ │ │ │ │ eorle r2, pc, r3, lsl #16 │ │ │ │ │ mvnsle r2, r1, lsl #16 │ │ │ │ │ - blcs bd258 │ │ │ │ │ + blcs bd250 │ │ │ │ │ andcs fp, r2, r4, lsl pc │ │ │ │ │ ldrlt r2, [r0, #-10] │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - ldcl 7, cr15, [r0, #-832] @ 0xfffffcc0 │ │ │ │ │ + ldcl 7, cr15, [r4, #-832] @ 0xfffffcc0 │ │ │ │ │ svclt 0x00b81e04 │ │ │ │ │ - blle 27ca60 │ │ │ │ │ + blle 27ca58 │ │ │ │ │ @ instruction: 0xf7d02103 │ │ │ │ │ - tstcs r4, r8, asr sl │ │ │ │ │ + tstcs r4, ip, asr sl │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7d04620 │ │ │ │ │ - @ instruction: 0x1c60ea52 │ │ │ │ │ + @ instruction: 0x1c60ea56 │ │ │ │ │ stmdbcs r3, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ sbclt sp, r1, #26 │ │ │ │ │ svclt 0x00082902 │ │ │ │ │ tstle r0, r1, lsl #2 │ │ │ │ │ bfi r2, r1, #4, #23 │ │ │ │ │ svclt 0x00182903 │ │ │ │ │ bicle r2, lr, r2, lsl #2 │ │ │ │ │ @@ -47889,222 +47887,222 @@ │ │ │ │ │ tstcs r1, sl, lsr r2 │ │ │ │ │ ldr r2, [sl, sl]! │ │ │ │ │ andcs r4, r2, sl, lsl r6 │ │ │ │ │ @ instruction: 0x461ae7b7 │ │ │ │ │ ldrmi r2, [r9], -r2 │ │ │ │ │ svclt 0x0000e7b3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8bce8 │ │ │ │ │ + bl feb8bce0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi b38a70 │ │ │ │ │ - blmi b60d08 │ │ │ │ │ + bmi b38a68 │ │ │ │ │ + blmi b60d00 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ andle r0, fp, r0, lsl #6 │ │ │ │ │ rscseq pc, pc, r0, lsr #32 │ │ │ │ │ @ instruction: 0xf5b0460c │ │ │ │ │ eorsle r7, lr, r0, lsl #30 │ │ │ │ │ svcvc 0x0040f5b0 │ │ │ │ │ @ instruction: 0xf5b0d03d │ │ │ │ │ andle r7, ip, r0, lsl #31 │ │ │ │ │ - bmi 87cb24 │ │ │ │ │ + bmi 87cb1c │ │ │ │ │ ldrbtmi r4, [sl], #-2847 @ 0xfffff4e1 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r5, r1, lsr r1 │ │ │ │ │ tstcs r1, r0, lsr sp │ │ │ │ │ strbtmi r2, [fp], -r0, lsl #4 │ │ │ │ │ andls r2, r0, #1 │ │ │ │ │ @ instruction: 0xf7d09201 │ │ │ │ │ - andcc lr, r1, r4, lsl fp │ │ │ │ │ + andcc lr, r1, r8, lsl fp │ │ │ │ │ stcls 0, cr13, [r0, #-928] @ 0xfffffc60 │ │ │ │ │ strtmi r2, [r8], -r3, lsl #2 │ │ │ │ │ - ldmib lr, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmib r2!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ vst4.8 {d18,d20,d22,d24}, [r0], r4 │ │ │ │ │ strtmi r6, [r8], -r0, lsl #4 │ │ │ │ │ - ldmib r8, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldmib ip, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ tstcs r3, r1, lsl #26 │ │ │ │ │ @ instruction: 0xf7d04628 │ │ │ │ │ - ldrdcs lr, [r4, -r4] │ │ │ │ │ + ldrdcs lr, [r4, -r8] │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7d04628 │ │ │ │ │ - andcs lr, r1, lr, asr #19 │ │ │ │ │ + ldrdcs lr, [r1], -r2 │ │ │ │ │ movwcs lr, #2525 @ 0x9dd │ │ │ │ │ rscvc lr, r2, #270336 @ 0x42000 │ │ │ │ │ mvnvc lr, #274432 @ 0x43000 │ │ │ │ │ strmi r4, [r3], #-1026 @ 0xfffffbfe │ │ │ │ │ movwcs lr, #2500 @ 0x9c4 │ │ │ │ │ smlabtcs r2, r7, r7, lr │ │ │ │ │ ldrdcs lr, [r3, -r2] │ │ │ │ │ @ instruction: 0xf7d0e7d0 │ │ │ │ │ - svclt 0x0000eed4 │ │ │ │ │ - andeq r3, r2, lr, asr lr │ │ │ │ │ + svclt 0x0000eed8 │ │ │ │ │ + andeq r3, r2, r6, ror #28 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r2, lsr lr │ │ │ │ │ + andeq r3, r2, sl, lsr lr │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ ldrblt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d4f8cc │ │ │ │ │ addlt r4, r7, pc, asr sl │ │ │ │ │ ldrbtmi r4, [sl], #-2911 @ 0xfffff4a1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ │ lsllt r0, r0, #6 │ │ │ │ │ - blge 35b400 │ │ │ │ │ + blge 35b3f8 │ │ │ │ │ movwls r1, #11844 @ 0x2e44 │ │ │ │ │ stmdale lr, {r1, r3, r9, fp, sp} │ │ │ │ │ @ instruction: 0xf002e8df │ │ │ │ │ ldrbpl r3, [r0, #-3886] @ 0xfffff0d2 │ │ │ │ │ @ instruction: 0x0678635e │ │ │ │ │ andseq r8, lr, r7, lsl #25 │ │ │ │ │ vldrne d9, [sl, #-8] │ │ │ │ │ ldmdavs sp, {r1, r9, ip, pc} │ │ │ │ │ @ instruction: 0xf0402d00 │ │ │ │ │ andcs r8, r0, r4, lsl #1 │ │ │ │ │ - blmi 1447544 │ │ │ │ │ + blmi 144753c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 18ec70 │ │ │ │ │ + blls 18ec68 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ mullt r7, r3, r0 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ strcs r9, [r4, #-2306] @ 0xfffff6fe │ │ │ │ │ @ instruction: 0xf44fab04 │ │ │ │ │ stmdavs r9, {r7, r9, lr} │ │ │ │ │ tstls r4, r0, lsr #12 │ │ │ │ │ strls r2, [r0, #-257] @ 0xfffffeff │ │ │ │ │ - svc 0x002af7d0 │ │ │ │ │ + svc 0x002ef7d0 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrb r0, [pc, r0, asr #18] │ │ │ │ │ tstcs r3, r2, lsl #22 │ │ │ │ │ ldcne 6, cr4, [sl, #-128] @ 0xffffff80 │ │ │ │ │ ldmdavs fp, {r1, r9, ip, pc} │ │ │ │ │ rsble r2, ip, r0, lsl #22 │ │ │ │ │ - stmdb r2!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r6!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ vld4.8 {d2,d4,d6,d8}, [r0], r4 │ │ │ │ │ strtmi r6, [r0], -r0, lsl #4 │ │ │ │ │ - ldmdb ip, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blls ecc98 │ │ │ │ │ + stmdb r0!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blls ecc90 │ │ │ │ │ andls r1, r2, #1664 @ 0x680 │ │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ │ smlabtcs r3, r7, r0, sp │ │ │ │ │ @ instruction: 0xf7d04620 │ │ │ │ │ - vorr.i16 q15, #130 @ 0x0082 │ │ │ │ │ + vorr.i16 q15, #134 @ 0x0086 │ │ │ │ │ @ instruction: 0xf08323c0 │ │ │ │ │ eorvs r0, fp, r1, lsl #6 │ │ │ │ │ ldr r2, [sp, r1]! │ │ │ │ │ strcs r9, [r4, #-2306] @ 0xfffff6fe │ │ │ │ │ andcs sl, r8, #4, 22 @ 0x1000 │ │ │ │ │ - blls eebc0 │ │ │ │ │ + blls eebb8 │ │ │ │ │ andls r1, r2, #1664 @ 0x680 │ │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ │ - blge 128f5c │ │ │ │ │ + blge 128f54 │ │ │ │ │ and r2, ip, r8, lsl #4 │ │ │ │ │ strcs r9, [r4, #-2306] @ 0xfffff6fe │ │ │ │ │ andcs sl, r7, #4, 22 @ 0x1000 │ │ │ │ │ - blls eeba4 │ │ │ │ │ + blls eeb9c │ │ │ │ │ andls r1, r2, #1664 @ 0x680 │ │ │ │ │ stccs 8, cr6, [r0, #-116] @ 0xffffff8c │ │ │ │ │ - blge 128f40 │ │ │ │ │ + blge 128f38 │ │ │ │ │ stmdbge r4, {r0, r1, r2, r9, sp} │ │ │ │ │ tstls r0, r0, lsr #12 │ │ │ │ │ strcs r2, [r0], #-257 @ 0xfffffeff │ │ │ │ │ strls r2, [r3], #-1540 @ 0xfffff9fc │ │ │ │ │ @ instruction: 0xf7d09604 │ │ │ │ │ - movtlt lr, #3066 @ 0xbfa │ │ │ │ │ + movtlt lr, #3070 @ 0xbfe │ │ │ │ │ eor r4, r8, r0, lsr #12 │ │ │ │ │ strcs r9, [r4, #-2306] @ 0xfffff6fe │ │ │ │ │ andcs sl, r1, #4, 22 @ 0x1000 │ │ │ │ │ strtmi r6, [r0], -r9, lsl #16 │ │ │ │ │ tstcs r6, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf7d09500 │ │ │ │ │ - blx fec70830 │ │ │ │ │ + blx fec70838 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ stmdbls r2, {r1, r2, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - blge 13e104 │ │ │ │ │ + blge 13e0fc │ │ │ │ │ strb r2, [pc, r5, lsl #4]! │ │ │ │ │ strcs r9, [r4, #-2306] @ 0xfffff6fe │ │ │ │ │ andcs sl, r9, #4, 22 @ 0x1000 │ │ │ │ │ stmdbge r4, {r0, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ tstls r0, r0, lsr #12 │ │ │ │ │ andcs sl, r1, #3072 @ 0xc00 │ │ │ │ │ strcs r2, [r0], #-262 @ 0xfffffefa │ │ │ │ │ strls r2, [r3], #-1540 @ 0xfffff9fc │ │ │ │ │ @ instruction: 0xf7d09604 │ │ │ │ │ - stmdacs r0, {r1, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r6, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stcls 1, cr13, [r3], {214} @ 0xd6 │ │ │ │ │ eorvs r2, ip, r1 │ │ │ │ │ @ instruction: 0xf7d0e76a │ │ │ │ │ - strdcs lr, [r4, -r6] │ │ │ │ │ + strdcs lr, [r4, -sl] │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7d04620 │ │ │ │ │ - @ instruction: 0xe7a1e8f0 │ │ │ │ │ - mcr 7, 0, pc, cr4, cr0, {6} @ │ │ │ │ │ - muleq r2, r6, sp │ │ │ │ │ + @ instruction: 0xe7a1e8f4 │ │ │ │ │ + mcr 7, 0, pc, cr8, cr0, {6} @ │ │ │ │ │ + muleq r2, lr, sp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r8, asr sp │ │ │ │ │ + andeq r3, r2, r0, ror #26 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8bf50 │ │ │ │ │ + bl feb8bf48 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8b8af8 │ │ │ │ │ - blmi 8e0fe4 │ │ │ │ │ + bmi 8b8af0 │ │ │ │ │ + blmi 8e0fdc │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ ldrbtmi r2, [sl], #-2048 @ 0xfffff800 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9321 │ │ │ │ │ mrsle r0, SP_mon │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ - blmi 7075e8 │ │ │ │ │ + blmi 7075e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 88ede8 │ │ │ │ │ + blls 88ede0 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1280300 │ │ │ │ │ ldcllt 0, cr11, [r0, #-136]! @ 0xffffff78 │ │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7f3460c │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ cdpge 1, 0, cr13, cr1, cr10, {7} │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [r4], #1020 @ 0x3fc │ │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ │ ldrtmi r4, [r1], -r2, lsl #12 │ │ │ │ │ @ instruction: 0xf7d01e68 │ │ │ │ │ - orrlt lr, r0, lr, ror #17 │ │ │ │ │ - svc 0x00d6f7d0 │ │ │ │ │ - blcs 1acedc8 │ │ │ │ │ - blcs 1d28dec │ │ │ │ │ - blcs 164a24 │ │ │ │ │ + strdlt lr, [r0, r2] │ │ │ │ │ + svc 0x00daf7d0 │ │ │ │ │ + blcs 1acedc0 │ │ │ │ │ + blcs 1d28de4 │ │ │ │ │ + blcs 164a1c │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ - blcs 2fcdcc │ │ │ │ │ + blcs 2fcdc4 │ │ │ │ │ @ instruction: 0xf040bf08 │ │ │ │ │ stmdacc r1, {r0} │ │ │ │ │ andcs lr, r1, lr, asr #15 │ │ │ │ │ @ instruction: 0xf7d0e7cc │ │ │ │ │ - svclt 0x0000edb4 │ │ │ │ │ - strdeq r3, [r2], -r6 │ │ │ │ │ + svclt 0x0000edb8 │ │ │ │ │ + strdeq r3, [r2], -lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r0, ror #23 │ │ │ │ │ + andeq r3, r2, r8, ror #23 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0050f8cc │ │ │ │ │ adclt r4, r4, pc, lsr #20 │ │ │ │ │ stmdbcs r0, {r0, r1, r2, r3, r5, r8, r9, fp, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9323681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r0, sp, lsl #2 │ │ │ │ │ - blmi a876c4 │ │ │ │ │ + blmi a876bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 90ee8c │ │ │ │ │ + blls 90ee84 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SPSR_abt │ │ │ │ │ pop {r2, r5, ip, sp, pc} │ │ │ │ │ svcge 0x000387f0 │ │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff460d │ │ │ │ │ strmi pc, [r6], -r7, lsr #25 │ │ │ │ │ @@ -48113,170 +48111,170 @@ │ │ │ │ │ @ instruction: 0xf10d3c01 │ │ │ │ │ @ instruction: 0xf04f0908 │ │ │ │ │ strbmi r0, [fp], -r4, lsl #20 │ │ │ │ │ strbmi r2, [r1], -r2, lsl #4 │ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ │ @ instruction: 0xf8cda000 │ │ │ │ │ @ instruction: 0xf7d08008 │ │ │ │ │ - @ instruction: 0x4628ee12 │ │ │ │ │ + @ instruction: 0x4628ee16 │ │ │ │ │ stc2 7, cr15, [ip, #-972]! @ 0xfffffc34 │ │ │ │ │ strtmi fp, [r8], -r8, ror #18 │ │ │ │ │ stc2l 7, cr15, [sl], #972 @ 0x3cc │ │ │ │ │ andsle r2, r3, r2, lsl #16 │ │ │ │ │ @ instruction: 0x46394632 │ │ │ │ │ @ instruction: 0xf7d04620 │ │ │ │ │ - blx fec701e4 │ │ │ │ │ + blx fec701ec │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ strbmi lr, [r1], -r6, asr #15 │ │ │ │ │ andcs r4, pc, #78643200 @ 0x4b00000 │ │ │ │ │ @ instruction: 0xf8cd4620 │ │ │ │ │ @ instruction: 0xf8cda000 │ │ │ │ │ @ instruction: 0xf7d08008 │ │ │ │ │ - @ instruction: 0xe7e6edf6 │ │ │ │ │ + @ instruction: 0xe7e6edfa │ │ │ │ │ strbmi r2, [fp], -r1, lsl #4 │ │ │ │ │ @ instruction: 0x21299202 │ │ │ │ │ strtmi r2, [r0], -r4, lsl #4 │ │ │ │ │ andscs r9, sl, #0, 4 │ │ │ │ │ - stcl 7, cr15, [sl, #832]! @ 0x340 │ │ │ │ │ + stcl 7, cr15, [lr, #832]! @ 0x340 │ │ │ │ │ @ instruction: 0xf7d0e7e0 │ │ │ │ │ - svclt 0x0000ed46 │ │ │ │ │ - andeq r3, r2, r0, asr fp │ │ │ │ │ + svclt 0x0000ed4a │ │ │ │ │ + andeq r3, r2, r8, asr fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, ip, lsr fp │ │ │ │ │ + andeq r3, r2, r4, asr #22 │ │ │ │ │ strlt fp, [r8, #-352] @ 0xfffffea0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d03801 │ │ │ │ │ - bicmi lr, r0, #3112960 @ 0x2f8000 │ │ │ │ │ + bicmi lr, r0, #3178496 @ 0x308000 │ │ │ │ │ stclt 15, cr0, [r8, #-768] @ 0xfffffd00 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c0f0 │ │ │ │ │ + bl feb8c0e8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 7b8c58 │ │ │ │ │ - blmi 7e1194 │ │ │ │ │ + bmi 7b8c50 │ │ │ │ │ + blmi 7e118c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9325681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 3, cr11, [r5, #-448] @ 0xfffffe40 │ │ │ │ │ - bge 106748 │ │ │ │ │ + bge 106740 │ │ │ │ │ stmdacc r1, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ movwls r2, #13072 @ 0x3310 │ │ │ │ │ - b ff2f2e5c │ │ │ │ │ + b ff3f2e54 │ │ │ │ │ stcle 14, cr1, [r3, #-16]! │ │ │ │ │ @ instruction: 0xf7cf2103 │ │ │ │ │ - strdcs lr, [r4, -r8] │ │ │ │ │ + strdcs lr, [r4, -ip] │ │ │ │ │ andvs pc, r0, #64, 8 @ 0x40000000 │ │ │ │ │ @ instruction: 0xf7cf4620 │ │ │ │ │ - movwcs lr, #20466 @ 0x4ff2 │ │ │ │ │ + movwcs lr, #20470 @ 0x4ff6 │ │ │ │ │ movwls r2, #513 @ 0x201 │ │ │ │ │ - blge 13d354 │ │ │ │ │ + blge 13d34c │ │ │ │ │ andls r4, r4, #32, 12 @ 0x2000000 │ │ │ │ │ - stc 7, cr15, [r2, #832]! @ 0x340 │ │ │ │ │ + stc 7, cr15, [r6, #832]! @ 0x340 │ │ │ │ │ @ instruction: 0x4629b11e │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ stclne 12, cr15, [r0], #-732 @ 0xfffffd24 │ │ │ │ │ - blmi 247778 │ │ │ │ │ + blmi 247770 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 98efc4 │ │ │ │ │ + blls 98efbc │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ ldcllt 0, cr11, [r0, #-152]! @ 0xffffff68 │ │ │ │ │ ldrb r2, [r1, r0]! │ │ │ │ │ - stcl 7, cr15, [sl], #832 @ 0x340 │ │ │ │ │ - andeq r3, r2, ip, asr sl │ │ │ │ │ + stcl 7, cr15, [lr], #832 @ 0x340 │ │ │ │ │ + andeq r3, r2, r4, ror #20 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r4, lsl #20 │ │ │ │ │ + andeq r3, r2, ip, lsl #20 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c184 │ │ │ │ │ + bl feb8c17c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 578d2c │ │ │ │ │ - blmi 5a121c │ │ │ │ │ + bmi 578d24 │ │ │ │ │ + blmi 5a1214 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9321681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 1, cr11, [r1, #-896] @ 0xfffffc80 │ │ │ │ │ strbtmi r4, [sl], -ip, lsl #12 │ │ │ │ │ stmdacc r1, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ movwls r2, #896 @ 0x380 │ │ │ │ │ - svc 0x00f4f7cf │ │ │ │ │ + svc 0x00f8f7cf │ │ │ │ │ andsle r3, r1, r1 │ │ │ │ │ @ instruction: 0x4629b11c │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ andcs pc, r1, pc, ror ip @ │ │ │ │ │ - blmi 2477e8 │ │ │ │ │ + blmi 2477e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 88f034 │ │ │ │ │ + blls 88f02c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ ldclt 0, cr11, [r0, #-140]! @ 0xffffff74 │ │ │ │ │ ldrb r2, [r1, r0]! │ │ │ │ │ - ldc 7, cr15, [r2], #832 @ 0x340 │ │ │ │ │ - andeq r3, r2, r8, asr #19 │ │ │ │ │ + ldc 7, cr15, [r6], #832 @ 0x340 │ │ │ │ │ + ldrdeq r3, [r2], -r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r4, r9 │ │ │ │ │ + muleq r2, ip, r9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c1f4 │ │ │ │ │ + bl feb8c1ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 578d9c │ │ │ │ │ - blmi 5a128c │ │ │ │ │ + bmi 578d94 │ │ │ │ │ + blmi 5a1284 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9321681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stcge 1, cr11, [r1, #-896] @ 0xfffffc80 │ │ │ │ │ strbtmi r4, [sl], -ip, lsl #12 │ │ │ │ │ stmdacc r1, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ movwls r2, #896 @ 0x380 │ │ │ │ │ - mcr 7, 0, pc, cr12, cr0, {6} @ │ │ │ │ │ + mrc 7, 0, APSR_nzcv, cr0, cr0, {6} │ │ │ │ │ andsle r3, r1, r1 │ │ │ │ │ @ instruction: 0x4629b11c │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ andcs pc, r1, r7, asr #24 │ │ │ │ │ - blmi 247858 │ │ │ │ │ + blmi 247850 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 88f0a4 │ │ │ │ │ + blls 88f09c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ ldclt 0, cr11, [r0, #-140]! @ 0xffffff74 │ │ │ │ │ ldrb r2, [r1, r0]! │ │ │ │ │ - ldcl 7, cr15, [sl], #-832 @ 0xfffffcc0 │ │ │ │ │ - andeq r3, r2, r8, asr r9 │ │ │ │ │ + ldcl 7, cr15, [lr], #-832 @ 0xfffffcc0 │ │ │ │ │ + andeq r3, r2, r0, ror #18 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r4, lsr #18 │ │ │ │ │ + andeq r3, r2, ip, lsr #18 │ │ │ │ │ strlt fp, [r8, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdbcs r1, {r0, r3, r4, r8, ip, sp, pc} │ │ │ │ │ tstcs r1, ip, lsl #30 │ │ │ │ │ stmdacc r1, {r1, r8, sp} │ │ │ │ │ - bl ff572fbc │ │ │ │ │ + bl ff672fb4 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7d03801 │ │ │ │ │ - blx fec70038 │ │ │ │ │ + blx fec70040 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrbmi fp, [r0, -r8, lsl #26]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ ldrlt sp, [r0, #-25] @ 0xffffffe7 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdacc r1, {r1, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ - ldmda r8!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - ble 27f0d0 │ │ │ │ │ - mcr 7, 2, pc, cr8, cr0, {6} @ │ │ │ │ │ + ldmda ip!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ble 27f0c8 │ │ │ │ │ + mcr 7, 2, pc, cr12, cr0, {6} @ │ │ │ │ │ stmdacs fp, {fp, sp, lr} │ │ │ │ │ stmdacs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ stmdacc r1, {sp} │ │ │ │ │ @ instruction: 0x4610bd10 │ │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ @@ -48285,103 +48283,103 @@ │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ ldrlt sp, [r0, #-25] @ 0xffffffe7 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ ldrmi fp, [r0], -sl, lsl #18 │ │ │ │ │ stmdacc r1, {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ - ldc 7, cr15, [ip], {208} @ 0xd0 │ │ │ │ │ - ble ffe7f11c │ │ │ │ │ - mcr 7, 1, pc, cr2, cr0, {6} @ │ │ │ │ │ + stc 7, cr15, [r0], #832 @ 0x340 │ │ │ │ │ + ble ffe7f114 │ │ │ │ │ + mcr 7, 1, pc, cr6, cr0, {6} @ │ │ │ │ │ stmdacs fp, {fp, sp, lr} │ │ │ │ │ stmdacs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ stmdacc r1, {sp} │ │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c340 │ │ │ │ │ + bl feb8c338 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r0], #-896 @ 0xfffffc80 │ │ │ │ │ - blmi 8469c0 │ │ │ │ │ + blmi 8469b8 │ │ │ │ │ ldrbtmi fp, [ip], #-132 @ 0xffffff7c │ │ │ │ │ stmiapl r3!, {r3, r9, sl, fp, ip, pc}^ │ │ │ │ │ ldmdavs fp, {r0, r3, sl, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ teqmi r4, #0, 6 │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ svclt 0x000c2900 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ │ stmdbcc r1, {r2, r3, r8, r9, fp, ip, sp, pc} │ │ │ │ │ ldrtmi r9, [r3], -r0, lsl #4 │ │ │ │ │ strbtmi r3, [sl], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7cf9501 │ │ │ │ │ - strbne lr, [r1, lr, lsl #31] │ │ │ │ │ + bfine lr, r2, (invalid: 31:1) │ │ │ │ │ @ instruction: 0xf7d0d50b │ │ │ │ │ - stmdavs r0, {r2, r3, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r4, r5, r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ @ instruction: 0xf1443801 │ │ │ │ │ - bmi 3019a0 │ │ │ │ │ + bmi 301998 │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r4, r5, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x460130ff │ │ │ │ │ @ instruction: 0xf7d0e7ef │ │ │ │ │ - svclt 0x0000ebc0 │ │ │ │ │ - andeq r3, r2, sl, lsl #16 │ │ │ │ │ + svclt 0x0000ebc4 │ │ │ │ │ + andeq r3, r2, r2, lsl r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000237b2 │ │ │ │ │ + @ instruction: 0x000237ba │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c3dc │ │ │ │ │ + bl feb8c3d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r2, #-384]! @ 0xfffffe80 │ │ │ │ │ - bmi 8c6a38 │ │ │ │ │ + bmi 8c6a30 │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ ldrbtmi r2, [sp], #-2048 @ 0xfffff800 │ │ │ │ │ stmiapl sl!, {r2, r5, r7, ip, sp, pc} │ │ │ │ │ eorls r6, r3, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ svclt 0x000c461a │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ cmplt r2, #45 @ 0x2d │ │ │ │ │ stmdacc r1, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ cdpge 6, 0, cr4, cr3, cr1, {1} │ │ │ │ │ strls sl, [r0], -r2, lsl #24 │ │ │ │ │ strcs r9, [r0], #1025 @ 0x401 │ │ │ │ │ @ instruction: 0xf7d09402 │ │ │ │ │ - mcrne 13, 0, lr, cr4, cr10, {1} │ │ │ │ │ + mcrne 13, 0, lr, cr4, cr14, {1} │ │ │ │ │ @ instruction: 0xf7d0da16 │ │ │ │ │ - stmdavs r2, {r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r2, {r2, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x00182a0b │ │ │ │ │ svclt 0x000c2a04 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ - bmi 3fcb88 │ │ │ │ │ + bmi 3fcb80 │ │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -lr, lsl #2 │ │ │ │ │ ldcllt 0, cr11, [r0, #-144]! @ 0xffffff70 │ │ │ │ │ rscsle r2, r0, r0, lsl #26 │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ - blx c7325a │ │ │ │ │ + blx c73252 │ │ │ │ │ ldrmi lr, [r4], -fp, ror #15 │ │ │ │ │ @ instruction: 0xf04fe7e9 │ │ │ │ │ @ instruction: 0xe7e634ff │ │ │ │ │ - bl 1b731ac │ │ │ │ │ - andeq r3, r2, sl, ror #14 │ │ │ │ │ + bl 1c731a4 │ │ │ │ │ + andeq r3, r2, r2, ror r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, lr, lsl r7 │ │ │ │ │ + andeq r3, r2, r6, lsr #14 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0058f8cc │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ strmi r2, [sp], -r0, lsl #18 │ │ │ │ │ ldrmi r4, [r8], r4, lsr #18 │ │ │ │ │ @@ -48394,116 +48392,116 @@ │ │ │ │ │ @ instruction: 0x9323681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strmi fp, [r6], -sl, lsl #23 │ │ │ │ │ @ instruction: 0xf7f24628 │ │ │ │ │ strmi pc, [r4], -r3, asr #30 │ │ │ │ │ @ instruction: 0xf1b8bb58 │ │ │ │ │ tstle sp, r0, lsl #30 │ │ │ │ │ - blmi 607b2c │ │ │ │ │ + blmi 607b24 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 90f33c │ │ │ │ │ + blls 90f334 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1210300 │ │ │ │ │ eorlt r4, r4, r0, lsr #12 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ stcge 6, cr4, [r3, #-164] @ 0xffffff5c │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ asrlt pc, pc, #20 @ │ │ │ │ │ andls r4, r1, r3, lsr #12 │ │ │ │ │ ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ │ strls r1, [r0, #-3696] @ 0xfffff190 │ │ │ │ │ - svc 0x00d2f7cf │ │ │ │ │ - ble ff87cb14 │ │ │ │ │ - stc 7, cr15, [lr, #-832]! @ 0xfffffcc0 │ │ │ │ │ + svc 0x00d6f7cf │ │ │ │ │ + ble ff87cb0c │ │ │ │ │ + ldc 7, cr15, [r2, #-832]! @ 0xfffffcc0 │ │ │ │ │ stccs 8, cr6, [fp], {4} │ │ │ │ │ stccs 15, cr11, [r4], {24} │ │ │ │ │ strcs fp, [r1], #-3852 @ 0xfffff0f4 │ │ │ │ │ stccc 4, cr2, [r1], {-0} │ │ │ │ │ @ instruction: 0xf04fe7d6 │ │ │ │ │ @ instruction: 0xe7d334ff │ │ │ │ │ - bl 473264 │ │ │ │ │ - andeq r3, r2, r0, asr #13 │ │ │ │ │ + bl 57325c │ │ │ │ │ + andeq r3, r2, r8, asr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, ip, lsl #13 │ │ │ │ │ + muleq r2, r4, r6 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c538 │ │ │ │ │ + bl feb8c530 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 392e0 │ │ │ │ │ + bcs 392d8 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi ip, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 746ba4 │ │ │ │ │ + bmi 746b9c │ │ │ │ │ ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, lsl #22 │ │ │ │ │ movwls r4, #1640 @ 0x668 │ │ │ │ │ - blx ffdf3322 │ │ │ │ │ + blx ffdf331a │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ @ instruction: 0xf7d01e60 │ │ │ │ │ - stmdacs r0, {r2, r3, r4, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r5, r7, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d0da09 │ │ │ │ │ - stmdavs r0, {r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r2, r4, r5, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ - bmi 2c339c │ │ │ │ │ + bmi 2c3394 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - b ff1f32f8 │ │ │ │ │ - andeq r3, r2, sl, lsl #12 │ │ │ │ │ + b ff2f32f0 │ │ │ │ │ + andeq r3, r2, r2, lsl r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000235be │ │ │ │ │ + andeq r3, r2, r6, asr #11 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c5cc │ │ │ │ │ + bl feb8c5c4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 39374 │ │ │ │ │ + bcs 3936c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdbmi ip, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ - bmi 746c38 │ │ │ │ │ + bmi 746c30 │ │ │ │ │ ldrbtmi fp, [r9], #-130 @ 0xffffff7e │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ stmpl sl, {r0, r8, r9} │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ strmi fp, [r4], -fp, lsl #22 │ │ │ │ │ movwls r4, #1640 @ 0x668 │ │ │ │ │ - blx feb733b6 │ │ │ │ │ + blx feb733ae │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ @ instruction: 0xf7cf1e60 │ │ │ │ │ - stmdacs r0, {r1, r2, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r3, r6, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7d0da09 │ │ │ │ │ - stmdavs r0, {r1, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r0, {r1, r3, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ │ svclt 0x0018280b │ │ │ │ │ svclt 0x000c2804 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ - bmi 2c3430 │ │ │ │ │ + bmi 2c3428 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ udf #783 @ 0x30f │ │ │ │ │ - b 1f7338c │ │ │ │ │ - andeq r3, r2, r6, ror r5 │ │ │ │ │ + b fe073384 │ │ │ │ │ + andeq r3, r2, lr, ror r5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, sl, lsr #10 │ │ │ │ │ + andeq r3, r2, r2, lsr r5 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8c660 │ │ │ │ │ + bl feb8c658 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ mcrmi 15, 1, r0, cr4, cr0, {2} │ │ │ │ │ stmdbmi r4!, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ ldrbtmi r2, [lr], #-2560 @ 0xfffff600 │ │ │ │ │ adclt r4, r8, r4, lsl r6 │ │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ │ @@ -48514,107 +48512,107 @@ │ │ │ │ │ tsteq r0, pc, asr #32 @ │ │ │ │ │ stmdacc r1, {r1, r5, r6, r8, r9, fp, ip, sp, pc} │ │ │ │ │ strls r4, [r2], #-1641 @ 0xfffff997 │ │ │ │ │ stmib sp, {r0, r1, r2, r9, sl, fp, sp, pc}^ │ │ │ │ │ orrcs r3, r0, #805306368 @ 0x30000000 │ │ │ │ │ andcs lr, r5, #3358720 @ 0x334000 │ │ │ │ │ movwvs lr, #2509 @ 0x9cd │ │ │ │ │ - bl 1d733ec │ │ │ │ │ - ble 5bccc0 │ │ │ │ │ - mrrc 7, 13, pc, r8, cr0 @ │ │ │ │ │ + bl 1e733e4 │ │ │ │ │ + ble 5bccb8 │ │ │ │ │ + mrrc 7, 13, pc, ip, cr0 @ │ │ │ │ │ stmdacs fp, {fp, sp, lr} │ │ │ │ │ stmdacs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ cdpne 0, 4, cr2, cr4, cr0, {0} │ │ │ │ │ - blmi 387d00 │ │ │ │ │ + blmi 387cf8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls a0f538 │ │ │ │ │ + blls a0f530 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_mon │ │ │ │ │ eorlt r4, r8, r0, lsr #12 │ │ │ │ │ stccs 13, cr11, [r0, #-448] @ 0xfffffe40 │ │ │ │ │ @ instruction: 0x4631d0f0 │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ strb pc, [fp, r9, ror #19]! @ │ │ │ │ │ - ldrbtcc pc, [pc], #79 @ 354f0 @ │ │ │ │ │ + ldrbtcc pc, [pc], #79 @ 354e8 @ │ │ │ │ │ @ instruction: 0xf7d0e7e8 │ │ │ │ │ - svclt 0x0000ea28 │ │ │ │ │ - andeq r3, r2, r6, ror #9 │ │ │ │ │ + svclt 0x0000ea2c │ │ │ │ │ + andeq r3, r2, lr, ror #9 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, r0, r4 │ │ │ │ │ + muleq r2, r8, r4 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0038f8cc │ │ │ │ │ ldmdami lr, {r0, r2, r9, sl, lr}^ │ │ │ │ │ ldmdbmi lr, {r2, r3, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ │ adclt r9, sl, r8, ror r1 │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ ldrbtmi r2, [r9], #3328 @ 0xd00 │ │ │ │ │ stmdavs r9, {r0, r6, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9129 │ │ │ │ │ @ instruction: 0xf0000100 │ │ │ │ │ ldrmi r8, [r7], -fp, lsl #1 │ │ │ │ │ - blcs 46db8 │ │ │ │ │ - bcs 651a4 │ │ │ │ │ + blcs 46db0 │ │ │ │ │ + bcs 6519c │ │ │ │ │ addhi pc, r4, r0 │ │ │ │ │ @ instruction: 0xf7f24620 │ │ │ │ │ @ instruction: 0x4680fdfb │ │ │ │ │ cmnle sp, r0, lsl #16 │ │ │ │ │ - beq 97198c │ │ │ │ │ + beq 971984 │ │ │ │ │ addcs r4, r0, #1048576 @ 0x100000 │ │ │ │ │ @ instruction: 0xf7ea4650 │ │ │ │ │ strtmi pc, [r0], -r9, ror #26 │ │ │ │ │ @ instruction: 0xf970f7f3 │ │ │ │ │ eorsle r2, sl, r2, lsl #16 │ │ │ │ │ rsble r2, r1, r3, lsl #16 │ │ │ │ │ cmnle sp, r1, lsl #16 │ │ │ │ │ movwcs r4, #9760 @ 0x2620 │ │ │ │ │ eorcc pc, r4, sp, lsr #17 │ │ │ │ │ ldc2l 7, cr15, [r8, #968]! @ 0x3c8 │ │ │ │ │ stmdblt r0, {r0, r1, r6, r9, sl, lr} │ │ │ │ │ strtmi r6, [r0], -r3, ror #16 │ │ │ │ │ @ instruction: 0xf7f3930a │ │ │ │ │ - blt 1073bfc │ │ │ │ │ + blt 1073bf4 │ │ │ │ │ @ instruction: 0xf8ad2310 │ │ │ │ │ andcs r0, r0, #38 @ 0x26 │ │ │ │ │ cdpne 6, 6, cr4, cr8, cr9, {3} │ │ │ │ │ andge pc, r0, sp, asr #17 │ │ │ │ │ strcc lr, [r1, -sp, asr #19] │ │ │ │ │ stmib sp, {r0, r1, r9, sl, ip, pc}^ │ │ │ │ │ andls r2, r6, #4, 4 @ 0x40000000 │ │ │ │ │ - ldcl 7, cr15, [lr, #-828]! @ 0xfffffcc4 │ │ │ │ │ - ble 27f5b4 │ │ │ │ │ - bl ff5f34f8 │ │ │ │ │ + stc 7, cr15, [r2, #828] @ 0x33c │ │ │ │ │ + ble 27f5ac │ │ │ │ │ + bl ff6f34f0 │ │ │ │ │ stmdacs fp, {fp, sp, lr} │ │ │ │ │ stmdacs r4, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ stmdacc r1, {sp} │ │ │ │ │ - blmi cc7e9c │ │ │ │ │ + blmi cc7e94 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls a8f63c │ │ │ │ │ + blls a8f634 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmple r6, r0, lsl #6 │ │ │ │ │ pop {r1, r3, r5, ip, sp, pc} │ │ │ │ │ stmdage r7, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ │ andshi pc, ip, sp, asr #17 │ │ │ │ │ - blx feef3598 │ │ │ │ │ + blx feef3590 │ │ │ │ │ @ instruction: 0xf8cda808 │ │ │ │ │ @ instruction: 0xf7eb8020 │ │ │ │ │ @ instruction: 0x4620fab5 │ │ │ │ │ @ instruction: 0xf8ad230a │ │ │ │ │ @ instruction: 0xf7f23024 │ │ │ │ │ @ instruction: 0xb3a8fdb7 │ │ │ │ │ @ instruction: 0xf10d4b26 │ │ │ │ │ @ instruction: 0xf8590c2c │ │ │ │ │ - blgt 40161c │ │ │ │ │ + blgt 401614 │ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ │ @ instruction: 0xf7f34620 │ │ │ │ │ - blt 1073b70 │ │ │ │ │ + blt 1073b68 │ │ │ │ │ stmdaeq r4, {r2, r8, ip, sp, lr, pc} │ │ │ │ │ eoreq pc, r6, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf0084640 │ │ │ │ │ movtlt pc, #2177 @ 0x881 @ │ │ │ │ │ movwls r6, #63587 @ 0xf863 │ │ │ │ │ @ instruction: 0xe7b0231c │ │ │ │ │ andcs r6, r1, #6488064 @ 0x630000 │ │ │ │ │ @@ -48635,22 +48633,22 @@ │ │ │ │ │ @ instruction: 0xf1042210 │ │ │ │ │ stmdage fp, {r3, r8} │ │ │ │ │ ldc2 7, cr15, [sl, #-936]! @ 0xfffffc58 │ │ │ │ │ strbmi lr, [r0], -sl, asr #15 │ │ │ │ │ @ instruction: 0xf866f008 │ │ │ │ │ bicsle r2, r1, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7d0e7d2 │ │ │ │ │ - svclt 0x0000e95c │ │ │ │ │ - andeq r3, r2, ip, lsr r4 │ │ │ │ │ + svclt 0x0000e960 │ │ │ │ │ + andeq r3, r2, r4, asr #8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, lr, lsr #8 │ │ │ │ │ - andeq r3, r2, ip, lsl #7 │ │ │ │ │ + andeq r3, r2, r6, lsr r4 │ │ │ │ │ + muleq r2, r4, r3 │ │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb8c8ac │ │ │ │ │ + bl feb8c8a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ addlt ip, r9, r4, asr #1 │ │ │ │ │ ldrbtmi r4, [ip], #2864 @ 0xb30 │ │ │ │ │ andcc pc, r3, ip, asr r8 @ │ │ │ │ │ movwls r6, #30747 @ 0x781b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @@ -48661,121 +48659,121 @@ │ │ │ │ │ @ instruction: 0xf8ad2301 │ │ │ │ │ usada8eq r9, r8, r0, r3 │ │ │ │ │ @ instruction: 0xf04fa805 │ │ │ │ │ svclt 0x00420101 │ │ │ │ │ @ instruction: 0x3018f8bd │ │ │ │ │ movweq pc, #16451 @ 0x4043 @ │ │ │ │ │ andscc pc, r8, sp, lsr #17 │ │ │ │ │ - stmdb r4, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb r8, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ eorsle r2, r6, r0, lsl #16 │ │ │ │ │ eorle r1, r5, r3, asr #24 │ │ │ │ │ - blle d3f704 │ │ │ │ │ - blge fdf18 │ │ │ │ │ + blle d3f6fc │ │ │ │ │ + blge fdf10 │ │ │ │ │ stmdals r5, {r2, r8, fp, sp, pc} │ │ │ │ │ mrscs r9, (UNDEF: 16) │ │ │ │ │ andne lr, r3, #3358720 @ 0x334000 │ │ │ │ │ @ instruction: 0xf7cf2101 │ │ │ │ │ - blls 131264 │ │ │ │ │ + blls 13126c │ │ │ │ │ @ instruction: 0xf9bdbb3b │ │ │ │ │ @ instruction: 0xf003301a │ │ │ │ │ ldrbeq r0, [r9, r4, lsl #4] │ │ │ │ │ - bcs 6ab8c │ │ │ │ │ + bcs 6ab84 │ │ │ │ │ andcs fp, r3, r4, lsl pc │ │ │ │ │ - bmi 4fd738 │ │ │ │ │ + bmi 4fd730 │ │ │ │ │ ldrbtmi r4, [sl], #-2833 @ 0xfffff4ef │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r9, r6, lsl r1 │ │ │ │ │ - blx 1738c2 │ │ │ │ │ - bl 2f3690 │ │ │ │ │ + blx 1738ba │ │ │ │ │ + bl 3f3688 │ │ │ │ │ stmdacc r4, {fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ @ instruction: 0xe7ea30ff │ │ │ │ │ - bcs 3d768 │ │ │ │ │ + bcs 3d760 │ │ │ │ │ ldrbeq sp, [fp], r7, ror #3 │ │ │ │ │ andcs fp, r3, r8, asr #30 │ │ │ │ │ andcs sp, r0, r3, ror #9 │ │ │ │ │ @ instruction: 0xf04fe7e1 │ │ │ │ │ @ instruction: 0xe7de30ff │ │ │ │ │ - stmia r6!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - muleq r2, lr, r2 │ │ │ │ │ + stmia sl!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq r3, r2, r6, lsr #5 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r3, r2, r2, lsr #4 │ │ │ │ │ + andeq r3, r2, sl, lsr #4 │ │ │ │ │ svclt 0x0000e78e │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ movwlt r4, #42518 @ 0xa616 │ │ │ │ │ strmi r2, [r7], -r0, lsl #10 │ │ │ │ │ strtmi r4, [ip], -r8, lsl #13 │ │ │ │ │ adcmi lr, r6, #1 │ │ │ │ │ - blne cebbfc │ │ │ │ │ + blne cebbf4 │ │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ │ @ instruction: 0xf7ff4638 │ │ │ │ │ mcrne 12, 0, pc, cr3, cr9, {3} @ │ │ │ │ │ stmiane r4!, {r2, r6, r7, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ │ ldclle 5, cr2, [r2] │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ ldrtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ tstle r3, fp, lsr #6 │ │ │ │ │ @ instruction: 0xff6af7ff │ │ │ │ │ stclle 14, cr1, [r8], #20 │ │ │ │ │ - blx fec3c498 │ │ │ │ │ + blx fec3c490 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xe7f74614 │ │ │ │ │ svcmi 0x00f8e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ @ instruction: 0xb3ba4617 │ │ │ │ │ @ instruction: 0xf980fab0 │ │ │ │ │ strmi r2, [r3], r0, lsl #12 │ │ │ │ │ - b 1407224 │ │ │ │ │ + b 140721c │ │ │ │ │ @ instruction: 0x46341959 │ │ │ │ │ - bcc 31c0c │ │ │ │ │ + bcc 31c04 │ │ │ │ │ @ instruction: 0xf7d0e011 │ │ │ │ │ - stmdavs r3, {r1, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdavs r3, {r1, r2, r3, r5, r7, r9, fp, sp, lr, pc} │ │ │ │ │ svclt 0x00182b0b │ │ │ │ │ tstle pc, r4, lsl #22 │ │ │ │ │ rscscc pc, pc, #79 @ 0x4f │ │ │ │ │ ldrbmi r2, [r8], -r2, lsl #2 │ │ │ │ │ @ instruction: 0xf7ffb9d6 │ │ │ │ │ mcrne 15, 0, pc, cr6, cr13, {1} @ │ │ │ │ │ adcmi sp, r7, #1408 @ 0x580 │ │ │ │ │ - bl 26bc84 │ │ │ │ │ + bl 26bc7c │ │ │ │ │ ldrbmi r0, [r0], -r4, lsl #6 │ │ │ │ │ svclt 0x00142b00 │ │ │ │ │ @ instruction: 0xf049464d │ │ │ │ │ ldrmi r0, [r9], -r1, lsl #10 │ │ │ │ │ @ instruction: 0x462b1b3a │ │ │ │ │ @ instruction: 0xf7d0b945 │ │ │ │ │ - stmdacs r0, {r1, r8, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r8, fp, sp, lr, pc} │ │ │ │ │ ldrdle sp, [r3], #189 @ 0xbd @ │ │ │ │ │ strtmi r4, [lr], -r4, lsl #8 │ │ │ │ │ stmiale sl!, {r0, r1, r2, r5, r7, r9, lr}^ │ │ │ │ │ - blx fec3c540 │ │ │ │ │ + blx fec3c538 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ svchi 0x00f8e8bd │ │ │ │ │ @ instruction: 0xe7f74614 │ │ │ │ │ ldrlt fp, [r0, #-368] @ 0xfffffe90 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7eb4604 │ │ │ │ │ strtmi pc, [r1], -r9, lsr #24 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldcllt 7, cr15, [r2], #940 @ 0x3ac │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8ca98 │ │ │ │ │ + bl feb8ca90 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 479860 │ │ │ │ │ + blmi 479858 │ │ │ │ │ rorlt r4, fp, r4 │ │ │ │ │ orrslt r6, ip, r4, lsl #16 │ │ │ │ │ andsle r2, r3, r2, lsl #24 │ │ │ │ │ andsle r2, r5, r3, lsl #24 │ │ │ │ │ tstle sp, r1, lsl #24 │ │ │ │ │ ldmpl fp, {r2, r3, r9, fp, lr} │ │ │ │ │ @ instruction: 0x4628681d │ │ │ │ │ @@ -48785,77 +48783,77 @@ │ │ │ │ │ stmib r0, {r3, r8, ip, sp, pc}^ │ │ │ │ │ ldclt 5, cr4, [r8, #-0] │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldmpl fp, {r0, r2, r9, fp, lr} │ │ │ │ │ @ instruction: 0xe7ee681d │ │ │ │ │ ldmpl fp, {r2, r9, fp, lr} │ │ │ │ │ @ instruction: 0xe7ea681d │ │ │ │ │ - strheq r3, [r2], -r8 │ │ │ │ │ + andeq r3, r2, r0, asr #1 │ │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8cafc │ │ │ │ │ + bl feb8caf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ │ stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ ldrbtmi r2, [sl], #-1025 @ 0xfffffbff │ │ │ │ │ ldrbtmi r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ andcs r9, sp, r0, lsl #8 │ │ │ │ │ stc2 7, cr15, [ip, #-936]! @ 0xfffffc58 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ @ instruction: 0xffffff5f │ │ │ │ │ @ instruction: 0xffffff7f │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8cb2c │ │ │ │ │ + bl feb8cb24 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ │ stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ ldrbtmi r2, [sl], #-1026 @ 0xfffffbfe │ │ │ │ │ ldrbtmi r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ andcs r9, lr, r0, lsl #8 │ │ │ │ │ ldc2 7, cr15, [r4, #-936] @ 0xfffffc58 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ @ instruction: 0xffffff2f │ │ │ │ │ @ instruction: 0xffffff4f │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8cb5c │ │ │ │ │ + bl feb8cb54 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ │ stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ ldrbtmi r2, [sl], #-1027 @ 0xfffffbfd │ │ │ │ │ ldrbtmi r2, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ andcs r9, pc, r0, lsl #8 │ │ │ │ │ ldc2l 7, cr15, [ip], #936 @ 0x3a8 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ @ instruction: 0xfffffeff │ │ │ │ │ @ instruction: 0xffffff1f │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8cb8c │ │ │ │ │ + bl feb8cb84 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blmi 4b9954 │ │ │ │ │ + blmi 4b994c │ │ │ │ │ ldrbtmi r4, [fp], #-1540 @ 0xfffff9fc │ │ │ │ │ stmdacs r2, {r6, r7, r8, ip, sp, pc} │ │ │ │ │ stmdacs r3, {r0, r3, r4, ip, lr, pc} │ │ │ │ │ stmdacs r1, {r4, ip, lr, pc} │ │ │ │ │ - bmi 3e9df0 │ │ │ │ │ + bmi 3e9de8 │ │ │ │ │ ldmdavs sp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf7ebb145 │ │ │ │ │ @ instruction: 0x2108fb91 │ │ │ │ │ - blx ff873966 │ │ │ │ │ + blx ff87395e │ │ │ │ │ stmib r0, {r3, r8, ip, sp, pc}^ │ │ │ │ │ strmi r4, [r5], -r0, lsl #10 │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ ldmpl fp, {r0, r1, r2, r9, fp, lr} │ │ │ │ │ @ instruction: 0xe7ef681d │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ - bmi 1a4eb4 │ │ │ │ │ + bmi 1a4eac │ │ │ │ │ ldmdavs sp, {r0, r1, r3, r4, r7, fp, ip, lr} │ │ │ │ │ svclt 0x0000e7e8 │ │ │ │ │ - andeq r2, r2, r2, asr #31 │ │ │ │ │ + andeq r2, r2, sl, asr #31 │ │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ │ ldrlt fp, [r0, #-368] @ 0xfffffe90 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @@ -48863,101 +48861,101 @@ │ │ │ │ │ strtmi pc, [r1], -r9, ror #22 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldclt 7, cr15, [r2], #-940 @ 0xfffffc54 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8cc20 │ │ │ │ │ + bl feb8cc18 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46030ff8 │ │ │ │ │ stmdavs r0, {r4, r6, r8, ip, sp, pc}^ │ │ │ │ │ ldmdavs fp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ andle r2, r5, r1, lsl #22 │ │ │ │ │ - stc 7, cr15, [r2, #828] @ 0x33c │ │ │ │ │ + stc 7, cr15, [r6, #828] @ 0x33c │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8cc4c │ │ │ │ │ + bl feb8cc44 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46840ff8 │ │ │ │ │ stmdavs r3, {r3, r4, r5, r7, r8, ip, sp, pc}^ │ │ │ │ │ - blcs 47494 │ │ │ │ │ + blcs 4748c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ andle r2, lr, r0 │ │ │ │ │ @ instruction: 0xf8dc4611 │ │ │ │ │ - bcs 7da70 │ │ │ │ │ + bcs 7da68 │ │ │ │ │ stclt 0, cr13, [r8, #-0] │ │ │ │ │ @ instruction: 0xf7d04670 │ │ │ │ │ - @ instruction: 0xf1a0e8a0 │ │ │ │ │ - blx fec35a84 │ │ │ │ │ + @ instruction: 0xf1a0e8a4 │ │ │ │ │ + blx fec35a7c │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8cc94 │ │ │ │ │ + bl feb8cc8c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46840ff8 │ │ │ │ │ stmdavs r3, {r3, r4, r5, r7, r8, ip, sp, pc}^ │ │ │ │ │ - blcs 474dc │ │ │ │ │ + blcs 474d4 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ andle r2, lr, r0 │ │ │ │ │ @ instruction: 0xf8dc4611 │ │ │ │ │ - bcs 7dab8 │ │ │ │ │ + bcs 7dab0 │ │ │ │ │ andcs sp, r1, #8 │ │ │ │ │ @ instruction: 0xf7cf4670 │ │ │ │ │ - @ instruction: 0xf1a0eeda │ │ │ │ │ - blx fec35acc │ │ │ │ │ + @ instruction: 0xf1a0eede │ │ │ │ │ + blx fec35ac4 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ ldrblt fp, [r8, #488]! @ 0x1e8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr}^ │ │ │ │ │ stmdacs r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ stmdavs r6!, {r1, ip, lr, pc} │ │ │ │ │ andle r2, r1, r1, lsl #28 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ - stcl 7, cr15, [r8, #828]! @ 0x33c │ │ │ │ │ + stcl 7, cr15, [ip, #828]! @ 0x33c │ │ │ │ │ mcrrne 6, 0, r4, r3, cr7 │ │ │ │ │ stmdavs r1!, {r3, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ - ldc 7, cr15, [lr], {207} @ 0xcf │ │ │ │ │ + stc 7, cr15, [r2], #-828 @ 0xfffffcc4 │ │ │ │ │ ldrtmi r7, [r0], -pc, lsr #32 │ │ │ │ │ strdcs fp, [r0], -r8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-464]! @ 0xfffffe30 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r6, [ip], -r3, asr #16 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ andle r2, r2, r0, lsl #18 │ │ │ │ │ stccs 8, cr6, [r1, #-20] @ 0xffffffec │ │ │ │ │ andcs sp, r0, r1 │ │ │ │ │ @ instruction: 0x4618bd38 │ │ │ │ │ - stcl 7, cr15, [r6, #828] @ 0x33c │ │ │ │ │ + stcl 7, cr15, [sl, #828] @ 0x33c │ │ │ │ │ mcrrne 6, 0, r4, r2, cr3 │ │ │ │ │ strdvc sp, [r3], -r7 @ │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrlt fp, [r0, #-432] @ 0xfffffe50 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdavs r1, {r2, r3, r9, sl, lr}^ │ │ │ │ │ stmdavs r3, {r0, r4, r6, r8, ip, sp, pc} │ │ │ │ │ andle r2, r7, r1, lsl #22 │ │ │ │ │ @ instruction: 0xf7cf4620 │ │ │ │ │ - bne 871850 │ │ │ │ │ + bne 871858 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vldrlt.16 s0, [r0, #-128] @ 0xffffff80 @ │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-768] @ 0xfffffd00 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -48967,520 +48965,520 @@ │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2c00 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ stmdavs r0, {r2, r3, ip, lr, pc} │ │ │ │ │ svclt 0x00182801 │ │ │ │ │ tstle r6, r8, lsl r6 │ │ │ │ │ @ instruction: 0xf7cf4620 │ │ │ │ │ - bne 870790 │ │ │ │ │ + bne 870798 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vldrlt.16 s0, [r0, #-128] @ 0xffffff80 @ │ │ │ │ │ ldclt 0, cr2, [r0, #-0] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8cdd8 │ │ │ │ │ + bl feb8cdd0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46030ff8 │ │ │ │ │ strmi fp, [sl], -r8, lsl #3 │ │ │ │ │ stmdbcs r0, {r0, r6, fp, sp, lr} │ │ │ │ │ - bcs 6584c │ │ │ │ │ + bcs 65844 │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ andle r2, r8, r0 │ │ │ │ │ - blcs 8fc64 │ │ │ │ │ + blcs 8fc5c │ │ │ │ │ ldrmi sp, [r0], -r4 │ │ │ │ │ - stmia ip!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + ldm r0!, {r4, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svceq 0x00c043c0 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8ce14 │ │ │ │ │ + bl feb8ce0c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 7b997c │ │ │ │ │ - blmi 7e1ec0 │ │ │ │ │ + bmi 7b9974 │ │ │ │ │ + blmi 7e1eb8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9327681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs r3, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ stmdavs r4, {r0, r1, r4, r8, ip, sp, pc} │ │ │ │ │ andle r2, ip, r1, lsl #24 │ │ │ │ │ - bmi 63dc3c │ │ │ │ │ + bmi 63dc34 │ │ │ │ │ ldrbtmi r4, [sl], #-2838 @ 0xfffff4ea │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r8, sl, lsl r1 │ │ │ │ │ rsbscs fp, ip, #16, 26 @ 0x400 │ │ │ │ │ stmdage r8, {r8, sp} │ │ │ │ │ - bl 12f3b98 │ │ │ │ │ - blvc 3312dc │ │ │ │ │ + bl 13f3b90 │ │ │ │ │ + blvc 3312d4 │ │ │ │ │ stmdage r2, {r8, r9, sp} │ │ │ │ │ andls sl, r0, r7, lsl #18 │ │ │ │ │ @ instruction: 0x4620461a │ │ │ │ │ stc 4, cr9, [sp, #28] │ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ │ @ instruction: 0xf7cf7b04 │ │ │ │ │ - stmdacs r0, {r1, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r3, r6, r7, sl, fp, sp, lr, pc} │ │ │ │ │ ldrdcs fp, [r0], -r4 │ │ │ │ │ ldrb r2, [sl, r1] │ │ │ │ │ - cdp 7, 5, cr15, cr14, cr15, {6} │ │ │ │ │ + cdp 7, 6, cr15, cr2, cr15, {6} │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ - andeq r2, r2, r8, lsr sp │ │ │ │ │ + andeq r2, r2, r0, asr #26 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, sl, lsl sp │ │ │ │ │ + andeq r2, r2, r2, lsr #26 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8cea8 │ │ │ │ │ + bl feb8cea0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7d00ff8 │ │ │ │ │ - stmdavs r3, {r1, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ │ - blcs 3448bc │ │ │ │ │ + stmdavs r3, {r1, r2, r3, r4, r6, fp, sp, lr, pc} │ │ │ │ │ + blcs 3448b4 │ │ │ │ │ @ instruction: 0xf04fbf88 │ │ │ │ │ stmdale r3, {r2, ip} │ │ │ │ │ ldrbtmi r4, [sl], #-2562 @ 0xfffff5fe │ │ │ │ │ eoreq pc, r3, r2, asr r8 @ │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ - andeq pc, r0, sl, lsr #2 │ │ │ │ │ + andeq pc, r0, r2, lsr r1 @ │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8ced8 │ │ │ │ │ + bl feb8ced0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ cmnlt r8, r5, lsl #12 │ │ │ │ │ cmnlt sp, r5, lsl #16 │ │ │ │ │ @ instruction: 0xf7eb6886 │ │ │ │ │ @ instruction: 0x4621f9f3 │ │ │ │ │ - blx feff3ca0 │ │ │ │ │ + blx feff3c98 │ │ │ │ │ @ instruction: 0x47a84630 │ │ │ │ │ stmdami r3, {r0, r2, r9, sl, lr} │ │ │ │ │ ldrbtmi r2, [r8], #-256 @ 0xffffff00 │ │ │ │ │ - blx fed71d04 │ │ │ │ │ + blx fed71cfc │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ andeq r0, r0, fp │ │ │ │ │ ldrlt fp, [r0, #-377] @ 0xfffffe87 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [ip], -fp, asr #17 │ │ │ │ │ @ instruction: 0x4608b11b │ │ │ │ │ - blx 1ef1d2a │ │ │ │ │ + blx 1ef1d22 │ │ │ │ │ andcs fp, r1, r8, lsl r9 │ │ │ │ │ andcs fp, r1, r0, lsl sp │ │ │ │ │ @ instruction: 0x46204770 │ │ │ │ │ @ instruction: 0xf00068e4 │ │ │ │ │ strmi pc, [r0, r3, lsl #23]! │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ │ svclt 0x0000ba91 │ │ │ │ │ @ instruction: 0xffffffc5 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00b8f8cc │ │ │ │ │ - bmi ec75bc │ │ │ │ │ - blmi ec77c8 │ │ │ │ │ + bmi ec75b4 │ │ │ │ │ + blmi ec77c0 │ │ │ │ │ addlt r4, fp, sl, ror r4 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9309 │ │ │ │ │ biclt r0, r1, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf7eb460f │ │ │ │ │ smlatbcs r8, fp, r9, pc @ │ │ │ │ │ @ instruction: 0xf9faf7eb │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf1b8d033 │ │ │ │ │ andsle r0, fp, r0, lsl #30 │ │ │ │ │ strbtmi r4, [r9], r8, ror #12 │ │ │ │ │ - stcl 7, cr15, [lr, #828]! @ 0x33c │ │ │ │ │ + ldcl 7, cr15, [r2, #828]! @ 0x33c │ │ │ │ │ @ instruction: 0x4648b390 │ │ │ │ │ - cdp 7, 12, cr15, cr8, cr15, {6} │ │ │ │ │ + cdp 7, 12, cr15, cr12, cr15, {6} │ │ │ │ │ @ instruction: 0xf998f7eb │ │ │ │ │ @ instruction: 0xf7eb4621 │ │ │ │ │ strcs pc, [r0], #-2659 @ 0xfffff59d │ │ │ │ │ - blmi a48654 │ │ │ │ │ + blmi a4864c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 28fe20 │ │ │ │ │ + blls 28fe18 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 115) │ │ │ │ │ andlt r4, fp, r0, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ @ instruction: 0xf984f7eb │ │ │ │ │ tstcs r2, r8, lsl #4 │ │ │ │ │ @ instruction: 0xf9ecf7eb │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - bmi 82a164 │ │ │ │ │ + bmi 82a15c │ │ │ │ │ andvs r4, r7, r3, lsl #12 │ │ │ │ │ addvs r4, r6, r1, asr #12 │ │ │ │ │ @ instruction: 0x4620447a │ │ │ │ │ - bl 173d28 │ │ │ │ │ + bl 273d20 │ │ │ │ │ sbcsle r2, sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf1b8e020 │ │ │ │ │ sbcsle r0, r8, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf7cf4668 │ │ │ │ │ - bfi lr, sl, (invalid: 29:20) │ │ │ │ │ + bfi lr, lr, (invalid: 29:20) │ │ │ │ │ strbtmi r4, [r8], -r1, asr #12 │ │ │ │ │ - stc 7, cr15, [r8, #-828] @ 0xfffffcc4 │ │ │ │ │ + stc 7, cr15, [ip, #-828] @ 0xfffffcc4 │ │ │ │ │ @ instruction: 0xf964f7eb │ │ │ │ │ tstcs r2, r8, lsl #4 │ │ │ │ │ @ instruction: 0xf9ccf7eb │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - bmi 46a118 │ │ │ │ │ + bmi 46a110 │ │ │ │ │ andvs r4, r7, r3, lsl #12 │ │ │ │ │ addvs r4, r6, r9, ror #12 │ │ │ │ │ @ instruction: 0x4620447a │ │ │ │ │ - b ff973d68 │ │ │ │ │ + b ffa73d60 │ │ │ │ │ strbmi fp, [r8], -r0, asr #2 │ │ │ │ │ - cdp 7, 7, cr15, cr14, cr15, {6} │ │ │ │ │ + cdp 7, 8, cr15, cr2, cr15, {6} │ │ │ │ │ @ instruction: 0xf94ef7eb │ │ │ │ │ @ instruction: 0xf7eb4629 │ │ │ │ │ @ instruction: 0xe7affa19 │ │ │ │ │ @ instruction: 0xf7cf4648 │ │ │ │ │ - @ instruction: 0xe7b1ee76 │ │ │ │ │ - ldcl 7, cr15, [ip, #-828]! @ 0xfffffcc4 │ │ │ │ │ - strdeq r2, [r2], -r0 │ │ │ │ │ + @ instruction: 0xe7b1ee7a │ │ │ │ │ + stc 7, cr15, [r0, #828] @ 0x33c │ │ │ │ │ + strdeq r2, [r2], -r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, r8, lsr #23 │ │ │ │ │ + @ instruction: 0x00022bb0 │ │ │ │ │ @ instruction: 0xfffffee9 │ │ │ │ │ @ instruction: 0xfffffea9 │ │ │ │ │ ldrlt fp, [r0, #-464] @ 0xfffffe30 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [r4], -r3, asr #16 │ │ │ │ │ @ instruction: 0xf7ebb133 │ │ │ │ │ strtmi pc, [r1], -sp, lsr #18 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldmiblt r6!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7cf6800 │ │ │ │ │ - @ instruction: 0xf7ebeca0 │ │ │ │ │ + @ instruction: 0xf7ebeca4 │ │ │ │ │ strtmi pc, [r1], -r3, lsr #18 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ stmiblt ip!, {r0, r1, r3, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d0a4 │ │ │ │ │ + bl feb8d09c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r5], -r8, ror #31 │ │ │ │ │ - blmi 64870c │ │ │ │ │ + blmi 648704 │ │ │ │ │ ldrbtmi fp, [sl], #-131 @ 0xffffff7d │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ mvnslt r0, r0, lsl #6 │ │ │ │ │ strbtmi r4, [r9], -r4, lsl #12 │ │ │ │ │ movwcs r6, #2048 @ 0x800 │ │ │ │ │ @ instruction: 0xf7cf9300 │ │ │ │ │ - stmdacs r3, {r3, r4, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r3, {r2, r3, r4, fp, sp, lr, pc} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs sp, #4369 @ 0x1111 │ │ │ │ │ tstlt sp, r3, rrx │ │ │ │ │ eorvs r9, fp, r0, lsl #22 │ │ │ │ │ - bmi 33dee8 │ │ │ │ │ + bmi 33dee0 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r7, lsl #2 │ │ │ │ │ stmdavs r0!, {r4, r5, r8, sl, fp, ip, sp, pc} │ │ │ │ │ - stcl 7, cr15, [r4], #-828 @ 0xfffffcc4 │ │ │ │ │ + stcl 7, cr15, [r8], #-828 @ 0xfffffcc4 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7cfe7ed │ │ │ │ │ - svclt 0x0000ed1e │ │ │ │ │ - andeq r2, r2, r6, lsr #21 │ │ │ │ │ + svclt 0x0000ed22 │ │ │ │ │ + andeq r2, r2, lr, lsr #21 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, r2, ror sl │ │ │ │ │ + andeq r2, r2, sl, ror sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8d120 │ │ │ │ │ + bl feb8d118 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ tstcs r0, r3, lsl #16 │ │ │ │ │ @ instruction: 0xf0004478 │ │ │ │ │ @ instruction: 0x4620f99d │ │ │ │ │ - stm r4, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + stm r8, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xfffffddd │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - svclt 0x0014f7cf │ │ │ │ │ + svclt 0x0018f7cf │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d150 │ │ │ │ │ + bl feb8d148 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8b9cd8 │ │ │ │ │ - blmi 8e21e8 │ │ │ │ │ + bmi 8b9cd0 │ │ │ │ │ + blmi 8e21e0 │ │ │ │ │ ldrbtmi r4, [sl], #-1551 @ 0xfffff9f1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9321 │ │ │ │ │ stmdbcs r0, {r8, r9} │ │ │ │ │ cmnlt r8, #52 @ 0x34 │ │ │ │ │ cdpge 8, 0, cr6, cr1, cr5, {0} │ │ │ │ │ addcs r2, r0, #0, 2 │ │ │ │ │ @ instruction: 0xf7cf4630 │ │ │ │ │ - strcs lr, [r0], #-2490 @ 0xfffff646 │ │ │ │ │ + strcs lr, [r0], #-2494 @ 0xfffff642 │ │ │ │ │ @ instruction: 0x46216838 │ │ │ │ │ @ instruction: 0xf04f4623 │ │ │ │ │ - blx 838f90 │ │ │ │ │ + blx 838f88 │ │ │ │ │ ldrbeq pc, [r2, r3, lsl #4] @ │ │ │ │ │ strcs fp, [r1], #-3908 @ 0xfffff0bc │ │ │ │ │ vpmax.s8 d15, d3, d12 │ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ │ tstmi r1, #72, 30 @ 0x120 │ │ │ │ │ mvnsle r2, r0, lsr #22 │ │ │ │ │ tstls r1, r4, lsl #2 │ │ │ │ │ orrcs r4, r0, r2, lsr r6 │ │ │ │ │ @ instruction: 0xf7ce4628 │ │ │ │ │ - blx fec71db4 │ │ │ │ │ + blx fec71dbc │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ - blmi 2c87e8 │ │ │ │ │ + blmi 2c87e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 89002c │ │ │ │ │ + blls 890024 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ ldcllt 0, cr11, [r0, #140]! @ 0x8c │ │ │ │ │ - cdp 7, 13, cr15, cr0, cr15, {6} │ │ │ │ │ + cdp 7, 13, cr15, cr4, cr15, {6} │ │ │ │ │ strb r4, [ip, r5, lsl #12] │ │ │ │ │ strb r4, [sp, r8, lsl #12]! │ │ │ │ │ - ldc 7, cr15, [r2], #828 @ 0x33c │ │ │ │ │ - strdeq r2, [r2], -sl │ │ │ │ │ + ldc 7, cr15, [r6], #828 @ 0x33c │ │ │ │ │ + andeq r2, r2, r2, lsl #20 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r2, ip, r9 │ │ │ │ │ + andeq r2, r2, r4, lsr #19 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d1f4 │ │ │ │ │ + bl feb8d1ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 9b9d9c │ │ │ │ │ - blmi 9e228c │ │ │ │ │ + bmi 9b9d94 │ │ │ │ │ + blmi 9e2284 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x9321681b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorsle r2, r8, r0, lsl #18 │ │ │ │ │ stmdacs r0, {r2, r3, r9, sl, lr} │ │ │ │ │ stmdavs r5, {r0, r1, r2, r4, r5, ip, lr, pc} │ │ │ │ │ addcs sl, r0, #1024 @ 0x400 │ │ │ │ │ ldrmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - stmdb r6!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmdb sl!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strmi r2, [r2], -r0, lsl #3 │ │ │ │ │ @ instruction: 0xf7cf4628 │ │ │ │ │ - bllt 1070538 │ │ │ │ │ + bllt 1070540 │ │ │ │ │ eorvs r2, r0, r1, lsl #2 │ │ │ │ │ andcc lr, r1, r3 │ │ │ │ │ svcvs 0x0080f5b0 │ │ │ │ │ stmdbeq r3, {r2, r4, ip, lr, pc}^ │ │ │ │ │ andseq pc, pc, #0 │ │ │ │ │ orreq lr, r3, #13312 @ 0x3400 │ │ │ │ │ sbcsmi r6, r3, fp, asr r8 │ │ │ │ │ svclt 0x00cc281f │ │ │ │ │ @ instruction: 0xf0032300 │ │ │ │ │ - blcs 36c5c │ │ │ │ │ + blcs 36c54 │ │ │ │ │ stmdavs r3!, {r0, r2, r3, r5, r6, r7, ip, lr, pc} │ │ │ │ │ vpmax.s8 d15, d0, d1 │ │ │ │ │ tstmi r3, #1 │ │ │ │ │ strb r6, [sl, r3, lsr #32]! │ │ │ │ │ - bmi 33e070 │ │ │ │ │ + bmi 33e068 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorlt sp, r3, r7, lsl #2 │ │ │ │ │ andcs fp, r0, r0, lsr sp │ │ │ │ │ @ instruction: 0xf7cfe7f1 │ │ │ │ │ - @ instruction: 0x4605ee76 │ │ │ │ │ + @ instruction: 0x4605ee7a │ │ │ │ │ @ instruction: 0xf7cfe7c4 │ │ │ │ │ - svclt 0x0000ec5a │ │ │ │ │ - andeq r2, r2, r8, asr r9 │ │ │ │ │ + svclt 0x0000ec5e │ │ │ │ │ + andeq r2, r2, r0, ror #18 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, sl, ror #17 │ │ │ │ │ + strdeq r2, [r2], -r2 @ │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d2b0 │ │ │ │ │ + bl feb8d2a8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r5], -r8, ror #31 │ │ │ │ │ addlt r2, r3, r1 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x0000e855 │ │ │ │ │ tstle r3, r0, lsl #22 │ │ │ │ │ streq lr, [r0], #-2117 @ 0xfffff7bb │ │ │ │ │ mvnsle r2, r0, lsl #24 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blls 9acdc │ │ │ │ │ - blls a4848 │ │ │ │ │ + blls 9acd4 │ │ │ │ │ + blls a4840 │ │ │ │ │ stmdblt r3!, {r0, r1, r4, r5, sl, sp} │ │ │ │ │ stccc 0, cr14, [r1], {36} @ 0x24 │ │ │ │ │ @ instruction: 0xf000d009 │ │ │ │ │ @ instruction: 0xf3bff9f9 │ │ │ │ │ stmdavs fp!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ - blcs 7e288 │ │ │ │ │ + blcs 7e280 │ │ │ │ │ vshr.u64 , , #1 │ │ │ │ │ stmdavs r8!, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ andeq pc, r2, r0, lsr #3 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ andlt r0, r3, r0, asr #18 │ │ │ │ │ - blls a55d4 │ │ │ │ │ + blls a55cc │ │ │ │ │ rscle r4, r0, r3, lsl #5 │ │ │ │ │ @ instruction: 0xf1a09801 │ │ │ │ │ - blx fec36128 │ │ │ │ │ + blx fec36120 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ usada8mi r8, r0, r6, r4 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ vsubw.u q1, , d2 │ │ │ │ │ eorvs r8, fp, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldclt 0, cr11, [r0, #-12]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d350 │ │ │ │ │ + bl feb8d348 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d7a0f8 │ │ │ │ │ - blmi da2364 │ │ │ │ │ + bmi d7a0f0 │ │ │ │ │ + blmi da235c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs r5, {r3, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r3, {r0, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ strbtmi r2, [r8], -r0, lsl #8 │ │ │ │ │ strls r6, [r0], #-235 @ 0xffffff15 │ │ │ │ │ ldc2l 7, cr15, [r2], #936 @ 0x3a8 │ │ │ │ │ @ instruction: 0xf1054621 │ │ │ │ │ @ instruction: 0xf7cf0010 │ │ │ │ │ - orrlt lr, r0, lr, lsl sl │ │ │ │ │ + orrlt lr, r0, r2, lsr #20 │ │ │ │ │ movwcs r2, #4096 @ 0x1000 │ │ │ │ │ - bmi a8e33c │ │ │ │ │ + bmi a8e334 │ │ │ │ │ ldrbtmi r4, [sl], #-2855 @ 0xfffff4d9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r1, asr #2 │ │ │ │ │ @ instruction: 0x4628bd70 │ │ │ │ │ @ instruction: 0x4601e7f1 │ │ │ │ │ andseq pc, r4, r5, lsl #2 │ │ │ │ │ - b 1f40f0 │ │ │ │ │ + b 2f40e8 │ │ │ │ │ teqle r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf04f4c1f │ │ │ │ │ ldrbtmi r0, [ip], #-1537 @ 0xfffff9ff │ │ │ │ │ @ instruction: 0xf7cee001 │ │ │ │ │ - stmdavc r3!, {r1, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r1, r2, r4, r5, r7, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svccc 0x004fe8d4 │ │ │ │ │ svcvs 0x0042e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #20 │ │ │ │ │ vrshr.u64 , , #1 │ │ │ │ │ - blcs 59f50 │ │ │ │ │ + blcs 59f48 │ │ │ │ │ ldmib r4, {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ movwcc r2, #4866 @ 0x1302 │ │ │ │ │ ldmdavs r1, {r1, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ eorvs r6, r9, r5, lsr #1 │ │ │ │ │ - bmi 48e24c │ │ │ │ │ + bmi 48e244 │ │ │ │ │ sbcsvs r4, r3, sl, ror r4 │ │ │ │ │ vsubw.u q1, , d0 │ │ │ │ │ andsvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldr r2, [lr, r1]! │ │ │ │ │ cmplt r1, r1, ror #16 │ │ │ │ │ eorvs r4, r9, fp, lsl #20 │ │ │ │ │ subsvs r4, r5, sl, ror r4 │ │ │ │ │ stmdbvs r8!, {r0, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ - bl fee7415c │ │ │ │ │ + bl fef74154 │ │ │ │ │ strhtvs lr, [r5], r2 │ │ │ │ │ @ instruction: 0xf7cfe7f4 │ │ │ │ │ - svclt 0x0000eb8e │ │ │ │ │ - strdeq r2, [r2], -ip │ │ │ │ │ + svclt 0x0000eb92 │ │ │ │ │ + andeq r2, r2, r4, lsl #16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, r6, asr #15 │ │ │ │ │ - andeq r5, r2, r2, ror r5 │ │ │ │ │ - andeq r5, r2, r8, lsr r5 │ │ │ │ │ - andeq r5, r2, ip, lsl r5 │ │ │ │ │ + andeq r2, r2, lr, asr #15 │ │ │ │ │ + andeq r5, r2, sl, ror r5 │ │ │ │ │ + andeq r5, r2, r0, asr #10 │ │ │ │ │ + andeq r5, r2, r4, lsr #10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8d44c │ │ │ │ │ + bl feb8d444 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdami r5, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ ldrbtmi r2, [r8], #-768 @ 0xfffffd00 │ │ │ │ │ - blcc 17425c │ │ │ │ │ + blcc 174254 │ │ │ │ │ ldrmi r2, [r9], -r0, lsr #4 │ │ │ │ │ - blx ffdf2286 │ │ │ │ │ + blx ffdf227e │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ - ldrdeq r5, [r2], -sl │ │ │ │ │ + andeq r5, r2, r2, ror #9 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ @ instruction: 0x46074c13 │ │ │ │ │ @ instruction: 0xf04f4688 │ │ │ │ │ ldrbtmi r0, [ip], #-1537 @ 0xfffff9ff │ │ │ │ │ @ instruction: 0xf7cee001 │ │ │ │ │ - stmdavc r3!, {r1, r2, r3, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r3!, {r1, r4, r6, r8, r9, sl, fp, sp, lr, pc} │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ svcpl 0x004fe8d4 │ │ │ │ │ svcvs 0x0043e8c4 │ │ │ │ │ mvnsle r2, r0, lsl #22 │ │ │ │ │ vmlal.u , d31, d27[0] │ │ │ │ │ - blcs 5a018 │ │ │ │ │ + blcs 5a010 │ │ │ │ │ stcne 1, cr13, [r0, #-948]! @ 0xfffffc4c │ │ │ │ │ - blx ff2f22d6 │ │ │ │ │ + blx ff2f22ce │ │ │ │ │ ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ │ - blx 722de │ │ │ │ │ + blx 722d6 │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ vaddl.u , d15, d21 │ │ │ │ │ pop {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc} │ │ │ │ │ svclt 0x000081f0 │ │ │ │ │ - andeq r5, r2, sl, lsr #9 │ │ │ │ │ + @ instruction: 0x000254b2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8d4d8 │ │ │ │ │ + bl feb8d4d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [ip], -r0, ror #31 │ │ │ │ │ - bmi 488724 │ │ │ │ │ + bmi 48871c │ │ │ │ │ ldrbtmi fp, [r9], #-134 @ 0xffffff7a │ │ │ │ │ stmpl sl, {r0, r1, r9, sl, lr} │ │ │ │ │ andls r6, r5, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ stmdbmi sp, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ andcc r4, r8, sl, ror #12 │ │ │ │ │ ldrbtmi r9, [r9], #-768 @ 0xfffffd00 │ │ │ │ │ @ instruction: 0xf7ff9402 │ │ │ │ │ - bmi 2f5e3c │ │ │ │ │ + bmi 2f5e34 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r6, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7cfbd10 │ │ │ │ │ - svclt 0x0000eb12 │ │ │ │ │ - andeq r2, r2, r2, ror r6 │ │ │ │ │ + svclt 0x0000eb16 │ │ │ │ │ + andeq r2, r2, sl, ror r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffe47 │ │ │ │ │ - andeq r2, r2, lr, asr #12 │ │ │ │ │ + andeq r2, r2, r6, asr r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8d53c │ │ │ │ │ + bl feb8d534 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmiavs r3, {r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ tstlt fp, r4, lsl #12 │ │ │ │ │ ldmdblt fp!, {r0, r1, r6, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf7cf6920 │ │ │ │ │ - stmdbvs r0!, {r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ + stmdbvs r0!, {r2, r5, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ - bllt 674298 │ │ │ │ │ + bllt 774290 │ │ │ │ │ @ instruction: 0xf7cf6940 │ │ │ │ │ - stmdacs r0, {r1, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r1, r2, r4, r5, r6, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdavs r0!, {r1, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ tstlt r0, r5, ror #17 │ │ │ │ │ @ instruction: 0xf7cf6920 │ │ │ │ │ - strmi lr, [r8, sl, ror #22]! │ │ │ │ │ + strmi lr, [r8, lr, ror #22]! │ │ │ │ │ svclt 0x0000e7ea │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8d580 │ │ │ │ │ + bl feb8d578 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r3], #-928 @ 0xfffffc60 │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ and r4, r1, ip, ror r4 │ │ │ │ │ - cdp 7, 12, cr15, cr10, cr14, {6} │ │ │ │ │ - blcs 54424 │ │ │ │ │ + cdp 7, 12, cr15, cr14, cr14, {6} │ │ │ │ │ + blcs 5441c │ │ │ │ │ vsra.u64 , q13, #1 │ │ │ │ │ ldm r4, {r0, r1, r3, r4, r6, r8, r9, sl, fp, pc}^ │ │ │ │ │ stmia r4, {r0, r1, r2, r3, r6, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ - bcs 4e0b0 │ │ │ │ │ + bcs 4e0a8 │ │ │ │ │ sbcslt sp, fp, #1073741886 @ 0x4000003e │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf0081d20 │ │ │ │ │ strmi pc, [r5], -r7, asr #22 │ │ │ │ │ mrc2 7, 6, pc, cr8, cr6, {7} │ │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ @@ -49495,213 +49493,213 @@ │ │ │ │ │ ldrdlt pc, [r8, -r9] │ │ │ │ │ @ instruction: 0xffa4f7ff │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ mcr2 7, 6, pc, cr14, cr6, {7} @ │ │ │ │ │ addmi r4, r6, #4, 12 @ 0x400000 │ │ │ │ │ stcmi 1, cr13, [r7], {241} @ 0xf1 │ │ │ │ │ stcne 4, cr4, [r0, #-496]! @ 0xfffffe10 │ │ │ │ │ - blx 10f2426 │ │ │ │ │ + blx 10f241e │ │ │ │ │ vsubw.u q1, , d0 │ │ │ │ │ eorvc r8, r3, fp, asr pc │ │ │ │ │ svchi 0x005bf3bf │ │ │ │ │ ldcllt 0, cr7, [r8, #140]! @ 0x8c │ │ │ │ │ - andeq r5, r2, r4, lsr #7 │ │ │ │ │ - andeq r5, r2, r4, lsr r3 │ │ │ │ │ + andeq r5, r2, ip, lsr #7 │ │ │ │ │ + andeq r5, r2, ip, lsr r3 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8d624 │ │ │ │ │ + bl feb8d61c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46030ff8 │ │ │ │ │ stmdblt r0, {r6, fp, sp, lr} │ │ │ │ │ ldmdbvs r8, {r3, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ - bl 1f4374 │ │ │ │ │ + bl 2f436c │ │ │ │ │ svclt 0x00183800 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ stmdavs r0, {r0, r1, r9, sl, lr}^ │ │ │ │ │ ldmdbvs r8, {r4, r8, ip, sp, pc} │ │ │ │ │ - blt ffef4388 │ │ │ │ │ + blt ffff4380 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d658 │ │ │ │ │ + bl feb8d650 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 6fa400 │ │ │ │ │ - blmi 72266c │ │ │ │ │ + bmi 6fa3f8 │ │ │ │ │ + blmi 722664 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ orrslt r6, fp, r3, asr #16 │ │ │ │ │ strmi r6, [r4], -r3, asr #17 │ │ │ │ │ cmplt r3, sp, lsl #12 │ │ │ │ │ @ instruction: 0xf7cf6940 │ │ │ │ │ - teqlt r0, r2, ror #21 │ │ │ │ │ + teqlt r0, r6, ror #21 │ │ │ │ │ stmiavs r6!, {r5, r6, fp, sp, lr}^ │ │ │ │ │ stmdbvs r0!, {r4, r8, ip, sp, pc} │ │ │ │ │ - b ff6f43cc │ │ │ │ │ + b ff7f43c4 │ │ │ │ │ stmdbvs r0!, {r4, r5, r7, r8, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ce4629 │ │ │ │ │ - strdlt lr, [r0, #-210]! @ 0xffffff2e │ │ │ │ │ - bmi 37e4a0 │ │ │ │ │ + strdlt lr, [r0, #-214]! @ 0xffffff2a │ │ │ │ │ + bmi 37e498 │ │ │ │ │ ldrbtmi r4, [sl], #-2827 @ 0xfffff4f5 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r9, lsl #2 │ │ │ │ │ stmdbvs r0!, {r4, r5, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf7ce4669 │ │ │ │ │ - blx fec71c40 │ │ │ │ │ + blx fec71c48 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7cfe7eb │ │ │ │ │ - svclt 0x0000ea3e │ │ │ │ │ - strdeq r2, [r2], -r4 │ │ │ │ │ + svclt 0x0000ea42 │ │ │ │ │ + strdeq r2, [r2], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000224b6 │ │ │ │ │ - svclt 0x0078f7ce │ │ │ │ │ + @ instruction: 0x000224be │ │ │ │ │ + svclt 0x007cf7ce │ │ │ │ │ cmnvc sl, #1325400064 @ 0x4f000000 @ │ │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ │ - svclt 0x0072f7ce │ │ │ │ │ + svclt 0x0076f7ce │ │ │ │ │ movtcs pc, #580 @ 0x244 @ │ │ │ │ │ movweq pc, #62144 @ 0xf2c0 @ │ │ │ │ │ @ instruction: 0xf000fb03 │ │ │ │ │ - svclt 0x006af7ce │ │ │ │ │ + svclt 0x006ef7ce │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8d700 │ │ │ │ │ + bl feb8d6f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r4], #-864 @ 0xfffffca0 │ │ │ │ │ - bmi 96272c │ │ │ │ │ + bmi 962724 │ │ │ │ │ ldrbtmi sl, [ip], #-2050 @ 0xfffff7fe │ │ │ │ │ movwcs r4, #1641 @ 0x669 │ │ │ │ │ ldmdavs r2, {r1, r5, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ │ movwls r0, #8704 @ 0x2200 │ │ │ │ │ movwcc lr, #6592 @ 0x19c0 │ │ │ │ │ stmib sp, {r0, r1, r6, r7, sp, lr}^ │ │ │ │ │ @ instruction: 0xf7ce3300 │ │ │ │ │ - bllt 1871fc0 │ │ │ │ │ + bllt 1871fc8 │ │ │ │ │ ldrdeq lr, [r2, -sp] │ │ │ │ │ ldclpl 6, cr15, [r3], {68} @ 0x44 │ │ │ │ │ stcleq 2, cr15, [r2], #-772 @ 0xfffffcfc │ │ │ │ │ cmpeq r3, r4, lsl #24 │ │ │ │ │ - bne 6f6a6c │ │ │ │ │ + bne 6f6a64 │ │ │ │ │ sbcsvs lr, r0, #270336 @ 0x42000 │ │ │ │ │ andeq lr, r1, #100352 @ 0x18800 │ │ │ │ │ ldrsbmi r1, [r2, #-139] @ 0xffffff75 │ │ │ │ │ ldrsbmi r1, [r2, #-139] @ 0xffffff75 │ │ │ │ │ - bl 107c5c4 │ │ │ │ │ - blx fe336966 │ │ │ │ │ + bl 107c5bc │ │ │ │ │ + blx fe33695e │ │ │ │ │ strbne r2, [r2, r4, lsl #24]! │ │ │ │ │ ldrdeq r0, [r9], #8 │ │ │ │ │ adcne lr, ip, #198656 @ 0x30800 │ │ │ │ │ cmpvc r3, r1, asr #20 │ │ │ │ │ - bl 107c770 │ │ │ │ │ - bmi 312cfc │ │ │ │ │ + bl 107c768 │ │ │ │ │ + bmi 312cf4 │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r8, r5, lsl #2 │ │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ │ @ instruction: 0x460130ff │ │ │ │ │ @ instruction: 0xf7cfe7ef │ │ │ │ │ - svclt 0x0000e9d8 │ │ │ │ │ - andeq r2, r2, sl, asr #8 │ │ │ │ │ + svclt 0x0000e9dc │ │ │ │ │ + andeq r2, r2, r2, asr r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, r2, ror #7 │ │ │ │ │ + andeq r2, r2, sl, ror #7 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8d7ac │ │ │ │ │ + bl feb8d7a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ addlt ip, r8, ip, rrx │ │ │ │ │ stmdage r2, {r1, r3, r4, r9, fp, lr} │ │ │ │ │ @ instruction: 0x466944fc │ │ │ │ │ @ instruction: 0xf85c2300 │ │ │ │ │ ldmdavs r2, {r1, sp} │ │ │ │ │ @ instruction: 0xf04f9207 │ │ │ │ │ movwls r0, #8704 @ 0x2200 │ │ │ │ │ movwcc lr, #6592 @ 0x19c0 │ │ │ │ │ stmib sp, {r0, r1, r6, r7, sp, lr}^ │ │ │ │ │ @ instruction: 0xf7ce3300 │ │ │ │ │ - stmiblt r8, {r2, r3, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmiblt r8, {r4, r6, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ vadd.i8 d25, d4, d2 │ │ │ │ │ vqdmlal.s q9, d0, d0[0] │ │ │ │ │ stcls 3, cr0, [r3], {15} │ │ │ │ │ - blx fe85ce02 │ │ │ │ │ + blx fe85cdfa │ │ │ │ │ stmne r0, {r0, r1, r8} │ │ │ │ │ tstne r4, r3, lsl #22 @ │ │ │ │ │ mvnvc lr, r1, asr #22 │ │ │ │ │ - blmi 288e28 │ │ │ │ │ + blmi 288e20 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 210670 │ │ │ │ │ + blls 210668 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ ldclt 0, cr11, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ strb r4, [pc, r1, lsl #12]! │ │ │ │ │ - ldmib r2, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - muleq r2, ip, r3 │ │ │ │ │ + ldmib r6, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + andeq r2, r2, r4, lsr #7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r2, r2, r8, asr r3 │ │ │ │ │ + andeq r2, r2, r0, ror #6 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8d834 │ │ │ │ │ + bl feb8d82c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r8], r0 @ │ │ │ │ │ - bmi 687e58 │ │ │ │ │ - blmi 6a064c │ │ │ │ │ + bmi 687e50 │ │ │ │ │ + blmi 6a0644 │ │ │ │ │ ldrbtmi r2, [sl], #-1024 @ 0xfffffc00 │ │ │ │ │ strmi lr, [r1], #-2509 @ 0xfffff633 │ │ │ │ │ strmi lr, [r1], #-2496 @ 0xfffff640 │ │ │ │ │ sbcvs r4, r4, sp, lsl #12 │ │ │ │ │ strls r4, [r0], #-1641 @ 0xfffff997 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9307 │ │ │ │ │ @ instruction: 0xf7ce0300 │ │ │ │ │ - stmiblt r0, {r3, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ + stmiblt r0, {r2, r3, r9, sl, fp, sp, lr, pc}^ │ │ │ │ │ ldmib sp, {r1, r2, r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ stmib r6, {r1, r8}^ │ │ │ │ │ - blls 136a74 │ │ │ │ │ + blls 136a6c │ │ │ │ │ ldrhlt r6, [sp, -r3] │ │ │ │ │ movwcs lr, #2525 @ 0x9dd │ │ │ │ │ movwcs lr, #2501 @ 0x9c5 │ │ │ │ │ - bmi 2be688 │ │ │ │ │ + bmi 2be680 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r8, r3, lsl #2 │ │ │ │ │ @ instruction: 0x4620bd70 │ │ │ │ │ @ instruction: 0xf7cfe7f1 │ │ │ │ │ - svclt 0x0000e952 │ │ │ │ │ - andeq r2, r2, r2, lsl r3 │ │ │ │ │ + svclt 0x0000e956 │ │ │ │ │ + andeq r2, r2, sl, lsl r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r2, [r2], -r2 @ │ │ │ │ │ + ldrdeq r2, [r2], -sl │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8d8b8 │ │ │ │ │ + bl feb8d8b0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7fe0ff8 │ │ │ │ │ stmdblt r8, {r0, r1, r4, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ stclt 0, cr2, [r8, #-0] │ │ │ │ │ @ instruction: 0xf8a0f000 │ │ │ │ │ rscsle r2, r9, r0, lsl #16 │ │ │ │ │ ldc2 7, cr15, [r8, #1020]! @ 0x3fc │ │ │ │ │ rscsle r2, r5, r0, lsl #16 │ │ │ │ │ ldc2 7, cr15, [r8], #992 @ 0x3e0 │ │ │ │ │ - blx 9f46d4 │ │ │ │ │ + blx 9f46cc │ │ │ │ │ svclt 0x00183800 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8d8f0 │ │ │ │ │ + bl feb8d8e8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ │ @ instruction: 0xf7fffa63 │ │ │ │ │ @ instruction: 0xf000fe3d │ │ │ │ │ pop {r0, r1, r3, r4, r5, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf7fe4008 │ │ │ │ │ svclt 0x0000b97d │ │ │ │ │ stmib r0, {r8, r9, sp}^ │ │ │ │ │ ldrbmi r3, [r0, -r0, lsl #6]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8d91c │ │ │ │ │ + bl feb8d914 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs r3, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xb1234604 │ │ │ │ │ ldc2l 7, cr15, [r4], {234} @ 0xea │ │ │ │ │ @ instruction: 0xf7ea6821 │ │ │ │ │ movwcs pc, #3487 @ 0xd9f @ │ │ │ │ │ movwcc lr, #2500 @ 0x9c4 │ │ │ │ │ @@ -49715,15 +49713,15 @@ │ │ │ │ │ cdpne 1, 4, cr11, cr2, cr8, {2} │ │ │ │ │ teqlt r0, r8, lsl r8 │ │ │ │ │ addsmi r6, r3, #5963776 @ 0x5b0000 │ │ │ │ │ @ instruction: 0xf850d902 │ │ │ │ │ ldrbmi r0, [r0, -r2, lsr #32]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8d974 │ │ │ │ │ + bl feb8d96c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdavs sp, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ ldrmi r4, [r7], -r4, lsl #12 │ │ │ │ │ cmnlt r5, #0, 16 │ │ │ │ │ mvnslt r1, fp, ror #28 │ │ │ │ │ adcmi r6, sl, #6422528 @ 0x620000 │ │ │ │ │ addseq fp, fp, r8, lsr #30 │ │ │ │ │ @@ -49749,38 +49747,38 @@ │ │ │ │ │ strhtvs r0, [r5], #-3 │ │ │ │ │ @ instruction: 0xf06fe7d7 │ │ │ │ │ stmdacs r0, {r0, r1, r8, r9} │ │ │ │ │ strbcs sp, [r0, #-467] @ 0xfffffe2d │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ svclt 0x0000e7eb │ │ │ │ │ teqlt fp, fp, asr #16 │ │ │ │ │ - blcc 90904 │ │ │ │ │ + blcc 908fc │ │ │ │ │ svclt 0x0082429a │ │ │ │ │ stmdavs r2, {r8, sp} │ │ │ │ │ eorne pc, r3, r2, asr #16 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8da14 │ │ │ │ │ + bl feb8da0c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf5ac0000 │ │ │ │ │ @ instruction: 0xf8cc5c80 │ │ │ │ │ @ instruction: 0xf84c0000 │ │ │ │ │ - bmi bf9888 │ │ │ │ │ + bmi bf9880 │ │ │ │ │ stcpl 5, cr15, [r0, #-692] @ 0xfffffd4c │ │ │ │ │ addlt r4, r2, lr, lsr #22 │ │ │ │ │ stcmi 4, cr4, [lr], #-488 @ 0xfffffe18 │ │ │ │ │ andpl pc, r0, sp, lsl #10 │ │ │ │ │ andcc r2, r4, r0, lsl #2 │ │ │ │ │ ldmpl r3, {r2, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ andvs r6, r3, fp, lsl r8 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf7f94620 │ │ │ │ │ stmiblt r8, {r0, r4, r6, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf50d4a27 │ │ │ │ │ - blmi 94ac58 │ │ │ │ │ + blmi 94ac50 │ │ │ │ │ ldrbtmi r3, [sl], #-260 @ 0xfffffefc │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r6, sl, fp, lsl #16 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andcs sp, r1, r9, lsr r1 │ │ │ │ │ stcpl 5, cr15, [r0, #-52] @ 0xffffffcc │ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ │ @@ -49794,134 +49792,134 @@ │ │ │ │ │ ldmdbmi r8, {r1, r2, r3, r4, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ strtmi r2, [r8], -sl, lsl #4 │ │ │ │ │ @ instruction: 0xf0034479 │ │ │ │ │ smlalbtlt pc, r8, sp, sl @ │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xf8daf7ed │ │ │ │ │ - blle ffb408b0 │ │ │ │ │ + blle ffb408a8 │ │ │ │ │ @ instruction: 0xe7eed0f6 │ │ │ │ │ @ instruction: 0x1db079b3 │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ stmdble r7, {r0, r3, r9, fp, sp} │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ ldmle r7!, {r0, r3, r9, fp, sp}^ │ │ │ │ │ rscle r2, r3, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf848f7f5 │ │ │ │ │ @ instruction: 0xf7cfe7e0 │ │ │ │ │ - svclt 0x0000e832 │ │ │ │ │ - andeq r2, r2, r8, lsr #2 │ │ │ │ │ + svclt 0x0000e836 │ │ │ │ │ + andeq r2, r2, r0, lsr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq sp, [r0], -ip │ │ │ │ │ - strdeq r2, [r2], -lr │ │ │ │ │ - @ instruction: 0x0000ddb4 │ │ │ │ │ - svclt 0x00004770 │ │ │ │ │ - ldmiblt r8!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - beq 10723d8 │ │ │ │ │ - bvc 10724c8 │ │ │ │ │ - blx 4724d0 │ │ │ │ │ + andeq sp, r0, r4, lsl #28 │ │ │ │ │ + andeq r2, r2, r6, lsl #2 │ │ │ │ │ + @ instruction: 0x0000ddbc │ │ │ │ │ + svclt 0x00004770 │ │ │ │ │ + ldmiblt ip!, {r0, r1, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + beq 10723d0 │ │ │ │ │ + bvc 10724c0 │ │ │ │ │ + blx 4724c8 │ │ │ │ │ cdp 4, 11, cr13, cr1, cr2, {0} │ │ │ │ │ ldrbmi r0, [r0, -r7, ror #21]! │ │ │ │ │ - stclt 7, cr15, [r0], {206} @ 0xce │ │ │ │ │ + stclt 7, cr15, [r4], {206} @ 0xce │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ andcc lr, r2, #208, 18 @ 0x340000 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ subsmi r6, sl, r4, asr #16 │ │ │ │ │ stmdavs sp, {r0, r1, r6, r7, fp, sp, lr} │ │ │ │ │ strmi r4, [fp], r2, lsr #32 │ │ │ │ │ stmdavs r1, {r1, r3, r4, r6, lr} │ │ │ │ │ cmnmi r8, #-1610612732 @ 0xa0000004 @ │ │ │ │ │ msrvc SPSR_fx, #-805306356 @ 0xd000000c │ │ │ │ │ strtmi fp, [fp], #-141 @ 0xffffff73 │ │ │ │ │ - stcvc 6, cr15, [pc], #256 @ 36a44 │ │ │ │ │ + stcvc 6, cr15, [pc], #256 @ 36a3c │ │ │ │ │ ldclpl 2, cr15, [ip], #-828 @ 0xfffffcc4 │ │ │ │ │ ldrmi r4, [sl], #-1035 @ 0xfffffbf5 │ │ │ │ │ ldrdcc pc, [r4], -fp │ │ │ │ │ vadd.i8 q11, , │ │ │ │ │ @ instruction: 0xf6c61822 │ │ │ │ │ @ instruction: 0x461e3890 │ │ │ │ │ - bl 150b6c │ │ │ │ │ + bl 150b64 │ │ │ │ │ strls r6, [r0, #-626] @ 0xfffffd8e │ │ │ │ │ ldrbeq pc, [fp, #583] @ 0x247 @ │ │ │ │ │ strmi pc, [r0, #-706]! @ 0xfffffd3e │ │ │ │ │ streq lr, [r3, -r4, lsl #21] │ │ │ │ │ @ instruction: 0x96014017 │ │ │ │ │ vqadd.s8 q10, , │ │ │ │ │ @ instruction: 0xf6ce7356 │ │ │ │ │ strls r0, [sl], #-967 @ 0xfffffc39 │ │ │ │ │ @ instruction: 0xf8db4433 │ │ │ │ │ strmi r9, [fp], #-28 @ 0xffffffe4 │ │ │ │ │ - ldrmi r6, [pc], #-2177 @ 3698c │ │ │ │ │ + ldrmi r6, [pc], #-2177 @ 36984 │ │ │ │ │ ldrdcc pc, [r8], -fp │ │ │ │ │ ldrpl lr, [r7, -r2, lsl #22]! │ │ │ │ │ - b fe148210 │ │ │ │ │ + b fe148208 │ │ │ │ │ ldrtmi r0, [r5], #-770 @ 0xfffffcfe │ │ │ │ │ strmi r4, [sp], #-59 @ 0xffffffc5 │ │ │ │ │ strls r4, [r2], -r3, rrx │ │ │ │ │ @ instruction: 0xf8db442b │ │ │ │ │ - b fe0ca9dc │ │ │ │ │ + b fe0ca9d4 │ │ │ │ │ strtmi r0, [ip], -r7, lsl #12 │ │ │ │ │ strbvs pc, [lr, #1612]! @ 0x64c @ │ │ │ │ │ ldrne pc, [sp, #716]! @ 0x2cc │ │ │ │ │ mvnscc lr, #7168 @ 0x1c00 │ │ │ │ │ strtmi r9, [r5], #-1027 @ 0xfffffbfd │ │ │ │ │ andsmi r9, lr, sl, lsl #24 │ │ │ │ │ strtmi r4, [r5], #-86 @ 0xffffffaa │ │ │ │ │ @ instruction: 0x4010f8db │ │ │ │ │ - b fe207a88 │ │ │ │ │ + b fe207a80 │ │ │ │ │ strtmi r0, [r4], #1283 @ 0x503 │ │ │ │ │ ldrtcs lr, [r6], r3, lsl #22 │ │ │ │ │ mlasmi r5, r4, r4, r4 │ │ │ │ │ @ instruction: 0x2014f8db │ │ │ │ │ strbtmi r4, [r5], #-125 @ 0xffffff83 │ │ │ │ │ vmin.s8 d20, d12, d1 │ │ │ │ │ vmull.s8 q11, d4, d26 │ │ │ │ │ - bl 1d5c0c │ │ │ │ │ - b fe10ffc8 │ │ │ │ │ + bl 1d5c04 │ │ │ │ │ + b fe10ffc0 │ │ │ │ │ eormi r0, sl, r6, lsl #4 │ │ │ │ │ ldrtmi r4, [ip], #1164 @ 0x48c │ │ │ │ │ strbtmi r4, [r2], #-90 @ 0xffffffa6 │ │ │ │ │ @ instruction: 0xf8db9104 │ │ │ │ │ - b fe1baa68 │ │ │ │ │ - bl 179a20 │ │ │ │ │ + b fe1baa60 │ │ │ │ │ + bl 179a18 │ │ │ │ │ vqsub.s8 d21, d4, d18 │ │ │ │ │ @ instruction: 0xf6ca6713 │ │ │ │ │ - b 3386d8 │ │ │ │ │ - strmi r0, [pc], #-3074 @ 36a1c │ │ │ │ │ + b 3386d0 │ │ │ │ │ + strmi r0, [pc], #-3074 @ 36a14 │ │ │ │ │ @ instruction: 0x0c06ea8c │ │ │ │ │ - b fe187aa0 │ │ │ │ │ + b fe187a98 │ │ │ │ │ ldrtmi r0, [ip], #770 @ 0x302 │ │ │ │ │ strpl pc, [r1, -r9, asr #4] │ │ │ │ │ strbpl pc, [r6, -pc, asr #13] @ │ │ │ │ │ - bl dae48 │ │ │ │ │ - strbmi r3, [pc], #-3324 @ 36a38 │ │ │ │ │ + bl dae40 │ │ │ │ │ + strbmi r3, [pc], #-3324 @ 36a30 │ │ │ │ │ movweq lr, #51715 @ 0xca03 │ │ │ │ │ rsbmi r4, fp, r7, lsr r4 │ │ │ │ │ streq lr, [ip], -r2, lsl #21 │ │ │ │ │ @ instruction: 0xf8db443b │ │ │ │ │ - bl 352acc │ │ │ │ │ + bl 352ac4 │ │ │ │ │ @ instruction: 0x463923b3 │ │ │ │ │ ldrbeq pc, [r8, r9, asr #12] @ │ │ │ │ │ strne pc, [r0, r6, asr #13] │ │ │ │ │ - strmi r4, [pc], #-30 @ 36a5c │ │ │ │ │ + strmi r4, [pc], #-30 @ 36a54 │ │ │ │ │ subsmi r4, r6, pc, lsr #8 │ │ │ │ │ @ instruction: 0xf8db443e │ │ │ │ │ tstls r6, r4, lsr #32 │ │ │ │ │ - strvc pc, [pc, #591]! @ 36cbb │ │ │ │ │ + strvc pc, [pc, #591]! @ 36cb3 │ │ │ │ │ strbcc pc, [r4, #-1736] @ 0xfffff938 @ │ │ │ │ │ ldrbtvs lr, [r6], -r3, lsl #22 │ │ │ │ │ - b fe34835c │ │ │ │ │ + b fe348354 │ │ │ │ │ eorsmi r0, r7, r3, lsl #14 │ │ │ │ │ ldrmi r4, [r5], #-1037 @ 0xfffffbf3 │ │ │ │ │ streq lr, [ip, -r7, lsl #21] │ │ │ │ │ @ instruction: 0xf8db442f │ │ │ │ │ - b fe10ab2c │ │ │ │ │ + b fe10ab24 │ │ │ │ │ tstls r7, r6, lsl #4 │ │ │ │ │ ldrpl lr, [r7, -r6, lsl #22]! │ │ │ │ │ cdpmi 5, 2, cr15, cr4, cr5, {5} │ │ │ │ │ @ instruction: 0xf1ae403a │ │ │ │ │ strbtmi r0, [r6], #3663 @ 0xe4f │ │ │ │ │ ldrbtmi r4, [r2], #-90 @ 0xffffffa6 │ │ │ │ │ ldrdne pc, [ip], -fp @ │ │ │ │ │ @@ -49929,318 +49927,318 @@ │ │ │ │ │ cdpvc 2, 11, cr15, cr14, cr13, {2} │ │ │ │ │ cdpne 6, 5, cr15, cr12, cr8, {6} │ │ │ │ │ rscscc lr, r2, #7168 @ 0x1c00 │ │ │ │ │ @ instruction: 0x0c02ea0c │ │ │ │ │ ldrmi r4, [lr], #1166 @ 0x48e │ │ │ │ │ @ instruction: 0x0c06ea8c │ │ │ │ │ @ instruction: 0xf8db44f4 │ │ │ │ │ - b fe22eb8c │ │ │ │ │ + b fe22eb84 │ │ │ │ │ tstls r8, r2, lsl #6 │ │ │ │ │ vldmiacs ip!, {d14} │ │ │ │ │ - b 107e98 │ │ │ │ │ + b 107e90 │ │ │ │ │ ldrtmi r0, [r0], #780 @ 0x30c │ │ │ │ │ @ instruction: 0xf8db407b │ │ │ │ │ strbmi r1, [r3], #-52 @ 0xffffffcc │ │ │ │ │ - beq 3714f0 │ │ │ │ │ + beq 3714e8 │ │ │ │ │ ldmne r3, {r0, r1, r2, r6, r9, ip, sp, lr, pc} │ │ │ │ │ ldmpl r8, {r0, r1, r2, r3, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ │ cmnvs r3, #12, 22 @ 0x3000 │ │ │ │ │ - b 2c7d18 │ │ │ │ │ + b 2c7d10 │ │ │ │ │ ldrtmi r0, [r8], #2563 @ 0xa03 │ │ │ │ │ - beq f1528 │ │ │ │ │ + beq f1520 │ │ │ │ │ strbmi r9, [r2], #265 @ 0x109 │ │ │ │ │ smlabbeq r3, ip, sl, lr │ │ │ │ │ @ instruction: 0x870ee9db │ │ │ │ │ - bpl ef171c │ │ │ │ │ - blcc fe3f3424 │ │ │ │ │ - blvs 1eb3640 │ │ │ │ │ + bpl ef1714 │ │ │ │ │ + blcc fe3f341c │ │ │ │ │ + blvs 1eb3638 │ │ │ │ │ tsteq sl, r1, lsl #20 │ │ │ │ │ ldrmi r4, [r3], #1219 @ 0x4c3 │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ - b fe107c8c │ │ │ │ │ + b fe107c84 │ │ │ │ │ @ instruction: 0xf640020a │ │ │ │ │ @ instruction: 0xf6c40b21 │ │ │ │ │ - bl 2bda04 │ │ │ │ │ + bl 2bd9fc │ │ │ │ │ ldrtmi r3, [fp], #497 @ 0x1f1 │ │ │ │ │ strbtmi r4, [r3], #10 │ │ │ │ │ mcrls 0, 0, r4, cr1, cr10, {2} │ │ │ │ │ vqshl.s8 q10, q5, q1 │ │ │ │ │ vqdmulh.s d21, d15, d2[4] │ │ │ │ │ strls r6, [fp], #-3102 @ 0xfffff3e2 │ │ │ │ │ adcscs lr, r2, #1024 @ 0x400 │ │ │ │ │ ldrmi r4, [ip], #1204 @ 0x4b4 │ │ │ │ │ movweq lr, #10881 @ 0x2a81 │ │ │ │ │ movweq lr, #43523 @ 0xaa03 │ │ │ │ │ submi r9, fp, r5, lsl #28 │ │ │ │ │ - blmi fe2f4474 │ │ │ │ │ - blpl af4688 │ │ │ │ │ + blmi fe2f446c │ │ │ │ │ + blpl af4680 │ │ │ │ │ vshl.s8 q10, , │ │ │ │ │ vqdmulh.s d19, d12, d0[0] │ │ │ │ │ - bl b9c74 │ │ │ │ │ + bl b9c6c │ │ │ │ │ ldrtmi r6, [r4], #1011 @ 0x3f3 │ │ │ │ │ - b fe0c7f04 │ │ │ │ │ - b 339b8c │ │ │ │ │ + b fe0c7efc │ │ │ │ │ + b 339b84 │ │ │ │ │ cdpls 12, 0, cr0, cr8, cr1, {0} │ │ │ │ │ @ instruction: 0x0c02ea8c │ │ │ │ │ ldrbmi r4, [r4], #1267 @ 0x4f3 │ │ │ │ │ - bcs 14b44a4 │ │ │ │ │ - bvs 17f369c │ │ │ │ │ + bcs 14b449c │ │ │ │ │ + bvs 17f3694 │ │ │ │ │ fldmiaxpl ip!, {d30} @ Deprecated │ │ │ │ │ strmi r4, [sl], #1202 @ 0x4b2 │ │ │ │ │ smlabbeq ip, r3, sl, lr │ │ │ │ │ mcrls 0, 0, r4, cr0, cr1, {0} │ │ │ │ │ ldrbmi r4, [r1], #-89 @ 0xffffffa7 │ │ │ │ │ - bvc feaf34dc │ │ │ │ │ - bne fedf46e8 │ │ │ │ │ + bvc feaf34d4 │ │ │ │ │ + bne fedf46e0 │ │ │ │ │ @ instruction: 0x41b1eb0c │ │ │ │ │ ldrmi r4, [r2], #1202 @ 0x4b2 │ │ │ │ │ andeq lr, r1, #140, 20 @ 0x8c000 │ │ │ │ │ mcrls 0, 0, r4, cr4, cr10, {0} │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ vqshl.s8 q10, q1, │ │ │ │ │ @ instruction: 0xf2cd0a5d │ │ │ │ │ - bl 9148c │ │ │ │ │ + bl 91484 │ │ │ │ │ ldrtmi r3, [r2], #562 @ 0x232 │ │ │ │ │ - b fe087e40 │ │ │ │ │ - b f77e4 │ │ │ │ │ + b fe087e38 │ │ │ │ │ + b f77dc │ │ │ │ │ cdpls 3, 0, cr0, cr9, cr12, {0} │ │ │ │ │ ldrbmi r4, [r3], #-75 @ 0xffffffb5 │ │ │ │ │ - bmi 15334ec │ │ │ │ │ - bcs 11736ec │ │ │ │ │ + bmi 15334e4 │ │ │ │ │ + bcs 11736e4 │ │ │ │ │ mvnsvs lr, #2048 @ 0x800 │ │ │ │ │ strbtmi r4, [r2], #1194 @ 0x4aa │ │ │ │ │ @ instruction: 0x0c03ea82 │ │ │ │ │ @ instruction: 0x0c01ea0c │ │ │ │ │ @ instruction: 0x0c02ea8c │ │ │ │ │ vqshl.s8 q10, q2, q15 │ │ │ │ │ @ instruction: 0xf6cd6a81 │ │ │ │ │ - bl f9690 │ │ │ │ │ + bl f9688 │ │ │ │ │ ldrtmi r5, [sl], #3324 @ 0xcfc │ │ │ │ │ - b fe107e3c │ │ │ │ │ + b fe107e34 │ │ │ │ │ andsmi r0, r1, ip, lsl #2 │ │ │ │ │ ldrbmi r4, [r1], #-89 @ 0xffffffa7 │ │ │ │ │ - bcc ff27455c │ │ │ │ │ - bvc ff53375c │ │ │ │ │ + bcc ff274554 │ │ │ │ │ + bvc ff533754 │ │ │ │ │ @ instruction: 0x41b1eb0c │ │ │ │ │ ldrmi r4, [r2], #1186 @ 0x4a2 │ │ │ │ │ andeq lr, r1, #140, 20 @ 0x8c000 │ │ │ │ │ stcls 0, cr4, [r7], {26} │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ @ instruction: 0xf64c4452 │ │ │ │ │ vmull.s , d18, d2[5] │ │ │ │ │ - bl 7d7c8 │ │ │ │ │ + bl 7d7c0 │ │ │ │ │ strtmi r3, [r2], #562 @ 0x232 │ │ │ │ │ - b fe087eb4 │ │ │ │ │ - b f7858 │ │ │ │ │ + b fe087eac │ │ │ │ │ + b f7850 │ │ │ │ │ stcls 3, cr0, [r3], {12} │ │ │ │ │ ldrbmi r4, [r3], #-75 @ 0xffffffb5 │ │ │ │ │ - bvc ff5f355c │ │ │ │ │ - bcc e33790 │ │ │ │ │ + bvc ff5f3554 │ │ │ │ │ + bcc e33788 │ │ │ │ │ mvnsvs lr, #2048 @ 0x800 │ │ │ │ │ strbtmi r4, [r2], #1218 @ 0x4c2 │ │ │ │ │ @ instruction: 0x0c03ea82 │ │ │ │ │ @ instruction: 0x0c01ea0c │ │ │ │ │ @ instruction: 0x0c02ea8c │ │ │ │ │ @ instruction: 0xf64044d4 │ │ │ │ │ vmlsl.s8 , d31, d7 │ │ │ │ │ - bl 1097d4 │ │ │ │ │ + bl 1097cc │ │ │ │ │ strtmi r5, [r2], #3324 @ 0xcfc │ │ │ │ │ - b fe107eb0 │ │ │ │ │ + b fe107ea8 │ │ │ │ │ andsmi r0, r1, ip, lsl #2 │ │ │ │ │ subsmi r9, r9, r6, lsl #24 │ │ │ │ │ vqshl.s8 q10, , │ │ │ │ │ vmull.s q10, d20, d1[7] │ │ │ │ │ - bl 34d604 │ │ │ │ │ + bl 34d5fc │ │ │ │ │ strtmi r4, [r2], #433 @ 0x1b1 │ │ │ │ │ - b fe347eec │ │ │ │ │ + b fe347ee4 │ │ │ │ │ andsmi r0, sl, r1, lsl #4 │ │ │ │ │ - b fe0ddcbc │ │ │ │ │ + b fe0ddcb4 │ │ │ │ │ ldrbmi r0, [r2], #-524 @ 0xfffffdf4 │ │ │ │ │ - bne 1b45ec │ │ │ │ │ - bne ff9347e0 │ │ │ │ │ + bne 1b45e4 │ │ │ │ │ + bne ff9347d8 │ │ │ │ │ eorscc lr, r2, #1024 @ 0x400 │ │ │ │ │ ldrmi r4, [sl], #1202 @ 0x4b2 │ │ │ │ │ movweq lr, #10881 @ 0x2a81 │ │ │ │ │ movweq lr, #51715 @ 0xca03 │ │ │ │ │ submi r9, fp, r2, lsl #28 │ │ │ │ │ ldrbmi r4, [r3], #-1171 @ 0xfffffb6d │ │ │ │ │ - bcc ffe735fc │ │ │ │ │ - bmi ffc34814 │ │ │ │ │ + bcc ffe735f4 │ │ │ │ │ + bmi ffc3480c │ │ │ │ │ mvnsvs lr, #2048 @ 0x800 │ │ │ │ │ strbtmi r4, [r2], #1202 @ 0x4b2 │ │ │ │ │ @ instruction: 0x0c03ea82 │ │ │ │ │ @ instruction: 0x0c01ea0c │ │ │ │ │ - b fe35e50c │ │ │ │ │ + b fe35e504 │ │ │ │ │ ldrbmi r0, [r4], #3074 @ 0xc02 │ │ │ │ │ - bcs ff6b35f4 │ │ │ │ │ - bvc 1c33810 │ │ │ │ │ + bcs ff6b35ec │ │ │ │ │ + bvc 1c33808 │ │ │ │ │ fldmiaxpl ip!, {d30} @ Deprecated │ │ │ │ │ strmi r4, [sl], #1226 @ 0x4ca │ │ │ │ │ smlabbeq ip, r3, sl, lr │ │ │ │ │ subsmi r4, r9, r1, lsl r0 │ │ │ │ │ - bl 347e50 │ │ │ │ │ - b fe3473d4 │ │ │ │ │ - b f7518 │ │ │ │ │ - b fe2b9520 │ │ │ │ │ + bl 347e48 │ │ │ │ │ + b fe3473cc │ │ │ │ │ + b f7510 │ │ │ │ │ + b fe2b9518 │ │ │ │ │ ldrbmi r0, [sl], #2572 @ 0xa0c │ │ │ │ │ - blcs fee743b0 │ │ │ │ │ - blvs feff37d0 │ │ │ │ │ - bl 9dd40 │ │ │ │ │ + blcs fee743a8 │ │ │ │ │ + blvs feff37c8 │ │ │ │ │ + bl 9dd38 │ │ │ │ │ ldrmi r3, [fp], #2618 @ 0xa3a │ │ │ │ │ andeq lr, sl, #532480 @ 0x82000 │ │ │ │ │ orrvs pc, r1, #-268435452 @ 0xf0000004 │ │ │ │ │ cmnvc r1, #200, 4 @ 0x8000000c @ │ │ │ │ │ strtmi r4, [r3], #-1114 @ 0xfffffba6 │ │ │ │ │ - bl 2ddd6c │ │ │ │ │ + bl 2ddd64 │ │ │ │ │ ldrmi r7, [ip], #562 @ 0x232 │ │ │ │ │ movweq lr, #43649 @ 0xaa81 │ │ │ │ │ strbtmi r4, [r3], #-83 @ 0xffffffad │ │ │ │ │ stcne 2, cr15, [r2], #-280 @ 0xfffffee8 │ │ │ │ │ ldcpl 6, cr15, [sp], {198} @ 0xc6 │ │ │ │ │ - bl c8028 │ │ │ │ │ + bl c8020 │ │ │ │ │ strbtmi r5, [r1], #-883 @ 0xfffffc8d │ │ │ │ │ @ instruction: 0x0c02ea8a │ │ │ │ │ @ instruction: 0x0c03ea8c │ │ │ │ │ strmi r9, [ip], #3585 @ 0xe01 │ │ │ │ │ tsteq ip, r3, asr #12 @ │ │ │ │ │ mvnpl pc, pc, asr #13 │ │ │ │ │ - bl 107e78 │ │ │ │ │ + bl 107e70 │ │ │ │ │ strmi r4, [sl], #3132 @ 0xc3c │ │ │ │ │ smlabbeq r3, r2, sl, lr │ │ │ │ │ smlabbeq ip, r1, sl, lr │ │ │ │ │ @ instruction: 0xf64e4451 │ │ │ │ │ vmull.s q9, d10, d0[1] │ │ │ │ │ ldrtmi r4, [r2], #2750 @ 0xabe │ │ │ │ │ cmncs r1, ip, lsl #22 │ │ │ │ │ - b fe107fdc │ │ │ │ │ + b fe107fd4 │ │ │ │ │ submi r0, sl, ip, lsl #4 │ │ │ │ │ ldrbmi r9, [r2], #-3593 @ 0xfffff1f7 │ │ │ │ │ - bvc feab46d0 │ │ │ │ │ - bcc ff7f48b4 │ │ │ │ │ - bl 88030 │ │ │ │ │ + bvc feab46c8 │ │ │ │ │ + bcc ff7f48ac │ │ │ │ │ + bl 88028 │ │ │ │ │ ldrbmi r7, [r3], #-562 @ 0xfffffdce │ │ │ │ │ - beq b17e0 │ │ │ │ │ - beq f17dc │ │ │ │ │ + beq b17d8 │ │ │ │ │ + beq f17d4 │ │ │ │ │ ldrmi r9, [sl], #3075 @ 0xc03 │ │ │ │ │ msrcc SPSR_, #68, 12 @ 0x4400000 │ │ │ │ │ @ instruction: 0x63bbf2cf │ │ │ │ │ - bl c7ef0 │ │ │ │ │ + bl c7ee8 │ │ │ │ │ ldrmi r5, [ip], #2682 @ 0xa7a │ │ │ │ │ movweq lr, #10881 @ 0x2a81 │ │ │ │ │ movweq lr, #43651 @ 0xaa83 │ │ │ │ │ @ instruction: 0xf64b4463 │ │ │ │ │ @ instruction: 0xf6cb4c70 │ │ │ │ │ strtmi r6, [ip], #3263 @ 0xcbf │ │ │ │ │ teqmi r3, #10240 @ 0x2800 │ │ │ │ │ - b fe0c7f68 │ │ │ │ │ - b fe339e10 │ │ │ │ │ + b fe0c7f60 │ │ │ │ │ + b fe339e08 │ │ │ │ │ @ instruction: 0xf5a50c03 │ │ │ │ │ strmi r1, [ip], #1408 @ 0x580 │ │ │ │ │ bicvs pc, r6, r7, asr #12 │ │ │ │ │ orrseq pc, fp, r2, asr #13 │ │ │ │ │ strcc pc, [r3, #1701] @ 0x6a5 │ │ │ │ │ - bl 107ec4 │ │ │ │ │ + bl 107ebc │ │ │ │ │ ldrmi r2, [r1], #-3196 @ 0xfffff384 │ │ │ │ │ andeq lr, r3, #565248 @ 0x8a000 │ │ │ │ │ - b fe0de60c │ │ │ │ │ + b fe0de604 │ │ │ │ │ strmi r0, [sl], #-524 @ 0xfffffdf4 │ │ │ │ │ mvnsvc pc, r2, asr #4 │ │ │ │ │ @ instruction: 0x21a1f6ce │ │ │ │ │ - bl 347ee0 │ │ │ │ │ + bl 347ed8 │ │ │ │ │ strmi r7, [sl], #562 @ 0x232 │ │ │ │ │ smlabbeq ip, r3, sl, lr │ │ │ │ │ mcrls 0, 0, r4, cr2, cr1, {2} │ │ │ │ │ vqshl.s8 q10, , │ │ │ │ │ vmlsl.s8 q8, d29, d5 │ │ │ │ │ strtmi r4, [r2], #2799 @ 0xaef │ │ │ │ │ cmnpl r1, r2, lsl #22 │ │ │ │ │ - b fe3480a4 │ │ │ │ │ + b fe34809c │ │ │ │ │ stcls 3, cr0, [r5], {2} │ │ │ │ │ ldrbmi r4, [r3], #-75 @ 0xffffffb5 │ │ │ │ │ - bpl 1b474c │ │ │ │ │ - bmi fe27394c │ │ │ │ │ - bl 880d8 │ │ │ │ │ + bpl 1b4744 │ │ │ │ │ + bmi fe273944 │ │ │ │ │ + bl 880d0 │ │ │ │ │ strbtmi r4, [r2], #819 @ 0x333 │ │ │ │ │ @ instruction: 0x0c01ea82 │ │ │ │ │ - b fe35de78 │ │ │ │ │ + b fe35de70 │ │ │ │ │ ldrbmi r0, [r4], #3075 @ 0xc03 │ │ │ │ │ - beq eb3798 │ │ │ │ │ - bne ff57499c │ │ │ │ │ - bl 1080f4 │ │ │ │ │ + beq eb3790 │ │ │ │ │ + bne ff574994 │ │ │ │ │ + bl 1080ec │ │ │ │ │ ldrmi r2, [r2], #3196 @ 0xc7c │ │ │ │ │ andeq lr, r3, #528384 @ 0x81000 │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ ldrbmi r9, [r2], #-3076 @ 0xfffff3fc │ │ │ │ │ - bne ff9b47a4 │ │ │ │ │ - bvs ff7339bc │ │ │ │ │ - bl 348250 │ │ │ │ │ + bne ff9b479c │ │ │ │ │ + bvs ff7339b4 │ │ │ │ │ + bl 348248 │ │ │ │ │ strmi r7, [sl], #562 @ 0x232 │ │ │ │ │ smlabbeq ip, r3, sl, lr │ │ │ │ │ ldrbmi r4, [r1], #-81 @ 0xffffffaf │ │ │ │ │ - bmi ffe747b4 │ │ │ │ │ - bvc fe8f49a0 │ │ │ │ │ - bl c8188 │ │ │ │ │ + bmi ffe747ac │ │ │ │ │ + bvc fe8f4998 │ │ │ │ │ + bl c8180 │ │ │ │ │ ldrbmi r5, [r3], #-369 @ 0xfffffe8f │ │ │ │ │ - beq f18d8 │ │ │ │ │ - beq b18d4 │ │ │ │ │ + beq f18d0 │ │ │ │ │ + beq b18cc │ │ │ │ │ vqshl.s8 d20, d10, d21 │ │ │ │ │ vqdmlal.s q11, d12, d1[5] │ │ │ │ │ ldrtmi r4, [r3], #-940 @ 0xfffffc54 │ │ │ │ │ - bmi ef1ac0 │ │ │ │ │ - b fe0c8130 │ │ │ │ │ - b fe0f7ac8 │ │ │ │ │ + bmi ef1ab8 │ │ │ │ │ + b fe0c8128 │ │ │ │ │ + b fe0f7ac0 │ │ │ │ │ cdpls 3, 0, cr0, cr0, cr10, {0} │ │ │ │ │ vshl.s8 q10, , q1 │ │ │ │ │ vqdmulh.s d18, d15, d0[1] │ │ │ │ │ - bl 2c9f78 │ │ │ │ │ + bl 2c9f70 │ │ │ │ │ ldrtmi r2, [r4], #883 @ 0x373 │ │ │ │ │ - b 190812c │ │ │ │ │ - b fe0b76e4 │ │ │ │ │ + b 1908124 │ │ │ │ │ + b fe0b76dc │ │ │ │ │ strbtmi r0, [r2], #-522 @ 0xfffffdf6 │ │ │ │ │ ldcvc 6, cr15, [r7], {79} @ 0x4f │ │ │ │ │ stccc 2, cr15, [sl], #-784 @ 0xfffffcf0 │ │ │ │ │ adcsvs lr, r2, #3072 @ 0xc00 │ │ │ │ │ strmi r4, [ip], #1228 @ 0x4cc │ │ │ │ │ tsteq sl, r2, ror #20 │ │ │ │ │ strbtmi r4, [r1], #-89 @ 0xffffffa7 │ │ │ │ │ stccc 2, cr15, [r7], #264 @ 0x108 │ │ │ │ │ ldccc 6, cr15, [r4], {202} @ 0xca │ │ │ │ │ @ instruction: 0x51b1eb02 │ │ │ │ │ - b 188821c │ │ │ │ │ + b 1888214 │ │ │ │ │ ldrbmi r0, [r4], #2051 @ 0x803 │ │ │ │ │ stmdaeq r2, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ vshl.s8 q10, q2, q13 │ │ │ │ │ @ instruction: 0xf6cf0839 │ │ │ │ │ - bl 8916c │ │ │ │ │ + bl 89164 │ │ │ │ │ strtmi r4, [r0], #3196 @ 0xc7c │ │ │ │ │ - b 1b48188 │ │ │ │ │ + b 1b48180 │ │ │ │ │ submi r0, fp, r2, lsl #6 │ │ │ │ │ strbmi r9, [r3], #-3075 @ 0xfffff3fd │ │ │ │ │ stmiane r3, {r0, r2, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ ldmdapl fp, {r1, r2, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ │ - bl 3480d0 │ │ │ │ │ + bl 3480c8 │ │ │ │ │ ldrbtmi r2, [r0], #1011 @ 0x3f3 │ │ │ │ │ - b 1908184 │ │ │ │ │ - b fe0b774c │ │ │ │ │ + b 190817c │ │ │ │ │ + b fe0b7744 │ │ │ │ │ @ instruction: 0xf64c020c │ │ │ │ │ @ instruction: 0xf6c84e92 │ │ │ │ │ strbmi r7, [r2], #-3596 @ 0xfffff1f4 │ │ │ │ │ cdpls 4, 0, cr4, cr1, cr6, {5} │ │ │ │ │ adcsvs lr, r2, #3072 @ 0xc00 │ │ │ │ │ - b 18c8198 │ │ │ │ │ + b 18c8190 │ │ │ │ │ @ instruction: 0xf6450c0c │ │ │ │ │ vsra.s64 , , #56 │ │ │ │ │ - b fe34b57c │ │ │ │ │ + b fe34b574 │ │ │ │ │ ldrbtmi r0, [r4], #3075 @ 0xc03 │ │ │ │ │ ldrmi r4, [r9], #-1073 @ 0xfffffbcf │ │ │ │ │ - bl de790 │ │ │ │ │ + bl de788 │ │ │ │ │ stcls 12, cr5, [fp], {188} @ 0xbc │ │ │ │ │ movweq lr, #14956 @ 0x3a6c │ │ │ │ │ strtmi r4, [fp], #-83 @ 0xffffffad │ │ │ │ │ - strbvs pc, [pc, #-1607] @ 36941 @ │ │ │ │ │ + strbvs pc, [pc, #-1607] @ 36939 @ │ │ │ │ │ strvc pc, [r8, #1734]! @ 0x6c6 │ │ │ │ │ cmnmi r3, #12, 22 @ 0x3000 │ │ │ │ │ ldrmi r4, [r5], #-1077 @ 0xfffffbcb │ │ │ │ │ andeq lr, r2, #405504 @ 0x63000 │ │ │ │ │ andeq lr, ip, #532480 @ 0x82000 │ │ │ │ │ strmi r9, [sl], #-3593 @ 0xfffff1f7 │ │ │ │ │ mvnvs pc, lr, asr #4 │ │ │ │ │ @@ -50254,54 +50252,54 @@ │ │ │ │ │ strcc pc, [r1, #-714] @ 0xfffffd36 │ │ │ │ │ vldmiavs ip!, {d14} │ │ │ │ │ ldrmi r4, [sp], #-1085 @ 0xfffffbc3 │ │ │ │ │ movweq lr, #14956 @ 0x3a6c │ │ │ │ │ svcls 0x00084053 │ │ │ │ │ vshl.s8 d20, d11, d1 │ │ │ │ │ @ instruction: 0xf6c411a1 │ │ │ │ │ - bl 34f400 │ │ │ │ │ + bl 34f3f8 │ │ │ │ │ ldrtmi r5, [r1], #-947 @ 0xfffffc4d │ │ │ │ │ - b 190802c │ │ │ │ │ - b fe0b77f4 │ │ │ │ │ + b 1908024 │ │ │ │ │ + b fe0b77ec │ │ │ │ │ cdpls 2, 0, cr0, cr2, cr12, {0} │ │ │ │ │ @ instruction: 0xf647442a │ │ │ │ │ vabal.s8 q11, d31, d2 │ │ │ │ │ - bl 114548 │ │ │ │ │ + bl 114540 │ │ │ │ │ strtmi r4, [r5], #-626 @ 0xfffffd8e │ │ │ │ │ - b 18c8198 │ │ │ │ │ - b fe33a038 │ │ │ │ │ + b 18c8190 │ │ │ │ │ + b fe33a030 │ │ │ │ │ stcls 12, cr0, [sl], {3} │ │ │ │ │ vshl.s8 d20, d12, d31 │ │ │ │ │ @ instruction: 0xf6cb2135 │ │ │ │ │ - bl cb500 │ │ │ │ │ + bl cb4f8 │ │ │ │ │ ldrtmi r2, [r9], #-3324 @ 0xfffff304 │ │ │ │ │ - b 1b48084 │ │ │ │ │ + b 1b4807c │ │ │ │ │ subsmi r0, r3, r3, lsl #6 │ │ │ │ │ stmdavs r5, {r0, r1, r3, r5, sl, lr} │ │ │ │ │ @ instruction: 0x63b3eb0c │ │ │ │ │ andvs r4, r5, sp, lsl r4 │ │ │ │ │ streq lr, [r2, #-2659] @ 0xfffff59d │ │ │ │ │ streq lr, [ip, #-2693] @ 0xfffff57b │ │ │ │ │ stmiavs r5, {r0, r3, r5, sl, lr}^ │ │ │ │ │ @ instruction: 0x51b1eb03 │ │ │ │ │ sbcvs r4, r5, sp, lsl #8 │ │ │ │ │ ldrcs pc, [fp, #589]! @ 0x24d │ │ │ │ │ ldrbcs pc, [r7, #1730] @ 0x6c2 @ │ │ │ │ │ ldrmi r4, [r5], #-1077 @ 0xfffffbcb │ │ │ │ │ andeq lr, ip, #397312 @ 0x61000 │ │ │ │ │ strtmi r4, [sl], #-90 @ 0xffffffa6 │ │ │ │ │ - bl 91270 │ │ │ │ │ - b 18c7a28 │ │ │ │ │ + bl 91268 │ │ │ │ │ + b 18c7a20 │ │ │ │ │ ldrmi r0, [r4], #-771 @ 0xfffffcfd │ │ │ │ │ stmdbls r7, {r0, r1, r3, r6, lr} │ │ │ │ │ addvs r4, r2, sl, lsr #8 │ │ │ │ │ addscc pc, r1, #-805306364 @ 0xd0000004 │ │ │ │ │ addcc pc, r6, #216006656 @ 0xce00000 │ │ │ │ │ strbtmi r4, [r2], #-1034 @ 0xfffffbf6 │ │ │ │ │ - bl 1480c8 │ │ │ │ │ + bl 1480c0 │ │ │ │ │ strdvs r2, [r4], #-67 @ 0xffffffbd │ │ │ │ │ pop {r0, r2, r3, ip, sp, pc} │ │ │ │ │ svclt 0x00008ff0 │ │ │ │ │ andcs fp, fp, #48, 6 @ 0xc0000000 │ │ │ │ │ movwcc pc, #4674 @ 0x1242 @ │ │ │ │ │ movtvc pc, #21190 @ 0x52c6 @ │ │ │ │ │ strbcs fp, [r7], #-1296 @ 0xfffffaf0 │ │ │ │ │ @@ -50311,15 +50309,15 @@ │ │ │ │ │ addvs r2, r3, r0, lsl #4 │ │ │ │ │ orrcc pc, r9, #77594624 @ 0x4a00000 │ │ │ │ │ bicvc pc, sp, #216006656 @ 0xce00000 │ │ │ │ │ andcs lr, r0, #192, 18 @ 0x300000 │ │ │ │ │ movwcc pc, #6916 @ 0x1b04 @ │ │ │ │ │ @ instruction: 0xf64d60c3 │ │ │ │ │ @ instruction: 0xf6c943fe │ │ │ │ │ - blx 3b7fae │ │ │ │ │ + blx 3b7fa6 │ │ │ │ │ vhsub.s8 d19, d5, d1 │ │ │ │ │ vbic.i32 q10, #5632 @ 0x00001600 │ │ │ │ │ tstvs r2, r2, lsr r3 │ │ │ │ │ movwcc pc, #6924 @ 0x1b0c @ │ │ │ │ │ ldclt 1, cr6, [r0, #-268] @ 0xfffffef4 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ @@ -50335,110 +50333,110 @@ │ │ │ │ │ suble r0, ip, r0, lsl #6 │ │ │ │ │ stmdavs r1, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ ldmdavs sp!, {r4, r6, r7}^ │ │ │ │ │ biceq pc, r5, #67108867 @ 0x4000003 │ │ │ │ │ eorsvs r1, r9, r9, lsl #16 │ │ │ │ │ strcc fp, [r1, #-3880] @ 0xfffff0d8 │ │ │ │ │ ldrbvc lr, [r2, #-2821] @ 0xfffff4fb │ │ │ │ │ - bcs 4f318 │ │ │ │ │ - bl 16b21c │ │ │ │ │ + bcs 4f310 │ │ │ │ │ + bl 16b214 │ │ │ │ │ @ instruction: 0xf10d0802 │ │ │ │ │ vnmlsge.f16 s0, s2, s8 @ │ │ │ │ │ andeq pc, r8, r7, lsl #2 │ │ │ │ │ strbmi lr, [r4, #-1] │ │ │ │ │ @ instruction: 0x4625d033 │ │ │ │ │ - blcs ffd528 │ │ │ │ │ + blcs ffd520 │ │ │ │ │ stceq 1, cr15, [r1], {3} │ │ │ │ │ uqadd16mi fp, r3, r8 │ │ │ │ │ - blne b51a0 │ │ │ │ │ + blne b5198 │ │ │ │ │ svclt 0x00187611 │ │ │ │ │ mvnsle r4, ip, lsr #12 │ │ │ │ │ @ instruction: 0x4649463a │ │ │ │ │ andcc r7, r4, #2352 @ 0x930 │ │ │ │ │ mulsge r7, r2, r8 │ │ │ │ │ muls r4, r2, r8 │ │ │ │ │ mulsgt r5, r2, r8 │ │ │ │ │ - b 10f81d8 │ │ │ │ │ - b 110fd98 │ │ │ │ │ - b 10f7dac │ │ │ │ │ + b 10f81d0 │ │ │ │ │ + b 110fd90 │ │ │ │ │ + b 10f7da4 │ │ │ │ │ @ instruction: 0xf841230c │ │ │ │ │ addmi r3, lr, #4, 22 @ 0x1000 │ │ │ │ │ strbmi sp, [r9], -ip, ror #3 │ │ │ │ │ - blx ff375182 │ │ │ │ │ + blx ff37517a │ │ │ │ │ andle r4, ip, r5, asr #10 │ │ │ │ │ ldrtvc r7, [fp], -r3, ror #16 │ │ │ │ │ ldrmi r1, [r8, #3235] @ 0xca3 │ │ │ │ │ strcc sp, [r3], #-7 │ │ │ │ │ stccc 8, cr15, [r1], {20} │ │ │ │ │ strbmi r7, [r4, #-1659] @ 0xfffff985 │ │ │ │ │ movweq pc, #8271 @ 0x204f @ │ │ │ │ │ - bmi 2ab8d0 │ │ │ │ │ + bmi 2ab8c8 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, r2, r2, lsl #2 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ - bl ff0f50f8 │ │ │ │ │ - andeq r1, r2, r4, ror #16 │ │ │ │ │ + bl ff1f50f0 │ │ │ │ │ + andeq r1, r2, ip, ror #16 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000217b2 │ │ │ │ │ + @ instruction: 0x000217ba │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8e3d4 │ │ │ │ │ + bl feb8e3cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi a3b05c │ │ │ │ │ - blmi a6342c │ │ │ │ │ + bmi a3b054 │ │ │ │ │ + blmi a63424 │ │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ │ strmi r4, [r5], -r7, lsr #18 │ │ │ │ │ ldrbtmi sl, [r9], #-3855 @ 0xfffff0f1 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9311 │ │ │ │ │ ldmib r0, {r8, r9}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ vsubw.u8 q9, q1, d15 │ │ │ │ │ - bcs df7d18 │ │ │ │ │ + bcs df7d10 │ │ │ │ │ @ instruction: 0xf1c2bf94 │ │ │ │ │ @ instruction: 0xf1c20238 │ │ │ │ │ @ instruction: 0xf7ff0278 │ │ │ │ │ stmdbge r1, {r0, r2, r5, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtmi r4, [sl], -ip, lsl #13 │ │ │ │ │ andcc r7, r4, #2352 @ 0x930 │ │ │ │ │ @ instruction: 0xf8927dd6 │ │ │ │ │ ldclvc 0, cr14, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ - b 10f8294 │ │ │ │ │ - b 110fe44 │ │ │ │ │ - b 10f7e68 │ │ │ │ │ + b 10f828c │ │ │ │ │ + b 110fe3c │ │ │ │ │ + b 10f7e60 │ │ │ │ │ @ instruction: 0xf84c2300 │ │ │ │ │ ldrmi r3, [ip, #2820]! @ 0xb04 │ │ │ │ │ @ instruction: 0xf105d1ee │ │ │ │ │ @ instruction: 0xf7ff0008 │ │ │ │ │ fstmdbxne fp!, {d15-d68} @ Deprecated │ │ │ │ │ tsteq r4, r5, lsl #2 @ │ │ │ │ │ svccs 0x0004f853 │ │ │ │ │ addsmi r6, r9, #109051904 @ 0x6800000 │ │ │ │ │ - bmi 3aba3c │ │ │ │ │ + bmi 3aba34 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andscs sp, r0, #8, 2 │ │ │ │ │ cmpeq r8, r5, lsl #2 @ │ │ │ │ │ andslt r4, r3, r0, lsr #12 │ │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ │ svclt 0x003cf7e8 │ │ │ │ │ - bl 19751b4 │ │ │ │ │ - andeq r1, r2, r6, ror r7 │ │ │ │ │ + bl 1a751ac │ │ │ │ │ + andeq r1, r2, lr, ror r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r2, ror #31 │ │ │ │ │ - andeq r1, r2, r2, lsl #14 │ │ │ │ │ + andeq r1, r2, sl, ror #31 │ │ │ │ │ + andeq r1, r2, sl, lsl #14 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x4770e79a │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8e4a0 │ │ │ │ │ + bl feb8e498 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0f80 │ │ │ │ │ stmdbcs r0, {r2, r4, r7, lr, pc} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ addslt r4, sp, r3, lsr #24 │ │ │ │ │ svclt 0x000844fc │ │ │ │ │ @ instruction: 0xf85c2000 │ │ │ │ │ @@ -50447,40 +50445,40 @@ │ │ │ │ │ ldrmi r0, [r4], -r0, lsl #8 │ │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ │ andle r2, r7, r0, lsl #4 │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ svclt 0x00962b0f │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ stmdale fp, {r4, r9, sl, lr} │ │ │ │ │ - blmi 609b44 │ │ │ │ │ + blmi 609b3c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 711354 │ │ │ │ │ + blls 71134c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle ip, r0, lsl #6 │ │ │ │ │ ldclt 0, cr11, [r0, #-116]! @ 0xffffff8c │ │ │ │ │ - blvc 3f2978 │ │ │ │ │ + blvc 3f2970 │ │ │ │ │ stmib sp, {r1, r3, r9, sl, lr}^ │ │ │ │ │ strmi r3, [r1], -r0, lsl #6 │ │ │ │ │ orrcc pc, r9, #77594624 @ 0x4a00000 │ │ │ │ │ bicvc pc, sp, #216006656 @ 0xce00000 │ │ │ │ │ andcc pc, r1, r2, asr #4 │ │ │ │ │ subvc pc, r5, r6, asr #5 │ │ │ │ │ movweq lr, #10701 @ 0x29cd │ │ │ │ │ stc 6, cr4, [sp, #416] @ 0x1a0 │ │ │ │ │ @ instruction: 0xf7ff7b04 │ │ │ │ │ @ instruction: 0x4668fedd │ │ │ │ │ @ instruction: 0xf7ff4621 │ │ │ │ │ andscs pc, r0, r1, asr pc @ │ │ │ │ │ @ instruction: 0xf7cee7d8 │ │ │ │ │ - svclt 0x0000eb0a │ │ │ │ │ + svclt 0x0000eb0e │ │ │ │ │ ldmls sl!, {r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ │ eorsne r5, r2, r6, ror r4 │ │ │ │ │ - andeq r1, r2, r4, lsr #13 │ │ │ │ │ + andeq r1, r2, ip, lsr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r4, ror r6 │ │ │ │ │ + andeq r1, r2, ip, ror r6 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 10, cr15, cr0, cr12, {6} │ │ │ │ │ sbclt r4, pc, r8, asr sl @ │ │ │ │ │ pkhtbmi r4, r2, r8, asr #22 │ │ │ │ │ @@ -50491,94 +50489,94 @@ │ │ │ │ │ ldmpl r3, {r9, sl, fp}^ │ │ │ │ │ @ instruction: 0x101cf8da │ │ │ │ │ movtls r6, #55323 @ 0xd81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmiavs r2, {r4, r6, r8, r9, fp, lr}^ │ │ │ │ │ @ instruction: 0xf8da447b │ │ │ │ │ @ instruction: 0xf8da7014 │ │ │ │ │ - blcc 14b3f4 │ │ │ │ │ + blcc 14b3ec │ │ │ │ │ ldrmi r6, [r1], r0, lsl #18 │ │ │ │ │ strmi r9, [fp], -r1, lsl #6 │ │ │ │ │ ldrbmi r9, [r9], -r9, lsl #2 │ │ │ │ │ eorge pc, ip, sp, asr #17 │ │ │ │ │ strls r4, [r3], #-1690 @ 0xfffff966 │ │ │ │ │ andls r9, r5, #4, 12 @ 0x400000 │ │ │ │ │ strls r9, [r7, -r6] │ │ │ │ │ @ instruction: 0xf8cd9508 │ │ │ │ │ strls fp, [r0, -r8, lsr #32] │ │ │ │ │ @ instruction: 0xf85ce049 │ │ │ │ │ @ instruction: 0xf85c8c38 │ │ │ │ │ @ instruction: 0xf85c3c04 │ │ │ │ │ - b 1402428 │ │ │ │ │ + b 1402420 │ │ │ │ │ @ instruction: 0xf85c4bb8 │ │ │ │ │ - b fe3164c0 │ │ │ │ │ - b fe2fe3b4 │ │ │ │ │ - b 13fa338 │ │ │ │ │ + b fe3164b8 │ │ │ │ │ + b fe2fe3ac │ │ │ │ │ + b 13fa330 │ │ │ │ │ ldrtmi r4, [sl], #-2291 @ 0xfffff70d │ │ │ │ │ ldmdami r3!, {r3, r7, r9, fp, sp, lr, pc}^ │ │ │ │ │ - b fe24854c │ │ │ │ │ + b fe248544 │ │ │ │ │ strbmi r2, [r2], #-2195 @ 0xfffff76d │ │ │ │ │ - b 141dfec │ │ │ │ │ + b 141dfe4 │ │ │ │ │ svcls 0x000128f0 │ │ │ │ │ ldmne r0!, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ - b fe2475a4 │ │ │ │ │ + b fe24759c │ │ │ │ │ andmi r6, r3, r0, ror r8 │ │ │ │ │ svccs 0x0004f84c │ │ │ │ │ @ instruction: 0xf10e406b │ │ │ │ │ strbmi r0, [r3], #-3585 @ 0xfffff1ff │ │ │ │ │ svchi 0x0004f857 │ │ │ │ │ svceq 0x0040f1be │ │ │ │ │ strbmi r9, [r3], #-1793 @ 0xfffff8ff │ │ │ │ │ - b 1408464 │ │ │ │ │ + b 140845c │ │ │ │ │ ldrbmi r3, [r3], #-625 @ 0xfffffd8f │ │ │ │ │ adcseq lr, r1, #532480 @ 0x82000 │ │ │ │ │ stmdaeq r9, {r0, r1, r8, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq r4, {r0, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - beq 171c30 │ │ │ │ │ + beq 171c28 │ │ │ │ │ stmdbeq r6, {r0, r3, r9, fp, sp, lr, pc} │ │ │ │ │ stmdbeq sl, {r0, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ │ adcspl lr, r1, #532480 @ 0x82000 │ │ │ │ │ strtmi r4, [sl], sl, asr #8 │ │ │ │ │ ssatmi r4, #18, sl, lsl #8 │ │ │ │ │ stcls 0, cr13, [r0, #-52] @ 0xffffffcc │ │ │ │ │ andls r4, r0, r6, lsr #12 │ │ │ │ │ strbmi r4, [r0], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf1be4611 │ │ │ │ │ ldmle r2!, {r0, r1, r2, r3, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0xf8539b02 │ │ │ │ │ - blt 4bf514 │ │ │ │ │ + blt 4bf50c │ │ │ │ │ @ instruction: 0xf8dde7c4 │ │ │ │ │ - blls 223504 │ │ │ │ │ + blls 2234fc │ │ │ │ │ @ instruction: 0x0c02eb0b │ │ │ │ │ strmi r9, [r3], #-2563 @ 0xfffff5fd │ │ │ │ │ strmi r9, [sl], #-3840 @ 0xfffff100 │ │ │ │ │ ldrmi r9, [r8], -r4, lsl #18 │ │ │ │ │ @ instruction: 0xf8dd9b08 │ │ │ │ │ strtmi sl, [r1], #-44 @ 0xffffffd4 │ │ │ │ │ ldrtmi r4, [fp], #-1548 @ 0xfffff9f4 │ │ │ │ │ ldrmi r9, [pc], -r5, lsl #18 │ │ │ │ │ stmib sl, {r0, r3, r8, r9, fp, ip, pc}^ │ │ │ │ │ ldrtmi ip, [r1], #-512 @ 0xfffffe00 │ │ │ │ │ strmi r4, [lr], -pc, lsl #20 │ │ │ │ │ stmdbls r6, {r0, r1, r3, r5, sl, lr} │ │ │ │ │ movwvc lr, #27082 @ 0x69ca │ │ │ │ │ - blmi 2c8684 │ │ │ │ │ + blmi 2c867c │ │ │ │ │ stmib sl, {r0, r6, sl, lr}^ │ │ │ │ │ stmib sl, {r1, r9, sl, lr}^ │ │ │ │ │ ldmpl r3, {r2, ip}^ │ │ │ │ │ - blls 1391514 │ │ │ │ │ + blls 139150c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ pop {r0, r1, r2, r3, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7ce8ff0 │ │ │ │ │ - svclt 0x0000ea44 │ │ │ │ │ - strdeq r1, [r2], -r4 │ │ │ │ │ + svclt 0x0000ea48 │ │ │ │ │ + strdeq r1, [r2], -ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r0, r8, sl │ │ │ │ │ - andeq r1, r2, r0, asr #9 │ │ │ │ │ + andeq sp, r0, r0, lsr #21 │ │ │ │ │ + andeq r1, r2, r8, asr #9 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 7, cr15, cr0, cr12, {6} │ │ │ │ │ sbcslt r4, fp, r0, asr sl │ │ │ │ │ @ instruction: 0x460f4b50 │ │ │ │ │ stmdavs r4, {r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @@ -50593,80 +50591,80 @@ │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs r0, {r0, r1, r9, sl, lr}^ │ │ │ │ │ strcc pc, [r1, #1614]! @ 0x64e │ │ │ │ │ ldrbvs pc, [r9, #1734] @ 0x6c6 @ │ │ │ │ │ ldmvs sl, {r2, ip, pc} │ │ │ │ │ ldmvs r9, {r1, r2, r7, r9, sl, lr}^ │ │ │ │ │ ldmdbvs fp, {sp} │ │ │ │ │ - bge 29bd34 │ │ │ │ │ + bge 29bd2c │ │ │ │ │ ldrdgt pc, [r8], -sp │ │ │ │ │ strls r4, [r3], #-1688 @ 0xfffff968 │ │ │ │ │ movwls r9, #24837 @ 0x6105 │ │ │ │ │ ands r9, r4, r1, lsl #14 │ │ │ │ │ stmdale r4, {r0, r1, r3, r4, r5, fp, sp}^ │ │ │ │ │ stmdaeq ip, {r1, r2, r3, r6, r9, fp, sp, lr, pc} │ │ │ │ │ - bleq 371d80 │ │ │ │ │ + bleq 371d78 │ │ │ │ │ stmdaeq r1, {r3, r9, fp, sp, lr, pc} │ │ │ │ │ stmdaeq fp, {r3, r6, r9, fp, sp, lr, pc} │ │ │ │ │ strbmi r4, [r3], #-1200 @ 0xfffffb50 │ │ │ │ │ - bleq feff1e94 │ │ │ │ │ + bleq feff1e8c │ │ │ │ │ andcc r3, r4, #1 │ │ │ │ │ strtmi r4, [r6], r8, lsl #13 │ │ │ │ │ ldrmi r4, [ip], -r1, ror #12 │ │ │ │ │ - b 14090d8 │ │ │ │ │ + b 14090d0 │ │ │ │ │ stmdacs pc, {r2, r4, r5, r6, r7, r8, r9, sp, lr} @ │ │ │ │ │ ldmdble sp, {r3, r4, r7, sl, lr} │ │ │ │ │ stcvc 8, cr15, [r0], #-328 @ 0xfffffeb8 │ │ │ │ │ @ instruction: 0xf8522827 │ │ │ │ │ - b fe1065ac │ │ │ │ │ + b fe1065a4 │ │ │ │ │ @ instruction: 0xf8520307 │ │ │ │ │ - b fe116664 │ │ │ │ │ + b fe11665c │ │ │ │ │ @ instruction: 0xf8520307 │ │ │ │ │ - b fe11668c │ │ │ │ │ - b 13f81ac │ │ │ │ │ + b fe116684 │ │ │ │ │ + b 13f81a4 │ │ │ │ │ @ instruction: 0x601373f3 │ │ │ │ │ ldmle r1, {r0, r1, r6, sl, lr}^ │ │ │ │ │ svclt 0x00812813 │ │ │ │ │ stmdaeq ip, {r1, r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strbmi r4, [r3], #-1192 @ 0xfffffb58 │ │ │ │ │ ldrd sp, [r5], -r4 │ │ │ │ │ @ instruction: 0xf8539b01 │ │ │ │ │ - blt 703634 │ │ │ │ │ + blt 70362c │ │ │ │ │ strbmi r6, [r3], #-19 @ 0xffffffed │ │ │ │ │ stmdaeq r1, {r2, r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ stmdaeq lr, {r3, r9, fp, sp, lr, pc} │ │ │ │ │ stmdaeq r1, {r3, r7, r9, fp, sp, lr, pc} │ │ │ │ │ strbmi r4, [r3], #-1224 @ 0xfffffb38 │ │ │ │ │ - b fe3f14dc │ │ │ │ │ - b 13f9600 │ │ │ │ │ - b fe23a4cc │ │ │ │ │ + b fe3f14d4 │ │ │ │ │ + b 13f95f8 │ │ │ │ │ + b fe23a4c4 │ │ │ │ │ andcc r0, r1, r1, lsl #28 │ │ │ │ │ andcc r4, r4, #-704643072 @ 0xd6000000 │ │ │ │ │ ldmdacs r0, {r0, r1, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bls 12bcd4 │ │ │ │ │ + bls 12bccc │ │ │ │ │ ldrmi r9, [r3], #-3332 @ 0xfffff2fc │ │ │ │ │ strtmi r9, [r5], #-2566 @ 0xfffff5fa │ │ │ │ │ strmi r9, [sl], #-2053 @ 0xfffff7fb │ │ │ │ │ ldrmi r9, [r1], -r2, lsl #24 │ │ │ │ │ ldrbmi r9, [ip], #-2567 @ 0xfffff5f9 │ │ │ │ │ stmib r2, {r5, r6, sl, lr}^ │ │ │ │ │ stmib r2, {r8, sl, ip, sp}^ │ │ │ │ │ tstvs r1, r2 │ │ │ │ │ - blmi 249e2c │ │ │ │ │ + blmi 249e24 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 1691678 │ │ │ │ │ + blls 1691670 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ pop {r0, r1, r3, r4, r6, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7ce8ff0 │ │ │ │ │ - svclt 0x0000e992 │ │ │ │ │ - andeq r1, r2, r0, ror r4 │ │ │ │ │ + svclt 0x0000e996 │ │ │ │ │ + andeq r1, r2, r8, ror r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r0, asr r3 │ │ │ │ │ + andeq r1, r2, r8, asr r3 │ │ │ │ │ ldrlt fp, [r8, #-464]! @ 0xfffffe30 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ tstcs r0, r8, ror r2 │ │ │ │ │ ldc2l 7, cr15, [r4], #928 @ 0x3a0 │ │ │ │ │ @@ -50692,48 +50690,48 @@ │ │ │ │ │ ldmib r3, {r5, r8, r9, sp, pc}^ │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ @ instruction: 0xa3202316 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs sl, #196, 18 @ 0x310000 │ │ │ │ │ ldmib r1, {r0, r1, r2, r3, r4, r8, sp, pc}^ │ │ │ │ │ stmib r4, {r8}^ │ │ │ │ │ - blmi ab7b08 │ │ │ │ │ + blmi ab7b00 │ │ │ │ │ tstge lr, r0, lsl #4 │ │ │ │ │ ldrdeq lr, [r0, -r1] │ │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x67230118 │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ ldclt 3, cr2, [r8, #-8]! │ │ │ │ │ ldmib r3, {r1, r3, r4, r8, r9, sp, pc}^ │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ tstge sl, #1476395008 @ 0x58000000 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs sl, #196, 18 @ 0x310000 │ │ │ │ │ ldmib r1, {r0, r3, r4, r8, sp, pc}^ │ │ │ │ │ stmib r4, {r8}^ │ │ │ │ │ - blmi 777b40 │ │ │ │ │ + blmi 777b38 │ │ │ │ │ tstge r8, r0, lsl #4 │ │ │ │ │ ldrdeq lr, [r0, -r1] │ │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ @ instruction: 0x67230118 │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ ldclt 3, cr2, [r8, #-8]! │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ldmls sl!, {r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ │ eorsne r5, r2, r6, ror r4 │ │ │ │ │ strbvs r2, [r5, -r1, lsl #6] │ │ │ │ │ svc 0x00cdab89 │ │ │ │ │ stclcc 3, cr15, [lr], #-456 @ 0xfffffe38 │ │ │ │ │ - strbge pc, [pc, #-1338] @ 371ea @ │ │ │ │ │ + strbge pc, [pc, #-1338] @ 371e2 @ │ │ │ │ │ svcne 0x0083d9ab │ │ │ │ │ - blpl ff86ab90 │ │ │ │ │ - bvs 2b10cc │ │ │ │ │ - bllt 1a23148 │ │ │ │ │ + blpl ff86ab88 │ │ │ │ │ + bvs 2b10c4 │ │ │ │ │ + bllt 1a23140 │ │ │ │ │ tstpl lr, pc, ror r2 │ │ │ │ │ - blls 19196c │ │ │ │ │ + blls 191964 │ │ │ │ │ rsbscc sp, r0, r7, lsl sp │ │ │ │ │ @ instruction: 0xf70e5939 │ │ │ │ │ ldrbtvs r8, [r9], #4007 @ 0xfa7 │ │ │ │ │ cdplt 15, 15, cr4, cr10, cr4, {5} │ │ │ │ │ ldrdgt r9, [r5, -r8] │ │ │ │ │ ldrbtcc sp, [ip], -r7, lsl #10 │ │ │ │ │ @ instruction: 0xffc00b31 │ │ │ │ │ @@ -50748,23 +50746,23 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldmib r0, {r2, r9, sl, lr}^ │ │ │ │ │ ldmne r5, {r1, ip, sp}^ │ │ │ │ │ teqeq pc, #3 @ │ │ │ │ │ andeq pc, r0, r0, asr #2 │ │ │ │ │ rscvs r6, r0, r5, lsr #1 │ │ │ │ │ - bcc a43e0 │ │ │ │ │ + bcc a43d8 │ │ │ │ │ stmne lr, {r0, r2, r3, r6, r9, sl, fp, ip} │ │ │ │ │ ldmdaeq r0, {r2, r8, ip, sp, lr, pc} │ │ │ │ │ ldrbeq pc, [r0, -r4, lsl #2] @ │ │ │ │ │ @ instruction: 0xf89518e2 │ │ │ │ │ strbmi ip, [r1], -r1 │ │ │ │ │ @ instruction: 0xf1034638 │ │ │ │ │ @ instruction: 0xf1050e01 │ │ │ │ │ - blcs ff9bbc │ │ │ │ │ + blcs ff9bb4 │ │ │ │ │ andsgt pc, r0, r2, lsl #17 │ │ │ │ │ svcvs 0x0023d110 │ │ │ │ │ stcne 7, cr4, [sl], #608 @ 0x260 │ │ │ │ │ @ instruction: 0xd00945b1 │ │ │ │ │ movwcs r7, #10409 @ 0x28a9 │ │ │ │ │ strtvc r4, [r1], #-662 @ 0xfffffd6a │ │ │ │ │ @ instruction: 0xf815d004 │ │ │ │ │ @@ -50782,15 +50780,15 @@ │ │ │ │ │ @ instruction: 0x460d447a │ │ │ │ │ ldmpl r3, {r1, r2, r3, r5, r8, fp, lr}^ │ │ │ │ │ ldmdavs fp, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ ldmib r0, {r8, r9}^ │ │ │ │ │ sbcseq r2, fp, r2, lsl #6 │ │ │ │ │ cmpvc r2, #274432 @ 0x43000 │ │ │ │ │ - blt 4b7b68 │ │ │ │ │ + blt 4b7b60 │ │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ │ movwls fp, #2587 @ 0xa1b │ │ │ │ │ @ instruction: 0xff9ef7ff │ │ │ │ │ ldrdcs lr, [r2, -r4] │ │ │ │ │ teqeq pc, #2 @ │ │ │ │ │ andsle r2, lr, r8, lsr fp │ │ │ │ │ stmdbeq pc, {r2, r8, ip, sp, lr, pc}^ @ │ │ │ │ │ @@ -50803,61 +50801,61 @@ │ │ │ │ │ tsteq r0, r1, asr #2 @ │ │ │ │ │ rscvs r4, r1, sl, asr #10 │ │ │ │ │ andhi pc, r1, r3, lsl #17 │ │ │ │ │ svcvs 0x0023d103 │ │ │ │ │ @ instruction: 0x46304639 │ │ │ │ │ ldmib r4, {r3, r4, r7, r8, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf0022102 │ │ │ │ │ - blcs e38570 │ │ │ │ │ + blcs e38568 │ │ │ │ │ andcs sp, r8, #232, 2 @ 0x3a │ │ │ │ │ strtmi r4, [r0], -r9, ror #12 │ │ │ │ │ @ instruction: 0xff74f7ff │ │ │ │ │ cmplt sl, r2, lsr #16 │ │ │ │ │ - bl 1849b8 │ │ │ │ │ + bl 1849b0 │ │ │ │ │ @ instruction: 0xf8540282 │ │ │ │ │ - blt 7074a0 │ │ │ │ │ - blcc 1759a8 │ │ │ │ │ + blt 707498 │ │ │ │ │ + blcc 1759a0 │ │ │ │ │ @ instruction: 0xd1f84295 │ │ │ │ │ - blmi 24a0c4 │ │ │ │ │ + blmi 24a0bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 11190c │ │ │ │ │ + blls 111904 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_svc │ │ │ │ │ pop {r0, r2, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7ce83f0 │ │ │ │ │ - svclt 0x0000e848 │ │ │ │ │ - andeq r1, r2, r8, asr r1 │ │ │ │ │ + svclt 0x0000e84c │ │ │ │ │ + andeq r1, r2, r0, ror #2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r0, r0, asr lr │ │ │ │ │ - strheq r1, [r2], -ip │ │ │ │ │ + andeq ip, r0, r8, asr lr │ │ │ │ │ + andeq r1, r2, r4, asr #1 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0xe7894770 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0068f8cc │ │ │ │ │ ldmdbmi fp, {r2, r3, r9, sl, lr}^ │ │ │ │ │ - bmi 1709140 │ │ │ │ │ + bmi 1709138 │ │ │ │ │ stccs 4, cr4, [r0, #-484] @ 0xfffffe1c │ │ │ │ │ stccs 15, cr11, [r0], {24} │ │ │ │ │ strmi fp, [r7], -r0, lsr #1 │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ stmpl sl, {sp} │ │ │ │ │ andcs fp, r0, r8, lsl #30 │ │ │ │ │ andsls r6, pc, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ ldrmi sp, [lr], -r8 │ │ │ │ │ vmlacs.f64 d9, d0, d22 │ │ │ │ │ - blcs 427578 │ │ │ │ │ + blcs 427570 │ │ │ │ │ @ instruction: 0x2101bf94 │ │ │ │ │ stmdale ip, {r8, sp} │ │ │ │ │ - blmi 138a25c │ │ │ │ │ + blmi 138a254 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 811994 │ │ │ │ │ + blls 81198c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle r4, r0, lsl #6 │ │ │ │ │ pop {r5, ip, sp, pc} │ │ │ │ │ rsbscs r8, r8, #240, 2 @ 0x3c │ │ │ │ │ @ instruction: 0xf7e84668 │ │ │ │ │ @ instruction: 0x46e8fb79 │ │ │ │ │ svccs 0x00e0097b │ │ │ │ │ @@ -50868,15 +50866,15 @@ │ │ │ │ │ ldmib r3, {r1, r3, r5, r8, r9, sp, pc}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ @ instruction: 0xa32a2314 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs r6, #3358720 @ 0x334000 │ │ │ │ │ mvnsne pc, #-536870908 @ 0xe0000004 │ │ │ │ │ bicscc pc, r2, #204, 4 @ 0xc000000c │ │ │ │ │ - blmi edc5d8 │ │ │ │ │ + blmi edc5d0 │ │ │ │ │ tstls ip, #2063597568 @ 0x7b000000 │ │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ strcs r4, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ │ stmib sp, {r8, sl, sp}^ │ │ │ │ │ @ instruction: 0xf7ff4502 │ │ │ │ │ strbmi pc, [r0], -sp, ror #29 @ │ │ │ │ │ @ instruction: 0xf7ff4631 │ │ │ │ │ @@ -50888,134 +50886,134 @@ │ │ │ │ │ ldmib r3, {r2, r3, r4, r8, r9, sp, pc}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ tstge ip, #1476395008 @ 0x58000000 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs r8, #3358720 @ 0x334000 │ │ │ │ │ ldmib r3, {r0, r1, r3, r4, r8, r9, sp, pc}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ - blmi a00630 │ │ │ │ │ + blmi a00628 │ │ │ │ │ tstls ip, #2063597568 @ 0x7b000000 │ │ │ │ │ tstge r9, #56098816 @ 0x3580000 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs r4, #3358720 @ 0x334000 │ │ │ │ │ ldmib r3, {r3, r4, r8, r9, sp, pc}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ tstge r8, #1476395008 @ 0x58000000 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ tstcs r8, #3358720 @ 0x334000 │ │ │ │ │ ldmib r3, {r0, r1, r2, r4, r8, r9, sp, pc}^ │ │ │ │ │ stmib sp, {r8, r9, sp}^ │ │ │ │ │ - blmi 740660 │ │ │ │ │ + blmi 740658 │ │ │ │ │ tstls ip, #2063597568 @ 0x7b000000 │ │ │ │ │ @ instruction: 0xf7cde7be │ │ │ │ │ - svclt 0x0000efa2 │ │ │ │ │ + svclt 0x0000efa6 │ │ │ │ │ strbvs r2, [r5, -r1, lsl #6] │ │ │ │ │ svc 0x00cdab89 │ │ │ │ │ ldmls sl!, {r1, r2, r3, r4, r5, r6, r7, sl, fp, ip, lr, pc} │ │ │ │ │ eorsne r5, r2, r6, ror r4 │ │ │ │ │ - bvs 2b13b4 │ │ │ │ │ - bllt 1a23430 │ │ │ │ │ + bvs 2b13ac │ │ │ │ │ + bllt 1a23428 │ │ │ │ │ stclcc 3, cr15, [lr], #-456 @ 0xfffffe38 │ │ │ │ │ - strbge pc, [pc, #-1338] @ 374ea @ │ │ │ │ │ + strbge pc, [pc, #-1338] @ 374e2 @ │ │ │ │ │ tstpl lr, pc, ror r2 │ │ │ │ │ - blls 191c5c │ │ │ │ │ + blls 191c54 │ │ │ │ │ svcne 0x0083d9ab │ │ │ │ │ - blpl ff86ae98 │ │ │ │ │ + blpl ff86ae90 │ │ │ │ │ ldrdgt r9, [r5, -r8] │ │ │ │ │ ldrbtcc sp, [ip], -r7, lsl #10 │ │ │ │ │ rsbscc sp, r0, r7, lsl sp │ │ │ │ │ @ instruction: 0xf70e5939 │ │ │ │ │ @ instruction: 0xffc00b31 │ │ │ │ │ ldmdavs r8, {r0, r4, r8, sl, ip}^ │ │ │ │ │ ldrbtvs r8, [r9], #4007 @ 0xfa7 │ │ │ │ │ cdplt 15, 15, cr4, cr10, cr4, {5} │ │ │ │ │ - andeq r1, r2, ip, rrx │ │ │ │ │ + andeq r1, r2, r4, ror r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r4, lsr r0 │ │ │ │ │ + andeq r1, r2, ip, lsr r0 │ │ │ │ │ @ instruction: 0xfffffb55 │ │ │ │ │ @ instruction: 0xfffff981 │ │ │ │ │ @ instruction: 0xfffff951 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8ec74 │ │ │ │ │ + bl feb8ec6c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 16bb97c │ │ │ │ │ - blmi 16e3cb0 │ │ │ │ │ + bmi 16bb974 │ │ │ │ │ + blmi 16e3ca8 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f930b │ │ │ │ │ stmdacs r0, {r8, r9} │ │ │ │ │ addhi pc, r2, r0 │ │ │ │ │ stmdbcs r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ addshi pc, r5, r0 │ │ │ │ │ movwcs sl, #2049 @ 0x801 │ │ │ │ │ @ instruction: 0xf7e99301 │ │ │ │ │ @ instruction: 0x4628f85d │ │ │ │ │ - blx fe3f5a4c │ │ │ │ │ + blx fe3f5a44 │ │ │ │ │ strmi sl, [r1], -r2, lsl #20 │ │ │ │ │ @ instruction: 0x46282310 │ │ │ │ │ - blx ffc75ab6 │ │ │ │ │ + blx ffc75aae │ │ │ │ │ strcs lr, [r4, #-2525] @ 0xfffff623 │ │ │ │ │ ldmib sp, {r0, r3, r5, r6, r7, r8, sl}^ │ │ │ │ │ - b fe0b86cc │ │ │ │ │ - b 108edd0 │ │ │ │ │ + b fe0b86c4 │ │ │ │ │ + b 108edc8 │ │ │ │ │ rsbmi r2, r9, r2, asr r1 │ │ │ │ │ - b fe039248 │ │ │ │ │ - b 11cf5d4 │ │ │ │ │ + b fe039240 │ │ │ │ │ + b 11cf5cc │ │ │ │ │ rsbsmi r2, r3, r0, asr r6 │ │ │ │ │ addsmi lr, lr, pc, asr #20 │ │ │ │ │ - b 103a038 │ │ │ │ │ - b 11c3cf0 │ │ │ │ │ - b fe0515fc │ │ │ │ │ - b fe0f7b24 │ │ │ │ │ + b 103a030 │ │ │ │ │ + b 11c3ce8 │ │ │ │ │ + b fe0515f4 │ │ │ │ │ + b fe0f7b1c │ │ │ │ │ @ instruction: 0x40504393 │ │ │ │ │ rsbsmi r4, r0, fp, rrx │ │ │ │ │ cmpne r5, #536576 @ 0x83000 │ │ │ │ │ andls r1, r6, #8519680 @ 0x820000 │ │ │ │ │ addsmi lr, ip, #323584 @ 0x4f000 │ │ │ │ │ streq lr, [r5, #-2883] @ 0xfffff4bd │ │ │ │ │ addcc lr, r1, #270336 @ 0x42000 │ │ │ │ │ - b fe0dcf28 │ │ │ │ │ + b fe0dcf20 │ │ │ │ │ stmdbeq r5, {r2, r3, r9}^ │ │ │ │ │ - b 1187c1c │ │ │ │ │ - b fe091224 │ │ │ │ │ + b 1187c14 │ │ │ │ │ + b fe09121c │ │ │ │ │ mlsmi sl, r1, r1, r4 │ │ │ │ │ ldmdane r2, {r0, r3, r4, r6, lr} │ │ │ │ │ cmpne r3, r1, lsl #21 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ andeq lr, r1, r3, asr #22 │ │ │ │ │ strbtmi r4, [r1], -r3, ror #12 │ │ │ │ │ andls r9, r9, r8, lsl #4 │ │ │ │ │ @ instruction: 0xf0111048 │ │ │ │ │ - bl 378f40 │ │ │ │ │ + bl 378f38 │ │ │ │ │ cdpvc 2, 1, cr0, cr2, cr0, {0} │ │ │ │ │ tstne r2, r8, lsl pc │ │ │ │ │ @ instruction: 0xf002d101 │ │ │ │ │ - blcs 438388 │ │ │ │ │ + blcs 438380 │ │ │ │ │ tstcc r1, r1, lsl r1 │ │ │ │ │ andeq pc, r3, #2 │ │ │ │ │ stceq 1, cr15, [r8], {2} │ │ │ │ │ streq pc, [r1, #-17] @ 0xffffffef │ │ │ │ │ rsbeq lr, r1, pc, asr #20 │ │ │ │ │ movweq lr, #2829 @ 0xb0d │ │ │ │ │ @ instruction: 0xf04f7e1a │ │ │ │ │ svclt 0x000c0311 │ │ │ │ │ andeq pc, pc, #2 │ │ │ │ │ - blcs 33bfbc │ │ │ │ │ + blcs 33bfb4 │ │ │ │ │ @ instruction: 0xf013d01c │ │ │ │ │ setend le │ │ │ │ │ svclt 0x00080101 │ │ │ │ │ andle r3, r7, r1, lsl #6 │ │ │ │ │ movwcc r1, #4189 @ 0x105d │ │ │ │ │ @ instruction: 0x1c0ceb02 │ │ │ │ │ @ instruction: 0xf8042b20 │ │ │ │ │ andle ip, r1, r5 │ │ │ │ │ bfi r4, r4, #13, #1 │ │ │ │ │ - blmi 50a3ec │ │ │ │ │ + blmi 50a3e4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 311c0c │ │ │ │ │ + blls 311c04 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r9, r0, lsl #6 │ │ │ │ │ ldcllt 0, cr11, [r0, #-48]! @ 0xffffffd0 │ │ │ │ │ cdpvc 4, 0, cr4, cr2, cr8, {3} │ │ │ │ │ tstne r2, r5, lsr #2 │ │ │ │ │ @ instruction: 0xf04f230d │ │ │ │ │ ldrb r0, [sl, r4, lsl #24] │ │ │ │ │ @@ -51023,24 +51021,24 @@ │ │ │ │ │ @ instruction: 0x4608e7f8 │ │ │ │ │ stc2 0, cr15, [ip], #-0 │ │ │ │ │ @ instruction: 0xf8faf002 │ │ │ │ │ strbne r9, [r0, r2] │ │ │ │ │ @ instruction: 0xf0029003 │ │ │ │ │ @ instruction: 0x4602f8f5 │ │ │ │ │ strb r1, [sp, -r5, asr #15]! │ │ │ │ │ - cdp 7, 11, cr15, cr0, cr13, {6} │ │ │ │ │ - ldrdeq r0, [r2], -r6 │ │ │ │ │ + cdp 7, 11, cr15, cr4, cr13, {6} │ │ │ │ │ + ldrdeq r0, [r2], -lr │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x00020dbc │ │ │ │ │ + andeq r0, r2, r4, asr #27 │ │ │ │ │ svclt 0x0000e73c │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8edfc │ │ │ │ │ + bl feb8edf4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi b7ba84 │ │ │ │ │ - blmi ba3e60 │ │ │ │ │ + bmi b7ba7c │ │ │ │ │ + blmi ba3e58 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ tstls r5, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ suble r2, r0, r0, lsl #16 │ │ │ │ │ ldmdage r1, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xff26f7ff │ │ │ │ │ @ instruction: 0xf89db3d8 │ │ │ │ │ @@ -51057,87 +51055,87 @@ │ │ │ │ │ @ instruction: 0xf89d204c │ │ │ │ │ stmib sp, {r0, r1, r3, r6}^ │ │ │ │ │ @ instruction: 0xf89d2107 │ │ │ │ │ @ instruction: 0xf89d204a │ │ │ │ │ stmib sp, {r0, r3, r6, ip}^ │ │ │ │ │ @ instruction: 0xf89d2005 │ │ │ │ │ stmib sp, {r3, r6, sp}^ │ │ │ │ │ - bmi 580078 │ │ │ │ │ + bmi 580070 │ │ │ │ │ umaalcc pc, r5, sp, r8 @ │ │ │ │ │ umaaleq pc, r7, sp, r8 @ │ │ │ │ │ @ instruction: 0xf89d447a │ │ │ │ │ stmib sp, {r1, r2, r6, ip}^ │ │ │ │ │ @ instruction: 0x21251001 │ │ │ │ │ strtmi r9, [r0], -r0, lsl #6 │ │ │ │ │ umaalcc pc, r4, sp, r8 @ │ │ │ │ │ @ instruction: 0xf944f7e7 │ │ │ │ │ tstle r4, r4, lsr #16 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #6 │ │ │ │ │ eorcc pc, r4, r4, lsl #17 │ │ │ │ │ andcs lr, r0, r0 │ │ │ │ │ - blmi 20a4c4 │ │ │ │ │ + blmi 20a4bc │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 591d10 │ │ │ │ │ + blls 591d08 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_irq │ │ │ │ │ ldclt 0, cr11, [r0, #-88] @ 0xffffffa8 │ │ │ │ │ - cdp 7, 4, cr15, cr6, cr13, {6} │ │ │ │ │ - andeq r0, r2, r0, asr sp │ │ │ │ │ + cdp 7, 4, cr15, cr10, cr13, {6} │ │ │ │ │ + andeq r0, r2, r8, asr sp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r0, r8, ror #19 │ │ │ │ │ - @ instruction: 0x00020cb8 │ │ │ │ │ + strdeq ip, [r0], -r0 │ │ │ │ │ + andeq r0, r2, r0, asr #25 │ │ │ │ │ svclt 0x0000e794 │ │ │ │ │ - bne fe051cf0 │ │ │ │ │ + bne fe051ce8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8eedc │ │ │ │ │ + bl feb8eed4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ addlt ip, r7, r8, rrx │ │ │ │ │ @ instruction: 0x46054c19 │ │ │ │ │ ldmdbmi r9, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ andcs r2, r9, #16, 6 @ 0x40000000 │ │ │ │ │ @ instruction: 0x46684479 │ │ │ │ │ andmi pc, r4, ip, asr r8 @ │ │ │ │ │ strls r6, [r5], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ - blx 975ce0 │ │ │ │ │ + blx 975cd8 │ │ │ │ │ ldmdbmi r3, {r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addvc pc, r0, #620756992 @ 0x25000000 │ │ │ │ │ ldrbtmi r4, [r9], #-1540 @ 0xfffff9fc │ │ │ │ │ ldc2l 7, cr15, [ip, #976]! @ 0x3d0 │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - blx c75cf4 │ │ │ │ │ + blx c75cec │ │ │ │ │ andle r4, pc, r8, lsr #5 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ - blx df5d00 │ │ │ │ │ - blmi 24a55c │ │ │ │ │ + blx df5cf8 │ │ │ │ │ + blmi 24a554 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 191da0 │ │ │ │ │ + blls 191d98 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_svc │ │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ │ ldrb r2, [r1, r0]! │ │ │ │ │ - ldcl 7, cr15, [ip, #820]! @ 0x334 │ │ │ │ │ - andeq r0, r2, ip, ror #24 │ │ │ │ │ + cdp 7, 0, cr15, cr0, cr13, {6} │ │ │ │ │ + andeq r0, r2, r4, ror ip │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r8, lsl r5 │ │ │ │ │ + andeq r1, r2, r0, lsr #10 │ │ │ │ │ @ instruction: 0xffffffb7 │ │ │ │ │ - andeq r0, r2, r8, lsr #24 │ │ │ │ │ + andeq r0, r2, r0, lsr ip │ │ │ │ │ ldrmi r4, [r1], -fp, lsl #12 │ │ │ │ │ @ instruction: 0xf7e86858 │ │ │ │ │ svclt 0x0000b93b │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8ef74 │ │ │ │ │ + bl feb8ef6c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf7ff0ff8 │ │ │ │ │ smlatblt r0, fp, pc, pc @ │ │ │ │ │ stclt 8, cr6, [r8, #-256] @ 0xffffff00 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8ef8c │ │ │ │ │ + bl feb8ef84 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fd8 │ │ │ │ │ addlt ip, r7, ip, rrx │ │ │ │ │ @ instruction: 0x46054c1a │ │ │ │ │ ldmdbmi sl, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ andcs r2, r9, #16, 6 @ 0x40000000 │ │ │ │ │ @ instruction: 0x46684479 │ │ │ │ │ @@ -51150,28 +51148,28 @@ │ │ │ │ │ @ instruction: 0xf7f44479 │ │ │ │ │ strmi pc, [r5], -r5, lsr #27 │ │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ │ addmi pc, r5, #3555328 @ 0x364000 │ │ │ │ │ @ instruction: 0x4629d011 │ │ │ │ │ @ instruction: 0xf7f54620 │ │ │ │ │ ldrdlt pc, [r0, #-159]! @ 0xffffff61 │ │ │ │ │ - bmi 351de0 │ │ │ │ │ + bmi 351dd8 │ │ │ │ │ ldrbtmi r4, [sl], #-2824 @ 0xfffff4f8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, r3, lsl #2 │ │ │ │ │ andcs fp, r0, r0, lsr sp │ │ │ │ │ @ instruction: 0xf7cde7f1 │ │ │ │ │ - svclt 0x0000eda4 │ │ │ │ │ - @ instruction: 0x00020bbc │ │ │ │ │ + svclt 0x0000eda8 │ │ │ │ │ + andeq r0, r2, r4, asr #23 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r1, r2, r8, ror #8 │ │ │ │ │ + andeq r1, r2, r0, ror r4 │ │ │ │ │ @ instruction: 0xffffff9d │ │ │ │ │ - andeq r0, r2, r6, ror fp │ │ │ │ │ + andeq r0, r2, lr, ror fp │ │ │ │ │ svclt 0x0000e75e │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d0f8cc │ │ │ │ │ strmi r4, [r6], -r0, asr #24 │ │ │ │ │ addlt r4, r3, r0, asr #16 │ │ │ │ │ @@ -51179,25 +51177,25 @@ │ │ │ │ │ orrvc pc, r0, #905969664 @ 0x36000000 │ │ │ │ │ stmdavs r0, {r5, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9001 │ │ │ │ │ rsble r0, sp, r0 │ │ │ │ │ @ instruction: 0xf431460f │ │ │ │ │ rsble r7, r9, r0, lsl #7 │ │ │ │ │ stccs 6, cr4, [r0, #-80] @ 0xffffffb0 │ │ │ │ │ - bcs 67ab4 │ │ │ │ │ + bcs 67aac │ │ │ │ │ ldrmi sp, [r0], -r4, rrx │ │ │ │ │ @ instruction: 0xf9aef004 │ │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0044628 │ │ │ │ │ stmdacs r0, {r0, r3, r5, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x462bd05a │ │ │ │ │ ldrtmi r4, [r9], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf0004630 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - bmi beeaac │ │ │ │ │ + bmi beeaa4 │ │ │ │ │ ldrbtmi r4, [sl], #-2860 @ 0xfffff4d4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, fp, asr #2 │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ @@ -51224,27 +51222,27 @@ │ │ │ │ │ @ instruction: 0xf0044628 │ │ │ │ │ cmnlt r8, r3, asr #18 @ │ │ │ │ │ ldrdcc pc, [r8], -r8 │ │ │ │ │ @ instruction: 0x4631465a │ │ │ │ │ ldrmi r4, [r8, r0, lsr #12] │ │ │ │ │ stcle 8, cr2, [sp, #-0] │ │ │ │ │ ldrdcc pc, [ip], -r9 │ │ │ │ │ - bls 497ec │ │ │ │ │ + bls 497e4 │ │ │ │ │ ldrmi r4, [r8, r8, lsr #12] │ │ │ │ │ - ble ffa01f10 │ │ │ │ │ + ble ffa01f08 │ │ │ │ │ @ instruction: 0xf0044628 │ │ │ │ │ - bl fe8762f4 │ │ │ │ │ + bl fe8762ec │ │ │ │ │ str r0, [lr, sl]! │ │ │ │ │ ldrb sp, [r7, r0, ror #1]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7cde7a9 │ │ │ │ │ - svclt 0x0000ed0e │ │ │ │ │ - andeq r0, r2, r8, lsr #22 │ │ │ │ │ + svclt 0x0000ed12 │ │ │ │ │ + andeq r0, r2, r0, lsr fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - ldrdeq r0, [r2], -sl │ │ │ │ │ + andeq r0, r2, r2, ror #21 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ strmi r4, [r4], -r2, lsr #26 │ │ │ │ │ addlt r4, sl, r2, lsr #16 │ │ │ │ │ mrcls 4, 0, r4, cr0, cr13, {3} │ │ │ │ │ @@ -51256,48 +51254,48 @@ │ │ │ │ │ eorle r7, lr, r0, lsl #7 │ │ │ │ │ orrvc pc, r0, #889192448 @ 0x35000000 │ │ │ │ │ cdpcs 0, 0, cr13, cr0, cr11, {1} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ svccs 0x00002300 │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ - bllt f8b8c │ │ │ │ │ + bllt f8b84 │ │ │ │ │ stmdblt r2!, {r4, r9, sl, lr}^ │ │ │ │ │ - blmi 4ca7dc │ │ │ │ │ + blmi 4ca7d4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 292000 │ │ │ │ │ + blls 291ff8 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r7, r0, lsl #6 │ │ │ │ │ pop {r1, r3, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf10d81f0 │ │ │ │ │ strbmi r0, [r0], -r4, lsl #16 │ │ │ │ │ @ instruction: 0xf872f004 │ │ │ │ │ mcrge 6, 0, r4, cr5, cr1, {1} │ │ │ │ │ @ instruction: 0x4630463a │ │ │ │ │ @ instruction: 0xf86cf004 │ │ │ │ │ @ instruction: 0x46424633 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xff28f7ff │ │ │ │ │ @ instruction: 0xf04fe7e0 │ │ │ │ │ @ instruction: 0xe7dd30ff │ │ │ │ │ - ldc 7, cr15, [r8], #820 @ 0x334 │ │ │ │ │ - andeq r0, r2, r8, lsl #20 │ │ │ │ │ + ldc 7, cr15, [ip], #820 @ 0x334 │ │ │ │ │ + andeq r0, r2, r0, lsl sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r2, r8, asr #19 │ │ │ │ │ + ldrdeq r0, [r2], -r0 @ │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldrmi fp, [pc], -r2, lsl #1 │ │ │ │ │ orrvc pc, r0, #48, 8 @ 0x30000000 │ │ │ │ │ ldrdhi pc, [r0], -sp @ │ │ │ │ │ strmi sp, [lr], -r0, lsr #32 │ │ │ │ │ orrvc pc, r0, #822083584 @ 0x31000000 │ │ │ │ │ svccs 0x0000d01c │ │ │ │ │ - bcs 67c6c │ │ │ │ │ + bcs 67c64 │ │ │ │ │ svclt 0x000c4614 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt fp!, {r0, r8, r9}^ │ │ │ │ │ ldrmi r4, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xffd0f7e7 │ │ │ │ │ @@ -51306,24 +51304,24 @@ │ │ │ │ │ andhi pc, r4, sp, asr #17 │ │ │ │ │ @ instruction: 0xf7ff9700 │ │ │ │ │ andlt pc, r2, pc, ror pc @ │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x0000e7f9 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb8f250 │ │ │ │ │ + bl feb8f248 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ - blx ff3f406c │ │ │ │ │ + blx ff3f4064 │ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ │ ldclt 0, cr6, [r0, #-140] @ 0xffffff74 │ │ │ │ │ stmdble r1, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, sp} │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb8f274 │ │ │ │ │ + bl feb8f26c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ sbcslt r0, r1, #248, 30 @ 0x3e0 │ │ │ │ │ ldc2 0, cr15, [r0, #-16]! │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ @@ -51333,47 +51331,47 @@ │ │ │ │ │ stmdale r5, {r0, r1, r8, fp, sp} │ │ │ │ │ @ instruction: 0xf001e8df │ │ │ │ │ ldreq r1, [r6], -sl │ │ │ │ │ @ instruction: 0x47704618 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ smlaldvs r6, r3, r3, r8 │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ - blcs 52108 │ │ │ │ │ + blcs 52100 │ │ │ │ │ svcvs 0x0002d0f6 │ │ │ │ │ @ instruction: 0xe7f7601a │ │ │ │ │ - blcs 52114 │ │ │ │ │ + blcs 5210c │ │ │ │ │ svcvs 0x0042d0ee │ │ │ │ │ @ instruction: 0xe7f1601a │ │ │ │ │ smladvs r3, r3, r8, r6 │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ ldrlt fp, [r0, #-840] @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdavs r3, {r2, r3, r4, r9, sl, lr} │ │ │ │ │ - blcs 109b00 │ │ │ │ │ + blcs 109af8 │ │ │ │ │ svcvs 0x0000d11a │ │ │ │ │ orrvc pc, r0, #48, 8 @ 0x30000000 │ │ │ │ │ pkhbtmi sp, lr, r6 │ │ │ │ │ ldrsbtne pc, [r4], #-140 @ 0xffffff74 @ │ │ │ │ │ orrvc pc, r0, #822083584 @ 0x31000000 │ │ │ │ │ - bcs 6c148 │ │ │ │ │ + bcs 6c140 │ │ │ │ │ @ instruction: 0xf1bebf18 │ │ │ │ │ andle r0, fp, r0, lsl #30 │ │ │ │ │ @ instruction: 0x46724613 │ │ │ │ │ mcr2 7, 4, pc, cr0, cr15, {7} @ │ │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ movwcs fp, #3860 @ 0xf14 │ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ vldrlt.16 s22, [r0, #-6] @ │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf04fbd10 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8f33c │ │ │ │ │ + bl feb8f334 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460e0ff0 │ │ │ │ │ @ instruction: 0xf7e84605 │ │ │ │ │ cmncs r8, r5, asr #31 @ │ │ │ │ │ @ instruction: 0xf814f7e9 │ │ │ │ │ orrlt r4, r8, r4, lsl #12 │ │ │ │ │ movwcs r2, #515 @ 0x203 │ │ │ │ │ @@ -51415,15 +51413,15 @@ │ │ │ │ │ @ instruction: 0xf64f57b0 │ │ │ │ │ @ instruction: 0x460c76f1 │ │ │ │ │ @ instruction: 0x51adf5a1 │ │ │ │ │ @ instruction: 0xf1003910 │ │ │ │ │ @ instruction: 0xf8120210 │ │ │ │ │ andscc r3, r0, #16, 24 @ 0x1000 │ │ │ │ │ ldcge 8, cr15, [pc], {18} │ │ │ │ │ - bl 2c9330 │ │ │ │ │ + bl 2c9328 │ │ │ │ │ @ instruction: 0xf8120903 │ │ │ │ │ strbmi sl, [fp], #-3102 @ 0xfffff3e2 │ │ │ │ │ @ instruction: 0xf81244ca │ │ │ │ │ ldrbmi r9, [r3], #-3101 @ 0xfffff3e3 │ │ │ │ │ @ instruction: 0xf81244d1 │ │ │ │ │ strbmi sl, [fp], #-3100 @ 0xfffff3e4 │ │ │ │ │ @ instruction: 0xf81244ca │ │ │ │ │ @@ -51446,62 +51444,62 @@ │ │ │ │ │ ldrbmi r9, [r3], #-3091 @ 0xfffff3ed │ │ │ │ │ @ instruction: 0xf81244d1 │ │ │ │ │ strbmi sl, [fp], #-3090 @ 0xfffff3ee │ │ │ │ │ @ instruction: 0xf81244ca │ │ │ │ │ ldrbmi r9, [r3], #-3089 @ 0xfffff3ef │ │ │ │ │ ldrbmi r4, [r1], #1430 @ 0x596 │ │ │ │ │ ldrmi r4, [ip], #1099 @ 0x44b │ │ │ │ │ - blx fe9ac96e │ │ │ │ │ + blx fe9ac966 │ │ │ │ │ ldrtmi r2, [r8], #-777 @ 0xfffffcf7 │ │ │ │ │ strbmi r4, [r1, #-1214] @ 0xfffffb42 │ │ │ │ │ bicscc lr, r3, #323584 @ 0x4f000 │ │ │ │ │ ldmdbls r3, {r1, r2, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ movwcs pc, #52133 @ 0xcba5 @ │ │ │ │ │ bicscc lr, r3, #323584 @ 0x4f000 │ │ │ │ │ @ instruction: 0xcc13fb06 │ │ │ │ │ - bllt fecae534 │ │ │ │ │ + bllt fecae52c │ │ │ │ │ andmi lr, ip, r9, asr #20 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ strmi fp, [r1], #-305 @ 0xfffffecf │ │ │ │ │ - blcc b62f0 │ │ │ │ │ + blcc b62e8 │ │ │ │ │ addmi r4, r8, #-1728053248 @ 0x99000000 │ │ │ │ │ mvnsle r4, ip, asr #9 │ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ │ vqrshl.s8 d20, d9, d24 │ │ │ │ │ vrsra.s8 q8, , #8 │ │ │ │ │ @ instruction: 0xf64f0307 │ │ │ │ │ svclt 0x008472f1 │ │ │ │ │ ldmdbmi pc!, {r0, r3, r5, r7, r8, sl, ip, sp, lr, pc}^ @ │ │ │ │ │ ldmibeq r1!, {r0, r3, r5, r7, r8, ip, sp, lr, pc}^ │ │ │ │ │ movwne pc, #52131 @ 0xcba3 @ │ │ │ │ │ - blx bb24a │ │ │ │ │ - b 12a8f2c │ │ │ │ │ + blx bb242 │ │ │ │ │ + b 12a8f24 │ │ │ │ │ pop {r0, r1, lr} │ │ │ │ │ stmdavc r2, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ │ ldrmi r4, [r9, #1169] @ 0x491 │ │ │ │ │ mvnsvc pc, #82837504 @ 0x4f00000 │ │ │ │ │ @ instruction: 0xf5a9bf84 │ │ │ │ │ @ instruction: 0xf1a9497f │ │ │ │ │ strbmi r0, [ip], #2545 @ 0x9f1 │ │ │ │ │ svclt 0x0084459c │ │ │ │ │ - ldclmi 5, cr15, [pc], #-688 @ 38058 │ │ │ │ │ + ldclmi 5, cr15, [pc], #-688 @ 38050 │ │ │ │ │ ldcleq 1, cr15, [r1], #688 @ 0x2b0 │ │ │ │ │ stmdbcs pc, {r3, r6, r7, r8, r9, sl, sp, lr, pc} @ │ │ │ │ │ @ instruction: 0xf5a4bf9c │ │ │ │ │ ldccc 4, cr5, [r1], {173} @ 0xad │ │ │ │ │ @ instruction: 0xf021d950 │ │ │ │ │ @ instruction: 0xf100040f │ │ │ │ │ ldccc 5, cr0, [r0], {16} │ │ │ │ │ strtmi r3, [r0], #-32 @ 0xffffffe0 │ │ │ │ │ @ instruction: 0xf812462a │ │ │ │ │ andscc r3, r0, #16, 24 @ 0x1000 │ │ │ │ │ ldcvc 8, cr15, [pc], {18} │ │ │ │ │ @ instruction: 0xf812444b │ │ │ │ │ - ldrmi r6, [pc], #-3102 @ 3833c │ │ │ │ │ + ldrmi r6, [pc], #-3102 @ 38334 │ │ │ │ │ ldcls 8, cr15, [r1], {18} │ │ │ │ │ ldrtmi r4, [fp], #-1086 @ 0xfffffbc2 │ │ │ │ │ ldcvc 8, cr15, [sp], {18} │ │ │ │ │ ldrtmi r4, [r7], #-1075 @ 0xfffffbcd │ │ │ │ │ ldcvs 8, cr15, [ip], {18} │ │ │ │ │ ldrtmi r4, [lr], #-1083 @ 0xfffffbc5 │ │ │ │ │ ldcvc 8, cr15, [fp], {18} │ │ │ │ │ @@ -51524,55 +51522,55 @@ │ │ │ │ │ ldrtmi r4, [r7], #-1075 @ 0xfffffbcd │ │ │ │ │ ldcvs 8, cr15, [r2], {18} │ │ │ │ │ addsmi r4, r0, #989855744 @ 0x3b000000 │ │ │ │ │ ldrtmi r4, [r3], #-1086 @ 0xfffffbc2 │ │ │ │ │ strbmi r4, [fp], #-1201 @ 0xfffffb4f │ │ │ │ │ @ instruction: 0xd1bc449c │ │ │ │ │ tsteq r1, #1073741864 @ 0x40000028 @ │ │ │ │ │ - blne 73e858 │ │ │ │ │ + blne 73e850 │ │ │ │ │ andle r0, r7, fp, lsl #14 │ │ │ │ │ stmdbne r3, {r0, sl, ip, sp} │ │ │ │ │ - blcs b6404 │ │ │ │ │ + blcs b63fc │ │ │ │ │ addsmi r4, r8, #-1862270976 @ 0x91000000 │ │ │ │ │ mvnsle r4, ip, asr #9 │ │ │ │ │ cmneq r1, #72, 4 @ 0x80000004 @ │ │ │ │ │ movweq pc, #29384 @ 0x72c8 @ │ │ │ │ │ mvnsvc pc, pc, asr #12 │ │ │ │ │ andeq pc, r9, #166912 @ 0x28c00 │ │ │ │ │ movweq pc, #52131 @ 0xcba3 @ │ │ │ │ │ - bleq ff6fb32c │ │ │ │ │ + bleq ff6fb324 │ │ │ │ │ ldmdbls r2, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xcc13fb01 │ │ │ │ │ andcs lr, r1, r8, asr r7 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ ldrlt fp, [r8, #-384]! @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ ldc2l 7, cr15, [lr, #924] @ 0x39c │ │ │ │ │ mcrrne 6, 2, r4, r1, cr10 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xe6cb4038 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - blt 3f6354 │ │ │ │ │ - stcllt 7, cr15, [r0, #816] @ 0x330 │ │ │ │ │ + blt 4f634c │ │ │ │ │ + stcllt 7, cr15, [r4, #816] @ 0x330 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8f62c │ │ │ │ │ + bl feb8f624 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 87c3d4 │ │ │ │ │ - blmi 8a4640 │ │ │ │ │ + bmi 87c3cc │ │ │ │ │ + blmi 8a4638 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ sbcpl pc, r5, r9, asr #12 │ │ │ │ │ andsne pc, ip, r8, asr #5 │ │ │ │ │ ldmpl r3, {ip, pc}^ │ │ │ │ │ movwls r6, #6171 @ 0x181b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf7cdb16c │ │ │ │ │ - bmi 6f2c30 │ │ │ │ │ + bmi 6f2c38 │ │ │ │ │ ldrbtmi r4, [sl], #-2840 @ 0xfffff4e8 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r4, lsr #2 │ │ │ │ │ ldmdami r5, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ strbtmi r2, [sp], -r1, lsl #2 │ │ │ │ │ @@ -51588,97 +51586,97 @@ │ │ │ │ │ stccs 15, cr15, [r4], {29} │ │ │ │ │ stmdals r0, {r2, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0x4630e7d7 │ │ │ │ │ @ instruction: 0xff16f7f7 │ │ │ │ │ @ instruction: 0xf87cf7fe │ │ │ │ │ submi r4, r8, r8, rrx │ │ │ │ │ strb r9, [lr, r0] │ │ │ │ │ - b 11f63ec │ │ │ │ │ - andeq r0, r2, lr, lsl r5 │ │ │ │ │ + b 12f63e4 │ │ │ │ │ + andeq r0, r2, r6, lsr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r0, [r2], -lr │ │ │ │ │ - andeq ip, r0, r8, lsr r2 │ │ │ │ │ + andeq r0, r2, r6, lsl #10 │ │ │ │ │ + andeq ip, r0, r0, asr #4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb8f6d0 │ │ │ │ │ + bl feb8f6c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - ble 1c8efc │ │ │ │ │ + ble 1c8ef4 │ │ │ │ │ @ instruction: 0xf7cc460d │ │ │ │ │ - blne ab3a74 │ │ │ │ │ - ldmib sl, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + blne ab3a7c │ │ │ │ │ + ldmib lr, {r0, r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strtmi r4, [r0], -ip, lsl #8 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ stc 12, cr5, [sp, #-512]! @ 0xfffffe00 │ │ │ │ │ - bl feb9b104 │ │ │ │ │ + bl feb9b0fc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ mrc 15, 5, r0, cr4, cr0, {7} │ │ │ │ │ vabs.f32 s0, s1 │ │ │ │ │ vneg.f32 s17, s0 │ │ │ │ │ ldrle pc, [sp, #-2576] @ 0xfffff5f0 │ │ │ │ │ - bhi 18740d4 │ │ │ │ │ - stcl 7, cr15, [r8, #-816] @ 0xfffffcd0 │ │ │ │ │ - ldc 3, cr2, [pc, #12] @ 38528 │ │ │ │ │ - blx fe90f162 │ │ │ │ │ + bhi 18740cc │ │ │ │ │ + stcl 7, cr15, [ip, #-816] @ 0xfffffcd0 │ │ │ │ │ + ldc 3, cr2, [pc, #12] @ 38520 │ │ │ │ │ + blx fe90f15a │ │ │ │ │ cdp 3, 3, cr2, cr8, cr0, {0} │ │ │ │ │ - bne ff0d7048 │ │ │ │ │ + bne ff0d7040 │ │ │ │ │ cmpeq r2, #3072 @ 0xc00 │ │ │ │ │ - bvc ff23400c │ │ │ │ │ - bl ff0fc3a0 │ │ │ │ │ - bne ff055444 │ │ │ │ │ - beq fe473d54 │ │ │ │ │ - blvs ff9f4020 │ │ │ │ │ - bleq 1b3f5c │ │ │ │ │ - bleq 233dc8 │ │ │ │ │ - blhi ff074028 │ │ │ │ │ - beq 1274010 │ │ │ │ │ - blhi f3848 │ │ │ │ │ + bvc ff234004 │ │ │ │ │ + bl ff0fc398 │ │ │ │ │ + bne ff05543c │ │ │ │ │ + beq fe473d4c │ │ │ │ │ + blvs ff9f4018 │ │ │ │ │ + bleq 1b3f54 │ │ │ │ │ + bleq 233dc0 │ │ │ │ │ + blhi ff074020 │ │ │ │ │ + beq 1274008 │ │ │ │ │ + blhi f3840 │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ @ instruction: 0xffc00000 │ │ │ │ │ - ldrshmi pc, [pc, #255] @ 38663 @ │ │ │ │ │ + ldrshmi pc, [pc, #255] @ 3865b @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb8f76c │ │ │ │ │ + bl feb8f764 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 53c4f4 │ │ │ │ │ - blmi 564794 │ │ │ │ │ + bmi 53c4ec │ │ │ │ │ + blmi 56478c │ │ │ │ │ ldrbtmi r2, [sl], #-256 @ 0xffffff00 │ │ │ │ │ tstls r0, r8, ror #12 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9305 │ │ │ │ │ stmib sp, {r8, r9}^ │ │ │ │ │ tstls r3, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf84cf7fe │ │ │ │ │ ldmib sp, {r4, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ - bmi 33899c │ │ │ │ │ + bmi 338994 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, r7, lsl #2 │ │ │ │ │ - blx 17672a │ │ │ │ │ + blx 176722 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ mvnscc pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7cde7ed │ │ │ │ │ - svclt 0x0000e9c2 │ │ │ │ │ - ldrdeq r0, [r2], -lr │ │ │ │ │ + svclt 0x0000e9c6 │ │ │ │ │ + andeq r0, r2, r6, ror #7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000203ba │ │ │ │ │ + andeq r0, r2, r2, asr #7 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb8f7d8 │ │ │ │ │ + bl feb8f7d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r5], r8 │ │ │ │ │ - bmi 7c9e34 │ │ │ │ │ - blmi 7c9e00 │ │ │ │ │ + bmi 7c9e2c │ │ │ │ │ + blmi 7c9df8 │ │ │ │ │ ldrbtmi r4, [sl], #-1551 @ 0xfffff9f1 │ │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ │ ldmpl r3, {r3, r5, r6, r9, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ - svc 0x00a4f7cc │ │ │ │ │ + svc 0x00a8f7cc │ │ │ │ │ stmdacc r0, {r0, r1, r9, sl, lr} │ │ │ │ │ andcs fp, r1, r8, lsl pc │ │ │ │ │ svclt 0x000c2c00 │ │ │ │ │ @ instruction: 0xf0002200 │ │ │ │ │ @ instruction: 0xb1a20201 │ │ │ │ │ ldmvs sp, {r1, r3, r4, r8, fp, sp, lr} │ │ │ │ │ ldmdbvs sl, {r0, r4, r6, sl, fp, ip}^ │ │ │ │ │ @@ -51686,76 +51684,76 @@ │ │ │ │ │ ldmib r3, {r2, r3, r5, r6, sl, fp, ip, sp, lr}^ │ │ │ │ │ stmib r4, {r9, sp, lr}^ │ │ │ │ │ stmib r4, {r9, sp, lr}^ │ │ │ │ │ ldmib r3, {r2, sl, fp, ip}^ │ │ │ │ │ stmib r4, {r0, r1, r2, r9, ip}^ │ │ │ │ │ ldmibvs fp, {r1, r8, r9, sl, ip, lr} │ │ │ │ │ smlabtcc r6, r4, r9, lr │ │ │ │ │ - bmi 290ec8 │ │ │ │ │ + bmi 290ec0 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r5, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7cdbdf0 │ │ │ │ │ - svclt 0x0000e976 │ │ │ │ │ - andeq r0, r2, lr, ror #6 │ │ │ │ │ + svclt 0x0000e97a │ │ │ │ │ + andeq r0, r2, r6, ror r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r0, r2, r6, lsl r3 │ │ │ │ │ + andeq r0, r2, lr, lsl r3 │ │ │ │ │ subsle r2, r3, r0, lsl #16 │ │ │ │ │ andcc lr, r4, #208, 18 @ 0x340000 │ │ │ │ │ vld4.32 {d18,d20,d22,d24}, [pc :64], r9 │ │ │ │ │ ldrlt r7, [r0], #-3300 @ 0xfffff31c │ │ │ │ │ svclt 0x00d82b02 │ │ │ │ │ stmiavs r4, {r2, r3, r8, r9, ip, sp}^ │ │ │ │ │ @ instruction: 0xf102bfd8 │ │ │ │ │ - blx 85286 │ │ │ │ │ + blx 8527e │ │ │ │ │ vcgt.s8 d31, d6, d3 │ │ │ │ │ vmla.f d22, d6, d3[5] │ │ │ │ │ strbtmi r6, [r3], #-358 @ 0xfffffe9a │ │ │ │ │ smlabbgt r3, r1, fp, pc @ │ │ │ │ │ - bl ff0fe608 │ │ │ │ │ + bl ff0fe600 │ │ │ │ │ vcgt.s8 q8, q4, │ │ │ │ │ vorr.i32 d21, #95 @ 0x0000005f │ │ │ │ │ strtmi r1, [r3], #-491 @ 0xfffffe15 │ │ │ │ │ strbtne pc, [sp], #-576 @ 0xfffffdc0 @ │ │ │ │ │ smlabbgt r2, r1, fp, pc @ │ │ │ │ │ ldceq 0, cr15, [ip], #-316 @ 0xfffffec4 │ │ │ │ │ movwcc pc, #11012 @ 0x2b04 @ │ │ │ │ │ - b 53fa0c │ │ │ │ │ + b 53fa04 │ │ │ │ │ svclt 0x00380422 │ │ │ │ │ bfine r4, r4, #12, #7 │ │ │ │ │ @ instruction: 0x03a4eb03 │ │ │ │ │ strbtne lr, [r1], #-2978 @ 0xfffff45e │ │ │ │ │ - bl ff0c975c │ │ │ │ │ + bl ff0c9754 │ │ │ │ │ strmi r1, [fp], #-481 @ 0xfffffe1f │ │ │ │ │ vst2.32 {d22-d23}, [pc], r2 │ │ │ │ │ @ instruction: 0xf5a36461 │ │ │ │ │ @ instruction: 0xf6a3232f │ │ │ │ │ vst2.16 {d18-d21}, [pc :128]! │ │ │ │ │ vaddw.s8 q10, q8, d19 │ │ │ │ │ - blx 138af2 │ │ │ │ │ + blx 138aea │ │ │ │ │ stmdavs r4, {r1, r9, ip, sp, lr, pc} │ │ │ │ │ vqrdmulh.s d15, d3, d1 │ │ │ │ │ ldmne r2, {r0, r4, r6, r7, r8, r9, sl, ip}^ │ │ │ │ │ mvnvc lr, r1, asr #22 │ │ │ │ │ - blx 35280e │ │ │ │ │ + blx 352806 │ │ │ │ │ ldmne r8, {r0, r1, r8, r9, ip, sp, lr, pc} │ │ │ │ │ mvnvc lr, r1, asr #22 │ │ │ │ │ - bl 107e78c │ │ │ │ │ + bl 107e784 │ │ │ │ │ @ instruction: 0xf85d71e4 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ ldrbmi r4, [r0, -r1, lsl #12]! │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ - blhi 173bdc │ │ │ │ │ + blhi 173bd4 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 12, cr15, cr0, cr12, {6} │ │ │ │ │ - bcs 64a40 │ │ │ │ │ + bcs 64a38 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8df4680 │ │ │ │ │ @ instruction: 0x46150bb0 │ │ │ │ │ andls r4, r1, #12, 12 @ 0xc00000 │ │ │ │ │ @ instruction: 0xf8df4478 │ │ │ │ │ svclt 0x000c2ba8 │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ @@ -51763,29 +51761,29 @@ │ │ │ │ │ tsteq r1, r1, asr #32 @ │ │ │ │ │ andcs r5, r0, r2, lsl #17 │ │ │ │ │ subls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ cmnle r6, r0, lsl #18 │ │ │ │ │ movwls sl, #10257 @ 0x2811 │ │ │ │ │ cdpne 2, 6, cr2, cr3, cr0, {1} │ │ │ │ │ - beq 133394 │ │ │ │ │ + beq 13338c │ │ │ │ │ @ instruction: 0xf7cc9007 │ │ │ │ │ - stmdavc r8!, {r2, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdavc r8!, {r6, r7, r8, sl, fp, sp, lr, pc} │ │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r9, sl, lr} │ │ │ │ │ stmib sp, {r0, r1, r5, r6, ip, lr, pc}^ │ │ │ │ │ stcls 4, cr8, [r1, #-20] @ 0xffffffec │ │ │ │ │ @ instruction: 0xf815e004 │ │ │ │ │ stmdacs r0, {r0, r8, r9, sl, fp} │ │ │ │ │ msrhi CPSR_fx, r0 │ │ │ │ │ mvnsle r2, r5, lsr #16 │ │ │ │ │ adcmi r9, fp, #1024 @ 0x400 │ │ │ │ │ msrhi CPSR_s, r0, asr #32 │ │ │ │ │ andcs r9, r0, r1, lsl #18 │ │ │ │ │ strmi r3, [ip], -r1, lsl #2 │ │ │ │ │ - blcc b67f0 │ │ │ │ │ + blcc b67e8 │ │ │ │ │ eoreq pc, r3, #-1073741784 @ 0xc0000028 │ │ │ │ │ stmdale r2!, {r0, r2, r3, r9, fp, sp}^ │ │ │ │ │ @ instruction: 0xf012e8df │ │ │ │ │ rsbeq r0, r1, r5, lsl r1 │ │ │ │ │ rsbeq r0, r1, r1, rrx │ │ │ │ │ rsbeq r0, r1, r1, rrx │ │ │ │ │ rsbeq r0, r1, r1, rrx │ │ │ │ │ @@ -51813,18 +51811,18 @@ │ │ │ │ │ @ instruction: 0xf80b7813 │ │ │ │ │ vnmlsne.f64 d19, d3, d1 │ │ │ │ │ @ instruction: 0xd1f64591 │ │ │ │ │ strle r3, [r6], #-2305 @ 0xfffff6ff │ │ │ │ │ ldrbmi r2, [sl, #800] @ 0x320 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ stmdbcc r1, {r0, r8, r9, fp, ip, sp} │ │ │ │ │ - blls ad420 │ │ │ │ │ + blls ad418 │ │ │ │ │ stmdacs r0, {r3, r4, fp, ip, sp, lr} │ │ │ │ │ ldmib sp, {r0, r5, r7, r8, ip, lr, pc}^ │ │ │ │ │ - bl feb1985c │ │ │ │ │ + bl feb19854 │ │ │ │ │ strtmi r0, [r0], #8 │ │ │ │ │ svclt 0x003c45c3 │ │ │ │ │ @ instruction: 0xf88b2300 │ │ │ │ │ @ instruction: 0xf8df3000 │ │ │ │ │ @ instruction: 0xf8df2a9c │ │ │ │ │ ldrbtmi r3, [sl], #-2708 @ 0xfffff56c │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @@ -51832,30 +51830,30 @@ │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ addhi pc, fp, #65 @ 0x41 │ │ │ │ │ ldc 0, cr11, [sp], #268 @ 0x10c │ │ │ │ │ pop {r2, r8, r9, fp, pc} │ │ │ │ │ @ instruction: 0xf1a38ff0 │ │ │ │ │ andls r0, r3, r0, lsr r2 │ │ │ │ │ vpmax.s8 d18, d0, d9 │ │ │ │ │ - blcs ad8d0c │ │ │ │ │ + blcs ad8d04 │ │ │ │ │ strls fp, [r1], #-3868 @ 0xfffff0e4 │ │ │ │ │ ldrbcc pc, [pc, pc, asr #32]! @ │ │ │ │ │ mrshi pc, (UNDEF: 8) @ │ │ │ │ │ @ instruction: 0xf0002b2e │ │ │ │ │ @ instruction: 0xf04f80b8 │ │ │ │ │ andls r3, r4, #-268435441 @ 0xf000000f │ │ │ │ │ @ instruction: 0xf0002b6c │ │ │ │ │ vqadd.s8 q4, q8, q0 │ │ │ │ │ - blcs 1298b4c │ │ │ │ │ + blcs 1298b44 │ │ │ │ │ sbcshi pc, r7, r0 │ │ │ │ │ @ instruction: 0xf0402b68 │ │ │ │ │ - bls 98c00 │ │ │ │ │ + bls 98bf8 │ │ │ │ │ ldmdavc r3, {r0, r9, ip, sp} │ │ │ │ │ andcs r9, r1, #268435456 @ 0x10000000 │ │ │ │ │ - blcs 15c7558 │ │ │ │ │ + blcs 15c7550 │ │ │ │ │ ldm pc, {r3, r4, r5, r6, fp, ip, lr, pc}^ @ │ │ │ │ │ strteq pc, [sl], #-19 @ 0xffffffed │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ @@ -51865,15 +51863,15 @@ │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r1, asr #10 │ │ │ │ │ - ldreq r0, [pc], #119 @ 3890c │ │ │ │ │ + ldreq r0, [pc], #119 @ 38904 │ │ │ │ │ rsbseq r0, r7, sp, ror #9 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, fp, asr #10 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ @@ -51881,15 +51879,15 @@ │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r9, lsr #10 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ ldrteq r0, [fp], #-1331 @ 0xfffffacd │ │ │ │ │ - strbteq r0, [pc], #268 @ 3894c │ │ │ │ │ + strbteq r0, [pc], #268 @ 38944 │ │ │ │ │ ldrshteq r0, [r7], #-65 @ 0xffffffbf │ │ │ │ │ tsteq ip, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ rsbseq r0, r7, r7, ror r0 │ │ │ │ │ ldrbteq r0, [r3], #119 @ 0x77 │ │ │ │ │ rsbseq r0, r7, r1, lsl #10 │ │ │ │ │ strbteq r0, [r2], #-119 @ 0xffffff89 │ │ │ │ │ @@ -51911,131 +51909,131 @@ │ │ │ │ │ @ instruction: 0xf0002b7d │ │ │ │ │ strmi r8, [ip, #801] @ 0x321 │ │ │ │ │ movwcs sp, #499 @ 0x1f3 │ │ │ │ │ rsbcc pc, r3, sp, lsl #17 │ │ │ │ │ movwls r1, #7283 @ 0x1c73 │ │ │ │ │ @ instruction: 0xf67f45da │ │ │ │ │ @ instruction: 0x2325af3e │ │ │ │ │ - blcc b69f0 │ │ │ │ │ + blcc b69e8 │ │ │ │ │ ldmdavc r8, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ @ instruction: 0xe738aedc │ │ │ │ │ andeq pc, r4, r0, asr #32 │ │ │ │ │ @ instruction: 0xf040e6e7 │ │ │ │ │ strbt r0, [r4], r2 │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ @ instruction: 0xf040e6e1 │ │ │ │ │ ldrb r0, [lr], r8 │ │ │ │ │ vqrshl.s8 q2, q5, q8 │ │ │ │ │ stmdavc r8!, {r0, r3, r4, r5, r7, r9, pc} │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ strls sl, [r1, #-3878] @ 0xfffff0da │ │ │ │ │ - blcs 1ef2510 │ │ │ │ │ - bls aceb4 │ │ │ │ │ + blcs 1ef2508 │ │ │ │ │ + bls aceac │ │ │ │ │ ldmdavc r3, {r0, r9, ip, sp} │ │ │ │ │ andcs r9, r6, #268435456 @ 0x10000000 │ │ │ │ │ - bls b2774 │ │ │ │ │ + bls b276c │ │ │ │ │ ldmdavc r3, {r0, r4, r6, sl, fp, ip}^ │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ vpmax.s8 d18, d0, d9 │ │ │ │ │ - blcs ad8f00 │ │ │ │ │ + blcs ad8ef8 │ │ │ │ │ tstls r1, r8, lsl pc │ │ │ │ │ svcge 0x003bf47f │ │ │ │ │ andne lr, r1, #3620864 @ 0x374000 │ │ │ │ │ stmvc fp, {r2, r3, r7, sl, fp, ip} │ │ │ │ │ - blne 176b78 │ │ │ │ │ + blne 176b70 │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ - b 8a4650 │ │ │ │ │ - blcs 1b551c0 │ │ │ │ │ + b 8a4648 │ │ │ │ │ + blcs 1b551b8 │ │ │ │ │ stmib sp, {r2, r8, ip, pc}^ │ │ │ │ │ @ instruction: 0xf47f4201 │ │ │ │ │ - bls a4708 │ │ │ │ │ - blcs 1b56b98 │ │ │ │ │ + bls a4700 │ │ │ │ │ + blcs 1b56b90 │ │ │ │ │ msrhi CPSR_fsx, r0 │ │ │ │ │ andls r3, r1, #268435456 @ 0x10000000 │ │ │ │ │ ldr r2, [r3, -r2, lsl #4]! │ │ │ │ │ andcs r9, r0, #16777216 @ 0x1000000 │ │ │ │ │ - bls b2720 │ │ │ │ │ + bls b2718 │ │ │ │ │ ldmdavc r3, {r2, r4, r6, sl, fp, ip}^ │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ ldmle r5!, {r0, r3, r9, fp, sp}^ │ │ │ │ │ andcs r2, sl, r0, lsl #4 │ │ │ │ │ andcc pc, r2, #0, 22 │ │ │ │ │ svccc 0x0001f814 │ │ │ │ │ teqeq r0, r3, lsr #3 @ │ │ │ │ │ stmdbcs r9, {r4, r5, r9, fp, ip, sp} │ │ │ │ │ - bcs 86f25c │ │ │ │ │ + bcs 86f254 │ │ │ │ │ addhi pc, r0, #0 │ │ │ │ │ rsbshi pc, r7, #0, 6 │ │ │ │ │ svclt 0x00042a08 │ │ │ │ │ andcs r9, r4, #16777216 @ 0x1000000 │ │ │ │ │ svcge 0x0014f43f │ │ │ │ │ strls r2, [r1], #-2576 @ 0xfffff5f0 │ │ │ │ │ andcs fp, r5, #12, 30 @ 0x30 │ │ │ │ │ str r2, [sp, -r0, lsl #4] │ │ │ │ │ stclne 8, cr7, [r1], #-396 @ 0xfffffe74 │ │ │ │ │ tstls r1, r2, lsl #20 │ │ │ │ │ - blvc 176bf8 │ │ │ │ │ + blvc 176bf0 │ │ │ │ │ @ instruction: 0xf43f2b00 │ │ │ │ │ svccs 0x0000aec6 │ │ │ │ │ stmdbls r3, {r2, r9, fp, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf041427f │ │ │ │ │ tstls r3, r2, lsl #2 │ │ │ │ │ strbt r9, [r5], r2, lsl #4 │ │ │ │ │ tstcs sl, r0, lsl #14 │ │ │ │ │ strcc pc, [r7, -r1, lsl #22] │ │ │ │ │ svccc 0x0001f814 │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ - bcs 28879c │ │ │ │ │ + bcs 288794 │ │ │ │ │ strls sp, [r1], #-2550 @ 0xfffff60a │ │ │ │ │ - blls b2644 │ │ │ │ │ + blls b263c │ │ │ │ │ @ instruction: 0xf1032a05 │ │ │ │ │ movwls r0, #4865 @ 0x1301 │ │ │ │ │ @ instruction: 0xf0039b03 │ │ │ │ │ movwls r0, #33544 @ 0x8308 │ │ │ │ │ @ instruction: 0xf1039b02 │ │ │ │ │ @ instruction: 0xf0010404 │ │ │ │ │ - blls d8c14 │ │ │ │ │ + blls d8c0c │ │ │ │ │ andle r2, r2, r6, lsl #20 │ │ │ │ │ @ instruction: 0xf0002a04 │ │ │ │ │ @ instruction: 0xf8d38435 │ │ │ │ │ strbmi r8, [r6], -r0 │ │ │ │ │ stmibeq r4, {r0, r2, r3, r8, ip, sp, lr, pc}^ │ │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ │ @ instruction: 0xf7cc4648 │ │ │ │ │ - @ instruction: 0xf1b8ebea │ │ │ │ │ + @ instruction: 0xf1b8ebee │ │ │ │ │ @ instruction: 0xf2c00f00 │ │ │ │ │ - blls 119404 │ │ │ │ │ + blls 1193fc │ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ │ svclt 0x0008930a │ │ │ │ │ ldrdgt pc, [r8], -sp @ │ │ │ │ │ rschi pc, sp, #64 @ 0x40 │ │ │ │ │ @ instruction: 0xf0412e00 │ │ │ │ │ @ instruction: 0xf04f8131 │ │ │ │ │ @ instruction: 0x2320080a │ │ │ │ │ teqcs r0, #603979776 @ 0x24000000 │ │ │ │ │ @ instruction: 0xf88d2200 │ │ │ │ │ movwcs r3, #4292 @ 0x10c4 │ │ │ │ │ sub r9, sp, r2, lsl #8 │ │ │ │ │ @ instruction: 0xf04f9b01 │ │ │ │ │ movwcc r0, #6154 @ 0x180a │ │ │ │ │ - blls 11d764 │ │ │ │ │ + blls 11d75c │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ - blls dd788 │ │ │ │ │ + blls dd780 │ │ │ │ │ @ instruction: 0x23201d1c │ │ │ │ │ - blls dd794 │ │ │ │ │ + blls dd78c │ │ │ │ │ @ instruction: 0xf0012a05 │ │ │ │ │ - bcs 1d8b90 │ │ │ │ │ + bcs 1d8b88 │ │ │ │ │ addhi pc, r6, r0 │ │ │ │ │ svclt 0x00082a04 │ │ │ │ │ @ instruction: 0xf040781e │ │ │ │ │ @ instruction: 0xf10d8081 │ │ │ │ │ subcs r0, r0, #196, 18 @ 0x310000 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - bl febf6ac4 │ │ │ │ │ + bl fecf6abc │ │ │ │ │ @ instruction: 0xf0002e00 │ │ │ │ │ @ instruction: 0xf89d81fa │ │ │ │ │ @ instruction: 0xf1b81024 │ │ │ │ │ @ instruction: 0xf0010f0a │ │ │ │ │ @ instruction: 0xf1b880e9 │ │ │ │ │ svclt 0x00080f08 │ │ │ │ │ stceq 0, cr15, [r3], {79} @ 0x4f │ │ │ │ │ @@ -52045,29 +52043,29 @@ │ │ │ │ │ stceq 0, cr15, [r4], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x5734f8df │ │ │ │ │ cdpcc 1, 15, cr15, cr15, cr8, {0} │ │ │ │ │ sbceq pc, r3, sp, lsl #2 │ │ │ │ │ ldrbtmi r2, [sp], #-768 @ 0xfffffd00 │ │ │ │ │ andeq lr, lr, #24576 @ 0x6000 │ │ │ │ │ @ instruction: 0xf60cfa36 │ │ │ │ │ - b 10cfe84 │ │ │ │ │ + b 10cfe7c │ │ │ │ │ @ instruction: 0xf8000201 │ │ │ │ │ ldrmi r2, [sl], -r1, lsl #30 │ │ │ │ │ movweq pc, #4355 @ 0x1103 @ │ │ │ │ │ @ instruction: 0x46b4d1f2 │ │ │ │ │ strls r9, [sl], -r2, lsl #8 │ │ │ │ │ stcls 8, cr9, [r3], {4} │ │ │ │ │ svclt 0x00b84298 │ │ │ │ │ @ instruction: 0xf0144618 │ │ │ │ │ - bl fe9fc818 │ │ │ │ │ + bl fe9fc810 │ │ │ │ │ @ instruction: 0xf47f0100 │ │ │ │ │ stmdbcc r1, {r0, r1, r2, r5, r6, r7, r8, sl, fp, sp, pc} │ │ │ │ │ strtcs sp, [r0], -r6, lsl #8 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blvs b6c40 │ │ │ │ │ + blvs b6c38 │ │ │ │ │ rscsle r3, r9, #16384 @ 0x4000 │ │ │ │ │ svclt 0x009445da │ │ │ │ │ @ instruction: 0xf00c2600 │ │ │ │ │ cdpcs 6, 0, cr0, cr0, cr1, {0} │ │ │ │ │ ldclge 4, cr15, [ip, #508] @ 0x1fc │ │ │ │ │ mvnlt r9, r8, lsl #24 │ │ │ │ │ svceq 0x0008f1b8 │ │ │ │ │ @@ -52078,15 +52076,15 @@ │ │ │ │ │ ldclge 4, cr15, [r5, #508] @ 0x1fc │ │ │ │ │ streq pc, [r1], -fp, lsl #2 │ │ │ │ │ @ instruction: 0xf67f45b2 │ │ │ │ │ stcls 13, cr10, [r9], {208} @ 0xd0 │ │ │ │ │ strbeq pc, [r2, -r4, asr #32] @ │ │ │ │ │ @ instruction: 0xf04f465e │ │ │ │ │ stmdbcc r2, {r4, r5, sl, fp} │ │ │ │ │ - blgt f6c78 │ │ │ │ │ + blgt f6c70 │ │ │ │ │ andvc pc, r1, fp, lsl #17 │ │ │ │ │ strb r4, [r2, #1715] @ 0x6b3 │ │ │ │ │ @ instruction: 0xf0149c03 │ │ │ │ │ svclt 0x000c0f04 │ │ │ │ │ ldrcs r2, [r0, #-1312]! @ 0xfffffae0 │ │ │ │ │ @ instruction: 0xf53f3901 │ │ │ │ │ ldrbmi sl, [sl, #3518] @ 0xdbe │ │ │ │ │ @@ -52095,20 +52093,20 @@ │ │ │ │ │ ldr sp, [r6, #761]! @ 0x2f9 │ │ │ │ │ @ instruction: 0xe77c681e │ │ │ │ │ strcs r2, [sl], #-512 @ 0xfffffe00 │ │ │ │ │ andcc pc, r2, #4, 22 @ 0x1000 │ │ │ │ │ svccc 0x0001f811 │ │ │ │ │ eorseq pc, r0, r3, lsr #3 │ │ │ │ │ stmdacs r9, {r4, r5, r9, fp, ip, sp} │ │ │ │ │ - b 8ef47c │ │ │ │ │ + b 8ef474 │ │ │ │ │ smlattls r1, r2, r2, r7 │ │ │ │ │ ldrb r9, [r9, #516]! @ 0x204 │ │ │ │ │ andcc r9, r2, #4096 @ 0x1000 │ │ │ │ │ andls r7, r1, #1245184 @ 0x130000 │ │ │ │ │ - blcc 9814c4 │ │ │ │ │ + blcc 9814bc │ │ │ │ │ @ instruction: 0xf63f2b56 │ │ │ │ │ tstge r2, sp, ror lr │ │ │ │ │ eorcc pc, r3, r1, asr r8 @ │ │ │ │ │ smladmi r8, r9, r4, r4 │ │ │ │ │ andeq r0, r0, r7, asr r4 │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ @@ -52193,27 +52191,27 @@ │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ andeq r0, r0, r9, lsl #17 │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ @ instruction: 0xfffffcf1 │ │ │ │ │ @ instruction: 0xfffffcb1 │ │ │ │ │ @ instruction: 0xf10d9b02 │ │ │ │ │ - bls 7b53c │ │ │ │ │ + bls 7b534 │ │ │ │ │ movwcc r2, #28928 @ 0x7100 │ │ │ │ │ @ instruction: 0xf0234648 │ │ │ │ │ andcc r0, r1, #469762048 @ 0x1c000000 │ │ │ │ │ subcs r9, r0, #268435456 @ 0x10000000 │ │ │ │ │ ldrdhi pc, [r4], -r3 │ │ │ │ │ - blvs 276f90 │ │ │ │ │ - blls 11da50 │ │ │ │ │ + blvs 276f88 │ │ │ │ │ + blls 11da48 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ @ instruction: 0xf7cc9308 │ │ │ │ │ - @ instruction: 0xf1b8ea50 │ │ │ │ │ + @ instruction: 0xf1b8ea54 │ │ │ │ │ @ instruction: 0xf2c00f00 │ │ │ │ │ - blls 1198a4 │ │ │ │ │ + blls 11989c │ │ │ │ │ streq pc, [r1], #-19 @ 0xffffffed │ │ │ │ │ ldrbhi pc, [r6, -r0] @ │ │ │ │ │ movweq lr, #35414 @ 0x8a56 │ │ │ │ │ ldrbcc pc, [pc, r7, lsl #2]! @ │ │ │ │ │ nopeq {79} @ 0x4f │ │ │ │ │ strteq pc, [fp], #-79 @ 0xffffffb1 │ │ │ │ │ strcs fp, [r1, #-3864] @ 0xfffff0e8 │ │ │ │ │ @@ -52223,69 +52221,69 @@ │ │ │ │ │ eorscs r2, r0, #4194304 @ 0x400000 │ │ │ │ │ sbccs pc, r4, sp, lsl #17 │ │ │ │ │ @ instruction: 0xf04f2200 │ │ │ │ │ ldrmi r0, [r6], r1, lsl #24 │ │ │ │ │ stmdals r3, {r2, r8, fp, ip, pc} │ │ │ │ │ svclt 0x00b84561 │ │ │ │ │ @ instruction: 0xf0104661 │ │ │ │ │ - bl fe9fcabc │ │ │ │ │ + bl fe9fcab4 │ │ │ │ │ @ instruction: 0xf0400201 │ │ │ │ │ - bcc 9a1fc │ │ │ │ │ + bcc 9a1f4 │ │ │ │ │ eorcs sp, r0, r6, lsl #8 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - bleq b6ee4 │ │ │ │ │ + bleq b6edc │ │ │ │ │ rscsle r3, r9, #4096 @ 0x1000 │ │ │ │ │ svclt 0x009445da │ │ │ │ │ @ instruction: 0xf0052000 │ │ │ │ │ stmdacs r0, {r0} │ │ │ │ │ strbhi pc, [r9], #64 @ 0x40 @ │ │ │ │ │ stmdacs r0, {r3, fp, ip, pc} │ │ │ │ │ ldrbhi pc, [r0, #0]! @ │ │ │ │ │ @ instruction: 0xf0002b08 │ │ │ │ │ - blcs 45abb0 │ │ │ │ │ + blcs 45aba8 │ │ │ │ │ strhi pc, [r8, -r0]! │ │ │ │ │ tstle lr, r2, lsl #22 │ │ │ │ │ movweq pc, #4363 @ 0x110b @ │ │ │ │ │ stmdble sl, {r1, r3, r4, r7, r8, sl, lr} │ │ │ │ │ @ instruction: 0xf0439b09 │ │ │ │ │ ldrbmi r0, [fp], -r2, asr #32 │ │ │ │ │ - bcc c27b8 │ │ │ │ │ - blvs f6f08 │ │ │ │ │ + bcc c27b0 │ │ │ │ │ + blvs f6f00 │ │ │ │ │ andeq pc, r1, fp, lsl #17 │ │ │ │ │ - blls 10a970 │ │ │ │ │ + blls 10a968 │ │ │ │ │ @ instruction: 0xf140079d │ │ │ │ │ mcrne 5, 2, r8, cr11, cr5, {6} │ │ │ │ │ svclt 0x00de459c │ │ │ │ │ smlatbeq ip, r1, fp, lr │ │ │ │ │ eorscs r2, r0, r0, lsl #6 │ │ │ │ │ movwcc sp, #7174 @ 0x1c06 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - bleq b6f50 │ │ │ │ │ + bleq b6f48 │ │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ │ strbmi r4, [fp], #-1651 @ 0xfffff98d │ │ │ │ │ strmi lr, [fp], -r0 │ │ │ │ │ svclt 0x008445da │ │ │ │ │ @ instruction: 0xf80b7819 │ │ │ │ │ vnmlsne.f64 d17, d9, d1 │ │ │ │ │ @ instruction: 0xd1f64599 │ │ │ │ │ @ instruction: 0xf53f3a01 │ │ │ │ │ @ instruction: 0x2320ac7a │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blcc b6f7c │ │ │ │ │ + blcc b6f74 │ │ │ │ │ rscsle r3, r9, #4096 @ 0x1000 │ │ │ │ │ ldmdavc r8, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ ldrbt sl, [r0], #-3092 @ 0xfffff3ec │ │ │ │ │ - bl feadf368 │ │ │ │ │ + bl feadf360 │ │ │ │ │ ldrbmi r0, [r8], -fp, lsl #12 │ │ │ │ │ addsmi r1, lr, #438272 @ 0x6b000 │ │ │ │ │ ldrmi fp, [lr], -r8, lsr #31 │ │ │ │ │ ldrtmi r4, [r3], #1586 @ 0x632 │ │ │ │ │ @ instruction: 0xf8bcf7e7 │ │ │ │ │ - bcs 1072460 │ │ │ │ │ + bcs 1072458 │ │ │ │ │ svclt 0x00089401 │ │ │ │ │ @ instruction: 0xf43f2207 │ │ │ │ │ strb sl, [r8, #-3736]! @ 0xfffff168 │ │ │ │ │ strls r2, [r1], #-518 @ 0xfffffdfa │ │ │ │ │ ssatmi lr, #21, r8, lsl #9 │ │ │ │ │ ldrb r9, [r8, #1546] @ 0x60a │ │ │ │ │ @ instruction: 0xf1c83f01 │ │ │ │ │ @@ -52306,23 +52304,23 @@ │ │ │ │ │ stclpl 6, cr4, [r2, #88]! @ 0x58 │ │ │ │ │ andeq lr, r1, #270336 @ 0x42000 │ │ │ │ │ svccs 0x0001f800 │ │ │ │ │ @ instruction: 0xf103461a │ │ │ │ │ stmiale sp!, {r0, r8, r9}^ │ │ │ │ │ @ instruction: 0xf04f9f0b │ │ │ │ │ str r0, [r1], -sl, lsl #16 │ │ │ │ │ - bne 1c9f3f4 │ │ │ │ │ + bne 1c9f3ec │ │ │ │ │ strbtmi r3, [r9], #-2305 @ 0xfffff6ff │ │ │ │ │ - blcs 1f80ff8 │ │ │ │ │ + blcs 1f80ff0 │ │ │ │ │ subseq pc, r4, r1, lsl #17 │ │ │ │ │ ldclge 4, cr15, [sl], {127} @ 0x7f │ │ │ │ │ @ instruction: 0xf10d9b03 │ │ │ │ │ @ instruction: 0xf88d0c64 │ │ │ │ │ @ instruction: 0xf8dd3046 │ │ │ │ │ - blls 171080 │ │ │ │ │ + blls 171078 │ │ │ │ │ tstls r3, #4718592 @ 0x480000 │ │ │ │ │ @ instruction: 0xf88d2309 │ │ │ │ │ @ instruction: 0xf8ad2047 │ │ │ │ │ @ instruction: 0xf04f3044 │ │ │ │ │ tstls r4, #-67108861 @ 0xfc000003 │ │ │ │ │ movwls r1, #7283 @ 0x1c73 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ @@ -52336,202 +52334,202 @@ │ │ │ │ │ andeq lr, fp, #174080 @ 0x2a800 │ │ │ │ │ @ instruction: 0x46384659 │ │ │ │ │ stmdacs r0, {r3, r4, r7, r8, r9, sl, lr} │ │ │ │ │ strmi fp, [r3], #4008 @ 0xfa8 │ │ │ │ │ ldmdavc r0!, {r0, r2, r5, r8, r9, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ strls sl, [r2, #-3056] @ 0xfffff410 │ │ │ │ │ - bllt fe437064 │ │ │ │ │ + bllt fe43705c │ │ │ │ │ ldmible r6!, {r1, r3, r4, r6, r7, r8, sl, lr}^ │ │ │ │ │ rsbcs r4, lr, #95420416 @ 0x5b00000 │ │ │ │ │ - blcs b7080 │ │ │ │ │ + blcs b7078 │ │ │ │ │ vqrshl.s8 d20, d10, d16 │ │ │ │ │ @ instruction: 0xf10b85b6 │ │ │ │ │ rsbscs r0, r5, #134217728 @ 0x8000000 │ │ │ │ │ @ instruction: 0xf88b459a │ │ │ │ │ vhadd.s8 d18, d0, d1 │ │ │ │ │ @ instruction: 0xf10b85ae │ │ │ │ │ cmncs ip, #805306368 @ 0x30000000 │ │ │ │ │ @ instruction: 0xf88b4592 │ │ │ │ │ svclt 0x00983002 │ │ │ │ │ ldmible lr, {r0, r1, r4, r7, r9, sl, lr}^ │ │ │ │ │ andcc pc, r3, fp, lsl #17 │ │ │ │ │ - bleq 1754d0 │ │ │ │ │ + bleq 1754c8 │ │ │ │ │ ldrbmi lr, [sl, #2009] @ 0x7d9 │ │ │ │ │ @ instruction: 0x465bd9d7 │ │ │ │ │ @ instruction: 0xf8032269 │ │ │ │ │ ldrmi r2, [sl, #2817] @ 0xb01 │ │ │ │ │ ldrhi pc, [r7, #576] @ 0x240 │ │ │ │ │ movweq pc, #8459 @ 0x210b @ │ │ │ │ │ ldrmi r2, [sl, #366] @ 0x16e │ │ │ │ │ andne pc, r1, fp, lsl #17 │ │ │ │ │ - strhi pc, [pc, #576] @ 39308 │ │ │ │ │ + strhi pc, [pc, #576] @ 39300 │ │ │ │ │ movweq pc, #12555 @ 0x310b @ │ │ │ │ │ ldrmi r2, [sl, #374] @ 0x176 │ │ │ │ │ andne pc, r2, fp, lsl #17 │ │ │ │ │ strhi pc, [r7, #576] @ 0x240 │ │ │ │ │ movweq pc, #16651 @ 0x410b @ │ │ │ │ │ ldrmi r2, [sl, #353] @ 0x161 │ │ │ │ │ andne pc, r3, fp, lsl #17 │ │ │ │ │ - ldrbhi pc, [pc, #-576]! @ 38ea8 @ │ │ │ │ │ + ldrbhi pc, [pc, #-576]! @ 38ea0 @ │ │ │ │ │ movweq pc, #20747 @ 0x510b @ │ │ │ │ │ ldrmi r2, [sl, #364] @ 0x16c │ │ │ │ │ andne pc, r4, fp, lsl #17 │ │ │ │ │ ldrbhi pc, [r7, #-576]! @ 0xfffffdc0 @ │ │ │ │ │ movweq pc, #24843 @ 0x610b @ │ │ │ │ │ andcs pc, r5, fp, lsl #17 │ │ │ │ │ vqrshl.s8 d20, d10, d16 │ │ │ │ │ cmncs r4, #112, 10 @ 0x1c000000 │ │ │ │ │ - bleq 235538 │ │ │ │ │ + bleq 235530 │ │ │ │ │ stccc 8, cr15, [r1], {11} │ │ │ │ │ @ instruction: 0x232be7a3 │ │ │ │ │ @ instruction: 0xf04f3f01 │ │ │ │ │ movwls r0, #44033 @ 0xac01 │ │ │ │ │ - bls b2550 │ │ │ │ │ - blls 8a88c │ │ │ │ │ + bls b2548 │ │ │ │ │ + blls 8a884 │ │ │ │ │ andeq pc, r1, #-2147483648 @ 0x80000000 │ │ │ │ │ vhsub.s8 d25, d0, d1 │ │ │ │ │ eorcs r8, r5, #-1342177274 @ 0xb0000006 │ │ │ │ │ - blcs b7160 │ │ │ │ │ + blcs b7158 │ │ │ │ │ stmdacs r0, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ │ - blge 9b6338 │ │ │ │ │ - bllt fe0b713c │ │ │ │ │ + blge 9b6330 │ │ │ │ │ + bllt fe0b7134 │ │ │ │ │ stmdbls r1, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ movwls r3, #4865 @ 0x1301 │ │ │ │ │ ldreq r9, [fp, r3, lsl #22] │ │ │ │ │ ldrhi pc, [r5, #-320]! @ 0xfffffec0 │ │ │ │ │ andle r4, r5, #884998144 @ 0x34c00000 │ │ │ │ │ @ instruction: 0xf8539b02 │ │ │ │ │ @ instruction: 0xf80b2b04 │ │ │ │ │ movwls r2, #11009 @ 0x2b01 │ │ │ │ │ - blcs 40b50 │ │ │ │ │ + blcs 40b48 │ │ │ │ │ ldrbmi sp, [r3, #3336] @ 0xd08 │ │ │ │ │ teqhi sl, #128 @ 0x80 @ │ │ │ │ │ eorcs r3, r0, #1024 @ 0x400 │ │ │ │ │ @ instruction: 0xf80b2b00 │ │ │ │ │ fldmiaxle r6!, {d18-d17} @ Deprecated │ │ │ │ │ ldrdls pc, [r8], -sp │ │ │ │ │ ldmdavc r8, {r0, r8, r9, fp, ip, pc} │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @ instruction: 0xf8cdab5e │ │ │ │ │ @ instruction: 0xf7ff9008 │ │ │ │ │ ldmib sp, {r2, r3, r4, r5, r6, r7, r9, fp, ip, sp, pc}^ │ │ │ │ │ - blls 93598 │ │ │ │ │ - blhi 1772fc │ │ │ │ │ + blls 93590 │ │ │ │ │ + blhi 1772f4 │ │ │ │ │ movwls r3, #4865 @ 0x1301 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ eorhi pc, r7, #0 │ │ │ │ │ strbmi r9, [r0], -r4, lsl #18 │ │ │ │ │ cdp2 0, 2, cr15, cr2, cr0, {0} │ │ │ │ │ @ instruction: 0xf0139b03 │ │ │ │ │ tstle lr, r2, lsl #10 │ │ │ │ │ svclt 0x00a842b8 │ │ │ │ │ ldrbcc pc, [pc, r7, lsl #2]! @ │ │ │ │ │ - bne f2f9e4 │ │ │ │ │ + bne f2f9dc │ │ │ │ │ strcc r2, [r1, #-544] @ 0xfffffde0 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blcs b71f8 │ │ │ │ │ + blcs b71f0 │ │ │ │ │ @ instruction: 0xd1f8429d │ │ │ │ │ stmdacs r0, {r0, r1, r2, r6, r9, sl, fp, ip} │ │ │ │ │ movwcs sp, #3338 @ 0xd0a │ │ │ │ │ @ instruction: 0xf10345da │ │ │ │ │ svclt 0x00840301 │ │ │ │ │ - blcs b7244 │ │ │ │ │ - blcs b7214 │ │ │ │ │ + blcs b723c │ │ │ │ │ + blcs b720c │ │ │ │ │ @ instruction: 0xd1f54298 │ │ │ │ │ vrshr.s64 d4, d24, #64 │ │ │ │ │ - bne e59a00 │ │ │ │ │ + bne e599f8 │ │ │ │ │ eorcs r2, r0, #0, 6 │ │ │ │ │ ldrbmi r3, [sl, #769] @ 0x301 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ addmi r2, r3, #1024 @ 0x400 │ │ │ │ │ @ instruction: 0xe7b9d1f8 │ │ │ │ │ - blls 82a38 │ │ │ │ │ + blls 82a30 │ │ │ │ │ @ instruction: 0xf1032a02 │ │ │ │ │ movwls r0, #4865 @ 0x1301 │ │ │ │ │ @ instruction: 0xf1039b02 │ │ │ │ │ @ instruction: 0xf0230307 │ │ │ │ │ ldc 3, cr0, [r3], #28 │ │ │ │ │ movwls r8, #11010 @ 0x2b02 │ │ │ │ │ mvnshi pc, r0 │ │ │ │ │ - blhi ff274d08 │ │ │ │ │ + blhi ff274d00 │ │ │ │ │ stmeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ tstcs r0, r0, lsr #4 │ │ │ │ │ @ instruction: 0xf10d4640 │ │ │ │ │ @ instruction: 0xf7cc09c4 │ │ │ │ │ - eorcs lr, r0, #5898240 @ 0x5a0000 │ │ │ │ │ + eorcs lr, r0, #6160384 @ 0x5e0000 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - ldmda r4, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - beq 1274d0c │ │ │ │ │ + ldmda r8, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + beq 1274d04 │ │ │ │ │ cdp2 0, 1, cr15, cr6, cr6, {0} │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ ldrbmi r8, [sl, #515] @ 0x203 │ │ │ │ │ - bge ffc36c58 │ │ │ │ │ - bhi ff074d34 │ │ │ │ │ - blx 474e28 │ │ │ │ │ + bge ffc36c50 │ │ │ │ │ + bhi ff074d2c │ │ │ │ │ + blx 474e20 │ │ │ │ │ ldrthi pc, [r2], #256 @ 0x100 @ │ │ │ │ │ movweq pc, #4363 @ 0x110b @ │ │ │ │ │ @ instruction: 0xf10007b2 │ │ │ │ │ rsbcs r8, r9, #-536870899 @ 0xe000000d │ │ │ │ │ @ instruction: 0xf88b459a │ │ │ │ │ vhadd.s8 d18, d0, d0 │ │ │ │ │ @ instruction: 0xf10b82e7 │ │ │ │ │ rsbcs r0, lr, #134217728 @ 0x8000000 │ │ │ │ │ @ instruction: 0xf88b459a │ │ │ │ │ vhadd.s8 d18, d0, d1 │ │ │ │ │ rsbcs r8, r6, #-268435443 @ 0xf000000d │ │ │ │ │ @ instruction: 0xf80b469b │ │ │ │ │ - blls 83e9c │ │ │ │ │ + blls 83e94 │ │ │ │ │ stmdacs r0, {r3, r4, fp, ip, sp, lr} │ │ │ │ │ - bge 1d3649c │ │ │ │ │ - blt ff4372a0 │ │ │ │ │ + bge 1d36494 │ │ │ │ │ + blt ff437298 │ │ │ │ │ ldr r2, [r0, r3, lsl #12]! │ │ │ │ │ str r2, [lr, r9, lsl #12]! │ │ │ │ │ str r2, [ip, r1, lsl #12]! │ │ │ │ │ @ instruction: 0xf04f9b01 │ │ │ │ │ movwcc r0, #6152 @ 0x1808 │ │ │ │ │ - blls 11dec0 │ │ │ │ │ + blls 11deb8 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ - blls ddee4 │ │ │ │ │ + blls ddedc │ │ │ │ │ @ instruction: 0x23201d1c │ │ │ │ │ ldrb r9, [r0], #-777 @ 0xfffffcf7 │ │ │ │ │ @ instruction: 0xf0439b03 │ │ │ │ │ movwls r0, #13064 @ 0x3308 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ @ instruction: 0x23209301 │ │ │ │ │ - blls ddf04 │ │ │ │ │ + blls ddefc │ │ │ │ │ ldmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ movwcs r1, #36124 @ 0x8d1c │ │ │ │ │ strb r9, [r0], #-776 @ 0xfffffcf8 │ │ │ │ │ - andeq r0, r2, r4, lsl r2 │ │ │ │ │ + andeq r0, r2, ip, lsl r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r0, [r2], -sl │ │ │ │ │ - ldrdeq fp, [r0], -lr │ │ │ │ │ - strdeq fp, [r0], -r6 │ │ │ │ │ + andeq r0, r2, r2, lsl #2 │ │ │ │ │ + andeq fp, r0, r2, lsl r6 │ │ │ │ │ + andeq fp, r0, sl, lsr #4 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ - blls 11df0c │ │ │ │ │ + blls 11df04 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ @ instruction: 0x23209308 │ │ │ │ │ - blls ddf38 │ │ │ │ │ + blls ddf30 │ │ │ │ │ ldmdaeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ strt r1, [r8], #-3356 @ 0xfffff2e4 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ - blls 11df28 │ │ │ │ │ + blls 11df20 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ │ ldrb r9, [r0, r9, lsl #6]! │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ - blls 11df3c │ │ │ │ │ + blls 11df34 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ @ instruction: 0x23209308 │ │ │ │ │ - blls ddf68 │ │ │ │ │ + blls ddf60 │ │ │ │ │ stmdaeq r2, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ldr r1, [r0], #-3356 @ 0xfffff2e4 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ - blls 11df58 │ │ │ │ │ + blls 11df50 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ movwcs r9, #776 @ 0x308 │ │ │ │ │ ldrb r9, [r0, r9, lsl #6]! │ │ │ │ │ @ instruction: 0xf0439b03 │ │ │ │ │ movwls r0, #13064 @ 0x3308 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ movwcs r9, #769 @ 0x301 │ │ │ │ │ @@ -52543,256 +52541,256 @@ │ │ │ │ │ strteq pc, [sp], #-79 @ 0xffffffb1 │ │ │ │ │ streq pc, [r1, #-79] @ 0xffffffb1 │ │ │ │ │ stmdaeq r8, {r3, r5, r6, r8, r9, fp, sp, lr, pc}^ │ │ │ │ │ movwls r2, #37664 @ 0x9320 │ │ │ │ │ @ instruction: 0xf8df930a │ │ │ │ │ @ instruction: 0xf64c3a20 │ │ │ │ │ @ instruction: 0xf6cc41cd │ │ │ │ │ - strls r4, [pc], #-460 @ 393a4 │ │ │ │ │ + strls r4, [pc], #-460 @ 3939c │ │ │ │ │ stcls 4, cr4, [sl], {123} @ 0x7b │ │ │ │ │ - bvc 333ae0 │ │ │ │ │ + bvc 333ad8 │ │ │ │ │ cdpeq 1, 12, cr15, cr3, cr13, {0} │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ stmib sp, {r0, r1, r2, r3, r4, r9, sl, lr}^ │ │ │ │ │ - bl 5e67f0 │ │ │ │ │ + bl 5e67e8 │ │ │ │ │ ldrtmi r0, [r5], -r8, lsl #22 │ │ │ │ │ - bleq 758f0 │ │ │ │ │ + bleq 758e8 │ │ │ │ │ strbtmi r4, [r2], r0, asr #12 │ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ │ andcc pc, fp, #164864 @ 0x28400 │ │ │ │ │ movweq pc, #12322 @ 0x3022 @ │ │ │ │ │ orrseq lr, r2, #3072 @ 0xc00 │ │ │ │ │ andeq lr, r3, #175104 @ 0x2ac00 │ │ │ │ │ @ instruction: 0xf1681ab6 │ │ │ │ │ @ instruction: 0xf04f0300 │ │ │ │ │ - blx 24771a │ │ │ │ │ - blx b7406 │ │ │ │ │ - blx fe9db3fe │ │ │ │ │ + blx 247712 │ │ │ │ │ + blx b73fe │ │ │ │ │ + blx fe9db3f6 │ │ │ │ │ ldrtmi fp, [r0], #1537 @ 0x601 │ │ │ │ │ movweq pc, #4107 @ 0x100b @ │ │ │ │ │ - bleq 1733d38 │ │ │ │ │ + bleq 1733d30 │ │ │ │ │ strbvc lr, [r8], fp, asr #20 │ │ │ │ │ - bleq 1b5540 │ │ │ │ │ + bleq 1b5538 │ │ │ │ │ ldmdaeq r8, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ - blcc 338298 │ │ │ │ │ + blcc 338290 │ │ │ │ │ stccs 8, cr1, [sl, #-620] @ 0xfffffd94 │ │ │ │ │ andeq pc, r0, r0, ror r1 @ │ │ │ │ │ - b 1110804 │ │ │ │ │ + b 11107fc │ │ │ │ │ @ instruction: 0xf80e0304 │ │ │ │ │ sbcle r3, ip, #1, 30 │ │ │ │ │ svcls 0x000b46d6 │ │ │ │ │ - blge 373b9c │ │ │ │ │ + blge 373b94 │ │ │ │ │ ldmib sp, {r1, r3, r8, r9, sp}^ │ │ │ │ │ ldr r5, [r1, #-1038]! @ 0xfffffbf2 │ │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ │ movwcc r9, #4617 @ 0x1209 │ │ │ │ │ - blls 11e040 │ │ │ │ │ + blls 11e038 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ movwcs r9, #8968 @ 0x2308 │ │ │ │ │ @ instruction: 0xf10d9a02 │ │ │ │ │ movwls r0, #43460 @ 0xa9c4 │ │ │ │ │ andcc r2, r7, #0, 2 │ │ │ │ │ @ instruction: 0xf0224648 │ │ │ │ │ ldrmi r0, [r3], -r7, lsl #4 │ │ │ │ │ ldrdhi pc, [r4], -r2 │ │ │ │ │ @ instruction: 0xf8532240 │ │ │ │ │ movwls r6, #11016 @ 0x2b08 │ │ │ │ │ - svc 0x0044f7cb │ │ │ │ │ + svc 0x0048f7cb │ │ │ │ │ andeq lr, r8, #352256 @ 0x56000 │ │ │ │ │ svclt 0x00049b0a │ │ │ │ │ strtmi r2, [ip], -r0, lsl #10 │ │ │ │ │ stcge 4, cr15, [r7, #-252] @ 0xffffff04 │ │ │ │ │ mlacs r4, sp, r8, pc @ │ │ │ │ │ andls r2, sl, #10240 @ 0x2800 │ │ │ │ │ strhi pc, [sl], #0 │ │ │ │ │ svclt 0x00082b08 │ │ │ │ │ andle r2, r3, r3, lsl #4 │ │ │ │ │ svclt 0x000c2b02 │ │ │ │ │ andcs r2, r4, #268435456 @ 0x10000000 │ │ │ │ │ stmdbpl r4!, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ cdpcc 1, 15, cr15, cr15, cr3, {0} │ │ │ │ │ @ instruction: 0xf10d930d │ │ │ │ │ - blls 2b9bb0 │ │ │ │ │ + blls 2b9ba8 │ │ │ │ │ @ instruction: 0xf04f447d │ │ │ │ │ @ instruction: 0xf1c20c00 │ │ │ │ │ @ instruction: 0xf1a20420 │ │ │ │ │ stmib sp, {r5}^ │ │ │ │ │ rscslt r7, r7, #45056 @ 0xb000 │ │ │ │ │ - b 209814 │ │ │ │ │ - stclpl 7, cr0, [pc, #56]! @ 394f8 │ │ │ │ │ + b 20980c │ │ │ │ │ + stclpl 7, cr0, [pc, #56]! @ 394f0 │ │ │ │ │ @ instruction: 0xf801431f │ │ │ │ │ - blx 2590cc │ │ │ │ │ + blx 2590c4 │ │ │ │ │ teqmi lr, #4, 14 @ 0x100000 @ │ │ │ │ │ @ instruction: 0xf700fa28 │ │ │ │ │ - blx a4a1cc │ │ │ │ │ + blx a4a1c4 │ │ │ │ │ strbtmi pc, [r7], -r2, lsl #16 @ │ │ │ │ │ - beq 273e34 │ │ │ │ │ + beq 273e2c │ │ │ │ │ stceq 1, cr15, [r1], {12} │ │ │ │ │ strcs sp, [r0, #-489] @ 0xfffffe17 │ │ │ │ │ ldmib sp, {r1, r2, r3, r4, r5, r7, r9, sl, lr}^ │ │ │ │ │ strtmi sl, [ip], -ip, lsl #6 │ │ │ │ │ ldrb r9, [r1], #3851 @ 0xf0b │ │ │ │ │ andcs r9, r0, #1024 @ 0x400 │ │ │ │ │ movwcc r9, #4617 @ 0x1209 │ │ │ │ │ - blls 11e100 │ │ │ │ │ + blls 11e0f8 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ tstcs r0, #8, 6 @ 0x20000000 │ │ │ │ │ - blls 133380 │ │ │ │ │ + blls 133378 │ │ │ │ │ strcs r2, [r0], -r8, lsl #4 │ │ │ │ │ strcs lr, [r8], -sp, asr #19 │ │ │ │ │ movweq pc, #32835 @ 0x8043 @ │ │ │ │ │ - blls 9e124 │ │ │ │ │ + blls 9e11c │ │ │ │ │ movwls r3, #4865 @ 0x1301 │ │ │ │ │ @ instruction: 0xe7912310 │ │ │ │ │ strcs r9, [r3], -r2, lsl #22 │ │ │ │ │ movwcc r9, #31233 @ 0x7a01 │ │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ │ andls r3, r1, #268435456 @ 0x10000000 │ │ │ │ │ - blhi f4800 │ │ │ │ │ + blhi f47f8 │ │ │ │ │ ldrbt r9, [r7], -r2, lsl #6 │ │ │ │ │ strcs r9, [fp], -r2, lsl #22 │ │ │ │ │ movwcc r9, #31233 @ 0x7a01 │ │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ │ andls r3, r1, #268435456 @ 0x10000000 │ │ │ │ │ - blhi f4818 │ │ │ │ │ + blhi f4810 │ │ │ │ │ strbt r9, [fp], -r2, lsl #6 │ │ │ │ │ eorcs r9, r0, #1024 @ 0x400 │ │ │ │ │ movwcc r9, #4617 @ 0x1209 │ │ │ │ │ - blls 11e160 │ │ │ │ │ + blls 11e158 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ tstcs r0, #8, 6 @ 0x20000000 │ │ │ │ │ - blls b3320 │ │ │ │ │ + blls b3318 │ │ │ │ │ andls r2, r9, #32, 4 │ │ │ │ │ movwls r3, #4865 @ 0x1301 │ │ │ │ │ @ instruction: 0xf0039b03 │ │ │ │ │ movwls r0, #33544 @ 0x8308 │ │ │ │ │ strb r2, [r3, -sl, lsl #6]! │ │ │ │ │ andcs r9, r8, #3072 @ 0xc00 │ │ │ │ │ stmib sp, {r5, r8, sp}^ │ │ │ │ │ @ instruction: 0xf0432108 │ │ │ │ │ movwls r0, #13064 @ 0x3308 │ │ │ │ │ movwcc r9, #6913 @ 0x1b01 │ │ │ │ │ tstcs r0, #67108864 @ 0x4000000 │ │ │ │ │ - blls b32f0 │ │ │ │ │ + blls b32e8 │ │ │ │ │ andls r2, r9, #32, 4 │ │ │ │ │ movwls r3, #4865 @ 0x1301 │ │ │ │ │ @ instruction: 0xf0039b03 │ │ │ │ │ movwls r0, #33544 @ 0x8308 │ │ │ │ │ strb r2, [fp, -r8, lsl #6] │ │ │ │ │ strcs r9, [r1], -r2, lsl #22 │ │ │ │ │ movwcc r9, #31233 @ 0x7a01 │ │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ │ andls r3, r1, #268435456 @ 0x10000000 │ │ │ │ │ - blhi f488c │ │ │ │ │ + blhi f4884 │ │ │ │ │ ldrt r9, [r1], -r2, lsl #6 │ │ │ │ │ strcs r9, [r9], -r2, lsl #22 │ │ │ │ │ movwcc r9, #31233 @ 0x7a01 │ │ │ │ │ movweq pc, #28707 @ 0x7023 @ │ │ │ │ │ andls r3, r1, #268435456 @ 0x10000000 │ │ │ │ │ - blhi f48a4 │ │ │ │ │ + blhi f489c │ │ │ │ │ strt r9, [r5], -r2, lsl #6 │ │ │ │ │ eorcs r9, r0, #1024 @ 0x400 │ │ │ │ │ movwcc r9, #4617 @ 0x1209 │ │ │ │ │ - blls 11e1ec │ │ │ │ │ + blls 11e1e4 │ │ │ │ │ movweq pc, #32771 @ 0x8003 @ │ │ │ │ │ movwcs r9, #8968 @ 0x2308 │ │ │ │ │ ldrbmi lr, [sl, #1832] @ 0x728 │ │ │ │ │ rscshi pc, sl, r0, lsl #4 │ │ │ │ │ stmdacs r0, {r4, r5, r6, fp, ip, sp, lr} │ │ │ │ │ stclge 4, cr15, [r3, #508] @ 0x1fc │ │ │ │ │ ldmdblt pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} @ │ │ │ │ │ stmdacs r0, {r3, r4, r6, fp, ip, sp, lr} │ │ │ │ │ popge {r0, r1, r2, r3, r4, r5, r6, sl, ip, sp, lr, pc} │ │ │ │ │ ldmdblt r9, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ tstcs r0, r0, asr #4 │ │ │ │ │ @ instruction: 0xf10d4640 │ │ │ │ │ @ instruction: 0xf7cb09c4 │ │ │ │ │ - subcs lr, r0, #104, 28 @ 0x680 │ │ │ │ │ + subcs lr, r0, #108, 28 @ 0x6c0 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #2 │ │ │ │ │ - cdp 7, 6, cr15, cr2, cr11, {6} │ │ │ │ │ - bleq 12750f0 │ │ │ │ │ + cdp 7, 6, cr15, cr6, cr11, {6} │ │ │ │ │ + bleq 12750e8 │ │ │ │ │ ldc2 0, cr15, [r2], {6} │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ ldrbmi r8, [sl, #321] @ 0x141 │ │ │ │ │ ldmge sp!, {r0, r1, r2, r3, r4, r5, r6, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - blhi ff075118 │ │ │ │ │ - blx 47520c │ │ │ │ │ + blhi ff075110 │ │ │ │ │ + blx 475204 │ │ │ │ │ mcrge 5, 0, pc, cr14, cr15, {3} @ │ │ │ │ │ @ instruction: 0xf80b232d │ │ │ │ │ ldrbmi r3, [r3, #2817] @ 0xb01 │ │ │ │ │ mcrge 4, 0, pc, cr8, cr15, {7} @ │ │ │ │ │ stmialt pc!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ @ │ │ │ │ │ - beq 1275120 │ │ │ │ │ + beq 1275118 │ │ │ │ │ stc2 0, cr15, [r4], #-24 @ 0xffffffe8 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ cdp 1, 11, cr8, cr5, cr2, {0} │ │ │ │ │ vsqrt.f32 s17, s0 │ │ │ │ │ @ instruction: 0xf100fa10 │ │ │ │ │ - blls 11a070 │ │ │ │ │ + blls 11a068 │ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ │ svclt 0x001f461d │ │ │ │ │ movwls r2, #33537 @ 0x8301 │ │ │ │ │ @ instruction: 0xf107232b │ │ │ │ │ svclt 0x001237ff │ │ │ │ │ @ instruction: 0x462b461d │ │ │ │ │ - blls 15e2b4 │ │ │ │ │ + blls 15e2ac │ │ │ │ │ tstcs sl, r1, lsl #4 │ │ │ │ │ svclt 0x00cd2b00 │ │ │ │ │ mvnscc pc, #-1073741824 @ 0xc0000000 │ │ │ │ │ movwcs r2, #25605 @ 0x6405 │ │ │ │ │ svclt 0x00dc461c │ │ │ │ │ strtmi r9, [r3], -r4, lsl #6 │ │ │ │ │ - blx 882b6 │ │ │ │ │ + blx 882ae │ │ │ │ │ mrrcne 2, 0, pc, lr, cr2 @ │ │ │ │ │ mcr 1, 0, sp, cr7, cr10, {7} │ │ │ │ │ @ instruction: 0xeef22a90 │ │ │ │ │ @ instruction: 0xf64c6a04 │ │ │ │ │ @ instruction: 0xf6cc42cd │ │ │ │ │ cdp 2, 15, cr4, cr8, cr12, {6} │ │ │ │ │ vnmul.f32 s14, s14, s15 │ │ │ │ │ vmul.f32 s14, s15, s16 │ │ │ │ │ @ instruction: 0xeebc7a26 │ │ │ │ │ vnmla.f32 s14, s15, s14 │ │ │ │ │ - blx fe8d3f1e │ │ │ │ │ + blx fe8d3f16 │ │ │ │ │ ldmeq fp, {r1, r2, r8, r9, sp}^ │ │ │ │ │ ldrvs pc, [r3], -r1, lsl #22 │ │ │ │ │ svclt 0x00822e04 │ │ │ │ │ - bvs 752c8 │ │ │ │ │ - bvc fea35108 │ │ │ │ │ - bhi 234fd4 │ │ │ │ │ - bvc ff2752ec │ │ │ │ │ - bcc fe474f58 │ │ │ │ │ - bvc ffa352e0 │ │ │ │ │ - bvc 1a350e4 │ │ │ │ │ + bvs 752c0 │ │ │ │ │ + bvc fea35100 │ │ │ │ │ + bhi 234fcc │ │ │ │ │ + bvc ff2752e4 │ │ │ │ │ + bcc fe474f50 │ │ │ │ │ + bvc ffa352d8 │ │ │ │ │ + bvc 1a350dc │ │ │ │ │ @ instruction: 0xf0402b00 │ │ │ │ │ @ instruction: 0x26028217 │ │ │ │ │ @ instruction: 0xf88d2230 │ │ │ │ │ cdp 0, 15, cr2, cr5, cr4, {4} │ │ │ │ │ vneg.f32 s15, s0 │ │ │ │ │ @ instruction: 0xf040fa10 │ │ │ │ │ eorscs r8, r0, #240, 2 @ 0x3c │ │ │ │ │ sbccs pc, r4, sp, lsl #17 │ │ │ │ │ stmdals r4, {r0, r9, sp} │ │ │ │ │ - bl 1ca134 │ │ │ │ │ + bl 1ca12c │ │ │ │ │ svclt 0x00a80100 │ │ │ │ │ stmdals r3, {r1, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf0101a79 │ │ │ │ │ @ instruction: 0xf0400f06 │ │ │ │ │ cdpne 1, 4, cr8, cr8, cr12, {6} │ │ │ │ │ vstrle.16 s4, [r6, #-0] @ │ │ │ │ │ ldrbmi r2, [sl, #288] @ 0x120 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ stmdacc r1, {r0, r8, r9, fp, ip} │ │ │ │ │ stmdbls r8, {r0, r3, r4, r5, r6, r7, r9, ip, lr, pc} │ │ │ │ │ svclt 0x009445da │ │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ │ stmdbcs r0, {r0, r8} │ │ │ │ │ subhi pc, r4, #0 │ │ │ │ │ - blpl b7794 │ │ │ │ │ + blpl b778c │ │ │ │ │ cdpne 5, 4, cr2, cr1, cr0, {1} │ │ │ │ │ ldrbmi sp, [sl, #1029] @ 0x405 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ stmdbcc r1, {r0, r8, r9, fp, ip, lr} │ │ │ │ │ strbmi sp, [r3], #-761 @ 0xfffffd07 │ │ │ │ │ strmi lr, [r3], -r0 │ │ │ │ │ stmdble r2, {r1, r3, r4, r6, r7, r8, sl, lr} │ │ │ │ │ @@ -52800,34 +52798,34 @@ │ │ │ │ │ vnmlsne.f64 d16, d8, d1 │ │ │ │ │ @ instruction: 0xd1f64598 │ │ │ │ │ svclt 0x008445da │ │ │ │ │ @ instruction: 0xf80b232e │ │ │ │ │ strbmi r3, [fp], -r1, lsl #22 │ │ │ │ │ ldrbmi r1, [sl, #2256] @ 0x8d0 │ │ │ │ │ ldmdavc sp, {r1, r8, fp, ip, lr, pc} │ │ │ │ │ - blpl b77d4 │ │ │ │ │ + blpl b77cc │ │ │ │ │ addsmi r3, r8, #67108864 @ 0x4000000 │ │ │ │ │ addsmi sp, r4, #-1073741763 @ 0xc000003d │ │ │ │ │ @ instruction: 0x1c63db0a │ │ │ │ │ - bne fe6c1878 │ │ │ │ │ + bne fe6c1870 │ │ │ │ │ movwcc r2, #4864 @ 0x1300 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - bleq b77f0 │ │ │ │ │ + bleq b77e8 │ │ │ │ │ @ instruction: 0xd1f8429a │ │ │ │ │ @ instruction: 0xf53f3901 │ │ │ │ │ @ instruction: 0x2320a836 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blcc b7804 │ │ │ │ │ + blcc b77fc │ │ │ │ │ rscsle r3, r9, #16384 @ 0x4000 │ │ │ │ │ stmdalt sp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ stmdacs r0, {r3, r6, fp, ip, sp, lr} │ │ │ │ │ svcge 0x00cff47e │ │ │ │ │ stmdalt fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ rsbcs r4, lr, #95420416 @ 0x5b00000 │ │ │ │ │ - blcs b7800 │ │ │ │ │ + blcs b77f8 │ │ │ │ │ vqrshl.s8 d20, d10, d16 │ │ │ │ │ @ instruction: 0xf10b82c8 │ │ │ │ │ rsbscs r0, r5, #134217728 @ 0x8000000 │ │ │ │ │ @ instruction: 0xf88b459a │ │ │ │ │ vhadd.s8 d18, d0, d1 │ │ │ │ │ @ instruction: 0xf10b82c0 │ │ │ │ │ cmncs ip, #805306368 @ 0x30000000 │ │ │ │ │ @@ -52870,190 +52868,190 @@ │ │ │ │ │ @ instruction: 0xf88b4592 │ │ │ │ │ stmdble r6, {ip, sp} │ │ │ │ │ andeq pc, r2, #-1073741822 @ 0xc0000002 │ │ │ │ │ ldrmi r2, [r2, #321] @ 0x141 │ │ │ │ │ andne pc, r1, fp, lsl #17 │ │ │ │ │ ldrmi sp, [r3], lr, ror #17 │ │ │ │ │ svclt 0x00bff7fe │ │ │ │ │ - bleq 1275380 │ │ │ │ │ - blx ffb758dc │ │ │ │ │ + bleq 1275378 │ │ │ │ │ + blx ffb758d4 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ mrc 1, 5, sp, cr5, cr1, {6} │ │ │ │ │ vsqrt.f64 d24, d0 │ │ │ │ │ @ instruction: 0xf100fa10 │ │ │ │ │ - blls 11a12c │ │ │ │ │ + blls 11a124 │ │ │ │ │ movweq pc, #4115 @ 0x1013 @ │ │ │ │ │ svclt 0x001f9308 │ │ │ │ │ ldrbcc pc, [pc, r7, lsl #2]! @ │ │ │ │ │ andcs r2, r1, #-1409286144 @ 0xac000000 │ │ │ │ │ andcc lr, r8, #3358720 @ 0x334000 │ │ │ │ │ - blls 269500 │ │ │ │ │ - blls 15e518 │ │ │ │ │ + blls 2694f8 │ │ │ │ │ + blls 15e510 │ │ │ │ │ tstcs r0, r1 │ │ │ │ │ svclt 0x00cd2b00 │ │ │ │ │ ldrbtcc pc, [pc], r3, lsl #2 @ │ │ │ │ │ movwcs r2, #26117 @ 0x6605 │ │ │ │ │ svclt 0x00dc960a │ │ │ │ │ movwls r9, #17930 @ 0x460a │ │ │ │ │ @ instruction: 0xf1061803 │ │ │ │ │ - bl 1087510 │ │ │ │ │ + bl 1087508 │ │ │ │ │ ldmne fp, {r0, r9}^ │ │ │ │ │ ldmdane r8, {r1, r4, r6, r8, lr} │ │ │ │ │ tsteq r2, r1, asr #22 │ │ │ │ │ cmpmi r9, r0, lsl #16 │ │ │ │ │ mvnsle r1, r3, ror ip │ │ │ │ │ - stmib sl, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - bleq 6b4a34 │ │ │ │ │ - blvc 1753fc │ │ │ │ │ - blvs 2751dc │ │ │ │ │ - blvc 2351d4 │ │ │ │ │ - bleq 634a84 │ │ │ │ │ - svc 0x00d6f7cb │ │ │ │ │ + stmib lr, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 6b4a2c │ │ │ │ │ + blvc 1753f4 │ │ │ │ │ + blvs 2751d4 │ │ │ │ │ + blvc 2351cc │ │ │ │ │ + bleq 634a7c │ │ │ │ │ + svc 0x00daf7cb │ │ │ │ │ @ instruction: 0xf1431843 │ │ │ │ │ @ instruction: 0xf64c0300 │ │ │ │ │ @ instruction: 0xf6cc42cd │ │ │ │ │ strmi r4, [r4], ip, asr #5 │ │ │ │ │ @ instruction: 0xf04f468e │ │ │ │ │ - blx fe8c608e │ │ │ │ │ + blx fe8c6086 │ │ │ │ │ @ instruction: 0xf0260603 │ │ │ │ │ - bl 39970 │ │ │ │ │ - bne 6f9bc0 │ │ │ │ │ + bl 39968 │ │ │ │ │ + bne 6f9bb8 │ │ │ │ │ movweq lr, #15292 @ 0x3bbc │ │ │ │ │ andeq pc, r0, lr, ror #2 │ │ │ │ │ @ instruction: 0xf101fb03 │ │ │ │ │ tstne r0, r2, lsl #22 @ │ │ │ │ │ movwcs pc, #11171 @ 0x2ba3 @ │ │ │ │ │ ldmdaeq r1, {r0, r1, r3, sl, lr}^ │ │ │ │ │ bicvc lr, r3, r1, asr #20 │ │ │ │ │ stmdane fp, {r1, r3, r4, r6, fp}^ │ │ │ │ │ andeq lr, r2, r2, asr #22 │ │ │ │ │ ldrdmi r1, [r0, #-139] @ 0xffffff75 │ │ │ │ │ - bl 10bfb00 │ │ │ │ │ + bl 10bfaf8 │ │ │ │ │ ldmne fp, {}^ @ │ │ │ │ │ - bl fef49e9c │ │ │ │ │ - bl 1bbc9ac │ │ │ │ │ + bl fef49e94 │ │ │ │ │ + bl 1bbc9a4 │ │ │ │ │ @ instruction: 0xf1bc0e00 │ │ │ │ │ @ instruction: 0xf17e0f05 │ │ │ │ │ movwle r0, #24064 @ 0x5e00 │ │ │ │ │ - blvs 7548c │ │ │ │ │ - blvc 2b53cc │ │ │ │ │ - blhi 235298 │ │ │ │ │ - bleq 674b00 │ │ │ │ │ - bl fe0f78ec │ │ │ │ │ + blvs 75484 │ │ │ │ │ + blvc 2b53c4 │ │ │ │ │ + blhi 235290 │ │ │ │ │ + bleq 674af8 │ │ │ │ │ + bl fe1f78e4 │ │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ │ - ldmib ip!, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ - bleq 634ad0 │ │ │ │ │ + stmib r0, {r2, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + bleq 634ac8 │ │ │ │ │ andeq lr, r4, #352256 @ 0x56000 │ │ │ │ │ - blhi 12352b4 │ │ │ │ │ + blhi 12352ac │ │ │ │ │ teqhi lr, r0, asr #32 @ │ │ │ │ │ teqcs r0, #2 │ │ │ │ │ addcc pc, r4, sp, lsl #17 │ │ │ │ │ - blhi 10754b8 │ │ │ │ │ - blx 4755ac │ │ │ │ │ + blhi 10754b0 │ │ │ │ │ + blx 4755a4 │ │ │ │ │ tsthi r7, r0, asr #32 @ │ │ │ │ │ teqcs r0, #1073741824 @ 0x40000000 │ │ │ │ │ sbccc pc, r4, sp, lsl #17 │ │ │ │ │ addsmi r9, r1, #4, 20 @ 0x4000 │ │ │ │ │ movweq lr, #11008 @ 0x2b00 │ │ │ │ │ ldrmi fp, [r1], -r8, lsr #31 │ │ │ │ │ - blls 1005ec │ │ │ │ │ + blls 1005e4 │ │ │ │ │ svceq 0x0006f013 │ │ │ │ │ rscshi pc, r2, r0, asr #32 │ │ │ │ │ - bcs 4135c │ │ │ │ │ + bcs 41354 │ │ │ │ │ eorcs sp, r0, #384 @ 0x180 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blcs b7a48 │ │ │ │ │ + blcs b7a40 │ │ │ │ │ rscsle r3, r9, #1024 @ 0x400 │ │ │ │ │ ldrbmi r9, [sl, #2569] @ 0xa09 │ │ │ │ │ andcs fp, r0, #148, 30 @ 0x250 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ - bls 25a07c │ │ │ │ │ + bls 25a074 │ │ │ │ │ @ instruction: 0xf80b2020 │ │ │ │ │ vnmlsne.f64 d18, d10, d1 │ │ │ │ │ ldrbmi sp, [sl, #1029] @ 0x405 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ - bcc 7c64c │ │ │ │ │ + bcc 7c644 │ │ │ │ │ @ instruction: 0x462bd2f9 │ │ │ │ │ and r4, r0, r3, asr #8 │ │ │ │ │ ldrbmi r4, [sl, #1539] @ 0x603 │ │ │ │ │ ldmdavc r8, {r1, r8, fp, ip, lr, pc} │ │ │ │ │ - bleq b7a88 │ │ │ │ │ + bleq b7a80 │ │ │ │ │ ldrmi r1, [r8, #3672] @ 0xe58 │ │ │ │ │ ldrbmi sp, [sl, #502] @ 0x1f6 │ │ │ │ │ @ instruction: 0x232ebf84 │ │ │ │ │ - blcc b7a98 │ │ │ │ │ + blcc b7a90 │ │ │ │ │ ldmdane r8, {r0, r1, r3, r6, r9, sl, lr}^ │ │ │ │ │ stmdble r2, {r1, r3, r4, r6, r7, r8, sl, lr} │ │ │ │ │ @ instruction: 0xf80b781c │ │ │ │ │ movwcc r4, #6913 @ 0x1b01 │ │ │ │ │ @ instruction: 0xd1f74298 │ │ │ │ │ addmi r9, fp, #10240 @ 0x2800 │ │ │ │ │ movwcc sp, #6922 @ 0x1b0a │ │ │ │ │ - bne 1681b4c │ │ │ │ │ + bne 1681b44 │ │ │ │ │ movwcc r2, #4864 @ 0x1300 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - bleq b7ac4 │ │ │ │ │ + bleq b7abc │ │ │ │ │ mvnsle r4, fp, lsl #5 │ │ │ │ │ @ instruction: 0xf53e1e53 │ │ │ │ │ eorcs sl, r0, #204, 28 @ 0xcc0 │ │ │ │ │ svclt 0x008845da │ │ │ │ │ - blcs b7ad8 │ │ │ │ │ + blcs b7ad0 │ │ │ │ │ rscsle r3, r9, #1024 @ 0x400 │ │ │ │ │ mcrlt 7, 6, pc, cr3, cr14, {7} @ │ │ │ │ │ @ instruction: 0xf0139b03 │ │ │ │ │ svclt 0x000c0f04 │ │ │ │ │ teqcs r0, #32, 6 @ 0x80000000 │ │ │ │ │ @ instruction: 0xf53f3a01 │ │ │ │ │ ldrbmi sl, [sl, #2594] @ 0xa22 │ │ │ │ │ @ instruction: 0xf80bbf88 │ │ │ │ │ - bcc 886d4 │ │ │ │ │ + bcc 886cc │ │ │ │ │ @ instruction: 0xf7ffd2f9 │ │ │ │ │ stmdals r8, {r1, r3, r4, r9, fp, ip, sp, pc} │ │ │ │ │ svclt 0x009445da │ │ │ │ │ @ instruction: 0xf0002000 │ │ │ │ │ tstlt r8, r1 │ │ │ │ │ - blpl b7b14 │ │ │ │ │ + blpl b7b0c │ │ │ │ │ streq r9, [r6, r3, lsl #16] │ │ │ │ │ mcrge 5, 2, pc, cr5, cr15, {1} @ │ │ │ │ │ svceq 0x0004f010 │ │ │ │ │ svclt 0x000c4608 │ │ │ │ │ ldrcs r2, [r0, #-1312]! @ 0xfffffae0 │ │ │ │ │ mrc 6, 7, lr, cr2, cr5, {1} │ │ │ │ │ - bls 154314 │ │ │ │ │ + bls 15430c │ │ │ │ │ cdp 6, 2, cr4, cr7, cr9, {2} │ │ │ │ │ - bl d85a4 │ │ │ │ │ + bl d859c │ │ │ │ │ cdp 0, 11, cr0, cr13, cr9, {0} │ │ │ │ │ vcvt.f32.s32 s14, s14 │ │ │ │ │ vnmla.f32 s12, s15, s14 │ │ │ │ │ vmov r2, s14 │ │ │ │ │ eorscc r6, r0, #679936 @ 0xa6000 │ │ │ │ │ - blcs b7b28 │ │ │ │ │ + blcs b7b20 │ │ │ │ │ cdp 2, 15, cr4, cr0, cr1, {4} │ │ │ │ │ vnmul.f32 s14, s12, s12 │ │ │ │ │ @ instruction: 0xeebd6a26 │ │ │ │ │ mvnle r7, r6, asr #21 │ │ │ │ │ ldrb r9, [r6, #2564]! @ 0xa04 │ │ │ │ │ rscvc lr, r3, #536576 @ 0x83000 │ │ │ │ │ stclvs 2, cr15, [r7], #-280 @ 0xfffffee8 │ │ │ │ │ stclvs 2, cr15, [r6], #-792 @ 0xfffffce8 │ │ │ │ │ rscvc lr, r3, #165888 @ 0x28800 │ │ │ │ │ streq pc, [r3], sp, lsl #2 │ │ │ │ │ cdpeq 0, 0, cr15, cr10, cr15, {2} │ │ │ │ │ - blx fe34b362 │ │ │ │ │ + blx fe34b35a │ │ │ │ │ ldrbne r1, [r1, r2] │ │ │ │ │ asreq lr, r1, #23 │ │ │ │ │ - blx 3c0cc2 │ │ │ │ │ + blx 3c0cba │ │ │ │ │ eorscc r2, r0, #268435457 @ 0x10000001 │ │ │ │ │ svccs 0x0001f806 │ │ │ │ │ stmdbcs r0, {r1, r3, r9, sl, lr} │ │ │ │ │ ldcne 1, cr13, [lr], {240} @ 0xf0 │ │ │ │ │ movwcs lr, #5583 @ 0x15cf │ │ │ │ │ @ instruction: 0x232d9308 │ │ │ │ │ - bhi 1275640 │ │ │ │ │ + bhi 1275638 │ │ │ │ │ ldrmi r3, [sp], -r1, lsl #30 │ │ │ │ │ ldmdahi lr, {r0, r1, r2, r7, r8, sl, sp, lr, pc} │ │ │ │ │ svclt 0x00fff7fe │ │ │ │ │ @ instruction: 0xf9b39b02 │ │ │ │ │ ldrtmi r6, [r0], r0 │ │ │ │ │ svclt 0x00bef7fe │ │ │ │ │ streq pc, [r1], -fp, lsl #2 │ │ │ │ │ @@ -53065,107 +53063,107 @@ │ │ │ │ │ ldrtcs sl, [r0], -r0, lsr #28 │ │ │ │ │ @ instruction: 0xf80b3901 │ │ │ │ │ @ instruction: 0xf7fe6b01 │ │ │ │ │ mrcne 14, 3, fp, cr11, cr10, {0} │ │ │ │ │ @ instruction: 0xf77f1e1f │ │ │ │ │ ldrbmi sl, [r3, #2759] @ 0xac7 │ │ │ │ │ strcs sp, [r0, -sl, lsl #6] │ │ │ │ │ - blt ff2f7bc8 │ │ │ │ │ + blt ff2f7bc0 │ │ │ │ │ @ instruction: 0xf80b232d │ │ │ │ │ ldrbmi r3, [sl, #2817] @ 0xb01 │ │ │ │ │ - blge 12774d4 │ │ │ │ │ + blge 12774cc │ │ │ │ │ mcrlt 7, 1, pc, cr15, cr14, {7} @ │ │ │ │ │ - blcc 82460 │ │ │ │ │ - blcs b7c10 │ │ │ │ │ + blcc 82458 │ │ │ │ │ + blcs b7c08 │ │ │ │ │ ldrmi lr, [fp], sl, ror #15 │ │ │ │ │ - blt e37be8 │ │ │ │ │ + blt e37be0 │ │ │ │ │ strb r1, [r4, #3649] @ 0xe41 │ │ │ │ │ ldrbmi r9, [sl, #2825] @ 0xb09 │ │ │ │ │ movwcs fp, #3988 @ 0xf94 │ │ │ │ │ movweq pc, #4099 @ 0x1003 @ │ │ │ │ │ - blls 26604c │ │ │ │ │ - blcc b7c30 │ │ │ │ │ + blls 266044 │ │ │ │ │ + blcc b7c28 │ │ │ │ │ ldreq r9, [ip, r3, lsl #22] │ │ │ │ │ svcge 0x001ff53f │ │ │ │ │ svceq 0x0004f013 │ │ │ │ │ svclt 0x000c4613 │ │ │ │ │ eorscs r2, r0, r0, lsr #32 │ │ │ │ │ cdp 7, 11, cr14, cr2, cr15, {0} │ │ │ │ │ - bls 154830 │ │ │ │ │ + bls 154828 │ │ │ │ │ cdp 6, 2, cr4, cr8, cr11, {2} │ │ │ │ │ - bl d8840 │ │ │ │ │ + bl d8838 │ │ │ │ │ cdp 1, 11, cr0, cr13, cr9, {0} │ │ │ │ │ vcvt.f64.s32 d7, s14 │ │ │ │ │ vnmla.f64 d5, d23, d7 │ │ │ │ │ vmov r2, s16 │ │ │ │ │ eorscc r5, r0, #6144 @ 0x1800 │ │ │ │ │ - blcs b7c4c │ │ │ │ │ + blcs b7c44 │ │ │ │ │ mrc 2, 5, r4, cr0, cr9, {4} │ │ │ │ │ vnmul.f64 d8, d5, d5 │ │ │ │ │ vmov.f64 d5, #214 @ 0xbeb00000 -0.3437500 │ │ │ │ │ mvnle r7, r5, asr #23 │ │ │ │ │ strb r9, [pc], r4, lsl #18 │ │ │ │ │ @ instruction: 0x970b17f2 │ │ │ │ │ movweq lr, #19074 @ 0x4a82 │ │ │ │ │ smlabbeq r6, r2, sl, lr │ │ │ │ │ @ instruction: 0xf64c1a9b │ │ │ │ │ @ instruction: 0xf6cc46cd │ │ │ │ │ - bl 188b79c │ │ │ │ │ + bl 188b794 │ │ │ │ │ ldrmi r0, [r1], -r2, lsl #4 │ │ │ │ │ streq pc, [r3], #269 @ 0x10d │ │ │ │ │ svceq 0x001a462f │ │ │ │ │ - b 10bfbb0 │ │ │ │ │ + b 10bfba8 │ │ │ │ │ ldrtmi r1, [ip], r1, lsl #4 │ │ │ │ │ rsbsmi pc, r0, r2, lsr #32 │ │ │ │ │ rsbsmi pc, r0, #35 @ 0x23 │ │ │ │ │ @ instruction: 0xf0054402 │ │ │ │ │ - bl b9c9c │ │ │ │ │ + bl b9c94 │ │ │ │ │ @ instruction: 0xf0256211 │ │ │ │ │ strmi r0, [r2], #-1283 @ 0xfffffafd │ │ │ │ │ - blx fe9c78a2 │ │ │ │ │ + blx fe9c789a │ │ │ │ │ @ instruction: 0xf02e0e02 │ │ │ │ │ - bl 39cb0 │ │ │ │ │ - bne 4b9f20 │ │ │ │ │ + bl 39ca8 │ │ │ │ │ + bne 4b9f18 │ │ │ │ │ @ instruction: 0xf04f1950 │ │ │ │ │ - bne 7067e0 │ │ │ │ │ + bne 7067d8 │ │ │ │ │ mvnvc lr, r1, ror #22 │ │ │ │ │ vqdmulh.s d15, d3, d2 │ │ │ │ │ andcs pc, r1, #6144 @ 0x1800 │ │ │ │ │ movw pc, #27555 @ 0x6ba3 @ │ │ │ │ │ @ instruction: 0x17cd18d1 │ │ │ │ │ - b fe3bdbf4 │ │ │ │ │ - blne 14ba4e0 │ │ │ │ │ + b fe3bdbec │ │ │ │ │ + blne 14ba4d8 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ - blne 14c9e7c │ │ │ │ │ - bl 5030ec │ │ │ │ │ + blne 14c9e74 │ │ │ │ │ + bl 5030e4 │ │ │ │ │ @ instruction: 0xf141030e │ │ │ │ │ - blx ba0e2 │ │ │ │ │ + blx ba0da │ │ │ │ │ ldmdaeq fp, {r0, r2, r9}^ │ │ │ │ │ bicvc lr, r1, #274432 @ 0x43000 │ │ │ │ │ eorscc r1, r0, #73 @ 0x49 │ │ │ │ │ svccs 0x0001f804 │ │ │ │ │ andeq lr, r1, #339968 @ 0x53000 │ │ │ │ │ @ instruction: 0x4663d1bf │ │ │ │ │ ldcne 15, cr9, [r8], {11} │ │ │ │ │ strbt r4, [pc], -r5, ror #12 │ │ │ │ │ tstcs r1, sp, lsr #6 │ │ │ │ │ - blhi 12757cc │ │ │ │ │ + blhi 12757c4 │ │ │ │ │ stmib sp, {r0, r8, r9, sl, fp, ip, sp}^ │ │ │ │ │ ldrb r3, [r0, #264]! @ 0x108 │ │ │ │ │ movweq lr, #35414 @ 0x8a56 │ │ │ │ │ @ instruction: 0x2320d125 │ │ │ │ │ movwls r4, #38437 @ 0x9625 │ │ │ │ │ @ instruction: 0xf7ff230a │ │ │ │ │ ldmdavc r0!, {r1, r4, r5, r7, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0x4693b318 │ │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ │ stclt 7, cr15, [fp, #-1016]! @ 0xfffffc08 │ │ │ │ │ movweq pc, #4363 @ 0x110b @ │ │ │ │ │ @ instruction: 0xf67f459a │ │ │ │ │ - blls 2a40cc │ │ │ │ │ + blls 2a40c4 │ │ │ │ │ subseq pc, r8, r3, asr #32 │ │ │ │ │ ldmlt r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf67f45da │ │ │ │ │ teqcs r0, #220, 16 @ 0xdc0000 │ │ │ │ │ @ instruction: 0xf80b3a01 │ │ │ │ │ @ instruction: 0xf7ff3b01 │ │ │ │ │ mrcne 8, 2, fp, cr10, cr6, {6} │ │ │ │ │ @@ -53177,42 +53175,42 @@ │ │ │ │ │ ldmib sp, {r2, r4, r8, r9, fp, ip, sp, pc}^ │ │ │ │ │ ldrmi r8, [r3], r5, lsl #8 │ │ │ │ │ stcllt 7, cr15, [r7, #-1016]! @ 0xfffffc08 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0xf8cd9402 │ │ │ │ │ @ instruction: 0xf7ffc028 │ │ │ │ │ @ instruction: 0xf7cbb911 │ │ │ │ │ - ldmdavc r0!, {r1, r2, r3, r4, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ + ldmdavc r0!, {r1, r5, r6, r7, r8, sl, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x469bb170 │ │ │ │ │ andls pc, r8, sp, asr #17 │ │ │ │ │ ldcllt 7, cr15, [r7], #1016 @ 0x3f8 │ │ │ │ │ strtmi r2, [ip], -r0, lsl #10 │ │ │ │ │ - blt fff37d9c │ │ │ │ │ + blt fff37d94 │ │ │ │ │ strls r2, [r2], #-800 @ 0xfffffce0 │ │ │ │ │ movwls r4, #38425 @ 0x9619 │ │ │ │ │ ldmlt lr!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strhi lr, [r5], #-2525 @ 0xfffff623 │ │ │ │ │ @ instruction: 0xf7fe469b │ │ │ │ │ svclt 0x0000bd48 │ │ │ │ │ - andeq sl, r0, r8, lsl #28 │ │ │ │ │ - andeq sl, r0, r8, lsl #26 │ │ │ │ │ - bllt b77dbc │ │ │ │ │ - bllt b77dc0 │ │ │ │ │ + andeq sl, r0, ip, lsr lr │ │ │ │ │ + andeq sl, r0, ip, lsr sp │ │ │ │ │ + bllt b77db4 │ │ │ │ │ + bllt b77db8 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ cmnlt r0, r4, lsl #13 │ │ │ │ │ stmiane r3, {r0, r1, r3, r6, r9, sl, fp, ip}^ │ │ │ │ │ and sp, r8, r4, lsl #6 │ │ │ │ │ mulle r7, r1, r2 │ │ │ │ │ stmdale r4, {r2, r3, r4, r7, r8, sl, lr} │ │ │ │ │ @ instruction: 0x46187819 │ │ │ │ │ stmdbcs r0, {r0, r8, r9, fp, ip, sp} │ │ │ │ │ strdcs sp, [r0], -r6 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xf7cbb108 │ │ │ │ │ - @ instruction: 0x4770bdd9 │ │ │ │ │ + @ instruction: 0x4770bddd │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ pkhbtmi fp, r6, r0, lsl #10 │ │ │ │ │ mcrne 1, 2, fp, cr11, cr8, {5} │ │ │ │ │ smlaltbeq pc, r1, r2, r1 @ │ │ │ │ │ strmi r2, [r3], #-2329 @ 0xfffff6e7 │ │ │ │ │ eorcc fp, r0, #156, 30 @ 0x270 │ │ │ │ │ ldrd fp, [ip], -r2 │ │ │ │ │ @@ -53223,38 +53221,38 @@ │ │ │ │ │ svclt 0x00980f19 │ │ │ │ │ addmi r3, sl, #32, 2 │ │ │ │ │ ldrmi sp, [lr, #2] │ │ │ │ │ strdcs sp, [r0], -r0 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - stclt 7, cr15, [r4, #-812]! @ 0xfffffcd4 │ │ │ │ │ + stclt 7, cr15, [r8, #-812]! @ 0xfffffcd4 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldmiblt sl, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmiblt lr, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r1, r0, lsl #16 │ │ │ │ │ - ldmlt sl!, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ + ldmlt lr!, {r0, r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf1a1b190 │ │ │ │ │ - blcs 67ab74 │ │ │ │ │ + blcs 67ab6c │ │ │ │ │ svclt 0x009c7803 │ │ │ │ │ sbclt r3, r9, #32, 2 │ │ │ │ │ and fp, sl, fp, lsl r9 │ │ │ │ │ svccc 0x0001f810 │ │ │ │ │ @ instruction: 0xf1a3b13b │ │ │ │ │ - bcs 67a78c │ │ │ │ │ + bcs 67a784 │ │ │ │ │ @ instruction: 0x3320bf98 │ │ │ │ │ @ instruction: 0xd1f54299 │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb910a0 │ │ │ │ │ + bl feb91098 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ cmnlt r8, r4, lsl #12 │ │ │ │ │ @ instruction: 0xf88cf7e6 │ │ │ │ │ @ instruction: 0xf7e74606 │ │ │ │ │ @ instruction: 0x1c71f90f │ │ │ │ │ @ instruction: 0xf918f7e7 │ │ │ │ │ @@ -53269,54 +53267,54 @@ │ │ │ │ │ ldrmi r4, [r6], r2, lsr #5 │ │ │ │ │ movwcs fp, #7988 @ 0x1f34 │ │ │ │ │ suble r2, pc, #0, 6 │ │ │ │ │ strcs r4, [r5, -sl, lsr #26]! │ │ │ │ │ stmdaeq fp!, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ ands r4, r9, sp, ror r4 │ │ │ │ │ svceq 0x002ef1bc │ │ │ │ │ - b 142dfec │ │ │ │ │ + b 142dfe4 │ │ │ │ │ @ instruction: 0xf00c131c │ │ │ │ │ @ instruction: 0xf88e0c0f │ │ │ │ │ @ instruction: 0xf10e7000 │ │ │ │ │ stclpl 14, cr0, [lr], #12 │ │ │ │ │ andcc pc, ip, r5, lsl r8 @ │ │ │ │ │ stcvs 8, cr15, [r2], {14} │ │ │ │ │ stccc 8, cr15, [r1], {14} │ │ │ │ │ svclt 0x00944281 │ │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ │ svclt 0x002845a6 │ │ │ │ │ movtlt r2, #13056 @ 0x3300 │ │ │ │ │ - blgt b7f6c │ │ │ │ │ + blgt b7f64 │ │ │ │ │ svceq 0x0020f1bc │ │ │ │ │ @ instruction: 0xf80ebf08 │ │ │ │ │ rscle r8, pc, r1, lsl #22 │ │ │ │ │ svceq 0x002ff1bc │ │ │ │ │ movwcs fp, #3980 @ 0xf8c │ │ │ │ │ @ instruction: 0xf1bc2301 │ │ │ │ │ svclt 0x00080f2d │ │ │ │ │ - blcs 42b4c │ │ │ │ │ + blcs 42b44 │ │ │ │ │ @ instruction: 0xf1acd1d2 │ │ │ │ │ - blcs 1bac3c │ │ │ │ │ + blcs 1bac34 │ │ │ │ │ @ instruction: 0xf1acd9d1 │ │ │ │ │ - blcs 17acc8 │ │ │ │ │ + blcs 17acc0 │ │ │ │ │ movwcs fp, #3980 @ 0xf8c │ │ │ │ │ @ instruction: 0xf1bc2301 │ │ │ │ │ svclt 0x00080f5f │ │ │ │ │ - blcs 42b6c │ │ │ │ │ + blcs 42b64 │ │ │ │ │ @ instruction: 0xf1bcd1c5 │ │ │ │ │ stmiale r2, {r1, r3, r4, r5, r6, r8, r9, sl, fp}^ │ │ │ │ │ - blgt b7fb0 │ │ │ │ │ + blgt b7fa8 │ │ │ │ │ movwcs lr, #1998 @ 0x7ce │ │ │ │ │ andcc pc, r0, lr, lsl #17 │ │ │ │ │ andeq lr, r2, lr, lsr #23 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ movwcs r4, #1560 @ 0x618 │ │ │ │ │ andcc pc, r0, lr, lsl #17 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - andeq fp, r0, r0, lsr r0 │ │ │ │ │ + andeq fp, r0, r8, lsr r0 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ @ instruction: 0x461718d6 │ │ │ │ │ addlt r4, r3, r3, lsr sl │ │ │ │ │ stmdane r5, {r0, r1, r4, r5, r8, r9, fp, lr}^ │ │ │ │ │ @@ -53343,40 +53341,40 @@ │ │ │ │ │ mvnle r0, r5, lsr #30 │ │ │ │ │ stmdaeq r2, {r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ rscle r4, r8, #168, 10 @ 0x2a000000 │ │ │ │ │ mulcs r1, ip, r8 │ │ │ │ │ nopeq {34} @ 0x22 │ │ │ │ │ teqeq r0, r2, lsr #3 @ │ │ │ │ │ stmdbcs r9, {r0, r6, r8, r9, fp, ip, sp} │ │ │ │ │ - blcs 1a9e44 │ │ │ │ │ + blcs 1a9e3c │ │ │ │ │ @ instruction: 0xf89cd8dd │ │ │ │ │ @ instruction: 0xf0211002 │ │ │ │ │ @ instruction: 0xf1a10320 │ │ │ │ │ - blcc 107a0f4 │ │ │ │ │ + blcc 107a0ec │ │ │ │ │ svclt 0x00882809 │ │ │ │ │ ldmle r2, {r0, r2, r8, r9, fp, sp}^ │ │ │ │ │ @ instruction: 0xf88d4648 │ │ │ │ │ @ instruction: 0xf88d2000 │ │ │ │ │ @ instruction: 0xf7e51001 │ │ │ │ │ @ instruction: 0x46c4fe11 │ │ │ │ │ mcr2 10, 4, pc, cr0, cr15, {2} @ │ │ │ │ │ - blne ff873f70 │ │ │ │ │ + blne ff873f68 │ │ │ │ │ movwcs r4, #2571 @ 0xa0b │ │ │ │ │ - blmi 2960e8 │ │ │ │ │ + blmi 2960e0 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 940cc │ │ │ │ │ + blls 940c4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ @ instruction: 0x463c83f0 │ │ │ │ │ @ instruction: 0xf7cbe7ee │ │ │ │ │ - svclt 0x0000ec66 │ │ │ │ │ - andeq lr, r1, r4, lsr #19 │ │ │ │ │ + svclt 0x0000ec6a │ │ │ │ │ + andeq lr, r1, ip, lsr #19 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq lr, [r1], -ip │ │ │ │ │ + andeq lr, r1, r4, lsl #18 │ │ │ │ │ stmdane r6, {r4, r5, r6, r7, r8, sl, ip, sp, pc}^ │ │ │ │ │ adcsmi r1, r0, #14090240 @ 0xd70000 │ │ │ │ │ adcsmi fp, sl, #56, 30 @ 0xe0 │ │ │ │ │ tstcs r1, r4, lsr pc │ │ │ │ │ subsle r2, r4, #0, 2 │ │ │ │ │ @ instruction: 0x46964c36 │ │ │ │ │ ands r4, r1, ip, ror r4 │ │ │ │ │ @@ -53385,59 +53383,59 @@ │ │ │ │ │ movweq pc, #4366 @ 0x110e @ │ │ │ │ │ @ instruction: 0xf88e4286 │ │ │ │ │ svclt 0x0094c000 │ │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ │ svclt 0x002842bb │ │ │ │ │ stmdbcs r0, {r8, sp} │ │ │ │ │ @ instruction: 0x469ed03b │ │ │ │ │ - blgt b810c │ │ │ │ │ + blgt b8104 │ │ │ │ │ svceq 0x002ff1bc │ │ │ │ │ movwcs fp, #3980 @ 0xf8c │ │ │ │ │ @ instruction: 0xf1bc2301 │ │ │ │ │ svclt 0x00080f2d │ │ │ │ │ - blcs 42ce0 │ │ │ │ │ + blcs 42cd8 │ │ │ │ │ @ instruction: 0xf1acd1e0 │ │ │ │ │ sbcslt r0, fp, #-402653184 @ 0xe8000000 │ │ │ │ │ svclt 0x008c2b04 │ │ │ │ │ mrscs r2, (UNDEF: 17) │ │ │ │ │ svceq 0x003df1bc │ │ │ │ │ tstcs r0, r8, lsl #30 │ │ │ │ │ - blcs a6e40 │ │ │ │ │ - b 1430858 │ │ │ │ │ + blcs a6e38 │ │ │ │ │ + b 1430850 │ │ │ │ │ @ instruction: 0xf00c151c │ │ │ │ │ cpsid a, #15 │ │ │ │ │ @ instruction: 0xf04f0303 │ │ │ │ │ stclpl 12, cr0, [r5, #-148]! @ 0xffffff6c │ │ │ │ │ @ instruction: 0xf88e5c61 │ │ │ │ │ @ instruction: 0xf88e5001 │ │ │ │ │ strb r1, [r9, r2] │ │ │ │ │ mvnseq pc, #12 │ │ │ │ │ sbcle r2, r3, r1, lsr #22 │ │ │ │ │ msreq CPSR_s, #172, 2 @ 0x2b │ │ │ │ │ - blcs 326c98 │ │ │ │ │ + blcs 326c90 │ │ │ │ │ vadd.i8 , , │ │ │ │ │ @ instruction: 0xf6cf6106 │ │ │ │ │ @ instruction: 0x411971ff │ │ │ │ │ ldrle r0, [r7, #1995]! @ 0x7cb │ │ │ │ │ - bne fe6740bc │ │ │ │ │ + bne fe6740b4 │ │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ │ @ instruction: 0x4613bdf0 │ │ │ │ │ strmi r2, [r8], -r0, lsl #4 │ │ │ │ │ ldcllt 0, cr7, [r0, #104]! @ 0x68 │ │ │ │ │ cmpeq fp, #172, 2 @ 0x2b @ │ │ │ │ │ svclt 0x008c2b05 │ │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ │ svceq 0x005ff1bc │ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ │ bicle r2, sl, r0, lsl #22 │ │ │ │ │ svceq 0x007ef1bc │ │ │ │ │ @ instruction: 0xf1bcbf18 │ │ │ │ │ stmiale r4, {r1, r3, r4, r5, r6, r8, r9, sl, fp}^ │ │ │ │ │ svclt 0x0000e79a │ │ │ │ │ - andeq sl, r0, r0, lsl #29 │ │ │ │ │ + andeq sl, r0, r8, lsl #29 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ @ instruction: 0x461718d6 │ │ │ │ │ addlt r4, r3, r0, lsr sl │ │ │ │ │ stmdane r5, {r4, r5, r8, r9, fp, lr}^ │ │ │ │ │ @@ -53461,40 +53459,40 @@ │ │ │ │ │ mvnsle r0, r5, lsr #30 │ │ │ │ │ stmdaeq r2, {r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ rscle r4, lr, #168, 10 @ 0x2a000000 │ │ │ │ │ mulcs r1, ip, r8 │ │ │ │ │ nopeq {34} @ 0x22 │ │ │ │ │ teqeq r0, r2, lsr #3 @ │ │ │ │ │ stmdbcs r9, {r0, r6, r8, r9, fp, ip, sp} │ │ │ │ │ - blcs 1aa01c │ │ │ │ │ + blcs 1aa014 │ │ │ │ │ @ instruction: 0xf89cd8e3 │ │ │ │ │ @ instruction: 0xf0211002 │ │ │ │ │ @ instruction: 0xf1a10320 │ │ │ │ │ - blcc 107a2cc │ │ │ │ │ + blcc 107a2c4 │ │ │ │ │ svclt 0x00882809 │ │ │ │ │ ldmle r8, {r0, r2, r8, r9, fp, sp}^ │ │ │ │ │ @ instruction: 0xf88d4648 │ │ │ │ │ @ instruction: 0xf88d2000 │ │ │ │ │ @ instruction: 0xf7e51001 │ │ │ │ │ strbmi pc, [r4], r5, lsr #26 @ │ │ │ │ │ mcr2 10, 4, pc, cr0, cr15, {2} @ │ │ │ │ │ - blne ff874160 │ │ │ │ │ + blne ff874158 │ │ │ │ │ movwcs r4, #2571 @ 0xa0b │ │ │ │ │ - blmi 2962c0 │ │ │ │ │ + blmi 2962b8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 942a4 │ │ │ │ │ + blls 9429c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, LR_abt │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ @ instruction: 0x463c83f0 │ │ │ │ │ @ instruction: 0xf7cbe7ee │ │ │ │ │ - svclt 0x0000eb7a │ │ │ │ │ - andeq lr, r1, r0, asr #15 │ │ │ │ │ + svclt 0x0000eb7e │ │ │ │ │ + andeq lr, r1, r8, asr #15 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq lr, r1, r4, lsr #14 │ │ │ │ │ + andeq lr, r1, ip, lsr #14 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ ldmne r6, {r0, r2, r6, fp, ip}^ │ │ │ │ │ svclt 0x003842a8 │ │ │ │ │ svclt 0x003442b2 │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ stcmi 2, cr13, [lr], #-312 @ 0xfffffec8 │ │ │ │ │ ldrmi pc, [lr, -sp, asr #12]! │ │ │ │ │ @@ -53521,82 +53519,82 @@ │ │ │ │ │ teqeq sl, #172, 2 @ 0x2b @ │ │ │ │ │ stmdble sl, {r1, r2, r8, r9, fp, sp} │ │ │ │ │ cmpeq fp, #172, 2 @ 0x2b @ │ │ │ │ │ svclt 0x008c2b05 │ │ │ │ │ movwcs r2, #4864 @ 0x1300 │ │ │ │ │ svceq 0x005ff1bc │ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ │ - b 1426a38 │ │ │ │ │ + b 1426a30 │ │ │ │ │ @ instruction: 0xf00c181c │ │ │ │ │ cpsid a, #15 │ │ │ │ │ @ instruction: 0xf04f0303 │ │ │ │ │ @ instruction: 0xf8140c25 │ │ │ │ │ stclpl 0, cr8, [r1], #-32 @ 0xffffffe0 │ │ │ │ │ andhi pc, r1, lr, lsl #17 │ │ │ │ │ andne pc, r2, lr, lsl #17 │ │ │ │ │ - bne fe67422c │ │ │ │ │ + bne fe674224 │ │ │ │ │ andsvc r2, sl, r0, lsl #4 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ andcs r4, r0, #19922944 @ 0x1300000 │ │ │ │ │ andsvc r4, sl, r8, lsl #12 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ svceq 0x007af1bc │ │ │ │ │ @ instruction: 0xf1bcd9b8 │ │ │ │ │ bicsle r0, lr, lr, ror pc │ │ │ │ │ svclt 0x0000e7b4 │ │ │ │ │ - muleq r0, lr, ip │ │ │ │ │ + andeq sl, r0, r6, lsr #25 │ │ │ │ │ svclt 0x0000e722 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb91540 │ │ │ │ │ + bl feb91538 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi a7df28 │ │ │ │ │ - blmi aa6640 │ │ │ │ │ + bmi a7df20 │ │ │ │ │ + blmi aa6638 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f933b │ │ │ │ │ @ instruction: 0xf7e60300 │ │ │ │ │ @ instruction: 0x2104febb │ │ │ │ │ @ instruction: 0xff0af7e6 │ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ │ qadd16mi sl, r1, sp │ │ │ │ │ stcge 6, cr4, [ip], #-24 @ 0xffffffe8 │ │ │ │ │ stcge 6, cr4, [r0, #-224]! @ 0xffffff20 │ │ │ │ │ - blx 1ff8348 │ │ │ │ │ + blx 1ff8340 │ │ │ │ │ @ instruction: 0xf0044620 │ │ │ │ │ @ instruction: 0x46a4fdb9 │ │ │ │ │ strbtmi sl, [lr], ip, lsl #24 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip!, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ - strgt r0, [pc], #-15 @ 3a390 │ │ │ │ │ + strgt r0, [pc], #-15 @ 3a388 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldm ip, {r0, r1, r2, r3, sl, lr, pc} │ │ │ │ │ stm r4, {r0, r1, r2} │ │ │ │ │ - stcgt 0, cr0, [pc, #-28] @ 3a384 │ │ │ │ │ + stcgt 0, cr0, [pc, #-28] @ 3a37c │ │ │ │ │ andeq lr, pc, lr, lsr #17 │ │ │ │ │ stmia lr!, {r0, r1, r2, r3, r8, sl, fp, lr, pc} │ │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ │ andcs r0, r0, pc │ │ │ │ │ muleq lr, r7, r8 │ │ │ │ │ - blx e78388 │ │ │ │ │ + blx e78380 │ │ │ │ │ cmnlt r0, r0, lsr r0 │ │ │ │ │ - blmi 30cbf4 │ │ │ │ │ + blmi 30cbec │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls f14434 │ │ │ │ │ + blls f1442c │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ │ eorslt r4, sp, r0, lsr r6 │ │ │ │ │ @ instruction: 0xf7e6bdf0 │ │ │ │ │ @ instruction: 0x4631fe7b │ │ │ │ │ @ instruction: 0xff46f7e6 │ │ │ │ │ strb r2, [fp, r0, lsl #12]! │ │ │ │ │ - b feb78318 │ │ │ │ │ - andeq lr, r1, sl, lsl #12 │ │ │ │ │ + b fec78310 │ │ │ │ │ + andeq lr, r1, r2, lsl r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - muleq r1, r4, r5 │ │ │ │ │ + muleq r1, ip, r5 │ │ │ │ │ ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f3b108 │ │ │ │ │ movwcs pc, #2811 @ 0xafb @ │ │ │ │ │ @@ -53607,15 +53605,15 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf7f3b108 │ │ │ │ │ @ instruction: 0x4770b995 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorsle r2, r8, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91644 │ │ │ │ │ + bl feb9163c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ cmnlt r0, #0, 16 │ │ │ │ │ @ instruction: 0xf7f3460d │ │ │ │ │ strmi pc, [r7], -pc, lsr #22 │ │ │ │ │ @ instruction: 0xf7f26820 │ │ │ │ │ adcsmi pc, r8, #2320 @ 0x910 │ │ │ │ │ @@ -53626,66 +53624,66 @@ │ │ │ │ │ @ instruction: 0xb12a6820 │ │ │ │ │ ldrtmi r3, [r9], -r1, lsl #4 │ │ │ │ │ mrc2 7, 4, pc, cr14, cr2, {7} │ │ │ │ │ ldcllt 8, cr6, [r8, #192]! @ 0xc0 │ │ │ │ │ @ instruction: 0xf7f24639 │ │ │ │ │ strtmi pc, [r9], -sp, lsl #29 │ │ │ │ │ stmdavs r0!, {r0, r9, sp} │ │ │ │ │ - blx 127845e │ │ │ │ │ + blx 1278456 │ │ │ │ │ stmdavs r0!, {r0, r2, r9, sl, lr} │ │ │ │ │ mrc2 7, 3, pc, cr4, cr2, {7} │ │ │ │ │ andle r4, r6, r8, lsr #5 │ │ │ │ │ strtmi r6, [r9], -r0, lsr #16 │ │ │ │ │ mrc2 7, 3, pc, cr10, cr2, {7} │ │ │ │ │ stmdacs r0, {r1, r2, r9, sl, lr} │ │ │ │ │ andcs sp, r0, r8, ror #3 │ │ │ │ │ strdcs fp, [r0], -r8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r2, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb916c4 │ │ │ │ │ + bl feb916bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ teqlt r8, r0, lsl #16 │ │ │ │ │ - blx ffc784a0 │ │ │ │ │ + blx ffc78498 │ │ │ │ │ stmdavs r0!, {r0, r2, r9, sl, lr} │ │ │ │ │ mrc2 7, 2, pc, cr2, cr2, {7} │ │ │ │ │ smlatble r1, r8, r2, r4 │ │ │ │ │ @ instruction: 0x4770bd38 │ │ │ │ │ strtmi r6, [r9], -r0, lsr #16 │ │ │ │ │ mrc2 7, 2, pc, cr6, cr2, {7} │ │ │ │ │ rscsle r2, r7, r0, lsl #16 │ │ │ │ │ stmdavs r0!, {r1, r6, fp, sp, lr} │ │ │ │ │ stmdble r5, {r0, r9, fp, sp} │ │ │ │ │ - bcc 8bda0 │ │ │ │ │ + bcc 8bd98 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ mrclt 7, 2, APSR_nzcv, cr10, cr2, {7} │ │ │ │ │ pop {r0, r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7f24038 │ │ │ │ │ svclt 0x0000be49 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r5, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb91720 │ │ │ │ │ + bl feb91718 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ stmdblt r0, {fp, sp, lr} │ │ │ │ │ @ instruction: 0xf7f3bd10 │ │ │ │ │ strmi pc, [r3], -r1, asr #21 │ │ │ │ │ ldrmi r6, [ip], -r0, lsr #16 │ │ │ │ │ mcr2 7, 1, pc, cr2, cr2, {7} @ │ │ │ │ │ svclt 0x00181b00 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ cmplt r0, r3, lsl #12 │ │ │ │ │ andcs fp, r1, r0, lsl r4 │ │ │ │ │ stmib r3, {sl, sp}^ │ │ │ │ │ addsvs r1, sl, r0, lsl #8 │ │ │ │ │ - blmi 1786d0 │ │ │ │ │ + blmi 1786c8 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ movwcs fp, #280 @ 0x118 │ │ │ │ │ movwcc lr, #2496 @ 0x9c0 │ │ │ │ │ ldrbmi r6, [r0, -r3, lsl #1]! │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ @@ -53697,67 +53695,67 @@ │ │ │ │ │ teqlt r0, r3, lsl #12 │ │ │ │ │ @ instruction: 0xb1286800 │ │ │ │ │ addmi r6, sl, #10092544 @ 0x9a0000 │ │ │ │ │ subsvs sp, r9, r1, lsl #6 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb917ac │ │ │ │ │ + bl feb917a4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r8, #-248] @ 0xffffff08 │ │ │ │ │ andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ │ @ instruction: 0xb12cb132 │ │ │ │ │ addsmi r6, sl, #8585216 @ 0x830000 │ │ │ │ │ strtmi sp, [r0], -r4, lsl #16 │ │ │ │ │ ldc2 7, cr15, [r6, #-916]! @ 0xfffffc6c │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb917dc │ │ │ │ │ + bl feb917d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r8, #-240]! @ 0xffffff10 │ │ │ │ │ ldrmi r4, [r1], -fp, lsl #12 │ │ │ │ │ andmi lr, r0, #208, 18 @ 0x340000 │ │ │ │ │ ldmne r5, {r1, r6, r8, ip, sp, pc}^ │ │ │ │ │ stmvs r6, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ │ stmdale r5, {r0, r2, r4, r5, r7, r9, lr} │ │ │ │ │ stmiane r0!, {r0, r2, r6, sp, lr}^ │ │ │ │ │ ldc2 7, cr15, [sl, #-916] @ 0xfffffc6c │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91814 │ │ │ │ │ + bl feb9180c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r8, #-240] @ 0xffffff10 │ │ │ │ │ teqlt sl, r4, lsl #16 │ │ │ │ │ stmvs r5, {r2, r4, r5, r8, ip, sp, pc} │ │ │ │ │ stmdale r5, {r1, r3, r5, r7, r9, lr} │ │ │ │ │ strtmi r6, [r0], -r2, asr #32 │ │ │ │ │ stc2 7, cr15, [r2, #-916] @ 0xfffffc6c │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91844 │ │ │ │ │ + bl feb9183c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r0, r0] │ │ │ │ │ stmdavs r4, {r2, r3, r7, r9, sl, lr} │ │ │ │ │ @ instruction: 0x461a4611 │ │ │ │ │ strbtmi fp, [r3], #-331 @ 0xfffffeb5 │ │ │ │ │ stmvs r5, {r2, r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ stmdale r6, {r0, r1, r3, r5, r7, r9, lr} │ │ │ │ │ - bl 152770 │ │ │ │ │ + bl 152768 │ │ │ │ │ @ instruction: 0xf7e5000c │ │ │ │ │ strtmi pc, [r0], -r5, ror #25 │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb9187c │ │ │ │ │ + bl feb91874 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460b0ff0 │ │ │ │ │ ldmib r1, {r0, r5, r7, r8, ip, sp, pc}^ │ │ │ │ │ stmdbcs r0, {r9, ip} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ andle r2, lr, r0, lsl #6 │ │ │ │ │ @@ -53767,15 +53765,15 @@ │ │ │ │ │ strtmi r6, [r0], -r2, asr #32 │ │ │ │ │ stc2 7, cr15, [r2, #-916]! @ 0xfffffc6c │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ @ instruction: 0x4620461c │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ svclt 0x0000e7f8 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb918c4 │ │ │ │ │ + bl feb918bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r2, #240] @ 0xf0 │ │ │ │ │ ldmib r2, {r0, r1, r3, r9, sl, lr}^ │ │ │ │ │ stmdbcs r0, {r9, ip} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0c01 │ │ │ │ │ @@ -53786,15 +53784,15 @@ │ │ │ │ │ strbtmi fp, [r4], -r8, lsl #31 │ │ │ │ │ subvs sp, r5, r3, lsl #16 │ │ │ │ │ @ instruction: 0xf7e518e0 │ │ │ │ │ @ instruction: 0x4620fcf9 │ │ │ │ │ strcs fp, [r0], #-3440 @ 0xfffff290 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91910 │ │ │ │ │ + bl feb91908 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fbf0a │ │ │ │ │ @ instruction: 0xf04f0c01 │ │ │ │ │ strcs r0, [r0], #-3072 @ 0xfffff400 │ │ │ │ │ stmdavs r4, {r0, r1, r3, ip, lr, pc} │ │ │ │ │ @@ -53802,33 +53800,33 @@ │ │ │ │ │ adcmi r6, sl, #8716288 @ 0x850000 │ │ │ │ │ strbtmi fp, [r4], -r8, lsl #31 │ │ │ │ │ subvs sp, r2, r3, lsl #16 │ │ │ │ │ @ instruction: 0xf7e54620 │ │ │ │ │ @ instruction: 0x4620fcd7 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91950 │ │ │ │ │ + bl feb91948 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3e718 │ │ │ │ │ + bcs 3e710 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldrmi r4, [r4], lr, lsl #13 │ │ │ │ │ tstcs r1, sl, lsl #30 │ │ │ │ │ strcs r2, [r0], #-256 @ 0xffffff00 │ │ │ │ │ stmdavs r4, {r0, r1, r2, r3, ip, lr, pc} │ │ │ │ │ cmnlt r3, sl, lsl r6 │ │ │ │ │ cmplt r4, r3, ror r4 │ │ │ │ │ adcmi r6, fp, #8716288 @ 0x850000 │ │ │ │ │ strmi fp, [ip], -r8, lsl #31 │ │ │ │ │ subvs sp, r3, r5, lsl #16 │ │ │ │ │ - bl 14c108 │ │ │ │ │ + bl 14c100 │ │ │ │ │ @ instruction: 0xf7e5000e │ │ │ │ │ @ instruction: 0x4620fcb3 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb91998 │ │ │ │ │ + bl feb91990 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r8, r8]! │ │ │ │ │ addsmi r6, r1, #4325376 @ 0x420000 │ │ │ │ │ svclt 0x0008d812 │ │ │ │ │ stmdavs r4, {r8, r9, sp} │ │ │ │ │ subvs fp, r3, r8, lsl #30 │ │ │ │ │ cmplt r9, sl │ │ │ │ │ @@ -53837,120 +53835,120 @@ │ │ │ │ │ subvs sp, r2, r6, lsl #16 │ │ │ │ │ strtmi r4, [r0], -r1, lsr #8 │ │ │ │ │ stc2 7, cr15, [r4], {229} @ 0xe5 │ │ │ │ │ ldclt 6, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb919dc │ │ │ │ │ + bl feb919d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #240] @ 0xf0 │ │ │ │ │ stmdavs r2, {r0, r1, r4, r9, sl, lr}^ │ │ │ │ │ ldmdale r6, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ movwcs fp, #3848 @ 0xf08 │ │ │ │ │ svclt 0x00086804 │ │ │ │ │ andle r6, lr, r3, asr #32 │ │ │ │ │ addmi r4, fp, #140, 12 @ 0x8c00000 │ │ │ │ │ - bne ff4ee82c │ │ │ │ │ + bne ff4ee824 │ │ │ │ │ cmplt r4, r1, lsl r4 │ │ │ │ │ adcmi r6, r9, #8716288 @ 0x850000 │ │ │ │ │ subvs sp, r1, r7, lsl #16 │ │ │ │ │ - bl 140b94 │ │ │ │ │ + bl 140b8c │ │ │ │ │ @ instruction: 0xf7e5000c │ │ │ │ │ @ instruction: 0x4620fc5d │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91a28 │ │ │ │ │ + bl feb91a20 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ movwlt r0, #4080 @ 0xff0 │ │ │ │ │ stmne ip, {r0, r2, r6, fp, sp, lr} │ │ │ │ │ adcmi r4, ip, #19922944 @ 0x1300000 │ │ │ │ │ adcmi sp, r9, #1769472 @ 0x1b0000 │ │ │ │ │ svclt 0x00046804 │ │ │ │ │ subvs r2, r3, r0, lsl #6 │ │ │ │ │ - blcs 6e894 │ │ │ │ │ + blcs 6e88c │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0c01 │ │ │ │ │ andle r0, sl, r0, lsl #24 │ │ │ │ │ stmvs r5, {r2, r3, r6, r8, ip, sp, pc} │ │ │ │ │ svclt 0x008842ab │ │ │ │ │ stmdale r4, {r2, r5, r6, r9, sl, lr} │ │ │ │ │ strtmi r6, [r1], #-67 @ 0xffffffbd │ │ │ │ │ @ instruction: 0xf7e54620 │ │ │ │ │ @ instruction: 0x4620fc31 │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91a80 │ │ │ │ │ + bl feb91a78 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb3280ff0 │ │ │ │ │ @ instruction: 0x461a4694 │ │ │ │ │ strmi r6, [lr], r3, asr #16 │ │ │ │ │ tsteq r2, ip, lsl #22 │ │ │ │ │ tstle sp, #-1342177272 @ 0xb0000008 │ │ │ │ │ stmdavs r4, {r2, r3, r4, r7, r8, sl, lr} │ │ │ │ │ movwcs fp, #3844 @ 0xf04 │ │ │ │ │ andsle r6, r5, r3, asr #32 │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ svclt 0x000c45f4 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ - bl ee8ec │ │ │ │ │ + bl ee8e4 │ │ │ │ │ cmplt ip, lr, lsl #6 │ │ │ │ │ addmi r6, fp, #8454144 @ 0x810000 │ │ │ │ │ strtmi fp, [ip], -r8, lsl #31 │ │ │ │ │ subvs sp, r3, r6, lsl #16 │ │ │ │ │ tsteq ip, r4, lsl #22 │ │ │ │ │ andeq lr, lr, r4, lsl #22 │ │ │ │ │ stc2 7, cr15, [r0], {229} @ 0xe5 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb91ae4 │ │ │ │ │ + bl feb91adc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb3290ff0 │ │ │ │ │ andne lr, r0, #3424256 @ 0x344000 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x000c2800 │ │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ stmdavs r4, {r1, r3, r4, ip, lr, pc} │ │ │ │ │ stmdavs r3, {r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ ldmne r5, {r0, r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ stmvs r6, {r2, r6, r8, ip, sp, pc} │ │ │ │ │ svclt 0x008842b5 │ │ │ │ │ stmdale r3, {r2, r5, r6, r9, sl, lr} │ │ │ │ │ stmiane r0!, {r0, r2, r6, sp, lr}^ │ │ │ │ │ - blx ffa788b6 │ │ │ │ │ + blx ffa788ae │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ rscsle r2, fp, r0, lsl #24 │ │ │ │ │ adcmi r6, sl, #8716288 @ 0x850000 │ │ │ │ │ subvs sp, r2, r4, lsl #16 │ │ │ │ │ @ instruction: 0xf7e54620 │ │ │ │ │ ubfx pc, sp, #23, #20 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb91b48 │ │ │ │ │ + bl feb91b40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fbf0c │ │ │ │ │ @ instruction: 0xf04f0c01 │ │ │ │ │ andsle r0, fp, r0, lsl #24 │ │ │ │ │ ldrmi r6, [r3], -r4, lsl #16 │ │ │ │ │ stmdavs r5, {r1, r5, r6, r8, ip, sp, pc}^ │ │ │ │ │ strtmi fp, [fp], #-357 @ 0xfffffe9b │ │ │ │ │ stmvs r6, {r2, r6, r8, ip, sp, pc} │ │ │ │ │ svclt 0x008842b3 │ │ │ │ │ stmdale r3, {r2, r5, r6, r9, sl, lr} │ │ │ │ │ stmdbne r0!, {r0, r1, r6, sp, lr}^ │ │ │ │ │ - blx fee78916 │ │ │ │ │ + blx fee7890e │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ rscsle r2, fp, r0, lsl #24 │ │ │ │ │ adcsmi r6, r2, #8781824 @ 0x860000 │ │ │ │ │ subvs sp, r2, r4, lsl #16 │ │ │ │ │ @ instruction: 0xf7e54620 │ │ │ │ │ ldrb pc, [r3, sp, lsr #23]! @ │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ @@ -53982,31 +53980,31 @@ │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ stmvs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmiavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldmib r0, {r4, r5, r8, ip, sp, pc}^ │ │ │ │ │ addmi r3, r3, #2 │ │ │ │ │ - bne ff070a24 │ │ │ │ │ + bne ff070a1c │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldmib r0, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ - bne 646a38 │ │ │ │ │ + bne 646a30 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ stmvs r0, {r3, r4, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ stmdavs r2, {r3, r4, r8, ip, sp, pc} │ │ │ │ │ stmib r0, {r8, r9, sp}^ │ │ │ │ │ ldrbmi r2, [r0, -r1, lsl #6]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, lr, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91c60 │ │ │ │ │ + bl feb91c58 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmvs r2, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ stmdale lr, {r1, r3, r7, r9, lr} │ │ │ │ │ ldrmi r6, [r8], -r3, lsl #16 │ │ │ │ │ stmdavs r1!, {r0, r1, r3, r6, r8, ip, sp, pc}^ │ │ │ │ │ andle r4, r1, fp, lsl #5 │ │ │ │ │ @@ -54040,32 +54038,32 @@ │ │ │ │ │ strmi r4, [r8], -r5, lsr #12 │ │ │ │ │ andpl lr, r1, #3194880 @ 0x30c000 │ │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf04f4770 │ │ │ │ │ @ instruction: 0xe7e830ff │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91d08 │ │ │ │ │ + bl feb91d00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000c4604 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ stmdavs r3, {r0, r5, ip, lr, pc} │ │ │ │ │ stmvs r3, {r0, r1, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ tstle r1, r0, lsl #20 │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ stmdavs r1!, {r3, r9, sl, lr}^ │ │ │ │ │ addsmi fp, r3, #1073741866 @ 0x4000002a │ │ │ │ │ ldrmi fp, [r3], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x461d461a │ │ │ │ │ - blx ff5f8ad8 │ │ │ │ │ + blx ff5f8ad0 │ │ │ │ │ movwcs lr, #6612 @ 0x19d4 │ │ │ │ │ - blne 170bbf4 │ │ │ │ │ + blne 170bbec │ │ │ │ │ adcvs r6, r3, r2, rrx │ │ │ │ │ mvnle r2, r0, lsl #22 │ │ │ │ │ strtmi r6, [r8], -r3, lsr #16 │ │ │ │ │ ldclt 0, cr6, [r8, #-396]! @ 0xfffffe74 │ │ │ │ │ @ instruction: 0x4628461d │ │ │ │ │ @ instruction: 0xf04fbd38 │ │ │ │ │ @ instruction: 0xe7e135ff │ │ │ │ │ @@ -54078,40 +54076,40 @@ │ │ │ │ │ strmi r6, [r4], -r3, asr #17 │ │ │ │ │ suble r2, r1, r0, lsl #22 │ │ │ │ │ ldrdhi pc, [r0], -r0 │ │ │ │ │ ldrmi r4, [r5], -pc, lsl #12 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ stmdavs r1, {r2, r5, ip, lr, pc}^ │ │ │ │ │ eorsle r2, r7, r0, lsl #18 │ │ │ │ │ - bl fed14e38 │ │ │ │ │ + bl fed14e30 │ │ │ │ │ svclt 0x00080906 │ │ │ │ │ andsle r4, r9, r8, asr #12 │ │ │ │ │ strbmi r1, [r3], #-2440 @ 0xfffff678 │ │ │ │ │ addsmi r1, r3, #1081344 @ 0x108000 │ │ │ │ │ strtmi fp, [sl], -r4, lsr #30 │ │ │ │ │ andle r4, fp, #59768832 @ 0x3900000 │ │ │ │ │ andle r4, r2, r1, asr #10 │ │ │ │ │ @ instruction: 0xf8c4b9f6 │ │ │ │ │ strbmi r8, [sp, #-4] │ │ │ │ │ andeq lr, r6, r8, lsl #22 │ │ │ │ │ strbmi fp, [sp], -r8, lsr #30 │ │ │ │ │ @ instruction: 0x462a4639 │ │ │ │ │ - blx fe3f8b68 │ │ │ │ │ + blx fe3f8b60 │ │ │ │ │ strtmi r6, [r8], -r3, lsr #17 │ │ │ │ │ adcvs r4, r3, fp, lsr #8 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ - blx 1e78b7c │ │ │ │ │ + blx 1e78b74 │ │ │ │ │ @ instruction: 0xf7e668e1 │ │ │ │ │ strmi pc, [r1], -r1, lsl #21 │ │ │ │ │ cmnlt r8, r0, lsr #32 │ │ │ │ │ andhi pc, r8, r4, asr #17 │ │ │ │ │ stmiavs r3!, {r7, r9, sl, lr}^ │ │ │ │ │ strb r6, [pc, r0, rrx] │ │ │ │ │ @ instruction: 0x46404632 │ │ │ │ │ - blx 19f8b98 │ │ │ │ │ + blx 19f8b90 │ │ │ │ │ ldrdhi pc, [r0], -r4 │ │ │ │ │ ldrb r6, [r8, r6, lsr #17] │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf04fe7e4 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ cmplt r0, r3, lsl #12 │ │ │ │ │ teqlt r8, r0, lsl #16 │ │ │ │ │ @@ -54131,21 +54129,21 @@ │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r6, [r4], -r5, asr #17 │ │ │ │ │ stmdavs r0, {r0, r2, r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ cmnlt r8, lr, lsl #12 │ │ │ │ │ biclt r6, r1, r1, ror #16 │ │ │ │ │ - bne feb94efc │ │ │ │ │ + bne feb94ef4 │ │ │ │ │ addmi sp, r8, #21 │ │ │ │ │ stmiblt r2!, {r0, ip, lr, pc} │ │ │ │ │ tstlt r6, r0, rrx │ │ │ │ │ stmiavs r3!, {r0, r2, r4, r5, sp, lr} │ │ │ │ │ ldcllt 4, cr4, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ - blx 978c24 │ │ │ │ │ + blx 978c1c │ │ │ │ │ @ instruction: 0xf7e668e1 │ │ │ │ │ eorvs pc, r0, sp, lsr #20 │ │ │ │ │ stmiavs r5!, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ stmib r4, {r8, r9, sp}^ │ │ │ │ │ stccs 3, cr0, [r0, #-4] │ │ │ │ │ andcs sp, r0, sp, ror #3 │ │ │ │ │ @ instruction: 0xf7e5bd70 │ │ │ │ │ @@ -54179,31 +54177,31 @@ │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xffffffcf │ │ │ │ │ @ instruction: 0xffffffc5 │ │ │ │ │ @ instruction: 0xffffffbb │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb91f34 │ │ │ │ │ + bl feb91f2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stcmi 15, cr0, [r6], {248} @ 0xf8 │ │ │ │ │ - bmi 1c3940 │ │ │ │ │ + bmi 1c3938 │ │ │ │ │ ldrbtmi r4, [sl], #-1148 @ 0xfffffb84 │ │ │ │ │ @ instruction: 0xf1044621 │ │ │ │ │ @ instruction: 0xf7e50028 │ │ │ │ │ strtmi pc, [r0], -sp, ror #22 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq r0, r2, r4, lsl sl │ │ │ │ │ + andeq r0, r2, ip, lsl sl │ │ │ │ │ @ instruction: 0xffffff9b │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb91f64 │ │ │ │ │ + bl feb91f5c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ cmplt r8, r5, lsl #12 │ │ │ │ │ - blx ffaf8d72 │ │ │ │ │ + blx ffaf8d6a │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ stc2 7, cr15, [r4], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strdlt pc, [r8, -r5] │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ @ instruction: 0xf7ffb108 │ │ │ │ │ @@ -54213,60 +54211,60 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ stmdacs r1, {r0, r2, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ andcs sp, r0, r1, lsl #16 │ │ │ │ │ @ instruction: 0x4620bd10 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - bllt ff678db8 │ │ │ │ │ + bllt ff678db0 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ strlt fp, [r8, #-360] @ 0xfffffe98 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - blx ff478dd2 │ │ │ │ │ + blx ff478dca │ │ │ │ │ stmdacc r1, {r3, r8, ip, sp, pc} │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ andcs fp, r0, r8, lsl #26 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @ instruction: 0xf7ff4604 │ │ │ │ │ strtmi pc, [r0], -r5, asr #23 │ │ │ │ │ - blx fedf8dfe │ │ │ │ │ + blx fedf8df6 │ │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ │ ldclt 0, cr7, [r0, #-12] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-784]! @ 0xfffffcf0 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ - blx fea78e22 │ │ │ │ │ + blx fea78e1a │ │ │ │ │ @ instruction: 0x4620b958 │ │ │ │ │ - blx fe978e2a │ │ │ │ │ + blx fe978e22 │ │ │ │ │ svclt 0x00982801 │ │ │ │ │ stmdble lr, {sp} │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ff4038 │ │ │ │ │ stmdacc r1, {r0, r1, r2, r4, r7, r8, r9, fp, ip, sp, pc} │ │ │ │ │ rscsle r4, r0, #1342177288 @ 0x50000008 │ │ │ │ │ strtmi r1, [r0], -r9, ror #24 │ │ │ │ │ - blx fe878e4a │ │ │ │ │ + blx fe878e42 │ │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ │ ldclt 5, cr5, [r8, #-268]! @ 0xfffffef4 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ subsle r2, r0, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92064 │ │ │ │ │ + bl feb9205c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - blx fe0f8e6e │ │ │ │ │ + blx fe0f8e66 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ffd803 │ │ │ │ │ andcs pc, r0, sp, ror fp @ │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ @ instruction: 0x4605fb75 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -54280,36 +54278,36 @@ │ │ │ │ │ movwcc r4, #5788 @ 0x169c │ │ │ │ │ cdpeq 1, 0, cr15, cr9, cr2, {5} │ │ │ │ │ svclt 0x00182a20 │ │ │ │ │ svceq 0x0004f1be │ │ │ │ │ strbmi sp, [r1, #-2547]! @ 0xfffff60d │ │ │ │ │ strbmi sp, [r5, #-2318]! @ 0xfffff6f2 │ │ │ │ │ @ instruction: 0x4620d317 │ │ │ │ │ - blx 15f8ec6 │ │ │ │ │ + blx 15f8ebe │ │ │ │ │ ldmible r6, {r0, fp, sp}^ │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ff4038 │ │ │ │ │ strmi fp, [ip], fp, asr #22 │ │ │ │ │ ldmle r0!, {r0, r5, r6, r8, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ @ instruction: 0x4620fb51 │ │ │ │ │ - blx 10f8ee6 │ │ │ │ │ + blx 10f8ede │ │ │ │ │ rscle r2, sl, r0, lsl #16 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ - bl feb74e90 │ │ │ │ │ + bl feb74e88 │ │ │ │ │ strtmi r0, [r0], -r5, lsl #2 │ │ │ │ │ mcrr2 7, 15, pc, sl, cr15 @ │ │ │ │ │ andcs lr, r0, r1, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ suble r2, r6, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92110 │ │ │ │ │ + bl feb92108 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ - blx b78f1a │ │ │ │ │ + blx b78f12 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ffd803 │ │ │ │ │ andcs pc, r0, r7, lsr #22 │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ @ instruction: 0x4605fb1f │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r4, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @@ -54319,147 +54317,147 @@ │ │ │ │ │ addsmi lr, sp, #28 │ │ │ │ │ @ instruction: 0x4619d81a │ │ │ │ │ stmdbcs r1, {r0, r1, r4, fp, ip, sp, lr, pc} │ │ │ │ │ stceq 1, cr15, [r9], {162} @ 0xa2 │ │ │ │ │ svclt 0x00182a20 │ │ │ │ │ svceq 0x0004f1bc │ │ │ │ │ addmi sp, sp, #3981312 @ 0x3cc000 │ │ │ │ │ - blne 12b0f9c │ │ │ │ │ + blne 12b0f94 │ │ │ │ │ tstcc r1, r0, lsr #12 │ │ │ │ │ @ instruction: 0xff50f7ff │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r1, {r0, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620d9d7 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ - blt ffdf8f7c │ │ │ │ │ + blt ffdf8f74 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ @ instruction: 0x4620faff │ │ │ │ │ - blx ffc78f88 │ │ │ │ │ + blx ffc78f80 │ │ │ │ │ rscle r2, sp, r0, lsl #16 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ andcs lr, r0, sl, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-776]! @ 0xfffffcf8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ - blx ff878fb0 │ │ │ │ │ + blx ff878fa8 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7ffd803 │ │ │ │ │ ldrdcs pc, [r0], -fp │ │ │ │ │ @ instruction: 0xf7ffbd38 │ │ │ │ │ @ instruction: 0x4603fad3 │ │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - blx ff4f8fcc │ │ │ │ │ + blx ff4f8fc4 │ │ │ │ │ rscsle r2, r4, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {67} @ 0x43 │ │ │ │ │ addsmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ stclpl 2, cr13, [r0, #-956]! @ 0xfffffc44 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff4616 │ │ │ │ │ stmdacs r1, {r0, r3, r4, r5, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdale r4, {r5, r9, sl, lr} │ │ │ │ │ - blx fed79008 │ │ │ │ │ + blx fed79000 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7ffbd70 │ │ │ │ │ strmi pc, [r3], -fp, lsr #21 │ │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - blx feaf901c │ │ │ │ │ + blx feaf9014 │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7e41960 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f3dc │ │ │ │ │ + blne 6f3d4 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff4616 │ │ │ │ │ stmdacs r1, {r0, r1, r3, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdale r4, {r5, r9, sl, lr} │ │ │ │ │ - blx fe1f9064 │ │ │ │ │ + blx fe1f905c │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7ffbd70 │ │ │ │ │ @ instruction: 0x4603fa7d │ │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - blx 1f79078 │ │ │ │ │ + blx 1f79070 │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r5, r6, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f438 │ │ │ │ │ + blne 6f430 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff4616 │ │ │ │ │ stmdacs r1, {r0, r2, r3, r4, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdale r4, {r5, r9, sl, lr} │ │ │ │ │ - blx 16790c0 │ │ │ │ │ + blx 16790b8 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7ffbd70 │ │ │ │ │ strmi pc, [r3], -pc, asr #20 │ │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - blx 13f90d4 │ │ │ │ │ + blx 13f90cc │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f494 │ │ │ │ │ + blne 6f48c │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff4616 │ │ │ │ │ stmdacs r1, {r0, r1, r2, r3, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmdale r4, {r5, r9, sl, lr} │ │ │ │ │ - blx af911c │ │ │ │ │ + blx af9114 │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @ instruction: 0xf7ffbd70 │ │ │ │ │ strmi pc, [r3], -r1, lsr #20 │ │ │ │ │ ldrmi r4, [ip], -r0, lsr #12 │ │ │ │ │ - blx 879130 │ │ │ │ │ + blx 879128 │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r3, r4, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f4f0 │ │ │ │ │ + blne 6f4e8 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92360 │ │ │ │ │ + bl feb92358 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46154610 │ │ │ │ │ - blx 79170 │ │ │ │ │ + blx 79168 │ │ │ │ │ stmdale ip, {r0, fp, sp} │ │ │ │ │ teqlt ip, r0, lsl #10 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r1, {r0, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ stmdale r9, {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf9f4f7ff │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ @@ -54474,15 +54472,15 @@ │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ rscle r4, r9, #-536870903 @ 0xe0000009 │ │ │ │ │ stmibne r0!, {r0, r3, r5, r9, sl, lr} │ │ │ │ │ cdp2 7, 13, cr15, cr8, cr4, {7} │ │ │ │ │ rscle r2, r3, r0, lsl #16 │ │ │ │ │ vldmdblt r0!, {d17-d16} │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb923d0 │ │ │ │ │ + bl feb923c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46154610 │ │ │ │ │ @ instruction: 0xf9c8f7ff │ │ │ │ │ stmdale ip, {r0, fp, sp} │ │ │ │ │ teqlt ip, r0, lsl #10 │ │ │ │ │ @@ -54521,15 +54519,15 @@ │ │ │ │ │ @ instruction: 0xf982f7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7e41960 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f62c │ │ │ │ │ + blne 6f624 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -54544,15 +54542,15 @@ │ │ │ │ │ @ instruction: 0xf954f7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 8, cr3, [r0], {1} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r1], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f688 │ │ │ │ │ + blne 6f680 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrblt fp, [r0, #-840]! @ 0xfffffcb8 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ strmi r4, [sp], -r4, lsl #12 │ │ │ │ │ @@ -54567,19 +54565,19 @@ │ │ │ │ │ @ instruction: 0xf926f7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r2, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f6e4 │ │ │ │ │ + blne 6f6dc │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92554 │ │ │ │ │ + bl feb9254c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46144610 │ │ │ │ │ @ instruction: 0xf906f7ff │ │ │ │ │ stmdale r5, {r0, fp, sp} │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ @@ -54606,19 +54604,19 @@ │ │ │ │ │ @ instruction: 0xf8d8f7ff │ │ │ │ │ rscsle r2, r3, r0, lsl #16 │ │ │ │ │ stccs 14, cr1, [r0], {65} @ 0x41 │ │ │ │ │ addmi fp, sp, #24, 30 @ 0x60 │ │ │ │ │ ldrtmi sp, [r2], -lr, ror #5 │ │ │ │ │ @ instruction: 0xf7fe1960 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - blne 6f780 │ │ │ │ │ + blne 6f778 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb925f0 │ │ │ │ │ + bl feb925e8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xb12a460e │ │ │ │ │ @ instruction: 0x46144610 │ │ │ │ │ @ instruction: 0xf8b8f7ff │ │ │ │ │ stmdale r5, {r0, fp, sp} │ │ │ │ │ @ instruction: 0x46284631 │ │ │ │ │ @@ -54626,17 +54624,17 @@ │ │ │ │ │ @ instruction: 0xe7bb4070 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ ldrtmi pc, [r1], -r9, lsr #17 @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ svclt 0x0000e7b2 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92630 │ │ │ │ │ + bl feb92628 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3f3f8 │ │ │ │ │ + bcs 3f3f0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmdblt r3!, {r0, r8, r9}^ │ │ │ │ │ strmi r3, [r5], -r1, lsl #4 │ │ │ │ │ @ instruction: 0xf95af7ff │ │ │ │ │ @@ -54672,71 +54670,71 @@ │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strtmi pc, [sl], -pc, asr #16 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ andcs lr, r0, r6, lsr #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb926e8 │ │ │ │ │ + bl feb926e0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, asr #2 │ │ │ │ │ @ instruction: 0xf7e44608 │ │ │ │ │ strtmi pc, [r1], -r7, ror #26 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ @ instruction: 0x4608e790 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ stcleq 8, cr15, [r4, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a25 │ │ │ │ │ - blmi 99a92c │ │ │ │ │ + blmi 99a924 │ │ │ │ │ stcls 4, cr4, [r7, #488] @ 0x1e8 │ │ │ │ │ stccs 8, cr5, [r0, #-844] @ 0xfffffcb4 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ ldmdavs fp, {r8, r9, sl, sp} │ │ │ │ │ @ instruction: 0xf04f9381 │ │ │ │ │ eorle r0, r2, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf44fae01 │ │ │ │ │ ldrtmi r7, [r9], -r0, lsl #4 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - cdp 7, 13, cr15, cr0, cr9, {6} │ │ │ │ │ + cdp 7, 13, cr15, cr4, cr9, {6} │ │ │ │ │ strtmi sl, [sl], -r8, lsl #23 │ │ │ │ │ tstvc r0, pc, asr #8 @ │ │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ │ @ instruction: 0xf8def7fd │ │ │ │ │ - blle 445564 │ │ │ │ │ + blle 44555c │ │ │ │ │ andle r5, lr, r7, lsr r4 │ │ │ │ │ ldrtmi r1, [r1], -r2, asr #24 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ strmi pc, [r5], -fp, asr #17 │ │ │ │ │ @ instruction: 0x4620b138 │ │ │ │ │ @ instruction: 0xfffcf7fe │ │ │ │ │ strtmi fp, [r8], -r8, lsr #19 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ strcs lr, [r0, #-0] │ │ │ │ │ - blmi 30ddbc │ │ │ │ │ + blmi 30ddb4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe0955fc │ │ │ │ │ + blls fe0955f4 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 57) │ │ │ │ │ @ instruction: 0xf50d4628 │ │ │ │ │ pop {r1, r8, sl, fp, ip, sp, lr} │ │ │ │ │ strdlt r4, [r3], -r0 │ │ │ │ │ stmdacc r1, {r4, r5, r6, r8, r9, sl, lr} │ │ │ │ │ strb r4, [r7, r8, lsr #8]! │ │ │ │ │ - stmib r8, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq sp, r1, r4, lsr r4 │ │ │ │ │ + stmib ip, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq sp, r1, ip, lsr r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sp, r1, ip, asr #7 │ │ │ │ │ + ldrdeq sp, [r1], -r4 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb927c8 │ │ │ │ │ + bl feb927c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ rorslt r0, r0 @ │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xffcef7fe │ │ │ │ │ tstlt r0, r1, lsl #12 │ │ │ │ │ strtmi r1, [r2], -r1, asr #28 │ │ │ │ │ strtmi r2, [r8], -r2, lsl #6 │ │ │ │ │ @@ -54747,15 +54745,15 @@ │ │ │ │ │ movwcs r4, #1568 @ 0x620 │ │ │ │ │ strtmi r7, [r0], -r3 │ │ │ │ │ strcs fp, [r0], #-3384 @ 0xfffff2c8 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r3, [r0], #-2049 @ 0xfffff7ff │ │ │ │ │ svclt 0x0000e7f5 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92814 │ │ │ │ │ + bl feb9280c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xb1b80ff0 │ │ │ │ │ ldrmi r4, [r6], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7fe4605 │ │ │ │ │ strmi pc, [r1], -r7, lsr #31 │ │ │ │ │ cdpne 1, 4, cr11, cr1, cr0, {0} │ │ │ │ │ ldclne 6, cr4, [r3], #-136 @ 0xffffff78 │ │ │ │ │ @@ -54766,17 +54764,17 @@ │ │ │ │ │ @ instruction: 0x4620b938 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ stmdacc r1, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrb r4, [r5, r0, lsr #8]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92860 │ │ │ │ │ + bl feb92858 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3f628 │ │ │ │ │ + bcs 3f620 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ ldmiblt fp!, {r0, r8, r9} │ │ │ │ │ ldrmi r4, [r6], -sp, lsl #12 │ │ │ │ │ @ instruction: 0xf7fe4604 │ │ │ │ │ @@ -54790,15 +54788,15 @@ │ │ │ │ │ @ instruction: 0x4628b938 │ │ │ │ │ andvc r2, r3, r0, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ strtmi r2, [r8], -r0, lsl #10 │ │ │ │ │ stmdacc r1, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ │ ldrb r4, [r5, r8, lsr #8]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb928c0 │ │ │ │ │ + bl feb928b8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, ror #3 │ │ │ │ │ @ instruction: 0xf7fe4608 │ │ │ │ │ stmdacs r1, {r0, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x2600bf98 │ │ │ │ │ strtmi sp, [r0], -sl, lsl #16 │ │ │ │ │ @@ -54811,64 +54809,64 @@ │ │ │ │ │ @ instruction: 0x4606ff3b │ │ │ │ │ @ instruction: 0xf7fe4620 │ │ │ │ │ @ instruction: 0x4602ff3b │ │ │ │ │ rscsle r2, r0, r0, lsl #16 │ │ │ │ │ strmi lr, [r8], -lr, ror #15 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92914 │ │ │ │ │ + bl feb9290c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ strmi fp, [r5], -r9, asr #2 │ │ │ │ │ @ instruction: 0xf7e44608 │ │ │ │ │ @ instruction: 0x4621fc51 │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ @ instruction: 0x4608e792 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ ldrblt r5, [r0, #3200]! @ 0xc80 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ stcleq 8, cr15, [r4, #816]! @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a1e │ │ │ │ │ - blmi 7dab58 │ │ │ │ │ + blmi 7dab50 │ │ │ │ │ stcls 4, cr4, [r7, #488] @ 0x1e8 │ │ │ │ │ stccs 8, cr5, [r0, #-844] @ 0xfffffcb4 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ ldmdavs fp, {r8, r9, sl, sp} │ │ │ │ │ @ instruction: 0xf04f9381 │ │ │ │ │ eorle r0, r7, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf44fae01 │ │ │ │ │ ldrtmi r7, [r9], -r0, lsl #4 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - ldc 7, cr15, [sl, #804]! @ 0x324 │ │ │ │ │ + ldc 7, cr15, [lr, #804]! @ 0x324 │ │ │ │ │ strtmi sl, [sl], -r8, lsl #23 │ │ │ │ │ tstvc r0, pc, asr #8 @ │ │ │ │ │ movwls r4, #1584 @ 0x630 │ │ │ │ │ @ instruction: 0xffc8f7fc │ │ │ │ │ - blle 582f98 │ │ │ │ │ + blle 582f90 │ │ │ │ │ @ instruction: 0xd01354b7 │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ @ instruction: 0xff5ef7ff │ │ │ │ │ - blmi 2cdfcc │ │ │ │ │ + blmi 2cdfc4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe095810 │ │ │ │ │ + blls fe095808 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_und │ │ │ │ │ stcvc 5, cr15, [r2, #-52] @ 0xffffffcc │ │ │ │ │ ldrhtmi lr, [r0], #141 @ 0x8d │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ strb r2, [sp, r0]! │ │ │ │ │ - stmia r0, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - andeq sp, r1, r8, lsl #4 │ │ │ │ │ + stmia r4, {r1, r3, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + andeq sp, r1, r0, lsl r2 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0001d1b8 │ │ │ │ │ + andeq sp, r1, r0, asr #3 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb929d8 │ │ │ │ │ + bl feb929d0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ @@ -54885,22 +54883,22 @@ │ │ │ │ │ stccs 6, cr4, [r0], {7} │ │ │ │ │ strtmi sp, [r8], -r4, ror #1 │ │ │ │ │ mcr2 7, 5, pc, cr6, cr14, {7} @ │ │ │ │ │ svclt 0x00982801 │ │ │ │ │ stmdale r5, {r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - bllt fe9797cc │ │ │ │ │ + bllt fe9797c4 │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ @ instruction: 0x463afe95 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e440f8 │ │ │ │ │ svclt 0x0000bb9b │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92a58 │ │ │ │ │ + bl feb92a50 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r5], -ip, lsl #12 │ │ │ │ │ @@ -54917,22 +54915,22 @@ │ │ │ │ │ stccs 6, cr4, [r0], {7} │ │ │ │ │ strtmi sp, [r8], -r4, ror #1 │ │ │ │ │ mcr2 7, 3, pc, cr6, cr14, {7} @ │ │ │ │ │ svclt 0x00982801 │ │ │ │ │ stmdale r5, {r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt feff98b4 │ │ │ │ │ + blt feff98ac │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ @ instruction: 0x463afe55 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fe40f8 │ │ │ │ │ svclt 0x0000bab5 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92ad8 │ │ │ │ │ + bl feb92ad0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @@ -54945,17 +54943,17 @@ │ │ │ │ │ ldrtmi sp, [sl], -r5, lsl #16 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e440f8 │ │ │ │ │ @ instruction: 0x4628bb35 │ │ │ │ │ mcr2 7, 1, pc, cr6, cr14, {7} @ │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - bllt b798bc │ │ │ │ │ + bllt b798b4 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92b34 │ │ │ │ │ + bl feb92b2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1], -ip, lsl #30 │ │ │ │ │ tstle r1, r0, lsl #12 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [r8], -r5, lsl #12 │ │ │ │ │ @@ -54968,17 +54966,17 @@ │ │ │ │ │ ldrtmi sp, [sl], -r5, lsl #16 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fe40f8 │ │ │ │ │ strtmi fp, [r8], -r1, ror #20 │ │ │ │ │ ldc2l 7, cr15, [r8, #1016]! @ 0x3f8 │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt 1679980 │ │ │ │ │ + blt 1679978 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92b90 │ │ │ │ │ + bl feb92b88 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ tstle r1, r0, lsl #14 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ │ @@ -54988,17 +54986,17 @@ │ │ │ │ │ ldrtmi sp, [r2], -r5, lsl #16 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e440f8 │ │ │ │ │ @ instruction: 0x4628badf │ │ │ │ │ ldc2l 7, cr15, [r0, #1016] @ 0x3f8 │ │ │ │ │ @ instruction: 0x46214632 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt ff5f9968 │ │ │ │ │ + blt ff5f9960 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb92be0 │ │ │ │ │ + bl feb92bd8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, -ip, lsl #30] │ │ │ │ │ tstle r1, r0, lsl #14 │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ strmi r4, [ip], -r5, lsl #12 │ │ │ │ │ @@ -55008,15 +55006,15 @@ │ │ │ │ │ ldrtmi sp, [r2], -r5, lsl #16 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7fe40f8 │ │ │ │ │ @ instruction: 0x4628ba11 │ │ │ │ │ stc2 7, cr15, [r8, #1016]! @ 0x3f8 │ │ │ │ │ @ instruction: 0x46214632 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt 279a20 │ │ │ │ │ + blt 279a18 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stcpl 5, cr15, [r0], {172} @ 0xac │ │ │ │ │ andeq pc, r0, ip, asr #17 │ │ │ │ │ stceq 8, cr15, [r0], {76} @ 0x4c │ │ │ │ │ @@ -55035,15 +55033,15 @@ │ │ │ │ │ @ instruction: 0xf000930f │ │ │ │ │ @ instruction: 0x460580ff │ │ │ │ │ ldc2 7, cr15, [r8, #-920]! @ 0xfffffc68 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ stmdals r7, {r0, r1, r4, r5, r6, r7, pc} │ │ │ │ │ ldc2 7, cr15, [r2, #-920]! @ 0xfffffc68 │ │ │ │ │ @ instruction: 0xf0402800 │ │ │ │ │ - blls 29bedc │ │ │ │ │ + blls 29bed4 │ │ │ │ │ strtmi fp, [r8], -fp, lsr #3 │ │ │ │ │ @ instruction: 0xf7e62700 │ │ │ │ │ strmi pc, [r6], -fp, lsr #29 │ │ │ │ │ strmi r4, [ip], -r8, lsr #12 │ │ │ │ │ @ instruction: 0xff12f7e6 │ │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ │ ldrtmi r9, [r2], -pc, lsl #18 │ │ │ │ │ @@ -55051,15 +55049,15 @@ │ │ │ │ │ strtmi r9, [r3], -r5, lsl #2 │ │ │ │ │ andls r9, r4, r9, lsl #18 │ │ │ │ │ strvs lr, [r2, -sp, asr #19] │ │ │ │ │ strtmi r4, [r8], -r8, lsl #15 │ │ │ │ │ @ instruction: 0xf7e6af15 │ │ │ │ │ pkhbtmi pc, r1, r7, lsl #31 @ │ │ │ │ │ @ instruction: 0xf7f3468a │ │ │ │ │ - blls 3ba2c8 │ │ │ │ │ + blls 3ba2c0 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ strbtmi r4, [r6], -r4, ror #12 │ │ │ │ │ svcpl 0x0000f5b3 │ │ │ │ │ svclt 0x0028461a │ │ │ │ │ andpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ ldrmi r4, [r0], r3, ror #10 │ │ │ │ │ svclt 0x00089a09 │ │ │ │ │ @@ -55072,86 +55070,86 @@ │ │ │ │ │ cmple ip, r0, lsl r0 │ │ │ │ │ @ instruction: 0xf7e64628 │ │ │ │ │ smlatbcs r1, fp, lr, pc @ │ │ │ │ │ strtmi r4, [r8], -r2, lsl #12 │ │ │ │ │ ldc2l 7, cr15, [ip], #-920 @ 0xfffffc68 │ │ │ │ │ stclle 8, cr2, [r2, #-0] │ │ │ │ │ strble r0, [r0, #-1987] @ 0xfffff83d │ │ │ │ │ - bl 1dcd058 │ │ │ │ │ + bl 1dcd050 │ │ │ │ │ eorsle r0, ip, #671088640 @ 0x28000000 │ │ │ │ │ ldrtmi r4, [r9], -r2, asr #12 │ │ │ │ │ @ instruction: 0xf7e74628 │ │ │ │ │ @ instruction: 0xf1b0f83b │ │ │ │ │ @ instruction: 0xdde60b00 │ │ │ │ │ ldrbmi r9, [sl], -r7, lsl #16 │ │ │ │ │ @ instruction: 0xf7e74639 │ │ │ │ │ cmnlt r0, #2015232 @ 0x1ec000 @ │ │ │ │ │ - bl 72276c │ │ │ │ │ - bl 11bcb60 │ │ │ │ │ - blcs 59700 │ │ │ │ │ + bl 722764 │ │ │ │ │ + bl 11bcb58 │ │ │ │ │ + blcs 596f8 │ │ │ │ │ @ instruction: 0xf7f3d0e6 │ │ │ │ │ - bls 33a240 │ │ │ │ │ + bls 33a238 │ │ │ │ │ vmax.s8 d20, d16, d12 │ │ │ │ │ tstls r1, r7, ror #7 │ │ │ │ │ - blls 341eac │ │ │ │ │ + blls 341ea4 │ │ │ │ │ @ instruction: 0xf1439010 │ │ │ │ │ addmi r0, r1, #0, 6 │ │ │ │ │ orrmi r4, fp, r1, ror #12 │ │ │ │ │ stmdbls sp, {r0, r1, r3, r4, r6, r8, r9, fp, ip, lr, pc} │ │ │ │ │ ldrbmi r9, [fp], #-2826 @ 0xfffff4f6 │ │ │ │ │ cmplt r1, sl, lsl #6 │ │ │ │ │ svclt 0x00844299 │ │ │ │ │ movwls r2, #58112 @ 0xe300 │ │ │ │ │ @ instruction: 0xf502d8cc │ │ │ │ │ - bne 718978 │ │ │ │ │ - blls 3e07cc │ │ │ │ │ + bne 718970 │ │ │ │ │ + blls 3e07c4 │ │ │ │ │ sbcle r2, r5, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf7fa4618 │ │ │ │ │ strbmi pc, [ip, #-3231] @ 0xfffff361 @ │ │ │ │ │ movweq lr, #43894 @ 0xab76 │ │ │ │ │ stmdals r7, {r1, r6, r7, r8, r9, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf8dd2101 │ │ │ │ │ @ instruction: 0xf7e7b048 │ │ │ │ │ stmdacs r0, {r0, r1, r6, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - blls 2afd38 │ │ │ │ │ + blls 2afd30 │ │ │ │ │ @ instruction: 0xf7f3b32b │ │ │ │ │ - bls 53a1dc │ │ │ │ │ + bls 53a1d4 │ │ │ │ │ movweq lr, #27220 @ 0x6a54 │ │ │ │ │ svclt 0x001446a0 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ @ instruction: 0xf0034282 │ │ │ │ │ - bl 1efc7d8 │ │ │ │ │ + bl 1efc7d0 │ │ │ │ │ svclt 0x00a80201 │ │ │ │ │ - blcs 447dc │ │ │ │ │ + blcs 447d4 │ │ │ │ │ @ instruction: 0x4628d150 │ │ │ │ │ cdp2 7, 0, cr15, cr8, cr6, {7} │ │ │ │ │ strtmi r4, [r8], -r7, lsl #12 │ │ │ │ │ @ instruction: 0xf7e6460d │ │ │ │ │ - blls 43b5ac │ │ │ │ │ + blls 43b5a4 │ │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r9, sl, lr}^ │ │ │ │ │ andcs r8, r7, r4, lsl #6 │ │ │ │ │ strtmi r9, [fp], -r9, lsl #18 │ │ │ │ │ strmi lr, [r2], -sp, asr #19 │ │ │ │ │ strtmi r4, [r0], -r8, lsl #15 │ │ │ │ │ - bmi c8d4d0 │ │ │ │ │ + bmi c8d4c8 │ │ │ │ │ strpl pc, [r1], #-1293 @ 0xfffffaf3 │ │ │ │ │ ldrcc r4, [r4], #-2862 @ 0xfffff4d2 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmdavs r3!, {r1, r3, r4, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 127) │ │ │ │ │ stcpl 5, cr15, [r1, #-52] @ 0xffffffcc │ │ │ │ │ pop {r0, r1, r2, ip, sp, pc} │ │ │ │ │ - blls 29fbf0 │ │ │ │ │ + blls 29fbe8 │ │ │ │ │ strtmi fp, [r8], -r3, lsr #3 │ │ │ │ │ ldc2l 7, cr15, [lr, #920] @ 0x398 │ │ │ │ │ strtmi r9, [r8], -ip │ │ │ │ │ @ instruction: 0xf7e6910b │ │ │ │ │ - blls 2fb558 │ │ │ │ │ + blls 2fb550 │ │ │ │ │ smlabteq r0, sp, r9, lr │ │ │ │ │ stmdbls pc, {sp} @ │ │ │ │ │ tstls r5, r4, lsl #6 │ │ │ │ │ andcc lr, fp, #3620864 @ 0x374000 │ │ │ │ │ strmi lr, [r2], -sp, asr #19 │ │ │ │ │ strmi r9, [r8, r9, lsl #18] │ │ │ │ │ movwls r9, #47888 @ 0xbb10 │ │ │ │ │ @@ -55160,45 +55158,45 @@ │ │ │ │ │ ldrb r9, [fp, -lr, lsl #6] │ │ │ │ │ @ instruction: 0xf7e64628 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r6, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ svcge 0x0007f47f │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ strb r4, [r4, r1, lsl #12] │ │ │ │ │ smceq 28691 @ 0x7013 │ │ │ │ │ - b 1102984 │ │ │ │ │ - bl 1914bdc │ │ │ │ │ + b 110297c │ │ │ │ │ + bl 1914bd4 │ │ │ │ │ ldmibne pc!, {r1, r2, r8, r9}^ @ │ │ │ │ │ ldmibne pc!, {r0, r1, r3, r4, r6, r8, lr}^ @ │ │ │ │ │ - bls 50c204 │ │ │ │ │ - bl 11c2198 │ │ │ │ │ - bne fe0becac │ │ │ │ │ + bls 50c1fc │ │ │ │ │ + bl 11c2190 │ │ │ │ │ + bne fe0beca4 │ │ │ │ │ movweq lr, #47969 @ 0xbb61 │ │ │ │ │ - b 13fc088 │ │ │ │ │ - b 107c3dc │ │ │ │ │ + b 13fc080 │ │ │ │ │ + b 107c3d4 │ │ │ │ │ @ instruction: 0xf7c97157 │ │ │ │ │ - pkhbtmi lr, r0, lr, lsl #29 │ │ │ │ │ + strmi lr, [r0], r2, lsr #29 │ │ │ │ │ stmdals r7, {r0, r1, r4, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0xff36f7e6 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ ldrb sl, [r9, r8, ror #29] │ │ │ │ │ - cdp 7, 3, cr15, cr14, cr9, {6} │ │ │ │ │ - andeq ip, r1, sl, lsl #30 │ │ │ │ │ + cdp 7, 4, cr15, cr2, cr9, {6} │ │ │ │ │ + andeq ip, r1, r2, lsl pc │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r1, r4, asr #26 │ │ │ │ │ + andeq ip, r1, ip, asr #26 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92edc │ │ │ │ │ + bl feb92ed4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ │ stmdbcs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strmi sp, [r8], -r8, lsr #32 │ │ │ │ │ @ instruction: 0x461e4617 │ │ │ │ │ - blx fe8f9c94 │ │ │ │ │ + blx fe8f9c8c │ │ │ │ │ movwlt r4, #34308 @ 0x8604 │ │ │ │ │ - blx ff879c9a │ │ │ │ │ + blx ff879c92 │ │ │ │ │ andsle r2, r0, r1, lsl #16 │ │ │ │ │ stcls 6, cr4, [r8, #-160] @ 0xffffff60 │ │ │ │ │ strls r4, [r0, #-1587] @ 0xfffff9cd │ │ │ │ │ @ instruction: 0x4621463a │ │ │ │ │ mcr2 7, 4, pc, cr10, cr15, {7} @ │ │ │ │ │ strmi r4, [sp], -r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ @@ -55210,30 +55208,30 @@ │ │ │ │ │ stc2 7, cr15, [ip, #-920]! @ 0xfffffc68 │ │ │ │ │ mvnle r2, r0, lsl #16 │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ @ instruction: 0xe7eb4635 │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ @ instruction: 0xe7ea4635 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb92f50 │ │ │ │ │ + bl feb92f48 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3fcf8 │ │ │ │ │ + bcs 3fcf0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000c4605 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ strmi fp, [ip], -r2, lsl #1 │ │ │ │ │ svclt 0x00082d00 │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ @ instruction: 0x4620b9b8 │ │ │ │ │ @ instruction: 0x461e4611 │ │ │ │ │ @ instruction: 0xf95cf7eb │ │ │ │ │ orrlt r4, r0, r4, lsl #12 │ │ │ │ │ strtmi r4, [r8], -r1, lsl #12 │ │ │ │ │ ldrtmi r9, [r2], -r7, lsl #26 │ │ │ │ │ - blls 1e118c │ │ │ │ │ + blls 1e1184 │ │ │ │ │ mcr2 7, 2, pc, cr12, cr15, {7} @ │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7e7460c │ │ │ │ │ strtmi pc, [r8], -pc, ror #19 │ │ │ │ │ andlt r4, r2, r1, lsr #12 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x462c35ff │ │ │ │ │ @@ -55255,44 +55253,44 @@ │ │ │ │ │ strmi sp, [r4], -r6, lsr #32 │ │ │ │ │ @ instruction: 0x461f4616 │ │ │ │ │ @ instruction: 0xffc0f7eb │ │ │ │ │ eorsle r2, r1, r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ strmi pc, [r4], -r1, lsr #20 │ │ │ │ │ @ instruction: 0x4628b1d0 │ │ │ │ │ - blx 779da0 │ │ │ │ │ + blx 779d98 │ │ │ │ │ orrslt r4, r0, r5, lsl #12 │ │ │ │ │ - blx 16f9da6 │ │ │ │ │ + blx 16f9d9e │ │ │ │ │ eorsle r2, r8, r1, lsl #16 │ │ │ │ │ @ instruction: 0xf7e64620 │ │ │ │ │ stmdacs r0, {r0, r3, r7, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf04fd13d │ │ │ │ │ @ instruction: 0x462036ff │ │ │ │ │ @ instruction: 0xf7e74634 │ │ │ │ │ strtmi pc, [r8], -r9, lsr #19 │ │ │ │ │ @ instruction: 0xf9a6f7e7 │ │ │ │ │ strtmi lr, [r0], -r5 │ │ │ │ │ @ instruction: 0xf9a2f7e7 │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ - bmi 90d70c │ │ │ │ │ + bmi 90d704 │ │ │ │ │ ldrbtmi r4, [sl], #-2849 @ 0xfffff4df │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x4630d136 │ │ │ │ │ andlt r4, sp, r1, lsr #12 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ @ instruction: 0xf7eb4628 │ │ │ │ │ stmdacs r1, {r0, r3, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strbmi sp, [sl], -r8, asr #3 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ stc2l 7, cr15, [ip, #976]! @ 0x3d0 │ │ │ │ │ rscle r2, r1, r0, lsl #16 │ │ │ │ │ strtmi sl, [r8], -r2, lsl #18 │ │ │ │ │ - blx fef79e48 │ │ │ │ │ + blx fef79e40 │ │ │ │ │ strvs lr, [r4], #-2525 @ 0xfffff623 │ │ │ │ │ bicsle r2, ip, r0, lsl #16 │ │ │ │ │ ldrdcs lr, [r2, -r8] │ │ │ │ │ smlabteq r1, r0, r2, pc @ │ │ │ │ │ strtmi r2, [r8], -ip, lsr #4 │ │ │ │ │ ldc2l 7, cr15, [lr], #-920 @ 0xfffffc68 │ │ │ │ │ @ instruction: 0xd1bd2800 │ │ │ │ │ @@ -55302,20 +55300,20 @@ │ │ │ │ │ @ instruction: 0x463b4632 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ andhi pc, r0, sp, asr #17 │ │ │ │ │ ldc2 7, cr15, [ip, #1020]! @ 0x3fc │ │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e7460c │ │ │ │ │ sbfx pc, pc, #18, #21 │ │ │ │ │ - stcl 7, cr15, [r2, #-804] @ 0xfffffcdc │ │ │ │ │ - muleq r1, r4, fp │ │ │ │ │ + stcl 7, cr15, [r6, #-804] @ 0xfffffcdc │ │ │ │ │ + muleq r1, ip, fp │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq ip, r1, sl, lsl fp │ │ │ │ │ + andeq ip, r1, r2, lsr #22 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb930d4 │ │ │ │ │ + bl feb930cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r7, r0, lsl #16 │ │ │ │ │ ldrmi r4, [r6], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7e7461f │ │ │ │ │ strmi pc, [r5], -r7, lsr #19 │ │ │ │ │ @@ -55324,20 +55322,20 @@ │ │ │ │ │ ldrtmi r9, [r2], -r0, lsl #8 │ │ │ │ │ ldc2 7, cr15, [r4, #1020] @ 0x3fc │ │ │ │ │ strtmi r4, [r8], -r3, lsl #12 │ │ │ │ │ ldrmi r4, [sp], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf936f7e7 │ │ │ │ │ strtmi r4, [r1], -r8, lsr #12 │ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ │ - ldrbcc pc, [pc, #79]! @ 3bf67 @ │ │ │ │ │ + ldrbcc pc, [pc, #79]! @ 3bf5f @ │ │ │ │ │ ldrb r4, [r7, ip, lsr #12]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb93124 │ │ │ │ │ + bl feb9311c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3feac │ │ │ │ │ + bcs 3fea4 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000c460d │ │ │ │ │ tstcs r0, r1, lsl #2 │ │ │ │ │ ldrmi fp, [r6], -r3, lsl #1 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ tsteq r1, r1, asr #32 @ │ │ │ │ │ ldrmi fp, [pc], -r9, lsl #22 │ │ │ │ │ @@ -55358,33 +55356,33 @@ │ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ │ @ instruction: 0xf7e74620 │ │ │ │ │ @ instruction: 0xf04ff8f7 │ │ │ │ │ @ instruction: 0x463436ff │ │ │ │ │ @ instruction: 0x46214630 │ │ │ │ │ ldcllt 0, cr11, [r0, #12]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb931a0 │ │ │ │ │ + bl feb93198 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3ff48 │ │ │ │ │ + bcs 3ff40 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000cb082 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ │ ldrmi fp, [r5], -ip, lsr #22 │ │ │ │ │ @ instruction: 0xf7eb461e │ │ │ │ │ @ instruction: 0x4604f837 │ │ │ │ │ @ instruction: 0x4628b1f8 │ │ │ │ │ @ instruction: 0xf936f7e7 │ │ │ │ │ @ instruction: 0xb1b84605 │ │ │ │ │ - blx 1d79f70 │ │ │ │ │ + blx 1d79f68 │ │ │ │ │ andsle r2, sp, r1, lsl #16 │ │ │ │ │ ldrtmi r9, [r2], -r7, lsl #16 │ │ │ │ │ strtmi r9, [r9], -r0 │ │ │ │ │ - blls 1cd868 │ │ │ │ │ + blls 1cd860 │ │ │ │ │ ldc2 7, cr15, [lr, #-1020] @ 0xfffffc04 │ │ │ │ │ strtmi r4, [r0], -r6, lsl #12 │ │ │ │ │ @ instruction: 0xf7e7460c │ │ │ │ │ strtmi pc, [r8], -r1, asr #17 │ │ │ │ │ @ instruction: 0xf8bef7e7 │ │ │ │ │ @ instruction: 0x46214630 │ │ │ │ │ ldcllt 0, cr11, [r0, #-8]! │ │ │ │ │ @@ -55398,28 +55396,28 @@ │ │ │ │ │ @ instruction: 0xf7e64628 │ │ │ │ │ stmdacs r0, {r0, r1, r4, r5, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ @ instruction: 0x4620d1d8 │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ @ instruction: 0xf7e74634 │ │ │ │ │ ldrb pc, [lr, r1, lsr #17] @ │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb93240 │ │ │ │ │ + bl feb93238 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 3ffe8 │ │ │ │ │ + bcs 3ffe0 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ svclt 0x000cb082 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1], #-68 @ 0xffffffbc │ │ │ │ │ ldrmi fp, [r5], -ip, lsr #19 │ │ │ │ │ @ instruction: 0xf7ea461e │ │ │ │ │ strmi pc, [r4], -r7, ror #31 │ │ │ │ │ @ instruction: 0x4629b178 │ │ │ │ │ strls r9, [r0, #-3335] @ 0xfffff2f9 │ │ │ │ │ - blls 1cd93c │ │ │ │ │ + blls 1cd934 │ │ │ │ │ ldc2l 7, cr15, [r8], {255} @ 0xff │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xf7e7460c │ │ │ │ │ @ instruction: 0x4628f87b │ │ │ │ │ andlt r4, r2, r1, lsr #12 │ │ │ │ │ @ instruction: 0xf04fbd70 │ │ │ │ │ @ instruction: 0x462c35ff │ │ │ │ │ @@ -55446,15 +55444,15 @@ │ │ │ │ │ stmdale r4, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ stmib r0, {r9, sp}^ │ │ │ │ │ andcs r3, r1, r0, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xb1204603 │ │ │ │ │ tstlt r0, r0, lsl #17 │ │ │ │ │ - bne ff05646c │ │ │ │ │ + bne ff056464 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ cmnlt r8, r3, lsl #12 │ │ │ │ │ ldmvs sl, {fp, sp, lr} │ │ │ │ │ stmdale r9, {r4, r7, r9, lr} │ │ │ │ │ cmplt r1, r9, asr r8 │ │ │ │ │ addmi r1, sl, #16640 @ 0x4100 │ │ │ │ │ andcs sp, r0, #335544320 @ 0x14000000 │ │ │ │ │ @@ -55470,18 +55468,18 @@ │ │ │ │ │ mrrcne 1, 7, fp, r9, cr9 │ │ │ │ │ stmdale ip, {r0, r4, r7, r9, lr} │ │ │ │ │ strcs fp, [r0], #-1040 @ 0xfffffbf0 │ │ │ │ │ strne lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ │ @ instruction: 0xf85d68c0 │ │ │ │ │ strmi r4, [r8], #-2820 @ 0xfffff4fc │ │ │ │ │ svclt 0x00944290 │ │ │ │ │ - bne fe044160 │ │ │ │ │ + bne fe044158 │ │ │ │ │ stmiavs r0, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ addsmi r4, r0, #24, 8 @ 0x18000000 │ │ │ │ │ - bne fe072570 │ │ │ │ │ + bne fe072568 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r3, r4, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r6, r3, #8519680 @ 0x820000 │ │ │ │ │ andcs sp, r0, r1, lsl #18 │ │ │ │ │ stmdavs r1, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ mrrcne 1, 5, fp, r9, cr1 │ │ │ │ │ @@ -55490,15 +55488,15 @@ │ │ │ │ │ strne lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ │ @ instruction: 0xf85d1a50 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47701ad0 │ │ │ │ │ stmdavs r2, {r3, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r6, sl, #8585216 @ 0x830000 │ │ │ │ │ stmdavs r0, {r2, r9, ip, lr, pc}^ │ │ │ │ │ - bl ff042c1c │ │ │ │ │ + bl ff042c14 │ │ │ │ │ ldrbmi r0, [r0, -r3, asr #1]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ stmdavs r3, {r6, r8, ip, sp, pc} │ │ │ │ │ smlabblt fp, r2, r8, r6 │ │ │ │ │ stmdale r4, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ svclt 0x00184293 │ │ │ │ │ andle r2, r2, r1 │ │ │ │ │ @@ -55521,15 +55519,15 @@ │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ mvnlt r4, r3, lsl #12 │ │ │ │ │ stmvs r0, {r1, fp, sp, lr} │ │ │ │ │ ldmdale r9, {r1, r7, r9, lr} │ │ │ │ │ ldmdavs ip, {r4, sl, ip, sp, pc}^ │ │ │ │ │ - bl cd2b0 │ │ │ │ │ + bl cd2a8 │ │ │ │ │ addsmi r0, r0, #268435469 @ 0x1000000d │ │ │ │ │ @ instruction: 0xf001d30e │ │ │ │ │ cdpne 1, 0, cr0, cr12, cr7, {0} │ │ │ │ │ strcs fp, [r1], #-3864 @ 0xfffff0e8 │ │ │ │ │ svclt 0x00184290 │ │ │ │ │ stmdblt ip!, {sl, sp} │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ @@ -55538,23 +55536,23 @@ │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb93470 │ │ │ │ │ + bl feb93468 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ strmi r6, [r4], -r0, lsl #14 │ │ │ │ │ stmvs r3, {r1, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ andsle r4, r8, #-536870903 @ 0xe0000009 │ │ │ │ │ strmi r4, [sp], -sl, lsl #12 │ │ │ │ │ @ instruction: 0x46394630 │ │ │ │ │ - blx ff2f82a0 │ │ │ │ │ + blx ff2f8298 │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ stmdale lr, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ strmi r6, [sp], #-2145 @ 0xfffff79f │ │ │ │ │ bicseq lr, r5, #3072 @ 0xc00 │ │ │ │ │ movwle r4, #33434 @ 0x829a │ │ │ │ │ streq pc, [r7, #-5] │ │ │ │ │ svclt 0x00183d00 │ │ │ │ │ @@ -55563,23 +55561,23 @@ │ │ │ │ │ andcs fp, r0, r5, lsl #2 │ │ │ │ │ strvs lr, [r0, -r4, asr #19] │ │ │ │ │ svclt 0x0000bdf8 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb934d4 │ │ │ │ │ + bl feb934cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldmib r0, {r3, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ strmi r6, [r4], -r0, lsl #14 │ │ │ │ │ stmvs r3, {r1, r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ andsle r4, r8, #-536870903 @ 0xe0000009 │ │ │ │ │ strmi r4, [sp], -sl, lsl #12 │ │ │ │ │ @ instruction: 0x46394630 │ │ │ │ │ - blx fe778304 │ │ │ │ │ + blx fe7782fc │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ stmdale lr, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ strmi r6, [sp], #-2145 @ 0xfffff79f │ │ │ │ │ bicseq lr, r5, #3072 @ 0xc00 │ │ │ │ │ movwle r4, #33434 @ 0x829a │ │ │ │ │ streq pc, [r7, #-5] │ │ │ │ │ svclt 0x00183d00 │ │ │ │ │ @@ -55598,22 +55596,22 @@ │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r1, lsl #6 │ │ │ │ │ @ instruction: 0x462abd38 │ │ │ │ │ @ instruction: 0xf0046861 │ │ │ │ │ stmdavs r3!, {r0, r3, r5, r6, r9, fp, ip, sp, lr, pc} │ │ │ │ │ addsmi r6, r3, #10616832 @ 0xa20000 │ │ │ │ │ stmdavs r1!, {r0, r2, r4, r5, r6, r7, fp, ip, lr, pc}^ │ │ │ │ │ - bl 10d394 │ │ │ │ │ + bl 10d38c │ │ │ │ │ addsmi r0, sl, #1409286147 @ 0x54000003 │ │ │ │ │ @ instruction: 0xf005d3ef │ │ │ │ │ svclt 0x000c0507 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ svclt 0x000c2d00 │ │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ │ - bcs 3cb80 │ │ │ │ │ + bcs 3cb78 │ │ │ │ │ stmib r4, {r0, r1, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ ldclt 5, cr3, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrlt fp, [r8, #-880]! @ 0xfffffc90 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ @@ -55623,37 +55621,37 @@ │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r1, lsl #6 │ │ │ │ │ @ instruction: 0x462abd38 │ │ │ │ │ @ instruction: 0xf0046861 │ │ │ │ │ stmdavs r3!, {r0, r1, r3, r4, r5, r9, fp, ip, sp, lr, pc} │ │ │ │ │ addsmi r6, r3, #10616832 @ 0xa20000 │ │ │ │ │ stmdavs r1!, {r0, r2, r4, r5, r6, r7, fp, ip, lr, pc}^ │ │ │ │ │ - bl 10d3f8 │ │ │ │ │ + bl 10d3f0 │ │ │ │ │ addsmi r0, sl, #1409286147 @ 0x54000003 │ │ │ │ │ @ instruction: 0xf005d3ef │ │ │ │ │ svclt 0x000c0507 │ │ │ │ │ andcs r2, r0, #268435456 @ 0x10000000 │ │ │ │ │ svclt 0x000c2d00 │ │ │ │ │ @ instruction: 0xf0022200 │ │ │ │ │ - bcs 3cbe4 │ │ │ │ │ + bcs 3cbdc │ │ │ │ │ stmib r4, {r0, r1, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ ldclt 5, cr3, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrblt fp, [r0, #-888]! @ 0xfffffc88 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ stmiavs r3!, {r3, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbcs r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r2, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r0, #-4]! │ │ │ │ │ stmdavs r1!, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ │ - blx 16f842c │ │ │ │ │ + blx 16f8424 │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ ldmle r4!, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ │ ldrtmi r6, [r5], #-2150 @ 0xfffff79a │ │ │ │ │ bicseq lr, r5, #3072 @ 0xc00 │ │ │ │ │ mvnle r4, #-1610612727 @ 0xa0000009 │ │ │ │ │ streq pc, [r7, #-5] │ │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ │ @@ -55671,15 +55669,15 @@ │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ stmiavs r3!, {r3, r5, r8, ip, sp, pc} │ │ │ │ │ stmdbcs r0, {r0, r2, r3, r9, sl, lr} │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r2, lsl #6 │ │ │ │ │ ldcllt 6, cr4, [r0, #-4]! │ │ │ │ │ stmdavs r1!, {r1, r3, r5, r9, sl, lr}^ │ │ │ │ │ - blx feff8494 │ │ │ │ │ + blx feff848c │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ ldmle r4!, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ │ ldrtmi r6, [r5], #-2150 @ 0xfffff79a │ │ │ │ │ bicseq lr, r5, #3072 @ 0xc00 │ │ │ │ │ mvnle r4, #-1610612727 @ 0xa0000009 │ │ │ │ │ streq pc, [r7, #-5] │ │ │ │ │ andcs fp, r1, #12, 30 @ 0x30 │ │ │ │ │ @@ -55687,21 +55685,21 @@ │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ strcc lr, [r0, #-2500] @ 0xfffff63c │ │ │ │ │ andcs fp, r0, r0, ror sp │ │ │ │ │ ldrbmi r4, [r0, -r1, lsl #12]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb936c4 │ │ │ │ │ + bl feb936bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #240]! @ 0xf0 │ │ │ │ │ strmi r6, [r4], -r5, lsl #16 │ │ │ │ │ addmi r6, sp, #8454144 @ 0x810000 │ │ │ │ │ stmdavs r3, {r0, r3, r4, fp, ip, lr, pc}^ │ │ │ │ │ - blne 12aab68 │ │ │ │ │ + blne 12aab60 │ │ │ │ │ @ instruction: 0xf7fd4628 │ │ │ │ │ stmdavs r3!, {r0, r1, r2, r7, sl, fp, ip, sp, lr, pc} │ │ │ │ │ ldrdcs lr, [r1, -r4] │ │ │ │ │ movwcc fp, #4394 @ 0x112a │ │ │ │ │ stmdale ip, {r0, r1, r3, r7, r9, lr} │ │ │ │ │ eorvs r2, r3, r0, lsl #4 │ │ │ │ │ andcc r6, r1, r2, rrx │ │ │ │ │ @@ -55710,44 +55708,44 @@ │ │ │ │ │ ldclt 0, cr6, [r8, #-140]! @ 0xffffff74 │ │ │ │ │ adcmi r3, r9, #4194304 @ 0x400000 │ │ │ │ │ strcs sp, [r0, #-514] @ 0xfffffdfe │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ stmib r0, {r8, r9, sp}^ │ │ │ │ │ strb r5, [r0, r0, lsl #6]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb93720 │ │ │ │ │ + bl feb93718 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xffc8f7ff │ │ │ │ │ stmdavs r3!, {r2, r3, r6, r8, ip, sp, pc} │ │ │ │ │ smlatblt fp, r2, r8, r6 │ │ │ │ │ stmdale r4, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ svclt 0x00184293 │ │ │ │ │ andle r2, r2, r1 │ │ │ │ │ andcs fp, r0, r0, lsl sp │ │ │ │ │ stmdavs r0!, {r4, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vldrlt.16 s0, [r0, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb93758 │ │ │ │ │ + bl feb93750 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #-240]! @ 0xffffff10 │ │ │ │ │ stmvs r5, {r0, r1, r3, r9, sl, lr} │ │ │ │ │ - blcs 5656c │ │ │ │ │ - bcs 6c1cc │ │ │ │ │ + blcs 56564 │ │ │ │ │ + bcs 6c1c4 │ │ │ │ │ svclt 0x000c4604 │ │ │ │ │ andcs r2, r0, r1 │ │ │ │ │ svclt 0x008842a9 │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ strcs fp, [r0, #-272] @ 0xfffffef0 │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ @ instruction: 0xb1266866 │ │ │ │ │ addmi r3, sp, #1073741824 @ 0x40000000 │ │ │ │ │ stmib r4, {r0, r1, r2, r4, r5, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ │ - bne 1b80594 │ │ │ │ │ + bne 1b8058c │ │ │ │ │ svclt 0x00284295 │ │ │ │ │ stccs 6, cr4, [r0, #-84] @ 0xffffffac │ │ │ │ │ strtmi sp, [sl], -pc, ror #1 │ │ │ │ │ @ instruction: 0xf7e34618 │ │ │ │ │ stmiavs r1!, {r0, r2, r5, r7, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andcc lr, r0, #212, 18 @ 0x350000 │ │ │ │ │ movwcc fp, #4394 @ 0x112a │ │ │ │ │ @@ -55823,62 +55821,62 @@ │ │ │ │ │ stmvs r1, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #39424 @ 0x9a00 │ │ │ │ │ stmdavs r2, {r1, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldmdavc sl, {r1, r5, r6, r8, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf8133303 │ │ │ │ │ @ instruction: 0xf813cc03 │ │ │ │ │ andvs r1, r3, r1, lsl #24 │ │ │ │ │ - b 10fcf30 │ │ │ │ │ - b 110d318 │ │ │ │ │ + b 10fcf28 │ │ │ │ │ + b 110d310 │ │ │ │ │ ldrbmi r0, [r0, -r1]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ stmdavs r3, {r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r3, r4, r5, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #39424 @ 0x9a00 │ │ │ │ │ stmdavs r2, {r0, r1, r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldmdavc sl, {r1, r3, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf8133303 │ │ │ │ │ @ instruction: 0xf813cc03 │ │ │ │ │ andvs r1, r3, r1, lsl #24 │ │ │ │ │ - b 10fcf60 │ │ │ │ │ + b 10fcf58 │ │ │ │ │ movwmi r4, #45836 @ 0xb30c │ │ │ │ │ movweq pc, #1443 @ 0x5a3 @ │ │ │ │ │ rsbsmi pc, pc, r3, lsl #1 │ │ │ │ │ andeq pc, r0, r0, lsl #9 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r6, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r5, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #39424 @ 0x9a00 │ │ │ │ │ stmdavs r2, {r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ strlt fp, [r0, #-2418] @ 0xfffff68e │ │ │ │ │ ldmdavc sl, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ │ mul r2, r3, r8 │ │ │ │ │ - blgt 13a790 │ │ │ │ │ + blgt 13a788 │ │ │ │ │ andvs r0, r1, r3, lsl r2 │ │ │ │ │ movwmi lr, #59971 @ 0xea43 │ │ │ │ │ andeq lr, ip, r3, asr #20 │ │ │ │ │ - blx 17a8d2 │ │ │ │ │ + blx 17a8ca │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #39424 @ 0x9a00 │ │ │ │ │ stmdavs r2, {r1, r2, r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ strlt fp, [r0, #-2466] @ 0xfffff65e │ │ │ │ │ ldmdavc sl, {r0, r3, r4, r9, sl, lr}^ │ │ │ │ │ mul r2, r3, r8 │ │ │ │ │ - blgt 13a7c8 │ │ │ │ │ + blgt 13a7c0 │ │ │ │ │ andvs r0, r1, r3, lsl r2 │ │ │ │ │ movwmi lr, #59971 @ 0xea43 │ │ │ │ │ movweq lr, #51779 @ 0xca43 │ │ │ │ │ movweq pc, #1443 @ 0x5a3 @ │ │ │ │ │ rsbsmi pc, pc, r3, lsl #1 │ │ │ │ │ andeq pc, r0, r0, lsl #9 │ │ │ │ │ - blx 17a916 │ │ │ │ │ + blx 17a90e │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r4, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #55808 @ 0xda00 │ │ │ │ │ stmdavs r2, {r1, r2, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf853b922 │ │ │ │ │ @@ -55913,26 +55911,26 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r3, {r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #13952 @ 0x3680 │ │ │ │ │ stmdavs r2, {r0, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldmdavs r9, {r1, r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8533308 │ │ │ │ │ - blt 28785c │ │ │ │ │ - blt 45485c │ │ │ │ │ + blt 287854 │ │ │ │ │ + blt 454854 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ ldrbmi r4, [r0, -r1, lsl #12]! │ │ │ │ │ stmdavs r3, {r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #13952 @ 0x3680 │ │ │ │ │ stmdavs r2, {r0, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldmdavs r9, {r1, r3, r4, r5, r8, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf8533308 │ │ │ │ │ - blt 287884 │ │ │ │ │ - blt 454884 │ │ │ │ │ + blt 28787c │ │ │ │ │ + blt 45487c │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ ldrbmi r4, [r0, -r1, lsl #12]! │ │ │ │ │ cmnlt r8, r3, lsl #12 │ │ │ │ │ cmplt sl, r2, lsl #16 │ │ │ │ │ ldclne 8, cr6, [r1, #512] @ 0x200 │ │ │ │ │ stmdble r7, {r3, r7, r9, lr} │ │ │ │ │ stmdblt r9!, {r0, r3, r4, r6, fp, sp, lr} │ │ │ │ │ @@ -55953,15 +55951,15 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-896]! @ 0xfffffc80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ stmiavs r3!, {r3, r5, r8, ip, sp, pc} │ │ │ │ │ - bcs 4e140 │ │ │ │ │ + bcs 4e138 │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r1, lsl #6 │ │ │ │ │ @ instruction: 0x4613bd38 │ │ │ │ │ stmdavs r1!, {r1, r3, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xffbcf003 │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ ldmle r4!, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ │ @@ -55979,15 +55977,15 @@ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrlt fp, [r8, #-896]! @ 0xfffffc80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ stmiavs r3!, {r3, r5, r8, ip, sp, pc} │ │ │ │ │ - bcs 4e1a8 │ │ │ │ │ + bcs 4e1a0 │ │ │ │ │ addsmi fp, r8, #24, 30 @ 0x60 │ │ │ │ │ andcs sp, r0, r1, lsl #6 │ │ │ │ │ @ instruction: 0x4613bd38 │ │ │ │ │ stmdavs r1!, {r1, r3, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xff8cf003 │ │ │ │ │ stmiavs r2!, {r0, r1, r5, fp, sp, lr} │ │ │ │ │ ldmle r4!, {r0, r1, r4, r7, r9, lr}^ │ │ │ │ │ @@ -56000,76 +55998,76 @@ │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ mvnle r2, r0, lsl #20 │ │ │ │ │ stmib r4, {r0, sp}^ │ │ │ │ │ ldclt 5, cr3, [r8, #-0] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb93ba8 │ │ │ │ │ + bl feb93ba0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrshlt r0, [r0, #-240]! @ 0xffffff10 │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r6, r8, ip, sp, pc} │ │ │ │ │ - bcs 6c61c │ │ │ │ │ + bcs 6c614 │ │ │ │ │ svclt 0x000c68a5 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svclt 0x008842a8 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ strcs fp, [r0, #-275] @ 0xfffffeed │ │ │ │ │ ldcllt 6, cr4, [r0, #-160]! @ 0xffffff60 │ │ │ │ │ @ instruction: 0xb1266866 │ │ │ │ │ addmi r3, r5, #1 │ │ │ │ │ stmib r4, {r0, r1, r2, r4, r5, r6, r7, r8, r9, ip, lr, pc}^ │ │ │ │ │ - bne b7d5e4 │ │ │ │ │ + bne b7d5dc │ │ │ │ │ svclt 0x00284295 │ │ │ │ │ stccs 6, cr4, [r0, #-84] @ 0xffffffac │ │ │ │ │ strtmi sp, [sl], -pc, ror #1 │ │ │ │ │ - blx 1ffa982 │ │ │ │ │ + blx 1ffa97a │ │ │ │ │ ldmib r4, {r0, r5, r7, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xb12a3200 │ │ │ │ │ addsmi r3, r9, #67108864 @ 0x4000000 │ │ │ │ │ andcs sp, r0, #-1811939325 @ 0x94000003 │ │ │ │ │ andcc lr, r0, #196, 18 @ 0x310000 │ │ │ │ │ addsmi r4, r9, #721420288 @ 0x2b000000 │ │ │ │ │ ldrdvs sp, [r3], -pc @ │ │ │ │ │ svclt 0x0000e7de │ │ │ │ │ ldrlt fp, [r0, #-912]! @ 0xfffffc70 │ │ │ │ │ stmdavs r0, {r2, r9, sl, lr} │ │ │ │ │ - blx feca9700 │ │ │ │ │ + blx feca96f8 │ │ │ │ │ stmiavs r3!, {r0, r7, r9, ip, sp, lr, pc} │ │ │ │ │ addsmi r0, r8, #1343488 @ 0x148000 │ │ │ │ │ @ instruction: 0xf042bf88 │ │ │ │ │ ldmiblt r2!, {r0, r9}^ │ │ │ │ │ stmiblt sp, {r0, r2, r5, r6, fp, sp, lr}^ │ │ │ │ │ @ instruction: 0xf103780a │ │ │ │ │ - bcs 4c638 │ │ │ │ │ + bcs 4c630 │ │ │ │ │ strmi fp, [r6, #3864] @ 0xf18 │ │ │ │ │ @ instruction: 0xf101d91a │ │ │ │ │ strmi r0, [r3], -r1, lsl #24 │ │ │ │ │ - blcs baa58 │ │ │ │ │ + blcs baa50 │ │ │ │ │ @ instruction: 0xf81c4661 │ │ │ │ │ - bcs 47658 │ │ │ │ │ + bcs 47650 │ │ │ │ │ ldrmi fp, [lr, #3864] @ 0xf18 │ │ │ │ │ andcs sp, r0, #16121856 @ 0xf60000 │ │ │ │ │ - blcs baa6c │ │ │ │ │ + blcs baa64 │ │ │ │ │ stmdblt r2!, {r1, r3, fp, ip, sp, lr} │ │ │ │ │ ldclt 0, cr6, [r0, #-140]! @ 0xffffff74 │ │ │ │ │ addmi r3, r3, #1 │ │ │ │ │ andcs sp, r0, r1, lsl #4 │ │ │ │ │ stmib r4, {r4, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ │ ldrb r0, [sp, r0, lsl #4] │ │ │ │ │ strb r4, [lr, r3, lsl #12]! │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ stmdavs r3, {r4, r5, r8, r9, ip, sp, pc} │ │ │ │ │ stmvs r2, {r0, r1, r5, r8, r9, ip, sp, pc} │ │ │ │ │ eorle r4, r1, #805306377 @ 0x30000009 │ │ │ │ │ @ instruction: 0xf04f6842 │ │ │ │ │ - b 7fa98 │ │ │ │ │ + b 7fa90 │ │ │ │ │ @ instruction: 0xf1c2010c │ │ │ │ │ - blx 33d2b8 │ │ │ │ │ + blx 33d2b0 │ │ │ │ │ ldmdavc sl, {r1, sl, fp, ip, sp, lr, pc} │ │ │ │ │ andeq lr, ip, #139264 @ 0x22000 │ │ │ │ │ ldmib r0, {r1, r3, r4, ip, sp, lr}^ │ │ │ │ │ @ instruction: 0xf1c32300 │ │ │ │ │ @ instruction: 0xf8920307 │ │ │ │ │ addsmi ip, r9, r0 │ │ │ │ │ tsteq ip, r1, asr #20 │ │ │ │ │ @@ -56086,50 +56084,50 @@ │ │ │ │ │ cmnlt r0, r3, lsl #12 │ │ │ │ │ cmnlt r2, r2, lsl #16 │ │ │ │ │ addmi r6, r2, #128, 16 @ 0x800000 │ │ │ │ │ ldmdavs r8, {r0, r3, r9, ip, lr, pc}^ │ │ │ │ │ ldrlt fp, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ │ andcs r1, r1, r4, asr ip │ │ │ │ │ andsvc r6, r1, ip, lsl r0 │ │ │ │ │ - blmi 17ac74 │ │ │ │ │ + blmi 17ac6c │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ cmnlt r0, r3, lsl #12 │ │ │ │ │ cmnlt r2, r2, lsl #16 │ │ │ │ │ addmi r6, r2, #128, 16 @ 0x800000 │ │ │ │ │ ldmdavs r8, {r0, r3, r9, ip, lr, pc}^ │ │ │ │ │ ldrlt fp, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ │ andcs r1, r1, r4, asr ip │ │ │ │ │ andsvc r6, r1, ip, lsl r0 │ │ │ │ │ - blmi 17ac9c │ │ │ │ │ + blmi 17ac94 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xb1b84603 │ │ │ │ │ lsllt r6, r0, #16 │ │ │ │ │ mcrrne 4, 1, fp, r2, cr0 │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ subvc fp, r1, sl, asr #18 │ │ │ │ │ andvc r0, r1, r9, lsl #20 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r2, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17acd4 │ │ │ │ │ + blmi 17accc │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r0, r3, lsl #12 │ │ │ │ │ @ instruction: 0xb1a86800 │ │ │ │ │ mcrrne 4, 1, fp, r2, cr0 │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ subvc fp, r1, r2, asr r9 │ │ │ │ │ smlabtcs r7, r1, r3, pc @ │ │ │ │ │ andcs r7, r1, r1 │ │ │ │ │ - blmi 17ad00 │ │ │ │ │ + blmi 17acf8 │ │ │ │ │ andcc r6, r2, #1703936 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x4770601a │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ @ instruction: 0xb1b84603 │ │ │ │ │ lsllt r6, r0, #16 │ │ │ │ │ @@ -56138,110 +56136,110 @@ │ │ │ │ │ ldmdavs sl, {r0, r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvc fp, r1, sl, asr #18 │ │ │ │ │ subvc r0, r1, r9, lsl #20 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r2, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17ad44 │ │ │ │ │ + blmi 17ad3c │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r0, r3, lsl #12 │ │ │ │ │ @ instruction: 0xb1a86800 │ │ │ │ │ mcrrne 4, 1, fp, r2, cr0 │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvc fp, r1, r2, asr r9 │ │ │ │ │ smlabtcs r7, r1, r3, pc @ │ │ │ │ │ andcs r7, r1, r1, asr #32 │ │ │ │ │ - blmi 17ad70 │ │ │ │ │ + blmi 17ad68 │ │ │ │ │ andcc r6, r2, #1703936 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x4770601a │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ biclt r4, r8, r3, lsl #12 │ │ │ │ │ lslslt r6, r0, #16 │ │ │ │ │ stcne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ addvc fp, r1, sl, asr r9 │ │ │ │ │ - beq 27fc54 │ │ │ │ │ + beq 27fc4c │ │ │ │ │ subvc r7, r1, r2 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r3, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17adb8 │ │ │ │ │ + blmi 17adb0 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r8, r3, lsl #12 │ │ │ │ │ lslslt r6, r0, #16 │ │ │ │ │ stcne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ addvc fp, r1, sl, asr r9 │ │ │ │ │ - beq 27fc90 │ │ │ │ │ + beq 27fc88 │ │ │ │ │ subvc r7, r1, r2 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r3, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17adf4 │ │ │ │ │ + blmi 17adec │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r8, r3, lsl #12 │ │ │ │ │ lslslt r6, r0, #16 │ │ │ │ │ stcne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvc fp, r1, sl, asr r9 │ │ │ │ │ @ instruction: 0x0c090a0a │ │ │ │ │ addvc r7, r1, r2, asr #32 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r3, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17ae30 │ │ │ │ │ + blmi 17ae28 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r8, r3, lsl #12 │ │ │ │ │ lslslt r6, r0, #16 │ │ │ │ │ stcne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvc fp, r1, sl, asr r9 │ │ │ │ │ @ instruction: 0x0c090a0a │ │ │ │ │ addvc r7, r1, r2, asr #32 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r3, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17ae6c │ │ │ │ │ + blmi 17ae64 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ lslslt r4, r3, #12 │ │ │ │ │ orrslt r6, r8, r0, lsl #16 │ │ │ │ │ stclne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ - blt 2ab220 │ │ │ │ │ + blt 2ab218 │ │ │ │ │ @ instruction: 0xf85d6001 │ │ │ │ │ andcs r4, r1, r4, lsl #22 │ │ │ │ │ andcc r6, r4, #1703936 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x4770601a │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ lslslt r4, r3, #12 │ │ │ │ │ orrslt r6, r8, r0, lsl #16 │ │ │ │ │ stclne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ - blt 2ab254 │ │ │ │ │ + blt 2ab24c │ │ │ │ │ @ instruction: 0xf85d6001 │ │ │ │ │ andcs r4, r1, r4, lsl #22 │ │ │ │ │ andcc r6, r4, #1703936 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x4770601a │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ @@ -56251,41 +56249,41 @@ │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvs fp, r1, sl, lsr r9 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r4, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17af08 │ │ │ │ │ + blmi 17af00 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xb1a84603 │ │ │ │ │ orrslt r6, r0, r0, lsl #16 │ │ │ │ │ stclne 4, cr11, [r2], {16} │ │ │ │ │ addsmi r6, r4, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs sl, {r0, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ andvs fp, r1, sl, lsr r9 │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r4, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17af3c │ │ │ │ │ + blmi 17af34 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ movwlt r4, #34305 @ 0x8601 │ │ │ │ │ stmdavs r4, {r4, r5, sl, ip, sp, pc} │ │ │ │ │ stmvs sp, {r2, r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addmi r1, r5, #224, 26 @ 0x3800 │ │ │ │ │ stmdavs r8, {r0, r1, r2, r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ strmi fp, [r4], r8, lsr #19 │ │ │ │ │ rsbvs fp, r2, r2, lsl sl │ │ │ │ │ andcs r0, r1, sl, lsl lr │ │ │ │ │ stceq 3, cr15, [r7], {98} @ 0x62 │ │ │ │ │ vqrdmlsh.s32 d16, d2, d10 │ │ │ │ │ - beq 6c7e38 │ │ │ │ │ + beq 6c7e30 │ │ │ │ │ ldcmi 3, cr15, [r7], {98} @ 0x62 │ │ │ │ │ ldcvs 3, cr15, [pc], {99} @ 0x63 │ │ │ │ │ andgt pc, r0, r4, asr #17 │ │ │ │ │ ldclt 8, cr6, [r0], #-44 @ 0xffffffd4 │ │ │ │ │ andvs r3, fp, r8, lsl #6 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ │ @@ -56303,27 +56301,27 @@ │ │ │ │ │ vpmin.u32 d16, d4, d12 │ │ │ │ │ vqrdmlsh.s32 d20, d3, d7 │ │ │ │ │ mrceq 12, 0, r6, cr3, cr15, {0} │ │ │ │ │ andgt pc, r0, r0, asr #17 │ │ │ │ │ ldceq 1, cr7, [r3], {3} │ │ │ │ │ cmpvc r3, r2, lsl sl │ │ │ │ │ andcs r7, r1, r2, lsl #3 │ │ │ │ │ - blmi 17afd8 │ │ │ │ │ + blmi 17afd0 │ │ │ │ │ movwcc r6, #34827 @ 0x880b │ │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ movwlt r4, #1537 @ 0x601 │ │ │ │ │ stmdavs r4, {r4, r5, sl, ip, sp, pc} │ │ │ │ │ stmvs sp, {r2, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addmi r1, r5, #224, 26 @ 0x3800 │ │ │ │ │ stmdavs r8, {r1, r2, r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ strmi fp, [r4], r0, lsr #19 │ │ │ │ │ - beq 6d4f1c │ │ │ │ │ + beq 6d4f14 │ │ │ │ │ vhadd.u32 d18, d3, d1 │ │ │ │ │ @ instruction: 0xf3620c07 │ │ │ │ │ ldceq 12, cr2, [sl], {15} │ │ │ │ │ vacgt.f32 d16, d2, d11 │ │ │ │ │ vqrdmlsh.s32 d20, d3, d7 │ │ │ │ │ @ instruction: 0xf8c46c1f │ │ │ │ │ stmdavs fp, {r2, lr, pc} │ │ │ │ │ @@ -56333,15 +56331,15 @@ │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ movwlt r4, #1537 @ 0x601 │ │ │ │ │ stmdavs r4, {r4, r5, sl, ip, sp, pc} │ │ │ │ │ stmvs sp, {r2, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addmi r1, r5, #224, 26 @ 0x3800 │ │ │ │ │ stmdavs r8, {r1, r2, r4, r8, fp, ip, lr, pc}^ │ │ │ │ │ strmi fp, [r4], r0, lsr #19 │ │ │ │ │ - beq 6d4f64 │ │ │ │ │ + beq 6d4f5c │ │ │ │ │ vhadd.u32 d18, d3, d1 │ │ │ │ │ @ instruction: 0xf3620c07 │ │ │ │ │ ldceq 12, cr2, [sl], {15} │ │ │ │ │ vacgt.f32 d16, d2, d11 │ │ │ │ │ vqrdmlsh.s32 d20, d3, d7 │ │ │ │ │ @ instruction: 0xf8c46c1f │ │ │ │ │ stmdavs fp, {r2, lr, pc} │ │ │ │ │ @@ -56352,105 +56350,105 @@ │ │ │ │ │ stmdavs r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r3, r4, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #55808 @ 0xda00 │ │ │ │ │ stmdavs r2, {r0, r1, r2, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf853b92a │ │ │ │ │ vmla.f64 d2, d0, d4 │ │ │ │ │ andvs r2, r3, r0, lsl sl │ │ │ │ │ - ldc 7, cr4, [pc, #448] @ 3d0e8 │ │ │ │ │ + ldc 7, cr4, [pc, #448] @ 3d0e0 │ │ │ │ │ ldrbmi r0, [r0, -r1, lsl #20]! │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stmdavs r3, {r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #55808 @ 0xda00 │ │ │ │ │ stmdavs r2, {r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf853b932 │ │ │ │ │ andvs r2, r3, r4, lsl #22 │ │ │ │ │ @ instruction: 0xee00ba13 │ │ │ │ │ @ instruction: 0x47703a10 │ │ │ │ │ - beq b85d0 │ │ │ │ │ + beq b85c8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andeq r0, r0, r0 │ │ │ │ │ stmdavs r3, {r3, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r3, r4, r5, r6, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #13952 @ 0x3680 │ │ │ │ │ stmdavs r2, {r0, r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldrtlt fp, [r0], #-2378 @ 0xfffff6b6 │ │ │ │ │ andeq pc, r8, #-1073741824 @ 0xc0000000 │ │ │ │ │ ldmdavs sp, {r2, r3, r4, r6, fp, sp, lr} │ │ │ │ │ - blmi 478090 │ │ │ │ │ + blmi 478088 │ │ │ │ │ ldclt 0, cr6, [r0], #-8 │ │ │ │ │ - ldc 7, cr4, [pc, #448] @ 3d144 │ │ │ │ │ + ldc 7, cr4, [pc, #448] @ 3d13c │ │ │ │ │ ldrbmi r0, [r0, -r2, lsl #22]! │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ stmdavs r3, {r5, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #13952 @ 0x3680 │ │ │ │ │ stmdavs r2, {r1, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldrtlt fp, [r0], #-2402 @ 0xfffff69e │ │ │ │ │ @ instruction: 0xf8533308 │ │ │ │ │ - blt 587fd0 │ │ │ │ │ + blt 587fc8 │ │ │ │ │ stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ - blt 554fc4 │ │ │ │ │ - blmi 4780d0 │ │ │ │ │ + blt 554fbc │ │ │ │ │ + blmi 4780c8 │ │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ │ - bleq f8640 │ │ │ │ │ + bleq f8638 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ stmdavs r1, {r4, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r2, {r0, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, sl, #12992 @ 0x32c0 │ │ │ │ │ stmdavs r3, {r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldrlt fp, [r0], #-2387 @ 0xfffff6ad │ │ │ │ │ stmdavs fp, {r2, r3, r9, sl, lr}^ │ │ │ │ │ - blcs 27b140 │ │ │ │ │ + blcs 27b138 │ │ │ │ │ mcrr 0, 0, r6, r3, cr4 │ │ │ │ │ @ instruction: 0xf85d2b10 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ - bleq b867c │ │ │ │ │ + bleq b8674 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ... │ │ │ │ │ stmdavs r3, {r5, r7, r8, ip, sp, pc} │ │ │ │ │ stmvs r1, {r0, r1, r4, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi r1, r1, #13952 @ 0x3680 │ │ │ │ │ stmdavs r2, {r1, r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ ldrtlt fp, [r0], #-2402 @ 0xfffff69e │ │ │ │ │ @ instruction: 0xf8533308 │ │ │ │ │ - blt 548048 │ │ │ │ │ + blt 548040 │ │ │ │ │ stccs 8, cr15, [r4], {83} @ 0x53 │ │ │ │ │ - blt 59503c │ │ │ │ │ - blmi 478148 │ │ │ │ │ + blt 595034 │ │ │ │ │ + blmi 478140 │ │ │ │ │ @ instruction: 0x4770bc30 │ │ │ │ │ - bleq f86b8 │ │ │ │ │ + bleq f86b0 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andhi pc, r0, pc, lsr #7 │ │ │ │ │ ... │ │ │ │ │ @ instruction: 0xb1b84603 │ │ │ │ │ lsllt r6, r0, #16 │ │ │ │ │ stclne 4, cr11, [r1], {16} │ │ │ │ │ addmi r6, ip, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs r9, {r0, r1, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ vnmla.f16 s22, s0, s18 │ │ │ │ │ andvs r2, r2, r0, lsl sl │ │ │ │ │ @ instruction: 0xf85d2001 │ │ │ │ │ ldmdavs sl, {r2, r8, r9, fp, lr} │ │ │ │ │ andsvs r3, sl, r4, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ - blmi 17b1f0 │ │ │ │ │ + blmi 17b1e8 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ biclt r4, r0, r3, lsl #12 │ │ │ │ │ @ instruction: 0xb1a86800 │ │ │ │ │ stclne 4, cr11, [r1], {16} │ │ │ │ │ addmi r6, ip, #156, 16 @ 0x9c0000 │ │ │ │ │ ldmdavs r9, {r2, r3, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xee10b951 │ │ │ │ │ - blt 4c78e0 │ │ │ │ │ + blt 4c78d8 │ │ │ │ │ @ instruction: 0xf85d6002 │ │ │ │ │ andcs r4, r1, r4, lsl #22 │ │ │ │ │ andcc r6, r4, #1703936 @ 0x1a0000 │ │ │ │ │ @ instruction: 0x4770601a │ │ │ │ │ @ instruction: 0xf85d2000 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ @@ -56468,15 +56466,15 @@ │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ lsllt r4, r3, #12 │ │ │ │ │ lsllt r6, r0, #16 │ │ │ │ │ stclne 8, cr6, [r1, #616] @ 0x268 │ │ │ │ │ stmdble lr, {r1, r3, r7, r9, lr} │ │ │ │ │ stmdblt r2!, {r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ │ mrrc 4, 3, fp, r5, cr0 │ │ │ │ │ - blt 8cfd48 │ │ │ │ │ + blt 8cfd40 │ │ │ │ │ subvs fp, r2, r9, lsr #20 │ │ │ │ │ andcs r6, r1, r1 │ │ │ │ │ ldclt 8, cr6, [r0], #-104 @ 0xffffff98 │ │ │ │ │ andsvs r3, sl, r8, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ orrslt r4, r0, r3, lsl #12 │ │ │ │ │ @@ -56493,23 +56491,23 @@ │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ lsllt r4, r3, #12 │ │ │ │ │ lsllt r6, r0, #16 │ │ │ │ │ stclne 8, cr6, [r2, #612] @ 0x264 │ │ │ │ │ stmdble lr, {r0, r4, r7, r9, lr} │ │ │ │ │ stmdblt r2!, {r1, r3, r4, r6, fp, sp, lr}^ │ │ │ │ │ mrrc 4, 3, fp, r5, cr0 │ │ │ │ │ - blt acfdac │ │ │ │ │ + blt acfda4 │ │ │ │ │ subvs fp, r2, r1, lsr #20 │ │ │ │ │ andcs r6, r1, r1 │ │ │ │ │ ldclt 8, cr6, [r0], #-104 @ 0xffffff98 │ │ │ │ │ andsvs r3, sl, r8, lsl #4 │ │ │ │ │ andcs r4, r0, r0, ror r7 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb9438c │ │ │ │ │ + bl feb94384 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ stmvs r3, {r3, r5, r8, ip, sp, pc} │ │ │ │ │ vstrvs.16 s23, [r3, #70] @ 0x46 @ │ │ │ │ │ ldrmi fp, [r8, r3, lsr #2] │ │ │ │ │ ldclt 0, cr6, [r0, #-640] @ 0xfffffd80 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ @@ -56538,229 +56536,229 @@ │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ strmi r6, [r4], -r3, asr #29 │ │ │ │ │ ldrmi fp, [r8, r3, lsl #2] │ │ │ │ │ eoreq pc, r0, r4, lsl #2 │ │ │ │ │ stc2l 7, cr15, [ip], #908 @ 0x38c │ │ │ │ │ subeq pc, ip, r4, lsl #2 │ │ │ │ │ - blx ff2fb216 │ │ │ │ │ + blx ff2fb20e │ │ │ │ │ @ instruction: 0xff58f7e3 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e44010 │ │ │ │ │ ldrbmi fp, [r0, -r1, lsr #16]! │ │ │ │ │ vst3.8 {d27-d29}, [pc], lr │ │ │ │ │ strlt r5, [r0, #-3200] @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f4f8cc │ │ │ │ │ ldrdgt pc, [ip], #-143 @ 0xffffff71 │ │ │ │ │ - bmi 529450 │ │ │ │ │ + bmi 529448 │ │ │ │ │ stmdbls r3, {r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ andcs pc, r2, ip, asr r8 @ │ │ │ │ │ andls r6, r1, #1179648 @ 0x120000 │ │ │ │ │ andeq pc, r0, #79 @ 0x4f │ │ │ │ │ cdpvs 1, 8, cr11, cr3, cr0, {1} │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle pc, r0, lsl #22 │ │ │ │ │ - bmi 345268 │ │ │ │ │ + bmi 345260 │ │ │ │ │ ldrbtmi r4, [sl], #-2826 @ 0xfffff4f6 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r2, r8, lsl #2 │ │ │ │ │ - bl 17b3f4 │ │ │ │ │ + bl 17b3ec │ │ │ │ │ ldrbmi fp, [r0, -r3]! │ │ │ │ │ andls sl, r0, #4, 20 @ 0x4000 │ │ │ │ │ @ instruction: 0xe7ec4798 │ │ │ │ │ - bl 16fb1b0 │ │ │ │ │ - andeq fp, r1, r0, lsl r7 │ │ │ │ │ + bl 17fb1a8 │ │ │ │ │ + andeq fp, r1, r8, lsl r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r1, lr, ror #13 │ │ │ │ │ + strdeq fp, [r1], -r6 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a0f8cc │ │ │ │ │ ldrmi fp, [r5], -pc, lsl #1 │ │ │ │ │ ldrmi r4, [lr], -r3, asr #21 │ │ │ │ │ ldrbtmi r4, [sl], #-3011 @ 0xfffff43d │ │ │ │ │ ldmpl r3, {r8, ip, pc}^ │ │ │ │ │ movwls r6, #55323 @ 0xd81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ cdpvs 1, 4, cr8, cr3, cr0, {3} │ │ │ │ │ cdpcs 6, 0, cr4, cr0, cr4, {0} │ │ │ │ │ - blcs 6cf34 │ │ │ │ │ + blcs 6cf2c │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ @ instruction: 0xf0002300 │ │ │ │ │ eorsvs r8, r3, r6, asr r1 │ │ │ │ │ stmibvs r2, {r0, r1, r7, r8, fp, sp, lr}^ │ │ │ │ │ orrvs r1, r3, fp, ror #17 │ │ │ │ │ andeq pc, r0, #-2147483632 @ 0x80000010 │ │ │ │ │ ldmib r0, {r1, r6, r7, r8, sp, lr}^ │ │ │ │ │ stmdbcs r0, {r2, r8} │ │ │ │ │ addmi sp, sl, #6144 @ 0x1800 │ │ │ │ │ addmi fp, r3, #8, 30 │ │ │ │ │ movwcs fp, #7940 @ 0x1f04 │ │ │ │ │ eorle r6, fp, r3, rrx │ │ │ │ │ - bllt 1317494 │ │ │ │ │ - beq 87971c │ │ │ │ │ - bleq 799e4 │ │ │ │ │ + bllt 131748c │ │ │ │ │ + beq 879714 │ │ │ │ │ + bleq 799dc │ │ │ │ │ svclt 0x00184650 │ │ │ │ │ - bleq b9454 │ │ │ │ │ + bleq b944c │ │ │ │ │ stc2 7, cr15, [r8], {227} @ 0xe3 │ │ │ │ │ ldrbmi r4, [r0], -r0, lsl #13 │ │ │ │ │ stc2 7, cr15, [r8], {227} @ 0xe3 │ │ │ │ │ andls r9, r1, r0, lsl #22 │ │ │ │ │ svclt 0x000c2b00 │ │ │ │ │ @ instruction: 0xf00b2300 │ │ │ │ │ - blcs 3df38 │ │ │ │ │ + blcs 3df30 │ │ │ │ │ sbchi pc, r0, r0, asr #32 │ │ │ │ │ - bllt 1523fa0 │ │ │ │ │ - bmi fe8c6f40 │ │ │ │ │ + bllt 1523f98 │ │ │ │ │ + bmi fe8c6f38 │ │ │ │ │ ldrbtmi r4, [sl], #-2976 @ 0xfffff460 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, sp, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ teqhi r3, r0, asr #32 @ │ │ │ │ │ andlt r4, pc, r8, lsr r6 @ │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ - beq 879770 │ │ │ │ │ + beq 879768 │ │ │ │ │ @ instruction: 0xf7e34650 │ │ │ │ │ strmi pc, [r0], r3, ror #24 │ │ │ │ │ @ instruction: 0xf7e34650 │ │ │ │ │ @ instruction: 0xf1b5fc63 │ │ │ │ │ - blls 3ff74 │ │ │ │ │ + blls 3ff6c │ │ │ │ │ @ instruction: 0xf04fbf18 │ │ │ │ │ andls r0, r1, r1, lsl #22 │ │ │ │ │ svclt 0x000c2b00 │ │ │ │ │ @ instruction: 0xf00b2300 │ │ │ │ │ - blcs 3df8c │ │ │ │ │ + blcs 3df84 │ │ │ │ │ addshi pc, r3, r0, asr #32 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ - blls 661ff8 │ │ │ │ │ + blls 661ff0 │ │ │ │ │ stmdbeq ip, {r2, r8, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x4648b93b │ │ │ │ │ - blx dfb396 │ │ │ │ │ + blx dfb38e │ │ │ │ │ svclt 0x003842a8 │ │ │ │ │ @ instruction: 0xf0809518 │ │ │ │ │ stmdbge r4, {r0, r3, r5, r6, r7, pc} │ │ │ │ │ strcs r4, [r0, -r8, asr #12] │ │ │ │ │ strls r9, [r4, -r2, lsl #2] │ │ │ │ │ ldc2 7, cr15, [r0], #-1012 @ 0xfffffc0c │ │ │ │ │ - bls 1698bc │ │ │ │ │ + bls 1698b4 │ │ │ │ │ addmi r9, sl, #24, 18 @ 0x60000 │ │ │ │ │ addhi pc, fp, r0, lsl #1 │ │ │ │ │ @ instruction: 0x46484639 │ │ │ │ │ ldc2 7, cr15, [r4], #-1012 @ 0xfffffc0c │ │ │ │ │ @ instruction: 0xf7fd4648 │ │ │ │ │ - blls 67c048 │ │ │ │ │ + blls 67c040 │ │ │ │ │ @ instruction: 0xf0c04298 │ │ │ │ │ stmdbls r2, {r0, r6, r7, pc} │ │ │ │ │ strcs r4, [r0, #-1608] @ 0xfffff9b8 │ │ │ │ │ @ instruction: 0xf7fd9504 │ │ │ │ │ @ instruction: 0x4607fc35 │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ - bls 15d728 │ │ │ │ │ + bls 15d720 │ │ │ │ │ @ instruction: 0xf0002a00 │ │ │ │ │ - blls 9d720 │ │ │ │ │ - bleq 579830 │ │ │ │ │ + blls 9d718 │ │ │ │ │ + bleq 579828 │ │ │ │ │ strls r9, [r9, #-1285] @ 0xfffffafb │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ - blcs 6d068 │ │ │ │ │ + blcs 6d060 │ │ │ │ │ strpl lr, [r6, #-2509] @ 0xfffff633 │ │ │ │ │ stmib sp, {r3, r8, sl, ip, pc}^ │ │ │ │ │ strls r5, [ip, #-1290] @ 0xfffffaf6 │ │ │ │ │ andle sl, r8, r9, lsl #26 │ │ │ │ │ @ instruction: 0x4641461a │ │ │ │ │ @ instruction: 0xf7fe4658 │ │ │ │ │ stmdacs r0, {r0, r3, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ adcshi pc, r1, r0 │ │ │ │ │ ldrtmi r9, [r9], -r4, lsl #20 │ │ │ │ │ @ instruction: 0xf7fe4628 │ │ │ │ │ stmdacs r0, {r0, r4, r5, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ adchi pc, r9, r0 │ │ │ │ │ - blls 68ece4 │ │ │ │ │ + blls 68ecdc │ │ │ │ │ ldrbmi r6, [r9], -r5, ror #28 │ │ │ │ │ strmi r4, [r8, r0, lsr #12]! │ │ │ │ │ - blle 1a04c64 │ │ │ │ │ + blle 1a04c5c │ │ │ │ │ adchi pc, sl, r0 │ │ │ │ │ ldrtmi r6, [r9], -r3, ror #16 │ │ │ │ │ strbmi r2, [r8], -r0, lsl #22 │ │ │ │ │ svclt 0x00189b19 │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7fd9319 │ │ │ │ │ ldrbmi pc, [r8], -r9, lsr #24 @ │ │ │ │ │ mcr2 7, 4, pc, cr6, cr14, {7} @ │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ - blls 715fc │ │ │ │ │ + blls 715f4 │ │ │ │ │ ldrmi r4, [r8, #1624] @ 0x658 │ │ │ │ │ addhi pc, ip, r0 │ │ │ │ │ mrc2 7, 2, pc, cr14, cr14, {7} │ │ │ │ │ strmi r4, [r1], -r2, lsr #12 │ │ │ │ │ @ instruction: 0xf7e34650 │ │ │ │ │ stmdbls r2, {r0, r1, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ movwcs r4, #1608 @ 0x648 │ │ │ │ │ @ instruction: 0xf7fd9304 │ │ │ │ │ - bls 6bc3a0 │ │ │ │ │ + bls 6bc398 │ │ │ │ │ strmi r9, [r4], -r4, lsl #22 │ │ │ │ │ teqle r2, r0, lsl #20 │ │ │ │ │ addsmi r9, sl, #24, 20 @ 0x18000 │ │ │ │ │ stmdacs r0, {r1, r4, r6, r8, fp, ip, lr, pc} │ │ │ │ │ svcge 0x004af43f │ │ │ │ │ @ instruction: 0x46489919 │ │ │ │ │ - blx ff0fb4a6 │ │ │ │ │ + blx ff0fb49e │ │ │ │ │ @ instruction: 0xf04fe744 │ │ │ │ │ tstls r9, #-67108861 @ 0xfc000003 │ │ │ │ │ @ instruction: 0xf1b89b01 │ │ │ │ │ svclt 0x00180f00 │ │ │ │ │ svclt 0x00142b00 │ │ │ │ │ - bleq b9604 │ │ │ │ │ - bleq 79608 │ │ │ │ │ + bleq b95fc │ │ │ │ │ + bleq 79600 │ │ │ │ │ @ instruction: 0xf8ddd14b │ │ │ │ │ @ instruction: 0xf04f8000 │ │ │ │ │ strls r0, [r1, #-2817] @ 0xfffff4ff │ │ │ │ │ svcls 0x0018e75b │ │ │ │ │ strbmi r9, [r8], -r3 │ │ │ │ │ mvnvc lr, r7, lsr #20 │ │ │ │ │ - blx fe9fb4de │ │ │ │ │ + blx fe9fb4d6 │ │ │ │ │ @ instruction: 0xf77f2f00 │ │ │ │ │ - blls 692ac │ │ │ │ │ + blls 692a4 │ │ │ │ │ svclt 0x00144598 │ │ │ │ │ @ instruction: 0xf00b2200 │ │ │ │ │ - blls fdd00 │ │ │ │ │ + blls fdcf8 │ │ │ │ │ eorsvs fp, r3, r2, lsr fp │ │ │ │ │ stmiblt r3!, {r0, r2, r3, r4, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ - b a29998 │ │ │ │ │ + b a29990 │ │ │ │ │ strbmi r7, [r8], -r7, ror #3 │ │ │ │ │ - blx fe4fb506 │ │ │ │ │ + blx fe4fb4fe │ │ │ │ │ svclt 0x00c82f00 │ │ │ │ │ @ instruction: 0xe7126034 │ │ │ │ │ tstcs r0, r1, lsl #6 │ │ │ │ │ strbmi r6, [r8], -r3, rrx │ │ │ │ │ mvnscc pc, #79 @ 0x4f │ │ │ │ │ @ instruction: 0xf7fd9319 │ │ │ │ │ ldrbmi pc, [r8], -r5, asr #23 @ │ │ │ │ │ mcr2 7, 1, pc, cr2, cr14, {7} @ │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4650d19b │ │ │ │ │ - blx fe17b4ca │ │ │ │ │ + blx fe17b4c2 │ │ │ │ │ svcls 0x0018e7a3 │ │ │ │ │ svclt 0x0028429f │ │ │ │ │ bfc r4, #12, #18 │ │ │ │ │ bfi r9, r8, (invalid: 30:27) │ │ │ │ │ strtmi r9, [sl], -r0, lsl #18 │ │ │ │ │ movwls r4, #5712 @ 0x1650 │ │ │ │ │ ldc2 7, cr15, [r2, #908] @ 0x38c │ │ │ │ │ ldrb r9, [r0, r1, lsl #22] │ │ │ │ │ @ instruction: 0x46484619 │ │ │ │ │ - blx 1dfb558 │ │ │ │ │ + blx 1dfb550 │ │ │ │ │ stmdbls r0, {r0, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrbmi r4, [r0], -sl, lsr #12 │ │ │ │ │ stc2 7, cr15, [r6, #908] @ 0x38c │ │ │ │ │ ldrbmi r4, [r0], -r0, lsl #13 │ │ │ │ │ - blx 17fb506 │ │ │ │ │ + blx 17fb4fe │ │ │ │ │ str r9, [sl, -r1] │ │ │ │ │ @ instruction: 0xf7fd4648 │ │ │ │ │ andsls pc, r8, r5, asr #20 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ @ instruction: 0xf04faf10 │ │ │ │ │ @ instruction: 0xe6d637ff │ │ │ │ │ ldc2 7, cr15, [r8, #1016]! @ 0x3f8 │ │ │ │ │ @@ -56770,22 +56768,22 @@ │ │ │ │ │ @ instruction: 0xf7fe4658 │ │ │ │ │ stmdavs r3!, {r0, r1, r2, r5, r6, r7, r8, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ stmdblt r0!, {r0, r9, sl, lr} │ │ │ │ │ svclt 0x00181e1f │ │ │ │ │ rsbsmi r2, pc, #262144 @ 0x40000 │ │ │ │ │ ldrtmi lr, [r9], -ip, asr #14 │ │ │ │ │ @ instruction: 0xf7c8e74a │ │ │ │ │ - svclt 0x0000e9c4 │ │ │ │ │ - andeq fp, r1, r2, lsr #13 │ │ │ │ │ + svclt 0x0000e9c8 │ │ │ │ │ + andeq fp, r1, sl, lsr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq fp, r1, r6, lsl r6 │ │ │ │ │ + andeq fp, r1, lr, lsl r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb947d4 │ │ │ │ │ + bl feb947cc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 4159c │ │ │ │ │ + bcs 41594 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ movwcs fp, #7948 @ 0x1f0c │ │ │ │ │ stmdacs r0, {r8, r9, sp} │ │ │ │ │ @ instruction: 0xf043bf08 │ │ │ │ │ tstlt fp, r1, lsl #6 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ eorcc r4, r0, r4, lsl #12 │ │ │ │ │ @@ -56806,45 +56804,45 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb94850 │ │ │ │ │ + bl feb94848 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdcc r0, [r4, -r8] │ │ │ │ │ @ instruction: 0xf7e23004 │ │ │ │ │ - blx fec7c99c │ │ │ │ │ + blx fec7c994 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb94870 │ │ │ │ │ + bl feb94868 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ - bcs 1b2d2dc │ │ │ │ │ + bcs 1b2d2d4 │ │ │ │ │ svclt 0x0094460c │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1, #-69] @ 0xffffffbb │ │ │ │ │ ldrmi fp, [r1], -r5, ror #18 │ │ │ │ │ vstrne s8, [r3, #-24] @ 0xffffffe8 │ │ │ │ │ ldrbtmi r3, [sl], #-2305 @ 0xfffff6ff │ │ │ │ │ @ instruction: 0xf7e14620 │ │ │ │ │ stmdacs r0, {r0, r1, r3, r4, r5, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtpl fp, [r5], #-4008 @ 0xfffff058 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ - andeq r4, r0, r2, asr #23 │ │ │ │ │ + andeq r4, r0, sl, asr #23 │ │ │ │ │ ldrlt fp, [r0, #-393] @ 0xfffffe77 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ rsbcs r4, ip, #20, 12 @ 0x1400000 │ │ │ │ │ - blmi 17b7c8 │ │ │ │ │ + blmi 17b7c0 │ │ │ │ │ stc2 7, cr15, [r2], {226} @ 0xe2 │ │ │ │ │ svclt 0x008c286b │ │ │ │ │ andcs r2, r1, r0 │ │ │ │ │ @ instruction: 0x4608bd10 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andscs fp, r4, #24, 2 │ │ │ │ │ @ instruction: 0xf7e22100 │ │ │ │ │ @@ -56867,63 +56865,63 @@ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ stmdbvc r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ strdle r2, [r1], -lr │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf0007940 │ │ │ │ │ @ instruction: 0xf1a000c0 │ │ │ │ │ - blx fec3d944 │ │ │ │ │ + blx fec3d93c │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbvc r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ strdle r2, [r1], -pc @ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf0007940 │ │ │ │ │ @ instruction: 0xf1a0000f │ │ │ │ │ - blx fec3d770 │ │ │ │ │ + blx fec3d768 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbvc r3, {r3, r5, r6, r8, ip, sp, pc} │ │ │ │ │ strdle r2, [r1], -lr │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf0007940 │ │ │ │ │ @ instruction: 0xf1a000c0 │ │ │ │ │ - blx fec3da8c │ │ │ │ │ + blx fec3da84 │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ andcs r4, r1, r0, ror r7 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbvc r0, {r4, r5, r8, ip, sp, pc} │ │ │ │ │ rscseq pc, pc, r0, lsr #3 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andle r2, r8, r0, lsl #16 │ │ │ │ │ - blcs fffdbbc4 │ │ │ │ │ - blcs 317d8 │ │ │ │ │ + blcs fffdbbbc │ │ │ │ │ + blcs 317d0 │ │ │ │ │ stmdavs r2, {r1, r2, r3, r4, ip, lr, pc}^ │ │ │ │ │ addsmi r6, sl, #4915200 @ 0x4b0000 │ │ │ │ │ andcs sp, r0, fp │ │ │ │ │ stmdbvc r3, {r4, r5, r6, r8, r9, sl, lr}^ │ │ │ │ │ biceq pc, r0, #3 │ │ │ │ │ mvnsle r2, r0, lsl #23 │ │ │ │ │ stmdavs fp, {r1, fp, sp, lr} │ │ │ │ │ @ instruction: 0xd1f4429a │ │ │ │ │ stmvs r2, {r0, r1, r2, r3, r5, r6, r7, r8, r9, sl, sp, lr, pc} │ │ │ │ │ addsmi r6, sl, #9109504 @ 0x8b0000 │ │ │ │ │ stmiavs r2, {r0, r1, r2, r3, r5, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ addsmi r6, sl, #13303808 @ 0xcb0000 │ │ │ │ │ stmdbvs r0, {r0, r1, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ - bne ff057c20 │ │ │ │ │ + bne ff057c18 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ @ instruction: 0xf0037943 │ │ │ │ │ - blcs be440 │ │ │ │ │ + blcs be438 │ │ │ │ │ ubfx sp, fp, #3, #6 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00a8f8cc │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ @ instruction: 0x460e2a3b │ │ │ │ │ @@ -56931,78 +56929,78 @@ │ │ │ │ │ addlt r4, lr, r1, asr #20 │ │ │ │ │ svclt 0x00944479 │ │ │ │ │ movwcs r2, #769 @ 0x301 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ movweq pc, #4163 @ 0x1043 @ │ │ │ │ │ ldmdavs r2, {r1, r3, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f920d │ │ │ │ │ - blcs 3e044 │ │ │ │ │ + blcs 3e03c │ │ │ │ │ svcge 0x0008d16b │ │ │ │ │ strmi r7, [r4], -r2, lsl #18 │ │ │ │ │ - bcs fffe2470 │ │ │ │ │ + bcs fffe2468 │ │ │ │ │ movwcc lr, #6599 @ 0x19c7 │ │ │ │ │ movwcc lr, #14791 @ 0x39c7 │ │ │ │ │ - bcs 31990 │ │ │ │ │ + bcs 31988 │ │ │ │ │ @ instruction: 0x461dd059 │ │ │ │ │ @ instruction: 0xf10888a3 │ │ │ │ │ - blt 170a064 │ │ │ │ │ + blt 170a05c │ │ │ │ │ addslt r8, fp, #224, 16 @ 0xe00000 │ │ │ │ │ stmdbhi r2!, {r6, r9, fp, ip, sp, pc} │ │ │ │ │ - blt 14ea274 │ │ │ │ │ + blt 14ea26c │ │ │ │ │ @ instruction: 0xc00af8b4 │ │ │ │ │ - blx fe76a2c4 │ │ │ │ │ + blx fe76a2bc │ │ │ │ │ @ instruction: 0xf8b4fc9c │ │ │ │ │ - blx 8358b4 │ │ │ │ │ - blx fe7fcab8 │ │ │ │ │ + blx 8358ac │ │ │ │ │ + blx fe7fcab0 │ │ │ │ │ @ instruction: 0xf8b4fe9e │ │ │ │ │ - blx 81d8c8 │ │ │ │ │ - blx fe67d2cc │ │ │ │ │ + blx 81d8c0 │ │ │ │ │ + blx fe67d2c4 │ │ │ │ │ @ instruction: 0xf8b4f898 │ │ │ │ │ - blx 8258dc │ │ │ │ │ - blx fe6fbac0 │ │ │ │ │ + blx 8258d4 │ │ │ │ │ + blx fe6fbab8 │ │ │ │ │ @ instruction: 0xf8b4fa9a │ │ │ │ │ - blx 8218f0 │ │ │ │ │ - blx fe6baad4 │ │ │ │ │ - blx 83bf14 │ │ │ │ │ + blx 8218e8 │ │ │ │ │ + blx fe6baacc │ │ │ │ │ + blx 83bf0c │ │ │ │ │ stmdblt sp, {r0, r3, r7, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - ldrbtmi r4, [pc], #-3870 @ 3d8b8 │ │ │ │ │ - bmi 7e20c0 │ │ │ │ │ + ldrbtmi r4, [pc], #-3870 @ 3d8b0 │ │ │ │ │ + bmi 7e20b8 │ │ │ │ │ ldrtmi r9, [r0], -r0 │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ stmib sp, {r1, r2, r8, r9, sl, ip, pc}^ │ │ │ │ │ stmib sp, {r2, sl, pc}^ │ │ │ │ │ @ instruction: 0xf7e1ce02 │ │ │ │ │ stmdacs r0, {r0, r5, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ movwcs fp, #4004 @ 0xfa4 │ │ │ │ │ @ instruction: 0x46305433 │ │ │ │ │ - blmi 510138 │ │ │ │ │ + blmi 510130 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 397950 │ │ │ │ │ + blls 397948 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ tstle r8, r0, lsl #6 │ │ │ │ │ pop {r1, r2, r3, ip, sp, pc} │ │ │ │ │ stmdbvc r2, {r4, r5, r6, r7, r8, r9, sl, pc}^ │ │ │ │ │ sbceq pc, r0, #2 │ │ │ │ │ @ instruction: 0xd1ae2a80 │ │ │ │ │ tstcs r3, lr, lsl #20 │ │ │ │ │ ldrtmi r6, [r8], -r3, lsr #16 │ │ │ │ │ strcs r4, [r1, #-1146] @ 0xfffffb86 │ │ │ │ │ - blx fb896 │ │ │ │ │ + blx fb88e │ │ │ │ │ stmdbvc r2, {r1, r2, r5, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ andeq pc, pc, #2 │ │ │ │ │ lslle r2, r2, #20 │ │ │ │ │ strdcs lr, [r0], -r0 │ │ │ │ │ @ instruction: 0xf7c8e7dc │ │ │ │ │ - svclt 0x0000e810 │ │ │ │ │ - andeq fp, r1, r0, lsr r1 │ │ │ │ │ + svclt 0x0000e814 │ │ │ │ │ + andeq fp, r1, r8, lsr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r0, lr, lsl #22 │ │ │ │ │ - andeq r6, r0, r4, lsl #28 │ │ │ │ │ - andeq fp, r1, r8, ror r0 │ │ │ │ │ - @ instruction: 0x00006db4 │ │ │ │ │ + andeq r6, r0, r6, lsl fp │ │ │ │ │ + andeq r6, r0, ip, lsl #28 │ │ │ │ │ + andeq fp, r1, r0, lsl #1 │ │ │ │ │ + @ instruction: 0x00006dbc │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x0040f8cc │ │ │ │ │ umlallt r4, r8, r0, sl │ │ │ │ │ ldrbtmi r4, [sl], #-2960 @ 0xfffff470 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @@ -57012,28 +57010,28 @@ │ │ │ │ │ strmi r4, [r7], -ip, lsl #19 │ │ │ │ │ ldrbtmi r2, [r9], #-519 @ 0xfffffdf9 │ │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ │ strmi pc, [r4], -r1, ror #20 │ │ │ │ │ subsle r2, lr, r0, lsl #16 │ │ │ │ │ andcs r4, r2, #136, 18 @ 0x220000 │ │ │ │ │ ldrbtmi r4, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ │ - blx 167b978 │ │ │ │ │ + blx 167b970 │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ rschi pc, sl, r0 │ │ │ │ │ ldmdaeq r4, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ ldrmi r2, [r8], -r0, lsl #6 │ │ │ │ │ @ instruction: 0x461d469c │ │ │ │ │ stmib r8, {r0, r2, r8, r9, ip, pc}^ │ │ │ │ │ @ instruction: 0xf64f3301 │ │ │ │ │ stmib r8, {r0, r1, r2, r3, r4, r5, r6, r7, r8, fp, ip, sp, lr}^ │ │ │ │ │ ldrtmi r3, [r2], r3, lsl #6 │ │ │ │ │ - blmi bba18 │ │ │ │ │ + blmi bba10 │ │ │ │ │ eorseq pc, r0, #164, 2 @ 0x29 │ │ │ │ │ smlaltbeq pc, r1, r4, r1 @ │ │ │ │ │ - bcs 2aa504 │ │ │ │ │ + bcs 2aa4fc │ │ │ │ │ stmdbcs r5, {r3, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strbmi sp, [fp, #-2379] @ 0xfffff6b5 │ │ │ │ │ msreq SPSR_c, r4, lsr #3 │ │ │ │ │ andcs fp, r0, #140, 30 @ 0x230 │ │ │ │ │ stmdbcs r5, {r0, r9, sp} │ │ │ │ │ @ instruction: 0xf04fbf8c │ │ │ │ │ @ instruction: 0xf0020e00 │ │ │ │ │ @@ -57045,88 +57043,88 @@ │ │ │ │ │ stmdbeq r1, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ stmdbeq r0, {r0, r1, r2, r3, r6, ip, sp, lr, pc} │ │ │ │ │ addhi pc, r8, r0, asr #32 │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ @ instruction: 0xf105b152 │ │ │ │ │ - blt 1700a10 │ │ │ │ │ + blt 1700a08 │ │ │ │ │ strbeq lr, [r5, #-2829] @ 0xfffff4f3 │ │ │ │ │ @ instruction: 0x832b2001 │ │ │ │ │ svceq 0x0008f1bc │ │ │ │ │ adcshi pc, r7, r0 │ │ │ │ │ - bmi 1885a20 │ │ │ │ │ + bmi 1885a18 │ │ │ │ │ ldrbtmi r4, [sl], #-2909 @ 0xfffff4a3 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r7, lsr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ adchi pc, lr, r0, asr #32 │ │ │ │ │ pop {r3, r5, ip, sp, pc} │ │ │ │ │ ldclne 7, cr8, [r1, #960]! @ 0x3c0 │ │ │ │ │ @ instruction: 0xf000a80a │ │ │ │ │ stmdacs r0, {r0, r1, r8, fp, ip, sp, lr, pc} │ │ │ │ │ - bls 2f1cd8 │ │ │ │ │ + bls 2f1cd0 │ │ │ │ │ @ instruction: 0xf6cf2300 │ │ │ │ │ stmib r7, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ │ stmib r7, {r0, sl, lr}^ │ │ │ │ │ andcs r3, r1, r3, lsl #4 │ │ │ │ │ @ instruction: 0xf5b3e7e1 │ │ │ │ │ sbcsle r3, sp, #128, 30 @ 0x200 │ │ │ │ │ - bcs 27ded0 │ │ │ │ │ - blcc e2d898 │ │ │ │ │ + bcs 27dec8 │ │ │ │ │ + blcc e2d890 │ │ │ │ │ @ instruction: 0x46563b30 │ │ │ │ │ strtmi r4, [r4], r3, lsr #8 │ │ │ │ │ ldmdavc r1!, {r0, r1, r3, r4, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ andsle r2, fp, sl, lsr r9 │ │ │ │ │ stmiale pc, {r0, r1, r2, r8, sl, fp, sp}^ @ │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ andcs fp, r0, #12, 30 @ 0x30 │ │ │ │ │ andeq pc, r1, #2 │ │ │ │ │ sbcle r2, r7, r0, lsl #20 │ │ │ │ │ stceq 1, cr15, [r1], {5} │ │ │ │ │ - blt 14cf2fc │ │ │ │ │ + blt 14cf2f4 │ │ │ │ │ cmpeq r5, sp, lsl #22 │ │ │ │ │ @ instruction: 0x46654656 │ │ │ │ │ @ instruction: 0x46a44673 │ │ │ │ │ str r8, [r2, sl, lsl #6] │ │ │ │ │ movwne lr, #15108 @ 0x3b04 │ │ │ │ │ - blcc 160f404 │ │ │ │ │ + blcc 160f3fc │ │ │ │ │ ldrb r4, [ip, -r4, lsr #13]! │ │ │ │ │ - bcs edbd7c │ │ │ │ │ + bcs edbd74 │ │ │ │ │ stmdacs r0, {r1, r4, r5, r7, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf105d1b0 │ │ │ │ │ - blt 1700ac4 │ │ │ │ │ + blt 1700abc │ │ │ │ │ subeq lr, r5, #13312 @ 0x3400 │ │ │ │ │ @ instruction: 0x46038313 │ │ │ │ │ @ instruction: 0xf81a293a │ │ │ │ │ svclt 0x00081f01 │ │ │ │ │ stmdbcs r0, {r0, r8, r9, ip, sp} │ │ │ │ │ - blcs 1f22b8 │ │ │ │ │ - bl 134d4c │ │ │ │ │ + blcs 1f22b0 │ │ │ │ │ + bl 134d44 │ │ │ │ │ @ instruction: 0xf1ca0a0c │ │ │ │ │ - bcs 3e304 │ │ │ │ │ + bcs 3e2fc │ │ │ │ │ stclne 13, cr13, [r8], #600 @ 0x258 │ │ │ │ │ qaddls r0, r2, r3 │ │ │ │ │ - beq 2f8984 │ │ │ │ │ + beq 2f897c │ │ │ │ │ subeq lr, r0, r8, lsl #22 │ │ │ │ │ streq pc, [r9, #-266] @ 0xfffffef6 │ │ │ │ │ - bl ffefba18 │ │ │ │ │ + bl ffffba10 │ │ │ │ │ strcc r9, [r2], -r3, lsl #18 │ │ │ │ │ strmi r2, [fp], -r1 │ │ │ │ │ ldrb r4, [r0, -r4, lsr #13] │ │ │ │ │ svclt 0x00082c25 │ │ │ │ │ svclt 0x000c2d07 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ ldmdavc r2!, {r1, r7, r8, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf43f2a00 │ │ │ │ │ - blt 172991c │ │ │ │ │ + blt 1729914 │ │ │ │ │ @ instruction: 0xf8ad3a30 │ │ │ │ │ - bcs 289bc0 │ │ │ │ │ + bcs 289bb8 │ │ │ │ │ @ instruction: 0xf002d929 │ │ │ │ │ - blge 2fbd04 │ │ │ │ │ + blge 2fbcfc │ │ │ │ │ movwls r4, #1610 @ 0x64a │ │ │ │ │ movwcs r4, #9809 @ 0x2651 │ │ │ │ │ @ instruction: 0xf912f002 │ │ │ │ │ stmdblt r0, {r0, r1, r3, r8, r9, fp, ip, pc} │ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ │ svclt 0x000c2f00 │ │ │ │ │ @ instruction: 0xf0052500 │ │ │ │ │ @@ -57135,99 +57133,99 @@ │ │ │ │ │ ldm r8!, {r0, r2, r8, r9, ip, pc} │ │ │ │ │ strgt r0, [pc, -pc] │ │ │ │ │ ldrdcc pc, [r0], -r8 │ │ │ │ │ @ instruction: 0xe778603b │ │ │ │ │ stmdage sl, {r0, r4, r5, r7, sl, fp, ip} │ │ │ │ │ @ instruction: 0xf86ef000 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ - blls 2e97b0 │ │ │ │ │ + blls 2e97a8 │ │ │ │ │ strmi lr, [r1], #-2503 @ 0xfffff639 │ │ │ │ │ movwmi lr, #14791 @ 0x39c7 │ │ │ │ │ ldrbmi lr, [r0], -fp, ror #14 │ │ │ │ │ @ instruction: 0xffeef7e1 │ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ │ @ instruction: 0x4605e7dc │ │ │ │ │ ldrb r2, [r9, r0, lsl #6] │ │ │ │ │ - cdp 7, 13, cr15, cr8, cr7, {6} │ │ │ │ │ - andeq fp, r1, r2 │ │ │ │ │ + cdp 7, 13, cr15, cr12, cr7, {6} │ │ │ │ │ + andeq fp, r1, sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r6, r0, r2, lsl #27 │ │ │ │ │ - muleq r0, r6, r9 │ │ │ │ │ - andeq sl, r1, r6, lsr pc │ │ │ │ │ + andeq r6, r0, sl, lsl #27 │ │ │ │ │ + muleq r0, lr, r9 │ │ │ │ │ + andeq sl, r1, lr, lsr pc │ │ │ │ │ movwcs fp, #264 @ 0x108 │ │ │ │ │ ldrbmi r6, [r0, -r3]! │ │ │ │ │ stmdavs r0, {r5, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ stmdavs r0, {r3, r4, r5, r8, ip, sp, pc} │ │ │ │ │ vbic.i32 q9, #3840 @ 0x00000f00 │ │ │ │ │ - bne ff0427cc │ │ │ │ │ + bne ff0427c4 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x001f2800 │ │ │ │ │ stmdavs fp, {fp, sp, lr} │ │ │ │ │ - blx fec446e4 │ │ │ │ │ + blx fec446dc │ │ │ │ │ svclt 0x0014f080 │ │ │ │ │ andcs r0, r0, r0, asr #18 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb94df8 │ │ │ │ │ + bl feb94df0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ - bcs 42d864 │ │ │ │ │ + bcs 42d85c │ │ │ │ │ svclt 0x0094b085 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1, #-69] @ 0xffffffbb │ │ │ │ │ stmiavc r3, {r0, r2, r3, r4, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ movwls r4, #9740 @ 0x260c │ │ │ │ │ stmvc r3, {r0, r4, r6, r9, sl, fp, ip} │ │ │ │ │ stmdavc r2, {r0, r8, r9, ip, pc}^ │ │ │ │ │ strtmi r7, [r0], -r3, lsl #16 │ │ │ │ │ - bmi 1e242c │ │ │ │ │ + bmi 1e2424 │ │ │ │ │ @ instruction: 0xf7e1447a │ │ │ │ │ stmdacs r0, {r0, r4, r5, r6, r8, fp, ip, sp, lr, pc} │ │ │ │ │ strtpl fp, [r5], #-4008 @ 0xfffff058 │ │ │ │ │ andlt r4, r5, r0, lsr #12 │ │ │ │ │ andcs fp, r0, r0, lsr sp │ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ - andeq r6, r0, ip, asr #21 │ │ │ │ │ + ldrdeq r6, [r0], -r4 │ │ │ │ │ suble r2, r7, r0, lsl #18 │ │ │ │ │ @ instruction: 0xf04fb5f0 │ │ │ │ │ strmi r0, [r7], -r0, lsl #28 │ │ │ │ │ @ instruction: 0x46764675 │ │ │ │ │ - blcc bbca0 │ │ │ │ │ + blcc bbc98 │ │ │ │ │ eorseq pc, r0, #-1073741784 @ 0xc0000028 │ │ │ │ │ stmdacs r9, {r4, r6, r7, r9, ip, sp, pc} │ │ │ │ │ - ldclcs 8, cr13, [pc, #20]! @ 3dc7c │ │ │ │ │ + ldclcs 8, cr13, [pc, #20]! @ 3dc74 │ │ │ │ │ andcs sp, r0, sl, lsr #18 │ │ │ │ │ eorsvs fp, lr, r7, lsl #2 │ │ │ │ │ @ instruction: 0x4672bdf0 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ - b 1408934 │ │ │ │ │ + b 140892c │ │ │ │ │ svclt 0x000c02c2 │ │ │ │ │ strcs r2, [r0], #-1025 @ 0xfffffbff │ │ │ │ │ @ instruction: 0xf10e468c │ │ │ │ │ - blx 181490 │ │ │ │ │ - ldclcs 2, cr15, [pc, #8]! @ 3dc98 │ │ │ │ │ + blx 181488 │ │ │ │ │ + ldclcs 2, cr15, [pc, #8]! @ 3dc90 │ │ │ │ │ strcs fp, [r0], #-3980 @ 0xfffff074 │ │ │ │ │ streq pc, [r1], #-4 │ │ │ │ │ tstmi r6, #244, 2 @ 0x3d │ │ │ │ │ @ instruction: 0xf81cb1b3 │ │ │ │ │ strcs r3, [r0, #-2817] @ 0xfffff4ff │ │ │ │ │ @ instruction: 0xf1a34672 │ │ │ │ │ rsclt r0, r0, #48, 8 @ 0x30000000 │ │ │ │ │ stmdale fp, {r0, r3, fp, sp} │ │ │ │ │ strtmi r7, [r5], -fp, asr #16 │ │ │ │ │ @ instruction: 0xf1a33102 │ │ │ │ │ sbcslt r0, r0, #48, 4 │ │ │ │ │ ldmle r8, {r0, r3, fp, sp}^ │ │ │ │ │ - blx 1068ee │ │ │ │ │ + blx 1068e6 │ │ │ │ │ strb r2, [r7, r5, lsl #10] │ │ │ │ │ ldrb r4, [r3, r1, ror #12] │ │ │ │ │ andeq pc, r4, lr, lsr #3 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ strb r0, [r9, r0, asr #18] │ │ │ │ │ strb r4, [r7, r0, lsr #12] │ │ │ │ │ ldrbmi r4, [r0, -r8, lsl #12]! │ │ │ │ │ @@ -57239,116 +57237,116 @@ │ │ │ │ │ andvs r6, r3, fp, lsl #16 │ │ │ │ │ addhi r8, r3, fp, lsl #17 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ tstle r1, r0, lsl #16 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb94f14 │ │ │ │ │ + bl feb94f0c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ andcs r0, r6, #248, 30 @ 0x3e0 │ │ │ │ │ @ instruction: 0xf9f8f7e2 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb94f30 │ │ │ │ │ + bl feb94f28 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r3, r4, r6, r7, r8, r9, sl, fp} │ │ │ │ │ - bcs 4ad99c │ │ │ │ │ + bcs 4ad994 │ │ │ │ │ svclt 0x0094b087 │ │ │ │ │ strcs r2, [r0, #-1281] @ 0xfffffaff │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ streq pc, [r1, #-69] @ 0xffffffbb │ │ │ │ │ stmdbvc r3, {r0, r2, r3, r4, r5, r7, r8, fp, ip, sp, pc}^ │ │ │ │ │ movwls r4, #17932 @ 0x460c │ │ │ │ │ stmdbvc r3, {r0, r4, r6, r9, sl, fp, ip} │ │ │ │ │ stmiavc r3, {r0, r1, r8, r9, ip, pc}^ │ │ │ │ │ stmvc r3, {r1, r8, r9, ip, pc} │ │ │ │ │ stmdavc r2, {r0, r8, r9, ip, pc}^ │ │ │ │ │ strtmi r7, [r0], -r3, lsl #16 │ │ │ │ │ - bmi 1e256c │ │ │ │ │ + bmi 1e2564 │ │ │ │ │ @ instruction: 0xf7e1447a │ │ │ │ │ stmdacs r0, {r0, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ strtpl fp, [r5], #-4008 @ 0xfffff058 │ │ │ │ │ andlt r4, r7, r0, lsr #12 │ │ │ │ │ andcs fp, r0, r0, lsr sp │ │ │ │ │ ldclt 0, cr11, [r0, #-28]! @ 0xffffffe4 │ │ │ │ │ - muleq r0, r8, r9 │ │ │ │ │ + andeq r6, r0, r0, lsr #19 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb94f90 │ │ │ │ │ + bl feb94f88 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi d01cf8 │ │ │ │ │ - blmi d29fb0 │ │ │ │ │ + bmi d01cf0 │ │ │ │ │ + blmi d29fa8 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strcs fp, [r0, #-873] @ 0xfffffc97 │ │ │ │ │ stmdbcc r1, {r0, r1, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf811462a │ │ │ │ │ @ instruction: 0xf1a33f01 │ │ │ │ │ @ instruction: 0xf1a30e30 │ │ │ │ │ - blx 17feec4 │ │ │ │ │ + blx 17feebc │ │ │ │ │ @ instruction: 0xf1bcfc8e │ │ │ │ │ svclt 0x00880f09 │ │ │ │ │ stmdble r9!, {r0, r2, sl, fp, sp} │ │ │ │ │ @ instruction: 0xf1a32aff │ │ │ │ │ svclt 0x008c0061 │ │ │ │ │ strcs r2, [r1], #-1024 @ 0xfffffc00 │ │ │ │ │ svclt 0x008c2805 │ │ │ │ │ @ instruction: 0xf0042600 │ │ │ │ │ - bllt fe1bf5e8 │ │ │ │ │ + bllt fe1bf5e0 │ │ │ │ │ stmdale lr, {r0, r2, r8, sl, fp, sp} │ │ │ │ │ svclt 0x00182b2d │ │ │ │ │ eorle r2, r2, sl, lsr fp │ │ │ │ │ svclt 0x00142b00 │ │ │ │ │ @ instruction: 0xf0042400 │ │ │ │ │ @ instruction: 0xb1240401 │ │ │ │ │ movweq lr, #23309 @ 0x5b0d │ │ │ │ │ tstvc sl, r5, lsl #26 │ │ │ │ │ andcs sp, r0, r3, lsr #32 │ │ │ │ │ - blmi 61066c │ │ │ │ │ + blmi 610664 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 117e7c │ │ │ │ │ + blls 117e74 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xd1200300 │ │ │ │ │ ldcllt 0, cr11, [r0, #20]! │ │ │ │ │ ldmle r0!, {r0, r1, r2, r3, r4, r5, r6, r7, r9, fp, sp}^ │ │ │ │ │ svceq 0x0009f1bc │ │ │ │ │ andne lr, r2, #323584 @ 0x4f000 │ │ │ │ │ - blcc e2dc58 │ │ │ │ │ + blcc e2dc50 │ │ │ │ │ ldmne r2, {r1, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bcs 37d2c │ │ │ │ │ - bl 3b41d0 │ │ │ │ │ + bcs 37d24 │ │ │ │ │ + bl 3b41c8 │ │ │ │ │ strcc r0, [r1, #-773] @ 0xfffffcfb │ │ │ │ │ @ instruction: 0x4632711a │ │ │ │ │ - blcc 1637d1c │ │ │ │ │ + blcc 1637d14 │ │ │ │ │ andne lr, r2, #3072 @ 0xc00 │ │ │ │ │ @ instruction: 0xb127e7b1 │ │ │ │ │ @ instruction: 0xf8bd9801 │ │ │ │ │ eorsvs r3, r8, r8 │ │ │ │ │ strhcs r8, [r1], -fp │ │ │ │ │ @ instruction: 0xf7c7e7d4 │ │ │ │ │ - svclt 0x0000ed72 │ │ │ │ │ - @ instruction: 0x0001abbc │ │ │ │ │ + svclt 0x0000ed76 │ │ │ │ │ + andeq sl, r1, r4, asr #23 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r1, ip, asr #22 │ │ │ │ │ + andeq sl, r1, r4, asr fp │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ stcleq 8, cr15, [r0, #816] @ 0x330 │ │ │ │ │ @ instruction: 0xf5ad4a7a │ │ │ │ │ - blmi 1edd2ac │ │ │ │ │ + blmi 1edd2a4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ orrls r6, r7, #1769472 @ 0x1b0000 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ ldrbeq r6, [fp, r3, lsl #20] │ │ │ │ │ andcs sp, r1, pc, lsl #10 │ │ │ │ │ - blmi 1d50874 │ │ │ │ │ + blmi 1d5086c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe217f10 │ │ │ │ │ + blls fe217f08 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0xf50d80db │ │ │ │ │ pop {r0, r3, r8, sl, fp, ip, sp, lr} │ │ │ │ │ @ instruction: 0xf10083f0 │ │ │ │ │ strmi r0, [r4], -ip, lsl #12 │ │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ │ @@ -57381,51 +57379,51 @@ │ │ │ │ │ ldc2l 7, cr15, [r2, #-1016]! @ 0xfffffc08 │ │ │ │ │ strmi r2, [r7], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7fe4668 │ │ │ │ │ strdcs pc, [r1, -fp] │ │ │ │ │ @ instruction: 0xf7fe4668 │ │ │ │ │ svccs 0x0000fdf7 │ │ │ │ │ @ instruction: 0xf817d0c3 │ │ │ │ │ - blcs bccf50 │ │ │ │ │ + blcs bccf48 │ │ │ │ │ @ instruction: 0x463ad1bf │ │ │ │ │ stmdbcc r1, {r1, r4, fp, ip, sp, lr, pc} │ │ │ │ │ rsbsle r2, r0, r0, lsl #22 │ │ │ │ │ - blcs bcf800 │ │ │ │ │ + blcs bcf7f8 │ │ │ │ │ andsvc fp, r1, r6, lsl #30 │ │ │ │ │ tstcc r1, sl, lsr r6 │ │ │ │ │ svccc 0x0001f817 │ │ │ │ │ tstcs r0, ip, lsl #30 │ │ │ │ │ - blcs 6aa94 │ │ │ │ │ + blcs 6aa8c │ │ │ │ │ @ instruction: 0x4640d1f3 │ │ │ │ │ @ instruction: 0xf7fe7011 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r3, r4, r6, r7, fp, ip, sp, lr, pc} │ │ │ │ │ strmi sp, [r2], -r7, lsr #1 │ │ │ │ │ ldrtmi r4, [r0], -r9, asr #12 │ │ │ │ │ - blx ff07bf7a │ │ │ │ │ + blx ff07bf72 │ │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ │ strmi pc, [r7], -pc, ror #21 │ │ │ │ │ @ instruction: 0xf7fc4630 │ │ │ │ │ strmi pc, [r5], -pc, ror #21 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ addsle r2, r6, r0, lsl #30 │ │ │ │ │ addmi r6, r3, #2670592 @ 0x28c000 │ │ │ │ │ @ instruction: 0xf8d4d293 │ │ │ │ │ - bcs 4640c │ │ │ │ │ + bcs 46404 │ │ │ │ │ stmibvs r3!, {r0, r1, r2, r3, r7, ip, lr, pc}^ │ │ │ │ │ ldmcc pc!, {r0, r1, r8, ip, sp, lr, pc}^ @ │ │ │ │ │ stmible sl, {r1, r6, r8, sl, lr} │ │ │ │ │ - blx 106d8e │ │ │ │ │ + blx 106d86 │ │ │ │ │ @ instruction: 0xf1084808 │ │ │ │ │ @ instruction: 0x46400830 │ │ │ │ │ @ instruction: 0xf8bef7ea │ │ │ │ │ orrle r2, r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7ea4640 │ │ │ │ │ @ instruction: 0xf894fc3b │ │ │ │ │ addsmi r3, r8, #44 @ 0x2c │ │ │ │ │ - bvs fe87202c │ │ │ │ │ + bvs fe872024 │ │ │ │ │ @ instruction: 0xf7f7b108 │ │ │ │ │ @ instruction: 0x4640f853 │ │ │ │ │ ldc2 7, cr15, [r0], #-936 @ 0xfffffc58 │ │ │ │ │ vmax.s8 d20, d0, d1 │ │ │ │ │ @ instruction: 0xf7f62002 │ │ │ │ │ adcvs pc, r0, #704 @ 0x2c0 │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ @@ -57437,100 +57435,100 @@ │ │ │ │ │ adcmi r6, sl, #805306370 @ 0x30000002 │ │ │ │ │ @ instruction: 0xf04fd216 │ │ │ │ │ and r0, r7, r0, lsl #18 │ │ │ │ │ andsle r6, fp, r2, lsr #19 │ │ │ │ │ @ instruction: 0xf8c44402 │ │ │ │ │ adcmi r9, sl, #36 @ 0x24 │ │ │ │ │ andle r6, sl, #-2147483608 @ 0x80000028 │ │ │ │ │ - bvs fe844ad8 │ │ │ │ │ + bvs fe844ad0 │ │ │ │ │ @ instruction: 0x4641443a │ │ │ │ │ @ instruction: 0xf922f7f7 │ │ │ │ │ - ble ffc08038 │ │ │ │ │ + ble ffc08030 │ │ │ │ │ ldrmi lr, [r9], -r9, asr #14 │ │ │ │ │ - bvs 937ea4 │ │ │ │ │ + bvs 937e9c │ │ │ │ │ @ instruction: 0xf0432200 │ │ │ │ │ ldrtmi r0, [r0], -r1, lsl #6 │ │ │ │ │ andcc lr, r8, #196, 18 @ 0x310000 │ │ │ │ │ @ instruction: 0xf7fc61a2 │ │ │ │ │ @ instruction: 0xe722fa99 │ │ │ │ │ @ instruction: 0xf47f2a00 │ │ │ │ │ - bvs 1929d44 │ │ │ │ │ + bvs 1929d3c │ │ │ │ │ @ instruction: 0xf47f2b00 │ │ │ │ │ movwcs sl, #7990 @ 0x1f36 │ │ │ │ │ ldr r6, [r9, -r3, ror #4] │ │ │ │ │ - stcl 7, cr15, [ip], #-796 @ 0xfffffce4 │ │ │ │ │ - ldrdeq sl, [r1], -r0 │ │ │ │ │ + ldcl 7, cr15, [r0], #-796 @ 0xfffffce4 │ │ │ │ │ + ldrdeq sl, [r1], -r8 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x0001aab8 │ │ │ │ │ + andeq sl, r1, r0, asr #21 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00d8f8cc │ │ │ │ │ ldmdbmi r6, {r0, r1, r2, r3, r9, sl, lr}^ │ │ │ │ │ - blmi 15cf904 │ │ │ │ │ + blmi 15cf8fc │ │ │ │ │ addlt r4, r2, r9, ror r4 │ │ │ │ │ stmdavs lr!, {r1, r3, r4, r5, r7, r9, lr} │ │ │ │ │ ldmdavs fp, {r0, r1, r3, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9301 │ │ │ │ │ @ instruction: 0xf0800300 │ │ │ │ │ @ instruction: 0xf04f8088 │ │ │ │ │ ldrmi r0, [r4], -lr, lsr #16 │ │ │ │ │ - blcc bc100 │ │ │ │ │ - blcs ff02a7a0 │ │ │ │ │ - blcc b4148 │ │ │ │ │ + blcc bc0f8 │ │ │ │ │ + blcs ff02a798 │ │ │ │ │ + blcc b4140 │ │ │ │ │ cdpcc 1, 15, cr15, cr15, cr6, {0} │ │ │ │ │ sbcslt r4, r9, #164, 12 @ 0xa400000 │ │ │ │ │ ldrmi r1, [r3], #-3211 @ 0xfffff375 │ │ │ │ │ - blcs bc138 │ │ │ │ │ + blcs bc130 │ │ │ │ │ svccs 0x0001f80e │ │ │ │ │ @ instruction: 0xd1f9459c │ │ │ │ │ strcc r1, [r1], #-2163 @ 0xfffff78d │ │ │ │ │ ldcne 4, cr4, [lr], {12} │ │ │ │ │ adcmi r4, r7, #35651584 @ 0x2200000 │ │ │ │ │ andhi pc, r1, r3, lsl #17 │ │ │ │ │ - bmi 10f4470 │ │ │ │ │ + bmi 10f4468 │ │ │ │ │ ldrbtmi r4, [sl], #-2880 @ 0xfffff4c0 │ │ │ │ │ ldmpl r3, {r1, r2, r3, r5, sp, lr}^ │ │ │ │ │ - blls 98158 │ │ │ │ │ + blls 98150 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ cmnle r3, r0, lsl #6 │ │ │ │ │ andlt r4, r2, r0, lsr #12 │ │ │ │ │ @ instruction: 0x87f0e8bd │ │ │ │ │ andseq r7, fp, #5308416 @ 0x510000 │ │ │ │ │ cmnpl ip, #50331648 @ 0x3000000 @ │ │ │ │ │ movwmi r1, #48276 @ 0xbc94 │ │ │ │ │ adcsmi r4, fp, #50331648 @ 0x3000000 │ │ │ │ │ @ instruction: 0xf04fd2e7 │ │ │ │ │ ldrmi r0, [r9], lr, lsr #16 │ │ │ │ │ - blcs bc180 │ │ │ │ │ + blcs bc178 │ │ │ │ │ rscle r2, r0, r0, lsl #20 │ │ │ │ │ ldmdale r8, {r0, r1, r2, r3, r4, r5, r7, r9, fp, sp} │ │ │ │ │ vaddne.f32 s7, s2, s2 │ │ │ │ │ mcr2 10, 4, pc, cr2, cr15, {2} @ │ │ │ │ │ andeq pc, r2, #-2147483645 @ 0x80000003 │ │ │ │ │ @ instruction: 0x464a4413 │ │ │ │ │ - blgt bc180 │ │ │ │ │ + blgt bc178 │ │ │ │ │ svcgt 0x0001f801 │ │ │ │ │ @ instruction: 0xd1f9429a │ │ │ │ │ andeq lr, lr, #6144 @ 0x1800 │ │ │ │ │ movweq pc, #4361 @ 0x1109 @ │ │ │ │ │ ldcne 4, cr4, [r6], {115} @ 0x73 │ │ │ │ │ @ instruction: 0xf882429f │ │ │ │ │ stmiale r0!, {r0, pc}^ │ │ │ │ │ ldmdavc r9, {r0, r2, r6, r7, r8, r9, sl, sp, lr, pc}^ │ │ │ │ │ vst1.8 {d0-d3}, [r3 :64], r3 │ │ │ │ │ @ instruction: 0x9600537c │ │ │ │ │ strmi r4, [r3], #-779 @ 0xfffffcf5 │ │ │ │ │ ldmible ip!, {r0, r1, r2, r3, r4, r7, r9, lr} │ │ │ │ │ @ instruction: 0x210046b1 │ │ │ │ │ - beq bfa2ac │ │ │ │ │ + beq bfa2a4 │ │ │ │ │ @ instruction: 0xf8184698 │ │ │ │ │ cmnlt sl, #1024 @ 0x400 │ │ │ │ │ ldmdale lr, {r0, r1, r2, r3, r4, r5, r7, r9, fp, sp} │ │ │ │ │ - blx 180c984 │ │ │ │ │ + blx 180c97c │ │ │ │ │ @ instruction: 0xf109fe82 │ │ │ │ │ @ instruction: 0xf10e32ff │ │ │ │ │ ldrmi r0, [ip], #3074 @ 0xc02 │ │ │ │ │ @ instruction: 0xf8134643 │ │ │ │ │ @ instruction: 0xf8021b01 │ │ │ │ │ strbmi r1, [r3, #-3841]! @ 0xfffff0ff │ │ │ │ │ ldrbtmi sp, [r1], #505 @ 0x1f9 │ │ │ │ │ @@ -57547,35 +57545,35 @@ │ │ │ │ │ rsbspl pc, ip, #33554432 @ 0x2000000 │ │ │ │ │ tstmi sl, #59768832 @ 0x3900000 │ │ │ │ │ strmi r4, [r2], #-1643 @ 0xfffff995 │ │ │ │ │ @ instruction: 0xff52f7ff │ │ │ │ │ str r9, [r4, r0, lsl #28] │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ str r4, [r0, lr, asr #12] │ │ │ │ │ - bl fec7c100 │ │ │ │ │ - andeq sl, r1, r8, asr #17 │ │ │ │ │ + bl fed7c0f8 │ │ │ │ │ + ldrdeq sl, [r1], -r0 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r1, r2, ror r8 │ │ │ │ │ + andeq sl, r1, sl, ror r8 │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ cdpeq 8, 9, cr15, cr8, cr12, {6} │ │ │ │ │ @ instruction: 0xf1004ae7 │ │ │ │ │ - blmi ff9ff238 │ │ │ │ │ + blmi ff9ff230 │ │ │ │ │ ldrbtmi fp, [sl], #-209 @ 0xffffff2f │ │ │ │ │ strmi r4, [sl], r0, lsr #12 │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f934f │ │ │ │ │ @ instruction: 0xf7fc0300 │ │ │ │ │ strmi pc, [r1], -r7, lsr #19 │ │ │ │ │ strmi r4, [ip], -r0, lsr #12 │ │ │ │ │ @ instruction: 0xf9a6f7fc │ │ │ │ │ svclt 0x00182c00 │ │ │ │ │ stmdale lr, {r0, r1, r3, fp, sp} │ │ │ │ │ - bmi ff786234 │ │ │ │ │ + bmi ff78622c │ │ │ │ │ ldrbtmi r4, [sl], #-3035 @ 0xfffff425 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, pc, asr #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ @ instruction: 0x81a9f040 │ │ │ │ │ pop {r0, r4, r6, ip, sp, pc} │ │ │ │ │ mcrge 15, 0, r8, cr6, cr0, {7} │ │ │ │ │ @@ -57596,37 +57594,37 @@ │ │ │ │ │ stccs 3, cr6, [r1, #-956] @ 0xfffffc44 │ │ │ │ │ addsmi fp, ip, #8, 30 │ │ │ │ │ strcs fp, [r1], #-3860 @ 0xfffff0ec │ │ │ │ │ bicle r2, fp, r0, lsl #8 │ │ │ │ │ @ instruction: 0xf7fe4630 │ │ │ │ │ tstcs r4, sp, lsr r9 @ │ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ │ - blls 7e114 │ │ │ │ │ + blls 7e10c │ │ │ │ │ sbcle r2, r1, r0, lsl #22 │ │ │ │ │ @ instruction: 0xf10d4627 │ │ │ │ │ strcs r0, [lr, #-2860]! @ 0xfffff4d4 │ │ │ │ │ andge pc, ip, sp, asr #17 │ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ │ pkhbtmi pc, r2, fp, lsl #30 @ │ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ │ @ instruction: 0x4681ff31 │ │ │ │ │ @ instruction: 0xf7fd4630 │ │ │ │ │ strmi pc, [r1, #3867] @ 0xf1b │ │ │ │ │ cmphi lr, r0, asr #4 @ │ │ │ │ │ @ instruction: 0x4604465a │ │ │ │ │ - blcc bc32c │ │ │ │ │ - blcs ff02a9ec │ │ │ │ │ - blcc b44dc │ │ │ │ │ - blx 1805c2c │ │ │ │ │ + blcc bc324 │ │ │ │ │ + blcs ff02a9e4 │ │ │ │ │ + blcc b44d4 │ │ │ │ │ + blx 1805c24 │ │ │ │ │ strtmi pc, [r3], -r3, lsl #29 │ │ │ │ │ stceq 1, cr15, [r2], {14} │ │ │ │ │ @ instruction: 0xf8134484 │ │ │ │ │ @ instruction: 0xf8010b01 │ │ │ │ │ strbmi r0, [r3, #-3841]! @ 0xfffff0ff │ │ │ │ │ - bl f2ae4 │ │ │ │ │ + bl f2adc │ │ │ │ │ strcc r0, [r1], #-782 @ 0xfffffcf2 │ │ │ │ │ ldcne 4, cr4, [sl], {116} @ 0x74 │ │ │ │ │ strmi r4, [r1, #1568]! @ 0x620 │ │ │ │ │ stmiale r2!, {r0, r2, r3, r4, r6, ip, sp, lr}^ │ │ │ │ │ stmdble r6, {r1, r3, r4, r6, r8, sl, lr} │ │ │ │ │ stccc 8, cr15, [r1], {18} │ │ │ │ │ svclt 0x00042b2e │ │ │ │ │ @@ -57658,84 +57656,84 @@ │ │ │ │ │ @ instruction: 0xf8144604 │ │ │ │ │ biclt r3, r3, r1, lsl #22 │ │ │ │ │ stmdale r3!, {r0, r1, r2, r3, r4, r5, r7, r8, r9, fp, sp}^ │ │ │ │ │ vnmlsne.f64 d19, d1, d1 │ │ │ │ │ mcr2 10, 4, pc, cr3, cr15, {2} @ │ │ │ │ │ @ instruction: 0xf10e4623 │ │ │ │ │ strmi r0, [r4], #3074 @ 0xc02 │ │ │ │ │ - bleq bc3ec │ │ │ │ │ + bleq bc3e4 │ │ │ │ │ svceq 0x0001f801 │ │ │ │ │ mvnsle r4, r3, ror #10 │ │ │ │ │ movweq lr, #60162 @ 0xeb02 │ │ │ │ │ ldrbtmi r3, [r4], #-1025 @ 0xfffffbff │ │ │ │ │ @ instruction: 0x46201c9a │ │ │ │ │ subsvc r4, sp, r1, lsr #11 │ │ │ │ │ ldrbmi sp, [sl, #-2274] @ 0xfffff71e │ │ │ │ │ @ instruction: 0xf812d906 │ │ │ │ │ - blcs bcd3c8 │ │ │ │ │ + blcs bcd3c0 │ │ │ │ │ movwcs fp, #3844 @ 0xf04 │ │ │ │ │ stccc 8, cr15, [r1], {2} │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ mrc2 7, 3, pc, cr4, cr13, {7} │ │ │ │ │ strcc r9, [r1, -r0, lsl #22] │ │ │ │ │ @ instruction: 0xf47f429f │ │ │ │ │ str sl, [r7, -sp, ror #30]! │ │ │ │ │ vmlscs.f32 s28, s6, s30 │ │ │ │ │ vst2.16 {d7-d8}, [lr], r3 │ │ │ │ │ @ instruction: 0xf10d5e7c │ │ │ │ │ - b 13c0440 │ │ │ │ │ + b 13c0438 │ │ │ │ │ stcne 14, cr0, [r4], {3} │ │ │ │ │ @ instruction: 0xf8c844d6 │ │ │ │ │ ldrbmi r2, [r1, #0]! │ │ │ │ │ @ instruction: 0xf04fd988 │ │ │ │ │ ldrmi r0, [r0], -r0, lsl #24 │ │ │ │ │ stmib sp, {r0, r1, r4, r5, r6, r9, sl, lr}^ │ │ │ │ │ ldrmi sl, [lr], r1, lsl #4 │ │ │ │ │ - blne bc488 │ │ │ │ │ + blne bc480 │ │ │ │ │ subsle r2, r9, r0, lsl #18 │ │ │ │ │ ldmdale r4!, {r0, r1, r2, r3, r4, r5, r7, r8, fp, sp}^ │ │ │ │ │ - bcc 3a820 │ │ │ │ │ - blx 1805d28 │ │ │ │ │ + bcc 3a818 │ │ │ │ │ + blx 1805d20 │ │ │ │ │ @ instruction: 0xf10afa8a │ │ │ │ │ - bl fe830 │ │ │ │ │ + bl fe828 │ │ │ │ │ ldrbtmi r0, [r3], -r1, lsl #24 │ │ │ │ │ - blne bc47c │ │ │ │ │ + blne bc474 │ │ │ │ │ svcne 0x0001f802 │ │ │ │ │ mvnsle r4, r3, ror #10 │ │ │ │ │ @ instruction: 0xf10e4450 │ │ │ │ │ - bl 3c1c44 │ │ │ │ │ + bl 3c1c3c │ │ │ │ │ andcc r0, r2, sl, lsl #6 │ │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ │ @ instruction: 0xf8004599 │ │ │ │ │ ldmle ip, {r0, sl, fp, ip, lr}^ │ │ │ │ │ ldrb r4, [sp, -r2, lsl #12] │ │ │ │ │ vmlscs.f32 s28, s6, s30 │ │ │ │ │ vst2.16 {d7-d8}, [lr], r3 │ │ │ │ │ @ instruction: 0xf10d5e7c │ │ │ │ │ - b 13c04b4 │ │ │ │ │ + b 13c04ac │ │ │ │ │ stcne 14, cr0, [r4], {3} │ │ │ │ │ @ instruction: 0xf8c844d6 │ │ │ │ │ ldrbmi r2, [r1, #0]! │ │ │ │ │ @ instruction: 0xf04fd9a3 │ │ │ │ │ ldrmi r0, [r0], -r0, lsl #24 │ │ │ │ │ stmib sp, {r0, r1, r4, r5, r6, r9, sl, lr}^ │ │ │ │ │ ldrmi sl, [lr], r1, lsl #4 │ │ │ │ │ - blne bc4fc │ │ │ │ │ + blne bc4f4 │ │ │ │ │ subsle r2, r3, r0, lsl #18 │ │ │ │ │ stmdale r3!, {r0, r1, r2, r3, r4, r5, r7, r8, fp, sp} │ │ │ │ │ - bcc 3a894 │ │ │ │ │ - blx 1805d9c │ │ │ │ │ + bcc 3a88c │ │ │ │ │ + blx 1805d94 │ │ │ │ │ @ instruction: 0xf10afa8a │ │ │ │ │ - bl fe8a4 │ │ │ │ │ + bl fe89c │ │ │ │ │ ldrbtmi r0, [r3], -r1, lsl #24 │ │ │ │ │ - blne bc4f0 │ │ │ │ │ + blne bc4e8 │ │ │ │ │ svcne 0x0001f802 │ │ │ │ │ mvnsle r4, r3, ror #10 │ │ │ │ │ @ instruction: 0xf10e4450 │ │ │ │ │ - bl 3c1cb8 │ │ │ │ │ + bl 3c1cb0 │ │ │ │ │ andcc r0, r2, sl, lsl #6 │ │ │ │ │ stceq 0, cr15, [r1], {79} @ 0x4f │ │ │ │ │ @ instruction: 0xf8004599 │ │ │ │ │ ldmle ip, {r0, sl, fp, ip, lr}^ │ │ │ │ │ ldrb r4, [r8, -r2, lsl #12]! │ │ │ │ │ @ instruction: 0xf1bc9a02 │ │ │ │ │ svclt 0x00180f00 │ │ │ │ │ @@ -57786,20 +57784,20 @@ │ │ │ │ │ @ instruction: 0x2001f8b5 │ │ │ │ │ @ instruction: 0x4604e655 │ │ │ │ │ @ instruction: 0xf47f2800 │ │ │ │ │ @ instruction: 0xe721af1f │ │ │ │ │ stmdacs r0, {r2, r9, sl, lr} │ │ │ │ │ mcrge 4, 6, pc, cr5, cr15, {3} @ │ │ │ │ │ @ instruction: 0xf7c7e6c8 │ │ │ │ │ - svclt 0x0000e9d4 │ │ │ │ │ - andeq sl, r1, lr, asr #14 │ │ │ │ │ + svclt 0x0000e9d8 │ │ │ │ │ + andeq sl, r1, r6, asr r7 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq sl, r1, r2, lsr #14 │ │ │ │ │ + andeq sl, r1, sl, lsr #14 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb957b4 │ │ │ │ │ + bl feb957ac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdacs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ @ instruction: 0x4605d03d │ │ │ │ │ stc2 7, cr15, [r8, #904] @ 0x388 │ │ │ │ │ orrvs pc, r5, pc, asr #8 │ │ │ │ │ ldc2l 7, cr15, [r6, #904] @ 0x388 │ │ │ │ │ movlt r4, #4, 12 @ 0x400000 │ │ │ │ │ @@ -57839,16 +57837,16 @@ │ │ │ │ │ suble r2, pc, r0, lsl #16 │ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ │ stc2 7, cr15, [r8], {255} @ 0xff │ │ │ │ │ stmdacs r1, {r1, r2, r9, sl, lr} │ │ │ │ │ strcc sp, [r1], -r5 │ │ │ │ │ @ instruction: 0x2600d032 │ │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ │ - bvs 922654 │ │ │ │ │ - bleq fa6c4 │ │ │ │ │ + bvs 92264c │ │ │ │ │ + bleq fa6bc │ │ │ │ │ @ instruction: 0xf104d1f8 │ │ │ │ │ @ instruction: 0xf023090c │ │ │ │ │ strbmi r0, [r8], -r4, lsl #6 │ │ │ │ │ @ instruction: 0xf7fb6223 │ │ │ │ │ @ instruction: 0x4605ff75 │ │ │ │ │ @ instruction: 0xf7fb4648 │ │ │ │ │ @ instruction: 0x4680ff75 │ │ │ │ │ @@ -57858,19 +57856,19 @@ │ │ │ │ │ suble lr, sp, sp, lsr #32 │ │ │ │ │ @ instruction: 0xf8c44648 │ │ │ │ │ @ instruction: 0xf7fbb024 │ │ │ │ │ strbmi pc, [r8], -pc, ror #30 @ │ │ │ │ │ @ instruction: 0xff60f7fb │ │ │ │ │ strmi r4, [r0, #1541] @ 0x605 │ │ │ │ │ tstcs r0, r1, lsr #18 │ │ │ │ │ - bl fea59140 │ │ │ │ │ - bl 2bf2d8 │ │ │ │ │ + bl fea59138 │ │ │ │ │ + bl 2bf2d0 │ │ │ │ │ @ instruction: 0xf7f60205 │ │ │ │ │ cdpne 13, 0, cr15, cr1, cr5, {4} │ │ │ │ │ - ble ffa4f774 │ │ │ │ │ + ble ffa4f76c │ │ │ │ │ @ instruction: 0xf8d469e3 │ │ │ │ │ movwcc r2, #4376 @ 0x1118 │ │ │ │ │ svclt 0x00844293 │ │ │ │ │ mvnvs r2, r0, lsl #6 │ │ │ │ │ mvnvs sp, sl, lsl #16 │ │ │ │ │ andcs fp, r4, #-1073741808 @ 0xc0000010 │ │ │ │ │ @ instruction: 0xf1042300 │ │ │ │ │ @@ -57878,92 +57876,92 @@ │ │ │ │ │ @ instruction: 0xf7fb61a3 │ │ │ │ │ ldr pc, [r8, r7, asr #30]! │ │ │ │ │ ldrbtcc pc, [pc], pc, asr #32 @ │ │ │ │ │ @ instruction: 0x4639e7b6 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ stmdacs r0, {r0, r2, r4, r5, r6, r8, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtmi sp, [r0], -r2, ror #1 │ │ │ │ │ - blx 167c702 │ │ │ │ │ + blx 167c6fa │ │ │ │ │ sbcsle r2, sp, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7e94638 │ │ │ │ │ strmi pc, [r5], -r3, lsr #26 │ │ │ │ │ bicsle r2, r7, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ @ instruction: 0x4639fb37 │ │ │ │ │ - blx ffafc6e0 │ │ │ │ │ + blx ffafc6d8 │ │ │ │ │ strbmi r6, [r8], -r3, lsr #20 │ │ │ │ │ @ instruction: 0xf0436265 │ │ │ │ │ @ instruction: 0x61a50302 │ │ │ │ │ @ instruction: 0xf7fb6223 │ │ │ │ │ ldr pc, [r5, r3, lsr #30] │ │ │ │ │ @ instruction: 0xf7fb4648 │ │ │ │ │ stmdacs r0, {r0, r1, r2, r4, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ - bvs 1932eb0 │ │ │ │ │ + bvs 1932ea8 │ │ │ │ │ @ instruction: 0xd1bf2b00 │ │ │ │ │ rsbvs r2, r3, #67108864 @ 0x4000000 │ │ │ │ │ svclt 0x0000e789 │ │ │ │ │ strmi r4, [r3], -sl, lsl #12 │ │ │ │ │ - bvs fe06ad80 │ │ │ │ │ - bvs 72ad44 │ │ │ │ │ + bvs fe06ad78 │ │ │ │ │ + bvs 72ad3c │ │ │ │ │ stceq 0, cr15, [r4], {19} │ │ │ │ │ @ instruction: 0xf013d106 │ │ │ │ │ andle r0, r5, r1, lsl #2 │ │ │ │ │ strle r0, [r1], #-1947 @ 0xfffff865 │ │ │ │ │ stmdalt r6, {r0, r1, r2, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @ instruction: 0xf7f72102 │ │ │ │ │ @ instruction: 0xf04fb801 │ │ │ │ │ @ instruction: 0x477030ff │ │ │ │ │ ldrlt fp, [r0, #-416] @ 0xfffffe60 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ - bvs fe04ffac │ │ │ │ │ + bvs fe04ffa4 │ │ │ │ │ @ instruction: 0xf7f6b108 │ │ │ │ │ movwcs pc, #3187 @ 0xc73 @ │ │ │ │ │ @ instruction: 0xf7e262a3 │ │ │ │ │ @ instruction: 0x4621fc95 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ ldcllt 7, cr15, [lr, #-904] @ 0xfffffc78 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb959c0 │ │ │ │ │ + bl feb959b8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ stmdbcs r0, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs sp, [r0], #-258 @ 0xfffffefe │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strmi r4, [lr], -r4, lsl #12 │ │ │ │ │ - blx fc790 │ │ │ │ │ + blx fc788 │ │ │ │ │ strtmi fp, [r0], -r0, ror #22 │ │ │ │ │ mcr2 7, 7, pc, cr4, cr15, {7} @ │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ @ instruction: 0x4631d0f1 │ │ │ │ │ @ instruction: 0xf7ff4628 │ │ │ │ │ - bvs feafe490 │ │ │ │ │ - bllt 450008 │ │ │ │ │ - bvs b2ae64 │ │ │ │ │ + bvs feafe488 │ │ │ │ │ + bllt 450000 │ │ │ │ │ + bvs b2ae5c │ │ │ │ │ ldrbtle r0, [r4], #1881 @ 0x759 │ │ │ │ │ tsteq r1, r3, lsl r0 @ │ │ │ │ │ @ instruction: 0x079bd016 │ │ │ │ │ ldrmi sp, [r0], -pc, ror #9 │ │ │ │ │ addcc pc, r8, #268435460 @ 0x10000004 │ │ │ │ │ @ instruction: 0xffb8f7f6 │ │ │ │ │ - ble ffa48818 │ │ │ │ │ + ble ffa48810 │ │ │ │ │ tstlt r2, sl, lsr #21 │ │ │ │ │ @ instruction: 0xf7f64610 │ │ │ │ │ movwcs pc, #3123 @ 0xc33 @ │ │ │ │ │ @ instruction: 0xf7e262ab │ │ │ │ │ @ instruction: 0x4629fc55 │ │ │ │ │ stc2 7, cr15, [r0, #-904]! @ 0xfffffc78 │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ strb r2, [r8, r2, lsl #2]! │ │ │ │ │ strtmi r2, [r0], -r1, lsl #8 │ │ │ │ │ @ instruction: 0xf1a4bd70 │ │ │ │ │ - blx fed3f848 │ │ │ │ │ + blx fed3f840 │ │ │ │ │ stmdbeq r4!, {r2, r7, sl, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x0000e7e7 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ ldrdls pc, [r0], -sp @ │ │ │ │ │ @@ -57983,19 +57981,19 @@ │ │ │ │ │ strmi r3, [r4], -r1, lsl #12 │ │ │ │ │ rscsle r4, r6, r0, lsl #11 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [sl], #-952 @ 0xfffffc48 │ │ │ │ │ strmi r4, [r1], -sl, asr #12 │ │ │ │ │ ldrmi r4, [r8, r8, lsr #12]! │ │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ │ - blcs 50154 │ │ │ │ │ + blcs 5014c │ │ │ │ │ ldrtmi sp, [r0], -ip, ror #3 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb95ac4 │ │ │ │ │ + bl feb95abc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ee4615 │ │ │ │ │ strmi pc, [r6], -sp, asr #24 │ │ │ │ │ @ instruction: 0xf7ee4620 │ │ │ │ │ @ instruction: 0x463bfc51 │ │ │ │ │ @@ -58032,36 +58030,36 @@ │ │ │ │ │ svclt 0x0000bc23 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ @ instruction: 0x8018f8dd │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ - blcs 6e5d8 │ │ │ │ │ + blcs 6e5d0 │ │ │ │ │ @ instruction: 0x461ed01e │ │ │ │ │ ldrmi r4, [r7], -ip, lsl #12 │ │ │ │ │ - blx ffb7c93e │ │ │ │ │ + blx ffb7c936 │ │ │ │ │ ldrle r0, [r7, #-1987] @ 0xfffff83d │ │ │ │ │ @ instruction: 0xd10542bc │ │ │ │ │ @ instruction: 0xf7eee014 │ │ │ │ │ @ instruction: 0x4604fbff │ │ │ │ │ andle r4, pc, r7, lsl #5 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - blx fff7c95a │ │ │ │ │ + blx fff7c952 │ │ │ │ │ strmi r4, [r1], -r2, asr #12 │ │ │ │ │ ldrmi r4, [r0, r8, lsr #12]! │ │ │ │ │ strmi r4, [r3], -r1, lsr #12 │ │ │ │ │ - blcs 50250 │ │ │ │ │ + blcs 50248 │ │ │ │ │ strtmi sp, [r0], -sp, ror #1 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ pop {r3, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ee41f0 │ │ │ │ │ svclt 0x0000bbdf │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb95bcc │ │ │ │ │ + bl feb95bc4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r3, r0, ror #31 │ │ │ │ │ strmi r4, [pc], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf7ee4615 │ │ │ │ │ strmi pc, [r6], -r9, asr #23 │ │ │ │ │ @ instruction: 0xf7ee4620 │ │ │ │ │ ldrtmi pc, [fp], -sp, asr #23 @ │ │ │ │ │ @@ -58073,24 +58071,24 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stceq 8, cr15, [ip], {80} @ 0x50 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stceq 8, cr15, [r8], {80} @ 0x50 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r6, [r0, -r8, lsl #16]! │ │ │ │ │ - bne 258d1c │ │ │ │ │ + bne 258d14 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrmi r4, [r1], -ip, lsl #13 │ │ │ │ │ movwcs lr, #14800 @ 0x39d0 │ │ │ │ │ andeq lr, r2, ip, lsr #23 │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ ldrlt fp, [r0], #-331 @ 0xfffffeb5 │ │ │ │ │ stcmi 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ - bne ff916a64 │ │ │ │ │ - blmi 17cbb4 │ │ │ │ │ + bne ff916a5c │ │ │ │ │ + blmi 17cbac │ │ │ │ │ stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ andcc fp, ip, r0, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ ldrlt r2, [r0], #-2564 @ 0xfffff5fc │ │ │ │ │ strcs fp, [r1], #-3988 @ 0xfffff06c │ │ │ │ │ @@ -58098,17 +58096,17 @@ │ │ │ │ │ vrhadd.s8 d22, d16, d1 │ │ │ │ │ stmdbmi r7, {r0, sl, fp, sp} │ │ │ │ │ strmi lr, [r0], #-2496 @ 0xfffff640 │ │ │ │ │ addvs r4, r4, r9, ror r4 │ │ │ │ │ @ instruction: 0xf8a06141 │ │ │ │ │ bicvs ip, r3, ip │ │ │ │ │ bichi r6, r2, r4, lsl #2 │ │ │ │ │ - blmi 17cbf4 │ │ │ │ │ + blmi 17cbec │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq sl, r1, r0, lsr r8 │ │ │ │ │ + andeq sl, r1, r8, lsr r8 │ │ │ │ │ movwcs fp, #280 @ 0x118 │ │ │ │ │ movwcc lr, #2496 @ 0x9c0 │ │ │ │ │ ldrbmi r6, [r0, -r3, lsl #1]! │ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ │ ldrlt r5, [r0, #-3200]! @ 0xfffff380 │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00c0f8cc │ │ │ │ │ @@ -58133,181 +58131,181 @@ │ │ │ │ │ ldmiblt r4, {r1, ip, sp, lr, pc}^ │ │ │ │ │ ldmlt r2!, {r1, ip, sp, lr, pc} │ │ │ │ │ ldmlt r0!, {r1, ip, sp, lr, pc} │ │ │ │ │ ldmlt lr!, {r1, ip, sp, lr, pc} │ │ │ │ │ stmialt ip, {r1, ip, sp, lr, pc}^ │ │ │ │ │ ldmlt r2, {r1, ip, sp, lr, pc}^ │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb95d0c │ │ │ │ │ + bl feb95d04 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xf8c0f002 │ │ │ │ │ strtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ @ instruction: 0xf8c4f002 │ │ │ │ │ svclt 0x00344284 │ │ │ │ │ andcs r2, r1, r0 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb95d34 │ │ │ │ │ + bl feb95d2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf0020ff8 │ │ │ │ │ - blx fec7cdf4 │ │ │ │ │ + blx fec7cdec │ │ │ │ │ stmdbeq r0, {r7, ip, sp, lr, pc}^ │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ movweq pc, #15264 @ 0x3ba0 @ │ │ │ │ │ - b 1041b5c │ │ │ │ │ + b 1041b54 │ │ │ │ │ ldrbmi r4, [r0, -r3]! │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ movweq pc, #15264 @ 0x3ba0 @ │ │ │ │ │ - b 1041b70 │ │ │ │ │ + b 1041b68 │ │ │ │ │ ldrbmi r4, [r0, -r3]! │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ movweq pc, #15264 @ 0x3ba0 @ │ │ │ │ │ - b 1041b84 │ │ │ │ │ + b 1041b7c │ │ │ │ │ ldrbmi r4, [r0, -r3]! │ │ │ │ │ andcc lr, r0, r0, lsl #22 │ │ │ │ │ tstpl r6, r5, asr #12 @ │ │ │ │ │ bicsvs pc, r5, r7, asr #13 │ │ │ │ │ eorscs pc, ip, #76, 4 @ 0xc0000004 │ │ │ │ │ rsbvc pc, r1, #204, 4 @ 0xc000000c │ │ │ │ │ vshl.s8 d20, d1, d6 │ │ │ │ │ @ instruction: 0xf2c17cb1 │ │ │ │ │ - b fe099d00 │ │ │ │ │ + b fe099cf8 │ │ │ │ │ @ instruction: 0xf64c41d1 │ │ │ │ │ @ instruction: 0xf6ce431d │ │ │ │ │ strdmi r1, [sl], #-56 @ 0xffffffc8 │ │ │ │ │ bicvs pc, r5, r4, asr #4 │ │ │ │ │ cmnpl r0, pc, asr #13 @ │ │ │ │ │ subne lr, r2, #2048 @ 0x800 │ │ │ │ │ andvc pc, r9, r4, asr #12 │ │ │ │ │ subspl pc, sl, fp, asr #5 │ │ │ │ │ ldrmi r4, [r3], #-1172 @ 0xfffffb6c │ │ │ │ │ movtcs lr, #51843 @ 0xca83 │ │ │ │ │ biceq lr, r3, #3072 @ 0xc00 │ │ │ │ │ - b fe08fc3c │ │ │ │ │ + b fe08fc34 │ │ │ │ │ submi r4, r8, r1, lsl r1 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ sbccc lr, r0, r0, asr #23 │ │ │ │ │ movweq pc, #38464 @ 0x9640 @ │ │ │ │ │ - b fe04cbf0 │ │ │ │ │ - bl 4ac30 │ │ │ │ │ - b fe03edf4 │ │ │ │ │ - blx 102c3a │ │ │ │ │ - b fe07abfc │ │ │ │ │ + b fe04cbe8 │ │ │ │ │ + bl 4ac28 │ │ │ │ │ + b fe03edec │ │ │ │ │ + blx 102c32 │ │ │ │ │ + b fe07abf4 │ │ │ │ │ @ instruction: 0x47704010 │ │ │ │ │ @ instruction: 0x13b1f647 │ │ │ │ │ teqvs r7, #210763776 @ 0xc900000 @ │ │ │ │ │ andeq pc, r3, #160, 22 @ 0x28000 │ │ │ │ │ - blx 101c12 │ │ │ │ │ - b 1047418 │ │ │ │ │ + blx 101c0a │ │ │ │ │ + b 1047410 │ │ │ │ │ ldrbmi r4, [r0, -r2]! │ │ │ │ │ @ instruction: 0xf0012200 │ │ │ │ │ svclt 0x0000bcd7 │ │ │ │ │ @ instruction: 0xf7f92200 │ │ │ │ │ svclt 0x0000bac5 │ │ │ │ │ @ instruction: 0xf0012200 │ │ │ │ │ svclt 0x0000bc51 │ │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ │ svclt 0x0000bceb │ │ │ │ │ @ instruction: 0xf0012100 │ │ │ │ │ svclt 0x0000bc5d │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb95e48 │ │ │ │ │ + bl feb95e40 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r2], r0 @ │ │ │ │ │ andls r4, r1, ip, lsl #12 │ │ │ │ │ - bcs eb35c │ │ │ │ │ - blmi 3b4c78 │ │ │ │ │ + bcs eb354 │ │ │ │ │ + blmi 3b4c70 │ │ │ │ │ @ instruction: 0xf853447b │ │ │ │ │ ldrmi r3, [r8, r2, lsr #32] │ │ │ │ │ andlt r4, r2, r0, lsr #32 │ │ │ │ │ - bcc 12e0ac │ │ │ │ │ + bcc 12e0a4 │ │ │ │ │ stmdale fp, {r1, r9, fp, sp} │ │ │ │ │ tstcs r4, r8, lsl #22 │ │ │ │ │ andeq lr, r1, sp, lsl #22 │ │ │ │ │ - bl 10fe68 │ │ │ │ │ + bl 10fe60 │ │ │ │ │ ldmvs fp, {r1, r7, r8, r9}^ │ │ │ │ │ mlami r0, r8, r7, r4 │ │ │ │ │ ldclt 0, cr11, [r0, #-8] │ │ │ │ │ andlt r2, r2, r0 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ - andeq r9, r1, r8, lsr #12 │ │ │ │ │ - andeq r9, r1, ip, lsl #12 │ │ │ │ │ + andeq r9, r1, r0, lsr r6 │ │ │ │ │ + andeq r9, r1, r4, lsl r6 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb95ea0 │ │ │ │ │ + bl feb95e98 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff8 │ │ │ │ │ - bcs ab2f0 │ │ │ │ │ + bcs ab2e8 │ │ │ │ │ strmi sp, [r3], -r8, lsl #18 │ │ │ │ │ andcc pc, r1, pc, asr #32 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blx 10d4c2 │ │ │ │ │ + blx 10d4ba │ │ │ │ │ ldr pc, [pc, r0]! │ │ │ │ │ ldrbtmi r4, [fp], #-2820 @ 0xfffff4fc │ │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ │ @ instruction: 0x4798699b │ │ │ │ │ ldclt 0, cr4, [r0, #-128] @ 0xffffff80 │ │ │ │ │ ldclt 6, cr4, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ - andeq r9, r1, r2, asr #11 │ │ │ │ │ + andeq r9, r1, sl, asr #11 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb95ee0 │ │ │ │ │ + bl feb95ed8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r9, #-248] @ 0xffffff08 │ │ │ │ │ @ instruction: 0xf7ffb91a │ │ │ │ │ andmi pc, r8, r9, lsr pc @ │ │ │ │ │ pop {r4, r8, sl, fp, ip, sp, pc} │ │ │ │ │ - bl 4ed38 │ │ │ │ │ + bl 4ed30 │ │ │ │ │ str r4, [r1, r0]! │ │ │ │ │ ldclt 6, cr4, [r0, #-32] @ 0xffffffe0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb95f08 │ │ │ │ │ + bl feb95f00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ │ @ instruction: 0xf7ffb91b │ │ │ │ │ eormi pc, r0, r5, ror pc @ │ │ │ │ │ @ instruction: 0x460ebd70 │ │ │ │ │ @ instruction: 0x4621461a │ │ │ │ │ @ instruction: 0xf7ff461d │ │ │ │ │ strmi pc, [r3], -sp, lsl #31 │ │ │ │ │ strtmi r4, [r1], -sl, lsr #12 │ │ │ │ │ @ instruction: 0x4630461d │ │ │ │ │ @ instruction: 0xff86f7ff │ │ │ │ │ - b 18ee4c │ │ │ │ │ + b 18ee44 │ │ │ │ │ ldcllt 0, cr0, [r0, #-16]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb95f44 │ │ │ │ │ + bl feb95f3c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - blx fecc2d0c │ │ │ │ │ + blx fecc2d04 │ │ │ │ │ ldrmi pc, [r5], -r2, lsl #25 │ │ │ │ │ mrrcne 10, 4, lr, ip, cr15 │ │ │ │ │ svclt 0x00942b02 │ │ │ │ │ @ instruction: 0xf04c4664 │ │ │ │ │ stmdbcs r0, {r0, sl} │ │ │ │ │ @ instruction: 0xf044bf08 │ │ │ │ │ stmdacs r0, {r0, sl} │ │ │ │ │ @ instruction: 0xf044bf08 │ │ │ │ │ tstlt ip, r1, lsl #8 │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldrbtmi r4, [sl], #-2563 @ 0xfffff5fd │ │ │ │ │ orreq lr, r3, #2048 @ 0x800 │ │ │ │ │ @ instruction: 0x479868db │ │ │ │ │ ldclt 0, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ - andeq r9, r1, lr, lsl #10 │ │ │ │ │ + andeq r9, r1, r6, lsl r5 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, pc, r0, lsl #16 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb95f98 │ │ │ │ │ + bl feb95f90 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460c0ff0 │ │ │ │ │ - bcs 905f8 │ │ │ │ │ + bcs 905f0 │ │ │ │ │ strmi sp, [r6], -ip, lsl #18 │ │ │ │ │ @ instruction: 0xf90ef7e1 │ │ │ │ │ svclt 0x00183d02 │ │ │ │ │ stmdacs r0, {r0, r8, sl, sp} │ │ │ │ │ @ instruction: 0xf045bf08 │ │ │ │ │ cmplt sp, r1, lsl #10 │ │ │ │ │ ldcllt 0, cr2, [r0, #-0] │ │ │ │ │ @@ -58315,15 +58313,15 @@ │ │ │ │ │ orreq lr, r2, #3072 @ 0xc00 │ │ │ │ │ @ instruction: 0x47986a1b │ │ │ │ │ ldcllt 0, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0xff1ef7ff │ │ │ │ │ ldcllt 0, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ - andeq r9, r1, r2, asr #9 │ │ │ │ │ + andeq r9, r1, sl, asr #9 │ │ │ │ │ movwle r4, #12945 @ 0x3291 │ │ │ │ │ andcs fp, r1, ip, lsl #31 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdavs r8, {r0, r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46084770 │ │ │ │ │ @@ -58334,84 +58332,84 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrmi r4, [r1], -r8, lsl #12 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ tstle r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x461a4770 │ │ │ │ │ ldmdblt r0!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb96030 │ │ │ │ │ + bl feb96028 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldcmi 15, cr0, [r2, #-896] @ 0xfffffc80 │ │ │ │ │ ldcmi 0, cr11, [r2], {131} @ 0x83 │ │ │ │ │ ldrbtmi r4, [sp], #-1566 @ 0xfffff9e2 │ │ │ │ │ strcs r4, [r0, -r8, ror #12] │ │ │ │ │ ldrmi r5, [r5], -ip, lsr #18 │ │ │ │ │ strls r6, [r1], #-2084 @ 0xfffff7dc │ │ │ │ │ streq pc, [r0], #-79 @ 0xffffffb1 │ │ │ │ │ strls r4, [r0, -ip, lsl #12] │ │ │ │ │ cdp2 7, 8, cr15, cr4, cr1, {7} │ │ │ │ │ @ instruction: 0x46294632 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ - bmi 2bea20 │ │ │ │ │ + bmi 2bea18 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r1, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r3, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7c6bdf0 │ │ │ │ │ - svclt 0x0000ed64 │ │ │ │ │ - andeq r9, r1, sl, lsl fp │ │ │ │ │ + svclt 0x0000ed68 │ │ │ │ │ + andeq r9, r1, r2, lsr #22 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - strdeq r9, [r1], -r2 │ │ │ │ │ - bcs 506b0 │ │ │ │ │ + strdeq r9, [r1], -sl │ │ │ │ │ + bcs 506a8 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbmi sp, [r0, -r0, lsl #2]! │ │ │ │ │ swpcs r0, r2, [r0] @ │ │ │ │ │ stmialt sl, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb960a8 │ │ │ │ │ + bl feb960a0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 42e70 │ │ │ │ │ + bcs 42e68 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ │ tstle r2, r0, lsl #10 │ │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ │ @ instruction: 0x4614bd70 │ │ │ │ │ ldrmi r4, [lr], -r9, lsl #20 │ │ │ │ │ strmi r4, [fp], -r0, lsr #12 │ │ │ │ │ @ instruction: 0x4631447a │ │ │ │ │ @ instruction: 0xf820f7e0 │ │ │ │ │ adcsmi r4, r0, #201326595 @ 0xc000003 │ │ │ │ │ bicsvc lr, r3, #323584 @ 0x4f000 │ │ │ │ │ movwcs fp, #4008 @ 0xfa8 │ │ │ │ │ strtpl fp, [r5], #-259 @ 0xfffffefd │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ - andeq r5, r0, r6, lsl #10 │ │ │ │ │ - andeq r5, r0, r8, asr r8 │ │ │ │ │ + andeq r5, r0, lr, lsl #10 │ │ │ │ │ + andeq r5, r0, r0, ror #16 │ │ │ │ │ andcs fp, r0, #16, 10 @ 0x4000000 │ │ │ │ │ addslt r4, r0, pc, lsl fp │ │ │ │ │ ldrbtmi r4, [fp], #-2335 @ 0xfffff6e1 │ │ │ │ │ ldrbtmi r4, [r9], #-1774 @ 0xfffff912 │ │ │ │ │ @ instruction: 0xf8cd4604 │ │ │ │ │ strmi r2, [r4], r2 │ │ │ │ │ movwcs r9, #17155 @ 0x4303 │ │ │ │ │ andcc pc, r4, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf8ad4b1a │ │ │ │ │ @ instruction: 0xf8cd200a │ │ │ │ │ ldrbtmi r2, [fp], #-6 │ │ │ │ │ stmib sp, {r1, r9, sp}^ │ │ │ │ │ @ instruction: 0xf8ad1304 │ │ │ │ │ - blmi 5c6f28 │ │ │ │ │ + blmi 5c6f20 │ │ │ │ │ ldrbtmi r4, [fp], #-2582 @ 0xfffff5ea │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 587b4c │ │ │ │ │ + blmi 587b44 │ │ │ │ │ ldrbtmi r4, [fp], #-2581 @ 0xfffff5eb │ │ │ │ │ movwcc lr, #35277 @ 0x89cd │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 50b76c │ │ │ │ │ + blmi 50b764 │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r3, #58124 @ 0xe30c │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ @@ -58444,60 +58442,60 @@ │ │ │ │ │ tstlt r9, sl, lsl r6 │ │ │ │ │ @ instruction: 0xf18cfa1f │ │ │ │ │ ldmdalt r4!, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrmi r4, [r1], -r8, lsl #12 │ │ │ │ │ @ instruction: 0xf7ff461a │ │ │ │ │ svclt 0x0000be2f │ │ │ │ │ - bcs 50808 │ │ │ │ │ + bcs 50800 │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbmi sp, [r0, -r0, lsl #2]! │ │ │ │ │ swpcs r0, r2, [r0] @ │ │ │ │ │ ldmdalt lr, {r0, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb96200 │ │ │ │ │ + bl feb961f8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bcs 42fc8 │ │ │ │ │ + bcs 42fc0 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strcs fp, [r1, #-3852] @ 0xfffff0f4 │ │ │ │ │ tstle r2, r0, lsl #10 │ │ │ │ │ ldrbtmi r4, [r8], #-2058 @ 0xfffff7f6 │ │ │ │ │ @ instruction: 0x4614bd70 │ │ │ │ │ ldrmi r4, [lr], -r9, lsl #20 │ │ │ │ │ strmi r4, [fp], -r0, lsr #12 │ │ │ │ │ @ instruction: 0x4631447a │ │ │ │ │ @ instruction: 0xff74f7df │ │ │ │ │ adcsmi r4, r0, #201326595 @ 0xc000003 │ │ │ │ │ bicsvc lr, r3, #323584 @ 0x4f000 │ │ │ │ │ movwcs fp, #4008 @ 0xfa8 │ │ │ │ │ strtpl fp, [r5], #-259 @ 0xfffffefd │ │ │ │ │ ldcllt 6, cr4, [r0, #-128]! @ 0xffffff80 │ │ │ │ │ - andeq r5, r0, lr, lsr #7 │ │ │ │ │ - @ instruction: 0x000055b4 │ │ │ │ │ + @ instruction: 0x000053b6 │ │ │ │ │ + @ instruction: 0x000055bc │ │ │ │ │ andcs fp, r0, #16, 10 @ 0x4000000 │ │ │ │ │ addslt r4, r0, pc, lsl fp │ │ │ │ │ ldrbtmi r4, [fp], #-2335 @ 0xfffff6e1 │ │ │ │ │ ldrbtmi r4, [r9], #-1774 @ 0xfffff912 │ │ │ │ │ @ instruction: 0xf8cd4604 │ │ │ │ │ strmi r2, [r4], r2 │ │ │ │ │ movwcs r9, #17155 @ 0x4303 │ │ │ │ │ andcc pc, r4, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf8ad4b1a │ │ │ │ │ @ instruction: 0xf8cd200a │ │ │ │ │ ldrbtmi r2, [fp], #-6 │ │ │ │ │ stmib sp, {r0, r2, r9, sp}^ │ │ │ │ │ @ instruction: 0xf8ad1304 │ │ │ │ │ - blmi 5c7080 │ │ │ │ │ + blmi 5c7078 │ │ │ │ │ ldrbtmi r4, [fp], #-2582 @ 0xfffff5ea │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 587ca4 │ │ │ │ │ + blmi 587c9c │ │ │ │ │ ldrbtmi r4, [fp], #-2581 @ 0xfffff5eb │ │ │ │ │ movwcc lr, #35277 @ 0x89cd │ │ │ │ │ stmib sp, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blmi 50b8c4 │ │ │ │ │ + blmi 50b8bc │ │ │ │ │ stmib sp, {r0, r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r3, #58124 @ 0xe30c │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ @@ -58526,25 +58524,25 @@ │ │ │ │ │ ldrbmi r6, [r0, -fp]! │ │ │ │ │ andvs fp, sl, r1, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0], #-329 @ 0xfffffeb7 │ │ │ │ │ tstlt ip, r4, lsl #23 │ │ │ │ │ @ instruction: 0xf85d46a4 │ │ │ │ │ strbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ - blmi 17d2a4 │ │ │ │ │ + blmi 17d29c │ │ │ │ │ @ instruction: 0x47704770 │ │ │ │ │ ldrmi r4, [r1], -r8, lsl #12 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ tstle r0, r0, lsl #16 │ │ │ │ │ @ instruction: 0x461a4770 │ │ │ │ │ svclt 0x00a0f7e0 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, r4, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb96358 │ │ │ │ │ + bl feb96350 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r5, r0 │ │ │ │ │ stmibvs r3, {r1, r2, r9, fp, lr}^ │ │ │ │ │ ldrbtmi r4, [sl], #-1548 @ 0xfffff9f4 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ @ instruction: 0xd1014293 │ │ │ │ │ ldclt 0, cr6, [r8, #-148]! @ 0xffffff6c │ │ │ │ │ @@ -58553,15 +58551,15 @@ │ │ │ │ │ @ instruction: 0xffffffa3 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, lr, r0, lsl #16 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ - bvs ff110a14 │ │ │ │ │ + bvs ff110a0c │ │ │ │ │ ldrmi r4, [r7], -r4, lsl #12 │ │ │ │ │ tstlt fp, sp, lsl #12 │ │ │ │ │ @ instruction: 0x47984632 │ │ │ │ │ ldrsbt pc, [r8], -r4 @ │ │ │ │ │ svceq 0x0000f1be │ │ │ │ │ ldrtmi sp, [r3], -r7 │ │ │ │ │ @ instruction: 0x4629463a │ │ │ │ │ @@ -58571,110 +58569,110 @@ │ │ │ │ │ @ instruction: 0x477081f0 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, lr, r0, lsl #16 │ │ │ │ │ mvnsmi lr, sp, lsr #18 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e8f8cc │ │ │ │ │ - bmi 510c24 │ │ │ │ │ + bmi 510c1c │ │ │ │ │ strmi r6, [r4], -r3, asr #19 │ │ │ │ │ @ instruction: 0x460f447a │ │ │ │ │ svclt 0x00184293 │ │ │ │ │ tstle r4, r0, lsl #22 │ │ │ │ │ svceq 0x0000f1b8 │ │ │ │ │ pop {r0, r4, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0xf10881f0 │ │ │ │ │ @ instruction: 0xf1b835ff │ │ │ │ │ rscsle r0, r8, r0, lsl #30 │ │ │ │ │ streq lr, [r5], r1, lsl #22 │ │ │ │ │ stmibvs r3!, {sp, lr, pc}^ │ │ │ │ │ @ instruction: 0x46204631 │ │ │ │ │ ldrmi r3, [r8, r1, lsl #26] │ │ │ │ │ stclne 14, cr3, [fp], #-16 │ │ │ │ │ - b 14339fc │ │ │ │ │ + b 14339f4 │ │ │ │ │ ldrtmi r0, [r8], -r8, lsl #5 │ │ │ │ │ pop {r8, sp} │ │ │ │ │ @ instruction: 0xf7e041f0 │ │ │ │ │ ldrbmi fp, [r0, -r3, lsl #30]! │ │ │ │ │ @ instruction: 0xffffff21 │ │ │ │ │ ldrlt fp, [r8, #-466]! @ 0xfffffe2e │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f0f8cc │ │ │ │ │ - bmi 310a98 │ │ │ │ │ + bmi 310a90 │ │ │ │ │ @ instruction: 0x4620461d │ │ │ │ │ ldrbtmi r4, [sl], #-1547 @ 0xfffff9f5 │ │ │ │ │ @ instruction: 0xf7df1e69 │ │ │ │ │ bicmi pc, r3, #1520 @ 0x5f0 │ │ │ │ │ - b 140fcfc │ │ │ │ │ + b 140fcf4 │ │ │ │ │ svclt 0x00a873d3 │ │ │ │ │ mrslt r2, (UNDEF: 59) │ │ │ │ │ strtpl r2, [r3], #-768 @ 0xfffffd00 │ │ │ │ │ ldclt 6, cr4, [r8, #-128]! @ 0xffffff80 │ │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - ldrdeq r5, [r0], -sl │ │ │ │ │ - andeq r5, r0, r6, asr r1 │ │ │ │ │ + andeq r5, r0, r2, ror #9 │ │ │ │ │ + andeq r5, r0, lr, asr r1 │ │ │ │ │ andvs fp, sl, r1, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb9648c │ │ │ │ │ + bl feb96484 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46160fb0 │ │ │ │ │ - blmi 9d1b2c │ │ │ │ │ + blmi 9d1b24 │ │ │ │ │ ldrbtmi fp, [sl], #-144 @ 0xffffff70 │ │ │ │ │ strbtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ ldmpl r3, {r0, r2, r3, r9, sl, lr}^ │ │ │ │ │ movwls r6, #63515 @ 0xf81b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ mcr2 7, 1, pc, cr0, cr15, {7} @ │ │ │ │ │ - bls 107eb4 │ │ │ │ │ + bls 107eac │ │ │ │ │ andcc pc, r2, r4, asr #17 │ │ │ │ │ stccs 0, cr8, [r0, #-908] @ 0xfffffc74 │ │ │ │ │ rscvs sp, r2, r1, lsr r0 │ │ │ │ │ ldmdbmi ip, {r0, r1, r2, r8, r9, sp} │ │ │ │ │ eorhi r4, r3, ip, lsl sl │ │ │ │ │ adchi r2, r3, r4, lsl #6 │ │ │ │ │ - blmi 7104b4 │ │ │ │ │ + blmi 7104ac │ │ │ │ │ stmib r4, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ ldmdbmi sl, {r2, r9, ip} │ │ │ │ │ - bmi 6d04c8 │ │ │ │ │ + bmi 6d04c0 │ │ │ │ │ strcc lr, [r6, #-2500] @ 0xfffff63c │ │ │ │ │ ldmdami r9, {r0, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - blmi 6904d0 │ │ │ │ │ + blmi 6904c8 │ │ │ │ │ andne lr, r8, #196, 18 @ 0x310000 │ │ │ │ │ ldmdbmi r8, {r3, r4, r5, r6, sl, lr} │ │ │ │ │ - bmi 6504e0 │ │ │ │ │ + bmi 6504d8 │ │ │ │ │ movweq lr, #43460 @ 0xa9c4 │ │ │ │ │ - blmi 6104e0 │ │ │ │ │ + blmi 6104d8 │ │ │ │ │ stmib r4, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - bmi 5c3b34 │ │ │ │ │ + bmi 5c3b2c │ │ │ │ │ @ instruction: 0x63a3447b │ │ │ │ │ ldrbtmi r4, [sl], #-2825 @ 0xfffff4f7 │ │ │ │ │ ldmpl r3, {r1, r2, r5, r7, sp, lr}^ │ │ │ │ │ - blls 41937c │ │ │ │ │ + blls 419374 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, SP_abt │ │ │ │ │ andslt r4, r0, r0, lsr #12 │ │ │ │ │ - stcmi 13, cr11, [pc, #-448] @ 3f164 │ │ │ │ │ + stcmi 13, cr11, [pc, #-448] @ 3f15c │ │ │ │ │ @ instruction: 0xe7ca447d │ │ │ │ │ - bl 37d244 │ │ │ │ │ - @ instruction: 0x000196be │ │ │ │ │ + bl 47d23c │ │ │ │ │ + andeq r9, r1, r6, asr #13 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffffe1d │ │ │ │ │ @ instruction: 0xfffffe2d │ │ │ │ │ @ instruction: 0xffffff59 │ │ │ │ │ @ instruction: 0xffffff99 │ │ │ │ │ @ instruction: 0xfffffe61 │ │ │ │ │ @ instruction: 0xfffffe25 │ │ │ │ │ @ instruction: 0xfffffed5 │ │ │ │ │ @ instruction: 0xfffffe21 │ │ │ │ │ @ instruction: 0xfffffe81 │ │ │ │ │ @ instruction: 0xfffffe2d │ │ │ │ │ - andeq r9, r1, lr, asr #12 │ │ │ │ │ + andeq r9, r1, r6, asr r6 │ │ │ │ │ @ instruction: 0xfffffde5 │ │ │ │ │ andeq pc, r1, r0, asr #32 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ andseq pc, pc, r0, asr #3 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-393] @ 0xfffffe77 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -58687,15 +58685,15 @@ │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ @ instruction: 0x4770bd10 │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ ldrbmi fp, [r0, -pc, ror #29]! │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ andsle r2, sl, r0, lsl #16 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb965b4 │ │ │ │ │ + bl feb965ac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460a0ff0 │ │ │ │ │ strmi r4, [r4], -sl, lsl #18 │ │ │ │ │ @ instruction: 0xf7ff4479 │ │ │ │ │ @ instruction: 0x4605faff │ │ │ │ │ @ instruction: 0xf7ed4620 │ │ │ │ │ adcmi pc, r8, #3472 @ 0xd90 │ │ │ │ │ @@ -58703,15 +58701,15 @@ │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ed4038 │ │ │ │ │ ldrdcs fp, [r0], -sp │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb965f4 │ │ │ │ │ + bl feb965ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460b0ff8 │ │ │ │ │ ldmdavs r8, {r0, r4, r9, sl, lr} │ │ │ │ │ stc2l 7, cr15, [lr, #896]! @ 0x380 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ vstrlt.16 s0, [r8, #-128] @ 0xffffff80 @ │ │ │ │ │ svcmi 0x00f0e92d │ │ │ │ │ @@ -58740,16 +58738,16 @@ │ │ │ │ │ @ instruction: 0xf8cd462b │ │ │ │ │ @ instruction: 0xf8ad50da │ │ │ │ │ ldrsbthi r5, [r7], -lr │ │ │ │ │ strcc pc, [r1, -r0, asr #4] │ │ │ │ │ strbls r9, [r7, #-580] @ 0xfffffdbc │ │ │ │ │ smlawbpl r0, sp, r8, pc @ │ │ │ │ │ tstvc r6, sp, lsr #17 @ │ │ │ │ │ - svc 0x000ef7c5 │ │ │ │ │ - blle c4ff2c │ │ │ │ │ + svc 0x0012f7c5 │ │ │ │ │ + blle c4ff24 │ │ │ │ │ @ instruction: 0x466f4630 │ │ │ │ │ stc2 7, cr15, [lr, #-1020]! @ 0xfffffc04 │ │ │ │ │ strtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf9ecf7ef │ │ │ │ │ cdpeq 1, 3, cr15, cr0, cr13, {0} │ │ │ │ │ @ instruction: 0xf10dcc0f │ │ │ │ │ stmia lr!, {r5, r6, r7, sl, fp} │ │ │ │ │ @@ -58765,65 +58763,65 @@ │ │ │ │ │ stm r7, {r0, r1, r2, r3} │ │ │ │ │ andcs r0, r8, pc │ │ │ │ │ muleq lr, r6, r8 │ │ │ │ │ @ instruction: 0xf9a8f7ee │ │ │ │ │ teqlt r0, r0, lsr #32 │ │ │ │ │ ldmiblt fp!, {r0, r1, r2, r3, r4, r8, r9, fp, ip, pc} │ │ │ │ │ stmdals r0!, {sl, sp} │ │ │ │ │ - blx fe3fd4a4 │ │ │ │ │ + blx fe3fd49c │ │ │ │ │ strcs lr, [r0], #-0 │ │ │ │ │ ldrbcs pc, [r4, #-2271] @ 0xfffff721 @ │ │ │ │ │ strbcc pc, [ip, #-2271] @ 0xfffff721 @ │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls fe099568 │ │ │ │ │ + blls fe099560 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ @ instruction: 0xf0400300 │ │ │ │ │ @ instruction: 0x46208299 │ │ │ │ │ stcvc 5, cr15, [r3, #-52] @ 0xffffffcc │ │ │ │ │ svchi 0x00f0e8bd │ │ │ │ │ strbmi sl, [r1], r9, lsr #28 │ │ │ │ │ - beq 7b658 │ │ │ │ │ - bleq fee7b954 │ │ │ │ │ + beq 7b650 │ │ │ │ │ + bleq fee7b94c │ │ │ │ │ stmiaeq ip!, {r0, r2, r3, r8, ip, sp, lr, pc} │ │ │ │ │ - b fef7d440 │ │ │ │ │ + b ff07d438 │ │ │ │ │ orrpl pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ │ tstls ip, #29 │ │ │ │ │ ldc2l 7, cr15, [r0, #900] @ 0x384 │ │ │ │ │ - bls 750e7c │ │ │ │ │ + bls 750e74 │ │ │ │ │ cdp2 7, 4, cr15, cr14, cr1, {7} │ │ │ │ │ stmdacs r0, {r1, r7, r9, sl, lr} │ │ │ │ │ - blls 773884 │ │ │ │ │ + blls 77387c │ │ │ │ │ @ instruction: 0xf0002b00 │ │ │ │ │ - blls 75f890 │ │ │ │ │ + blls 75f888 │ │ │ │ │ strcs r2, [r1], #-1804 @ 0xfffff8f4 │ │ │ │ │ andge pc, r0, r6, asr #17 │ │ │ │ │ and r6, r5, r3, ror r0 │ │ │ │ │ - stc 7, cr15, [r4], {198} @ 0xc6 │ │ │ │ │ - blcs 15956c │ │ │ │ │ + stc 7, cr15, [r8], {198} @ 0xc6 │ │ │ │ │ + blcs 159564 │ │ │ │ │ adcshi pc, r3, r0, asr #32 │ │ │ │ │ ldrbmi r2, [r9], -r0, lsl #4 │ │ │ │ │ stmib fp, {r3, r6, r9, sl, lr}^ │ │ │ │ │ stmib fp, {r8, r9, sl, pc}^ │ │ │ │ │ stmib fp, {r1, sl, sp, lr}^ │ │ │ │ │ @ instruction: 0xf8cb5504 │ │ │ │ │ @ instruction: 0xf7c65018 │ │ │ │ │ - stmdacs r0, {r2, r3, r8, r9, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r4, r8, r9, fp, sp, lr, pc} │ │ │ │ │ @ instruction: 0xf8dbdbea │ │ │ │ │ @ instruction: 0x06942018 │ │ │ │ │ adcshi pc, r0, r0, lsl #2 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r9, fp, ip, pc} │ │ │ │ │ addshi pc, fp, r0 │ │ │ │ │ stmdacs pc, {r0, r1, r7, r9, sl, lr} @ │ │ │ │ │ adchi pc, r0, r0, asr #6 │ │ │ │ │ @ instruction: 0x46544633 │ │ │ │ │ @ instruction: 0x46524616 │ │ │ │ │ svccs 0x0014e00c │ │ │ │ │ adchi pc, ip, r0 │ │ │ │ │ @ instruction: 0xf0213103 │ │ │ │ │ - bl feaff9c0 │ │ │ │ │ + bl feaff9b8 │ │ │ │ │ strmi r0, [ip], #-2817 @ 0xfffff4ff │ │ │ │ │ svceq 0x000ff1bb │ │ │ │ │ addhi pc, ip, r0, asr #4 │ │ │ │ │ ldrbmi r6, [r9, #-2081] @ 0xfffff7df │ │ │ │ │ mulcs r1, r4, pc @ │ │ │ │ │ stmdbcs pc, {sp} @ │ │ │ │ │ mulcs r0, r8, pc @ │ │ │ │ │ @@ -58837,39 +58835,39 @@ │ │ │ │ │ bicsle r4, sp, r1, lsl #11 │ │ │ │ │ rsbsle r2, pc, r3, lsl #30 │ │ │ │ │ ldmdacs r2, {r1, r2, r3, r4, fp, ip, pc} │ │ │ │ │ svccs 0x0010d1d5 │ │ │ │ │ ssatmi sp, #1, r6, asr #3 │ │ │ │ │ stmdals r0!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ │ andsls r9, sp, #-2080374784 @ 0x84000000 │ │ │ │ │ - blx 67d5c4 │ │ │ │ │ - blne 87d770 │ │ │ │ │ - blls 8a5e88 │ │ │ │ │ + blx 67d5bc │ │ │ │ │ + blne 87d768 │ │ │ │ │ + blls 8a5e80 │ │ │ │ │ ldreq pc, [r8, -r1, lsr #3] │ │ │ │ │ stmdacs r0, {r2, r3, r4, ip, pc} │ │ │ │ │ mrshi pc, (UNDEF: 70) @ │ │ │ │ │ svclt 0x00842f03 │ │ │ │ │ tstls sp, r0, lsl #2 │ │ │ │ │ stmib sp, {r6, r7, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf50d6221 │ │ │ │ │ @ instruction: 0xf8cd7ac8 │ │ │ │ │ cdpls 0, 1, cr11, cr12, cr12, {4} │ │ │ │ │ ldrsbtlt pc, [ip], #-141 @ 0xffffff73 @ │ │ │ │ │ and r9, r7, r4, lsr #6 │ │ │ │ │ @ instruction: 0xf0231cd3 │ │ │ │ │ - bne 254 │ │ │ │ │ + bne 24c │ │ │ │ │ svccs 0x00034498 │ │ │ │ │ tsthi r2, r0, asr #4 @ │ │ │ │ │ @ instruction: 0x3000f8b8 │ │ │ │ │ vqdmulh.s d18, d0, d3 │ │ │ │ │ addsmi r8, pc, #1073741827 @ 0x40000003 │ │ │ │ │ smlabthi sl, r0, r0, pc @ │ │ │ │ │ tstcs r0, r8, lsr #4 │ │ │ │ │ @ instruction: 0xf7c54650 │ │ │ │ │ - ldrtmi lr, [r1], -r4, asr #28 │ │ │ │ │ + ldrtmi lr, [r1], -r8, asr #28 │ │ │ │ │ @ instruction: 0xf7ff4658 │ │ │ │ │ @ instruction: 0xf8b8fe99 │ │ │ │ │ stmdacs r0, {r1, ip} │ │ │ │ │ @ instruction: 0x4603bf14 │ │ │ │ │ @ instruction: 0xf8b84653 │ │ │ │ │ stmdbcs r1, {sp} │ │ │ │ │ ldmdavs r8, {r2, r3, r4, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ @@ -58906,15 +58904,15 @@ │ │ │ │ │ @ instruction: 0xe6f0fdb7 │ │ │ │ │ ldmdacs r1, {r5, sl, fp, ip, sp, lr} │ │ │ │ │ svcge 0x0050f43f │ │ │ │ │ stmdbvs r1!, {r5, r7, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x93219820 │ │ │ │ │ @ instruction: 0xf7ee921d │ │ │ │ │ @ instruction: 0xf858f991 │ │ │ │ │ - bls 786380 │ │ │ │ │ + bls 786378 │ │ │ │ │ @ instruction: 0xf1a19b21 │ │ │ │ │ andsls r0, ip, r8, lsl sl │ │ │ │ │ @ instruction: 0xf0002800 │ │ │ │ │ @ instruction: 0xf1ba812c │ │ │ │ │ svclt 0x00840f03 │ │ │ │ │ @ instruction: 0x91222100 │ │ │ │ │ svcge 0x0038f67f │ │ │ │ │ @@ -58922,38 +58920,38 @@ │ │ │ │ │ @ instruction: 0xf8cd6223 │ │ │ │ │ @ instruction: 0x460eb094 │ │ │ │ │ ldrsbtlt pc, [r0], #-141 @ 0xffffff73 @ │ │ │ │ │ addsls pc, r8, sp, asr #17 │ │ │ │ │ and r9, fp, r7, lsr #6 │ │ │ │ │ @ instruction: 0x3000f8b8 │ │ │ │ │ @ instruction: 0xf0233303 │ │ │ │ │ - bl feac036c │ │ │ │ │ + bl feac0364 │ │ │ │ │ ldrmi r0, [r8], #2563 @ 0xa03 │ │ │ │ │ svceq 0x0003f1ba │ │ │ │ │ addhi pc, sp, r0, asr #4 │ │ │ │ │ @ instruction: 0x3000f8b8 │ │ │ │ │ vqdmulh.s d18, d0, d3 │ │ │ │ │ ldrbmi r8, [r3, #-136] @ 0xffffff78 │ │ │ │ │ addhi pc, r5, r0, lsl #4 │ │ │ │ │ tstcs r0, r8, lsr #4 │ │ │ │ │ @ instruction: 0xf7c54630 │ │ │ │ │ - ldmdals pc, {r1, r2, r4, r5, r7, r8, sl, fp, sp, lr, pc} @ │ │ │ │ │ + ldmdals pc, {r1, r3, r4, r5, r7, r8, sl, fp, sp, lr, pc} @ │ │ │ │ │ @ instruction: 0xf7ff4659 │ │ │ │ │ @ instruction: 0xf8b8fe0b │ │ │ │ │ stmdacs r0, {r1, ip, sp} │ │ │ │ │ @ instruction: 0x4607bf14 │ │ │ │ │ - blcc 91078 │ │ │ │ │ + blcc 91070 │ │ │ │ │ ldmle r9, {r0, r8, r9, fp, sp}^ │ │ │ │ │ @ instruction: 0xf50d7c23 │ │ │ │ │ tstls sp, #200, 18 @ 0x320000 │ │ │ │ │ stmdbvs r3!, {r3, r6, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf7e89321 │ │ │ │ │ - blls 7bea08 │ │ │ │ │ + blls 7bea00 │ │ │ │ │ @ instruction: 0xf0002b02 │ │ │ │ │ - blcs 2dfb18 │ │ │ │ │ + blcs 2dfb10 │ │ │ │ │ ldmdage r3, {r1, r3, r6, r7, r8, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7e19553 │ │ │ │ │ ldmdage r4, {r0, r2, r3, r6, r7, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf7e19554 │ │ │ │ │ smlabtcs r2, r9, r9, pc @ │ │ │ │ │ @ instruction: 0xf7e94648 │ │ │ │ │ andscs pc, r0, #4128768 @ 0x3f0000 │ │ │ │ │ @@ -58988,31 +58986,31 @@ │ │ │ │ │ strbmi r3, [r8], -r0 │ │ │ │ │ @ instruction: 0xfffcf7e8 │ │ │ │ │ svclt 0x00183800 │ │ │ │ │ adcsmi r2, r7, #1 │ │ │ │ │ andcs fp, r0, r8, lsl pc │ │ │ │ │ @ instruction: 0xf43f2800 │ │ │ │ │ usub16mi sl, r8, r9 │ │ │ │ │ - blx 67d852 │ │ │ │ │ + blx 67d84a │ │ │ │ │ eorsvs r4, r8, r9, lsr r6 │ │ │ │ │ @ instruction: 0xf001981f │ │ │ │ │ strb pc, [pc, -r1, lsr #26]! @ │ │ │ │ │ eorvs lr, r1, #3620864 @ 0x374000 │ │ │ │ │ @ instruction: 0xb323e9dd │ │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r8, fp, ip, pc} │ │ │ │ │ stmdavs r1!, {r0, r1, r3, r6, r8, ip, lr, pc} │ │ │ │ │ ldmib sp, {r1, r4, r7, r9, sl, sp, lr, pc}^ │ │ │ │ │ ldmib sp, {r0, r1, r5, r9, sp, lr}^ │ │ │ │ │ - blls a2dd24 │ │ │ │ │ + blls a2dd1c │ │ │ │ │ stmdbcs r0, {r1, r5, r8, fp, ip, pc} │ │ │ │ │ @ instruction: 0x9321d0f5 │ │ │ │ │ @ instruction: 0xf7e1921d │ │ │ │ │ ldmdbls ip, {r0, r1, r3, r4, sl, fp, ip, sp, lr, pc} │ │ │ │ │ stc2l 7, cr15, [r6], #900 @ 0x384 │ │ │ │ │ - blls 89992c │ │ │ │ │ + blls 899924 │ │ │ │ │ @ instruction: 0xe67f9a1d │ │ │ │ │ @ instruction: 0xf67f2f03 │ │ │ │ │ tstcs r0, sp, ror lr │ │ │ │ │ strbmi r9, [r2], r1, lsr #12 │ │ │ │ │ tstls sp, lr, lsr r6 │ │ │ │ │ @ instruction: 0x93224617 │ │ │ │ │ andcc lr, r3, #6 │ │ │ │ │ @@ -59021,34 +59019,34 @@ │ │ │ │ │ stmdble pc!, {r0, r1, r9, sl, fp, sp} @ │ │ │ │ │ @ instruction: 0x2000f8ba │ │ │ │ │ stmdble fp!, {r0, r1, r9, fp, sp} │ │ │ │ │ stmdale r9!, {r1, r4, r5, r7, r9, lr} │ │ │ │ │ @ instruction: 0x1002f8ba │ │ │ │ │ mvnle r2, r3, lsl #18 │ │ │ │ │ @ instruction: 0xf7e19223 │ │ │ │ │ - bls 93e8c0 │ │ │ │ │ - bcc 125d60 │ │ │ │ │ + bls 93e8b8 │ │ │ │ │ + bcc 125d58 │ │ │ │ │ @ instruction: 0xf7e19223 │ │ │ │ │ - bls 93eabc │ │ │ │ │ + bls 93eab4 │ │ │ │ │ stmdacs r0, {r2, r3, r4, ip, pc} │ │ │ │ │ @ instruction: 0xf10ad040 │ │ │ │ │ @ instruction: 0xf7e00104 │ │ │ │ │ - bls 77e69c │ │ │ │ │ + bls 77e694 │ │ │ │ │ stmdals r0!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf908f7ee │ │ │ │ │ @ instruction: 0xf8ba2301 │ │ │ │ │ tstls sp, #0 │ │ │ │ │ @ instruction: 0x9321e7d3 │ │ │ │ │ @ instruction: 0xf7e1921d │ │ │ │ │ ldmdbls ip, {r0, r3, r4, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stc2 7, cr15, [r4], #900 @ 0x384 │ │ │ │ │ - bls 7999b0 │ │ │ │ │ + bls 7999a8 │ │ │ │ │ ldrt r9, [sp], -r1, lsr #22 │ │ │ │ │ @ instruction: 0x463a981c │ │ │ │ │ - blls 8e71bc │ │ │ │ │ + blls 8e71b4 │ │ │ │ │ stmdacs r0, {r0, r5, fp, sp, lr} │ │ │ │ │ mrcge 4, 1, APSR_nzcv, cr6, cr15, {1} │ │ │ │ │ ldreq pc, [r8, -r1, lsr #3] │ │ │ │ │ @ instruction: 0xf63f2f03 │ │ │ │ │ @ instruction: 0xe797ae70 │ │ │ │ │ @ instruction: 0xf043687b │ │ │ │ │ rsbsvs r0, fp, r1, lsl #6 │ │ │ │ │ @@ -59071,55 +59069,55 @@ │ │ │ │ │ @ instruction: 0x91224656 │ │ │ │ │ @ instruction: 0x932146ca │ │ │ │ │ ldrmi r4, [r0], r1, asr #13 │ │ │ │ │ andcc lr, r3, #6 │ │ │ │ │ andeq pc, r3, #34 @ 0x22 │ │ │ │ │ ldrmi r1, [r7], #-2742 @ 0xfffff54a │ │ │ │ │ ldmdble pc, {r0, r1, r9, sl, fp, sp} @ │ │ │ │ │ - bcs 121a9c │ │ │ │ │ + bcs 121a94 │ │ │ │ │ adcsmi sp, r2, #28, 18 @ 0x70000 │ │ │ │ │ ldmdahi r9!, {r1, r3, r4, fp, ip, lr, pc}^ │ │ │ │ │ mvnsle r2, r3, lsl #18 │ │ │ │ │ @ instruction: 0xf7e19223 │ │ │ │ │ - bls 93e7e4 │ │ │ │ │ - bcc 125e3c │ │ │ │ │ + bls 93e7dc │ │ │ │ │ + bcc 125e34 │ │ │ │ │ @ instruction: 0xf7e19223 │ │ │ │ │ - bls 93e9e0 │ │ │ │ │ + bls 93e9d8 │ │ │ │ │ mvnlt r9, ip, lsl r0 │ │ │ │ │ @ instruction: 0xf7e01d39 │ │ │ │ │ - bls 77e5c4 │ │ │ │ │ + bls 77e5bc │ │ │ │ │ stmdals r0!, {r0, r5, r6, r8, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf89cf7ee │ │ │ │ │ ldmdahi sl!, {r0, r8, r9, sp} │ │ │ │ │ ldrb r9, [r8, r2, lsr #6] │ │ │ │ │ @ instruction: 0x4642981c │ │ │ │ │ @ instruction: 0x46c89e1d │ │ │ │ │ ldrbmi r9, [r1], r1, lsr #22 │ │ │ │ │ stmdacs r0, {r0, r5, fp, sp, lr} │ │ │ │ │ ldclge 4, cr15, [r4, #252] @ 0xfc │ │ │ │ │ - beq 67c08c │ │ │ │ │ + beq 67c084 │ │ │ │ │ svceq 0x0003f1ba │ │ │ │ │ mrcge 6, 4, APSR_nzcv, cr6, cr15, {1} │ │ │ │ │ ldmdahi sl!, {r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ ldrtmi lr, [r0], -r5, asr #15 │ │ │ │ │ - blx ffda04 │ │ │ │ │ + blx ffd9fc │ │ │ │ │ rsbls r4, r4, r1, asr r6 │ │ │ │ │ @ instruction: 0xf0014658 │ │ │ │ │ strb pc, [sp], -r7, asr #24 @ │ │ │ │ │ mulcc r5, r8, r8 │ │ │ │ │ movweq pc, #61443 @ 0xf003 @ │ │ │ │ │ @ instruction: 0xf47f2b02 │ │ │ │ │ - blls 8ab5d0 │ │ │ │ │ + blls 8ab5c8 │ │ │ │ │ usat r9, #2, r5, asr #6 │ │ │ │ │ - svc 0x0082f7c5 │ │ │ │ │ - andeq r9, r1, r4, lsr #10 │ │ │ │ │ + svc 0x0086f7c5 │ │ │ │ │ + andeq r9, r1, ip, lsr #10 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r9, r1, r0, ror #8 │ │ │ │ │ + andeq r9, r1, r8, ror #8 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb96c54 │ │ │ │ │ + bl feb96c4c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0f88 │ │ │ │ │ addslt lr, ip, r0, ror r0 │ │ │ │ │ ldrdgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ │ ldrbtmi sl, [lr], #3084 @ 0xc0c │ │ │ │ │ movwcs r4, #2586 @ 0xa1a │ │ │ │ │ ldrbtmi r2, [sl], #-296 @ 0xfffffed8 │ │ │ │ │ @@ -59134,28 +59132,28 @@ │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ muleq pc, lr, r8 @ │ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ │ ldm r4, {r3, sp} │ │ │ │ │ @ instruction: 0xf001000e │ │ │ │ │ - bmi 2fe69c │ │ │ │ │ + bmi 2fe694 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, ip, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7c5bd10 │ │ │ │ │ - svclt 0x0000ef3e │ │ │ │ │ - strdeq r8, [r1], -r2 │ │ │ │ │ + svclt 0x0000ef42 │ │ │ │ │ + strdeq r8, [r1], -sl │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffff903 │ │ │ │ │ - andeq r8, r1, r6, lsr #29 │ │ │ │ │ + andeq r8, r1, lr, lsr #29 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb96ce4 │ │ │ │ │ + bl feb96cdc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0f88 │ │ │ │ │ addslt lr, ip, r0, ror r0 │ │ │ │ │ ldrdgt pc, [ip], #-143 @ 0xffffff71 @ │ │ │ │ │ ldrbtmi sl, [lr], #3084 @ 0xc0c │ │ │ │ │ movwcs r4, #2586 @ 0xa1a │ │ │ │ │ ldrbtmi r2, [sl], #-296 @ 0xfffffed8 │ │ │ │ │ @@ -59170,95 +59168,95 @@ │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ @ instruction: 0x000fe8be │ │ │ │ │ andeq lr, pc, ip, lsr #17 │ │ │ │ │ muleq pc, lr, r8 @ │ │ │ │ │ andeq lr, pc, ip, lsl #17 │ │ │ │ │ ldm r4, {r3, sp} │ │ │ │ │ @ instruction: 0xf001000e │ │ │ │ │ - bmi 2fe60c │ │ │ │ │ + bmi 2fe604 │ │ │ │ │ ldrbtmi r4, [sl], #-2823 @ 0xfffff4f9 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, fp, lsl fp │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andslt sp, ip, r1, lsl #2 │ │ │ │ │ @ instruction: 0xf7c5bd10 │ │ │ │ │ - svclt 0x0000eef6 │ │ │ │ │ - andeq r8, r1, r2, ror #28 │ │ │ │ │ + svclt 0x0000eefa │ │ │ │ │ + andeq r8, r1, sl, ror #28 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ @ instruction: 0xfffff873 │ │ │ │ │ - andeq r8, r1, r6, lsl lr │ │ │ │ │ + andeq r8, r1, lr, lsl lr │ │ │ │ │ @ instruction: 0xf001b108 │ │ │ │ │ ldrbmi fp, [r0, -r7, lsl #22]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb96d7c │ │ │ │ │ + bl feb96d74 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 8c3b04 │ │ │ │ │ - blmi 8ebd9c │ │ │ │ │ + bmi 8c3afc │ │ │ │ │ + blmi 8ebd94 │ │ │ │ │ ldrbtmi r4, [sl], #-1540 @ 0xfffff9fc │ │ │ │ │ ldmdavs fp, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ @ instruction: 0xf04f9303 │ │ │ │ │ mrslt r0, LR_irq │ │ │ │ │ - bmi 7ee120 │ │ │ │ │ + bmi 7ee118 │ │ │ │ │ ldrbtmi r4, [sl], #-2844 @ 0xfffff4e4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ strtmi sp, [r0], -fp, lsr #2 │ │ │ │ │ ldclt 0, cr11, [r0, #-20]! @ 0xffffffec │ │ │ │ │ - blx ffa7bbbc │ │ │ │ │ + blx ffa7bbb4 │ │ │ │ │ mrscs r2, R11_usr │ │ │ │ │ @ instruction: 0xf7c52010 │ │ │ │ │ - mcrne 12, 0, lr, cr5, cr12, {4} │ │ │ │ │ + cdpne 12, 0, cr14, cr5, cr0, {5} │ │ │ │ │ andcs sp, r0, #238592 @ 0x3a400 │ │ │ │ │ @ instruction: 0xf8cd4669 │ │ │ │ │ tstcs r0, #2 │ │ │ │ │ andcs pc, r6, sp, asr #17 │ │ │ │ │ andcs pc, sl, sp, lsr #17 │ │ │ │ │ @ instruction: 0xf8ad220c │ │ │ │ │ @ instruction: 0xf7c53000 │ │ │ │ │ - stmdacs r0, {r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ + stmdacs r0, {r2, r3, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ │ andscs sp, r6, #5120 @ 0x1400 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ stc2 7, cr15, [lr], {255} @ 0xff │ │ │ │ │ @ instruction: 0x4628b918 │ │ │ │ │ - cdp 7, 3, cr15, cr8, cr5, {6} │ │ │ │ │ + cdp 7, 3, cr15, cr12, cr5, {6} │ │ │ │ │ andscs lr, r2, #54263808 @ 0x33c0000 │ │ │ │ │ strtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ stc2 7, cr15, [r4], {255} @ 0xff │ │ │ │ │ @ instruction: 0xf7c5e7f5 │ │ │ │ │ - svclt 0x0000ee9e │ │ │ │ │ - andeq r8, r1, lr, asr #27 │ │ │ │ │ + svclt 0x0000eea2 │ │ │ │ │ + ldrdeq r8, [r1], -r6 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x00018dba │ │ │ │ │ + andeq r8, r1, r2, asr #27 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ │ - bl feb96e20 │ │ │ │ │ + bl feb96e18 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r3], r0 @ │ │ │ │ │ stmdbmi r6, {r0, r2, r9, fp, lr} │ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ ldrbtmi r2, [r9], #-3 │ │ │ │ │ @ instruction: 0xf7e09300 │ │ │ │ │ mullt r3, fp, fp │ │ │ │ │ - blx 17ddb6 │ │ │ │ │ + blx 17ddae │ │ │ │ │ @ instruction: 0xfffff76b │ │ │ │ │ @ instruction: 0xfffffe17 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ eorle r2, r1, r0, lsl #16 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb96e58 │ │ │ │ │ + bl feb96e50 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [ip], -r8, ror #31 │ │ │ │ │ @ instruction: 0x46064611 │ │ │ │ │ @ instruction: 0xf7ff4615 │ │ │ │ │ strmi pc, [r7], -r5, lsl #31 │ │ │ │ │ smlawblt sp, r0, r1, fp │ │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - bllt fe57dc78 │ │ │ │ │ - blx 1d7dc34 │ │ │ │ │ + bllt fe57dc70 │ │ │ │ │ + blx 1d7dc2c │ │ │ │ │ mvnsle r2, r0, lsl #16 │ │ │ │ │ ldrtmi r2, [r0], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xff74f7ff │ │ │ │ │ strb r4, [pc, r7, lsl #12]! │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ @@ -59272,33 +59270,33 @@ │ │ │ │ │ @ instruction: 0x46994618 │ │ │ │ │ @ instruction: 0xf7fe460f │ │ │ │ │ strtmi pc, [r9], -pc, lsl #16 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ @ instruction: 0x4606ff55 │ │ │ │ │ stccs 1, cr11, [r0, #-608] @ 0xfffffda0 │ │ │ │ │ @ instruction: 0x4630d03b │ │ │ │ │ - blx 137dc8c │ │ │ │ │ + blx 137dc84 │ │ │ │ │ ldrtmi r4, [r0], -r4, lsl #12 │ │ │ │ │ - blx 127dc94 │ │ │ │ │ + blx 127dc8c │ │ │ │ │ ldrtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ - blx 137dc9c │ │ │ │ │ + blx 137dc94 │ │ │ │ │ cdpcs 6, 0, cr4, cr0, cr0, {4} │ │ │ │ │ addmi fp, r5, #24, 30 @ 0x60 │ │ │ │ │ addmi sp, r4, #1 │ │ │ │ │ andcs sp, r0, r0, lsl r1 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ stmdavs r8!, {r1, r3, r5, r8, ip, sp, pc} │ │ │ │ │ tstlt r0, r9, lsr r6 │ │ │ │ │ @ instruction: 0xf97af7e0 │ │ │ │ │ strtmi fp, [r1], -r0, asr #3 │ │ │ │ │ @ instruction: 0xf7ed4630 │ │ │ │ │ @ instruction: 0x4604fa3f │ │ │ │ │ rscle r4, lr, r0, lsl #11 │ │ │ │ │ ldrtmi r4, [r0], -r1, lsr #12 │ │ │ │ │ - blx f7dcd4 │ │ │ │ │ + blx f7dccc │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdavs fp!, {r0, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ andeq pc, r4, #3 │ │ │ │ │ mvnle r2, r0, lsl #30 │ │ │ │ │ rscle r2, sl, r0, lsl #20 │ │ │ │ │ smlalle r0, r8, sl, r7 │ │ │ │ │ strbtle r0, [r6], #1819 @ 0x71b │ │ │ │ │ @@ -59342,15 +59340,15 @@ │ │ │ │ │ @ instruction: 0xf04fbf8c │ │ │ │ │ @ instruction: 0xf04f0b00 │ │ │ │ │ ands r0, r7, r1, lsl #22 │ │ │ │ │ mulle lr, r8, r7 │ │ │ │ │ cmnlt r0, r8, lsr #16 │ │ │ │ │ @ instruction: 0xf7e04639 │ │ │ │ │ stmdblt r0, {r0, r3, r8, fp, ip, sp, lr, pc}^ │ │ │ │ │ - b 519f9c │ │ │ │ │ + b 519f94 │ │ │ │ │ @ instruction: 0xd12b0f0b │ │ │ │ │ strle r0, [r2, #-1947] @ 0xfffff865 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ @ instruction: 0x4621d01f │ │ │ │ │ @ instruction: 0xf7ed4630 │ │ │ │ │ strmi pc, [r4], -r5, asr #19 │ │ │ │ │ adcsle r4, r8, r0, lsl #11 │ │ │ │ │ @@ -59369,15 +59367,15 @@ │ │ │ │ │ @ instruction: 0xf105e7b2 │ │ │ │ │ @ instruction: 0x46500114 │ │ │ │ │ stc2 7, cr15, [r2], {232} @ 0xe8 │ │ │ │ │ ldr r2, [r9, r1] │ │ │ │ │ tsteq r0, r5, lsl #2 @ │ │ │ │ │ @ instruction: 0xf7e84650 │ │ │ │ │ ldrb pc, [r7, fp, asr #24]! @ │ │ │ │ │ - blcs 47afa8 │ │ │ │ │ + blcs 47afa0 │ │ │ │ │ @ instruction: 0xf0234618 │ │ │ │ │ @ instruction: 0xf0834300 │ │ │ │ │ vst4.8 {d4[7],d5[7],d6[7],d7[7]}, [r3 :32] │ │ │ │ │ svceq 0x008003e0 │ │ │ │ │ subsmi r4, sl, #1275068416 @ 0x4c000000 │ │ │ │ │ bfine r4, r3, #6, #22 │ │ │ │ │ andeq lr, r3, r0, lsr #20 │ │ │ │ │ @@ -59386,32 +59384,32 @@ │ │ │ │ │ stmdals r1, {r0, r9, fp} │ │ │ │ │ andmi pc, r0, #32 │ │ │ │ │ rscsmi pc, pc, #130 @ 0x82 │ │ │ │ │ subsmi r0, r3, #128, 30 @ 0x200 │ │ │ │ │ bfine r4, r3, #6, #22 │ │ │ │ │ andeq lr, r3, r0, lsr #20 │ │ │ │ │ ldrbmi fp, [r0, -r2]! │ │ │ │ │ - bleq 107b970 │ │ │ │ │ - blx 47ba68 │ │ │ │ │ + bleq 107b968 │ │ │ │ │ + blx 47ba60 │ │ │ │ │ andcs fp, r1, r4, lsl pc │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ - beq 107b980 │ │ │ │ │ - blx 47ba78 │ │ │ │ │ + beq 107b978 │ │ │ │ │ + blx 47ba70 │ │ │ │ │ andcs fp, r1, r4, lsl pc │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb970c4 │ │ │ │ │ + bl feb970bc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r6], -r8, ror #31 │ │ │ │ │ @ instruction: 0xf7fc4605 │ │ │ │ │ @ instruction: 0x4604f919 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ @ instruction: 0xf994f94d │ │ │ │ │ stmdavc r3!, {sp} │ │ │ │ │ - blle 60a6e4 │ │ │ │ │ + blle 60a6dc │ │ │ │ │ orrslt r1, r0, r7, ror #24 │ │ │ │ │ eorsvs r4, r3, r7, lsr #5 │ │ │ │ │ adcmi sp, r7, #4, 16 @ 0x40000 │ │ │ │ │ mulcs r0, r4, pc @ │ │ │ │ │ ldcllt 0, cr2, [r8, #4]! │ │ │ │ │ @ instruction: 0x46281b39 │ │ │ │ │ @ instruction: 0xf96ef7fc │ │ │ │ │ @@ -59482,35 +59480,35 @@ │ │ │ │ │ orrseq r7, fp, r3, ror #17 │ │ │ │ │ cmnvs ip, #50331648 @ 0x3000000 @ │ │ │ │ │ @ instruction: 0xe76d4313 │ │ │ │ │ strtmi r2, [r8], -r1, lsl #2 │ │ │ │ │ @ instruction: 0xf8e4f7fc │ │ │ │ │ ldcllt 0, cr2, [r8] │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97220 │ │ │ │ │ + bl feb97218 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46050ff0 │ │ │ │ │ @ instruction: 0xf7fc4614 │ │ │ │ │ strmi pc, [r6], -fp, ror #16 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ - ldclcs 8, cr15, [pc], #-636 @ 3fdbc │ │ │ │ │ + ldclcs 8, cr15, [pc], #-636 @ 3fdb4 │ │ │ │ │ biclt sp, r0, #458752 @ 0x70000 │ │ │ │ │ @ instruction: 0xf8034633 │ │ │ │ │ adcsmi r4, r3, #1024 @ 0x400 │ │ │ │ │ andcs sp, r0, r3, lsl r8 │ │ │ │ │ @ instruction: 0xf5b4bd70 │ │ │ │ │ andsle r6, r4, #0, 30 │ │ │ │ │ stmdble ip!, {r0, fp, sp} │ │ │ │ │ stmibeq r2!, {r0, r1, r4, r5, r9, sl, lr} │ │ │ │ │ eorseq pc, pc, #98 @ 0x62 │ │ │ │ │ - ldrteq pc, [pc], #-4 @ 40060 @ │ │ │ │ │ - ldrbteq pc, [pc], #-100 @ 40064 @ │ │ │ │ │ - blcs fe074 │ │ │ │ │ + ldrteq pc, [pc], #-4 @ 40058 @ │ │ │ │ │ + ldrbteq pc, [pc], #-100 @ 4005c @ │ │ │ │ │ + blcs fe06c │ │ │ │ │ adcsmi r7, r3, #116 @ 0x74 │ │ │ │ │ - blne fe6b681c │ │ │ │ │ + blne fe6b6814 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ @ instruction: 0x2001f8b3 │ │ │ │ │ @ instruction: 0xf5b4bd70 │ │ │ │ │ andsle r3, r1, #128, 30 @ 0x200 │ │ │ │ │ ldmdble r4, {r1, fp, sp} │ │ │ │ │ @ instruction: 0xf3c40b23 │ │ │ │ │ @ instruction: 0xf0041285 │ │ │ │ │ @@ -59560,34 +59558,34 @@ │ │ │ │ │ andcs r0, r0, #560 @ 0x230 │ │ │ │ │ andeq pc, r7, #-1946157055 @ 0x8c000001 │ │ │ │ │ orrmi pc, r5, #196, 6 @ 0x10000003 │ │ │ │ │ andcs pc, pc, #-1946157055 @ 0x8c000001 │ │ │ │ │ movwcc pc, #21444 @ 0x53c4 @ │ │ │ │ │ andsmi pc, r7, #-1946157055 @ 0x8c000001 │ │ │ │ │ orrne pc, r5, #196, 6 @ 0x10000003 │ │ │ │ │ - ldrteq pc, [pc], #-4 @ 40158 @ │ │ │ │ │ + ldrteq pc, [pc], #-4 @ 40150 @ │ │ │ │ │ andsvs pc, pc, #-1946157055 @ 0x8c000001 │ │ │ │ │ @ instruction: 0xf0424633 │ │ │ │ │ @ instruction: 0xf0643280 │ │ │ │ │ @ instruction: 0xf042047f │ │ │ │ │ @ instruction: 0xf8430278 │ │ │ │ │ teqvc r4, r5, lsl #22 │ │ │ │ │ svclt 0x0000e767 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb9737c │ │ │ │ │ + bl feb97374 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ @ instruction: 0xf7fcb121 │ │ │ │ │ eorvs pc, r0, pc, lsl #22 │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - blx afe186 │ │ │ │ │ + blx afe17e │ │ │ │ │ andcs r6, r1, r0, lsr #32 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb973a4 │ │ │ │ │ + bl feb9739c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r1, -r8]! │ │ │ │ │ @ instruction: 0xf7fc4611 │ │ │ │ │ andcs pc, r1, r7, lsr #27 │ │ │ │ │ ldrmi fp, [r1], -r8, lsl #26 │ │ │ │ │ ldc2l 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ @@ -59597,22 +59595,22 @@ │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ strmi r4, [r9], r0, lsl #13 │ │ │ │ │ @ instruction: 0xf7fb4617 │ │ │ │ │ @ instruction: 0x4605ff95 │ │ │ │ │ @ instruction: 0xf7fb4640 │ │ │ │ │ stmdacs r1, {r0, r3, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ │ strtmi sp, [ip], -sp, lsr #18 │ │ │ │ │ - blvs fe2bc │ │ │ │ │ + blvs fe2b4 │ │ │ │ │ svceq 0x0000f1b9 │ │ │ │ │ - blt 1df426c │ │ │ │ │ + blt 1df4264 │ │ │ │ │ @ instruction: 0xf5a6b2b6 │ │ │ │ │ @ instruction: 0xf5b34358 │ │ │ │ │ andle r6, lr, #128, 30 @ 0x200 │ │ │ │ │ ldmdble lr, {r0, r1, fp, sp} │ │ │ │ │ - blt 14e23b0 │ │ │ │ │ + blt 14e23a8 │ │ │ │ │ @ instruction: 0xf5a2b292 │ │ │ │ │ @ instruction: 0xf5b1415c │ │ │ │ │ svclt 0x003e6f80 │ │ │ │ │ addcs lr, r3, #2048 @ 0x800 │ │ │ │ │ @ instruction: 0xf5021d2c │ │ │ │ │ adcmi r5, ip, #16, 12 @ 0x1000000 │ │ │ │ │ adcmi sp, ip, #1245184 @ 0x130000 │ │ │ │ │ @@ -59625,15 +59623,15 @@ │ │ │ │ │ stmdahi sl!, {r0, r8, fp, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf04fe7e3 │ │ │ │ │ pop {r0, r1, r2, r3, r4, r5, r6, r7, ip, sp} │ │ │ │ │ @ instruction: 0x464083f8 │ │ │ │ │ @ instruction: 0xf7fb1b61 │ │ │ │ │ strb pc, [r6, r5, asr #31]! @ │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb9745c │ │ │ │ │ + bl feb97454 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ │ @ instruction: 0xff84f7fb │ │ │ │ │ svccc 0x0080f5b4 │ │ │ │ │ stmdacs r1, {r3, r9, ip, lr, pc} │ │ │ │ │ adclt sp, r1, #671744 @ 0xa4000 │ │ │ │ │ @@ -59659,138 +59657,138 @@ │ │ │ │ │ ldc2 7, cr15, [r4], #-1008 @ 0xfffffc10 │ │ │ │ │ @ instruction: 0xf04fe7da │ │ │ │ │ ldcllt 0, cr3, [r0, #-1020]! @ 0xfffffc04 │ │ │ │ │ stc2l 7, cr15, [r6], #-1008 @ 0xfffffc10 │ │ │ │ │ strtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ svclt 0x0000e7d0 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb974e4 │ │ │ │ │ + bl feb974dc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ @ instruction: 0xf7fcb121 │ │ │ │ │ eorvs pc, r0, fp, asr sl @ │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ - blx 1dfe2ec │ │ │ │ │ + blx 1dfe2e4 │ │ │ │ │ andcs r6, r1, r0, lsr #32 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb9750c │ │ │ │ │ + bl feb97504 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strdlt r0, [r1, -r8]! │ │ │ │ │ @ instruction: 0xf7fc4611 │ │ │ │ │ strdcs pc, [r1], -r3 │ │ │ │ │ ldrmi fp, [r1], -r8, lsl #26 │ │ │ │ │ stc2 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb97530 │ │ │ │ │ + bl feb97528 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ @ instruction: 0xf7fcb121 │ │ │ │ │ eorvs pc, r0, fp, ror r9 @ │ │ │ │ │ ldclt 0, cr2, [r0, #-4] │ │ │ │ │ @ instruction: 0xf998f7fc │ │ │ │ │ andcs r6, r1, r0, lsr #32 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb97558 │ │ │ │ │ + bl feb97550 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf64f0ff8 │ │ │ │ │ @ instruction: 0xf5b273fd │ │ │ │ │ svclt 0x00383f80 │ │ │ │ │ addslt r4, fp, #19922944 @ 0x1300000 │ │ │ │ │ ldrmi fp, [r9], -r1, lsr #2 │ │ │ │ │ - blx ff7fe366 │ │ │ │ │ + blx ff7fe35e │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ @ instruction: 0xf7fc4619 │ │ │ │ │ andcs pc, r1, r1, lsl ip @ │ │ │ │ │ svclt 0x0000bd08 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb9758c │ │ │ │ │ + bl feb97584 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r8 │ │ │ │ │ @ instruction: 0xf930f7fc │ │ │ │ │ andcs r4, r1, r3, lsl #12 │ │ │ │ │ svclt 0x00282ba0 │ │ │ │ │ eorvs r2, r3, r0, lsl #6 │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ stmdble r1, {r5, r7, r9, fp, sp} │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb975b8 │ │ │ │ │ + bl feb975b0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ sbcslt r0, r1, #248, 30 @ 0x3e0 │ │ │ │ │ - blx fe3fe3b6 │ │ │ │ │ + blx fe3fe3ae │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb975d0 │ │ │ │ │ + bl feb975c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ ldrmi r4, [r6], -pc, lsl #12 │ │ │ │ │ mrc2 7, 4, pc, cr2, cr11, {7} │ │ │ │ │ strtmi r4, [r0], -r5, lsl #12 │ │ │ │ │ mcr2 7, 6, pc, cr6, cr11, {7} @ │ │ │ │ │ mulcc r0, r5, r9 │ │ │ │ │ - blle 28aff0 │ │ │ │ │ + blle 28afe8 │ │ │ │ │ @ instruction: 0xf04fb910 │ │ │ │ │ ldcllt 0, cr3, [r8, #1020]! @ 0x3fc │ │ │ │ │ @ instruction: 0xf7fc4620 │ │ │ │ │ ldrshtvs pc, [r0], -sp @ │ │ │ │ │ ldcllt 0, cr2, [r8, #4]! │ │ │ │ │ ldmible r4!, {r0, fp, sp}^ │ │ │ │ │ ldmiblt r7, {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf934f7fc │ │ │ │ │ stmdble ip, {r0, r1, r2, r3, r4, r5, r6, fp, sp} │ │ │ │ │ eormi pc, r1, r0, lsr #11 │ │ │ │ │ cmpvs sp, #1342177284 @ 0x50000004 @ │ │ │ │ │ addsmi r3, r8, #10551296 @ 0xa10000 │ │ │ │ │ andcs fp, r0, r8, lsl #31 │ │ │ │ │ - blmi 176434 │ │ │ │ │ + blmi 17642c │ │ │ │ │ @ instruction: 0xf833447b │ │ │ │ │ eorsvs r0, r0, r0, lsl r0 │ │ │ │ │ @ instruction: 0xf7fce7e6 │ │ │ │ │ @ instruction: 0xe7ebf8ff │ │ │ │ │ - andeq fp, r0, r0, ror #30 │ │ │ │ │ + andeq fp, r0, r8, ror #30 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97644 │ │ │ │ │ + bl feb9763c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ │ strmi r4, [lr], -r5, lsl #12 │ │ │ │ │ mrc2 7, 4, pc, cr0, cr11, {7} │ │ │ │ │ stmdble sl!, {r0, r1, r2, r3, r4, r5, r6, sl, fp, sp} │ │ │ │ │ ldrbtmi r4, [fp], #-2843 @ 0xfffff4e5 │ │ │ │ │ ldmeq fp, {r0, r1, r3, r4, fp, sp, lr} │ │ │ │ │ - ldclcc 1, cr15, [pc], #12 @ 40470 │ │ │ │ │ + ldclcc 1, cr15, [pc], #12 @ 40468 │ │ │ │ │ ldmdbmi r9, {r0, r1, r4, r8, r9, ip, sp, pc} │ │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ │ and r4, r6, r9, ror r4 │ │ │ │ │ @ instruction: 0xf103bf8c │ │ │ │ │ @ instruction: 0xf1030e01 │ │ │ │ │ strbmi r3, [r6, #3327]! @ 0xcff │ │ │ │ │ - bl 3f74d8 │ │ │ │ │ + bl 3f74d0 │ │ │ │ │ subsne r0, fp, ip, lsl #6 │ │ │ │ │ eorcs pc, r3, r1, lsr r8 @ │ │ │ │ │ @ instruction: 0xd1f14294 │ │ │ │ │ orreq lr, r3, r1, lsl #22 │ │ │ │ │ - ldclcs 8, cr8, [pc], #-304 @ 40364 │ │ │ │ │ + ldclcs 8, cr8, [pc], #-304 @ 4035c │ │ │ │ │ stmdacs r1, {r0, r1, r3, r8, fp, ip, lr, pc} │ │ │ │ │ mulcs r0, r8, pc @ │ │ │ │ │ strtmi sp, [r1], -r5, lsl #18 │ │ │ │ │ cmnlt r6, r8, lsr #12 │ │ │ │ │ - blx 117e49a │ │ │ │ │ + blx 117e492 │ │ │ │ │ ldcllt 0, cr2, [r0, #-4]! │ │ │ │ │ ldmdblt r0, {sl, sp} │ │ │ │ │ rscscc pc, pc, pc, asr #32 │ │ │ │ │ rsclt fp, r1, #112, 26 @ 0x1c00 │ │ │ │ │ @ instruction: 0xf7fc4628 │ │ │ │ │ andcs pc, r1, r1, lsl fp @ │ │ │ │ │ @ instruction: 0xf7fcbd70 │ │ │ │ │ ldrb pc, [sl, sp, ror #22]! @ │ │ │ │ │ - andeq r8, r1, lr, ror #28 │ │ │ │ │ - andeq r4, r0, r8, asr #21 │ │ │ │ │ + andeq r8, r1, r6, ror lr │ │ │ │ │ + ldrdeq r4, [r0], -r0 │ │ │ │ │ stmdbcs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf04fd00c │ │ │ │ │ @ instruction: 0xf2c00cf1 │ │ │ │ │ strmi r0, [r1], #-3074 @ 0xfffff3fe │ │ │ │ │ @ instruction: 0xf8134610 │ │ │ │ │ addmi r2, fp, #1024 @ 0x400 │ │ │ │ │ @@ -59804,28 +59802,28 @@ │ │ │ │ │ strmi r4, [r4], -sp, lsl #12 │ │ │ │ │ ldc2l 7, cr15, [ip, #-892] @ 0xfffffc84 │ │ │ │ │ svclt 0x00081c43 │ │ │ │ │ andle r2, fp, r0 │ │ │ │ │ mvnscs r3, r1 │ │ │ │ │ smlabteq r2, r0, r2, pc @ │ │ │ │ │ strtmi r1, [r8], -r3, lsr #16 │ │ │ │ │ - blcs be578 │ │ │ │ │ - blx 90fba │ │ │ │ │ + blcs be570 │ │ │ │ │ + blx 90fb2 │ │ │ │ │ mvnsle r2, r0 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmdbcs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf649d018 │ │ │ │ │ vmla.i d21, d24, d1[1] │ │ │ │ │ stmdblt sl!, {r2, r3, r4, ip}^ │ │ │ │ │ ldcne 2, cr15, [r3], {64} @ 0x40 │ │ │ │ │ stcne 2, cr15, [r0], {192} @ 0xc0 │ │ │ │ │ @ instruction: 0xf8134419 │ │ │ │ │ - blx 34b162 │ │ │ │ │ + blx 34b15a │ │ │ │ │ addmi pc, fp, #0 │ │ │ │ │ andeq lr, r2, r0, lsl #21 │ │ │ │ │ @ instruction: 0x4770d1f7 │ │ │ │ │ andspl pc, pc, r5, asr #12 │ │ │ │ │ andpl pc, ip, r0, asr #5 │ │ │ │ │ ubfx r4, r0, #0, #12 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ @@ -59841,29 +59839,29 @@ │ │ │ │ │ andsne pc, ip, r8, asr #5 │ │ │ │ │ @ instruction: 0xf645b125 │ │ │ │ │ vmov.i32 d21, #15 @ 0x0000000f │ │ │ │ │ rsbmi r5, r8, ip │ │ │ │ │ orrsne pc, r3, r0, asr #4 │ │ │ │ │ smlabtne r0, r0, r2, pc @ │ │ │ │ │ @ instruction: 0xf8144422 │ │ │ │ │ - blx 8f1c2 │ │ │ │ │ + blx 8f1ba │ │ │ │ │ addsmi pc, r4, #0 │ │ │ │ │ andeq lr, r3, r0, lsl #21 │ │ │ │ │ ldclt 1, cr13, [r8, #-988]! @ 0xfffffc24 │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ stmdbcs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ @ instruction: 0xf649d017 │ │ │ │ │ vmla.i d21, d24, d1[1] │ │ │ │ │ stmdblt r2!, {r2, r3, r4, ip}^ │ │ │ │ │ ldcne 2, cr15, [r3], {64} @ 0x40 │ │ │ │ │ stcne 2, cr15, [r0], {192} @ 0xc0 │ │ │ │ │ @ instruction: 0xf8134419 │ │ │ │ │ subsmi r2, r0, r1, lsl #22 │ │ │ │ │ - blx 351022 │ │ │ │ │ + blx 35101a │ │ │ │ │ mvnsle pc, r0 │ │ │ │ │ @ instruction: 0xf6454770 │ │ │ │ │ vmov.i32 d21, #15 @ 0x0000000f │ │ │ │ │ subsmi r5, r0, ip │ │ │ │ │ andcs lr, r0, ip, ror #15 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r8, #-808]! @ 0xfffffcd8 │ │ │ │ │ @@ -59879,22 +59877,22 @@ │ │ │ │ │ @ instruction: 0xf645b125 │ │ │ │ │ vmov.i32 d21, #15 @ 0x0000000f │ │ │ │ │ rsbmi r5, r8, ip │ │ │ │ │ orrsne pc, r3, r0, asr #4 │ │ │ │ │ smlabtne r0, r0, r2, pc @ │ │ │ │ │ @ instruction: 0xf8144422 │ │ │ │ │ subsmi r3, r8, r1, lsl #22 │ │ │ │ │ - blx 910a6 │ │ │ │ │ + blx 9109e │ │ │ │ │ mvnsle pc, r0 │ │ │ │ │ andcs fp, r0, r8, lsr sp │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vldmiaeq r1, {s29-s107} │ │ │ │ │ tsteq r7, r1 @ │ │ │ │ │ @ instruction: 0xf381fab1 │ │ │ │ │ - bl 6de30 │ │ │ │ │ + bl 6de28 │ │ │ │ │ ldmdbeq fp, {r2, r3, r8, sl}^ │ │ │ │ │ svclt 0x00142a01 │ │ │ │ │ @ instruction: 0xf0032400 │ │ │ │ │ ldmiblt r4!, {r0, sl}^ │ │ │ │ │ svclt 0x00142a08 │ │ │ │ │ @ instruction: 0xf0032400 │ │ │ │ │ stmiblt ip!, {r0, sl} │ │ │ │ │ @@ -59927,92 +59925,92 @@ │ │ │ │ │ ldclne 8, cr0, [r4], #-984 @ 0xfffffc28 │ │ │ │ │ @ instruction: 0xf81c442c │ │ │ │ │ strbmi r3, [r4, #-2817]! @ 0xfffff4ff │ │ │ │ │ vpmax.u8 d15, d14, d3 │ │ │ │ │ cdpeq 1, 0, cr15, cr8, cr14, {5} │ │ │ │ │ andeq lr, r3, r0, asr #20 │ │ │ │ │ @ instruction: 0x077bd1f5 │ │ │ │ │ - stclne 0, cr13, [pc], #-36 @ 406f0 │ │ │ │ │ + stclne 0, cr13, [pc], #-36 @ 406e8 │ │ │ │ │ ldmibne sp!, {r0, r1, r4, r5, r6, r7} │ │ │ │ │ ldreq pc, [r0], #-467 @ 0xfffffe2d │ │ │ │ │ stmdavc fp!, {r0, r3, sl, ip, lr, pc} │ │ │ │ │ addmi r4, fp, r1, lsr #8 │ │ │ │ │ - bcs 811388 │ │ │ │ │ + bcs 811380 │ │ │ │ │ @ instruction: 0xf1c2bf9c │ │ │ │ │ sbcsmi r0, r0, r0, lsr #4 │ │ │ │ │ ldcpl 13, cr11, [fp, #960]! @ 0x3c0 │ │ │ │ │ smlabteq r8, r1, r1, pc @ │ │ │ │ │ ldrb r4, [r3, fp, lsl #2]! │ │ │ │ │ svccs 0x00004638 │ │ │ │ │ ldrcs sp, [r8], #-241 @ 0xffffff0f │ │ │ │ │ @ instruction: 0xe7ea4618 │ │ │ │ │ - b 142dc0c │ │ │ │ │ + b 142dc04 │ │ │ │ │ @ instruction: 0xf0010ed1 │ │ │ │ │ - blx fec80b70 │ │ │ │ │ - bl 7f95c │ │ │ │ │ - b 1401b94 │ │ │ │ │ - blcs 878d0 │ │ │ │ │ + blx fec80b68 │ │ │ │ │ + bl 7f954 │ │ │ │ │ + b 1401b8c │ │ │ │ │ + blcs 878c8 │ │ │ │ │ strcs fp, [r0], #-3860 @ 0xfffff0ec │ │ │ │ │ streq pc, [r1], #-12 │ │ │ │ │ @ instruction: 0xf810b144 │ │ │ │ │ @ instruction: 0xf003300e │ │ │ │ │ - b 1101570 │ │ │ │ │ + b 1101568 │ │ │ │ │ @ instruction: 0xf80013c2 │ │ │ │ │ ldclt 0, cr3, [r0, #-56]! @ 0xffffffc8 │ │ │ │ │ svclt 0x00142b08 │ │ │ │ │ @ instruction: 0xf00c2400 │ │ │ │ │ tstlt r4, r1, lsl #8 │ │ │ │ │ andcs pc, lr, r0, lsl #16 │ │ │ │ │ - blcs 46fc50 │ │ │ │ │ + blcs 46fc48 │ │ │ │ │ strcs fp, [r0], #-3860 @ 0xfffff0ec │ │ │ │ │ streq pc, [r1], #-12 │ │ │ │ │ - blcs 66ed2c │ │ │ │ │ + blcs 66ed24 │ │ │ │ │ strcs fp, [r0], #-3860 @ 0xfffff0ec │ │ │ │ │ streq pc, [r1], #-12 │ │ │ │ │ ldceq 1, cr11, [r3], {100} @ 0x64 │ │ │ │ │ andcc pc, lr, r0, lsl #16 │ │ │ │ │ adcvc r0, sl, r3, lsl sl │ │ │ │ │ ldclt 0, cr7, [r0, #-428]! @ 0xfffffe54 │ │ │ │ │ movwcs pc, #29634 @ 0x73c2 @ │ │ │ │ │ andcc pc, lr, r0, lsl #16 │ │ │ │ │ ldclt 0, cr7, [r0, #-424]! @ 0xfffffe58 │ │ │ │ │ svclt 0x00142b20 │ │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ │ stceq 0, cr15, [r1], {12} │ │ │ │ │ svceq 0x0000f1bc │ │ │ │ │ @ instruction: 0xf103d124 │ │ │ │ │ - blcs 80fbd4 │ │ │ │ │ + blcs 80fbcc │ │ │ │ │ @ instruction: 0xf1c3d804 │ │ │ │ │ addmi r0, r2, r0, lsr #32 │ │ │ │ │ sbcle r2, sl, r0, lsl #22 │ │ │ │ │ cdpeq 0, 0, cr15, cr1, cr15, {2} │ │ │ │ │ streq pc, [r7], #-449 @ 0xfffffe3f │ │ │ │ │ stmdavc fp!, {r4, r6, r7, r8, r9, sl, fp} │ │ │ │ │ adcmi r3, r0, r1, lsl #2 │ │ │ │ │ - blx 3cac18 │ │ │ │ │ + blx 3cac10 │ │ │ │ │ @ instruction: 0xf10cf404 │ │ │ │ │ - b 90fbfc │ │ │ │ │ + b 90fbf4 │ │ │ │ │ svclt 0x00080304 │ │ │ │ │ - b 1108c08 │ │ │ │ │ - b 140140c │ │ │ │ │ + b 1108c00 │ │ │ │ │ + b 1401404 │ │ │ │ │ eorvc r0, fp, r2, asr #4 │ │ │ │ │ strcc fp, [r1, #-3848] @ 0xfffff0f8 │ │ │ │ │ svccc 0x00fff1bc │ │ │ │ │ ldclt 1, cr13, [r0, #-920]! @ 0xfffffc68 │ │ │ │ │ @ instruction: 0xf840ba12 │ │ │ │ │ ldclt 0, cr2, [r0, #-56]! @ 0xffffffc8 │ │ │ │ │ ldr fp, [fp, -r2, lsl #2] │ │ │ │ │ @ instruction: 0x47704610 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97a34 │ │ │ │ │ + bl feb97a2c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ │ - bl 6cec8 │ │ │ │ │ + bl 6cec0 │ │ │ │ │ @ instruction: 0xf00106d1 │ │ │ │ │ - bcs 801c64 │ │ │ │ │ + bcs 801c5c │ │ │ │ │ andcs sp, r1, #16, 16 @ 0x100000 │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xff06f7ff │ │ │ │ │ submi r1, r0, #1568 @ 0x620 │ │ │ │ │ vst1.8 {d15-d16}, [r2], r0 │ │ │ │ │ stclne 1, cr11, [r9], #-136 @ 0xffffff78 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ @@ -60021,15 +60019,15 @@ │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ svclt 0x0000e6f4 │ │ │ │ │ strb fp, [r5, -r3, lsl #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ push {r0, r1, r3, r5, r8, r9, ip, sp, pc} │ │ │ │ │ vst4. {d20,d22,d24,d26}, [pc :256], r0 │ │ │ │ │ - bl feb97a8c │ │ │ │ │ + bl feb97a84 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [ip], -r8, ror #31 │ │ │ │ │ ldrbeq lr, [r1], r0, lsl #22 │ │ │ │ │ streq pc, [r7, #-1] │ │ │ │ │ stmdale pc, {r0, r1, r2, r3, r4, r8, r9, fp, sp} @ │ │ │ │ │ ldrmi r2, [r7], -r1, lsl #6 │ │ │ │ │ svceq 0x00d24629 │ │ │ │ │ @@ -60043,115 +60041,115 @@ │ │ │ │ │ ldrhmi lr, [r0, #141]! @ 0x8d │ │ │ │ │ pop {r1, r2, r3, r4, r5, r8, r9, sl, sp, lr, pc} │ │ │ │ │ @ instruction: 0x477081f0 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ - bcs 85213c │ │ │ │ │ + bcs 852134 │ │ │ │ │ @ instruction: 0xf001d967 │ │ │ │ │ stmiaeq sl, {r0, r1, r2, r8, sl}^ │ │ │ │ │ svclt 0x00082d00 │ │ │ │ │ strmi r2, [r3], -r0, asr #28 │ │ │ │ │ streq lr, [r2, -r0, lsl #22] │ │ │ │ │ andcs fp, r1, ip, lsl #30 │ │ │ │ │ subsle r2, r4, r0 │ │ │ │ │ stmdbeq r5, {r1, r2, r8, r9, fp, sp, lr, pc} │ │ │ │ │ svceq 0x0007f1b9 │ │ │ │ │ @ instruction: 0xf1a9d967 │ │ │ │ │ @ instruction: 0xf1050808 │ │ │ │ │ @ instruction: 0x463c0e38 │ │ │ │ │ - b 141211c │ │ │ │ │ + b 1412114 │ │ │ │ │ @ instruction: 0xf10808d8 │ │ │ │ │ ldrtmi r0, [sl], #-513 @ 0xfffffdff │ │ │ │ │ - blcc be974 │ │ │ │ │ + blcc be96c │ │ │ │ │ stceq 1, cr15, [r0], #-696 @ 0xfffffd48 │ │ │ │ │ - beq 87d064 │ │ │ │ │ - blx 1113b8 │ │ │ │ │ - blx 93f964 │ │ │ │ │ - b 137f160 │ │ │ │ │ - blx 103964 │ │ │ │ │ - b 137d578 │ │ │ │ │ - b 1103948 │ │ │ │ │ + beq 87d05c │ │ │ │ │ + blx 1113b0 │ │ │ │ │ + blx 93f95c │ │ │ │ │ + b 137f158 │ │ │ │ │ + blx 10395c │ │ │ │ │ + b 137d570 │ │ │ │ │ + b 1103940 │ │ │ │ │ @ instruction: 0xf1ae0300 │ │ │ │ │ ldrmi r0, [r8], -r8, lsl #28 │ │ │ │ │ mvnle r4, r1, ror #12 │ │ │ │ │ svceq 0x0007f019 │ │ │ │ │ - b 14349b4 │ │ │ │ │ + b 14349ac │ │ │ │ │ strcc r0, [r1, -r8, asr #5] │ │ │ │ │ eorseq pc, r0, #-2147483596 @ 0x80000034 │ │ │ │ │ @ instruction: 0xf817d433 │ │ │ │ │ ldrmi r0, [r5], #-8 │ │ │ │ │ msreq CPSR_, r5, lsr #3 │ │ │ │ │ eoreq pc, r0, #1073741873 @ 0x40000031 │ │ │ │ │ @ instruction: 0xf101fa00 │ │ │ │ │ vpmax.s8 d15, d2, d16 │ │ │ │ │ @ instruction: 0xf505fa00 │ │ │ │ │ - b 11115c4 │ │ │ │ │ - b 1340998 │ │ │ │ │ + b 11115bc │ │ │ │ │ + b 1340990 │ │ │ │ │ cdpcs 1, 3, cr0, cr15, cr1, {0} │ │ │ │ │ @ instruction: 0xf1c6d813 │ │ │ │ │ @ instruction: 0xf1a60240 │ │ │ │ │ @ instruction: 0xf1c60320 │ │ │ │ │ - blx 82218 │ │ │ │ │ + blx 82210 │ │ │ │ │ sbcsmi pc, r0, r3, lsl #6 │ │ │ │ │ @ instruction: 0xf606fa21 │ │ │ │ │ teqmi r0, #24, 6 @ 0x60000000 │ │ │ │ │ pop {r0, r4, r6, r7, lr} │ │ │ │ │ ldmpl r9, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ │ - blt 29ab90 │ │ │ │ │ + blt 29ab88 │ │ │ │ │ pop {r9, fp, ip, sp, pc} │ │ │ │ │ strdlt r8, [r2, -r0]! │ │ │ │ │ mrc2 7, 2, pc, cr2, cr15, {7} │ │ │ │ │ pop {r8, sp} │ │ │ │ │ @ instruction: 0x461087f0 │ │ │ │ │ pop {r0, r4, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf81787f0 │ │ │ │ │ @ instruction: 0xf1c52008 │ │ │ │ │ - blx 10c1df4 │ │ │ │ │ + blx 10c1dec │ │ │ │ │ strbne pc, [r9, r5, lsl #10]! @ │ │ │ │ │ @ instruction: 0x4648e7d1 │ │ │ │ │ @ instruction: 0xf1b94649 │ │ │ │ │ rscle r0, r6, r0, lsl #30 │ │ │ │ │ @ instruction: 0xf1055c98 │ │ │ │ │ @ instruction: 0xf1050238 │ │ │ │ │ @ instruction: 0xf1c20118 │ │ │ │ │ - blx 41674 │ │ │ │ │ - blx 87cdfc │ │ │ │ │ + blx 4166c │ │ │ │ │ + blx 87cdf4 │ │ │ │ │ tstmi r9, #201326592 @ 0xc000000 @ │ │ │ │ │ bfi r4, r0, #1, #24 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97c08 │ │ │ │ │ + bl feb97c00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ssub8mi r0, r4, r0 │ │ │ │ │ stmdble r9!, {r5, r9, fp, sp} │ │ │ │ │ ldrbeq lr, [r1], r0, lsl #22 │ │ │ │ │ streq pc, [r7, #-1] │ │ │ │ │ ldmdale lr, {r0, r1, r2, r3, r4, r5, r9, fp, sp} │ │ │ │ │ andcs r4, r1, #42991616 @ 0x2900000 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ submi pc, r3, #432 @ 0x1b0 │ │ │ │ │ rscscc pc, pc, #4, 2 │ │ │ │ │ tsteq r1, r5, lsl #2 @ │ │ │ │ │ - bl 19922f8 │ │ │ │ │ + bl 19922f0 │ │ │ │ │ @ instruction: 0xf1a40505 │ │ │ │ │ @ instruction: 0xf1c40621 │ │ │ │ │ addsmi r0, r5, r1, lsr #8 │ │ │ │ │ @ instruction: 0xf606fa03 │ │ │ │ │ vst1.8 {d15-d16}, [r4 :128], r3 │ │ │ │ │ @ instruction: 0x43254335 │ │ │ │ │ vst1.8 {d15-d16}, [r2], r3 │ │ │ │ │ @ instruction: 0xff3cf7ff │ │ │ │ │ @ instruction: 0x43294320 │ │ │ │ │ @ instruction: 0x4629bd70 │ │ │ │ │ pop {r4, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xe7334070 │ │ │ │ │ - bl 6d214 │ │ │ │ │ + bl 6d20c │ │ │ │ │ @ instruction: 0xf00106d1 │ │ │ │ │ - bcs 841e90 │ │ │ │ │ + bcs 841e88 │ │ │ │ │ andcs sp, r1, #17 │ │ │ │ │ ldrtmi r4, [r0], -r9, lsr #12 │ │ │ │ │ ldc2l 7, cr15, [r0, #1020]! @ 0x3fc │ │ │ │ │ submi r1, r0, #1568 @ 0x620 │ │ │ │ │ vst1.8 {d15-d16}, [r2], r0 │ │ │ │ │ stclne 1, cr11, [r9], #-136 @ 0xffffff78 │ │ │ │ │ @ instruction: 0xf7ff4630 │ │ │ │ │ @@ -60180,69 +60178,69 @@ │ │ │ │ │ @ instruction: 0x47100030 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmiavs r3, {r5, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r0, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb97d08 │ │ │ │ │ + bl feb97d00 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ orrlt r6, r0, r0, asr #17 │ │ │ │ │ @ instruction: 0xff5cf000 │ │ │ │ │ movwcs r6, #2272 @ 0x8e0 │ │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ │ smlatblt r8, r3, r1, r6 │ │ │ │ │ @ instruction: 0xffdaf000 │ │ │ │ │ - blx ff57eaac │ │ │ │ │ + blx ff57eaa4 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ │ stmib r4, {r0, r2, r3, r4, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ │ movvs r0, r4 │ │ │ │ │ - blx ff2feac0 │ │ │ │ │ + blx ff2feab8 │ │ │ │ │ pop {r0, r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7e04010 │ │ │ │ │ svclt 0x0000bb93 │ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ │ - bl feb91b18 │ │ │ │ │ + bl feb91b10 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r3], r8 │ │ │ │ │ stm r4, {r0, r1, r3, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf8bd000e │ │ │ │ │ svccs 0x00007030 │ │ │ │ │ - blls 474cc8 │ │ │ │ │ + blls 474cc0 │ │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ │ - blcs 677c4 │ │ │ │ │ - blls 574cbc │ │ │ │ │ + blcs 677bc │ │ │ │ │ + blls 574cb4 │ │ │ │ │ suble r2, sp, r0, lsl #22 │ │ │ │ │ strmi r2, [r6], -r0, lsl #16 │ │ │ │ │ strcs fp, [r0], r8, lsl #30 │ │ │ │ │ - blx fe97eb0c │ │ │ │ │ + blx fe97eb04 │ │ │ │ │ @ instruction: 0xf7e0216c │ │ │ │ │ @ instruction: 0x4605faf3 │ │ │ │ │ suble r2, r1, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf10046a4 │ │ │ │ │ @ instruction: 0xf8df0430 │ │ │ │ │ @ instruction: 0xf04fe080 │ │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ │ ldm ip!, {r0, fp} │ │ │ │ │ - strgt r0, [pc], #-15 @ 40bb0 │ │ │ │ │ + strgt r0, [pc], #-15 @ 40ba8 │ │ │ │ │ ldm ip!, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ - strgt r0, [pc], #-15 @ 40bb8 │ │ │ │ │ + strgt r0, [pc], #-15 @ 40bb0 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldrbtmi ip, [r3], -pc, lsl #8 │ │ │ │ │ muleq r7, ip, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ rsbhi r4, pc, r1, lsr r6 @ │ │ │ │ │ @ instruction: 0xf8c53704 │ │ │ │ │ @ instruction: 0xf8859004 │ │ │ │ │ @ instruction: 0xf8bd8000 │ │ │ │ │ @ instruction: 0xf8c5202c │ │ │ │ │ - bcs 278c00 │ │ │ │ │ + bcs 278bf8 │ │ │ │ │ svclt 0x00044a10 │ │ │ │ │ rsbvc r2, fp, r2, lsl #6 │ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ stmib sp, {r3, r4, r9, sl, lr}^ │ │ │ │ │ ldrtmi r2, [sl], -r0, lsl #10 │ │ │ │ │ @ instruction: 0xffc6f000 │ │ │ │ │ cmnlt r0, r8, ror #1 │ │ │ │ │ @@ -60251,52 +60249,52 @@ │ │ │ │ │ @ instruction: 0xf7fd0010 │ │ │ │ │ strtmi pc, [r8], -r3, lsr #30 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ strdlt r4, [r4], -r0 │ │ │ │ │ @ instruction: 0x46284770 │ │ │ │ │ @ instruction: 0xff72f7ff │ │ │ │ │ ldrb r2, [r4, r0, lsl #10]! │ │ │ │ │ - andeq r8, r1, r0, lsr #14 │ │ │ │ │ + andeq r8, r1, r8, lsr #14 │ │ │ │ │ @ instruction: 0xfffffeef │ │ │ │ │ strb fp, [r9, -r0, lsl #2]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-384] @ 0xfffffe80 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ stmiavs r0, {r2, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0xf000b108 │ │ │ │ │ movwcs pc, #3779 @ 0xec3 @ │ │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ │ ldclt 1, cr6, [r0, #-652] @ 0xfffffd74 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb97e60 │ │ │ │ │ + bl feb97e58 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - blx fe0fec1c │ │ │ │ │ + blx fe0fec14 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blt fe47ec28 │ │ │ │ │ + blt fe47ec20 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb97e80 │ │ │ │ │ + bl feb97e78 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ - blx 1dfec3c │ │ │ │ │ + blx 1dfec34 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ - blt fe07ec48 │ │ │ │ │ + blt fe07ec40 │ │ │ │ │ stmiavs r3, {r5, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r0, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb97eb8 │ │ │ │ │ + bl feb97eb0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ stcvs 3, cr11, [r0, #-0] │ │ │ │ │ stmiavs r0!, {r4, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r3!, {r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ svccc 0x0080f5b3 │ │ │ │ │ @ instruction: 0x460fd219 │ │ │ │ │ @@ -60310,18 +60308,18 @@ │ │ │ │ │ stmdbvs r3!, {r1, r2, r3, ip, lr, pc} │ │ │ │ │ stmibvs r3!, {r0, r1, r5, r6, r8, ip, sp, pc} │ │ │ │ │ ldmdavs sl!, {r4, r5, r9, sl, lr} │ │ │ │ │ movwcc r6, #4146 @ 0x1032 │ │ │ │ │ @ instruction: 0x61a3603e │ │ │ │ │ @ instruction: 0x4620bdf8 │ │ │ │ │ ldrhtmi lr, [r8], #141 @ 0x8d │ │ │ │ │ - blt e7ecc0 │ │ │ │ │ + blt e7ecb8 │ │ │ │ │ ldrb r6, [r0, r6, ror #2]! │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97f1c │ │ │ │ │ + bl feb97f14 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ stcvs 3, cr11, [r3, #-32] @ 0xffffffe0 │ │ │ │ │ stmiavs r3, {r0, r1, r3, r5, r8, r9, ip, sp, pc}^ │ │ │ │ │ stmibvs r2, {r0, r1, r3, r4, r8, r9, ip, sp, pc} │ │ │ │ │ svccc 0x0080f5b2 │ │ │ │ │ @ instruction: 0x4618d21b │ │ │ │ │ @@ -60340,15 +60338,15 @@ │ │ │ │ │ ldcllt 1, cr6, [r0, #-652]! @ 0xfffffd74 │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7ec4070 │ │ │ │ │ ldrmi fp, [r8], -r5, lsl #20 │ │ │ │ │ smcvs 27600 @ 0x6bd0 │ │ │ │ │ svclt 0x0000e7ee │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb97f88 │ │ │ │ │ + bl feb97f80 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ stcvs 1, cr11, [r5, #-928] @ 0xfffffc60 │ │ │ │ │ stmiavs r5, {r0, r2, r3, r8, r9, ip, sp, pc}^ │ │ │ │ │ stmibvs r3, {r0, r2, r3, r4, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ svccc 0x0080f5b3 │ │ │ │ │ @ instruction: 0x4628d217 │ │ │ │ │ @@ -60372,33 +60370,33 @@ │ │ │ │ │ ldrb r6, [sl, r5, ror #2]! │ │ │ │ │ stclvs 1, cr11, [r3, #-224] @ 0xffffff20 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ andle r2, r2, r0, lsl #18 │ │ │ │ │ eorscc r3, r0, r4, lsl #2 │ │ │ │ │ @ instruction: 0x47704718 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb98008 │ │ │ │ │ + bl feb98000 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7ec460d │ │ │ │ │ cmplt ip, sp, lsr #19 @ │ │ │ │ │ - blcs 5c3a8 │ │ │ │ │ + blcs 5c3a0 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi sp, [sl], -r6 │ │ │ │ │ @ instruction: 0xf1041d01 │ │ │ │ │ pop {r4, r5} │ │ │ │ │ @ instruction: 0x47184070 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb9803c │ │ │ │ │ + bl feb98034 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7ec460d │ │ │ │ │ @ instruction: 0xb15cf997 │ │ │ │ │ - blcs 5c3dc │ │ │ │ │ + blcs 5c3d4 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi sp, [sl], -r6 │ │ │ │ │ @ instruction: 0xf1041d01 │ │ │ │ │ pop {r4, r5} │ │ │ │ │ @ instruction: 0x47184070 │ │ │ │ │ svclt 0x0000bd70 │ │ │ │ │ strmi fp, [r3], -r8, lsr #3 │ │ │ │ │ @@ -60406,15 +60404,15 @@ │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ andle r2, lr, r0, lsl #18 │ │ │ │ │ cmnlt r1, r9, lsl #16 │ │ │ │ │ ldmdbvs sp, {r4, r5, sl, ip, sp, pc}^ │ │ │ │ │ adcmi r6, r9, #12, 16 @ 0xc0000 │ │ │ │ │ cmpvs sl, r8, lsl #30 │ │ │ │ │ ldmibvs sl, {r2, r4, sp, lr} │ │ │ │ │ - bcc aff50 │ │ │ │ │ + bcc aff48 │ │ │ │ │ @ instruction: 0xf000619a │ │ │ │ │ @ instruction: 0x4770bcb3 │ │ │ │ │ strmi fp, [r3], -r0, lsr #3 │ │ │ │ │ orrlt r6, r8, r0, asr #17 │ │ │ │ │ cmnlt r9, r9, lsl r9 │ │ │ │ │ ldrlt r6, [r0], #-2394 @ 0xfffff6a6 │ │ │ │ │ stmdavs ip, {r0, r4, r7, r9, lr} │ │ │ │ │ @@ -60472,15 +60470,15 @@ │ │ │ │ │ eorseq pc, r0, r3, lsl #2 │ │ │ │ │ @ instruction: 0x47704710 │ │ │ │ │ stmiavs r3, {r5, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r0, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb98198 │ │ │ │ │ + bl feb98190 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ orrslt r6, r0, r0, asr #17 │ │ │ │ │ ldc2 0, cr15, [r4, #-0] │ │ │ │ │ @ instruction: 0xf10468e0 │ │ │ │ │ andcs r0, r0, #16, 6 @ 0x40000000 │ │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ │ @@ -60499,92 +60497,92 @@ │ │ │ │ │ strmi fp, [r3], -r8, lsr #2 │ │ │ │ │ stmdacs r0, {r6, r7, fp, sp, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldrbmi sp, [r0, -r0, lsl #2]! │ │ │ │ │ ldmib r1, {r4, sl, ip, sp, pc}^ │ │ │ │ │ andsvs r4, r4, r0, lsl #4 │ │ │ │ │ ldmibvs sl, {r1, r5, r6, sp, lr} │ │ │ │ │ - blmi 17f178 │ │ │ │ │ + blmi 17f170 │ │ │ │ │ orrsvs r3, sl, r1, lsl #20 │ │ │ │ │ - bllt ffe7d00c │ │ │ │ │ + bllt ffe7d004 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ eorle r2, r9, r0, lsl #22 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb9821c │ │ │ │ │ + bl feb98214 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrmi r0, [r7], -r8, ror #31 │ │ │ │ │ strmi r6, [r5], -r2, asr #17 │ │ │ │ │ stmibvs r2, {r1, r3, r5, r6, r7, r8, ip, sp, pc} │ │ │ │ │ addsmi fp, r3, #-2147483594 @ 0x80000036 │ │ │ │ │ ldrmi fp, [r3], -r8, lsr #30 │ │ │ │ │ stmiblt r1, {r2, r3, r4, r9, sl, lr}^ │ │ │ │ │ @ instruction: 0x46281e5c │ │ │ │ │ @ instruction: 0xf898f7ec │ │ │ │ │ strmi r6, [r3], -sl, ror #17 │ │ │ │ │ - bcs 5284c │ │ │ │ │ - blcs 70cac │ │ │ │ │ + bcs 52844 │ │ │ │ │ + blcs 70ca4 │ │ │ │ │ andle r4, r8, r0, lsl r6 │ │ │ │ │ movwcs lr, #2515 @ 0x9d3 │ │ │ │ │ subsvs r6, r3, sl, lsl r0 │ │ │ │ │ - blcc 9b708 │ │ │ │ │ + blcc 9b700 │ │ │ │ │ @ instruction: 0xf00061ab │ │ │ │ │ @ instruction: 0x3c01fbcd │ │ │ │ │ ldcllt 2, cr13, [r8, #932]! @ 0x3a4 │ │ │ │ │ @ instruction: 0xf7ec4770 │ │ │ │ │ @ instruction: 0x4601f891 │ │ │ │ │ rscsle r4, r8, r7, lsl #5 │ │ │ │ │ stmiavs r8!, {r0, sl, fp, ip, sp}^ │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ svclt 0x00082800 │ │ │ │ │ andle r2, r9, r0, lsl #2 │ │ │ │ │ movwvs lr, #2513 @ 0x9d1 │ │ │ │ │ rsbsvs r6, r3, lr, lsl r0 │ │ │ │ │ - blcc 9b73c │ │ │ │ │ + blcc 9b734 │ │ │ │ │ @ instruction: 0xf00061ab │ │ │ │ │ @ instruction: 0x4631fbb3 │ │ │ │ │ addmi r3, pc, #256 @ 0x100 │ │ │ │ │ stclne 0, cr13, [r3], #-908 @ 0xfffffc74 │ │ │ │ │ ldcllt 1, cr13, [r8, #932]! @ 0x3a4 │ │ │ │ │ vst4.32 {d27-d30}, [pc], r4 │ │ │ │ │ push {r7, sl, fp, ip, lr} │ │ │ │ │ - bl feb92070 │ │ │ │ │ + bl feb92068 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldrdlt r0, [r3], r8 │ │ │ │ │ stm r4, {r0, r1, r3, sl, fp, sp, pc} │ │ │ │ │ @ instruction: 0xf8bd000e │ │ │ │ │ svccs 0x00007030 │ │ │ │ │ - blls 475220 │ │ │ │ │ + blls 475218 │ │ │ │ │ subsle r2, r3, r0, lsl #22 │ │ │ │ │ - blcs 67d1c │ │ │ │ │ - blls 575214 │ │ │ │ │ + blcs 67d14 │ │ │ │ │ + blls 57520c │ │ │ │ │ suble r2, sp, r0, lsl #22 │ │ │ │ │ strmi r2, [r6], -r0, lsl #16 │ │ │ │ │ strcs fp, [r0], r8, lsl #30 │ │ │ │ │ @ instruction: 0xfff8f7df │ │ │ │ │ @ instruction: 0xf7e0216c │ │ │ │ │ strmi pc, [r5], -r7, asr #16 │ │ │ │ │ suble r2, r1, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf10046a4 │ │ │ │ │ @ instruction: 0xf8df0430 │ │ │ │ │ @ instruction: 0xf04fe080 │ │ │ │ │ @ instruction: 0xf04f0900 │ │ │ │ │ ldm ip!, {r0, r1, fp} │ │ │ │ │ - strgt r0, [pc], #-15 @ 41108 │ │ │ │ │ + strgt r0, [pc], #-15 @ 41100 │ │ │ │ │ ldm ip!, {r1, r2, r3, r4, r5, r6, r7, sl, lr} │ │ │ │ │ - strgt r0, [pc], #-15 @ 41110 │ │ │ │ │ + strgt r0, [pc], #-15 @ 41108 │ │ │ │ │ @ instruction: 0x000fe8bc │ │ │ │ │ ldrbtmi ip, [r3], -pc, lsl #8 │ │ │ │ │ muleq r7, ip, r8 │ │ │ │ │ andeq lr, r7, r4, lsl #17 │ │ │ │ │ rsbhi r4, pc, r1, lsr r6 @ │ │ │ │ │ @ instruction: 0xf8c53708 │ │ │ │ │ @ instruction: 0xf8859004 │ │ │ │ │ @ instruction: 0xf8bd8000 │ │ │ │ │ @ instruction: 0xf8c5202c │ │ │ │ │ - bcs 279158 │ │ │ │ │ + bcs 279150 │ │ │ │ │ svclt 0x00044a10 │ │ │ │ │ rsbvc r2, fp, r2, lsl #6 │ │ │ │ │ ldrbtmi r2, [sl], #-768 @ 0xfffffd00 │ │ │ │ │ stmib sp, {r3, r4, r9, sl, lr}^ │ │ │ │ │ ldrtmi r2, [sl], -r0, lsl #10 │ │ │ │ │ ldc2 0, cr15, [sl, #-0] │ │ │ │ │ cmnlt r0, r8, ror #1 │ │ │ │ │ @@ -60593,15 +60591,15 @@ │ │ │ │ │ @ instruction: 0xf0000010 │ │ │ │ │ strtmi pc, [r8], -pc, lsl #27 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ strdlt r4, [r4], -r0 │ │ │ │ │ @ instruction: 0x46284770 │ │ │ │ │ @ instruction: 0xff0ef7ff │ │ │ │ │ ldrb r2, [r4, r0, lsl #10]! │ │ │ │ │ - strdeq r8, [r1], -r4 │ │ │ │ │ + strdeq r8, [r1], -ip │ │ │ │ │ @ instruction: 0xfffffe27 │ │ │ │ │ str fp, [r5, -r0, lsl #2] │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ @@ -60609,37 +60607,37 @@ │ │ │ │ │ @ instruction: 0xf000b108 │ │ │ │ │ @ instruction: 0xf104fc17 │ │ │ │ │ andcs r0, r0, #16, 6 @ 0x40000000 │ │ │ │ │ movwcc lr, #18884 @ 0x49c4 │ │ │ │ │ ldclt 1, cr6, [r0, #-648] @ 0xfffffd78 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb983bc │ │ │ │ │ + bl feb983b4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xffd4f7eb │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ svclt 0x00e2f7eb │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb983dc │ │ │ │ │ + bl feb983d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xffc8f7eb │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ │ svclt 0x00d2f7eb │ │ │ │ │ stmiavs r3, {r5, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r0, {r0, r1, r3, r8, ip, sp, pc} │ │ │ │ │ @ instruction: 0x46184770 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ addcc pc, r0, pc, asr #8 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb98414 │ │ │ │ │ + bl feb9840c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ strmi r0, [r4], -r8, ror #31 │ │ │ │ │ stcvs 1, cr11, [r0, #-992] @ 0xfffffc20 │ │ │ │ │ stmiavs r0!, {r3, r5, r6, r7, r8, ip, sp, pc}^ │ │ │ │ │ stmibvs r3!, {r3, r4, r6, r7, r8, ip, sp, pc} │ │ │ │ │ svccc 0x0080f5b3 │ │ │ │ │ @ instruction: 0x460fd218 │ │ │ │ │ @@ -60655,65 +60653,65 @@ │ │ │ │ │ stmib r6, {r1, r2, r3, r6, sp, lr}^ │ │ │ │ │ andsvs r1, r6, r0, lsl #4 │ │ │ │ │ ldcllt 1, cr6, [r8, #652]! @ 0x28c │ │ │ │ │ pop {r5, r9, sl, lr} │ │ │ │ │ @ instruction: 0xf7eb40f8 │ │ │ │ │ svclt 0x0000bf8b │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb98474 │ │ │ │ │ + bl feb9846c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb4615 │ │ │ │ │ strtmi pc, [sl], -r7, lsl #31 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ svclt 0x0000e7be │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb98498 │ │ │ │ │ + bl feb98490 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ │ @ instruction: 0xf7eb4604 │ │ │ │ │ strtmi pc, [sl], -r5, ror #30 │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ svclt 0x0000e7ac │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb984bc │ │ │ │ │ + bl feb984b4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x460d0ff0 │ │ │ │ │ @ instruction: 0xf7eb4604 │ │ │ │ │ qsaxmi pc, sl, fp @ │ │ │ │ │ strtmi r4, [r0], -r1, lsl #12 │ │ │ │ │ ldrhtmi lr, [r8], -sp │ │ │ │ │ svclt 0x0000e79a │ │ │ │ │ stclvs 1, cr11, [r3, #-224] @ 0xffffff20 │ │ │ │ │ svclt 0x00182b00 │ │ │ │ │ andle r2, r2, r0, lsl #18 │ │ │ │ │ eorscc r3, r0, r8, lsl #2 │ │ │ │ │ @ instruction: 0x47704718 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb984f4 │ │ │ │ │ + bl feb984ec │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb460d │ │ │ │ │ msrlt SPSR_abt, r7 │ │ │ │ │ - blcs 5c894 │ │ │ │ │ + blcs 5c88c │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi sp, [sl], -r7 │ │ │ │ │ mrseq pc, (UNDEF: 24) @ │ │ │ │ │ eorseq pc, r0, r4, lsl #2 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ ldcllt 7, cr4, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb98528 │ │ │ │ │ + bl feb98520 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb460d │ │ │ │ │ msrlt SPSR_abt, r1 │ │ │ │ │ - blcs 5c8c8 │ │ │ │ │ + blcs 5c8c0 │ │ │ │ │ stmdacs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ strtmi sp, [sl], -r7 │ │ │ │ │ mrseq pc, (UNDEF: 24) @ │ │ │ │ │ eorseq pc, r0, r4, lsl #2 │ │ │ │ │ ldrhtmi lr, [r0], #-141 @ 0xffffff73 │ │ │ │ │ ldcllt 7, cr4, [r0, #-96]! @ 0xffffffa0 │ │ │ │ │ @ instruction: 0xb1204603 │ │ │ │ │ @@ -60722,45 +60720,45 @@ │ │ │ │ │ andcs sp, r0, r1, lsl #2 │ │ │ │ │ ldrlt r4, [r0, #-1904] @ 0xfffff890 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00f8f8cc │ │ │ │ │ andmi lr, r0, #3424256 @ 0x344000 │ │ │ │ │ rsbvs r6, r2, r4, lsl r0 │ │ │ │ │ - bcc 9b9e8 │ │ │ │ │ + bcc 9b9e0 │ │ │ │ │ @ instruction: 0xf000619a │ │ │ │ │ @ instruction: 0x4620fa3b │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb98594 │ │ │ │ │ + bl feb9858c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ cdp2 7, 14, cr15, cr8, cr11, {7} │ │ │ │ │ strmi fp, [r1], -ip, lsr #2 │ │ │ │ │ stmdacs r0, {r5, r6, r7, fp, sp, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldclt 1, cr13, [r0, #-0] │ │ │ │ │ andcc lr, r0, #3424256 @ 0x344000 │ │ │ │ │ subsvs r6, sl, r3, lsl r0 │ │ │ │ │ - blcc 9ba48 │ │ │ │ │ + blcc 9ba40 │ │ │ │ │ pop {r0, r1, r5, r7, r8, sp, lr} │ │ │ │ │ @ instruction: 0xf0004010 │ │ │ │ │ svclt 0x0000ba1b │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb985d0 │ │ │ │ │ + bl feb985c8 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ cdp2 7, 12, cr15, cr14, cr11, {7} │ │ │ │ │ strmi fp, [r1], -ip, lsr #2 │ │ │ │ │ stmdacs r0, {r5, r6, r7, fp, sp, lr} │ │ │ │ │ stmdbcs r0, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldclt 1, cr13, [r0, #-0] │ │ │ │ │ andcc lr, r0, #3424256 @ 0x344000 │ │ │ │ │ subsvs r6, sl, r3, lsl r0 │ │ │ │ │ - blcc 9ba84 │ │ │ │ │ + blcc 9ba7c │ │ │ │ │ pop {r0, r1, r5, r7, r8, sp, lr} │ │ │ │ │ @ instruction: 0xf0004010 │ │ │ │ │ svclt 0x0000b9fd │ │ │ │ │ stmiavs r3, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00182a00 │ │ │ │ │ andle r2, r0, r0, lsl #22 │ │ │ │ │ ldrbmi fp, [r0, -r1, lsl #18]! │ │ │ │ │ @@ -60770,135 +60768,135 @@ │ │ │ │ │ subvs r6, ip, r1, lsr #32 │ │ │ │ │ stmibvs r4, {r0, r3, r4, fp, sp, lr} │ │ │ │ │ stmib r2, {r1, r3, r6, sp, lr}^ │ │ │ │ │ andsvs r1, sl, r0, lsl #6 │ │ │ │ │ @ instruction: 0xf85d6184 │ │ │ │ │ ldrbmi r4, [r0, -r4, lsl #22]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb98640 │ │ │ │ │ + bl feb98638 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb4615 │ │ │ │ │ orrslt pc, ip, r1, lsr #29 │ │ │ │ │ stccs 8, cr6, [r0, #-908] @ 0xfffffc74 │ │ │ │ │ - blcs 710b8 │ │ │ │ │ + blcs 710b0 │ │ │ │ │ cmnlt r8, lr │ │ │ │ │ addsmi r6, sp, #4390912 @ 0x430000 │ │ │ │ │ ldmib r5, {r1, r3, ip, lr, pc}^ │ │ │ │ │ andvs r2, sl, r0, lsl #2 │ │ │ │ │ ldmdavs sl, {r0, r4, r6, sp, lr} │ │ │ │ │ subsvs r6, r5, r1, lsr #19 │ │ │ │ │ movwcs lr, #2501 @ 0x9c5 │ │ │ │ │ @ instruction: 0x61a1601d │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb98684 │ │ │ │ │ + bl feb9867c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb460d │ │ │ │ │ orrslt pc, ip, pc, ror #28 │ │ │ │ │ stccs 8, cr6, [r0, #-908] @ 0xfffffc74 │ │ │ │ │ - blcs 710fc │ │ │ │ │ + blcs 710f4 │ │ │ │ │ cmnlt r8, lr │ │ │ │ │ addsmi r6, sp, #4390912 @ 0x430000 │ │ │ │ │ ldmib r5, {r1, r3, ip, lr, pc}^ │ │ │ │ │ andvs r2, sl, r0, lsl #2 │ │ │ │ │ ldmdavs sl, {r0, r4, r6, sp, lr} │ │ │ │ │ subsvs r6, r5, r1, lsr #19 │ │ │ │ │ movwcs lr, #2501 @ 0x9c5 │ │ │ │ │ @ instruction: 0x61a1601d │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb986c8 │ │ │ │ │ + bl feb986c0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ @ instruction: 0xf7eb460d │ │ │ │ │ orrslt pc, ip, r5, asr lr @ │ │ │ │ │ stccs 8, cr6, [r0, #-908] @ 0xfffffc74 │ │ │ │ │ - blcs 71140 │ │ │ │ │ + blcs 71138 │ │ │ │ │ cmnlt r8, lr │ │ │ │ │ addsmi r6, sp, #4390912 @ 0x430000 │ │ │ │ │ ldmib r5, {r1, r3, ip, lr, pc}^ │ │ │ │ │ andvs r2, sl, r0, lsl #2 │ │ │ │ │ ldmdavs sl, {r0, r4, r6, sp, lr} │ │ │ │ │ subsvs r6, r5, r1, lsr #19 │ │ │ │ │ movwcs lr, #2501 @ 0x9c5 │ │ │ │ │ @ instruction: 0x61a1601d │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ │ - bl feb9870c │ │ │ │ │ + bl feb98704 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ ldmib r1, {r3, r4, r5, r6, r7, r8, r9, sl, fp}^ │ │ │ │ │ ldrmi r3, [r8, r5, lsl #2] │ │ │ │ │ stclt 0, cr2, [r8, #-4] │ │ │ │ │ stmdale r7, {r0, r4, r7, r9, lr} │ │ │ │ │ @ instruction: 0xf04f680b │ │ │ │ │ ldrmi r3, [r9], #-255 @ 0xffffff01 │ │ │ │ │ svclt 0x0038428a │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldrbmi r2, [r0, -r1]! │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb9873c │ │ │ │ │ + bl feb98734 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 945484 │ │ │ │ │ - blmi 96d764 │ │ │ │ │ + bmi 94547c │ │ │ │ │ + blmi 96d75c │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmdavs r3, {r4, r5, r8, r9, ip, sp, pc} │ │ │ │ │ tstlt fp, #4, 12 @ 0x400000 │ │ │ │ │ cdpvs 6, 0, cr4, cr1, cr13, {0} │ │ │ │ │ cdpvs 3, 4, cr11, cr2, cr1, {0} │ │ │ │ │ @ instruction: 0x4668b1f2 │ │ │ │ │ stc2l 7, cr15, [r0, #944]! @ 0x3b0 │ │ │ │ │ strmi r4, [r7], -r9, lsr #12 │ │ │ │ │ - blx dfd576 │ │ │ │ │ + blx dfd56e │ │ │ │ │ ldrtmi r4, [r8], -r6, lsl #12 │ │ │ │ │ cdp2 7, 0, cr15, cr2, cr11, {7} │ │ │ │ │ @ instruction: 0xd01142b0 │ │ │ │ │ adcsmi r6, r3, #1584 @ 0x630 │ │ │ │ │ vmulvs.f16 s26, s14, s28 @ │ │ │ │ │ ldmdane r8!, {r0, r4, r5, r7}^ │ │ │ │ │ eorcs pc, r6, r7, asr r8 @ │ │ │ │ │ ldclne 1, cr11, [r2], #-264 @ 0xfffffef8 │ │ │ │ │ ldmdale r1, {r0, r1, r4, r7, r9, lr} │ │ │ │ │ stmdavs r0!, {r0, r8, r9, fp, ip, sp} │ │ │ │ │ strbtvs r4, [r3], -r9, lsr #12 │ │ │ │ │ @ instruction: 0xff8af7df │ │ │ │ │ - blmi 353ddc │ │ │ │ │ + blmi 353dd4 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ - blls 19b618 │ │ │ │ │ + blls 19b610 │ │ │ │ │ @ instruction: 0xf04f405a │ │ │ │ │ mrsle r0, (UNDEF: 58) │ │ │ │ │ ldcllt 0, cr11, [r0, #28]! │ │ │ │ │ tstcc r4, r1, lsl #22 │ │ │ │ │ ldrtmi r1, [r9], #-2970 @ 0xfffff466 │ │ │ │ │ @ instruction: 0xf7de0092 │ │ │ │ │ mcrvs 13, 3, pc, cr3, cr11, {3} @ │ │ │ │ │ @ instruction: 0xf7c4e7e4 │ │ │ │ │ - svclt 0x0000e9ba │ │ │ │ │ - andeq r7, r1, r0, lsl r4 │ │ │ │ │ + svclt 0x0000e9be │ │ │ │ │ + andeq r7, r1, r8, lsl r4 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000173b0 │ │ │ │ │ + @ instruction: 0x000173b8 │ │ │ │ │ stmiavs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stmvs r0, {r8, ip, sp, pc} │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb987f8 │ │ │ │ │ + bl feb987f0 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi 1cc5560 │ │ │ │ │ - blmi 1ced818 │ │ │ │ │ + bmi 1cc5558 │ │ │ │ │ + blmi 1ced810 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #14363 @ 0x381b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ eorsle r2, pc, r0, lsl #16 │ │ │ │ │ strmi r6, [r4], -r3, asr #19 │ │ │ │ │ ldmdavs r8, {r0, r1, r4, r6, r8, r9, ip, sp, pc}^ │ │ │ │ │ - blx ffb7d622 │ │ │ │ │ + blx ffb7d61a │ │ │ │ │ stmiblt r8, {r0, r2, r5, r6, r7, r8, fp, sp, lr}^ │ │ │ │ │ eorsle r2, r5, r0, lsl #26 │ │ │ │ │ stmdacs r0, {r3, r5, r6, fp, sp, lr} │ │ │ │ │ @ instruction: 0xf000d032 │ │ │ │ │ stmdacs r0, {r0, r1, r5, r6, r7, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmibvs r3!, {r1, r2, r3, r5, r8, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xf0006858 │ │ │ │ │ @@ -60920,115 +60918,115 @@ │ │ │ │ │ cmplt sp, r5, lsr #20 │ │ │ │ │ vmlacc.f64 d6, d17, d17 │ │ │ │ │ andcc lr, r0, #3489792 @ 0x354000 │ │ │ │ │ mvnvs r1, sp, ror #20 │ │ │ │ │ andsvs r6, r3, r8, ror #16 │ │ │ │ │ adcvs r6, r6, #90 @ 0x5a │ │ │ │ │ bicle r2, ip, r0, lsl #16 │ │ │ │ │ - bmi 13caa98 │ │ │ │ │ + bmi 13caa90 │ │ │ │ │ ldrbtmi r4, [sl], #-2892 @ 0xfffff4b4 │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r3, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ addhi pc, sl, r0, asr #32 │ │ │ │ │ andlt r4, r5, r8, lsr #12 │ │ │ │ │ stmdavs r0!, {r4, r5, r6, r7, r8, sl, fp, ip, sp, pc} │ │ │ │ │ suble r2, sl, r0, lsl #16 │ │ │ │ │ - blcs 5b848 │ │ │ │ │ + blcs 5b840 │ │ │ │ │ stmiavs r7!, {r0, r1, r2, r6, ip, lr, pc} │ │ │ │ │ suble r2, r4, r0, lsl #30 │ │ │ │ │ - bge 88bac │ │ │ │ │ - blx 126ed2 │ │ │ │ │ + bge 88ba4 │ │ │ │ │ + blx 126eca │ │ │ │ │ tstcc r0, r1, lsl #2 @ │ │ │ │ │ mrc2 7, 0, pc, cr4, cr15, {6} │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ stmdbls r1, {r0, r3, r4, r5, ip, lr, pc} │ │ │ │ │ addmi r3, pc, #20, 14 @ 0x500000 │ │ │ │ │ @ instruction: 0xf840d231 │ │ │ │ │ ldmdbcc r0, {r4, r8, r9, fp, ip} │ │ │ │ │ stmiavs r2!, {r0, r1, r5, r6, r7, r9, sl, fp, sp, lr} │ │ │ │ │ - blx ffafd6f0 │ │ │ │ │ + blx ffafd6e8 │ │ │ │ │ movtlt r6, #104 @ 0x68 │ │ │ │ │ stmdbcs r0, {r0, r5, r9, sl, fp, sp, lr} │ │ │ │ │ ldmib r4, {r0, r3, r4, r5, ip, lr, pc}^ │ │ │ │ │ addsmi r2, sl, #1677721600 @ 0x64000000 │ │ │ │ │ addsmi sp, r3, #76 @ 0x4c │ │ │ │ │ @ instruction: 0xf8d4d91f │ │ │ │ │ - bcs 7188c │ │ │ │ │ + bcs 71884 │ │ │ │ │ @ instruction: 0x4663d05a │ │ │ │ │ strcc lr, [r1], -r2 │ │ │ │ │ mlale r7, r6, r2, r4 │ │ │ │ │ @ instruction: 0xf8534619 │ │ │ │ │ adcseq r0, r7, r4, lsl #22 │ │ │ │ │ ldmle r6!, {r0, r2, r7, r9, lr}^ │ │ │ │ │ stmdble r9, {r1, r4, r5, r7, r9, lr} │ │ │ │ │ @ instruction: 0x36011b92 │ │ │ │ │ - bl 341978 │ │ │ │ │ + bl 341970 │ │ │ │ │ @ instruction: 0xf7de0086 │ │ │ │ │ ldmib r4, {r0, r2, r6, r7, sl, fp, ip, sp, lr, pc}^ │ │ │ │ │ ldrtmi r1, [r9], #-536 @ 0xfffffde8 │ │ │ │ │ andvs r3, sp, r1, lsl #4 │ │ │ │ │ mvnvs r6, r2, ror #12 │ │ │ │ │ @ instruction: 0x4629e770 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ movwcs pc, #3827 @ 0xef3 @ │ │ │ │ │ ldr r6, [pc, r3, ror #3] │ │ │ │ │ - blcs 5bee4 │ │ │ │ │ + blcs 5bedc │ │ │ │ │ ldmdavs r8, {r2, r3, r4, r7, ip, lr, pc}^ │ │ │ │ │ addsle r2, r9, r0, lsl #16 │ │ │ │ │ @ instruction: 0xf0004629 │ │ │ │ │ @ instruction: 0xe795fbfd │ │ │ │ │ strbtmi r1, [r1], #-3385 @ 0xfffff2c7 │ │ │ │ │ smlattls r2, r6, r7, lr │ │ │ │ │ cmpcs r0, r2, lsl #22 │ │ │ │ │ andcs r6, r4, #32, 16 @ 0x200000 │ │ │ │ │ mcr2 7, 1, pc, cr10, cr15, {6} @ │ │ │ │ │ strtvs r4, [r0], -r1, lsl #12 │ │ │ │ │ rscle r2, r0, r0, lsl #16 │ │ │ │ │ - blcs 68390 │ │ │ │ │ + blcs 68388 │ │ │ │ │ andcs sp, r0, #221 @ 0xdd │ │ │ │ │ strbtvs r2, [r2], -r3, lsl #22 │ │ │ │ │ addseq lr, r3, #323584 @ 0x4f000 │ │ │ │ │ ldmible r6, {r1, r5, r7, r9, sl, sp, lr}^ │ │ │ │ │ ldrb r2, [r0, r1, lsl #4] │ │ │ │ │ sbcseq r6, r2, r0, lsr #16 │ │ │ │ │ strls sl, [r2], -r2, lsl #22 │ │ │ │ │ mrc2 7, 1, pc, cr10, cr15, {6} │ │ │ │ │ stmdacs r0, {r5, r9, sl, sp, lr} │ │ │ │ │ - bls f5adc │ │ │ │ │ + bls f5ad4 │ │ │ │ │ sbcle r2, r8, r0, lsl #20 │ │ │ │ │ - bcs 103a04 │ │ │ │ │ + bcs 1039fc │ │ │ │ │ stmible r4, {r0, r1, r5, r7, r9, sl, sp, lr}^ │ │ │ │ │ str r6, [r0, r2, ror #28]! │ │ │ │ │ - stmia r0, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + stmia r4, {r2, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ strb r4, [r7, r1, ror #12]! │ │ │ │ │ - andeq r7, r1, r4, asr r3 │ │ │ │ │ + andeq r7, r1, ip, asr r3 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - @ instruction: 0x000172be │ │ │ │ │ + andeq r7, r1, r6, asr #5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb989dc │ │ │ │ │ + bl feb989d4 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ teqlt r8, r5, lsl #12 │ │ │ │ │ @ instruction: 0xff02f7ff │ │ │ │ │ tstlt r8, r5, lsl #12 │ │ │ │ │ smlatbcs r0, r2, r8, r6 │ │ │ │ │ ldc2 7, cr15, [sl], {222} @ 0xde │ │ │ │ │ ldclt 6, cr4, [r8, #-160]! @ 0xffffff60 │ │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ │ - bl feb98a04 │ │ │ │ │ + bl feb989fc │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ - bmi e8574c │ │ │ │ │ - blmi eada2c │ │ │ │ │ + bmi e85744 │ │ │ │ │ + blmi eada24 │ │ │ │ │ ldmpl r3, {r1, r3, r4, r5, r6, sl, lr}^ │ │ │ │ │ movwls r6, #22555 @ 0x581b │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ stmiavs r3, {r4, r8, ip, sp, pc}^ │ │ │ │ │ stmdblt r3!, {r2, r9, sl, lr}^ │ │ │ │ │ - bmi d49828 │ │ │ │ │ + bmi d49820 │ │ │ │ │ ldrbtmi r4, [sl], #-2866 @ 0xfffff4ce │ │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ │ andlt sp, r7, r7, asr r1 │ │ │ │ │ @ instruction: 0x460dbdf0 │ │ │ │ │ rscle r2, pc, r0, lsl #18 │ │ │ │ │ @@ -61052,36 +61050,36 @@ │ │ │ │ │ @ instruction: 0xf0004629 │ │ │ │ │ stmdacs r0, {r0, r3, r5, r6, r8, r9, fp, ip, sp, lr, pc} │ │ │ │ │ stmibvs r3!, {r3, r6, r7, ip, lr, pc}^ │ │ │ │ │ @ instruction: 0xd01242b3 │ │ │ │ │ @ instruction: 0x4633b1b7 │ │ │ │ │ @ instruction: 0xf85368f1 │ │ │ │ │ andvs r2, sl, r8, lsl #30 │ │ │ │ │ - bvs 18999ec │ │ │ │ │ - bcc 9cb34 │ │ │ │ │ + bvs 18999e4 │ │ │ │ │ + bcc 9cb2c │ │ │ │ │ stmdavs sl, {r1, r5, r7, sl, sp, lr} │ │ │ │ │ adcsvs r6, r2, r3, asr r0 │ │ │ │ │ rscsvs r6, r1, r2, lsr #21 │ │ │ │ │ andvs r3, fp, r1, lsl #4 │ │ │ │ │ stmiavs r3!, {r1, r5, r7, r9, sp, lr}^ │ │ │ │ │ - blcc 898c8 │ │ │ │ │ + blcc 898c0 │ │ │ │ │ str r6, [lr, r3, ror #1]! │ │ │ │ │ @ instruction: 0xf0006870 │ │ │ │ │ stmdacs r0, {r0, r2, r3, r4, r7, r9, fp, ip, sp, lr, pc} │ │ │ │ │ ldmib r6, {r0, r2, r4, r5, r6, r7, ip, lr, pc}^ │ │ │ │ │ ldrtmi r2, [r1], -r2 │ │ │ │ │ andvs r6, r2, r3, lsr #21 │ │ │ │ │ subsvs r3, r0, r1, lsl #22 │ │ │ │ │ adcvs r4, r3, #32, 12 @ 0x2000000 │ │ │ │ │ mcr2 7, 1, pc, cr6, cr15, {7} @ │ │ │ │ │ @ instruction: 0xf7c4e7e9 │ │ │ │ │ - svclt 0x0000e82c │ │ │ │ │ - andeq r7, r1, r8, asr #2 │ │ │ │ │ + svclt 0x0000e830 │ │ │ │ │ + andeq r7, r1, r0, asr r1 │ │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ │ - andeq r7, r1, lr, lsr #2 │ │ │ │ │ + andeq r7, r1, r6, lsr r1 │ │ │ │ │ @ instruction: 0xfffffcc5 │ │ │ │ │ svclt 0x00182900 │ │ │ │ │ rsble r2, r2, r0, lsl #16 │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ @@ -61101,37 +61099,37 @@ │ │ │ │ │ strmi fp, [r2, #3864] @ 0xf18 │ │ │ │ │ addmi sp, r4, #19 │ │ │ │ │ @ instruction: 0x4621d011 │ │ │ │ │ @ instruction: 0xf7eb4638 │ │ │ │ │ msrlt CPSR_f, sp, lsl ip │ │ │ │ │ ldrtmi r6, [r2], -r0, asr #16 │ │ │ │ │ tstlt r8, r9, lsr #12 │ │ │ │ │ - blx d7d96e │ │ │ │ │ + blx d7d966 │ │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ stc2 7, cr15, [lr], {235} @ 0xeb │ │ │ │ │ strmi r4, [r1, #1540] @ 0x604 │ │ │ │ │ @ instruction: 0xf108d1ed │ │ │ │ │ @ instruction: 0xf0000040 │ │ │ │ │ @ instruction: 0x4607f97b │ │ │ │ │ - blx ffd7f936 │ │ │ │ │ + blx ffd7f92e │ │ │ │ │ ldrtmi r4, [r8], -r4, lsl #12 │ │ │ │ │ - blx ffc7f93e │ │ │ │ │ + blx ffc7f936 │ │ │ │ │ ldrtmi r4, [r8], -r1, lsl #13 │ │ │ │ │ - blx ffd7f946 │ │ │ │ │ + blx ffd7f93e │ │ │ │ │ svccs 0x00004680 │ │ │ │ │ strmi fp, [r1, #3864] @ 0xf18 │ │ │ │ │ addmi sp, r4, #19 │ │ │ │ │ @ instruction: 0x4621d011 │ │ │ │ │ @ instruction: 0xf7eb4638 │ │ │ │ │ strdlt pc, [r8, -r5]! │ │ │ │ │ ldrtmi r6, [r2], -r0, asr #16 │ │ │ │ │ tstlt r8, r9, lsr #12 │ │ │ │ │ - blx 37d9be │ │ │ │ │ + blx 37d9b6 │ │ │ │ │ ldrtmi r4, [r8], -r1, lsr #12 │ │ │ │ │ - blx ff9ff972 │ │ │ │ │ + blx ff9ff96a │ │ │ │ │ strmi r4, [r0, #1540] @ 0x604 │ │ │ │ │ pop {r0, r2, r3, r5, r6, r7, r8, ip, lr, pc} │ │ │ │ │ @ instruction: 0x477087f0 │ │ │ │ │ subsle r2, pc, r0, lsl #16 │ │ │ │ │ mvnsmi lr, #737280 @ 0xb4000 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ @@ -61179,15 +61177,15 @@ │ │ │ │ │ stmib r5, {r0, r1, r3, r5, r6, r7, sp, lr}^ │ │ │ │ │ stmib r5, {r0, r3, r8, r9, sp, lr}^ │ │ │ │ │ strtvs r9, [fp], #2320 @ 0x910 │ │ │ │ │ mvnshi lr, #12386304 @ 0xbd0000 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ @ instruction: 0xfffffb13 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb98ca4 │ │ │ │ │ + bl feb98c9c │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff8 │ │ │ │ │ @ instruction: 0xff90f7ff │ │ │ │ │ tstlt r1, r1, ror #19 │ │ │ │ │ @ instruction: 0xf7ff4620 │ │ │ │ │ mcrvs 13, 1, pc, cr1, cr13, {1} @ │ │ │ │ │ mvnvs r2, r0, lsl #6 │ │ │ │ │ @@ -61208,99 +61206,99 @@ │ │ │ │ │ strmi r4, [pc], -r5, lsl #12 │ │ │ │ │ @ instruction: 0x46164698 │ │ │ │ │ eorsle r2, r9, r0, lsl #16 │ │ │ │ │ cmncs r0, r0, lsl #4 │ │ │ │ │ @ instruction: 0xf7df4628 │ │ │ │ │ strmi pc, [r4], -r7, asr #24 │ │ │ │ │ andvs fp, r5, r0, ror r3 │ │ │ │ │ - blls 1ee274 │ │ │ │ │ - blls 219f28 │ │ │ │ │ - blls 25a02c │ │ │ │ │ + blls 1ee26c │ │ │ │ │ + blls 219f20 │ │ │ │ │ + blls 25a024 │ │ │ │ │ strvc lr, [r1], -r0, asr #19 │ │ │ │ │ @ instruction: 0xf8c06183 │ │ │ │ │ @ instruction: 0xf104806c │ │ │ │ │ movwcs r0, #32 │ │ │ │ │ tstcs r8, r0, lsl r2 │ │ │ │ │ @ instruction: 0xf8a4f000 │ │ │ │ │ subeq pc, r0, r4, lsl #2 │ │ │ │ │ andscs r2, r0, #0, 6 │ │ │ │ │ @ instruction: 0xf0002108 │ │ │ │ │ @ instruction: 0x4620f89d │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ @ instruction: 0xff92f7ef │ │ │ │ │ @ instruction: 0x61239b06 │ │ │ │ │ - blls 203f58 │ │ │ │ │ - blls 25a0e8 │ │ │ │ │ + blls 203f50 │ │ │ │ │ + blls 25a0e0 │ │ │ │ │ rsbvs r6, r0, r6, lsr #1 │ │ │ │ │ @ instruction: 0xf8c461a3 │ │ │ │ │ stmdacs r0, {r2, r3, r5, r6, pc} │ │ │ │ │ @ instruction: 0x4620d1df │ │ │ │ │ @ instruction: 0xff96f7ff │ │ │ │ │ strtmi r2, [r0], -r0, lsl #8 │ │ │ │ │ ldrhhi lr, [r0, #141]! @ 0x8d │ │ │ │ │ - blx feb7faf8 │ │ │ │ │ + blx feb7faf0 │ │ │ │ │ stmdacs r0, {r0, r2, r9, sl, lr} │ │ │ │ │ ldrb sp, [r5, r0, asr #3]! │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb98d8c │ │ │ │ │ + bl feb98d84 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ addlt r0, r4, r8, ror #31 │ │ │ │ │ strls r9, [r1], #-3078 @ 0xfffff3fa │ │ │ │ │ strls r4, [r0], #-1564 @ 0xfffff9e4 │ │ │ │ │ stcls 3, cr2, [r7], {-0} │ │ │ │ │ @ instruction: 0xf7ff9402 │ │ │ │ │ mullt r4, pc, pc @ │ │ │ │ │ svclt 0x0000bd10 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ │ - bl feb98db4 │ │ │ │ │ + bl feb98dac │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0xf8df0fe8 │ │ │ │ │ addlt ip, r4, ip, lsl r0 │ │ │ │ │ @ instruction: 0xe018f8df │ │ │ │ │ @ instruction: 0xf85c44fc │ │ │ │ │ movwls r4, #14 │ │ │ │ │ strls r4, [r3], #-1571 @ 0xfffff9dd │ │ │ │ │ cdp2 7, 6, cr15, cr0, cr10, {7} │ │ │ │ │ ldclt 0, cr11, [r0, #-16] │ │ │ │ │ - muleq r1, r4, sp │ │ │ │ │ + muleq r1, ip, sp │ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ │ addlt r4, r2, r6, lsl #22 │ │ │ │ │ @ instruction: 0xc018f8df │ │ │ │ │ ldrbtmi r4, [fp], #-1546 @ 0xfffff9f6 │ │ │ │ │ andcc pc, ip, r3, asr r8 @ │ │ │ │ │ ldrmi r9, [r9], -r1, lsl #6 │ │ │ │ │ @ instruction: 0xf7eab002 │ │ │ │ │ svclt 0x0000be8b │ │ │ │ │ - andeq r6, r1, lr, ror #26 │ │ │ │ │ + andeq r6, r1, r6, ror sp │ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ │ stceq 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stceq 8, cr15, [ip], {80} @ 0x50 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ stceq 8, cr15, [r8], {80} @ 0x50 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrbmi r3, [r0, -ip, lsl #16]! │ │ │ │ │ ldrbmi r6, [r0, -r8, lsl #16]! │ │ │ │ │ ldrbmi r6, [r0, -r8, asr #16]! │ │ │ │ │ - bne 25bf2c │ │ │ │ │ + bne 25bf24 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrmi r4, [r1], -ip, lsl #13 │ │ │ │ │ movwcs lr, #14800 @ 0x39d0 │ │ │ │ │ andeq lr, r2, ip, lsr #23 │ │ │ │ │ svclt 0x00004718 │ │ │ │ │ @ instruction: 0xf850b410 │ │ │ │ │ ldmib r1, {r2, sl, fp, ip, sp}^ │ │ │ │ │ - blcc 8ac4c │ │ │ │ │ + blcc 8ac44 │ │ │ │ │ subsvs r6, r4, r2, lsr #32 │ │ │ │ │ - blmi 17fdc8 │ │ │ │ │ + blmi 17fdc0 │ │ │ │ │ stccc 8, cr15, [r4], {64} @ 0x40 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldrlt fp, [r0], #-339 @ 0xfffffead │ │ │ │ │ stcmi 8, cr15, [r4], {80} @ 0x50 │ │ │ │ │ - bne ff919c90 │ │ │ │ │ + bne ff919c88 │ │ │ │ │ @ instruction: 0xf85d6051 │ │ │ │ │ @ instruction: 0xf8404b04 │ │ │ │ │ ldrbmi r3, [r0, -r4, lsl #24]! │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ andcc fp, ip, r0, lsl #2 │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ svclt 0x00182800 │ │ │ │ │ @@ -61310,17 +61308,17 @@ │ │ │ │ │ vrhadd.s8 d22, d16, d1 │ │ │ │ │ stmdbmi r7, {r0, r1, sl, fp, sp} │ │ │ │ │ andeq lr, r0, r0, asr #19 │ │ │ │ │ addvs r4, r4, r9, ror r4 │ │ │ │ │ @ instruction: 0xf8a06141 │ │ │ │ │ bicvs ip, r3, ip │ │ │ │ │ bichi r6, r2, r4, lsl #2 │ │ │ │ │ - blmi 17fe24 │ │ │ │ │ + blmi 17fe1c │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - andeq r7, r1, ip, lsl #13 │ │ │ │ │ + muleq r1, r4, r6 │ │ │ │ │ movwcs fp, #280 @ 0x118 │ │ │ │ │ andeq lr, r0, r0, asr #19 │ │ │ │ │ ldrbmi r6, [r0, -r3, lsl #1]! │ │ │ │ │ ldrbmi lr, [r0, sp, lsr #18]! │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ │ svceq 0x00e0f8cc │ │ │ │ │ @@ -61351,30 +61349,30 @@ │ │ │ │ │ @ instruction: 0xf8c445aa │ │ │ │ │ eorsle sl, r6, #8 │ │ │ │ │ stmdbeq sl, {r0, r2, r5, r7, r8, r9, fp, sp, lr, pc} │ │ │ │ │ mcrrne 0, 12, r0, r6, cr0 │ │ │ │ │ stmibeq r9, {r0, r1, r2, r3, r6, r9, fp, sp, lr, pc}^ │ │ │ │ │ @ instruction: 0xf1a94631 │ │ │ │ │ strbmi r0, [r8], -r7, lsl #18 │ │ │ │ │ - stc 7, cr15, [r2, #-780] @ 0xfffffcf4 │ │ │ │ │ + stc 7, cr15, [r6, #-780] @ 0xfffffcf4 │ │ │ │ │ eorvs r4, r0, #742391808 @ 0x2c400000 │ │ │ │ │ andscc sp, pc, r7, lsr #6 │ │ │ │ │ rscsvc pc, ip, #82837504 @ 0x4f00000 │ │ │ │ │ rscsvc pc, pc, #202375168 @ 0xc100000 │ │ │ │ │ sbcseq lr, r0, #8192 @ 0x2000 │ │ │ │ │ mvnslt r6, r2, ror #1 │ │ │ │ │ @ instruction: 0x46414650 │ │ │ │ │ @ instruction: 0xf95cf7de │ │ │ │ │ ldclne 8, cr6, [sl], {227} @ 0xe3 │ │ │ │ │ ldrmi r6, [r3], #-2211 @ 0xfffff75d │ │ │ │ │ movweq pc, #12323 @ 0x3023 @ │ │ │ │ │ addsmi r6, sp, #35 @ 0x23 │ │ │ │ │ - bvs 8f81cc │ │ │ │ │ + bvs 8f81c4 │ │ │ │ │ stmibvs r1!, {r0, r2, r3, r5, r6, r7, r9, fp, ip} │ │ │ │ │ - blx 8f196 │ │ │ │ │ + blx 8f18e │ │ │ │ │ adcmi pc, sl, #536870912 @ 0x20000000 │ │ │ │ │ ldrmi sp, [r3], #-2057 @ 0xfffff7f7 │ │ │ │ │ andcs r4, r1, #32, 12 @ 0x2000000 │ │ │ │ │ cmnvs r7, r3, rrx │ │ │ │ │ andshi pc, ip, r4, asr #17 │ │ │ │ │ pop {r1, r5, r8, sp, lr} │ │ │ │ │ strcs r8, [r0], #-2032 @ 0xfffff810 │ │ │ │ │ @@ -61391,18 +61389,18 @@ │ │ │ │ │ strtmi r2, [r0], -r1, lsl #6 │ │ │ │ │ @ instruction: 0x612361e1 │ │ │ │ │ pop {r3, r5, r9, sp} │ │ │ │ │ @ instruction: 0xf7de4010 │ │ │ │ │ ldrbmi fp, [r0, -r3, lsr #18]! │ │ │ │ │ stmibvs r0, {r8, ip, sp, pc}^ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ - bvs 6e1f4 │ │ │ │ │ + bvs 6e1ec │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ ldmib r0, {r3, r5, r8, ip, sp, pc}^ │ │ │ │ │ - bne 64de1c │ │ │ │ │ + bne 64de14 │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ stmibvs r0, {r3, r4, r8, ip, sp, pc}^ │ │ │ │ │ @ instruction: 0xf080fab0 │ │ │ │ │ ldrbmi r0, [r0, -r0, asr #18]! │ │ │ │ │ ldrlt fp, [r0, #-400] @ 0xfffffe70 │ │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ │ @@ -61417,32 +61415,32 @@ │ │ │ │ │ svclt 0x00004770 │ │ │ │ │ eorsle r2, sp, r0, lsl #16 │ │ │ │ │ stmibvs r0, {r0, r1, r9, sl, lr} │ │ │ │ │ eorsle r2, r9, r0, lsl #16 │ │ │ │ │ ldrdcs lr, [r7, -r3] │ │ │ │ │ eorsle r4, r5, #-1610612728 @ 0xa0000008 │ │ │ │ │ ldrblt r6, [r0, #-2330]! @ 0xfffff6e6 │ │ │ │ │ - bcs 5c0cc │ │ │ │ │ - bcc b5f2c │ │ │ │ │ + bcs 5c0c4 │ │ │ │ │ + bcc b5f24 │ │ │ │ │ vstmiaeq r2, {d14-d15} │ │ │ │ │ eorpl pc, r2, r4, asr r8 @ │ │ │ │ │ eorle r1, ip, lr, ror #24 │ │ │ │ │ @ instruction: 0xb12d0152 │ │ │ │ │ - blx fe592e28 │ │ │ │ │ - blx fedbf50c │ │ │ │ │ + blx fe592e20 │ │ │ │ │ + blx fedbf504 │ │ │ │ │ strtmi pc, [sl], #-1413 @ 0xfffffa7b │ │ │ │ │ svclt 0x009c4291 │ │ │ │ │ tstvs sl, r0, lsl #4 │ │ │ │ │ - b 1438304 │ │ │ │ │ + b 14382fc │ │ │ │ │ @ instruction: 0xf0020ed2 │ │ │ │ │ strcs r0, [r1, #-263] @ 0xfffffef9 │ │ │ │ │ @ instruction: 0xf814408d │ │ │ │ │ movwmi r1, #53262 @ 0xd00e │ │ │ │ │ @ instruction: 0xf8046819 │ │ │ │ │ - blx d5eda │ │ │ │ │ + blx d5ed2 │ │ │ │ │ @ instruction: 0xf8dc1100 │ │ │ │ │ andcc r0, r1, r0 │ │ │ │ │ cmplt r9, r7, asr #32 │ │ │ │ │ ldchi 12, cr8, [r8], {218} @ 0xda │ │ │ │ │ tstlt sl, r8, lsl #8 │ │ │ │ │ andvs r6, sl, sl, asr r9 │ │ │ │ │ andcc r6, r1, #3571712 @ 0x368000 │ │ │ │ │ @@ -61450,18 +61448,18 @@ │ │ │ │ │ ldrbmi r2, [r0, -r0]! │ │ │ │ │ ldmvs sp, {r2, r3, r4, r7, fp, sp, lr}^ │ │ │ │ │ streq r4, [r1, r2, lsr #12]! │ │ │ │ │ teqle r2, r5, lsr #8 │ │ │ │ │ stmdale r2, {r0, r2, r5, r7, r9, lr} │ │ │ │ │ addsmi lr, r5, #47 @ 0x2f │ │ │ │ │ ldrmi sp, [r0], -sp, lsr #18 │ │ │ │ │ - blne 180028 │ │ │ │ │ + blne 180020 │ │ │ │ │ rscsle r1, r8, lr, asr #24 │ │ │ │ │ eorle r4, r6, #168, 4 @ 0x8000000a │ │ │ │ │ - bvs 7c8b00 │ │ │ │ │ + bvs 7c8af8 │ │ │ │ │ smlalttlt r0, r9, sp, r0 │ │ │ │ │ svclt 0x00171c4a │ │ │ │ │ strcc r4, [r0, #-970]! @ 0xfffffc36 │ │ │ │ │ @ instruction: 0xf2a2fa92 │ │ │ │ │ @ instruction: 0xf282fab2 │ │ │ │ │ stmiane sp!, {r3, r4, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ │ ldmdble r6, {r1, r2, r3, r5, r7, r9, lr} │ │ │ │ │ @@ -61473,46 +61471,46 @@ │ │ │ │ │ @ instruction: 0xf8046819 │ │ │ │ │ stmdavs r2, {r2, r3, sp} │ │ │ │ │ tstne r5, r6, lsl #22 @ │ │ │ │ │ svclt 0x001e3201 │ │ │ │ │ strcc r0, [r1, #-2413] @ 0xfffff693 │ │ │ │ │ stmdbcs r0, {r0, r2, r3, r4, r8, sp, lr} │ │ │ │ │ @ instruction: 0x2000d1ba │ │ │ │ │ - bvs 6714fc │ │ │ │ │ + bvs 6714f4 │ │ │ │ │ strcs r3, [r0], #-513 @ 0xfffffdff │ │ │ │ │ addmi r6, r2, #28, 2 │ │ │ │ │ ldmeq r0, {r0, r4, r5, r7, r9, ip, lr, pc}^ │ │ │ │ │ stcpl 8, cr6, [r0], #-624 @ 0xfffffd90 │ │ │ │ │ streq pc, [r7], #-2 │ │ │ │ │ strbeq r4, [r0, r0, lsr #2] │ │ │ │ │ ldmdbeq r2, {r1, r2, r3, r4, r6, r8, r9, sl, fp, ip, sp, pc}^ │ │ │ │ │ tstvs sl, r1, lsl #4 │ │ │ │ │ svclt 0x0000e7a5 │ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r8 │ │ │ │ │ - bl feb99168 │ │ │ │ │ + bl feb99160 │ │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ │ @ instruction: 0x46040ff0 │ │ │ │ │ stmibvs r0, {r4, r5, r8, ip, sp, pc} │ │ │ │ │ stchi 1, cr11, [r3], #160 @ 0xa0 │ │ │ │ │ - bne ff31c004 │ │ │ │ │ + bne ff31bffc │ │ │ │ │ stmdble r1, {r1, r3, r4, r7, r9, lr} │ │ │ │ │ ldclt 0, cr2, [r8, #-0] │ │ │ │ │ ldmdane r9, {r0, r2, r5, r6, fp, sp, lr} │ │ │ │ │ mvnsle r4, #-805306360 @ 0xd0000008 │ │ │ │ │ mvnslt r6, r1, ror #19 │ │ │ │ │ - bne fe653798 │ │ │ │ │ - bl ff87fea4 │ │ │ │ │ + bne fe653790 │ │ │ │ │ + bl ff97fe9c │ │ │ │ │ stmiaeq r1, {r0, r2, r5, r7, fp, sp, lr}^ │ │ │ │ │ stceq 0, cr15, [r7], {-0} │ │ │ │ │ stclpl 6, cr4, [sl], #-12 │ │ │ │ │ @ instruction: 0xf00cfa42 │ │ │ │ │ andeq pc, r1, r0, lsl r0 @ │ │ │ │ │ @ instruction: 0xf04fd0e9 │ │ │ │ │ - blx 3c57b8 │ │ │ │ │ - b 900fe8 │ │ │ │ │ + blx 3c57b0 │ │ │ │ │ + b 900fe0 │ │ │ │ │ strbtpl r0, [sl], #-524 @ 0xfffffdf4 │ │ │ │ │ ldmdblt r2, {r1, r5, r8, fp, sp, lr} │ │ │ │ │ ldrbtmi r0, [r3], #-2395 @ 0xfffff6a5 │ │ │ │ │ stmibvs r3!, {r0, r1, r5, r8, sp, lr}^ │ │ │ │ │ mvnvs r3, r1, lsl #22 │ │ │ │ │ @ instruction: 0x4608bd38 │ │ │ │ │ svclt 0x0000bd38 │ │ │ │ │ @@ -61532,21 +61530,21 @@ │ │ │ │ │ ldrdhi pc, [r8], -r0 │ │ │ │ │ @ instruction: 0xf8b04616 │ │ │ │ │ stmdavs r3, {r2, r5, ip, pc} │ │ │ │ │ mulge r0, r8, r8 │ │ │ │ │ @ instruction: 0xf0149301 │ │ │ │ │ strbmi r0, [r0], -r7, lsl #6 │ │ │ │ │ svclt 0x00044631 │ │ │ │ │ - blge c0068 │ │ │ │ │ - blx 12d3a2c │ │ │ │ │ + blge c0060 │ │ │ │ │ + blx 12d3a24 │ │ │ │ │ ldrbeq pc, [fp, r3, lsl #6] @ │ │ │ │ │ stmibvs r8!, {r0, r2, r8, sl, ip, lr, pc} │ │ │ │ │ - blx 68c3e │ │ │ │ │ + blx 68c36 │ │ │ │ │ ldrmi r9, [r8], #-4 │ │ │ │ │ strcc r4, [r1], #-1976 @ 0xfffff848 │ │ │ │ │ mvnle r4, r3, lsr #11 │ │ │ │ │ pop {r0, r1, ip, sp, pc} │ │ │ │ │ @ instruction: 0x47708ff0 │ │ │ │ │ tstcs r0, r2, lsl #22 │ │ │ │ │ ldmdavs sl, {r0, r1, r3, r4, r5, r6, sl, lr} │ │ │ │ │ - stmialt r6!, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ - @ instruction: 0x00016fb4 │ │ │ │ │ + stmialt sl!, {r0, r1, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ │ + @ instruction: 0x00016fbc │ │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.fini {} │ │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ │ Disassembly of section .fini: │ │ │ │ │ │ │ │ │ │ -00042058 <.fini>: │ │ │ │ │ +00042050 <.fini>: │ │ │ │ │ push {r3, lr} │ │ │ │ │ pop {r3, pc} │ │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ │ @@ -149,402 +149,402 @@ │ │ │ │ │ 0x000429a0 67657465 6e767300 63707569 6e666f00 getenvs.cpuinfo. │ │ │ │ │ 0x000429b0 6d656d69 6e666f00 72656164 6c696e6b meminfo.readlink │ │ │ │ │ 0x000429c0 00000000 656d7074 79646972 00000000 ....emptydir.... │ │ │ │ │ 0x000429d0 73747265 72726f72 00000000 73797365 strerror....syse │ │ │ │ │ 0x000429e0 72726f72 00000000 66696c65 73697a65 rror....filesize │ │ │ │ │ 0x000429f0 00000000 67657477 696e7369 7a650000 ....getwinsize.. │ │ │ │ │ 0x00042a00 67657470 69640000 7369676e 616c0000 getpid..signal.. │ │ │ │ │ - 0x00042a10 6765746f 776e0000 62756666 65722069 getown..buffer i │ │ │ │ │ - 0x00042a20 7320746f 6f20736d 616c6c00 696e7661 s too small.inva │ │ │ │ │ - 0x00042a30 6c696420 64617461 28257029 20616e64 lid data(%p) and │ │ │ │ │ - 0x00042a40 2073697a 65282564 29210000 696e7661 size(%d)!..inva │ │ │ │ │ - 0x00042a50 6c696420 68617368 20636f75 6e742825 lid hash count(% │ │ │ │ │ - 0x00042a60 70292061 6e642069 74656d20 6d61786e p) and item maxn │ │ │ │ │ - 0x00042a70 28256429 21000000 63757273 65732e73 (%d)!...curses.s │ │ │ │ │ - 0x00042a80 74647363 72000000 636c6f73 65640000 tdscr...closed.. │ │ │ │ │ - 0x00042a90 63757273 65732e77 696e646f 77000000 curses.window... │ │ │ │ │ - 0x00042aa0 62616420 63757273 65732077 696e646f bad curses windo │ │ │ │ │ - 0x00042ab0 77000000 63757273 65732077 696e646f w...curses windo │ │ │ │ │ - 0x00042ac0 77202825 73290000 6661696c 65642074 w (%s)..failed t │ │ │ │ │ - 0x00042ad0 6f206372 65617465 2077696e 646f7700 o create window. │ │ │ │ │ - 0x00042ae0 61747465 6d707420 746f2075 73652063 attempt to use c │ │ │ │ │ - 0x00042af0 6c6f7365 64206375 72736573 2077696e losed curses win │ │ │ │ │ - 0x00042b00 646f7700 434f4c4f 525f424c 41434b00 dow.COLOR_BLACK. │ │ │ │ │ - 0x00042b10 434f4c4f 525f5245 44000000 434f4c4f COLOR_RED...COLO │ │ │ │ │ - 0x00042b20 525f4752 45454e00 434f4c4f 525f5945 R_GREEN.COLOR_YE │ │ │ │ │ - 0x00042b30 4c4c4f57 00000000 434f4c4f 525f424c LLOW....COLOR_BL │ │ │ │ │ - 0x00042b40 55450000 434f4c4f 525f4d41 47454e54 UE..COLOR_MAGENT │ │ │ │ │ - 0x00042b50 41000000 434f4c4f 525f4359 414e0000 A...COLOR_CYAN.. │ │ │ │ │ - 0x00042b60 434f4c4f 525f5748 49544500 4143535f COLOR_WHITE.ACS_ │ │ │ │ │ - 0x00042b70 424c4f43 4b000000 4143535f 424f4152 BLOCK...ACS_BOAR │ │ │ │ │ - 0x00042b80 44000000 4143535f 42544545 00000000 D...ACS_BTEE.... │ │ │ │ │ - 0x00042b90 4143535f 54544545 00000000 4143535f ACS_TTEE....ACS_ │ │ │ │ │ - 0x00042ba0 4c544545 00000000 4143535f 52544545 LTEE....ACS_RTEE │ │ │ │ │ - 0x00042bb0 00000000 4143535f 4c4c434f 524e4552 ....ACS_LLCORNER │ │ │ │ │ - 0x00042bc0 00000000 4143535f 4c52434f 524e4552 ....ACS_LRCORNER │ │ │ │ │ - 0x00042bd0 00000000 4143535f 5552434f 524e4552 ....ACS_URCORNER │ │ │ │ │ - 0x00042be0 00000000 4143535f 554c434f 524e4552 ....ACS_ULCORNER │ │ │ │ │ - 0x00042bf0 00000000 4143535f 4c415252 4f570000 ....ACS_LARROW.. │ │ │ │ │ - 0x00042c00 4143535f 52415252 4f570000 4143535f ACS_RARROW..ACS_ │ │ │ │ │ - 0x00042c10 55415252 4f570000 4143535f 44415252 UARROW..ACS_DARR │ │ │ │ │ - 0x00042c20 4f570000 4143535f 484c494e 45000000 OW..ACS_HLINE... │ │ │ │ │ - 0x00042c30 4143535f 564c494e 45000000 4143535f ACS_VLINE...ACS_ │ │ │ │ │ - 0x00042c40 42554c4c 45540000 4143535f 434b424f BULLET..ACS_CKBO │ │ │ │ │ - 0x00042c50 41524400 4143535f 4c414e54 45524e00 ARD.ACS_LANTERN. │ │ │ │ │ - 0x00042c60 4143535f 44454752 45450000 4143535f ACS_DEGREE..ACS_ │ │ │ │ │ - 0x00042c70 4449414d 4f4e4400 4143535f 504c4d49 DIAMOND.ACS_PLMI │ │ │ │ │ - 0x00042c80 4e555300 4143535f 504c5553 00000000 NUS.ACS_PLUS.... │ │ │ │ │ - 0x00042c90 4143535f 53310000 4143535f 53390000 ACS_S1..ACS_S9.. │ │ │ │ │ - 0x00042ca0 415f4e4f 524d414c 00000000 415f5354 A_NORMAL....A_ST │ │ │ │ │ - 0x00042cb0 414e444f 55540000 415f554e 4445524c ANDOUT..A_UNDERL │ │ │ │ │ - 0x00042cc0 494e4500 415f5245 56455253 45000000 INE.A_REVERSE... │ │ │ │ │ - 0x00042cd0 415f424c 494e4b00 415f4449 4d000000 A_BLINK.A_DIM... │ │ │ │ │ - 0x00042ce0 415f424f 4c440000 415f5052 4f544543 A_BOLD..A_PROTEC │ │ │ │ │ - 0x00042cf0 54000000 415f494e 56495300 415f414c T...A_INVIS.A_AL │ │ │ │ │ - 0x00042d00 54434841 52534554 00000000 415f4348 TCHARSET....A_CH │ │ │ │ │ - 0x00042d10 41525445 58540000 4b45595f 42524541 ARTEXT..KEY_BREA │ │ │ │ │ - 0x00042d20 4b000000 4b45595f 444f574e 00000000 K...KEY_DOWN.... │ │ │ │ │ - 0x00042d30 4b45595f 55500000 4b45595f 4c454654 KEY_UP..KEY_LEFT │ │ │ │ │ - 0x00042d40 00000000 4b45595f 52494748 54000000 ....KEY_RIGHT... │ │ │ │ │ - 0x00042d50 4b45595f 484f4d45 00000000 4b45595f KEY_HOME....KEY_ │ │ │ │ │ - 0x00042d60 4241434b 53504143 45000000 4b45595f BACKSPACE...KEY_ │ │ │ │ │ - 0x00042d70 444c0000 4b45595f 494c0000 4b45595f DL..KEY_IL..KEY_ │ │ │ │ │ - 0x00042d80 44430000 4b45595f 49430000 4b45595f DC..KEY_IC..KEY_ │ │ │ │ │ - 0x00042d90 45494300 4b45595f 434c4541 52000000 EIC.KEY_CLEAR... │ │ │ │ │ - 0x00042da0 4b45595f 454f5300 4b45595f 454f4c00 KEY_EOS.KEY_EOL. │ │ │ │ │ - 0x00042db0 4b45595f 53460000 4b45595f 53520000 KEY_SF..KEY_SR.. │ │ │ │ │ - 0x00042dc0 4b45595f 4e504147 45000000 4b45595f KEY_NPAGE...KEY_ │ │ │ │ │ - 0x00042dd0 50504147 45000000 4b45595f 53544142 PPAGE...KEY_STAB │ │ │ │ │ - 0x00042de0 00000000 4b45595f 43544142 00000000 ....KEY_CTAB.... │ │ │ │ │ - 0x00042df0 4b45595f 43415441 42000000 4b45595f KEY_CATAB...KEY_ │ │ │ │ │ - 0x00042e00 454e5445 52000000 4b45595f 53524553 ENTER...KEY_SRES │ │ │ │ │ - 0x00042e10 45540000 4b45595f 52455345 54000000 ET..KEY_RESET... │ │ │ │ │ - 0x00042e20 4b45595f 5052494e 54000000 4b45595f KEY_PRINT...KEY_ │ │ │ │ │ - 0x00042e30 4c4c0000 4b45595f 41310000 4b45595f LL..KEY_A1..KEY_ │ │ │ │ │ - 0x00042e40 41330000 4b45595f 42320000 4b45595f A3..KEY_B2..KEY_ │ │ │ │ │ - 0x00042e50 43310000 4b45595f 43330000 4b45595f C1..KEY_C3..KEY_ │ │ │ │ │ - 0x00042e60 42544142 00000000 4b45595f 42454700 BTAB....KEY_BEG. │ │ │ │ │ - 0x00042e70 4b45595f 43414e43 454c0000 4b45595f KEY_CANCEL..KEY_ │ │ │ │ │ - 0x00042e80 434c4f53 45000000 4b45595f 434f4d4d CLOSE...KEY_COMM │ │ │ │ │ - 0x00042e90 414e4400 4b45595f 434f5059 00000000 AND.KEY_COPY.... │ │ │ │ │ - 0x00042ea0 4b45595f 43524541 54450000 4b45595f KEY_CREATE..KEY_ │ │ │ │ │ - 0x00042eb0 454e4400 4b45595f 45584954 00000000 END.KEY_EXIT.... │ │ │ │ │ - 0x00042ec0 4b45595f 46494e44 00000000 4b45595f KEY_FIND....KEY_ │ │ │ │ │ - 0x00042ed0 48454c50 00000000 4b45595f 4d41524b HELP....KEY_MARK │ │ │ │ │ - 0x00042ee0 00000000 4b45595f 4d455353 41474500 ....KEY_MESSAGE. │ │ │ │ │ - 0x00042ef0 4b45595f 4d4f5553 45000000 4b45595f KEY_MOUSE...KEY_ │ │ │ │ │ - 0x00042f00 4d4f5645 00000000 4b45595f 4e455854 MOVE....KEY_NEXT │ │ │ │ │ - 0x00042f10 00000000 4b45595f 4f50454e 00000000 ....KEY_OPEN.... │ │ │ │ │ - 0x00042f20 4b45595f 4f505449 4f4e5300 4b45595f KEY_OPTIONS.KEY_ │ │ │ │ │ - 0x00042f30 50524556 494f5553 00000000 4b45595f PREVIOUS....KEY_ │ │ │ │ │ - 0x00042f40 5245444f 00000000 4b45595f 52454645 REDO....KEY_REFE │ │ │ │ │ - 0x00042f50 52454e43 45000000 4b45595f 52454652 RENCE...KEY_REFR │ │ │ │ │ - 0x00042f60 45534800 4b45595f 5245504c 41434500 ESH.KEY_REPLACE. │ │ │ │ │ - 0x00042f70 4b45595f 52455349 5a450000 4b45595f KEY_RESIZE..KEY_ │ │ │ │ │ - 0x00042f80 52455354 41525400 4b45595f 52455355 RESTART.KEY_RESU │ │ │ │ │ - 0x00042f90 4d450000 4b45595f 53415645 00000000 ME..KEY_SAVE.... │ │ │ │ │ - 0x00042fa0 4b45595f 53424547 00000000 4b45595f KEY_SBEG....KEY_ │ │ │ │ │ - 0x00042fb0 5343414e 43454c00 4b45595f 53434f4d SCANCEL.KEY_SCOM │ │ │ │ │ - 0x00042fc0 4d414e44 00000000 4b45595f 53434f50 MAND....KEY_SCOP │ │ │ │ │ - 0x00042fd0 59000000 4b45595f 53435245 41544500 Y...KEY_SCREATE. │ │ │ │ │ - 0x00042fe0 4b45595f 53444300 4b45595f 53444c00 KEY_SDC.KEY_SDL. │ │ │ │ │ - 0x00042ff0 4b45595f 53454c45 43540000 4b45595f KEY_SELECT..KEY_ │ │ │ │ │ - 0x00043000 53454e44 00000000 4b45595f 53454f4c SEND....KEY_SEOL │ │ │ │ │ - 0x00043010 00000000 4b45595f 53455849 54000000 ....KEY_SEXIT... │ │ │ │ │ - 0x00043020 4b45595f 5346494e 44000000 4b45595f KEY_SFIND...KEY_ │ │ │ │ │ - 0x00043030 5348454c 50000000 4b45595f 53484f4d SHELP...KEY_SHOM │ │ │ │ │ - 0x00043040 45000000 4b45595f 53494300 4b45595f E...KEY_SIC.KEY_ │ │ │ │ │ - 0x00043050 534c4546 54000000 4b45595f 534d4553 SLEFT...KEY_SMES │ │ │ │ │ - 0x00043060 53414745 00000000 4b45595f 534d4f56 SAGE....KEY_SMOV │ │ │ │ │ - 0x00043070 45000000 4b45595f 534e4558 54000000 E...KEY_SNEXT... │ │ │ │ │ - 0x00043080 4b45595f 534f5054 494f4e53 00000000 KEY_SOPTIONS.... │ │ │ │ │ - 0x00043090 4b45595f 53505245 56494f55 53000000 KEY_SPREVIOUS... │ │ │ │ │ - 0x000430a0 4b45595f 53505249 4e540000 4b45595f KEY_SPRINT..KEY_ │ │ │ │ │ - 0x000430b0 53524544 4f000000 4b45595f 53524550 SREDO...KEY_SREP │ │ │ │ │ - 0x000430c0 4c414345 00000000 4b45595f 53524947 LACE....KEY_SRIG │ │ │ │ │ - 0x000430d0 48540000 4b45595f 53525355 4d450000 HT..KEY_SRSUME.. │ │ │ │ │ - 0x000430e0 4b45595f 53534156 45000000 4b45595f KEY_SSAVE...KEY_ │ │ │ │ │ - 0x000430f0 53535553 50454e44 00000000 4b45595f SSUSPEND....KEY_ │ │ │ │ │ - 0x00043100 53554e44 4f000000 4b45595f 53555350 SUNDO...KEY_SUSP │ │ │ │ │ - 0x00043110 454e4400 4b45595f 554e444f 00000000 END.KEY_UNDO.... │ │ │ │ │ - 0x00043120 4b45595f 46300000 4b45595f 46310000 KEY_F0..KEY_F1.. │ │ │ │ │ - 0x00043130 4b45595f 46320000 4b45595f 46330000 KEY_F2..KEY_F3.. │ │ │ │ │ - 0x00043140 4b45595f 46340000 4b45595f 46350000 KEY_F4..KEY_F5.. │ │ │ │ │ - 0x00043150 4b45595f 46360000 4b45595f 46370000 KEY_F6..KEY_F7.. │ │ │ │ │ - 0x00043160 4b45595f 46380000 4b45595f 46390000 KEY_F8..KEY_F9.. │ │ │ │ │ - 0x00043170 4b45595f 46313000 4b45595f 46313100 KEY_F10.KEY_F11. │ │ │ │ │ - 0x00043180 4b45595f 46313200 42555454 4f4e315f KEY_F12.BUTTON1_ │ │ │ │ │ - 0x00043190 52454c45 41534544 00000000 42555454 RELEASED....BUTT │ │ │ │ │ - 0x000431a0 4f4e315f 50524553 53454400 42555454 ON1_PRESSED.BUTT │ │ │ │ │ - 0x000431b0 4f4e315f 434c4943 4b454400 42555454 ON1_CLICKED.BUTT │ │ │ │ │ - 0x000431c0 4f4e315f 444f5542 4c455f43 4c49434b ON1_DOUBLE_CLICK │ │ │ │ │ - 0x000431d0 45440000 42555454 4f4e315f 54524950 ED..BUTTON1_TRIP │ │ │ │ │ - 0x000431e0 4c455f43 4c49434b 45440000 42555454 LE_CLICKED..BUTT │ │ │ │ │ - 0x000431f0 4f4e325f 52454c45 41534544 00000000 ON2_RELEASED.... │ │ │ │ │ - 0x00043200 42555454 4f4e325f 50524553 53454400 BUTTON2_PRESSED. │ │ │ │ │ - 0x00043210 42555454 4f4e325f 434c4943 4b454400 BUTTON2_CLICKED. │ │ │ │ │ - 0x00043220 42555454 4f4e325f 444f5542 4c455f43 BUTTON2_DOUBLE_C │ │ │ │ │ - 0x00043230 4c49434b 45440000 42555454 4f4e325f LICKED..BUTTON2_ │ │ │ │ │ - 0x00043240 54524950 4c455f43 4c49434b 45440000 TRIPLE_CLICKED.. │ │ │ │ │ - 0x00043250 42555454 4f4e335f 52454c45 41534544 BUTTON3_RELEASED │ │ │ │ │ - 0x00043260 00000000 42555454 4f4e335f 50524553 ....BUTTON3_PRES │ │ │ │ │ - 0x00043270 53454400 42555454 4f4e335f 434c4943 SED.BUTTON3_CLIC │ │ │ │ │ - 0x00043280 4b454400 42555454 4f4e335f 444f5542 KED.BUTTON3_DOUB │ │ │ │ │ - 0x00043290 4c455f43 4c49434b 45440000 42555454 LE_CLICKED..BUTT │ │ │ │ │ - 0x000432a0 4f4e335f 54524950 4c455f43 4c49434b ON3_TRIPLE_CLICK │ │ │ │ │ - 0x000432b0 45440000 42555454 4f4e345f 52454c45 ED..BUTTON4_RELE │ │ │ │ │ - 0x000432c0 41534544 00000000 42555454 4f4e345f ASED....BUTTON4_ │ │ │ │ │ - 0x000432d0 50524553 53454400 42555454 4f4e345f PRESSED.BUTTON4_ │ │ │ │ │ - 0x000432e0 434c4943 4b454400 42555454 4f4e345f CLICKED.BUTTON4_ │ │ │ │ │ - 0x000432f0 444f5542 4c455f43 4c49434b 45440000 DOUBLE_CLICKED.. │ │ │ │ │ - 0x00043300 42555454 4f4e345f 54524950 4c455f43 BUTTON4_TRIPLE_C │ │ │ │ │ - 0x00043310 4c49434b 45440000 42555454 4f4e5f43 LICKED..BUTTON_C │ │ │ │ │ - 0x00043320 54524c00 42555454 4f4e5f53 48494654 TRL.BUTTON_SHIFT │ │ │ │ │ - 0x00043330 00000000 42555454 4f4e5f41 4c540000 ....BUTTON_ALT.. │ │ │ │ │ - 0x00043340 5245504f 52545f4d 4f555345 5f504f53 REPORT_MOUSE_POS │ │ │ │ │ - 0x00043350 4954494f 4e000000 414c4c5f 4d4f5553 ITION...ALL_MOUS │ │ │ │ │ - 0x00043360 455f4556 454e5453 00000000 42555454 E_EVENTS....BUTT │ │ │ │ │ - 0x00043370 4f4e355f 52454c45 41534544 00000000 ON5_RELEASED.... │ │ │ │ │ - 0x00043380 42555454 4f4e355f 50524553 53454400 BUTTON5_PRESSED. │ │ │ │ │ - 0x00043390 42555454 4f4e355f 434c4943 4b454400 BUTTON5_CLICKED. │ │ │ │ │ - 0x000433a0 42555454 4f4e355f 444f5542 4c455f43 BUTTON5_DOUBLE_C │ │ │ │ │ - 0x000433b0 4c49434b 45440000 42555454 4f4e355f LICKED..BUTTON5_ │ │ │ │ │ - 0x000433c0 54524950 4c455f43 4c49434b 45440000 TRIPLE_CLICKED.. │ │ │ │ │ - 0x000433d0 5f5f696e 64657800 696e6974 00000000 __index.init.... │ │ │ │ │ - 0x000433e0 646f6e65 00000000 6973646f 6e650000 done....isdone.. │ │ │ │ │ - 0x000433f0 6d61696e 5f77696e 646f7700 636f6c75 main_window.colu │ │ │ │ │ - 0x00043400 6d6e7300 6c696e65 73000000 73746172 mns.lines...star │ │ │ │ │ - 0x00043410 745f636f 6c6f7200 6861735f 636f6c6f t_color.has_colo │ │ │ │ │ - 0x00043420 72730000 696e6974 5f706169 72000000 rs..init_pair... │ │ │ │ │ - 0x00043430 636f6c6f 725f7061 69720000 6e61706d color_pair..napm │ │ │ │ │ - 0x00043440 73000000 63757273 6f725f73 65740000 s...cursor_set.. │ │ │ │ │ - 0x00043450 6e65775f 70616400 646f7570 64617465 new_pad.doupdate │ │ │ │ │ - 0x00043460 00000000 63627265 616b0000 6563686f ....cbreak..echo │ │ │ │ │ - 0x00043470 00000000 6e6c0000 6d6f7573 656d6173 ....nl..mousemas │ │ │ │ │ - 0x00043480 6b000000 6765746d 6f757365 00000000 k...getmouse.... │ │ │ │ │ - 0x00043490 6b657970 61640000 6d657461 00000000 keypad..meta.... │ │ │ │ │ - 0x000434a0 6e6f6465 6c617900 6c656176 656f6b00 nodelay.leaveok. │ │ │ │ │ - 0x000434b0 6d6f7665 00000000 6e6f7574 72656672 move....noutrefr │ │ │ │ │ - 0x000434c0 65736800 61747472 6f666600 61747472 esh.attroff.attr │ │ │ │ │ - 0x000434d0 6f6e0000 61747472 73657400 67657463 on..attrset.getc │ │ │ │ │ - 0x000434e0 68000000 67657479 78000000 6765746d h...getyx...getm │ │ │ │ │ - 0x000434f0 61787978 00000000 61646463 68000000 axyx....addch... │ │ │ │ │ - 0x00043500 61646473 74720000 636f7079 00000000 addstr..copy.... │ │ │ │ │ - 0x00043510 5f5f6763 00000000 5f5f746f 73747269 __gc....__tostri │ │ │ │ │ - 0x00043520 6e670000 74797065 00000000 696e7661 ng..type....inva │ │ │ │ │ - 0x00043530 6c696420 6d6f6465 28256429 29210000 lid mode(%d))!.. │ │ │ │ │ - 0x00043540 25303278 00000000 696e7661 6c696420 %02x....invalid │ │ │ │ │ - 0x00043550 706f6c6c 6572206f 626a6563 74210000 poller object!.. │ │ │ │ │ - 0x00043560 696e7661 6c696420 70697065 2066696c invalid pipe fil │ │ │ │ │ - 0x00043570 65210000 696e7661 6c696420 64617461 e!..invalid data │ │ │ │ │ - 0x00043580 28257029 21000000 696e7661 6c696420 (%p)!...invalid │ │ │ │ │ - 0x00043590 73697a65 28256429 21000000 73686172 size(%d)!...shar │ │ │ │ │ - 0x000435a0 65640000 67657420 72617766 6420666f ed..get rawfd fo │ │ │ │ │ - 0x000435b0 7220696e 76616c69 6420736f 636b2100 r invalid sock!. │ │ │ │ │ - 0x000435c0 72656164 28696e76 616c6964 2066696c read(invalid fil │ │ │ │ │ - 0x000435d0 65292100 696e7661 6c696420 736f636b e)!.invalid sock │ │ │ │ │ - 0x000435e0 65742100 69736174 74792869 6e76616c et!.isatty(inval │ │ │ │ │ - 0x000435f0 69642066 696c6529 21000000 41410000 id file)!...AA.. │ │ │ │ │ - 0x00043600 7365656b 28696e76 616c6964 2066696c seek(invalid fil │ │ │ │ │ - 0x00043610 65292100 63757200 7365656b 20666169 e)!.cur.seek fai │ │ │ │ │ - 0x00043620 6c65642c 20696e76 616c6964 206f6666 led, invalid off │ │ │ │ │ - 0x00043630 73657421 00000000 7365656b 20666169 set!....seek fai │ │ │ │ │ - 0x00043640 6c656421 00000000 7365656b 20697320 led!....seek is │ │ │ │ │ - 0x00043650 6e6f7420 73757070 6f727465 64206f6e not supported on │ │ │ │ │ - 0x00043660 20746869 73206669 6c650000 696e7661 this file..inva │ │ │ │ │ - 0x00043670 6c696420 73746466 696c6520 74797065 lid stdfile type │ │ │ │ │ - 0x00043680 21000000 67657420 73697a65 20666f72 !...get size for │ │ │ │ │ - 0x00043690 20696e76 616c6964 2066696c 65210000 invalid file!.. │ │ │ │ │ - 0x000436a0 696e6974 20627566 66657220 6661696c init buffer fail │ │ │ │ │ - 0x000436b0 65642100 6661696c 65642074 6f207265 ed!.failed to re │ │ │ │ │ - 0x000436c0 61646c69 6e650000 636f6e74 696e7561 adline..continua │ │ │ │ │ - 0x000436d0 74696f6e 20697320 6e6f7420 73757070 tion is not supp │ │ │ │ │ - 0x000436e0 6f727465 6420666f 72207374 64207374 orted for std st │ │ │ │ │ - 0x000436f0 7265616d 73000000 6c000000 696e7661 reams...l...inva │ │ │ │ │ - 0x00043700 6c696420 72656164 2073697a 652c206d lid read size, m │ │ │ │ │ - 0x00043710 75737420 62652070 6f736974 69766520 ust be positive │ │ │ │ │ - 0x00043720 6e75626d 62657220 6f722030 00000000 nubmber or 0.... │ │ │ │ │ - 0x00043730 636f6e74 696e7561 74696f6e 20697320 continuation is │ │ │ │ │ - 0x00043740 6e6f7420 73757070 6f727465 6420666f not supported fo │ │ │ │ │ - 0x00043750 72207265 6164206e 756d6265 72206f66 r read number of │ │ │ │ │ - 0x00043760 20627974 65730000 72656164 206e756d bytes..read num │ │ │ │ │ - 0x00043770 62657220 6f662062 79746573 206f6e6c ber of bytes onl │ │ │ │ │ - 0x00043780 7920616c 6c6f7773 2062696e 61727920 y allows binary │ │ │ │ │ - 0x00043790 66696c65 2c207265 6f70656e 20776974 file, reopen wit │ │ │ │ │ - 0x000437a0 68202772 62272061 6e642074 72792061 h 'rb' and try a │ │ │ │ │ - 0x000437b0 6761696e 00000000 6661696c 65642074 gain....failed t │ │ │ │ │ - 0x000437c0 6f207265 61642061 6c6c0000 72656164 o read all..read │ │ │ │ │ - 0x000437d0 206e756d 62657220 6973206e 6f742069 number is not i │ │ │ │ │ - 0x000437e0 6d706c65 6d656e74 65640000 756e6b6e mplemented..unkn │ │ │ │ │ - 0x000437f0 6f6e776e 20726561 64206d6f 64650000 onwn read mode.. │ │ │ │ │ - 0x00043800 75746638 00000000 7574662d 38000000 utf8....utf-8... │ │ │ │ │ - 0x00043810 75746631 366c6500 7574662d 31366c65 utf16le.utf-16le │ │ │ │ │ - 0x00043820 00000000 75746631 36626500 7574662d ....utf16be.utf- │ │ │ │ │ - 0x00043830 31366265 00000000 75746631 36000000 16be....utf16... │ │ │ │ │ - 0x00043840 7574662d 31360000 616e7369 00000000 utf-16..ansi.... │ │ │ │ │ - 0x00043850 67626b00 67623233 31320000 69736f38 gbk.gb2312..iso8 │ │ │ │ │ - 0x00043860 38353900 626f6d00 66696c65 206e6f74 859.bom.file not │ │ │ │ │ - 0x00043870 20666f75 6e642100 696e7661 6c696420 found!.invalid │ │ │ │ │ - 0x00043880 6f70656e 206d6f64 65210000 6661696c open mode!..fail │ │ │ │ │ - 0x00043890 65642074 6f206f70 656e2066 696c6521 ed to open file! │ │ │ │ │ - 0x000438a0 00000000 636c6f73 6528696e 76616c69 ....close(invali │ │ │ │ │ - 0x000438b0 64206669 6c652921 00000000 696e7661 d file)!....inva │ │ │ │ │ - 0x000438c0 6c696420 70697065 21000000 696e7661 lid pipe!...inva │ │ │ │ │ - 0x000438d0 6c696420 66696c65 21000000 696e7661 lid file!...inva │ │ │ │ │ - 0x000438e0 6c696420 66696c65 20747970 65210000 lid file type!.. │ │ │ │ │ - 0x000438f0 63616e6e 6f742067 65742066 696c6520 cannot get file │ │ │ │ │ - 0x00043900 72656665 72656e63 65210000 63616e6e reference!..cann │ │ │ │ │ - 0x00043910 6f742073 656e6420 656d7074 79206669 ot send empty fi │ │ │ │ │ - 0x00043920 6c652100 696e7661 6c696420 73746172 le!.invalid star │ │ │ │ │ - 0x00043930 7420706f 73697469 6f6e2825 64292100 t position(%d)!. │ │ │ │ │ - 0x00043940 696e7661 6c696420 6c617374 20706f73 invalid last pos │ │ │ │ │ - 0x00043950 6974696f 6e282564 29210000 696e7661 ition(%d)!..inva │ │ │ │ │ - 0x00043960 6c696420 61646472 65737321 00000000 lid address!.... │ │ │ │ │ - 0x00043970 666c7573 6828696e 76616c69 64206669 flush(invalid fi │ │ │ │ │ - 0x00043980 6c652921 00000000 6661696c 65642074 le)!....failed t │ │ │ │ │ - 0x00043990 6f20666c 75736820 66696c65 00000000 o flush file.... │ │ │ │ │ - 0x000439a0 77726974 6528696e 76616c69 64206669 write(invalid fi │ │ │ │ │ - 0x000439b0 6c652921 00000000 67657420 72617766 le)!....get rawf │ │ │ │ │ - 0x000439c0 6420666f 7220696e 76616c69 64206669 d for invalid fi │ │ │ │ │ - 0x000439d0 6c652100 67657420 70656572 20616464 le!.get peer add │ │ │ │ │ - 0x000439e0 72657373 20666f72 20696e76 616c6964 ress for invalid │ │ │ │ │ - 0x000439f0 20736f63 6b210000 6c696263 2e736574 sock!..libc.set │ │ │ │ │ - 0x00043a00 62797465 28696e76 616c6964 20646174 byte(invalid dat │ │ │ │ │ - 0x00043a10 61292100 6c696263 2e736574 62797465 a)!.libc.setbyte │ │ │ │ │ - 0x00043a20 28696e76 616c6964 206f6666 73657429 (invalid offset) │ │ │ │ │ - 0x00043a30 21000000 6c696263 2e736574 62797465 !...libc.setbyte │ │ │ │ │ - 0x00043a40 28696e76 616c6964 2076616c 75652921 (invalid value)! │ │ │ │ │ - 0x00043a50 00000000 6c696263 2e737472 6e647570 ....libc.strndup │ │ │ │ │ - 0x00043a60 28696e76 616c6964 20617267 73292100 (invalid args)!. │ │ │ │ │ - 0x00043a70 6c696263 2e646174 61707472 28696e76 libc.dataptr(inv │ │ │ │ │ - 0x00043a80 616c6964 20646174 61292100 6c696263 alid data)!.libc │ │ │ │ │ + 0x00042a10 6765746f 776e0000 5b786d61 6b655d3a getown..[xmake]: │ │ │ │ │ + 0x00042a20 205b7674 61675d3a 20786d61 6b655f76 [vtag]: xmake_v │ │ │ │ │ + 0x00042a30 325f395f 365f3230 32343131 30315f61 2_9_6_20241101_a │ │ │ │ │ + 0x00042a40 726d7637 615f7468 756d625f 7666705f rmv7a_thumb_vfp_ │ │ │ │ │ + 0x00042a50 656c6620 62792067 6e752063 2f632b2b elf by gnu c/c++ │ │ │ │ │ + 0x00042a60 2031342e 32000000 32303234 31313031 14.2...20241101 │ │ │ │ │ + 0x00042a70 00000000 62756666 65722069 7320746f ....buffer is to │ │ │ │ │ + 0x00042a80 6f20736d 616c6c00 696e7661 6c696420 o small.invalid │ │ │ │ │ + 0x00042a90 64617461 28257029 20616e64 2073697a data(%p) and siz │ │ │ │ │ + 0x00042aa0 65282564 29210000 696e7661 6c696420 e(%d)!..invalid │ │ │ │ │ + 0x00042ab0 68617368 20636f75 6e742825 70292061 hash count(%p) a │ │ │ │ │ + 0x00042ac0 6e642069 74656d20 6d61786e 28256429 nd item maxn(%d) │ │ │ │ │ + 0x00042ad0 21000000 63757273 65732e73 74647363 !...curses.stdsc │ │ │ │ │ + 0x00042ae0 72000000 636c6f73 65640000 63757273 r...closed..curs │ │ │ │ │ + 0x00042af0 65732e77 696e646f 77000000 62616420 es.window...bad │ │ │ │ │ + 0x00042b00 63757273 65732077 696e646f 77000000 curses window... │ │ │ │ │ + 0x00042b10 63757273 65732077 696e646f 77202825 curses window (% │ │ │ │ │ + 0x00042b20 73290000 6661696c 65642074 6f206372 s)..failed to cr │ │ │ │ │ + 0x00042b30 65617465 2077696e 646f7700 61747465 eate window.atte │ │ │ │ │ + 0x00042b40 6d707420 746f2075 73652063 6c6f7365 mpt to use close │ │ │ │ │ + 0x00042b50 64206375 72736573 2077696e 646f7700 d curses window. │ │ │ │ │ + 0x00042b60 434f4c4f 525f424c 41434b00 434f4c4f COLOR_BLACK.COLO │ │ │ │ │ + 0x00042b70 525f5245 44000000 434f4c4f 525f4752 R_RED...COLOR_GR │ │ │ │ │ + 0x00042b80 45454e00 434f4c4f 525f5945 4c4c4f57 EEN.COLOR_YELLOW │ │ │ │ │ + 0x00042b90 00000000 434f4c4f 525f424c 55450000 ....COLOR_BLUE.. │ │ │ │ │ + 0x00042ba0 434f4c4f 525f4d41 47454e54 41000000 COLOR_MAGENTA... │ │ │ │ │ + 0x00042bb0 434f4c4f 525f4359 414e0000 434f4c4f COLOR_CYAN..COLO │ │ │ │ │ + 0x00042bc0 525f5748 49544500 4143535f 424c4f43 R_WHITE.ACS_BLOC │ │ │ │ │ + 0x00042bd0 4b000000 4143535f 424f4152 44000000 K...ACS_BOARD... │ │ │ │ │ + 0x00042be0 4143535f 42544545 00000000 4143535f ACS_BTEE....ACS_ │ │ │ │ │ + 0x00042bf0 54544545 00000000 4143535f 4c544545 TTEE....ACS_LTEE │ │ │ │ │ + 0x00042c00 00000000 4143535f 52544545 00000000 ....ACS_RTEE.... │ │ │ │ │ + 0x00042c10 4143535f 4c4c434f 524e4552 00000000 ACS_LLCORNER.... │ │ │ │ │ + 0x00042c20 4143535f 4c52434f 524e4552 00000000 ACS_LRCORNER.... │ │ │ │ │ + 0x00042c30 4143535f 5552434f 524e4552 00000000 ACS_URCORNER.... │ │ │ │ │ + 0x00042c40 4143535f 554c434f 524e4552 00000000 ACS_ULCORNER.... │ │ │ │ │ + 0x00042c50 4143535f 4c415252 4f570000 4143535f ACS_LARROW..ACS_ │ │ │ │ │ + 0x00042c60 52415252 4f570000 4143535f 55415252 RARROW..ACS_UARR │ │ │ │ │ + 0x00042c70 4f570000 4143535f 44415252 4f570000 OW..ACS_DARROW.. │ │ │ │ │ + 0x00042c80 4143535f 484c494e 45000000 4143535f ACS_HLINE...ACS_ │ │ │ │ │ + 0x00042c90 564c494e 45000000 4143535f 42554c4c VLINE...ACS_BULL │ │ │ │ │ + 0x00042ca0 45540000 4143535f 434b424f 41524400 ET..ACS_CKBOARD. │ │ │ │ │ + 0x00042cb0 4143535f 4c414e54 45524e00 4143535f ACS_LANTERN.ACS_ │ │ │ │ │ + 0x00042cc0 44454752 45450000 4143535f 4449414d DEGREE..ACS_DIAM │ │ │ │ │ + 0x00042cd0 4f4e4400 4143535f 504c4d49 4e555300 OND.ACS_PLMINUS. │ │ │ │ │ + 0x00042ce0 4143535f 504c5553 00000000 4143535f ACS_PLUS....ACS_ │ │ │ │ │ + 0x00042cf0 53310000 4143535f 53390000 415f4e4f S1..ACS_S9..A_NO │ │ │ │ │ + 0x00042d00 524d414c 00000000 415f5354 414e444f RMAL....A_STANDO │ │ │ │ │ + 0x00042d10 55540000 415f554e 4445524c 494e4500 UT..A_UNDERLINE. │ │ │ │ │ + 0x00042d20 415f5245 56455253 45000000 415f424c A_REVERSE...A_BL │ │ │ │ │ + 0x00042d30 494e4b00 415f4449 4d000000 415f424f INK.A_DIM...A_BO │ │ │ │ │ + 0x00042d40 4c440000 415f5052 4f544543 54000000 LD..A_PROTECT... │ │ │ │ │ + 0x00042d50 415f494e 56495300 415f414c 54434841 A_INVIS.A_ALTCHA │ │ │ │ │ + 0x00042d60 52534554 00000000 415f4348 41525445 RSET....A_CHARTE │ │ │ │ │ + 0x00042d70 58540000 4b45595f 42524541 4b000000 XT..KEY_BREAK... │ │ │ │ │ + 0x00042d80 4b45595f 444f574e 00000000 4b45595f KEY_DOWN....KEY_ │ │ │ │ │ + 0x00042d90 55500000 4b45595f 4c454654 00000000 UP..KEY_LEFT.... │ │ │ │ │ + 0x00042da0 4b45595f 52494748 54000000 4b45595f KEY_RIGHT...KEY_ │ │ │ │ │ + 0x00042db0 484f4d45 00000000 4b45595f 4241434b HOME....KEY_BACK │ │ │ │ │ + 0x00042dc0 53504143 45000000 4b45595f 444c0000 SPACE...KEY_DL.. │ │ │ │ │ + 0x00042dd0 4b45595f 494c0000 4b45595f 44430000 KEY_IL..KEY_DC.. │ │ │ │ │ + 0x00042de0 4b45595f 49430000 4b45595f 45494300 KEY_IC..KEY_EIC. │ │ │ │ │ + 0x00042df0 4b45595f 434c4541 52000000 4b45595f KEY_CLEAR...KEY_ │ │ │ │ │ + 0x00042e00 454f5300 4b45595f 454f4c00 4b45595f EOS.KEY_EOL.KEY_ │ │ │ │ │ + 0x00042e10 53460000 4b45595f 53520000 4b45595f SF..KEY_SR..KEY_ │ │ │ │ │ + 0x00042e20 4e504147 45000000 4b45595f 50504147 NPAGE...KEY_PPAG │ │ │ │ │ + 0x00042e30 45000000 4b45595f 53544142 00000000 E...KEY_STAB.... │ │ │ │ │ + 0x00042e40 4b45595f 43544142 00000000 4b45595f KEY_CTAB....KEY_ │ │ │ │ │ + 0x00042e50 43415441 42000000 4b45595f 454e5445 CATAB...KEY_ENTE │ │ │ │ │ + 0x00042e60 52000000 4b45595f 53524553 45540000 R...KEY_SRESET.. │ │ │ │ │ + 0x00042e70 4b45595f 52455345 54000000 4b45595f KEY_RESET...KEY_ │ │ │ │ │ + 0x00042e80 5052494e 54000000 4b45595f 4c4c0000 PRINT...KEY_LL.. │ │ │ │ │ + 0x00042e90 4b45595f 41310000 4b45595f 41330000 KEY_A1..KEY_A3.. │ │ │ │ │ + 0x00042ea0 4b45595f 42320000 4b45595f 43310000 KEY_B2..KEY_C1.. │ │ │ │ │ + 0x00042eb0 4b45595f 43330000 4b45595f 42544142 KEY_C3..KEY_BTAB │ │ │ │ │ + 0x00042ec0 00000000 4b45595f 42454700 4b45595f ....KEY_BEG.KEY_ │ │ │ │ │ + 0x00042ed0 43414e43 454c0000 4b45595f 434c4f53 CANCEL..KEY_CLOS │ │ │ │ │ + 0x00042ee0 45000000 4b45595f 434f4d4d 414e4400 E...KEY_COMMAND. │ │ │ │ │ + 0x00042ef0 4b45595f 434f5059 00000000 4b45595f KEY_COPY....KEY_ │ │ │ │ │ + 0x00042f00 43524541 54450000 4b45595f 454e4400 CREATE..KEY_END. │ │ │ │ │ + 0x00042f10 4b45595f 45584954 00000000 4b45595f KEY_EXIT....KEY_ │ │ │ │ │ + 0x00042f20 46494e44 00000000 4b45595f 48454c50 FIND....KEY_HELP │ │ │ │ │ + 0x00042f30 00000000 4b45595f 4d41524b 00000000 ....KEY_MARK.... │ │ │ │ │ + 0x00042f40 4b45595f 4d455353 41474500 4b45595f KEY_MESSAGE.KEY_ │ │ │ │ │ + 0x00042f50 4d4f5553 45000000 4b45595f 4d4f5645 MOUSE...KEY_MOVE │ │ │ │ │ + 0x00042f60 00000000 4b45595f 4e455854 00000000 ....KEY_NEXT.... │ │ │ │ │ + 0x00042f70 4b45595f 4f50454e 00000000 4b45595f KEY_OPEN....KEY_ │ │ │ │ │ + 0x00042f80 4f505449 4f4e5300 4b45595f 50524556 OPTIONS.KEY_PREV │ │ │ │ │ + 0x00042f90 494f5553 00000000 4b45595f 5245444f IOUS....KEY_REDO │ │ │ │ │ + 0x00042fa0 00000000 4b45595f 52454645 52454e43 ....KEY_REFERENC │ │ │ │ │ + 0x00042fb0 45000000 4b45595f 52454652 45534800 E...KEY_REFRESH. │ │ │ │ │ + 0x00042fc0 4b45595f 5245504c 41434500 4b45595f KEY_REPLACE.KEY_ │ │ │ │ │ + 0x00042fd0 52455349 5a450000 4b45595f 52455354 RESIZE..KEY_REST │ │ │ │ │ + 0x00042fe0 41525400 4b45595f 52455355 4d450000 ART.KEY_RESUME.. │ │ │ │ │ + 0x00042ff0 4b45595f 53415645 00000000 4b45595f KEY_SAVE....KEY_ │ │ │ │ │ + 0x00043000 53424547 00000000 4b45595f 5343414e SBEG....KEY_SCAN │ │ │ │ │ + 0x00043010 43454c00 4b45595f 53434f4d 4d414e44 CEL.KEY_SCOMMAND │ │ │ │ │ + 0x00043020 00000000 4b45595f 53434f50 59000000 ....KEY_SCOPY... │ │ │ │ │ + 0x00043030 4b45595f 53435245 41544500 4b45595f KEY_SCREATE.KEY_ │ │ │ │ │ + 0x00043040 53444300 4b45595f 53444c00 4b45595f SDC.KEY_SDL.KEY_ │ │ │ │ │ + 0x00043050 53454c45 43540000 4b45595f 53454e44 SELECT..KEY_SEND │ │ │ │ │ + 0x00043060 00000000 4b45595f 53454f4c 00000000 ....KEY_SEOL.... │ │ │ │ │ + 0x00043070 4b45595f 53455849 54000000 4b45595f KEY_SEXIT...KEY_ │ │ │ │ │ + 0x00043080 5346494e 44000000 4b45595f 5348454c SFIND...KEY_SHEL │ │ │ │ │ + 0x00043090 50000000 4b45595f 53484f4d 45000000 P...KEY_SHOME... │ │ │ │ │ + 0x000430a0 4b45595f 53494300 4b45595f 534c4546 KEY_SIC.KEY_SLEF │ │ │ │ │ + 0x000430b0 54000000 4b45595f 534d4553 53414745 T...KEY_SMESSAGE │ │ │ │ │ + 0x000430c0 00000000 4b45595f 534d4f56 45000000 ....KEY_SMOVE... │ │ │ │ │ + 0x000430d0 4b45595f 534e4558 54000000 4b45595f KEY_SNEXT...KEY_ │ │ │ │ │ + 0x000430e0 534f5054 494f4e53 00000000 4b45595f SOPTIONS....KEY_ │ │ │ │ │ + 0x000430f0 53505245 56494f55 53000000 4b45595f SPREVIOUS...KEY_ │ │ │ │ │ + 0x00043100 53505249 4e540000 4b45595f 53524544 SPRINT..KEY_SRED │ │ │ │ │ + 0x00043110 4f000000 4b45595f 53524550 4c414345 O...KEY_SREPLACE │ │ │ │ │ + 0x00043120 00000000 4b45595f 53524947 48540000 ....KEY_SRIGHT.. │ │ │ │ │ + 0x00043130 4b45595f 53525355 4d450000 4b45595f KEY_SRSUME..KEY_ │ │ │ │ │ + 0x00043140 53534156 45000000 4b45595f 53535553 SSAVE...KEY_SSUS │ │ │ │ │ + 0x00043150 50454e44 00000000 4b45595f 53554e44 PEND....KEY_SUND │ │ │ │ │ + 0x00043160 4f000000 4b45595f 53555350 454e4400 O...KEY_SUSPEND. │ │ │ │ │ + 0x00043170 4b45595f 554e444f 00000000 4b45595f KEY_UNDO....KEY_ │ │ │ │ │ + 0x00043180 46300000 4b45595f 46310000 4b45595f F0..KEY_F1..KEY_ │ │ │ │ │ + 0x00043190 46320000 4b45595f 46330000 4b45595f F2..KEY_F3..KEY_ │ │ │ │ │ + 0x000431a0 46340000 4b45595f 46350000 4b45595f F4..KEY_F5..KEY_ │ │ │ │ │ + 0x000431b0 46360000 4b45595f 46370000 4b45595f F6..KEY_F7..KEY_ │ │ │ │ │ + 0x000431c0 46380000 4b45595f 46390000 4b45595f F8..KEY_F9..KEY_ │ │ │ │ │ + 0x000431d0 46313000 4b45595f 46313100 4b45595f F10.KEY_F11.KEY_ │ │ │ │ │ + 0x000431e0 46313200 42555454 4f4e315f 52454c45 F12.BUTTON1_RELE │ │ │ │ │ + 0x000431f0 41534544 00000000 42555454 4f4e315f ASED....BUTTON1_ │ │ │ │ │ + 0x00043200 50524553 53454400 42555454 4f4e315f PRESSED.BUTTON1_ │ │ │ │ │ + 0x00043210 434c4943 4b454400 42555454 4f4e315f CLICKED.BUTTON1_ │ │ │ │ │ + 0x00043220 444f5542 4c455f43 4c49434b 45440000 DOUBLE_CLICKED.. │ │ │ │ │ + 0x00043230 42555454 4f4e315f 54524950 4c455f43 BUTTON1_TRIPLE_C │ │ │ │ │ + 0x00043240 4c49434b 45440000 42555454 4f4e325f LICKED..BUTTON2_ │ │ │ │ │ + 0x00043250 52454c45 41534544 00000000 42555454 RELEASED....BUTT │ │ │ │ │ + 0x00043260 4f4e325f 50524553 53454400 42555454 ON2_PRESSED.BUTT │ │ │ │ │ + 0x00043270 4f4e325f 434c4943 4b454400 42555454 ON2_CLICKED.BUTT │ │ │ │ │ + 0x00043280 4f4e325f 444f5542 4c455f43 4c49434b ON2_DOUBLE_CLICK │ │ │ │ │ + 0x00043290 45440000 42555454 4f4e325f 54524950 ED..BUTTON2_TRIP │ │ │ │ │ + 0x000432a0 4c455f43 4c49434b 45440000 42555454 LE_CLICKED..BUTT │ │ │ │ │ + 0x000432b0 4f4e335f 52454c45 41534544 00000000 ON3_RELEASED.... │ │ │ │ │ + 0x000432c0 42555454 4f4e335f 50524553 53454400 BUTTON3_PRESSED. │ │ │ │ │ + 0x000432d0 42555454 4f4e335f 434c4943 4b454400 BUTTON3_CLICKED. │ │ │ │ │ + 0x000432e0 42555454 4f4e335f 444f5542 4c455f43 BUTTON3_DOUBLE_C │ │ │ │ │ + 0x000432f0 4c49434b 45440000 42555454 4f4e335f LICKED..BUTTON3_ │ │ │ │ │ + 0x00043300 54524950 4c455f43 4c49434b 45440000 TRIPLE_CLICKED.. │ │ │ │ │ + 0x00043310 42555454 4f4e345f 52454c45 41534544 BUTTON4_RELEASED │ │ │ │ │ + 0x00043320 00000000 42555454 4f4e345f 50524553 ....BUTTON4_PRES │ │ │ │ │ + 0x00043330 53454400 42555454 4f4e345f 434c4943 SED.BUTTON4_CLIC │ │ │ │ │ + 0x00043340 4b454400 42555454 4f4e345f 444f5542 KED.BUTTON4_DOUB │ │ │ │ │ + 0x00043350 4c455f43 4c49434b 45440000 42555454 LE_CLICKED..BUTT │ │ │ │ │ + 0x00043360 4f4e345f 54524950 4c455f43 4c49434b ON4_TRIPLE_CLICK │ │ │ │ │ + 0x00043370 45440000 42555454 4f4e5f43 54524c00 ED..BUTTON_CTRL. │ │ │ │ │ + 0x00043380 42555454 4f4e5f53 48494654 00000000 BUTTON_SHIFT.... │ │ │ │ │ + 0x00043390 42555454 4f4e5f41 4c540000 5245504f BUTTON_ALT..REPO │ │ │ │ │ + 0x000433a0 52545f4d 4f555345 5f504f53 4954494f RT_MOUSE_POSITIO │ │ │ │ │ + 0x000433b0 4e000000 414c4c5f 4d4f5553 455f4556 N...ALL_MOUSE_EV │ │ │ │ │ + 0x000433c0 454e5453 00000000 42555454 4f4e355f ENTS....BUTTON5_ │ │ │ │ │ + 0x000433d0 52454c45 41534544 00000000 42555454 RELEASED....BUTT │ │ │ │ │ + 0x000433e0 4f4e355f 50524553 53454400 42555454 ON5_PRESSED.BUTT │ │ │ │ │ + 0x000433f0 4f4e355f 434c4943 4b454400 42555454 ON5_CLICKED.BUTT │ │ │ │ │ + 0x00043400 4f4e355f 444f5542 4c455f43 4c49434b ON5_DOUBLE_CLICK │ │ │ │ │ + 0x00043410 45440000 42555454 4f4e355f 54524950 ED..BUTTON5_TRIP │ │ │ │ │ + 0x00043420 4c455f43 4c49434b 45440000 5f5f696e LE_CLICKED..__in │ │ │ │ │ + 0x00043430 64657800 696e6974 00000000 646f6e65 dex.init....done │ │ │ │ │ + 0x00043440 00000000 6973646f 6e650000 6d61696e ....isdone..main │ │ │ │ │ + 0x00043450 5f77696e 646f7700 636f6c75 6d6e7300 _window.columns. │ │ │ │ │ + 0x00043460 6c696e65 73000000 73746172 745f636f lines...start_co │ │ │ │ │ + 0x00043470 6c6f7200 6861735f 636f6c6f 72730000 lor.has_colors.. │ │ │ │ │ + 0x00043480 696e6974 5f706169 72000000 636f6c6f init_pair...colo │ │ │ │ │ + 0x00043490 725f7061 69720000 6e61706d 73000000 r_pair..napms... │ │ │ │ │ + 0x000434a0 63757273 6f725f73 65740000 6e65775f cursor_set..new_ │ │ │ │ │ + 0x000434b0 70616400 646f7570 64617465 00000000 pad.doupdate.... │ │ │ │ │ + 0x000434c0 63627265 616b0000 6563686f 00000000 cbreak..echo.... │ │ │ │ │ + 0x000434d0 6e6c0000 6d6f7573 656d6173 6b000000 nl..mousemask... │ │ │ │ │ + 0x000434e0 6765746d 6f757365 00000000 6b657970 getmouse....keyp │ │ │ │ │ + 0x000434f0 61640000 6d657461 00000000 6e6f6465 ad..meta....node │ │ │ │ │ + 0x00043500 6c617900 6c656176 656f6b00 6d6f7665 lay.leaveok.move │ │ │ │ │ + 0x00043510 00000000 6e6f7574 72656672 65736800 ....noutrefresh. │ │ │ │ │ + 0x00043520 61747472 6f666600 61747472 6f6e0000 attroff.attron.. │ │ │ │ │ + 0x00043530 61747472 73657400 67657463 68000000 attrset.getch... │ │ │ │ │ + 0x00043540 67657479 78000000 6765746d 61787978 getyx...getmaxyx │ │ │ │ │ + 0x00043550 00000000 61646463 68000000 61646473 ....addch...adds │ │ │ │ │ + 0x00043560 74720000 636f7079 00000000 5f5f6763 tr..copy....__gc │ │ │ │ │ + 0x00043570 00000000 5f5f746f 73747269 6e670000 ....__tostring.. │ │ │ │ │ + 0x00043580 74797065 00000000 25303278 00000000 type....%02x.... │ │ │ │ │ + 0x00043590 696e7661 6c696420 6d6f6465 28256429 invalid mode(%d) │ │ │ │ │ + 0x000435a0 29210000 41410000 696e7661 6c696420 )!..AA..invalid │ │ │ │ │ + 0x000435b0 736f636b 65742100 696e7661 6c696420 socket!.invalid │ │ │ │ │ + 0x000435c0 64617461 28257029 21000000 696e7661 data(%p)!...inva │ │ │ │ │ + 0x000435d0 6c696420 73697a65 28256429 21000000 lid size(%d)!... │ │ │ │ │ + 0x000435e0 696e7661 6c696420 70697065 2066696c invalid pipe fil │ │ │ │ │ + 0x000435f0 65210000 72656164 28696e76 616c6964 e!..read(invalid │ │ │ │ │ + 0x00043600 2066696c 65292100 67657420 72617766 file)!.get rawf │ │ │ │ │ + 0x00043610 6420666f 7220696e 76616c69 6420736f d for invalid so │ │ │ │ │ + 0x00043620 636b2100 696e6974 20627566 66657220 ck!.init buffer │ │ │ │ │ + 0x00043630 6661696c 65642100 6661696c 65642074 failed!.failed t │ │ │ │ │ + 0x00043640 6f207265 61646c69 6e650000 636f6e74 o readline..cont │ │ │ │ │ + 0x00043650 696e7561 74696f6e 20697320 6e6f7420 inuation is not │ │ │ │ │ + 0x00043660 73757070 6f727465 6420666f 72207374 supported for st │ │ │ │ │ + 0x00043670 64207374 7265616d 73000000 6c000000 d streams...l... │ │ │ │ │ + 0x00043680 696e7661 6c696420 72656164 2073697a invalid read siz │ │ │ │ │ + 0x00043690 652c206d 75737420 62652070 6f736974 e, must be posit │ │ │ │ │ + 0x000436a0 69766520 6e75626d 62657220 6f722030 ive nubmber or 0 │ │ │ │ │ + 0x000436b0 00000000 636f6e74 696e7561 74696f6e ....continuation │ │ │ │ │ + 0x000436c0 20697320 6e6f7420 73757070 6f727465 is not supporte │ │ │ │ │ + 0x000436d0 6420666f 72207265 6164206e 756d6265 d for read numbe │ │ │ │ │ + 0x000436e0 72206f66 20627974 65730000 72656164 r of bytes..read │ │ │ │ │ + 0x000436f0 206e756d 62657220 6f662062 79746573 number of bytes │ │ │ │ │ + 0x00043700 206f6e6c 7920616c 6c6f7773 2062696e only allows bin │ │ │ │ │ + 0x00043710 61727920 66696c65 2c207265 6f70656e ary file, reopen │ │ │ │ │ + 0x00043720 20776974 68202772 62272061 6e642074 with 'rb' and t │ │ │ │ │ + 0x00043730 72792061 6761696e 00000000 6661696c ry again....fail │ │ │ │ │ + 0x00043740 65642074 6f207265 61642061 6c6c0000 ed to read all.. │ │ │ │ │ + 0x00043750 72656164 206e756d 62657220 6973206e read number is n │ │ │ │ │ + 0x00043760 6f742069 6d706c65 6d656e74 65640000 ot implemented.. │ │ │ │ │ + 0x00043770 756e6b6e 6f6e776e 20726561 64206d6f unknonwn read mo │ │ │ │ │ + 0x00043780 64650000 77726974 6528696e 76616c69 de..write(invali │ │ │ │ │ + 0x00043790 64206669 6c652921 00000000 67657420 d file)!....get │ │ │ │ │ + 0x000437a0 73697a65 20666f72 20696e76 616c6964 size for invalid │ │ │ │ │ + 0x000437b0 2066696c 65210000 666c7573 6828696e file!..flush(in │ │ │ │ │ + 0x000437c0 76616c69 64206669 6c652921 00000000 valid file)!.... │ │ │ │ │ + 0x000437d0 6661696c 65642074 6f20666c 75736820 failed to flush │ │ │ │ │ + 0x000437e0 66696c65 00000000 69736174 74792869 file....isatty(i │ │ │ │ │ + 0x000437f0 6e76616c 69642066 696c6529 21000000 nvalid file)!... │ │ │ │ │ + 0x00043800 696e7661 6c696420 706f6c6c 6572206f invalid poller o │ │ │ │ │ + 0x00043810 626a6563 74210000 7365656b 28696e76 bject!..seek(inv │ │ │ │ │ + 0x00043820 616c6964 2066696c 65292100 63757200 alid file)!.cur. │ │ │ │ │ + 0x00043830 7365656b 20666169 6c65642c 20696e76 seek failed, inv │ │ │ │ │ + 0x00043840 616c6964 206f6666 73657421 00000000 alid offset!.... │ │ │ │ │ + 0x00043850 7365656b 20666169 6c656421 00000000 seek failed!.... │ │ │ │ │ + 0x00043860 7365656b 20697320 6e6f7420 73757070 seek is not supp │ │ │ │ │ + 0x00043870 6f727465 64206f6e 20746869 73206669 orted on this fi │ │ │ │ │ + 0x00043880 6c650000 636c6f73 6528696e 76616c69 le..close(invali │ │ │ │ │ + 0x00043890 64206669 6c652921 00000000 73686172 d file)!....shar │ │ │ │ │ + 0x000438a0 65640000 67657420 72617766 6420666f ed..get rawfd fo │ │ │ │ │ + 0x000438b0 7220696e 76616c69 64206669 6c652100 r invalid file!. │ │ │ │ │ + 0x000438c0 696e7661 6c696420 73746466 696c6520 invalid stdfile │ │ │ │ │ + 0x000438d0 74797065 21000000 696e7661 6c696420 type!...invalid │ │ │ │ │ + 0x000438e0 70697065 21000000 696e7661 6c696420 pipe!...invalid │ │ │ │ │ + 0x000438f0 66696c65 21000000 696e7661 6c696420 file!...invalid │ │ │ │ │ + 0x00043900 66696c65 20747970 65210000 63616e6e file type!..cann │ │ │ │ │ + 0x00043910 6f742067 65742066 696c6520 72656665 ot get file refe │ │ │ │ │ + 0x00043920 72656e63 65210000 63616e6e 6f742073 rence!..cannot s │ │ │ │ │ + 0x00043930 656e6420 656d7074 79206669 6c652100 end empty file!. │ │ │ │ │ + 0x00043940 696e7661 6c696420 73746172 7420706f invalid start po │ │ │ │ │ + 0x00043950 73697469 6f6e2825 64292100 696e7661 sition(%d)!.inva │ │ │ │ │ + 0x00043960 6c696420 6c617374 20706f73 6974696f lid last positio │ │ │ │ │ + 0x00043970 6e282564 29210000 67657420 70656572 n(%d)!..get peer │ │ │ │ │ + 0x00043980 20616464 72657373 20666f72 20696e76 address for inv │ │ │ │ │ + 0x00043990 616c6964 20736f63 6b210000 75746638 alid sock!..utf8 │ │ │ │ │ + 0x000439a0 00000000 7574662d 38000000 75746631 ....utf-8...utf1 │ │ │ │ │ + 0x000439b0 366c6500 7574662d 31366c65 00000000 6le.utf-16le.... │ │ │ │ │ + 0x000439c0 75746631 36626500 7574662d 31366265 utf16be.utf-16be │ │ │ │ │ + 0x000439d0 00000000 75746631 36000000 7574662d ....utf16...utf- │ │ │ │ │ + 0x000439e0 31360000 616e7369 00000000 67626b00 16..ansi....gbk. │ │ │ │ │ + 0x000439f0 67623233 31320000 69736f38 38353900 gb2312..iso8859. │ │ │ │ │ + 0x00043a00 626f6d00 66696c65 206e6f74 20666f75 bom.file not fou │ │ │ │ │ + 0x00043a10 6e642100 696e7661 6c696420 6f70656e nd!.invalid open │ │ │ │ │ + 0x00043a20 206d6f64 65210000 6661696c 65642074 mode!..failed t │ │ │ │ │ + 0x00043a30 6f206f70 656e2066 696c6521 00000000 o open file!.... │ │ │ │ │ + 0x00043a40 696e7661 6c696420 61646472 65737321 invalid address! │ │ │ │ │ + 0x00043a50 00000000 6c696263 2e646174 61707472 ....libc.dataptr │ │ │ │ │ + 0x00043a60 28696e76 616c6964 20646174 61292100 (invalid data)!. │ │ │ │ │ + 0x00043a70 6c696263 2e627974 656f6628 696e7661 libc.byteof(inva │ │ │ │ │ + 0x00043a80 6c696420 64617461 29210000 6c696263 lid data)!..libc │ │ │ │ │ 0x00043a90 2e627974 656f6628 696e7661 6c696420 .byteof(invalid │ │ │ │ │ - 0x00043aa0 64617461 29210000 6c696263 2e627974 data)!..libc.byt │ │ │ │ │ - 0x00043ab0 656f6628 696e7661 6c696420 6f666673 eof(invalid offs │ │ │ │ │ - 0x00043ac0 65742921 00000000 696e7661 6c696420 et)!....invalid │ │ │ │ │ - 0x00043ad0 6f757470 75742073 697a6528 25642921 output size(%d)! │ │ │ │ │ - 0x00043ae0 00000000 756e6b6e 6f776e00 696e7661 ....unknown.inva │ │ │ │ │ - 0x00043af0 6c696420 68616e64 6c652100 5065726d lid handle!.Perm │ │ │ │ │ - 0x00043b00 69737369 6f6e2064 656e6965 64000000 ission denied... │ │ │ │ │ - 0x00043b10 4e6f7420 61636365 73732062 65636175 Not access becau │ │ │ │ │ - 0x00043b20 73652069 74206973 20627573 79000000 se it is busy... │ │ │ │ │ - 0x00043b30 4e6f2073 75636820 66696c65 206f7220 No such file or │ │ │ │ │ - 0x00043b40 64697265 63746f72 79000000 556e6b6e directory...Unkn │ │ │ │ │ - 0x00043b50 6f776e00 77696474 68000000 68656967 own.width...heig │ │ │ │ │ - 0x00043b60 68740000 6d617463 68000000 6572726f ht..match...erro │ │ │ │ │ - 0x00043b70 723a2063 616c6c20 73747269 6e672e6d r: call string.m │ │ │ │ │ - 0x00043b80 61746368 2825732c 20257329 20666169 atch(%s, %s) fai │ │ │ │ │ - 0x00043b90 6c65643a 20257321 0a000000 72676964 led: %s!....rgid │ │ │ │ │ - 0x00043ba0 00000000 65676964 00000000 696e7661 ....egid....inva │ │ │ │ │ - 0x00043bb0 6c696420 6669656c 64207479 70652825 lid field type(% │ │ │ │ │ - 0x00043bc0 73292069 6e206065 67696460 20666f72 s) in `egid` for │ │ │ │ │ - 0x00043bd0 206f732e 67696400 696e7661 6c696420 os.gid.invalid │ │ │ │ │ - 0x00043be0 6669656c 64207479 70652825 73292069 field type(%s) i │ │ │ │ │ - 0x00043bf0 6e206072 67696460 20666f72 206f732e n `rgid` for os. │ │ │ │ │ - 0x00043c00 67696400 696e7661 6c696420 61726775 gid.invalid argu │ │ │ │ │ - 0x00043c10 6d656e74 20747970 65282573 2920666f ment type(%s) fo │ │ │ │ │ - 0x00043c20 72206f73 2e676964 00000000 696e7661 r os.gid....inva │ │ │ │ │ - 0x00043c30 6c696420 61726775 6d656e74 20636f75 lid argument cou │ │ │ │ │ - 0x00043c40 6e742066 6f72206f 732e6769 64000000 nt for os.gid... │ │ │ │ │ - 0x00043c50 6572726e 6f000000 72756964 00000000 errno...ruid.... │ │ │ │ │ - 0x00043c60 65756964 00000000 696e7661 6c696420 euid....invalid │ │ │ │ │ - 0x00043c70 6669656c 64207479 70652825 73292069 field type(%s) i │ │ │ │ │ - 0x00043c80 6e206065 75696460 20666f72 206f732e n `euid` for os. │ │ │ │ │ - 0x00043c90 75696400 696e7661 6c696420 6669656c uid.invalid fiel │ │ │ │ │ - 0x00043ca0 64207479 70652825 73292069 6e206072 d type(%s) in `r │ │ │ │ │ - 0x00043cb0 75696460 20666f72 206f732e 75696400 uid` for os.uid. │ │ │ │ │ - 0x00043cc0 696e7661 6c696420 61726775 6d656e74 invalid argument │ │ │ │ │ - 0x00043cd0 20747970 65282573 2920666f 72206f73 type(%s) for os │ │ │ │ │ - 0x00043ce0 2e756964 00000000 696e7661 6c696420 .uid....invalid │ │ │ │ │ - 0x00043cf0 61726775 6d656e74 20636f75 6e742066 argument count f │ │ │ │ │ - 0x00043d00 6f72206f 732e7569 64000000 5f534947 or os.uid..._SIG │ │ │ │ │ - 0x00043d10 4e414c5f 48414e44 4c45525f 25640000 NAL_HANDLER_%d.. │ │ │ │ │ - 0x00043d20 2f70726f 632f6d65 6d696e66 6f000000 /proc/meminfo... │ │ │ │ │ - 0x00043d30 4d656d54 6f74616c 3a000000 4d656d41 MemTotal:...MemA │ │ │ │ │ - 0x00043d40 7661696c 61626c65 3a000000 43616368 vailable:...Cach │ │ │ │ │ - 0x00043d50 65643a00 4d656d46 7265653a 00000000 ed:.MemFree:.... │ │ │ │ │ - 0x00043d60 42756666 6572733a 00000000 53686d65 Buffers:....Shme │ │ │ │ │ - 0x00043d70 6d3a0000 70616765 73697a65 00000000 m:..pagesize.... │ │ │ │ │ - 0x00043d80 746f7461 6c73697a 65000000 61766169 totalsize...avai │ │ │ │ │ - 0x00043d90 6c73697a 65000000 73706c69 746f6e6c lsize...splitonl │ │ │ │ │ - 0x00043da0 79000000 2f70726f 632f7374 61740000 y.../proc/stat.. │ │ │ │ │ - 0x00043db0 63707520 00000000 63707520 20256c6c cpu ....cpu %ll │ │ │ │ │ - 0x00043dc0 6420256c 6c642025 6c6c6420 256c6c64 d %lld %lld %lld │ │ │ │ │ - 0x00043dd0 20256c6c 6420256c 6c642025 6c6c6420 %lld %lld %lld │ │ │ │ │ - 0x00043de0 256c6c64 20256c6c 6420256c 6c640000 %lld %lld %lld.. │ │ │ │ │ - 0x00043df0 6e637075 00000000 75736167 65726174 ncpu....usagerat │ │ │ │ │ - 0x00043e00 65000000 65736361 70650000 6e6f7772 e...escape..nowr │ │ │ │ │ - 0x00043e10 61700000 5f535452 00000000 6e6f726d ap.._STR....norm │ │ │ │ │ - 0x00043e20 616c697a 65000000 6c6f6164 20257320 alize...load %s │ │ │ │ │ - 0x00043e30 6661696c 65640000 63616e6e 6f742067 failed..cannot g │ │ │ │ │ - 0x00043e40 65742073 796d626f 6c202573 20666169 et symbol %s fai │ │ │ │ │ - 0x00043e50 6c656400 786d6973 65747570 00000000 led.xmisetup.... │ │ │ │ │ - 0x00043e60 63616e6e 6f742067 65742073 796d626f cannot get symbo │ │ │ │ │ - 0x00043e70 6c20786d 69736574 75702066 61696c65 l xmisetup faile │ │ │ │ │ - 0x00043e80 64000000 64657461 63680000 696e7061 d...detach..inpa │ │ │ │ │ - 0x00043e90 74680000 6f757470 61746800 65727270 th..outpath.errp │ │ │ │ │ - 0x00043ea0 61746800 696e6669 6c650000 6f757466 ath.infile..outf │ │ │ │ │ - 0x00043eb0 696c6500 65727266 696c6500 696e7069 ile.errfile.inpi │ │ │ │ │ - 0x00043ec0 70650000 6f757470 69706500 65727270 pe..outpipe.errp │ │ │ │ │ - 0x00043ed0 69706500 656e7673 00000000 656e7673 ipe.envs....envs │ │ │ │ │ - 0x00043ee0 20697320 746f6f20 6c617267 65282564 is too large(%d │ │ │ │ │ - 0x00043ef0 203e2025 64292066 6f722070 726f6365 > %d) for proce │ │ │ │ │ - 0x00043f00 73732e6f 70656e76 00000000 696e7661 ss.openv....inva │ │ │ │ │ - 0x00043f10 6c696420 656e7673 5b25645d 20747970 lid envs[%d] typ │ │ │ │ │ - 0x00043f20 65282573 2920666f 72207072 6f636573 e(%s) for proces │ │ │ │ │ - 0x00043f30 732e6f70 656e7600 696e7661 6c696420 s.openv.invalid │ │ │ │ │ - 0x00043f40 61726776 20747970 65282573 2920666f argv type(%s) fo │ │ │ │ │ - 0x00043f50 72207072 6f636573 732e6f70 656e7600 r process.openv. │ │ │ │ │ - 0x00043f60 696e7661 6c696420 61726776 5b25645d invalid argv[%d] │ │ │ │ │ - 0x00043f70 20747970 65282573 2920666f 72207072 type(%s) for pr │ │ │ │ │ - 0x00043f80 6f636573 732e6f70 656e7600 6578636c ocess.openv.excl │ │ │ │ │ - 0x00043f90 75736976 65000000 696e7661 6c696420 usive...invalid │ │ │ │ │ - 0x00043fa0 61726775 6d656e74 20747970 65282573 argument type(%s │ │ │ │ │ - 0x00043fb0 2920666f 72207072 6f636573 732e7761 ) for process.wa │ │ │ │ │ - 0x00043fc0 69740000 24696e74 65726163 74697665 it..$interactive │ │ │ │ │ - 0x00043fd0 5f70726f 6d707400 24696e74 65726163 _prompt.$interac │ │ │ │ │ - 0x00043fe0 74697665 5f70726f 6d707432 00000000 tive_prompt2.... │ │ │ │ │ - 0x00043ff0 72657475 726e2000 3d737464 696e0000 return .=stdin.. │ │ │ │ │ - 0x00044000 273c656f 663e2700 71000000 28657272 ''.q...(err │ │ │ │ │ - 0x00044010 6f72206f 626a6563 74206973 206e6f74 or object is not │ │ │ │ │ - 0x00044020 20612073 7472696e 67290000 24696e74 a string)..$int │ │ │ │ │ - 0x00044030 65726163 74697665 5f736574 66656e76 eractive_setfenv │ │ │ │ │ - 0x00044040 00000000 6572726f 72206361 6c6c696e ....error callin │ │ │ │ │ - 0x00044050 67202724 696e7465 72616374 6976655f g '$interactive_ │ │ │ │ │ - 0x00044060 73657466 656e7627 20282573 29000000 setfenv' (%s)... │ │ │ │ │ - 0x00044070 24696e74 65726163 74697665 5f64756d $interactive_dum │ │ │ │ │ - 0x00044080 70000000 6572726f 72206361 6c6c696e p...error callin │ │ │ │ │ - 0x00044090 67202724 696e7465 72616374 6976655f g '$interactive_ │ │ │ │ │ - 0x000440a0 64756d70 27202825 73290000 756e6162 dump' (%s)..unab │ │ │ │ │ - 0x000440b0 6c652074 6f207061 72736520 73656d76 le to parse semv │ │ │ │ │ - 0x000440c0 65722027 25732700 756e6162 6c652074 er '%s'.unable t │ │ │ │ │ - 0x000440d0 6f207061 72736520 73656d76 65722072 o parse semver r │ │ │ │ │ - 0x000440e0 616e6765 20272573 27000000 72617700 ange '%s'...raw. │ │ │ │ │ - 0x000440f0 76657273 696f6e00 6d616a6f 72000000 version.major... │ │ │ │ │ - 0x00044100 6d696e6f 72000000 70617463 68000000 minor...patch... │ │ │ │ │ - 0x00044110 70726572 656c6561 73650000 6275696c prerelease..buil │ │ │ │ │ - 0x00044120 64000000 74616700 736f7572 63650000 d...tag.source.. │ │ │ │ │ - 0x00044130 6272616e 63680000 6c617465 73740000 branch..latest.. │ │ │ │ │ - 0x00044140 756e6162 6c652074 6f207365 6c656374 unable to select │ │ │ │ │ - 0x00044150 20766572 73696f6e 20666f72 2072616e version for ran │ │ │ │ │ - 0x00044160 67652027 25732700 63686172 73657420 ge '%s'.charset │ │ │ │ │ - 0x00044170 6e6f7420 666f756e 64000000 61736369 not found...asci │ │ │ │ │ - 0x00044180 69000000 75637332 00000000 75637334 i...ucs2....ucs4 │ │ │ │ │ - 0x00044190 00000000 75746633 32000000 75746633 ....utf32...utf3 │ │ │ │ │ - 0x000441a0 32626500 75746633 326c6500 30313233 2be.utf32le.0123 │ │ │ │ │ - 0x000441b0 34353637 38394142 43444546 00000000 456789ABCDEF.... │ │ │ │ │ - 0x000441c0 62696e32 633a206f 70656e20 25732066 bin2c: open %s f │ │ │ │ │ - 0x000441d0 61696c65 64000000 62696e32 633a2064 ailed...bin2c: d │ │ │ │ │ - 0x000441e0 756d7020 64617461 20666169 6c656400 ump data failed. │ │ │ │ │ - 0x000441f0 5b786d61 6b655d3a 205b7674 61675d3a [xmake]: [vtag]: │ │ │ │ │ - 0x00044200 20786d61 6b655f76 325f395f 365f3230 xmake_v2_9_6_20 │ │ │ │ │ - 0x00044210 32343131 30315f61 726d7637 615f7468 241101_armv7a_th │ │ │ │ │ - 0x00044220 756d625f 7666705f 656c6620 62792067 umb_vfp_elf by g │ │ │ │ │ - 0x00044230 6e752063 2f632b2b 2031342e 32000000 nu c/c++ 14.2... │ │ │ │ │ - 0x00044240 32303234 31313031 00000000 25660000 20241101....%f.. │ │ │ │ │ + 0x00043aa0 6f666673 65742921 00000000 6c696263 offset)!....libc │ │ │ │ │ + 0x00043ab0 2e737472 6e647570 28696e76 616c6964 .strndup(invalid │ │ │ │ │ + 0x00043ac0 20617267 73292100 6c696263 2e736574 args)!.libc.set │ │ │ │ │ + 0x00043ad0 62797465 28696e76 616c6964 20646174 byte(invalid dat │ │ │ │ │ + 0x00043ae0 61292100 6c696263 2e736574 62797465 a)!.libc.setbyte │ │ │ │ │ + 0x00043af0 28696e76 616c6964 206f6666 73657429 (invalid offset) │ │ │ │ │ + 0x00043b00 21000000 6c696263 2e736574 62797465 !...libc.setbyte │ │ │ │ │ + 0x00043b10 28696e76 616c6964 2076616c 75652921 (invalid value)! │ │ │ │ │ + 0x00043b20 00000000 696e7661 6c696420 68616e64 ....invalid hand │ │ │ │ │ + 0x00043b30 6c652100 756e6b6e 6f776e00 696e7661 le!.unknown.inva │ │ │ │ │ + 0x00043b40 6c696420 6f757470 75742073 697a6528 lid output size( │ │ │ │ │ + 0x00043b50 25642921 00000000 72676964 00000000 %d)!....rgid.... │ │ │ │ │ + 0x00043b60 65676964 00000000 696e7661 6c696420 egid....invalid │ │ │ │ │ + 0x00043b70 6669656c 64207479 70652825 73292069 field type(%s) i │ │ │ │ │ + 0x00043b80 6e206065 67696460 20666f72 206f732e n `egid` for os. │ │ │ │ │ + 0x00043b90 67696400 696e7661 6c696420 6669656c gid.invalid fiel │ │ │ │ │ + 0x00043ba0 64207479 70652825 73292069 6e206072 d type(%s) in `r │ │ │ │ │ + 0x00043bb0 67696460 20666f72 206f732e 67696400 gid` for os.gid. │ │ │ │ │ + 0x00043bc0 696e7661 6c696420 61726775 6d656e74 invalid argument │ │ │ │ │ + 0x00043bd0 20747970 65282573 2920666f 72206f73 type(%s) for os │ │ │ │ │ + 0x00043be0 2e676964 00000000 696e7661 6c696420 .gid....invalid │ │ │ │ │ + 0x00043bf0 61726775 6d656e74 20636f75 6e742066 argument count f │ │ │ │ │ + 0x00043c00 6f72206f 732e6769 64000000 6572726e or os.gid...errn │ │ │ │ │ + 0x00043c10 6f000000 2f70726f 632f6d65 6d696e66 o.../proc/meminf │ │ │ │ │ + 0x00043c20 6f000000 4d656d54 6f74616c 3a000000 o...MemTotal:... │ │ │ │ │ + 0x00043c30 4d656d41 7661696c 61626c65 3a000000 MemAvailable:... │ │ │ │ │ + 0x00043c40 43616368 65643a00 4d656d46 7265653a Cached:.MemFree: │ │ │ │ │ + 0x00043c50 00000000 42756666 6572733a 00000000 ....Buffers:.... │ │ │ │ │ + 0x00043c60 53686d65 6d3a0000 70616765 73697a65 Shmem:..pagesize │ │ │ │ │ + 0x00043c70 00000000 746f7461 6c73697a 65000000 ....totalsize... │ │ │ │ │ + 0x00043c80 61766169 6c73697a 65000000 72756964 availsize...ruid │ │ │ │ │ + 0x00043c90 00000000 65756964 00000000 696e7661 ....euid....inva │ │ │ │ │ + 0x00043ca0 6c696420 6669656c 64207479 70652825 lid field type(% │ │ │ │ │ + 0x00043cb0 73292069 6e206065 75696460 20666f72 s) in `euid` for │ │ │ │ │ + 0x00043cc0 206f732e 75696400 696e7661 6c696420 os.uid.invalid │ │ │ │ │ + 0x00043cd0 6669656c 64207479 70652825 73292069 field type(%s) i │ │ │ │ │ + 0x00043ce0 6e206072 75696460 20666f72 206f732e n `ruid` for os. │ │ │ │ │ + 0x00043cf0 75696400 696e7661 6c696420 61726775 uid.invalid argu │ │ │ │ │ + 0x00043d00 6d656e74 20747970 65282573 2920666f ment type(%s) fo │ │ │ │ │ + 0x00043d10 72206f73 2e756964 00000000 696e7661 r os.uid....inva │ │ │ │ │ + 0x00043d20 6c696420 61726775 6d656e74 20636f75 lid argument cou │ │ │ │ │ + 0x00043d30 6e742066 6f72206f 732e7569 64000000 nt for os.uid... │ │ │ │ │ + 0x00043d40 5065726d 69737369 6f6e2064 656e6965 Permission denie │ │ │ │ │ + 0x00043d50 64000000 4e6f7420 61636365 73732062 d...Not access b │ │ │ │ │ + 0x00043d60 65636175 73652069 74206973 20627573 ecause it is bus │ │ │ │ │ + 0x00043d70 79000000 4e6f2073 75636820 66696c65 y...No such file │ │ │ │ │ + 0x00043d80 206f7220 64697265 63746f72 79000000 or directory... │ │ │ │ │ + 0x00043d90 556e6b6e 6f776e00 77696474 68000000 Unknown.width... │ │ │ │ │ + 0x00043da0 68656967 68740000 2f70726f 632f7374 height../proc/st │ │ │ │ │ + 0x00043db0 61740000 63707520 00000000 63707520 at..cpu ....cpu │ │ │ │ │ + 0x00043dc0 20256c6c 6420256c 6c642025 6c6c6420 %lld %lld %lld │ │ │ │ │ + 0x00043dd0 256c6c64 20256c6c 6420256c 6c642025 %lld %lld %lld % │ │ │ │ │ + 0x00043de0 6c6c6420 256c6c64 20256c6c 6420256c lld %lld %lld %l │ │ │ │ │ + 0x00043df0 6c640000 6e637075 00000000 75736167 ld..ncpu....usag │ │ │ │ │ + 0x00043e00 65726174 65000000 73706c69 746f6e6c erate...splitonl │ │ │ │ │ + 0x00043e10 79000000 5f534947 4e414c5f 48414e44 y..._SIGNAL_HAND │ │ │ │ │ + 0x00043e20 4c45525f 25640000 6d617463 68000000 LER_%d..match... │ │ │ │ │ + 0x00043e30 6572726f 723a2063 616c6c20 73747269 error: call stri │ │ │ │ │ + 0x00043e40 6e672e6d 61746368 2825732c 20257329 ng.match(%s, %s) │ │ │ │ │ + 0x00043e50 20666169 6c65643a 20257321 0a000000 failed: %s!.... │ │ │ │ │ + 0x00043e60 65736361 70650000 6e6f7772 61700000 escape..nowrap.. │ │ │ │ │ + 0x00043e70 5f535452 00000000 6e6f726d 616c697a _STR....normaliz │ │ │ │ │ + 0x00043e80 65000000 6c6f6164 20257320 6661696c e...load %s fail │ │ │ │ │ + 0x00043e90 65640000 63616e6e 6f742067 65742073 ed..cannot get s │ │ │ │ │ + 0x00043ea0 796d626f 6c202573 20666169 6c656400 ymbol %s failed. │ │ │ │ │ + 0x00043eb0 786d6973 65747570 00000000 63616e6e xmisetup....cann │ │ │ │ │ + 0x00043ec0 6f742067 65742073 796d626f 6c20786d ot get symbol xm │ │ │ │ │ + 0x00043ed0 69736574 75702066 61696c65 64000000 isetup failed... │ │ │ │ │ + 0x00043ee0 64657461 63680000 696e7061 74680000 detach..inpath.. │ │ │ │ │ + 0x00043ef0 6f757470 61746800 65727270 61746800 outpath.errpath. │ │ │ │ │ + 0x00043f00 696e6669 6c650000 6f757466 696c6500 infile..outfile. │ │ │ │ │ + 0x00043f10 65727266 696c6500 696e7069 70650000 errfile.inpipe.. │ │ │ │ │ + 0x00043f20 6f757470 69706500 65727270 69706500 outpipe.errpipe. │ │ │ │ │ + 0x00043f30 656e7673 00000000 656e7673 20697320 envs....envs is │ │ │ │ │ + 0x00043f40 746f6f20 6c617267 65282564 203e2025 too large(%d > % │ │ │ │ │ + 0x00043f50 64292066 6f722070 726f6365 73732e6f d) for process.o │ │ │ │ │ + 0x00043f60 70656e76 00000000 696e7661 6c696420 penv....invalid │ │ │ │ │ + 0x00043f70 656e7673 5b25645d 20747970 65282573 envs[%d] type(%s │ │ │ │ │ + 0x00043f80 2920666f 72207072 6f636573 732e6f70 ) for process.op │ │ │ │ │ + 0x00043f90 656e7600 696e7661 6c696420 61726776 env.invalid argv │ │ │ │ │ + 0x00043fa0 20747970 65282573 2920666f 72207072 type(%s) for pr │ │ │ │ │ + 0x00043fb0 6f636573 732e6f70 656e7600 696e7661 ocess.openv.inva │ │ │ │ │ + 0x00043fc0 6c696420 61726776 5b25645d 20747970 lid argv[%d] typ │ │ │ │ │ + 0x00043fd0 65282573 2920666f 72207072 6f636573 e(%s) for proces │ │ │ │ │ + 0x00043fe0 732e6f70 656e7600 6578636c 75736976 s.openv.exclusiv │ │ │ │ │ + 0x00043ff0 65000000 696e7661 6c696420 61726775 e...invalid argu │ │ │ │ │ + 0x00044000 6d656e74 20747970 65282573 2920666f ment type(%s) fo │ │ │ │ │ + 0x00044010 72207072 6f636573 732e7761 69740000 r process.wait.. │ │ │ │ │ + 0x00044020 24696e74 65726163 74697665 5f70726f $interactive_pro │ │ │ │ │ + 0x00044030 6d707400 24696e74 65726163 74697665 mpt.$interactive │ │ │ │ │ + 0x00044040 5f70726f 6d707432 00000000 72657475 _prompt2....retu │ │ │ │ │ + 0x00044050 726e2000 3d737464 696e0000 273c656f rn .=stdin..''.q...(error o │ │ │ │ │ + 0x00044070 626a6563 74206973 206e6f74 20612073 bject is not a s │ │ │ │ │ + 0x00044080 7472696e 67290000 24696e74 65726163 tring)..$interac │ │ │ │ │ + 0x00044090 74697665 5f736574 66656e76 00000000 tive_setfenv.... │ │ │ │ │ + 0x000440a0 6572726f 72206361 6c6c696e 67202724 error calling '$ │ │ │ │ │ + 0x000440b0 696e7465 72616374 6976655f 73657466 interactive_setf │ │ │ │ │ + 0x000440c0 656e7627 20282573 29000000 24696e74 env' (%s)...$int │ │ │ │ │ + 0x000440d0 65726163 74697665 5f64756d 70000000 eractive_dump... │ │ │ │ │ + 0x000440e0 6572726f 72206361 6c6c696e 67202724 error calling '$ │ │ │ │ │ + 0x000440f0 696e7465 72616374 6976655f 64756d70 interactive_dump │ │ │ │ │ + 0x00044100 27202825 73290000 756e6162 6c652074 ' (%s)..unable t │ │ │ │ │ + 0x00044110 6f207061 72736520 73656d76 65722027 o parse semver ' │ │ │ │ │ + 0x00044120 25732700 76657273 696f6e00 74616700 %s'.version.tag. │ │ │ │ │ + 0x00044130 736f7572 63650000 6272616e 63680000 source..branch.. │ │ │ │ │ + 0x00044140 6c617465 73740000 756e6162 6c652074 latest..unable t │ │ │ │ │ + 0x00044150 6f207061 72736520 73656d76 65722072 o parse semver r │ │ │ │ │ + 0x00044160 616e6765 20272573 27000000 756e6162 ange '%s'...unab │ │ │ │ │ + 0x00044170 6c652074 6f207365 6c656374 20766572 le to select ver │ │ │ │ │ + 0x00044180 73696f6e 20666f72 2072616e 67652027 sion for range ' │ │ │ │ │ + 0x00044190 25732700 63686172 73657420 6e6f7420 %s'.charset not │ │ │ │ │ + 0x000441a0 666f756e 64000000 61736369 69000000 found...ascii... │ │ │ │ │ + 0x000441b0 75637332 00000000 75637334 00000000 ucs2....ucs4.... │ │ │ │ │ + 0x000441c0 75746633 32000000 75746633 32626500 utf32...utf32be. │ │ │ │ │ + 0x000441d0 75746633 326c6500 30313233 34353637 utf32le.01234567 │ │ │ │ │ + 0x000441e0 38394142 43444546 00000000 62696e32 89ABCDEF....bin2 │ │ │ │ │ + 0x000441f0 633a206f 70656e20 25732066 61696c65 c: open %s faile │ │ │ │ │ + 0x00044200 64000000 62696e32 633a2064 756d7020 d...bin2c: dump │ │ │ │ │ + 0x00044210 64617461 20666169 6c656400 72617700 data failed.raw. │ │ │ │ │ + 0x00044220 6d616a6f 72000000 6d696e6f 72000000 major...minor... │ │ │ │ │ + 0x00044230 70617463 68000000 70726572 656c6561 patch...prerelea │ │ │ │ │ + 0x00044240 73650000 6275696c 64000000 25660000 se..build...%f.. │ │ │ │ │ 0x00044250 66697865 64000000 5b253034 6c642d25 fixed...[%04ld-% │ │ │ │ │ 0x00044260 30326c64 2d253032 6c642025 30326c64 02ld-%02ld %02ld │ │ │ │ │ 0x00044270 3a253032 6c643a25 30326c64 5d3a2000 :%02ld:%02ld]: . │ │ │ │ │ 0x00044280 5b256c78 5d3a2000 5b25735d 3a200000 [%lx]: .[%s]: .. │ │ │ │ │ 0x00044290 7564703d 00000000 7463703d 00000000 udp=....tcp=.... │ │ │ │ │ 0x000442a0 25633a2f 00000000 68747470 00000000 %c:/....http.... │ │ │ │ │ 0x000442b0 736f636b 00000000 72747370 00000000 sock....rtsp.... │ │ │ │ ├── readelf --wide --decompress --hex-dump=.data.rel.ro {} │ │ │ │ │ @@ -1,124 +1,124 @@ │ │ │ │ │ │ │ │ │ │ Hex dump of section '.data.rel.ro': │ │ │ │ │ - 0x00058088 b4250400 7d7e0000 90340400 317e0000 .%..}~...4..1~.. │ │ │ │ │ - 0x00058098 98340400 f57d0000 a0340400 b97d0000 .4...}...4...}.. │ │ │ │ │ - 0x000580a8 a8340400 7d7d0000 b0340400 397d0000 .4..}}...4..9}.. │ │ │ │ │ - 0x000580b8 ec240400 017a0000 b8340400 0d7d0000 .$...z...4...}.. │ │ │ │ │ - 0x000580c8 c4340400 d17c0000 cc340400 957c0000 .4...|...4...|.. │ │ │ │ │ - 0x000580d8 d4340400 5d7c0000 dc340400 297c0000 .4..]|...4..)|.. │ │ │ │ │ - 0x000580e8 e4340400 d97b0000 ec340400 897b0000 .4...{...4...{.. │ │ │ │ │ - 0x000580f8 f8340400 217b0000 00350400 c57a0000 .4..!{...5...z.. │ │ │ │ │ - 0x00058108 08350400 2d7a0000 10350400 7d7e0000 .5..-z...5..}~.. │ │ │ │ │ - 0x00058118 18350400 b9770000 00000000 00000000 .5...w.......... │ │ │ │ │ - 0x00058128 e0330400 a9740000 e8330400 51760000 .3...t...3..Qv.. │ │ │ │ │ - 0x00058138 f0330400 89770000 fc330400 f1740000 .3...w...3...t.. │ │ │ │ │ - 0x00058148 04340400 c1740000 0c340400 61770000 .4...t...4..aw.. │ │ │ │ │ - 0x00058158 18340400 41770000 24340400 f9760000 .4..Aw..$4...v.. │ │ │ │ │ - 0x00058168 30340400 b5750000 3c340400 cd760000 04...u..<4...v.. │ │ │ │ │ - 0x00058178 44340400 99760000 50340400 55780000 D4...v..P4..Ux.. │ │ │ │ │ - 0x00058188 58340400 71760000 64340400 65790000 X4..qv..d4..ey.. │ │ │ │ │ - 0x00058198 6c340400 19790000 74340400 cd780000 l4...y..t4...x.. │ │ │ │ │ - 0x000581a8 78340400 e5750000 84340400 21750000 x4...u...4..!u.. │ │ │ │ │ + 0x00058088 b4250400 4d7f0000 ec340400 017f0000 .%..M....4...... │ │ │ │ │ + 0x00058098 f4340400 c57e0000 fc340400 897e0000 .4...~...4...~.. │ │ │ │ │ + 0x000580a8 04350400 4d7e0000 0c350400 097e0000 .5..M~...5...~.. │ │ │ │ │ + 0x000580b8 ec240400 d17a0000 14350400 dd7d0000 .$...z...5...}.. │ │ │ │ │ + 0x000580c8 20350400 a17d0000 28350400 657d0000 5...}..(5..e}.. │ │ │ │ │ + 0x000580d8 30350400 2d7d0000 38350400 f97c0000 05..-}..85...|.. │ │ │ │ │ + 0x000580e8 40350400 a97c0000 48350400 597c0000 @5...|..H5..Y|.. │ │ │ │ │ + 0x000580f8 54350400 f17b0000 5c350400 957b0000 T5...{..\5...{.. │ │ │ │ │ + 0x00058108 64350400 fd7a0000 6c350400 4d7f0000 d5...z..l5..M... │ │ │ │ │ + 0x00058118 74350400 89780000 00000000 00000000 t5...x.......... │ │ │ │ │ + 0x00058128 3c340400 79750000 44340400 21770000 <4..yu..D4..!w.. │ │ │ │ │ + 0x00058138 4c340400 59780000 58340400 c1750000 L4..Yx..X4...u.. │ │ │ │ │ + 0x00058148 60340400 91750000 68340400 31780000 `4...u..h4..1x.. │ │ │ │ │ + 0x00058158 74340400 11780000 80340400 c9770000 t4...x...4...w.. │ │ │ │ │ + 0x00058168 8c340400 85760000 98340400 9d770000 .4...v...4...w.. │ │ │ │ │ + 0x00058178 a0340400 69770000 ac340400 25790000 .4..iw...4..%y.. │ │ │ │ │ + 0x00058188 b4340400 41770000 c0340400 357a0000 .4..Aw...4..5z.. │ │ │ │ │ + 0x00058198 c8340400 e9790000 d0340400 9d790000 .4...y...4...y.. │ │ │ │ │ + 0x000581a8 d4340400 b5760000 e0340400 f1750000 .4...v...4...u.. │ │ │ │ │ 0x000581b8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ - 0x000581c8 f9f90100 00000000 00000000 00000000 ................ │ │ │ │ │ - 0x000581d8 00000000 00000000 a5fa0100 00000000 ................ │ │ │ │ │ - 0x000581e8 5dfb0100 00000000 00000000 00000000 ]............... │ │ │ │ │ - 0x000581f8 00000000 00000000 69fc0100 00000000 ........i....... │ │ │ │ │ - 0x00058208 00000000 55fe0100 00000000 00000000 ....U........... │ │ │ │ │ - 0x00058218 00000000 00000000 00000000 39f20100 ............9... │ │ │ │ │ - 0x00058228 00000000 3df40100 00000000 00000000 ....=........... │ │ │ │ │ - 0x00058238 00000000 00000000 00000000 5df60100 ............]... │ │ │ │ │ - 0x00058248 00000000 98390400 b0420400 a8420400 .....9...B...B.. │ │ │ │ │ + 0x000581c8 f1f90100 00000000 00000000 00000000 ................ │ │ │ │ │ + 0x000581d8 00000000 00000000 9dfa0100 00000000 ................ │ │ │ │ │ + 0x000581e8 55fb0100 00000000 00000000 00000000 U............... │ │ │ │ │ + 0x000581f8 00000000 00000000 61fc0100 00000000 ........a....... │ │ │ │ │ + 0x00058208 00000000 4dfe0100 00000000 00000000 ....M........... │ │ │ │ │ + 0x00058218 00000000 00000000 00000000 31f20100 ............1... │ │ │ │ │ + 0x00058228 00000000 35f40100 00000000 00000000 ....5........... │ │ │ │ │ + 0x00058238 00000000 00000000 00000000 55f60100 ............U... │ │ │ │ │ + 0x00058248 00000000 e0370400 b0420400 a8420400 .....7...B...B.. │ │ │ │ │ 0x00058258 f4240400 b8420400 0c430400 c8440400 .$...B...C...D.. │ │ │ │ │ - 0x00058268 cc440400 d4440400 dc440400 242f0400 .D...D...D..$/.. │ │ │ │ │ - 0x00058278 e0440400 e8440400 f0440400 71eb0300 .D...D...D..q... │ │ │ │ │ - 0x00058288 85eb0300 ddeb0300 25ec0300 1dec0300 ........%....... │ │ │ │ │ - 0x00058298 15ec0300 45eb0300 49eb0300 35ec0300 ....E...I...5... │ │ │ │ │ - 0x000582a8 2dec0300 e8280400 d1ab0100 f0280400 -....(.......(.. │ │ │ │ │ - 0x000582b8 65b60100 f8280400 c59d0100 bc290400 e....(.......).. │ │ │ │ │ - 0x000582c8 45b50100 00290400 29a20100 08290400 E....)..)....).. │ │ │ │ │ - 0x000582d8 c1960100 10290400 5db10100 18290400 .....)..]....).. │ │ │ │ │ - 0x000582e8 b5940100 20290400 59a30100 28290400 .... )..Y...().. │ │ │ │ │ - 0x000582f8 89970100 30290400 8db90100 38290400 ....0)......8).. │ │ │ │ │ - 0x00058308 c9af0100 40290400 e5b10100 48290400 ....@)......H).. │ │ │ │ │ - 0x00058318 99950100 50290400 31990100 58290400 ....P)..1...X).. │ │ │ │ │ - 0x00058328 11950100 60290400 35ae0100 68290400 ....`)..5...h).. │ │ │ │ │ - 0x00058338 91b50100 70290400 8da30100 78290400 ....p)......x).. │ │ │ │ │ - 0x00058348 fdad0100 80290400 719a0100 88290400 .....)..q....).. │ │ │ │ │ - 0x00058358 f9980100 90290400 f1af0100 98290400 .....).......).. │ │ │ │ │ - 0x00058368 85b80100 a0290400 91980100 a8290400 .....).......).. │ │ │ │ │ - 0x00058378 b9b40100 b0290400 f9aa0100 b8290400 .....).......).. │ │ │ │ │ - 0x00058388 6db00100 c4290400 dda20100 d0290400 m....).......).. │ │ │ │ │ - 0x00058398 11980100 dc290400 81af0100 e8290400 .....).......).. │ │ │ │ │ - 0x000583a8 99a10100 f4290400 b5990100 002a0400 .....).......*.. │ │ │ │ │ - 0x000583b8 a9ae0100 082a0400 91a70100 903c0400 .....*.......<.. │ │ │ │ │ - 0x000583c8 f9a30100 d43b0400 9d9e0100 102a0400 .....;.......*.. │ │ │ │ │ - 0x000583d8 cdae0100 00000000 00000000 74260400 ............t&.. │ │ │ │ │ - 0x000583e8 95520100 7c260400 6d5f0100 88260400 .R..|&..m_...&.. │ │ │ │ │ - 0x000583f8 3d5b0100 94260400 454e0100 a4260400 =[...&..EN...&.. │ │ │ │ │ - 0x00058408 09510100 b0260400 01540100 bc260400 .Q...&...T...&.. │ │ │ │ │ - 0x00058418 c9700100 c8260400 a16d0100 d4260400 .p...&...m...&.. │ │ │ │ │ - 0x00058428 f94f0100 e0260400 c5650100 ec260400 .O...&...e...&.. │ │ │ │ │ - 0x00058438 59770100 f8260400 61540100 08270400 Yw...&..aT...'.. │ │ │ │ │ - 0x00058448 c9660100 18270400 c94c0100 2c270400 .f...'...L..,'.. │ │ │ │ │ - 0x00058458 55740100 3c270400 ed720100 4c270400 Ut..<'...r..L'.. │ │ │ │ │ - 0x00058468 f9760100 58270400 ed4d0100 68270400 .v..X'...M..h'.. │ │ │ │ │ - 0x00058478 dd780100 78270400 e16f0100 84270400 .x..x'...o...'.. │ │ │ │ │ - 0x00058488 ad4e0100 90270400 59700100 9c270400 .N...'..Yp...'.. │ │ │ │ │ - 0x00058498 a14f0100 ac270400 854d0100 bc270400 .O...'...M...'.. │ │ │ │ │ - 0x000584a8 d1740100 cc270400 756c0100 d8270400 .t...'..ul...'.. │ │ │ │ │ - 0x000584b8 0d6a0100 e8270400 c5670100 f8270400 .j...'...g...'.. │ │ │ │ │ - 0x000584c8 2d730100 04280400 296e0100 14280400 -s...(..)n...(.. │ │ │ │ │ - 0x000584d8 4d4d0100 20280400 91740100 30280400 MM.. (...t..0(.. │ │ │ │ │ - 0x000584e8 05780100 3c280400 4d500100 4c280400 .x..<(..MP..L(.. │ │ │ │ │ - 0x000584f8 55520100 58280400 d54a0100 64280400 UR..X(...J..d(.. │ │ │ │ │ - 0x00058508 cd750100 70280400 4d670100 7c280400 .u..p(..Mg..|(.. │ │ │ │ │ - 0x00058518 69660100 8c280400 fd4b0100 9c280400 if...(...K...(.. │ │ │ │ │ - 0x00058528 a96b0100 ac280400 214a0100 bc280400 .k...(..!J...(.. │ │ │ │ │ - 0x00058538 cd4d0100 cc280400 a16f0100 dc280400 .M...(...o...(.. │ │ │ │ │ - 0x00058548 7d7a0100 00000000 00000000 44260400 }z..........D&.. │ │ │ │ │ - 0x00058558 51ba0100 50260400 b9b90100 5c260400 Q...P&......\&.. │ │ │ │ │ - 0x00058568 adbb0100 403b0400 e9ba0100 68260400 ....@;......h&.. │ │ │ │ │ - 0x00058578 79bb0100 00000000 00000000 2c260400 y...........,&.. │ │ │ │ │ - 0x00058588 b1a10000 34260400 e1470100 38260400 ....4&...G..8&.. │ │ │ │ │ - 0x00058598 f1450100 3c260400 25430100 00000000 .E..<&..%C...... │ │ │ │ │ - 0x000585a8 00000000 30250400 c5870100 0c250400 ....0%.......%.. │ │ │ │ │ - 0x000585b8 dd8c0100 18250400 fd8a0100 28250400 .....%......(%.. │ │ │ │ │ - 0x000585c8 e1820100 3c250400 117f0100 4c250400 ....<%......L%.. │ │ │ │ │ - 0x000585d8 79840100 5c250400 d9900100 74250400 y...\%......t%.. │ │ │ │ │ - 0x000585e8 31930100 8c250400 85910100 a4250400 1....%.......%.. │ │ │ │ │ - 0x000585f8 798c0100 bc250400 71820100 d4250400 y....%..q....%.. │ │ │ │ │ - 0x00058608 81890100 ec250400 dd8e0100 04260400 .....%.......&.. │ │ │ │ │ - 0x00058618 0d820100 00000000 00000000 6c250400 ............l%.. │ │ │ │ │ - 0x00058628 41710000 b4250400 01710000 ec240400 Aq...%...q...$.. │ │ │ │ │ - 0x00058638 65740000 f4240400 89730000 783d0400 et...$...s..x=.. │ │ │ │ │ - 0x00058648 25740000 fc240400 d1730000 d8340400 %t...$...s...4.. │ │ │ │ │ - 0x00058658 25720000 00250400 79720000 00000000 %r...%..yr...... │ │ │ │ │ - 0x00058668 00000000 1c260400 c96f0000 24260400 .....&...o..$&.. │ │ │ │ │ - 0x00058678 096f0000 00000000 00000000 b4240400 .o...........$.. │ │ │ │ │ - 0x00058688 15e50100 bc240400 0de70100 c4240400 .....$.......$.. │ │ │ │ │ - 0x00058698 81e10100 cc240400 e5e30100 d4240400 .....$.......$.. │ │ │ │ │ - 0x000586a8 29e20100 e0240400 c5e20100 00000000 )....$.......... │ │ │ │ │ - 0x000586b8 00000000 6c250400 cdc10100 a4240400 ....l%.......$.. │ │ │ │ │ - 0x000586c8 11c80100 9c240400 b5cf0100 ac240400 .....$.......$.. │ │ │ │ │ - 0x000586d8 95c10100 b4250400 69d00100 00000000 .....%..i....... │ │ │ │ │ - 0x000586e8 00000000 6c250400 f99f0000 90240400 ....l%.......$.. │ │ │ │ │ - 0x000586f8 999f0000 94240400 1da10000 9c240400 .....$.......$.. │ │ │ │ │ - 0x00058708 25a00000 b4250400 71a10000 00000000 %....%..q....... │ │ │ │ │ - 0x00058718 00000000 84240400 b1d40100 00000000 .....$.......... │ │ │ │ │ - 0x00058728 00000000 8c210400 41d10100 58240400 .....!..A...X$.. │ │ │ │ │ - 0x00058738 c5d00100 68240400 85d10100 74240400 ....h$......t$.. │ │ │ │ │ - 0x00058748 a9d00100 00000000 00000000 34240400 ............4$.. │ │ │ │ │ - 0x00058758 75d70100 3c240400 7dd60100 44240400 u...<$..}...D$.. │ │ │ │ │ - 0x00058768 19d80100 50240400 49df0100 00000000 ....P$..I....... │ │ │ │ │ - 0x00058778 00000000 ec230400 b57d0100 f4230400 .....#...}...#.. │ │ │ │ │ - 0x00058788 997c0100 fc230400 597d0100 04240400 .|...#..Y}...$.. │ │ │ │ │ - 0x00058798 197b0100 0c240400 757b0100 14240400 .{...$..u{...$.. │ │ │ │ │ - 0x000587a8 c97c0100 1c240400 f97d0100 24240400 .|...$...}..$$.. │ │ │ │ │ - 0x000587b8 757e0100 2c240400 d17b0100 00000000 u~..,$...{...... │ │ │ │ │ - 0x000587c8 00000000 e0230400 19e90100 00000000 .....#.......... │ │ │ │ │ - 0x000587d8 00000000 d8230400 99bc0100 00000000 .....#.......... │ │ │ │ │ - 0x000587e8 00000000 d0230400 e1ea0100 00000000 .....#.......... │ │ │ │ │ - 0x000587f8 00000000 00000000 2d6c0200 71580200 ........-l..qX.. │ │ │ │ │ - 0x00058808 0d5f0200 c16f0200 ._...o.. │ │ │ │ │ + 0x00058268 cc440400 d4440400 dc440400 802f0400 .D...D...D.../.. │ │ │ │ │ + 0x00058278 e0440400 e8440400 f0440400 69eb0300 .D...D...D..i... │ │ │ │ │ + 0x00058288 7deb0300 d5eb0300 1dec0300 15ec0300 }............... │ │ │ │ │ + 0x00058298 0dec0300 3deb0300 41eb0300 2dec0300 ....=...A...-... │ │ │ │ │ + 0x000582a8 25ec0300 e8280400 85ae0100 f0280400 %....(.......(.. │ │ │ │ │ + 0x000582b8 61b70100 f8280400 85b50100 bc290400 a....(.......).. │ │ │ │ │ + 0x000582c8 b5b90100 00290400 01ba0100 08290400 .....).......).. │ │ │ │ │ + 0x000582d8 699a0100 10290400 ed970100 18290400 i....).......).. │ │ │ │ │ + 0x000582e8 69990100 20290400 b9970100 28290400 i... )......().. │ │ │ │ │ + 0x000582f8 fdad0100 30290400 95b60100 38290400 ....0)......8).. │ │ │ │ │ + 0x00058308 a19e0100 40290400 e9a90100 48290400 ....@)......H).. │ │ │ │ │ + 0x00058318 11970100 50290400 8d960100 58290400 ....P)......X).. │ │ │ │ │ + 0x00058328 e1980100 60290400 319b0100 68290400 ....`)..1...h).. │ │ │ │ │ + 0x00058338 81b90100 70290400 75980100 78290400 ....p)..u...x).. │ │ │ │ │ + 0x00058348 5db60100 80290400 75a40100 88290400 ]....)..u....).. │ │ │ │ │ + 0x00058358 3da40100 90290400 c99e0100 98290400 =....).......).. │ │ │ │ │ + 0x00058368 85950100 a0290400 d59f0100 a8290400 .....).......).. │ │ │ │ │ + 0x00058378 bdac0100 b0290400 bda20100 b8290400 .....).......).. │ │ │ │ │ + 0x00058388 bda70100 c4290400 c1a30100 d0290400 .....).......).. │ │ │ │ │ + 0x00058398 ada80100 dc290400 b1b00100 e8290400 .....).......).. │ │ │ │ │ + 0x000583a8 459f0100 f4290400 2da90100 002a0400 E....)..-....*.. │ │ │ │ │ + 0x000583b8 95970100 082a0400 95b10100 c43c0400 .....*.......<.. │ │ │ │ │ + 0x000583c8 c1a40100 903b0400 a59b0100 102a0400 .....;.......*.. │ │ │ │ │ + 0x000583d8 49ad0100 00000000 00000000 74260400 I...........t&.. │ │ │ │ │ + 0x000583e8 b16a0100 7c260400 c9710100 88260400 .j..|&...q...&.. │ │ │ │ │ + 0x000583f8 095a0100 94260400 c5500100 a4260400 .Z...&...P...&.. │ │ │ │ │ + 0x00058408 19640100 b0260400 0d620100 bc260400 .d...&...b...&.. │ │ │ │ │ + 0x00058418 395e0100 c8260400 6d620100 d4260400 9^...&..mb...&.. │ │ │ │ │ + 0x00058428 f5620100 e0260400 c5650100 ec260400 .b...&...e...&.. │ │ │ │ │ + 0x00058438 056a0100 f8260400 65650100 08270400 .j...&..ee...'.. │ │ │ │ │ + 0x00058448 41690100 18270400 81780100 2c270400 Ai...'...x..,'.. │ │ │ │ │ + 0x00058458 ad7b0100 3c270400 c5690100 4c270400 .{..<'...i..L'.. │ │ │ │ │ + 0x00058468 21780100 58270400 35530100 68270400 !x..X'..5S..h'.. │ │ │ │ │ + 0x00058478 25710100 78270400 69660100 84270400 %q..x'..if...'.. │ │ │ │ │ + 0x00058488 1d6c0100 90270400 c5520100 9c270400 .l...'...R...'.. │ │ │ │ │ + 0x00058498 e1660100 ac270400 5d600100 bc270400 .f...'..]`...'.. │ │ │ │ │ + 0x000584a8 ed670100 cc270400 f96f0100 d8270400 .g...'...o...'.. │ │ │ │ │ + 0x000584b8 117a0100 e8270400 716d0100 f8270400 .z...'..qm...'.. │ │ │ │ │ + 0x000584c8 e5600100 04280400 294c0100 14280400 .`...(..)L...(.. │ │ │ │ │ + 0x000584d8 e94e0100 20280400 05790100 30280400 .N.. (...y..0(.. │ │ │ │ │ + 0x000584e8 f14a0100 3c280400 714b0100 4c280400 .J..<(..qK..L(.. │ │ │ │ │ + 0x000584f8 a5600100 58280400 c14d0100 64280400 .`..X(...M..d(.. │ │ │ │ │ + 0x00058508 214f0100 70280400 4d500100 7c280400 !O..p(..MP..|(.. │ │ │ │ │ + 0x00058518 116d0100 8c280400 45790100 9c280400 .m...(..Ey...(.. │ │ │ │ │ + 0x00058528 49630100 ac280400 39670100 bc280400 Ic...(..9g...(.. │ │ │ │ │ + 0x00058538 a14d0100 cc280400 b96f0100 dc280400 .M...(...o...(.. │ │ │ │ │ + 0x00058548 29520100 00000000 00000000 44260400 )R..........D&.. │ │ │ │ │ + 0x00058558 89ba0100 50260400 0dbc0100 5c260400 ....P&......\&.. │ │ │ │ │ + 0x00058568 21bb0100 843d0400 d9bc0100 68260400 !....=......h&.. │ │ │ │ │ + 0x00058578 a5bc0100 00000000 00000000 2c260400 ............,&.. │ │ │ │ │ + 0x00058588 c1a40000 34260400 81a20000 38260400 ....4&......8&.. │ │ │ │ │ + 0x00058598 29a50000 3c260400 25480100 00000000 )...<&..%H...... │ │ │ │ │ + 0x000585a8 00000000 30250400 59830100 0c250400 ....0%..Y....%.. │ │ │ │ │ + 0x000585b8 75890100 18250400 e17f0100 28250400 u....%......(%.. │ │ │ │ │ + 0x000585c8 bd910100 3c250400 758b0100 4c250400 ....<%..u...L%.. │ │ │ │ │ + 0x000585d8 718e0100 5c250400 55930100 74250400 q...\%..U...t%.. │ │ │ │ │ + 0x000585e8 01940100 8c250400 65870100 a4250400 .....%..e....%.. │ │ │ │ │ + 0x000585f8 11890100 bc250400 15850100 d4250400 .....%.......%.. │ │ │ │ │ + 0x00058608 85850100 ec250400 5d810100 04260400 .....%..]....&.. │ │ │ │ │ + 0x00058618 01870100 00000000 00000000 6c250400 ............l%.. │ │ │ │ │ + 0x00058628 11720000 b4250400 d1710000 ec240400 .r...%...q...$.. │ │ │ │ │ + 0x00058638 d1730000 f4240400 89730000 6c3c0400 .s...$...s..l<.. │ │ │ │ │ + 0x00058648 f5720000 fc240400 35730000 34350400 .r...$..5s..45.. │ │ │ │ │ + 0x00058658 21750000 00250400 11740000 00000000 !u...%...t...... │ │ │ │ │ + 0x00058668 00000000 1c260400 99700000 24260400 .....&...p..$&.. │ │ │ │ │ + 0x00058678 d96f0000 00000000 00000000 b4240400 .o...........$.. │ │ │ │ │ + 0x00058688 05e60100 bc240400 89e10100 c4240400 .....$.......$.. │ │ │ │ │ + 0x00058698 95e30100 cc240400 d5e40100 d4240400 .....$.......$.. │ │ │ │ │ + 0x000586a8 ede00100 e0240400 fde70100 00000000 .....$.......... │ │ │ │ │ + 0x000586b8 00000000 6c250400 65c20100 a4240400 ....l%..e....$.. │ │ │ │ │ + 0x000586c8 a9c80100 9c240400 c5d00100 ac240400 .....$.......$.. │ │ │ │ │ + 0x000586d8 4dd00100 b4250400 85d00100 00000000 M....%.......... │ │ │ │ │ + 0x000586e8 00000000 6c250400 69a00000 90240400 ....l%..i....$.. │ │ │ │ │ + 0x000586f8 29a10000 94240400 95a00000 9c240400 )....$.......$.. │ │ │ │ │ + 0x00058708 89a10000 b4250400 e9a00000 00000000 .....%.......... │ │ │ │ │ + 0x00058718 00000000 84240400 81d50100 00000000 .....$.......... │ │ │ │ │ + 0x00058728 00000000 8c210400 39d20100 58240400 .....!..9...X$.. │ │ │ │ │ + 0x00058738 95d10100 68240400 11d20100 74240400 ....h$......t$.. │ │ │ │ │ + 0x00058748 79d10100 00000000 00000000 34240400 y...........4$.. │ │ │ │ │ + 0x00058758 a1de0100 3c240400 4dd70100 44240400 ....<$..M...D$.. │ │ │ │ │ + 0x00058768 45df0100 50240400 69dc0100 00000000 E...P$..i....... │ │ │ │ │ + 0x00058778 00000000 ec230400 417f0100 f4230400 .....#..A....#.. │ │ │ │ │ + 0x00058788 497e0100 fc230400 657c0100 04240400 I~...#..e|...$.. │ │ │ │ │ + 0x00058798 857f0100 0c240400 ed7d0100 14240400 .....$...}...$.. │ │ │ │ │ + 0x000587a8 5d7d0100 1c240400 e97b0100 24240400 ]}...$...{..$$.. │ │ │ │ │ + 0x000587b8 c17c0100 2c240400 797e0100 00000000 .|..,$..y~...... │ │ │ │ │ + 0x000587c8 00000000 e0230400 85e80100 00000000 .....#.......... │ │ │ │ │ + 0x000587d8 00000000 d8230400 69bd0100 00000000 .....#..i....... │ │ │ │ │ + 0x000587e8 00000000 d0230400 4dea0100 00000000 .....#..M....... │ │ │ │ │ + 0x000587f8 00000000 00000000 256c0200 69580200 ........%l..iX.. │ │ │ │ │ + 0x00058808 055f0200 b96f0200 ._...o.. │ │ │ │ ├── readelf --wide --decompress --hex-dump=.got {} │ │ │ │ │ @@ -88,15 +88,15 @@ │ │ │ │ │ 0x00058e98 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058ea8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058eb8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058ec8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058ed8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058ee8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058ef8 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ - 0x00058f08 bdd10200 00000000 00000000 00000000 ................ │ │ │ │ │ + 0x00058f08 b5d10200 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f18 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f28 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f38 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f48 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f58 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f68 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00058f78 00000000 00000000 00000000 00000000 ................ │ │ │ │ ├── readelf --wide --decompress --hex-dump=.data {} │ │ │ │ │ @@ -1,57 +1,57 @@ │ │ │ │ │ │ │ │ │ │ Hex dump of section '.data': │ │ │ │ │ 0x00059000 00000000 04900500 efbbbf00 fffe0000 ................ │ │ │ │ │ - 0x00059010 feff0000 10000000 48380400 01000000 ........H8...... │ │ │ │ │ - 0x00059020 7c410400 02000000 54380400 03000000 |A......T8...... │ │ │ │ │ - 0x00059030 50380400 04000000 5c380400 05010000 P8......\8...... │ │ │ │ │ - 0x00059040 84410400 06010000 8c410400 07010000 .A.......A...... │ │ │ │ │ - 0x00059050 38380400 07000000 24380400 07010000 88......$8...... │ │ │ │ │ - 0x00059060 10380400 08010000 94410400 08000000 .8.......A...... │ │ │ │ │ - 0x00059070 9c410400 08010000 a4410400 09000000 .A.......A...... │ │ │ │ │ - 0x00059080 00380400 01000000 10000000 02000000 .8.............. │ │ │ │ │ - 0x00059090 41c90200 45c90200 49c90200 fdc90200 A...E...I....... │ │ │ │ │ - 0x000590a0 5dc90200 51c90200 6dc90200 a1c90200 ]...Q...m....... │ │ │ │ │ - 0x000590b0 8dc90200 01ca0200 c9d00200 e9d20200 ................ │ │ │ │ │ - 0x000590c0 edd20200 00000000 15d30200 00000000 ................ │ │ │ │ │ - 0x000590d0 19d30200 d5d40200 a1d30200 65d30200 ............e... │ │ │ │ │ - 0x000590e0 add30200 d9d50200 a5e00200 a9e00200 ................ │ │ │ │ │ - 0x000590f0 00000000 25e10200 b1e00200 ade00200 ....%........... │ │ │ │ │ - 0x00059100 b5e00200 c5e00200 bde00200 00000000 ................ │ │ │ │ │ - 0x00059110 00000000 a5e00200 a9e00200 00000000 ................ │ │ │ │ │ - 0x00059120 25e10200 b1e00200 ade00200 d9e00200 %............... │ │ │ │ │ - 0x00059130 09e10200 f9e00200 00000000 00000000 ................ │ │ │ │ │ - 0x00059140 a5e00200 a9e00200 00000000 25e10200 ............%... │ │ │ │ │ - 0x00059150 b1e00200 ade00200 b5e00200 15e10200 ................ │ │ │ │ │ - 0x00059160 bde00200 00000000 00000000 a5e00200 ................ │ │ │ │ │ - 0x00059170 a9e00200 00000000 25e10200 b1e00200 ........%....... │ │ │ │ │ - 0x00059180 ade00200 b5e00200 1de10200 bde00200 ................ │ │ │ │ │ - 0x00059190 00000000 00000000 a5e00200 a9e00200 ................ │ │ │ │ │ - 0x000591a0 00000000 25e10200 b1e00200 ade00200 ....%........... │ │ │ │ │ - 0x000591b0 b5e00200 e5e00200 bde00200 00000000 ................ │ │ │ │ │ + 0x00059010 feff0000 10000000 e4390400 01000000 .........9...... │ │ │ │ │ + 0x00059020 a8410400 02000000 f0390400 03000000 .A.......9...... │ │ │ │ │ + 0x00059030 ec390400 04000000 f8390400 05010000 .9.......9...... │ │ │ │ │ + 0x00059040 b0410400 06010000 b8410400 07010000 .A.......A...... │ │ │ │ │ + 0x00059050 d4390400 07000000 c0390400 07010000 .9.......9...... │ │ │ │ │ + 0x00059060 ac390400 08010000 c0410400 08000000 .9.......A...... │ │ │ │ │ + 0x00059070 c8410400 08010000 d0410400 09000000 .A.......A...... │ │ │ │ │ + 0x00059080 9c390400 01000000 10000000 02000000 .9.............. │ │ │ │ │ + 0x00059090 39c90200 3dc90200 41c90200 f5c90200 9...=...A....... │ │ │ │ │ + 0x000590a0 55c90200 49c90200 65c90200 99c90200 U...I...e....... │ │ │ │ │ + 0x000590b0 85c90200 f9c90200 c1d00200 e1d20200 ................ │ │ │ │ │ + 0x000590c0 e5d20200 00000000 0dd30200 00000000 ................ │ │ │ │ │ + 0x000590d0 11d30200 cdd40200 99d30200 5dd30200 ............]... │ │ │ │ │ + 0x000590e0 a5d30200 d1d50200 9de00200 a1e00200 ................ │ │ │ │ │ + 0x000590f0 00000000 1de10200 a9e00200 a5e00200 ................ │ │ │ │ │ + 0x00059100 ade00200 bde00200 b5e00200 00000000 ................ │ │ │ │ │ + 0x00059110 00000000 9de00200 a1e00200 00000000 ................ │ │ │ │ │ + 0x00059120 1de10200 a9e00200 a5e00200 d1e00200 ................ │ │ │ │ │ + 0x00059130 01e10200 f1e00200 00000000 00000000 ................ │ │ │ │ │ + 0x00059140 9de00200 a1e00200 00000000 1de10200 ................ │ │ │ │ │ + 0x00059150 a9e00200 a5e00200 ade00200 0de10200 ................ │ │ │ │ │ + 0x00059160 b5e00200 00000000 00000000 9de00200 ................ │ │ │ │ │ + 0x00059170 a1e00200 00000000 1de10200 a9e00200 ................ │ │ │ │ │ + 0x00059180 a5e00200 ade00200 15e10200 b5e00200 ................ │ │ │ │ │ + 0x00059190 00000000 00000000 9de00200 a1e00200 ................ │ │ │ │ │ + 0x000591a0 00000000 1de10200 a9e00200 a5e00200 ................ │ │ │ │ │ + 0x000591b0 ade00200 dde00200 b5e00200 00000000 ................ │ │ │ │ │ 0x000591c0 00000000 ffffffff ffffffff 80000000 ................ │ │ │ │ │ 0x000591d0 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x000591e0 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x000591f0 00000000 00000000 00000000 00000000 ................ │ │ │ │ │ 0x00059200 00000000 00000000 00000000 01000000 ................ │ │ │ │ │ - 0x00059210 7c410400 45800300 61800300 02000000 |A..E...a....... │ │ │ │ │ - 0x00059220 54380400 c5030400 39040400 03000000 T8......9....... │ │ │ │ │ - 0x00059230 50380400 c5030400 39040400 04000000 P8......9....... │ │ │ │ │ - 0x00059240 5c380400 81030400 a5030400 05000000 \8.............. │ │ │ │ │ - 0x00059250 a4460400 25030400 4d030400 06000000 .F..%...M....... │ │ │ │ │ - 0x00059260 8c410400 d9020400 01030400 07000000 .A.............. │ │ │ │ │ - 0x00059270 38380400 bd010400 51020400 08000000 88......Q....... │ │ │ │ │ - 0x00059280 94410400 71010400 99010400 09000000 .A..q........... │ │ │ │ │ - 0x00059290 00380400 b9fe0300 15000400 f5e90300 .8.............. │ │ │ │ │ - 0x000592a0 fde90300 05ea0300 0dea0300 00000000 ................ │ │ │ │ │ - 0x000592b0 11ea0300 15ea0300 00000000 1dea0300 ................ │ │ │ │ │ - 0x000592c0 00000000 2dea0300 54740000 bcac0000 ....-...Tt...... │ │ │ │ │ - 0x000592d0 ed0a0400 a90a0400 ad0a0400 b10a0400 ................ │ │ │ │ │ - 0x000592e0 00000000 b50a0400 b90a0400 d10a0400 ................ │ │ │ │ │ - 0x000592f0 c50a0400 00000000 c50e0400 7d0f0400 ............}... │ │ │ │ │ - 0x00059300 350f0400 390f0400 3d0f0400 450f0400 5...9...=...E... │ │ │ │ │ - 0x00059310 410f0400 490f0400 610f0400 550f0400 A...I...a...U... │ │ │ │ │ - 0x00059320 e10f0400 09100400 011c0400 091c0400 ................ │ │ │ │ │ - 0x00059330 111c0400 191c0400 211c0400 1d1c0400 ........!....... │ │ │ │ │ - 0x00059340 251c0400 00000000 2d1c0400 3d1c0400 %.......-...=... │ │ │ │ │ - 0x00059350 591c0400 Y... │ │ │ │ │ + 0x00059210 a8410400 3d800300 59800300 02000000 .A..=...Y....... │ │ │ │ │ + 0x00059220 f0390400 bd030400 31040400 03000000 .9......1....... │ │ │ │ │ + 0x00059230 ec390400 bd030400 31040400 04000000 .9......1....... │ │ │ │ │ + 0x00059240 f8390400 79030400 9d030400 05000000 .9..y........... │ │ │ │ │ + 0x00059250 a4460400 1d030400 45030400 06000000 .F......E....... │ │ │ │ │ + 0x00059260 b8410400 d1020400 f9020400 07000000 .A.............. │ │ │ │ │ + 0x00059270 d4390400 b5010400 49020400 08000000 .9......I....... │ │ │ │ │ + 0x00059280 c0410400 69010400 91010400 09000000 .A..i........... │ │ │ │ │ + 0x00059290 9c390400 b1fe0300 0d000400 ede90300 .9.............. │ │ │ │ │ + 0x000592a0 f5e90300 fde90300 05ea0300 00000000 ................ │ │ │ │ │ + 0x000592b0 09ea0300 0dea0300 00000000 15ea0300 ................ │ │ │ │ │ + 0x000592c0 00000000 25ea0300 54740000 bcac0000 ....%...Tt...... │ │ │ │ │ + 0x000592d0 e50a0400 a10a0400 a50a0400 a90a0400 ................ │ │ │ │ │ + 0x000592e0 00000000 ad0a0400 b10a0400 c90a0400 ................ │ │ │ │ │ + 0x000592f0 bd0a0400 00000000 bd0e0400 750f0400 ............u... │ │ │ │ │ + 0x00059300 2d0f0400 310f0400 350f0400 3d0f0400 -...1...5...=... │ │ │ │ │ + 0x00059310 390f0400 410f0400 590f0400 4d0f0400 9...A...Y...M... │ │ │ │ │ + 0x00059320 d90f0400 01100400 f91b0400 011c0400 ................ │ │ │ │ │ + 0x00059330 091c0400 111c0400 191c0400 151c0400 ................ │ │ │ │ │ + 0x00059340 1d1c0400 00000000 251c0400 351c0400 ........%...5... │ │ │ │ │ + 0x00059350 511c0400 Q...